WO2018135541A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2018135541A1
WO2018135541A1 PCT/JP2018/001260 JP2018001260W WO2018135541A1 WO 2018135541 A1 WO2018135541 A1 WO 2018135541A1 JP 2018001260 W JP2018001260 W JP 2018001260W WO 2018135541 A1 WO2018135541 A1 WO 2018135541A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating film
interlayer insulating
semiconductor
contact hole
semiconductor device
Prior art date
Application number
PCT/JP2018/001260
Other languages
English (en)
French (fr)
Inventor
泰 浦上
武寛 加藤
佐智子 青井
Original Assignee
株式会社デンソー
トヨタ自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社デンソー, トヨタ自動車株式会社 filed Critical 株式会社デンソー
Priority to CN201880006937.6A priority Critical patent/CN110235229B/zh
Publication of WO2018135541A1 publication Critical patent/WO2018135541A1/ja
Priority to US16/511,345 priority patent/US10923395B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/02129Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being boron or phosphorus doped silicon oxides, e.g. BPSG, BSG or PSG
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/3115Doping the insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0661Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body specially adapted for altering the breakdown voltage by removing semiconductor material at, or in the neighbourhood of, a reverse biased junction, e.g. by bevelling, moat etching, depletion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41741Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors

Definitions

  • the present disclosure relates to a semiconductor device including a semiconductor element that is electrically connected to a metal electrode through a contact hole formed in an interlayer insulating film, and a method for manufacturing the same, and more particularly to a silicon carbide (hereinafter referred to as SiC) semiconductor device. Applied and suitable.
  • SiC silicon carbide
  • a semiconductor device provided with a cell portion in which a semiconductor element such as a MOSFET or a Schottky diode is formed, and a guard ring portion surrounding the cell portion.
  • a semiconductor element such as a MOSFET or a Schottky diode
  • a guard ring portion surrounding the cell portion.
  • an interlayer insulating film is formed on a semiconductor on which a semiconductor element is formed, and a metal electrode is disposed through a contact hole formed in the interlayer insulating film, whereby the semiconductor element and the metal electrode are Electrical connection is made.
  • the interlayer insulating film various materials can be selected.
  • BPSG abbreviation of Boro-phosphosilicate glass
  • BPSG or the like is a material having fluidity that easily flows by reflow, it is suitable for the case where the thickness of the insulating film is made uniform after forming the insulating film on the surface of the semiconductor.
  • a fluid insulating film such as BPSG is used as the interlayer insulating film, and is made to flow by reflow. This ensures the film thickness on the side surface of the stepped portion.
  • the insulating film provided in the semiconductor element for example, the gate insulating film in the MOSFET, cracks, and the desired short-circuit withstand may not be obtained. It was. This is presumed to be due to the following mechanism.
  • an interlayer insulating film made of BPSG is formed on a semiconductor on which a MOSFET is formed as a semiconductor element, a contact hole is formed, and then a metal electrode made of an Al—Si film is formed to perform a short-circuit tolerance test. It is carried out.
  • the short-circuit withstand test the short-circuit withstand when a semiconductor element is turned on due to an error signal to the gate electrode when 1000 V is applied between the source and the drain is measured.
  • the semiconductor element When performing such a short-circuit withstand test, the semiconductor element generates heat when a large current flows. For example, in the case of a MOSFET, heat is generated in the semiconductor portion of the MOSFET. When this heat is transferred to the metal electrode, the metal electrode melts because the melting point of the metal electrode material containing Al as the main raw material is low. The molten metal electrode is solidified when the semiconductor element is turned off. When the semiconductor element is solidified, stress is applied to the interlayer insulating film, which is further transmitted to the gate insulating film, and causes cracks in the gate insulating film. .
  • the metal electrode expands and contracts, and stress is applied to the interlayer insulating film, which is transmitted to the gate insulating film and causes cracks in the gate insulating film. It is presumed that a short circuit withstand capability cannot be obtained by causing a crack in the gate insulating film by such a mechanism and short-circuiting between the gate and the source, for example.
  • the interlayer insulating film is formed of a fluid material such as BPSG, the corners of the side walls of the contact holes are rounded, and the size of the entrance of the opening is wider than the bottom. It was found that the stress to be applied increased and the short-circuit resistance was further reduced.
  • the short-circuit tolerance of the semiconductor element is obtained even when the interlayer insulating film is formed using a fluid material such as BPSG.
  • a fluid material such as BPSG.
  • the present disclosure provides a semiconductor device and a method of manufacturing the same capable of suppressing the rounding of the corners of the contact hole and improving the durability when the interlayer insulating film is formed using a fluid material.
  • the purpose is to do.
  • a semiconductor device includes a semiconductor in which a semiconductor element is formed, a contact hole formed on the semiconductor and connected to the semiconductor element, and includes at least one of phosphorus and boron.
  • An interlayer insulating film and a metal electrode formed on the interlayer insulating film and connected to the semiconductor element through the contact hole are provided, and the interlayer insulating film is filled with hydrogen.
  • the interlayer insulating film is densified by filling the interlayer insulating film with hydrogen.
  • the interlayer insulating film subjected to such densification becomes harder than the case where densification is not performed. For this reason, even if a heating step at a high temperature is performed after the contact hole is formed in the interlayer insulating film, the corners of the side wall of the contact hole are suppressed from being rounded, and the contact hole can be formed with a sharp side wall. As a result, even if the metal electrode enters a large amount into the contact hole, deformation of the interlayer insulating film due to stress is suppressed. Therefore, the durability of the semiconductor device can be improved.
  • an interlayer insulating film is formed on a semiconductor in which a step is formed by forming a recess, and an interlayer insulating film is formed by performing reflow. And covering the step with an interlayer insulating film having a predetermined thickness and covering the step with an interlayer insulating film having a predetermined thickness, and then performing H 2 (hydrogen) annealing at 870 ° C. or higher, It includes filling the interlayer insulating film with hydrogen to perform densification treatment of the interlayer insulating film, and forming a contact hole after the densification treatment.
  • the interlayer insulating film can be filled with hydrogen and the interlayer insulating film can be densified.
  • the corners of the side wall of the contact hole are prevented from being rounded, and the contact hole can be formed with a sharp side wall. Therefore, a semiconductor device capable of improving durability can be manufactured.
  • an interlayer insulating film is formed on a semiconductor in which a step is formed by forming a recess, and an interlayer insulating film is formed by performing reflow. Forming a contact hole and forming a contact hole after the step is covered with an interlayer insulating film having a predetermined thickness, and the step is covered with an interlayer insulating film having a predetermined thickness. Thereafter, H 2 annealing is performed at 870 ° C. or higher, so that the interlayer insulating film is filled with hydrogen and the interlayer insulating film is densified.
  • the semiconductor device capable of improving the durability is manufactured in the same manner as the semiconductor device manufacturing method according to the second aspect described above. be able to.
  • FIG. 2 is a flowchart showing a part of a manufacturing process of the SiC semiconductor device shown in FIG. 1.
  • FIG. 2 is a cross-sectional view of the SiC semiconductor device shown in FIG. 1 during a manufacturing process.
  • FIG. 4 is a cross-sectional view of the SiC semiconductor device during a manufacturing step following that of FIG.
  • FIG. 4 is a cross-sectional view of the SiC semiconductor device during a manufacturing step following that of FIG.
  • FIG. 4 is a cross-sectional view of the SiC semiconductor device during a manufacturing step following that of FIG. It is sectional drawing of the sample used for the monitor.
  • FIG. 6 is a cross-sectional view when a contact hole is formed as a pattern 1.
  • FIG. 6 is a cross-sectional view when a contact hole is formed as a pattern 2.
  • FIG. 6 is a cross-sectional view when a contact hole is formed as a pattern 3.
  • FIG. 6 is a chart showing evaluation results of contact holes in patterns 1 to 3; It is the figure which showed the measurement result of hydrogen concentration distribution. It is the figure which showed the measurement result of phosphorus concentration distribution.
  • FIG. 6 is a cross-sectional view when a contact hole is formed as a pattern 1.
  • FIG. 6 is a cross-sectional view when a contact hole is formed as a pattern 2.
  • FIG. 6 is a cross-sectional view when a contact hole is formed as a pattern 3.
  • FIG. 6 is a chart showing evaluation results of contact holes in patterns 1 to 3;
  • the SiC semiconductor device has a structure having a cell part in which a MOSFET having a trench gate structure is formed and an outer peripheral part surrounding the cell part.
  • the outer peripheral portion is configured to include a guard ring portion and a connecting portion disposed inside the guard ring portion, that is, between the cell portion and the guard ring portion.
  • the surface side of the n + -type substrate 1 constituting the high concentration impurity layer composed of SiC, than n + -type substrate 1 made of a low impurity concentration SiC n - -type drift layer 2 is epitaxially grown It is formed using a semiconductor substrate.
  • a semiconductor substrate is used in which the back side is a high concentration impurity layer formed by the n + type substrate 1 and the front side is an n ⁇ type drift layer 2 having a lower impurity concentration.
  • a p-type base region 3 is epitaxially grown on the n ⁇ -type drift layer 2, and an n + -type source region 4 is formed in the surface layer portion of the p-type base region 3.
  • the n + type substrate 1 has an n-type impurity concentration of 1.0 ⁇ 10 19 / cm 3 and a surface of a (0001) Si surface.
  • the n ⁇ type drift layer 2 is configured to have a lower impurity concentration than the n + type substrate 1 and has an n type impurity concentration of 0.5 to 2.0 ⁇ 10 16 / cm 3 , for example.
  • the p-type base region 3 is a portion where a channel region is formed, and has a p-type impurity concentration of, for example, about 2.0 ⁇ 10 17 / cm 3 and a thickness of 300 nm.
  • the n + -type source region 4 has a higher impurity concentration than the n ⁇ -type drift layer 2, and the n-type impurity concentration in the surface layer portion is, for example, 2.5 ⁇ 10 18 to 1.0 ⁇ 10 19 / cm 3 and has a thickness. It is composed of about 0.5 ⁇ m.
  • the p-type base region 3 is left on the surface side of the n + -type substrate 1, and in the guard ring portion, the p-type base region 3 is penetrated to reach the n ⁇ -type drift layer 2.
  • a recess 20 is formed in the bottom.
  • a contact region 3 a constituted by a p-type high concentration layer is formed on the surface of the p-type base region 3.
  • a p-type deep layer 5 is formed below the p-type base region 3, that is, in the surface layer portion of the n ⁇ -type drift layer 2.
  • the p-type deep layer 5 has a higher p-type impurity concentration than the p-type base region 3.
  • the p-type deep layer 5 extends in the direction perpendicular to the plane of FIG. 1, that is, in the same direction as the trench gate structure described later.
  • a plurality of p-type deep layers 5 are arranged in the n ⁇ -type drift layer 2 at equal intervals, and are provided in stripe-shaped trenches 5 a that are spaced apart from each other.
  • each p-type deep layer 5 has a p-type impurity concentration of, for example, 1.0 ⁇ 10 17 to 1.0 ⁇ 10 19 / cm 3 , a width of 0.7 ⁇ m, and a depth of about 2.0 ⁇ m.
  • a gate trench 6 having, for example, a width of 0.8 ⁇ m and a depth of 1.0 ⁇ m is formed so as to penetrate the p-type base region 3 and the n + -type source region 4 and reach the n ⁇ -type drift layer 2. Yes.
  • the p-type base region 3 and the n + -type source region 4 described above are arranged so as to be in contact with the side surface of the gate trench 6.
  • the gate trenches 6 are formed in a line layout in which the horizontal direction in FIG. 1 is the width direction, the vertical direction is the longitudinal direction, and the vertical direction is the depth direction, and a plurality of gate trenches 6 are arranged in parallel at equal intervals. It is striped.
  • a portion of the p-type base region 3 located on the side surface of the gate trench 6 is used as a channel region that connects the n + -type source region 4 and the n ⁇ -type drift layer 2 when the vertical MOSFET is operated.
  • a gate insulating film 7 is formed on the inner wall surface of the gate trench 6 including the region.
  • the gate insulating film 7 is formed of, for example, a thermal oxide film.
  • a gate electrode 8 made of doped Poly-Si is formed on the surface of the gate insulating film 7, and the gate trench 6 is completely filled with the gate insulating film 7 and the gate electrode 8.
  • the gate insulating film 7 is also formed on the surface other than the inner wall surface of the gate trench 6. Specifically, it is also formed on a part of the surface of the n + -type source region 4 and the surface of the p-type base region 3 in the connecting portion.
  • the gate electrode 8 is also extended to the surface of the gate insulating film 7 at the connecting portion.
  • the surfaces of the n + -type source region 4 and the contact region 3a are connected to the source electrode 9 corresponding to the first electrode.
  • the gate electrode 8 is connected to the gate pad 31 at a portion extending to the connecting portion.
  • the source electrode 9 and the gate pad 31 are formed on a semiconductor in which each component of the MOSFET is formed via an interlayer insulating film 10 formed on the gate insulating film 7 or the like.
  • the source electrode 9 and the gate pad 31 are connected to each component through contact holes 10 a and 10 b formed in the interlayer insulating film 10.
  • the source electrode 9 and the gate pad 31 are made of a plurality of metals.
  • the pattern of the contact holes 10a and 10b is arbitrary, for example, a pattern in which a plurality of squares are arranged, a pattern in which rectangular short lines are arranged, or a pattern in which lines are arranged. Can be mentioned.
  • the source electrode 9 is configured as follows. Specifically, a metal silicide 9a formed using a metal such as Ni (nickel) is formed at a contact portion of the source electrode 9 with the n + -type source region 4 and the contact region 3a. A barrier metal 9b made of Ti (titanium), TiN, or the like is formed thereon, and further, a W (tungsten) plug 9c and an Al—Si layer 9d mainly composed of Al are formed thereon. Yes. An Au layer 9f is formed on the surface of the Al—Si layer 9d via a Ni plating layer 9e.
  • a metal silicide 9a formed using a metal such as Ni (nickel) is formed at a contact portion of the source electrode 9 with the n + -type source region 4 and the contact region 3a.
  • a barrier metal 9b made of Ti (titanium), TiN, or the like is formed thereon, and further, a W (tungsten) plug 9c and an Al—Si layer 9d mainly composed
  • the gate pad 31 is configured as follows. Specifically, a barrier metal 31a made of TiN or the like is formed in a portion of the gate pad 31 that is in contact with the gate electrode 8, and further, a W plug 31b and Al containing Al as a main component. A -Si layer 31c is formed. Although not shown here, an Au layer may also be formed on the surface of the Al—Si layer 31c via a Ni plating layer.
  • the metal silicide 9 a is provided for reducing the contact resistance between the n + -type source region 4 and the contact region 3 a and the source electrode 9.
  • the barrier metals 9b and 31a play a role of suppressing diffusion of Al contained in the Al—Si layers 9d and 31c to the semiconductor side or the interlayer insulating film 10 side.
  • the barrier metal 9b also serves to suppress the diffusion of Ni in the metal silicide 9a toward the Al—Si layer 9d.
  • the W plugs 9c and 31b flatten the ground plane of the Al—Si layers 9d and 31c to reduce the entry of the Al—Si layers 9d and 31c into the contact holes 10a and 10b formed in the interlayer insulating film 10. To play a role.
  • the W plugs 9c and 31b also serve to fill the contact holes 10a and 10b with a material having a melting point higher than that of Al. If the Al—Si layers 9d and 31c are less likely to enter the contact holes 10a and 10b, when the Al—Si layers 9d and 31c expand or contract, or when the Al—Si layers 9d and 31c melt and solidify due to heat generation, It will only stretch or solidify.
  • the stress applied with respect to the interlayer insulation film 10 is suppressed.
  • the melting point of W is higher than that of Al, even if the W plugs 9c and 31b are disposed in the contact holes 10a and 10b, it is difficult for the semiconductor element to melt due to the heat generated by the semiconductor element. Can be prevented from occurring. Therefore, the stress applied to the interlayer insulating film 10 is further suppressed.
  • the Al—Si layers 9d and 31c are used as general electrode materials and correspond to metal electrodes.
  • the metal electrode is composed of the Ai-Si layers 9d and 31c, but it may be composed of other Al-based materials such as Al alone.
  • the source electrode 9 and the gate pad 31 can be composed of only Al—Si layers 9d and 31c containing Al as a main component.
  • the source electrode 9 and the gate pad 31 are configured using not only the Al—Si layers 9d and 31c but also other materials.
  • Ni plating layer 9e and the Au layer 9f are formed in order to improve solder wettability when connecting to the outside through the source electrode 9.
  • the drain electrode 11 corresponding to the second electrode electrically connected to the n + -type substrate 1 is formed on the back side of the n + -type substrate 1 .
  • an n-channel inversion type MOSFET having a trench gate structure is formed on the back side of the n + -type substrate 1 .
  • a cell portion is configured by arranging a plurality of such MOSFETs.
  • the recess 20 is formed so as to penetrate the n + type source region 4 and the p type base region 3 and reach the n ⁇ type drift layer 2. For this reason, the n + -type source region 4 and the p-type base region 3 are removed at a position away from the cell portion, and the n ⁇ -type drift layer 2 is exposed.
  • the cell portion and the connection portion located inside the recess portion 20 form a mesa portion protruding in an island shape, and the cell portion, the connection portion, and the guard ring portion A step is formed between them.
  • a plurality of p-type guard rings 21 are provided in the surface layer portion of the n ⁇ -type drift layer 2 located below the recess 20 so as to surround the cell portion.
  • the upper surface layout of the p-type guard ring 21 is a quadrangular shape or a circular shape with four rounded corners.
  • the p-type guard ring 21 is disposed, for example, in a trench 21a formed in the surface layer portion of the n ⁇ -type drift layer 2, and is constituted by a p-type epitaxial film formed by epitaxial growth.
  • an EQR structure is provided on the outer periphery of the p-type guard ring 21 as necessary, thereby forming a guard ring portion having an outer peripheral pressure resistant structure surrounding the cell portion.
  • the p-type RESURF layer 30 is formed on the surface layer portion of the n ⁇ -type drift layer 2 on the inner peripheral side of the connection portion and the guard ring portion with the connection from the cell portion to the guard ring portion as a connection portion.
  • a connecting portion is formed so as to surround the cell portion, and a plurality of quadrangular p-type guard rings 21 whose four corners are rounded so as to surround the outside of the connecting portion. Is formed.
  • the p-type RESURF layer 30 extends so as to reach the guard ring portion while surrounding the cell portion.
  • the p-type RESURF layer 30 is also disposed in a trench 30a formed in the surface layer portion of the n-type drift layer 2, and is constituted by a p-type epitaxial film formed by epitaxial growth.
  • the equipotential lines can be guided to the guard ring part side, and a site where electric field is concentrated in the joint part can be prevented, so that a decrease in breakdown voltage can be suppressed. It becomes possible.
  • a protective film 40 made of polyimide or the like is formed so as to cover the cell part, the connecting part, and the guard ring part thus configured. As shown in FIG. 1, the source electrode 9 is exposed from the protective film 40, and the gate pad 31 is exposed from the protective film 40 in a cross section different from that in FIG. 1.
  • the SiC semiconductor device concerning this embodiment is comprised by the above structures.
  • the channel region is formed in the surface portion of the p-type base region 3 located on the side surface of the gate trench 6 by controlling the voltage applied to the gate electrode 8. To do.
  • a current flows between the source electrode 9 and the drain electrode 11 via the n + -type source region 4 and the n ⁇ -type drift layer 2.
  • the p-type RESURF layer 30 is formed at the connecting portion, so that the rise of the equipotential line is suppressed and is directed toward the guard ring portion.
  • the p-type guard ring 21 terminates the equipotential lines while the interval between the equipotential lines is widened in the outer peripheral direction, and a desired breakdown voltage can be obtained in the guard ring portion. Therefore, a SiC semiconductor device capable of obtaining a desired breakdown voltage can be obtained.
  • the n ⁇ type drift layer 2 is formed on the n + type substrate 1, the p type deep layer 5 is formed, and then the p type base region 3 and the n + type source region 4 are formed.
  • the process of forming the contact region 3a and further forming the trench gate structure is the same as the conventional process. For this reason, each process after the process similar to the past is demonstrated.
  • FIG. 3A is a cross-sectional view when the step (1) is performed.
  • a trench gate structure is formed, and interlayer insulation is formed on the surface of the semiconductor, that is, on the gate insulating film 7 and the gate electrode 8 formed on the surface of the p-type base region 3, the n + -type source region 4 and the contact region 3 a.
  • a film 10 is formed.
  • PBSG which is a fluid oxide film is used, but PSG (abbreviation of phospho silicate glass) or BSG (abbreviation of Boron silicate glass) can be used in addition to BPSG.
  • the interlayer insulating film 10 is formed, a step is formed by the recess 20 between the cell portion and the connecting portion and the guard ring portion. For this reason, the interlayer insulating film 10 is caused to flow by performing reflow so that the interlayer insulating film 10 has a desired thickness even at the stepped portion. As described above, the stepped portion is covered with the interlayer insulating film 10 having a desired film thickness, so that the withstand voltage at the stepped portion can also be achieved.
  • a densification process is performed on the interlayer insulating film 10 so that the fluidity becomes small and hard.
  • H 2 annealing is performed by heat treatment in a hydrogen atmosphere.
  • the heat treatment time is 20 minutes.
  • the interlayer insulating film 10 is made of BPSG, Si or Si—O, which is not completely converted into SiO 2 by being filled with hydrogen, is combined with hydrogen, and the bonding force It is estimated that it is possible to strengthen That is, H easily bonds with dangling bonds of Si or Si—O dangling bonds and enters between the molecules, thereby causing bonding of the interlayer insulating film 10 where dangling bonds exist and bonding is weak. It is thought to be densified by becoming stronger and solidifying.
  • a photoresist (not shown) is formed on the interlayer insulating film 10 but is exposed and developed, and further UV (ultraviolet) irradiation is performed to remove the photoresist. Pattern. Thereby, a region where the contact hole 10a is to be formed is opened in the photoresist, and a mask made of the photoresist is formed. Then, by using this photoresist mask, the interlayer insulating film 10 is etched to form a contact hole 10 a for the source electrode 9 in the interlayer insulating film 10.
  • FIG.3 (b) is sectional drawing when the process of (2) is performed.
  • a metal silicide 9a is formed at the bottom of the contact hole 10a formed by the step (1).
  • HF hydrofluoric acid
  • the oxide film is etched.
  • a first metal sintering is performed by heating at, for example, 600 to 750 ° C., and exists in the SiC on the bottom surface of the contact hole 10a. Si to be reacted with Ni in the Ni film.
  • a metal silicide 9a composed of Ni—Si is formed.
  • the remaining portion of the Ni film that is not made of the metal silicide 9a is removed by dipping in an etching solution so that only the metal silicide 9a remains.
  • the second metal sintering is performed at a temperature higher than that of the first metal sintering, for example, 800 to 900 ° C. to solidify the metal silicide 9a. Thereby, the resistance of the metal silicide 9a can be further reduced.
  • the step (2) includes a step of performing a high temperature treatment, if the interlayer insulating film 10 is made of a fluid material, the corner of the side wall of the contact hole 10a is caused by the flow of the interlayer insulating film 10. Can curl up.
  • the interlayer insulating film 10 before the high temperature processing is performed, the interlayer insulating film 10 is subjected to densification processing so that the fluidity becomes small and hard. For this reason, since the interlayer insulating film 10 is strong, it is possible to prevent the interlayer insulating film 10 from being rounded even when a high temperature treatment is performed.
  • FIG. 3C is a cross-sectional view when the step (3) is performed.
  • a photoresist (not shown) on the interlayer insulating film 10
  • exposure and development are performed, and further UV irradiation is performed to pattern the photoresist.
  • a region where the contact hole 10b is to be formed is opened in the photoresist, and a mask made of the photoresist is formed.
  • the interlayer insulating film 10 is etched using this photoresist mask, thereby forming a contact hole 10 b for the gate pad 31 in the interlayer insulating film 10.
  • FIG. 3D is a cross-sectional view when the step (4) is performed.
  • the natural oxide film is formed using HF. Etch.
  • a Ti / TiN film is formed on the interlayer insulating film 10 including the inside of the contact holes 10a and 10b by sputtering or the like.
  • a metal film for forming the barrier metals 9b and 31a is formed.
  • the W film is left only in the contact holes 10a and 10b by etching back to form W plugs 9c and 31b.
  • the surface of the Ti / TiN film formed on the interlayer insulating film 10 and the W plugs 9c and 31b become the same flat surface. That is, the lower ground of the Al—Si layers 9d and 31c to be formed in a later process becomes a flat surface.
  • an Al—Si film is formed by sputtering or the like. Then, after forming a photoresist (not shown) on the surface of the Al—Si film, exposure and development are performed, and further, UV irradiation is performed to pattern the photoresist. Further, the Al—Si film and the Ti / TiN film are etched using a mask made of a photoresist, thereby patterning them and performing sintering at a predetermined temperature. Thus, the Al—Si film and the Ti / TiN film are partitioned on the source electrode 9 side and the gate pad 31 side, and Al—Si layers 9d and 31c and barrier metals 9b and 31a are formed.
  • the subsequent steps are not shown in the figure, after forming a polyimide film or the like, patterning is performed by etching using a mask such as a photoresist, and a protective film in which portions corresponding to the source electrode 9 and the gate pad 31 are opened. 40 is formed. Further, by applying Ni plating or Au plating, the Ni plating layer 9e or Au layer 9f is formed on the surface of the Al—Si layer 9d exposed from the opening portion of the protective film 40, and the gate pad An Ni plating layer and an Au layer (not shown) are also formed on the surface of 31. Finally, the drain electrode 11 is formed on the back side of the n + type substrate 1.
  • the SiC semiconductor device according to the present embodiment is completed by the manufacturing method as described above. According to such a manufacturing method, since the interlayer insulating film 10 is densified, the interlayer insulating film 10 becomes harder than the case where the densification is not performed. For this reason, even if the heating process which becomes high temperature is performed after forming contact hole 10a, 10b with respect to the interlayer insulation film 10, it is suppressed that the corner
  • the W plugs 9c and 31b are embedded in the contact holes 10a and 10b. For this reason, when the W film constituting the W plugs 9c and 31b is formed, the contact holes 10a and 10b can be completely filled with the W film.
  • the corners of the side walls of the contact holes 10a and 10b are rounded, the entrance of the opening is in a state of being wider than the bottom. For this reason, it is difficult to completely fill the contact holes 10a and 10b with the W film when the W film constituting the W plugs 9c and 31b is formed.
  • the interlayer insulating film 10 can be hardened as in the present embodiment, the corners of the contact holes 10a and 10b are not rounded, and the angle formed between the bottom and the side wall is nearly vertical, for example, 85 ° or more. Maintained at an angle.
  • the entrances of the openings of the contact holes 10a and 10b do not have a shape that expands with respect to the bottom, and the inside of the contact holes 10a and 10b can be completely filled with the W film. Therefore, the contact holes 10a and 10b are completely filled with the W plugs 9c and 31b, and the surface of the Ti / TiN film formed on the interlayer insulating film 10 and the W plugs 9c and 31b are flush with each other.
  • the lower ground of the layers 9d and 31c can be a flat surface.
  • the Al—Si layers 9d and 31c can be formed after the base surface becomes a flat surface, the entry of the Al—Si layers 9d and 31c into the contact holes 10a and 10b can be suppressed. Therefore, when the Al—Si layers 9d and 31c are expanded or contracted, or when the Al—Si layers 9d and 31c are melted and solidified by heat generation, they are merely expanded or contracted on the flat surface. Is suppressed. In addition, since the melting point of W is higher than that of Al, even if the W plugs 9c and 31b are disposed in the contact holes 10a and 10b, it is difficult to melt due to heat generation. Occurrence can be suppressed. Therefore, the stress applied to the interlayer insulating film 10 is further suppressed.
  • a Si substrate 50 was used as a sample instead of SiC, and tetraethoxysilane (hereinafter referred to as TEOS (Tetra Ethyl Ortho Silicate)) corresponding to the gate insulating film 7 on the Si substrate 50.
  • TEOS Tetra Ethyl Ortho Silicate
  • a BPSG film 52 corresponding to the interlayer insulating film 10 was formed thereon.
  • a contact hole 52 a corresponding to the contact hole 10 a was formed in the BPSG film 52.
  • a plurality of types of contact hole 52a patterns were prepared, and the shape of each pattern when the BPSG film 52 was etched to form the contact hole 52a was examined, and the variation in the shape of the contact hole 52a was examined.
  • FIGS. 5A to 5C a pattern 1 in which a plurality of squares are arranged in dots, a pattern 2 in which rectangular short lines are arranged, or a line Experiments were performed using pattern 3 in which the shapes were arranged.
  • the X direction in FIGS. 5A to 5C corresponds to the left and right direction in FIG. 1, and a plurality of patterns 1 and 2 shown in FIGS. 5A and 5B are arranged in the cross section in FIG.
  • Contact hole 52a is arranged.
  • at least one contact hole 52a is formed so as to expose the n + -type source region 4 and the contact region 3a.
  • the length a1 of each side of the contact hole 52a is 0.45 ⁇ m.
  • the short side a2 was 0.45 ⁇ m and the long side b2 was 2.2 ⁇ m.
  • the short side a3 was 0.45 ⁇ m, and the long side b3 was 2000 ⁇ m.
  • the temperature of the H 2 annealing is changed to 800 ° C., 870 ° C., and 930 ° C., and the etching time is unified at 223 seconds, and the shape of the side wall of the contact hole 52a is changed, that is, the bottom surface of the interlayer insulating film 10 and the contact hole 10a.
  • the angle with the side surface was examined.
  • an angle formed between the bottom surface of the interlayer insulating film 10 and the side surface of the contact hole 10a is referred to as a side wall angle.
  • the etching time was short and there was an etching residue at the bottom, but the side wall angle was 86.2. It was °. Furthermore, the side wall was substantially straight and was in a standing state.
  • the temperature of H 2 annealing was set to 800 ° C. or 870 ° C.
  • the side wall angle of the contact hole 52a was 115 ° or 101.7 °. More specifically, it becomes a forward taper shape in which the opening cross-sectional area gradually increases from the bottom to the inlet side, but becomes a reverse taper shape that gradually narrows toward the inlet side.
  • the etching time was short and there was an etching residue at the bottom, but the side wall angle was 87.8. It was °. Furthermore, the side wall was substantially straight and was in a standing state.
  • the side wall angle of the contact hole 52a was 110 °. More specifically, it becomes a forward taper shape in which the opening cross-sectional area gradually increases from the bottom to the inlet side, but becomes a reverse taper shape that gradually narrows toward the inlet side. For this reason, a side wall angle will exceed 90 degrees.
  • a reverse taper portion on the bottom side a preferable trench shape was not obtained.
  • the H 2 annealing temperature was 800 ° C.
  • the side wall angle of the contact hole 52a was 88.5 °, but the opening cross-sectional area was larger on the inlet side than on the bottom side, and the side wall was a corner portion. Was rounded and not standing upright.
  • the side wall angle is 86.6 ° or 89.5 °. Furthermore, the side wall was substantially straight and was in a standing state. In contrast, when the H 2 annealing temperature was 800 ° C., the side wall angle of the contact hole 52a was 90 °, but the opening cross-sectional area was wider on the entrance side than on the bottom side, The part was rounded and not in a standing state.
  • the side wall angle is preferably close to 90 °, specifically 85 ° or more, and the side wall is linear. It is a condition that it is in a state of standing up close to.
  • FIG. 7 is a chart summarizing the results. As shown in this chart, in patterns 1 and 2, when the temperature of H 2 annealing was set to 930 ° C., there was resistance, and when it was set to 870 ° C. or 800 ° C., resistance was insufficient and the result was NG. . In Pattern 3, when the H 2 annealing temperature was 930 ° C. or 870 ° C., the resistance was OK and when it was 800 ° C., the resistance was insufficient and NG.
  • the resistance to stress can be provided by setting the H 2 annealing temperature to 930 ° C. or higher. Also, in the case of the pattern 2 in which the contact holes 10a are arranged in the shape of rectangular short lines, the resistance to stress can be provided by setting the H 2 annealing temperature to 930 ° C. or higher. Furthermore, by making the contact hole 10a a line-shaped pattern 3 and setting the H 2 annealing temperature to 870 ° C. or higher, resistance to stress can be provided.
  • the results of the experiment are shown by giving an example of the length of each side. However, similar results were obtained even when the length was not shown here. From the experimental results, for example, when the length a1 of each side of the pattern 1 and the lengths a2 and a3 of the short sides of the patterns 2 and 3 are in the range of 0.3 to 0.6 ⁇ m, the same result as above is obtained. .
  • the impurity concentration was confirmed. The relationship between the densification of the interlayer insulating film 10 and the hydrogen concentration or impurity concentration of each part will be described with reference to FIGS.
  • a sample of 4 i.e. the TEOS film 51 is formed on the Si substrate 50, used after forming the BPSG film 52 thereon, reflow or H 2 annealing using N 2 annealing went.
  • a state where only a BPSG film is formed as the interlayer insulating film 10 a state where only reflow by N 2 annealing is performed, and a case where H 2 annealing is performed while changing the temperature after reflow.
  • the hydrogen concentration distribution and impurity concentration distribution were examined. Reflow by N 2 annealing was performed at 950 ° C. for 20 minutes.
  • FIG. 8 shows the measurement result of the hydrogen concentration distribution.
  • 9 and 10 show the measurement results of the phosphorus concentration distribution and the boron concentration distribution, respectively.
  • the BPSG film 52 is formed by the bonding force between Si or Si—O that is not completely converted into SiO 2 in the BPSG film 52 and hydrogen. A dense state can be achieved, and the influence of stress can be suppressed.
  • the phosphorus concentration is constant before reflow.
  • Si or Si—O which is not completely converted to SiO 2 , and phosphorus are combined with each other to increase the bonding force of the BPSG film 52.
  • the phosphorus concentration is reduced at the boundary position with the TEOS film 51, but the phosphorus concentration is 2 wt% or more in the entire region. It was. Further, when H 2 annealing is performed at 930 ° C., the phosphorus concentration is high in the vicinity of the TEOS film 51 in the BPSG film 52 so as to have a maximum value.
  • the phosphorus concentration can be increased to 2 wt% or more even after the H 2 annealing, Si or Si—O that is not completely converted to SiO 2 and phosphorus are combined to increase the bonding force of the BPSG film 52.
  • the phosphorus concentration is 5 wt% at the maximum value, and in particular, the BPSG film 52 can be made dense. Therefore, by performing H 2 annealing, particularly at 930 ° C. or higher, the BPSG film 52 can be densified, and the influence of stress can be further suppressed.
  • the boron concentration is constant before reflow.
  • boron can be said to be a state in which Si or Si—O, which is not completely converted to SiO 2 , and boron are combined to increase the bonding force of the BPSG film 52.
  • the boron concentration is reduced at the boundary position with the TEOS film 51, but the boron concentration is 2 wt% or more in the entire region. It was.
  • the boron concentration can be increased to 2 wt% or more even after the H 2 annealing, Si or Si—O that is not completely converted to SiO 2 and boron are combined to increase the bonding force of the BPSG film 52. Is possible. Therefore, the boron concentration can be maintained even when H 2 annealing is performed, and the BPSG film 52 can be densified, so that the influence of stress can be further suppressed.
  • the gate insulating film 7 remains as a base insulating film of the interlayer insulating film 10
  • the sample TEOS film 51 used in the above experiment remains as a base insulating film of the BPSG film 52. It becomes the same structure as.
  • the hydrogen concentration is lower than the hydrogen concentration in the BPSG film 52 and less than 1 ⁇ 10 20 cm ⁇ 3 , here 1 ⁇ 10 19 cm ⁇ 3. It is as follows. At the interface between the TEOS film 51 and the BPSG film 52, the hydrogen concentration in the film including both the TEOS film 51 and the BPSG film 52 has a maximum value. This indicates that the diffusion of hydrogen from the BPSG film 52 is suppressed by using the TEOS film 51 as a stopper.
  • the TEOS film 51 in other words, the gate insulating film 7 in the SiC semiconductor device functions as a stopper to stop hydrogen diffusion, so that the interlayer insulating film 10 can be reliably filled with hydrogen. it can.
  • H 2 annealing is performed as a densification process of the interlayer insulating film 10.
  • H 2 is performed as a densification process of the interlayer insulating film 10. Annealing is performed.
  • the corners of the side walls of the contact holes 10a formed in the interlayer insulating film 10 are rounded because high temperature processing is performed. For this reason, if H 2 annealing is performed as the densification process of the interlayer insulating film 10 before the process in which the high temperature process is performed, the corners of the side walls of the contact holes 10a can be prevented from being rounded. Therefore, even if H 2 annealing is performed as a densification process of the interlayer insulating film 10 after the formation of the contact hole 10a and before the formation of the metal silicide 9a, the same effect as in the first embodiment can be obtained. it can.
  • the same method as in the first embodiment is adopted, and a sample in which the TEOS film 51 and the BPSG film 52 are formed on the Si substrate 50 as shown in FIG. 4 was used. Then, contact holes 52a having the shapes of patterns 1 to 3 shown in FIGS. 5A to 5C were formed in the BPSG film 52, and the shape variation of the contact holes 52a was examined.
  • the side wall angles were 87.2 ° and 86.6 °, respectively. Furthermore, the side wall was substantially straight and was in a standing state.
  • the side wall angle of the contact hole 52a was 89.5 °, but after the opening cross-sectional area gradually increased from the bottom to the inlet side, It was a reverse taper that narrowed. That is, the side wall was not forward-tapered in the entire region, and was not in a standing state.
  • the side wall angles were 89.4 ° and 88.2 °, respectively. Furthermore, the side wall was substantially straight and was in a standing state.
  • the side wall angle of the contact hole 52a was 89.8 °, but after the opening cross-sectional area gradually increased from the bottom to the inlet side, It was a reverse taper that narrowed. That is, the side wall was not forward-tapered in the entire region, and was not in a standing state.
  • the side wall angle was 85.8 or 86.1 °. Furthermore, the side wall was substantially straight and was in a standing state.
  • the H 2 annealing temperature was 800 ° C.
  • the side wall angle of the contact hole 52a was 84.8 °, but the opening cross-sectional area was larger on the entrance side than on the bottom side, The corners were rounded and did not stand up.
  • the side wall angle is close to 90 °, specifically 85 ° or more.
  • the condition is that it is in a state of being almost straight and standing upright.
  • FIG. 12 is a chart summarizing the results. As shown in this chart, in any of the patterns 1 to 3, when the H 2 annealing temperature is 930 ° C. and 870 ° C., the resistance is good, and when it is OK and 800 ° C., the resistance is insufficient. NG.
  • the same effect as that of the first embodiment is obtained. be able to.
  • the effect similar to that of the first embodiment can be obtained by setting the temperature to 870 ° C. or higher.
  • the SiC semiconductor device has been described as an example.
  • the present disclosure can be applied to other semiconductor materials, that is, a semiconductor device using Si or a compound semiconductor.
  • the stress effect is particularly noticeable in the semiconductor device having the MOS structure semiconductor element including the gate insulating film 7 as described in the first and second embodiments. This occurs not only in semiconductor devices. Therefore, in addition to the MOSFETs described in the first and second embodiments, the present disclosure is also applied to semiconductor elements having other MOS structures and semiconductor devices having semiconductor elements other than MOS structures. Can do.
  • an n-channel type MOSFET in which the first conductivity type is n-type and the second conductivity type is p-type has been described as an example.
  • the conductivity type of each component is reversed.
  • it may be a p-channel type MOSFET.
  • the present disclosure can be applied to an IGBT having a similar structure. The IGBT only changes the conductivity type of the n + type substrate 1 from the n-type to the p-type with respect to the above-described embodiments, and the other structures and manufacturing methods are the same as those in the above-described embodiments.
  • the vertical MOSFET having the trench gate structure has been described as an example.
  • the vertical MOSFET is not limited to the trench gate structure but may be a planar type.
  • the present disclosure can be applied to a semiconductor device having, for example, a Schottky barrier diode as a semiconductor element other than a MOS structure semiconductor element.
  • the manufacturing method of the SiC semiconductor device described in the first and second embodiments is merely an example, and a process may be added, deleted, or changed to another process as necessary. it can.
  • the metal silicide 9a formation process is preferably performed to reduce contact resistance, but this process may be reduced.
  • the formation process of the metal silicide 9a is shown as an example of the process in which the high temperature treatment is performed. However, since other high-temperature processing steps can also cause stress, even if the metal silicide 9a formation step is not performed, there is an effect of performing the densification processing of the interlayer insulating film 10. .
  • n + -type source region 4 is formed by ion implantation, but the n + -type source region 4 can also be formed by epitaxial growth.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

アニールを行うことで層間絶縁膜(10)を緻密化する。このような緻密化を行うことにより、緻密化を行っていない場合と比較して層間絶縁膜(10)が固くなる。このため、層間絶縁膜(10)に対してコンタクトホール(10a、10b)を形成した後に高温となる加熱工程が行われても、コンタクトホール(10a、10b)の側壁の角部が丸まることが抑制される。よって、金属電極となるAl-Si層(9d、31c)のコンタクトホール(10a、10b)内への入り込み量が多くても、応力に基づく層間絶縁膜(10)の変形が抑制され、当該応力によってゲート絶縁膜7にクラックを発生させることが抑制される。

Description

半導体装置およびその製造方法 関連出願への相互参照
 本出願は、2017年1月17日に出願された日本特許出願番号2017-6002号に基づくもので、ここにその記載内容が参照により組み入れられる。
 本開示は、層間絶縁膜に形成されるコンタクトホールを通じて金属電極との電気的接続が行われる半導体素子が備えられた半導体装置およびその製造方法に関し、特に炭化珪素(以下、SiCという)半導体装置に適用されて好適なものである。
 従来より、MOSFETやショットキーダイオード等の半導体素子が形成されるセル部と、セル部の周囲を囲むガードリング部とが備えられる半導体装置がある。この半導体装置では、半導体素子が形成された半導体の上に層間絶縁膜が形成されると共に、層間絶縁膜に形成されたコンタクトホールを通じて金属電極が配置されることで、半導体素子と金属電極との電気的接続が行われる。
 層間絶縁膜としては様々な材質のものを選択することができるが、例えば流動性のある絶縁膜となるBPSG(Boro-phospho silicate glassの略)などが用いられることがある。BPSGなどはリフローによって容易に流動する流動性を有した材質であることから、半導体の表面に絶縁膜を成膜した後に、絶縁膜の膜厚の均一化を行うような場合に適している。例えば、特許文献1に示されるような外周領域に凹部を設けることでセル領域を突出させたメサ構造のように、段差を有する半導体の表面を層間絶縁膜で覆う場合が挙げられる。このような構造においては、層間絶縁膜を成膜したときに段差部の側面での膜厚が薄くなるため、層間絶縁膜としてBPSG等の流動性のある絶縁膜が用いられ、リフローによって流動させることで段差部の側面での膜厚を確保している。
特開2011-101036号公報
 しかしながら、本発明者らが半導体装置の製造後に短絡耐量試験を行ったところ、半導体素子に備えられる絶縁膜、例えばMOSFETにおけるゲート絶縁膜にクラックが入り、所望の短絡耐量が得られないことがあった。これは、以下のメカニズムに因ると推定される。
 例えば、半導体素子としてMOSFETが形成された半導体の上にBPSGで構成される層間絶縁膜を形成し、コンタクトホールを形成した後にAl-Si膜にて構成される金属電極を形成して短絡耐量試験を行っている。短絡耐量試験では、ソース-ドレイン間に1000Vを印加したときに、ゲート電極への誤信号によって半導体素子がオンしたときの短絡耐量を測定する。
 このような短絡耐量試験を行ったときに、大電流が流れることで半導体素子が発熱する。例えば、MOSFETの場合、MOSFETの半導体部において発熱が生じる。この熱が金属電極に伝わると、Alを主原料とする金属電極の材料の融点が低いことから、金属電極が溶融する。この溶融した金属電極は半導体素子がオフされたときに固まるが、この固まるときに層間絶縁膜に対して応力を加え、それが更にゲート絶縁膜にも伝わって、ゲート絶縁膜にクラックを発生させる。もしくは、半導体素子がオンオフによって発熱冷却されるときに金属電極が伸縮し、層間絶縁膜に対して応力を加えるために、それがゲート絶縁膜にも伝わって、ゲート絶縁膜にクラックを発生させる。このようなメカニズムによってゲート絶縁膜にクラックを生じさせ、例えばゲート-ソース間が短絡することで短絡耐量が得られなくなると推定される。
 そして、BPSGのように流動性がある材料で層間絶縁膜を形成した場合、コンタクトホールの側壁の角部が丸められ、開口部の入口の寸法が底部よりも広がることから、上記のように発生する応力が大きくなり、より短絡耐量を低下させていることが判った。
 したがって、BPSGのように流動性がある材料を用いて層間絶縁膜を形成する場合においても、半導体素子の短絡耐量が得られるようにすることが望まれる。特に、SiC半導体装置では、大電流が用いられることから、半導体素子での発熱が大きくなり易く、短絡耐量の低下の課題が生じ易い。
 なお、ここでは短絡耐量の低下についての課題を例に挙げて説明したが、層間絶縁膜のコンタクトホールの側壁の角部が丸められることによって発生する応力が要因となって、様々な課題が発生することが確認されている。例えば、試料を低温下と高温下に繰り返し晒す冷熱サイクル試験や半導体素子のオンオフを繰り返し行って温度変化させることを繰り返すパワーサイクル試験においても、上記応力が要因となって半導体装置の耐久性を低下させていることが確認されている。
 本開示は、流動性がある材料を用いて層間絶縁膜を形成する場合において、コンタクトホールの角部が丸まることを抑制し、耐久性を向上することが可能な半導体装置およびその製造方法を提供することを目的とする。
 本開示の第1の観点における半導体装置は、半導体素子が形成された半導体と、半導体の上に形成され、半導体素子に繋がるコンタクトホールを有し、リンとボロンの少なくとも一方を含んで構成された層間絶縁膜と、層間絶縁膜の上に形成され、コンタクトホールを通じて半導体素子と接続される金属電極と、を有し、層間絶縁膜内に水素が充填されている。
 このように、層間絶縁膜内に水素を充填することで層間絶縁膜を緻密化している。このような緻密化が行われた層間絶縁膜は、緻密化を行っていない場合と比較して固くなる。このため、層間絶縁膜に対してコンタクトホールを形成した後に高温となる加熱工程が行われても、コンタクトホールの側壁の角部が丸まることが抑制され、側壁が切り立ったコンタクトホールにできる。これにより、金属電極のコンタクトホール内への入り込み量が多くても、応力に基づく層間絶縁膜の変形が抑制される。したがって、半導体装置の耐久性を向上することが可能となる。
 本開示の第2の観点における半導体装置の製造方法では、凹部が形成されることで段差が構成された半導体の上に層間絶縁膜を成膜することと、リフローを行うことで、層間絶縁膜を流動させ、段差を所定の膜厚の層間絶縁膜で覆うことと、段差を所定の膜厚の層間絶縁膜で覆うことの後に、H(水素)アニールを870℃以上で行うことで、層間絶縁膜内に水素を充填して該層間絶縁膜の緻密化処理を行うことと、緻密化処理の後に、コンタクトホールを形成することと、を含んでいる。
 このように、Hアニールを行うことで、層間絶縁膜に水素を充填して層間絶縁膜の緻密化処理を行うことができる。これにより、層間絶縁膜に対してコンタクトホールを形成した後に高温となる加熱工程が行われても、コンタクトホールの側壁の角部が丸まるとが抑制され、側壁が切り立ったコンタクトホールにできる。したがって、耐久性を向上することが可能な半導体装置を製造することができる。
 本開示の第3の観点における半導体装置の製造方法では、凹部が形成されることで段差が構成された半導体の上に層間絶縁膜を成膜することと、リフローを行うことで、層間絶縁膜を流動させ、段差を所定の膜厚の層間絶縁膜で覆うことと、段差を所定の膜厚の層間絶縁膜で覆うことの後に、コンタクトホールを形成することと、コンタクトホールを形成することの後に、Hアニールを870℃以上で行うことで、層間絶縁膜内に水素を充填して該層間絶縁膜の緻密化処理を行うことと、を含んでいる。
 このように、コンタクトホールを形成した後にHアニールを行うようにしても、上記した第2の観点における半導体装置の製造方法と同様に、耐久性を向上することが可能な半導体装置を製造することができる。
第1実施形態にかかるSiC半導体装置の断面構成を示す図である。 図1に示すSiC半導体装置の製造工程の一部を示したフローチャートである。 図1に示すSiC半導体装置の製造工程中の断面図である。 図3(a)に続くSiC半導体装置の製造工程中の断面図である。 図3(b)に続くSiC半導体装置の製造工程中の断面図である。 図3(c)に続くSiC半導体装置の製造工程中の断面図である。 モニタに用いた試料の断面図である。 モニタに用いた試料におけるパターン1のコンタクトホール形状を示した上面レイアウト図である。 モニタに用いた試料におけるパターン2のコンタクトホール形状を示した上面レイアウト図である。 モニタに用いた試料におけるパターン3のコンタクトホール形状を示した上面レイアウト図である。 パターン1としてコンタクトホールを形成したときの断面図である。 パターン2としてコンタクトホールを形成したときの断面図である。 パターン3としてコンタクトホールを形成したときの断面図である。 パターン1~3におけるコンタクトホールの評価結果を示した図表である。 水素濃度分布の測定結果を示した図である。 リン濃度分布の測定結果を示した図である。 ボロン濃度分布の測定結果を示した図である。 パターン1としてコンタクトホールを形成したときの断面図である。 パターン2としてコンタクトホールを形成したときの断面図である。 パターン3としてコンタクトホールを形成したときの断面図である。 パターン1~3におけるコンタクトホールの評価結果を示した図表である。
 以下、本開示の実施形態について図に基づいて説明する。なお、以下の各実施形態相互において、互いに同一もしくは均等である部分には、同一符号を付して説明を行う。
 (第1実施形態)
 第1実施形態について説明する。ここでは半導体装置として、トレンチゲート構造の反転型のMOSFETを半導体素子とするSiC半導体装置を例に挙げて説明する。
 図1に示すように、SiC半導体装置は、トレンチゲート構造のMOSFETが形成されるセル部と、このセル部を囲む外周部とを有した構成とされている。外周部は、ガードリング部と、ガードリング部よりも内側、つまりセル部とガードリング部との間に配置される繋ぎ部とを有した構成とされている。
 SiC半導体装置は、SiCからなる高濃度不純物層を構成するn型基板1の表面側に、n型基板1よりも低不純物濃度のSiCからなるn型ドリフト層2がエピタキシャル成長させられた半導体基板を用いて形成されている。つまり、裏面側がn型基板1による高濃度不純物層、表面側がそれよりも低不純物濃度とされたn型ドリフト層2とされた半導体基板が用いられている。そして、n型ドリフト層2の上に、p型ベース領域3がエピタキシャル成長させられ、さらにp型ベース領域3の表層部にn型ソース領域4が形成されている。
 n型基板1は、例えばn型不純物濃度が1.0×1019/cmとされ、表面が(0001)Si面とされている。n型ドリフト層2は、n型基板1よりも低不純物濃度で構成され、例えばn型不純物濃度が0.5~2.0×1016/cmとされている。
 また、p型ベース領域3は、チャネル領域が形成される部分で、p型不純物濃度が例えば2.0×1017/cm程度とされ、厚みが300nmで構成されている。n型ソース領域4は、n型ドリフト層2よりも高不純物濃度とされ、表層部におけるn型不純物濃度が例えば2.5×1018~1.0×1019/cm、厚さ0.5μm程度で構成されている。
 セル部および繋ぎ部では、n型基板1の表面側においてp型ベース領域3が残されており、ガードリング部では、p型ベース領域3を貫通してn型ドリフト層2に達するように凹部20が形成されている。このような構造とすることでメサ構造が構成されている。
 また、セル部および繋ぎ部では、p型ベース領域3の表面にp型高濃度層によって構成されるコンタクト領域3aが形成されている。
 さらに、セル部では、p型ベース領域3よりも下方、つまりn型ドリフト層2の表層部にp型ディープ層5が形成されている。p型ディープ層5は、p型ベース領域3よりもp型不純物濃度が高くされている。p型ディープ層5は、図1の紙面垂直方向、すなわち後述するトレンチゲート構造と同方向を長手方向として延設されている。具体的には、p型ディープ層5は、n型ドリフト層2に複数本が等間隔に配置され、互いに交点なく離れて配置されたストライプ状のトレンチ5a内に備えられている。例えば、各p型ディープ層5は、p型不純物濃度が例えば1.0×1017~1.0×1019/cm、幅0.7μm、深さ2.0μm程度で構成されている。
 また、p型ベース領域3およびn型ソース領域4を貫通してn型ドリフト層2に達するように、例えば幅が0.8μm、深さが1.0μmのゲートトレンチ6が形成されている。このゲートトレンチ6の側面と接するように上述したp型ベース領域3およびn型ソース領域4が配置されている。ゲートトレンチ6は、図1の紙面左右方向を幅方向、紙面垂直方向を長手方向、紙面上下方向を深さ方向とするライン状のレイアウトで形成され、複数本が平行に等間隔で並べられることでストライプ状とされている。
 さらに、p型ベース領域3のうちゲートトレンチ6の側面に位置している部分を縦型MOSFETの作動時にn型ソース領域4とn型ドリフト層2との間を繋ぐチャネル領域として、チャネル領域を含むゲートトレンチ6の内壁面にゲート絶縁膜7が形成されている。ゲート絶縁膜7は、例えば熱酸化膜などによって形成されている。そして、ゲート絶縁膜7の表面にはドープドPoly-Siにて構成されたゲート電極8が形成されており、これらゲート絶縁膜7およびゲート電極8によってゲートトレンチ6内が埋め尽くされている。
 なお、ゲート絶縁膜7は、ゲートトレンチ6の内壁面以外の表面にも形成されている。具体的には、n型ソース領域4の表面の一部や、繋ぎ部におけるp型ベース領域3の表面にも形成されている。また、ゲート電極8についても、繋ぎ部におけるゲート絶縁膜7の表面上まで延設されている。
 また、n型ソース領域4およびコンタクト領域3aの表面は、第1電極に相当するソース電極9に接続されている。同様に、ゲート電極8は、繋ぎ部に延設された部分において、ゲートパッド31に接続されている。これらソース電極9およびゲートパッド31は、ゲート絶縁膜7などの上に形成された層間絶縁膜10を介してMOSFETの各構成要素が形成された半導体上に形成されている。そして、ソース電極9およびゲートパッド31は、層間絶縁膜10に形成されたコンタクトホール10a、10bを通じて各構成要素と接続されている。ソース電極9およびゲートパッド31は、複数の金属で構成されている。コンタクトホール10a、10bのパターンについては任意であり、例えば複数の正方形のものを配列させたパターン、長方形の短ライン状のものを配列させたパターン、もしくは、ライン状のものを並べたパターンなどが挙げられる。
 ソース電極9は、次のように構成されている。具体的には、ソース電極9のうちn型ソース領域4およびコンタクト領域3aとの接触箇所には、Ni(ニッケル)等の金属を用いて形成した金属シリサイド9aが形成されている。その上には、Ti(チタン)やTiN等で構成されるバリアメタル9bが形成され、さらにその上に、W(タングステン)プラグ9cおよびAlを主成分とするAl-Si層9dが形成されている。また、Al-Si層9dの表面にはNiメッキ層9eを介してAu層9fが形成されている。
 一方、ゲートパッド31は、次のように構成されている。具体的には、ゲートパッド31のうち、ゲート電極8との接触箇所には、TiN等で構成されるバリアメタル31aが形成され、さらにその上に、Wプラグ31bおよびAlを主成分とするAl-Si層31cが形成されている。なお、ここでは図示していないが、Al-Si層31cの表面にも、Niメッキ層を介してAu層を形成しても良い。
 金属シリサイド9aは、n型ソース領域4およびコンタクト領域3aとソース電極9との間の接触抵抗の低減のために備えられている。
 バリアメタル9b、31aは、Al-Si層9d、31cに含まれるAlが半導体側や層間絶縁膜10側に拡散することを抑制する役割を果たす。また、バリアメタル9bについては、金属シリサイド9a内のNiがAl-Si層9d側に拡散することを抑制する役割も果たす。
 Wプラグ9c、31bは、Al-Si層9d、31cの下地面の平坦化を行って層間絶縁膜10に形成されたコンタクトホール10a、10b内へのAl-Si層9d、31cの入り込みを少なくする役割を果たす。また、Wプラグ9c、31bは、Alよりも融点が高い材料でコンタクトホール10a、10b内を埋め込む役割も果たす。コンタクトホール10a、10b内へのAl-Si層9d、31cの入り込みを少なくすると、Al-Si層9d、31cが伸縮する際、もしくは、発熱によって溶融してから固化する際に、平坦面上で伸縮もしくは固化するだけとなる。このため、層間絶縁膜10に対して加えられる応力が抑制される。また、Wの融点がAlよりも高いことから、コンタクトホール10a、10b内にWプラグ9c、31bを配置しても、半導体素子の発熱によって溶融することが生じにくいため、溶融してから固化するという現象が発生することを抑制できる。よって、層間絶縁膜10に対して加えられる応力が更に抑制される。
 Al-Si層9d、31cは、一般的な電極材料として用いられるものであり、金属電極に相当するものである。ここでは金属電極をAi-Si層9d、31cで構成しているが、Alのみで構成するなど、他のAlを主成分とする材料で構成しても良い。基本的には、ソース電極9やゲートパッド31をAlを主成分とするAl-Si層9d、31cのみで構成できると好ましい。しかしながら、Alの拡散などを考慮して、Al-Si層9d、31cのみでなく、他の材料を共に用いてソース電極9やゲートパッド31を構成している。
 Niメッキ層9eおよびAu層9fは、ソース電極9を通じて外部との接続を図る際のはんだ濡れ性を向上させるために形成されている。
 さらに、n型基板1の裏面側にはn型基板1と電気的に接続された第2電極に相当するドレイン電極11が形成されている。このような構造により、nチャネルタイプの反転型のトレンチゲート構造のMOSFETが構成されている。そして、このようなMOSFETが複数セル配置されることでセル部が構成されている。
 一方、ガードリング部では、上記したように、n型ソース領域4およびp型ベース領域3を貫通してn型ドリフト層2に達するように凹部20が形成されている。このため、セル部から離れた位置ではn型ソース領域4およびp型ベース領域3が除去されて、n型ドリフト層2が露出させられている。そして、n型SiC基板1の厚み方向において、凹部20よりも内側に位置するセル部や繋ぎ部が島状に突き出したメサ部となっており、セル部および繋ぎ部とガードリング部との間において段差が構成されている。
 また、凹部20の下方に位置するn型ドリフト層2の表層部には、セル部を囲むように、複数本のp型ガードリング21が備えられている。半導体基板の表面に対する法線(以下、基板法線方向という)から見て、p型ガードリング21の上面レイアウトは、四隅が丸められた四角形状や円形状などとされている。p型ガードリング21は、例えばn型ドリフト層2の表層部に形成されたトレンチ21a内に配置され、エピタキシャル成長によるp型のエピタキシャル膜によって構成されている。
 なお、図示していないが、必要に応じてp型ガードリング21よりも外周にEQR構造が備えられることにより、セル部を囲む外周耐圧構造が備えられたガードリング部が構成されている。
 また、セル部からガードリング部に至るまでの間を繋ぎ部として、繋ぎ部およびガードリング部の内周側において、n型ドリフト層2の表層部にp型リサーフ層30が形成されている。例えば、基板法線方向から見て、セル部を囲むように繋ぎ部が形成されており、さらに繋ぎ部の外側を囲むように、四隅が丸められた四角形状のp型ガードリング21が複数本形成されている。p型リサーフ層30は、セル部の周りを囲みつつ、ガードリング部に至るように延設されている。このp型リサーフ層30も、n型ドリフト層2の表層部に形成したトレンチ30a内に配置され、エピタキシャル成長によるp型のエピタキシャル膜によって構成されている。
 このようなp型リサーフ層30を形成することで、等電位線をガードリング部側に導くことができ、繋ぎ部内で電界集中する部位が発生しないようにできるため、耐圧低下を抑制することが可能となる。
 さらに、このように構成されるセル部、繋ぎ部およびガードリング部を覆うように、ポリイミド等によって構成される保護膜40が形成されている。そして、図1に示すようにソース電極9が保護膜40から露出されると共に、図1とは別断面においてゲートパッド31が保護膜40から露出された構成とされている。
 以上のような構造により、本実施形態にかかるSiC半導体装置が構成されている。このように構成されるSiC半導体装置は、MOSFETをオンするときには、ゲート電極8への印加電圧を制御することでゲートトレンチ6の側面に位置するp型ベース領域3の表面部にチャネル領域を形成する。これにより、n型ソース領域4およびn型ドリフト層2を介して、ソース電極9およびドレイン電極11の間に電流を流す。
 また、逆バイアス時には、繋ぎ部では、p型リサーフ層30が形成されていることで等電位線のせり上がりが抑制されて、ガードリング部側に向かうようにされる。そして、ガードリング部では、p型ガードリング21によって等電位線の間隔が外周方向に向かって広がりながら終端させられるようになり、ガードリング部でも所望の耐圧を得ることができる。したがって、所望の耐圧を得ることが可能なSiC半導体装置とすることができる。
 続いて、本実施形態にかかるSiC半導体装置の製造方法について図2~図3を参照して説明する。ただし、製造方法のうち、n型基板1の上にn型ドリフト層2を形成し、p型ディープ層5を形成してからp型ベース領域3およびn型ソース領域4を形成したり、コンタクト領域3aを形成し、さらにトレンチゲート構造を形成する工程は従来と同様である。このため、従来と同様の工程以降の各工程について説明する。
 図2に示す製造工程のフローチャートのように、(1)層間絶縁膜10およびソース電極9のコンタクトホール10aの形成工程、(2)シリサイド形成工程、(3)ゲートパッド31のコンタクトホール10bの形成工程、(4)電極形成工程を行う。以下、これら各工程を(1)~(4)の工程として説明する。
 〔(1)の工程〕
 図3(a)は、(1)の工程を行ったときの断面図である。まず、トレンチゲート構造を形成し、半導体の表面、つまりp型ベース領域3やn型ソース領域4びコンタクト領域3aの表面に形成されたゲート絶縁膜7やゲート電極8の上に、層間絶縁膜10を成膜する。層間絶縁膜10としては、流動性のある酸化膜となるPBSGを用いているが、BPSGの他、PSG(phospho silicate glassの略)、やBSG(Boron silicate glassの略)を用いることもできる。
 次に、例えばN(窒素)雰囲気でのリフロー、つまりNアニールを行う。層間絶縁膜10を成膜したときには、凹部20によってセル部および繋ぎ部とガードリング部との間において段差が構成されている。このため、リフローを行うことで層間絶縁膜10を流動させ、段差部でも層間絶縁膜10が所望の膜厚となるようにする。このように、段差部が所望の膜厚の層間絶縁膜10によって覆われることで、段差部での耐圧も図ることが可能となる。
 この後、層間絶縁膜10について、流動性が小さくなって固くなるようにするための緻密化処理を行う。具体的には、水素雰囲気下において加熱処理することでHアニールを行う。加熱処理の温度については、800℃以上としており、好ましくは870℃以上、例えば930℃以上としている。また、加熱処理の時間については、20分としている。このようなHアニールを行うと、層間絶縁膜10を緻密化することが可能となる。このメカニズムについては明確となっていないが、例えば層間絶縁膜10をBPSGで構成する場合、水素が充填されることでSiOになり切れていないSiやSi-Oと水素とが結び付き、結合力を強めることが可能になるためと推定される。すなわち、Hは、ダングリングボンドとしてSiやSi-Oの未結合手と容易に結合して分子間に入り込めるため、それにより未結合手が存在して結合が弱かった層間絶縁膜10の結合が強くなり、固まることで緻密化されると考えられる。
 このような緻密化処理を行ったのち、図示しないが層間絶縁膜10の上に図示しないフォトレジストを成膜してから露光および現像を行い、さらにUV(紫外線)照射を行うことでフォトレジストをパターニングする。これにより、フォトレジストのうちコンタクトホール10aの形成予定領域が開口させられ、フォトレジストによるマスクが形成される。そして、このフォトレジストによるマスクを用いて、層間絶縁膜10をエッチングすることで、層間絶縁膜10に対してソース電極9のためのコンタクトホール10aを形成する。
 〔(2)の工程〕
 図3(b)は、(2)の工程を行ったときの断面図である。この工程では、(1)の工程によって形成したコンタクトホール10aの底部に金属シリサイド9aを形成する。まず、(1)の工程から(2)の工程に至るまでの間に、コンタクトホール10aの底面に自然酸化膜が形成されている可能性があることから、HF(フッ酸)を用いて自然酸化膜をエッチングする。そして、コンタクトホール10a内を含めて層間絶縁膜10の上にNi膜を成膜したのち、例えば600~750℃の加熱による1回目の金属シンターを行い、コンタクトホール10aの底面のSiC中に存在するSiとNi膜中のNiとをシリサイド化反応させる。これにより、Ni-Siにて構成される金属シリサイド9aが形成される。
 この後、エッチング液に浸漬することによってNi膜のうち金属シリサイド9aとされていない残部を除去し、金属シリサイド9aのみが残るようにする。そして、1回目の金属シンターよりも高温、例えば800~900℃で2回目の金属シンターを行い、金属シリサイド9aを固める。これにより、金属シリサイド9aのさらなる低抵抗化を図ることができる。
 なお、ここまでで説明した(2)の工程については、特に、半導体としてSiCを用いる場合に実施することが好ましい。しかしながら、(2)の工程中に高温処理が行われる工程が含まれることから、層間絶縁膜10を流動性のある材料で構成すると、層間絶縁膜10の流動によってコンタクトホール10aの側壁の角部が丸まり得る。
 これに対して、本実施形態では、高温処理が行われる工程の前に、層間絶縁膜10を流動性が小さくなって固くなるようにするための緻密化処理を行っている。このため、層間絶縁膜10が強固なものになっていることから、高温処理が行われても、層間絶縁膜10が丸まることを抑制できる。
 〔(3)の工程〕
 図3(c)は、(3)の工程を行ったときの断面図である。図示しないが層間絶縁膜10の上に図示しないフォトレジストを成膜したのち、露光および現像を行い、さらにUV照射を行うことでフォトレジストをパターニングする。これにより、フォトレジストのうちコンタクトホール10bの形成予定領域が開口させられ、フォトレジストによるマスクが形成される。そして、このフォトレジストによるマスクを用いて、層間絶縁膜10をエッチングすることで、層間絶縁膜10に対してゲートパッド31のためのコンタクトホール10bを形成する。
 〔(4)の工程〕
 図3(d)は、(4)の工程を行ったときの断面図である。まず、(3)の工程から(4)の工程に至るまでの間に、コンタクトホール10a、10bの底面に自然酸化膜が形成されている可能性があることから、HFを用いて自然酸化膜をエッチングする。そして、コンタクトホール10a、10b内を含めて層間絶縁膜10の上にスパッタリング等によってTi/TiN膜を成膜する。これにより、バリアメタル9b、31aを形成するための金属膜が形成される。
 次に、CVD(chemical vapor deposition)法などによってW膜を成膜したのち、エッチバックすることでコンタクトホール10a、10b内にのみW膜を残し、Wプラグ9c、31bを形成する。これにより、層間絶縁膜10の上に形成されたTi/TiN膜の表面とWプラグ9c、31bとが同一平面の平坦面となる。つまり、後工程で形成するAl-Si層9d、31cの下地面が平坦面となる。
 続いて、スパッタリング等によってAl-Si膜を成膜する。そして、Al-Si膜の表面に図示しないフォトレジストを成膜したのち、露光および現像を行い、さらにUV照射を行うことでフォトレジストをパターニングする。さらに、フォトレジストによるマスクを用いて、Al-Si膜およびTi/TiN膜をエッチングすることで、これらをパターニングし、所定の温度のシンターを行う。これにより、Al-Si膜およびTi/TiN膜がソース電極9側とゲートパッド31側とに区画され、Al-Si層9d、31cおよびバリアメタル9b、31aが形成される。
 この後の工程については図示しないが、ポリイミド等を成膜したのち、フォトレジストなどのマスクを用いたエッチングを行うことでパターニングし、ソース電極9やゲートパッド31と対応する部分が開口する保護膜40を形成する。さらに、NiメッキやAuメッキを施すことで、保護膜40のうち開口している部分から露出しているAl-Si層9dの表面にNiメッキ層9eやAu層9fを形成すると共に、ゲートパッド31の表面にも図示しないNiメッキ層やAu層を形成する。そして、最後にn型基板1の裏面側にドレイン電極11を形成する。
 以上のような製造方法により、本実施形態にかかるSiC半導体装置が完成する。このような製造方法によれば、層間絶縁膜10を緻密化していることから、緻密化を行っていない場合と比較して層間絶縁膜10が固くなる。このため、層間絶縁膜10に対してコンタクトホール10a、10bを形成した後に高温となる加熱工程が行われても、コンタクトホール10a、10bの側壁の角部が丸まることが抑制される。
 このため、金属電極となるAl-Si層9d、31cのコンタクトホール10a、10b内への入り込み量が多くても、応力に基づく層間絶縁膜10の変形が抑制され、当該応力によってゲート絶縁膜7にクラックを発生させることが抑制される。
 さらに、本実施形態の場合、コンタクトホール10a、10b内にWプラグ9c、31bを埋め込むようにしている。このため、Wプラグ9c、31bを構成するW膜を形成したときに、コンタクトホール10a、10b内をW膜で完全に埋め込むことができる。
 すなわち、コンタクトホール10a、10bの側壁の角部が丸まった形状となっている場合、開口部の入口が底部よりも広がった状態となる。このため、Wプラグ9c、31bを構成するW膜を形成したときに、コンタクトホール10a、10b内をW膜で完全に埋め込むことが難しい。これに対して、本実施形態のように層間絶縁膜10を固くできると、コンタクトホール10a、10bの角部が丸まっておらず、底部と側壁との成す角度が例えば85°以上という垂直に近い角度に維持される。このため、コンタクトホール10a、10bの開口部の入口が底部に対して広がった形状にならず、コンタクトホール10a、10b内をW膜で完全に埋め込むことができる。よって、コンタクトホール10a、10b内がWプラグ9c、31bで完全に埋め込まれ、層間絶縁膜10の上に形成されたTi/TiN膜の表面とWプラグ9c、31bが同一平面となり、Al-Si層9d、31cの下地面が平坦面となるようにできる。
 このように、下地面が平坦面となった上にAl-Si層9d、31cを形成できることから、コンタクトホール10a、10b内へのAl-Si層9d、31cの入り込みを抑制できる。したがって、Al-Si層9d、31cの伸縮の際、もしくは、発熱によって溶融してから固化する際に、平坦面上で伸縮もしくは固化するだけであるため、層間絶縁膜10に対して加えられる応力が抑制される。また、Wの融点がAlよりも高いことから、コンタクトホール10a、10b内にWプラグ9c、31bを配置しても、発熱によって溶融することが生じにくいため、溶融してから固化するという現象が発生することを抑制できる。よって、層間絶縁膜10に対して加えられる応力が更に抑制される。
 続いて、上記効果が得られていることについて、実験結果を参照して説明する。実験では、試料として、図4に示すように、SiCに代えてSi基板50を用い、Si基板50上にゲート絶縁膜7に相当するテトラエトキシシラン(以下、TEOS(Tetra Ethyl Ortho Silicateの略)という)膜51を形成し、その上に層間絶縁膜10に相当するBPSG膜52を形成した。そして、Hアニールを行ってから、BPSG膜52に対してコンタクトホール10aに相当するコンタクトホール52aを形成した。コンタクトホール52aのパターンについては複数種類用意し、各パターンについてBPSG膜52をエッチングしてコンタクトホール52aを形成したときの形状を調べ、コンタクトホール52aの形状変動を調べた。
 具体的には、図5(a)~(c)に示すように、複数の正方形のものをドット状に配置したパターン1、長方形の短ライン状のものを配列させたパターン2、もしくは、ライン状のものを並べたパターン3を用いて実験を行った。図5(a)~(c)におけるX方向が図1の左右方向に相当しており、図5(a)、(b)に示すパターン1およびパターン2では、図1の断面において複数個並べられるようにコンタクトホール52aが配置される。コンタクトホール52aについては、図1のSiC半導体装置に適用される際には、少なくとも1つがn型ソース領域4とコンタクト領域3aを露出させるように形成される。ここでは、パターン1ではコンタクトホール52aの各辺の長さa1を0.45μmとした。パターン2では、短辺a2を0.45μm、長辺b2を2.2μmとした。パターン3では、短辺a3を0.45μm、長辺b3を2000μmとした。そして、Hアニールの温度を800℃、870℃、930℃と変え、エッチング時間については223秒で統一してコンタクトホール52aの側壁の形状変動、つまり層間絶縁膜10の底面とコンタクトホール10aの側面との成す角度について調べた。なお、以下では層間絶縁膜10の底面とコンタクトホール10aの側面との成す角度を側壁角という。
 まず、図6(a)に示すように、パターン1については、Hアニールの温度を930℃とした場合、エッチング時間が短かったために底部にエッチング残りがあったが、側壁角は86.2°となっていた。さらに、側壁はほぼ直線状になっていて、切り立った状態となっていた。これに対して、Hアニールの温度を800℃または870℃とした場合、コンタクトホール52aの側壁角が115°または101.7°となっていた。より詳しくは、底部から入口側にかけて一旦は開口断面積が徐々に広がる順テーパ状となるが、さらに入口側になると徐々に狭まるような逆テーパ状となる。このため、側壁角が90°を超えてしまう。さらに入口側になると今度は開口断面積が徐々に広がる順テーパ状となるが、底部側において逆テーパ状となる部分が存在するため、好ましいトレンチ形状にはならなかった。
 また、図6(b)に示すように、パターン2については、Hアニールの温度を930℃とした場合、エッチング時間が短かったために底部にエッチング残りがあったが、側壁角は87.8°となっていた。さらに、側壁はほぼ直線状になっていて、切り立った状態となっていた。これに対して、Hアニールの温度を870℃とした場合、コンタクトホール52aの側壁角が110°となっていた。より詳しくは、底部から入口側にかけて一旦は開口断面積が徐々に広がる順テーパ状となるが、さらに入口側になると徐々に狭まるような逆テーパ状となる。このため、側壁角が90°を超えてしまう。さらに入口側になると今度は開口断面積が徐々に広がる順テーパ状となるが、底部側において逆テーパ状となる部分が存在するため、好ましいトレンチ形状にはならなかった。また、Hアニールの温度を800℃とした場合、コンタクトホール52aの側壁角が88.5°となっていたが、入口側では底部側よりも開口断面積が広がっており、側壁は角部が丸みを帯びていて切り立った状態にはなっていなかった。
 さらに、図6(c)に示すように、パターン3については、Hアニールの温度を930℃または870℃とした場合、側壁角は86.6°または89.5°となっていた。さらに、側壁はほぼ直線状になっていて、切り立った状態となっていた。これに対して、Hアニールの温度を800℃とした場合、コンタクトホール52aの側壁角が90°となっていたが、入口側では底部側よりも開口断面積が広がっており、側壁は角部が丸みを帯びていて切り立った状態にはなっていなかった。
 ここで、層間絶縁膜10を固くすることによって応力の影響を抑制できるようにするには、側壁角が90°に近いこと、具体的には85°以上であることが好ましく、側壁が直線状に近く切り立った状態になっていることが条件となる。
 これらの観点から、パターン1~3の各温度でのコンタクトホール52aの側壁の形状変動を確認すると、パターン1~3それぞれについて、コンタクトホール52aの側壁の形状変動から応力に対する耐性を有しているか否かが分かる。図7は、その結果をまとめた図表である。この図表に示されるように、パターン1、2では、Hアニールの温度を930℃とした場合には耐性有りでOK、870℃または800℃とした場合には耐性不十分でNGとなった。また、パターン3では、Hアニールの温度を930℃または870℃とした場合には耐性有りでOK、800℃とした場合には耐性不十分でNGとなった。
 このように、コンタクトホール10aの形状を変えたり、Hアニールの温度を変えたりした実験によれば、次のことが言える。まず、コンタクトホール10aを複数の正方形のものをドット状に配置したパターン1の場合、Hアニールの温度を930℃以上とすることで、応力に対する耐性を備えることが可能となる。また、コンタクトホール10aを長方形の短ライン状のものを配列させたパターン2の場合も、Hアニールの温度を930℃以上とすることで、応力に対する耐性を備えることが可能となる。さらに、コンタクトホール10aをライン状のものを並べたパターン3、Hアニールの温度を870℃以上とすることで、応力に対する耐性を備えることが可能となる。
 なお、ここではパターン1~3において、各辺の長さの一例を挙げて実験結果を示したが、ここで示した長さ以外であっても、同様の結果が得られた。実験結果からは、例えばパターン1の各辺の長さa1やパターン2、3の短辺の長さa2、a3が0.3~0.6μmの範囲においては、上記と同様の結果が得られる。
 また、本実施形態のように、Nアニールによるリフローを行って層間絶縁膜10を流動させたのちに、Hアニールを行って層間絶縁膜10の緻密化を行った場合の各部の水素濃度もしくは不純物濃度について確認した。図8、図9および図10を参照して、層間絶縁膜10の緻密化と各部の水素濃度もしくは不純物濃度との関係について説明する。
 ここでも、実験用の試料として、図4の試料、すなわちSi基板50上にTEOS膜51を形成し、その上にBPSG膜52を形成したものを用い、NアニールによるリフローやHアニールを行った。そして、層間絶縁膜10としてBPSG膜を成膜しただけの状態、Nアニールによるリフローを行っただけの状態、および、リフロー後に温度を変えてHアニールを行った場合、それぞれの場合について、水素濃度分布や不純物濃度分布を調べた。Nアニールによるリフローについては、950℃で20分間行った。図8は、そのうちの水素濃度分布の測定結果を示してある。また、図9および図10は、それぞれ、リン濃度分布とボロン濃度分布の測定結果を示してある。
 図8を確認すると、リフロー前の状態では、まだリフローによる水素抜けが生じていないことから、BPSG膜52中の水素濃度が高くなっている。一方、リフローを行うと、水素抜けによって水素濃度が1×1020cm-3以下まで大幅に低下する。この状態では、BPSG膜52は緻密ではない状態、つまり柔らかい状態となっていて、応力の影響を抑制することができない。しかしながら、その後にHアニールを行うと、水素濃度が増加し、1×1020cm-3以上になる。特に、870℃以上の温度、ここでは870℃および930℃の場合には、BPSG膜52の厚み方向のほぼ全域において水素濃度が1×1020cm-3以上になる。
 このように、水素濃度が1×1020cm-3以上となるようにすると、BPSG膜52内においてSiOになり切れていないSiやSi-Oと水素との結合力によって、BPSG膜52を緻密な状態にでき、応力の影響を抑制することが可能となる。
 図9を確認すると、リフロー前の状態では、リン濃度が一定の状態となっている。この状態は、リンについて言えば、SiOになり切れていないSiやSi-Oとリンとが結び付いて、BPSG膜52の結合力を高めることが可能な状態と言える。これに対して、リフローのみを行った場合や、リフロー後にHアニールを行った場合には、TEOS膜51との境界位置においてリン濃度が低下しているものの、全域においてリン濃度が2wt%以上となっていた。さらに、Hアニールを930℃で行った場合には、BPSG膜52のうちのTEOS膜51の近傍において、極大値を有するようにリン濃度が高くなっていた。
 このように、Hアニールを行った後でもリン濃度を2wt%以上にできることから、SiOになり切れていないSiやSi-Oとリンとが結び付いて、BPSG膜52の結合力を高めることが可能となる。特に、Hアニールを930℃で行った場合には、極大値において5wt%のリン濃度となっており、特にBPSG膜52を緻密なものにすることができる。したがって、Hアニールを行うこと、特に930℃以上で行うことで、BPSG膜52の緻密化を行うことが可能となり、応力の影響をより抑制することが可能になる。
 図10を確認すると、リフロー前の状態では、ボロン濃度が一定の状態となっている。この状態は、ボロンに関しても、SiOになり切れていないSiやSi-Oとボロンとが結び付いて、BPSG膜52の結合力を高めることが可能な状態と言える。これに対して、リフローのみを行った場合や、リフロー後にHアニールを行った場合には、TEOS膜51との境界位置においてボロン濃度が低下しているものの、全域においてボロン濃度が2wt%以上となっていた。
 このように、Hアニールを行った後でもボロン濃度を2wt%以上にできることから、SiOになり切れていないSiやSi-Oとボロンとが結び付いて、BPSG膜52の結合力を高めることが可能となる。したがって、Hアニールを行ってもボロン濃度を維持でき、BPSG膜52の緻密化を行えるため、応力の影響をより抑制することが可能になる。
 さらに、本実施形態の場合、ゲート絶縁膜7が層間絶縁膜10の下地絶縁膜として残っていることから、上記実験で用いた試料のTEOS膜51がBPSG膜52の下地絶縁膜として残っているのと同様の構造となる。
 このTEOS膜51について見てみると、図8に示すように、水素濃度についてはBPSG膜52中の水素濃度よりも低く、1×1020cm-3未満、ここでは1×1019cm-3以下になっている。そして、TEOS膜51とBPSG膜52との界面において、TEOS膜51およびBPSG膜52の双方を含めた膜内における水素濃度が極大値となっている。これは、TEOS膜51がストッパーとなってBPSG膜52からの水素の拡散が抑制されていることを示している。このように、TEOS膜51、換言すればSiC半導体装置におけるゲート絶縁膜7が水素の拡散を止めるストッパーとして機能することで層間絶縁膜10への水素の充填が確実に行われるようにすることができる。
 また、膜同士の界面では未結合手が多く存在しており、水素が未結合手と結合し易い状況となっている。このため、TEOS膜51とBPSG膜52との界面において水素濃度が極大値となるようにすると、界面に存在する未結合手が水素と結合するようにできる。このため、BPSG膜52の下地となるTEOS膜、換言すれば層間絶縁膜10の下地となるゲート絶縁膜7を強固な膜にすることが可能となり、より応力の影響によるクラックの発生などを抑制することが可能となる。
 (第2実施形態)
 第2実施形態について説明する。本実施形態は、第1実施形態に対してHアニールの工程順序を変更したものであり、その他については第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
 上記第1実施形態では、(1)の工程として、層間絶縁膜10を形成後、コンタクトホール10aの形成前に、層間絶縁膜10の緻密化処理としてHアニールを行った。これに対して、本実施形態では、(1)の工程におけるコンタクトホール10aの形成後、かつ、(2)の工程における金属シリサイド9aの形成前に、層間絶縁膜10の緻密化処理としてHアニールを行う。
 上記したように、層間絶縁膜10に形成されるコンタクトホール10aの側壁の角部が丸まってしまうのは、高温処理が実施されるためである。このため、高温処理が行われる工程の前に、層間絶縁膜10の緻密化処理としてHアニールを行えば、コンタクトホール10aの側壁の角部が丸まることを抑制できる。したがって、コンタクトホール10aの形成後、かつ、金属シリサイド9aの形成前に、層間絶縁膜10の緻密化処理としてHアニールを行うようにしても、第1実施形態と同様の効果を奏することができる。
 具体的に、本実施形態のような製造順序を適用しても、第1実施形態と同様の効果が得られていることについて、実験結果を参照して説明する。実験の方法については、第1実施形態と同様の手法を採用としており、図4に示したようなSi基板50上にTEOS膜51とBPSG膜52を形成した試料を用いた。そして、BPSG膜52に対して、図5(a)~(c)に示すパターン1~3の形状のコンタクトホール52aを形成し、コンタクトホール52aの形状変動を調べた。
 まず、図11(a)に示すように、パターン1については、Hアニールの温度を930℃または870℃とした場合、側壁角はそれぞれ87.2°、86.6°となっていた。さらに、側壁はほぼ直線状になっていて、切り立った状態となっていた。これに対して、Hアニールの温度を800℃とした場合、コンタクトホール52aの側壁角が89.5°となっていたが、底部から入口側にかけて開口断面積が徐々に広がったのち、一旦狭まるような逆テーパ状となっていた。すなわち、側壁は全域で順テーパ状とはなっておらず、切り立った状態にはなっていなかった。
 また、図11(b)に示すように、パターン2については、Hアニールの温度を930℃または870℃とした場合、側壁角はそれぞれ89.4°、88.2°となっていた。さらに、側壁はほぼ直線状になっていて、切り立った状態となっていた。これに対して、Hアニールの温度を800℃とした場合、コンタクトホール52aの側壁角が89.8°となっていたが、底部から入口側にかけて開口断面積が徐々に広がったのち、一旦狭まるような逆テーパ状となっていた。すなわち、側壁は全域で順テーパ状とはなっておらず、切り立った状態にはなっていなかった。
 さらに、図11(c)に示すように、パターン3については、Hアニールの温度を930℃または870℃とした場合、側壁角は85.8または86.1°となっていた。さらに、側壁はほぼ直線状になっていて、切り立った状態となっていた。これに対して、Hアニールの温度を800℃とした場合、コンタクトホール52aの側壁角が84.8°となっていたが、入口側では底部側よりも開口断面積が広がっており、側壁は角部が丸みを帯びていて切り立った状態にはなっていなかった。
 上記したように、層間絶縁膜10を固くすることによって応力の影響を抑制できるようにするには、側壁角が90°に近いこと、具体的には85°以上であることが好ましく、側壁が直線状に近く切り立った状態になっていることが条件となる。
 これらの観点から、パターン1~3の各温度でのコンタクトホール52aの側壁の形状変動を確認すると、パターン1~3それぞれについて、コンタクトホール52aの側壁の形状変動から応力に対する耐性を有しているか否かが分かる。図12は、その結果をまとめた図表である。この図表に示されるように、パターン1~3のいずれの場合も、Hアニールの温度を930℃、870℃とした場合には耐性有りでOK、800℃とした場合には耐性不十分でNGとなった。
 このように、コンタクトホール10aの形成後、かつ、金属シリサイド9aの形成前に、層間絶縁膜10の緻密化処理としてHアニールを行うようにしても、第1実施形態と同様の効果を奏することができる。特に、パターン1、2については、930℃以上としなくても、870℃以上とすることで第1実施形態と同様の効果を奏することが可能となる。
 なお、ここでもパターン1~3において、各辺の長さの一例を挙げて実験結果を示したが、ここで示した長さ以外であっても、同様の結果が得られた。実験結果からは、例えばパターン1の各辺の長さa1やパターン2、3の短辺の長さa2、a3が0.3~0.6μmの範囲においては、上記と同様の結果が得られている。
 (他の実施形態)
 本開示は、上記した実施形態に準拠して記述されたが、当該実施形態に限定されるものではなく、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらに一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
 例えば、上記実施形態では、SiC半導体装置を例に挙げて説明したが、その他の半導体材料、すなわちSiや化合物半導体を用いた半導体装置に対しても、本開示を適用することができる。
 また、応力の影響が特に顕著に現れるのは、第1、第2実施形態で説明したようなゲート絶縁膜7を備えるMOS構造の半導体素子を有する半導体装置であるが、応力の影響はMOS構造の半導体素子に限らず発生する。このため、第1、第2実施形態で説明したMOSFETに加えて、それ以外のMOS構造を有する半導体素子や、MOS構造以外の半導体素子を有する半導体装置に対しても、本開示を適用することができる。
 例えば、上記第1実施形態等では、第1導電型をn型、第2導電型をp型としたnチャネルタイプのMOSFETを例に挙げて説明したが、各構成要素の導電型を反転させたpチャネルタイプのMOSFETとしても良い。また、半導体素子としてMOSFETに加えて、同様の構造のIGBTに対しても本開示を適用することができる。IGBTは、上記各実施形態に対してn型基板1の導電型をn型からp型に変更するだけであり、その他の構造や製造方法に関しては上記各実施形態と同様である。さらに、縦型のMOSFETとしてトレンチゲート構造のものを例に挙げて説明したが、トレンチゲート構造のものに限らず、プレーナ型のものであっても良い。また、MOS構造の半導体素子以外の半導体素子として、例えばショットキーバリアダイオードなどを有する半導体装置に対して本開示を適用することもできる。
 さらに、上記第1、第2実施形態で説明したSiC半導体装置の製造方法も一例を示したに過ぎず、必要に応じて工程を追加したり、削除したり、他の工程に変更することもできる。例えば、金属シリサイド9aの形成工程については、コンタクト抵抗低減のために実施することが好ましいが、この工程を削減しても良い。また、この金属シリサイド9aの形成工程を高温処理が行われる工程の一例として示した。しかしながら、他の高温処理が行われる工程についても、応力発生要因になり得ることから、金属シリサイド9aの形成工程を行わなかったとしても、層間絶縁膜10の緻密化処理を行うことによる効果はある。
 また、図1に示した例では、n型ソース領域4がイオン注入によって形成される場合を想定しているが、n型ソース領域4をエピタキシャル成長によって形成することもできる。

Claims (15)

  1.  半導体素子が形成された半導体(1~5)と、
     前記半導体の上に形成され、前記半導体素子に繋がるコンタクトホール(10a)を有し、リンとボロンの少なくとも一方を含んで構成された層間絶縁膜(10)と、
     前記層間絶縁膜の上に形成され、前記コンタクトホールを通じて前記半導体素子と接続される金属電極(9d)と、を有し、
     前記層間絶縁膜内に水素が充填されている半導体装置。
  2.  前記層間絶縁膜内における水素濃度が1×1020cm-3以上である請求項1に記載の半導体装置。
  3.  前記層間絶縁膜にはリンが含まれており、該層間絶縁膜内においてリン濃度分布の極大値がある請求項1または2に記載の半導体装置。
  4.  前記層間絶縁膜内の全域においてリン濃度が2wt%以上である請求項3に記載の半導体装置。
  5.  前記層間絶縁膜にはボロンが含まれており、該層間絶縁膜内の全域においてボロン濃度が2wt%である請求項1ないし4のいずれか1つに記載の半導体装置。
  6.  前記コンタクトホール中には、タングステンプラグ(9c)が埋め込まれており、前記金属電極の下地面が平坦とされている請求項1ないし5のいずれか1つに記載の半導体装置。
  7.  前記コンタクトホールは、上面形状が正方形で構成され、該正方形の一辺の長さが0.3~0.6μmとされていて、前記層間絶縁膜の底面と該コンタクトホールの側面との成す角度を側壁角として、該側壁角が85°以上である請求項1ないし6のいずれか1つに記載の半導体装置。
  8.  前記コンタクトホールは、上面形状が長方形のライン状で構成され、該長方形の短辺の長さが0.3~0.6μmとされていて、前記層間絶縁膜の底面と該コンタクトホールの側面との成す角度を側壁角として、該側壁角が85°以上である請求項1ないし6のいずれか1つに記載の半導体装置。
  9.  前記半導体のうち前記半導体素子が形成されたセル部と、該セル部を囲むガードリング部を含む外周部とを有し、前記ガードリング部において前記半導体に凹部(20)が形成されていて、前記セル部と前記ガードリング部との間において段差が構成されており、
     前記層間絶縁膜は、前記段差も覆うように形成されている請求項1ないし8のいずれか1つに記載の半導体装置。
  10.  前記半導体と前記層間絶縁膜との間には、前記層間絶縁膜よりも水素濃度が低い下地絶縁膜(7)が形成されている請求項1ないし9のいずれか1つに記載の半導体装置。
  11.  前記下地絶縁膜の水素濃度は1×1020cm-3未満である請求項10に記載の半導体装置。
  12.  前記層間絶縁膜と前記下地絶縁膜との界面において、前記層間絶縁膜および前記下地絶縁膜の双方を含めた膜内における水素濃度が極大値となっている請求項10または11に記載の半導体装置。
  13.  前記半導体素子は、
     前記半導体として、裏面側が第1導電型もしくは第2導電型の高濃度不純物層(1)とされていると共に表面側が前記高濃度不純物層よりも低不純物濃度とされた第1導電型のドリフト層(2)とされ、炭化珪素にて構成された半導体基板(1、2)と、前記ドリフト層の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、前記ベース領域の上に形成され、前記ドリフト層よりも高不純物濃度の第1導電型の炭化珪素で構成されたソース領域(4)と、を有し、
     さらに、前記ソース領域の表面から前記ベース領域よりも深くまで形成されたゲートトレンチ(6)内に形成され、該ゲートトレンチの内壁面に形成されたゲート絶縁膜(7)と、前記ゲート絶縁膜の上に形成されたゲート電極(8)と、を有して構成されたトレンチゲート構造と、
     前記ソース領域および前記ベース領域に接続された第1電極(9)と、
     前記高濃度不純物層に接続された第2電極(11)と、を有しており、
     前記ゲート絶縁膜は、前記下地絶縁膜を構成しており、
     前記金属電極は、前記第1電極に含まれている請求項10ないし12のいずれか1つに記載の半導体装置。
  14.  半導体素子が形成された半導体(1~5)と、
     前記半導体の上に形成され、前記半導体素子に繋がるコンタクトホール(10a)を有し、リンとボロンの少なくとも一方を含んで構成された層間絶縁膜(10)と、
     前記層間絶縁膜の上に形成され、前記コンタクトホールを通じて前記半導体素子と接続される金属電極(9d)と、を有し、
     前記半導体のうち前記半導体素子が形成されたセル部と、該セル部を囲むガードリング部を含む外周部とを有し、前記ガードリング部において前記半導体に凹部(20)が形成されていて、前記セル部と前記ガードリング部との間において段差が構成されており、
     前記層間絶縁膜が前記段差も覆うように形成される半導体装置の製造方法であって、
     前記凹部が形成されることで前記段差が構成された前記半導体の上に前記層間絶縁膜を成膜することと、
     リフローを行うことで、前記層間絶縁膜を流動させ、前記段差を所定の膜厚の前記層間絶縁膜で覆うことと、
     前記段差を所定の膜厚の前記層間絶縁膜で覆うことの後に、水素アニールを870℃以上で行うことで、前記層間絶縁膜内に水素を充填して該層間絶縁膜の緻密化処理を行うことと、
     前記緻密化処理の後に、前記コンタクトホールを形成することと、を含んでいる半導体装置の製造方法。
  15.  半導体素子が形成された半導体(1~5)と、
     前記半導体の上に形成され、前記半導体素子に繋がるコンタクトホール(10a)を有し、リンとボロンの少なくとも一方を含んで構成された層間絶縁膜(10)と、
     前記層間絶縁膜の上に形成され、前記コンタクトホールを通じて前記半導体素子と接続される金属電極(9d)と、を有し、
     前記半導体のうち前記半導体素子が形成されたセル部と、該セル部を囲むガードリング部を含む外周部とを有し、前記ガードリング部において前記半導体に凹部(20)が形成されていて、前記セル部と前記ガードリング部との間において段差が構成されており、
     前記層間絶縁膜が前記段差も覆うように形成される半導体装置の製造方法であって、
     前記凹部が形成されることで前記段差が構成された前記半導体の上に前記層間絶縁膜を成膜することと、
     リフローを行うことで、前記層間絶縁膜を流動させ、前記段差を所定の膜厚の前記層間絶縁膜で覆うことと、
     前記段差を所定の膜厚の前記層間絶縁膜で覆うことの後に、前記コンタクトホールを形成することと、
     前記コンタクトホールを形成することの後に、水素アニールを870℃以上で行うことで、前記層間絶縁膜内に水素を充填して該層間絶縁膜の緻密化処理を行うことと、を含んでいる半導体装置の製造方法。
PCT/JP2018/001260 2017-01-17 2018-01-17 半導体装置およびその製造方法 WO2018135541A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201880006937.6A CN110235229B (zh) 2017-01-17 2018-01-17 半导体装置及其制造方法
US16/511,345 US10923395B2 (en) 2017-01-17 2019-07-15 Semiconductor device and manufacturing method of semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017006002A JP6828449B2 (ja) 2017-01-17 2017-01-17 半導体装置およびその製造方法
JP2017-006002 2017-01-17

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/511,345 Continuation US10923395B2 (en) 2017-01-17 2019-07-15 Semiconductor device and manufacturing method of semiconductor device

Publications (1)

Publication Number Publication Date
WO2018135541A1 true WO2018135541A1 (ja) 2018-07-26

Family

ID=62908552

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/001260 WO2018135541A1 (ja) 2017-01-17 2018-01-17 半導体装置およびその製造方法

Country Status (4)

Country Link
US (1) US10923395B2 (ja)
JP (1) JP6828449B2 (ja)
CN (1) CN110235229B (ja)
WO (1) WO2018135541A1 (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019069580A1 (ja) * 2017-10-05 2019-04-11 富士電機株式会社 半導体装置
DE212019000104U1 (de) * 2018-08-07 2020-02-19 Rohm Co., Ltd. SiC-Halbleitervorrichtung
WO2020032206A1 (ja) 2018-08-10 2020-02-13 ローム株式会社 SiC半導体装置
JP7188230B2 (ja) * 2019-03-28 2022-12-13 株式会社デンソー 半導体装置
JP7443673B2 (ja) * 2019-04-15 2024-03-06 富士電機株式会社 炭化珪素半導体装置
JP7081564B2 (ja) * 2019-04-24 2022-06-07 株式会社デンソー 半導体装置とその製造方法
JP7472435B2 (ja) * 2019-05-13 2024-04-23 富士電機株式会社 半導体モジュールの製造方法
JP7476502B2 (ja) * 2019-09-06 2024-05-01 富士電機株式会社 半導体装置
JP7404722B2 (ja) * 2019-09-06 2023-12-26 富士電機株式会社 半導体装置
JP7129397B2 (ja) * 2019-12-06 2022-09-01 ローム株式会社 SiC半導体装置
JP7129437B2 (ja) * 2020-02-17 2022-09-01 ローム株式会社 SiC半導体装置
JP7129436B2 (ja) * 2020-02-17 2022-09-01 ローム株式会社 SiC半導体装置
JP2022168904A (ja) * 2021-04-27 2022-11-09 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
CN114583013A (zh) * 2022-03-10 2022-06-03 常州时创能源股份有限公司 一种bsg去除方法
JP2024120450A (ja) 2023-02-24 2024-09-05 三菱電機株式会社 半導体装置及び半導体装置の製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0456222A (ja) * 1990-06-25 1992-02-24 Matsushita Electron Corp 半導体装置の製造方法
JP2014027076A (ja) * 2012-07-26 2014-02-06 Renesas Electronics Corp 半導体装置
WO2016125490A1 (ja) * 2015-02-03 2016-08-11 富士電機株式会社 半導体装置及びその製造方法
JP2016225455A (ja) * 2015-05-29 2016-12-28 株式会社デンソー 半導体装置およびその製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0582781A (ja) * 1991-09-24 1993-04-02 Nec Yamagata Ltd 半導体集積回路装置
JPH06177129A (ja) * 1992-12-09 1994-06-24 Oki Electric Ind Co Ltd 半導体装置の製造方法
JP2757782B2 (ja) * 1994-06-30 1998-05-25 日本電気株式会社 半導体装置の製造方法
JP3543504B2 (ja) * 1996-08-06 2004-07-14 ソニー株式会社 半導体装置の製造方法
JP2002134607A (ja) * 2000-10-20 2002-05-10 Hitachi Ltd 半導体集積回路装置の製造方法
JP5047625B2 (ja) * 2004-10-25 2012-10-10 スパンション エルエルシー 半導体装置及びその製造方法
JP2007096263A (ja) 2005-08-31 2007-04-12 Denso Corp 炭化珪素半導体装置およびその製造方法。
KR100872981B1 (ko) * 2007-07-19 2008-12-08 주식회사 동부하이텍 반도체 소자의 제조방법
EP2091083A3 (en) 2008-02-13 2009-10-14 Denso Corporation Silicon carbide semiconductor device including a deep layer
JP2010165778A (ja) * 2009-01-14 2010-07-29 Sharp Corp 半導体装置の製造方法
JP5770892B2 (ja) * 2009-11-20 2015-08-26 株式会社日立国際電気 半導体装置の製造方法、基板処理方法および基板処理装置
JP5813303B2 (ja) 2009-11-20 2015-11-17 株式会社日立国際電気 半導体装置の製造方法、基板処理方法および基板処理装置
KR101900525B1 (ko) * 2011-03-18 2018-09-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막, 반도체 장치, 및 반도체 장치의 제작 방법
JP2013041919A (ja) 2011-08-12 2013-02-28 Renesas Electronics Corp 半導体装置の製造方法
JP6245723B2 (ja) 2012-04-27 2017-12-13 富士電機株式会社 炭化珪素半導体装置の製造方法
JP6160477B2 (ja) * 2013-12-25 2017-07-12 トヨタ自動車株式会社 半導体装置
WO2016080269A1 (ja) * 2014-11-17 2016-05-26 富士電機株式会社 半導体装置および半導体装置の製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0456222A (ja) * 1990-06-25 1992-02-24 Matsushita Electron Corp 半導体装置の製造方法
JP2014027076A (ja) * 2012-07-26 2014-02-06 Renesas Electronics Corp 半導体装置
WO2016125490A1 (ja) * 2015-02-03 2016-08-11 富士電機株式会社 半導体装置及びその製造方法
JP2016225455A (ja) * 2015-05-29 2016-12-28 株式会社デンソー 半導体装置およびその製造方法

Also Published As

Publication number Publication date
JP6828449B2 (ja) 2021-02-10
CN110235229B (zh) 2022-08-12
CN110235229A (zh) 2019-09-13
US10923395B2 (en) 2021-02-16
JP2018117016A (ja) 2018-07-26
US20190341308A1 (en) 2019-11-07

Similar Documents

Publication Publication Date Title
WO2018135541A1 (ja) 半導体装置およびその製造方法
JP6253885B2 (ja) 縦型パワーmosfet
TWI648789B (zh) 複合屏蔽自對準的溝槽mosfet及其製備方法
US10707343B2 (en) Method of manufacturing semiconductor device and semiconductor device
JP2015159271A (ja) 半導体装置の製造方法
US10825909B2 (en) Method of manufacturing semiconductor device and semiconductor device
JP2016092257A (ja) 炭化珪素半導体装置およびその製造方法
CN103151377A (zh) 横向晶体管组件及其制造方法
US10068999B2 (en) Vertical power component
JP6485034B2 (ja) 半導体装置の製造方法
WO2015174197A1 (ja) 半導体装置および半導体装置の製造方法
JP2017139262A (ja) 半導体装置
US10411141B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP7369601B2 (ja) 半導体装置およびその製造方法
US20160172301A1 (en) Semiconductor device and manufacturing method therefor
JP2010103208A (ja) 半導体装置
JP2019046834A (ja) 半導体装置の製造方法
US11171231B2 (en) Silicon carbide semiconductor device and method for manufacturing the same
US20160211349A1 (en) Semiconductor device and a method for manufacturing a semiconductor device
JP5904276B2 (ja) 半導体装置
US9698103B2 (en) Semiconductor device and manufacturing method therefor
JP7119449B2 (ja) 半導体装置および半導体装置の製造方法
JP6648743B2 (ja) 炭化珪素半導体装置の製造方法
CN112652653A (zh) 碳化硅半导体装置和碳化硅半导体装置的制造方法
JP2012204564A (ja) 半導体素子及び半導体素子の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18742323

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18742323

Country of ref document: EP

Kind code of ref document: A1