WO2013099697A1 - アクティブマトリクス基板 - Google Patents
アクティブマトリクス基板 Download PDFInfo
- Publication number
- WO2013099697A1 WO2013099697A1 PCT/JP2012/082784 JP2012082784W WO2013099697A1 WO 2013099697 A1 WO2013099697 A1 WO 2013099697A1 JP 2012082784 W JP2012082784 W JP 2012082784W WO 2013099697 A1 WO2013099697 A1 WO 2013099697A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- transparent conductive
- insulating layer
- active matrix
- inorganic insulating
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 122
- 239000011159 matrix material Substances 0.000 title claims abstract description 91
- 239000004065 semiconductor Substances 0.000 claims abstract description 35
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 34
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical group N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 34
- 239000003990 capacitor Substances 0.000 claims description 20
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical group O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 17
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 17
- 239000010409 thin film Substances 0.000 claims description 10
- 239000010410 layer Substances 0.000 description 356
- 239000010408 film Substances 0.000 description 42
- 239000011229 interlayer Substances 0.000 description 27
- 229910052751 metal Inorganic materials 0.000 description 19
- 239000002184 metal Substances 0.000 description 19
- 239000004973 liquid crystal related substance Substances 0.000 description 18
- 238000004519 manufacturing process Methods 0.000 description 8
- 239000011347 resin Substances 0.000 description 8
- 229920005989 resin Polymers 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 238000000059 patterning Methods 0.000 description 6
- 239000011701 zinc Substances 0.000 description 6
- 229910052774 Proactinium Inorganic materials 0.000 description 5
- 230000000052 comparative effect Effects 0.000 description 4
- 239000000203 mixture Substances 0.000 description 4
- 229910007541 Zn O Inorganic materials 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 239000012528 membrane Substances 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 238000006722 reduction reaction Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 229910052725 zinc Inorganic materials 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 229910052809 inorganic oxide Inorganic materials 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/0217—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/02274—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/13439—Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/5329—Insulating materials
- H01L23/53295—Stacked insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Definitions
- the present invention relates to an active matrix substrate, and more particularly to an active matrix substrate suitably used for a liquid crystal display device.
- An active matrix liquid crystal display device generally includes an active matrix substrate (sometimes referred to as a “TFT substrate”) in which a thin film transistor (TFT) is formed as a switching element for each pixel, and a counter substrate on which a color filter or the like is formed. (Sometimes referred to as a “color filter substrate”) and a liquid crystal layer provided between the active matrix substrate and the counter substrate.
- TFT substrate active matrix substrate
- color filter substrate a liquid crystal layer provided between the active matrix substrate and the counter substrate.
- the active matrix type liquid crystal display device various display modes are proposed and adopted depending on the application.
- the display mode include a TN (Twisted Nematic) mode, a VA (Vertical Alignment) mode, an IPS (In-Plane-Switching) mode, and an FFS (Fringe Field Switching) mode.
- TN Transmission Nematic
- VA Very Alignment
- IPS In-Plane-Switching
- FFS Frringe Field Switching
- an active matrix substrate has two transparent conductive layers formed with an inorganic insulating layer interposed therebetween.
- the structure of an electrode formed by two transparent conductive layers sandwiching an inorganic insulating layer is referred to as a “two-layer electrode structure”.
- a lower transparent conductive layer is provided as a common electrode, and an upper transparent conductive layer is provided as a pixel electrode in which a plurality of slits are formed.
- an upper transparent conductive layer is provided as a pixel electrode in which a plurality of slits are formed.
- Patent Document 2 in the FFS mode, a configuration in which a pixel electrode is provided as a lower layer electrode and a common electrode in which a plurality of slits are formed is provided as an upper layer electrode is also known.
- the applicant is researching and developing a liquid crystal display device having an auxiliary capacity using a two-layer electrode structure. Specifically, a configuration in which the lower transparent conductive layer is an auxiliary capacitor counter electrode (a common voltage or an auxiliary capacitor counter voltage is supplied) and the upper transparent conductive layer is a pixel electrode is being studied.
- This liquid crystal display device is, for example, the VA mode, but can be applied to other display modes.
- the present invention has been found that the active matrix substrate having the above two-layer electrode structure has the following problems, although details will be described later with reference to a comparative example.
- a transparent conductive layer (generally formed from a transparent inorganic oxide represented by ITO (indium tin oxide) or IZO (indium zinc oxide))
- ITO indium tin oxide
- IZO indium zinc oxide
- An object of the present invention is to provide an active matrix substrate that solves at least a part of the above problems.
- An active matrix substrate includes a substrate, a thin film transistor supported by the substrate and having a semiconductor layer, a gate electrode, a source electrode, and a drain electrode, at least one of which is electrically connected to the drain electrode of the thin film transistor
- the body includes a first inorganic insulating layer having a tensile stress, and second and third inorganic insulating layers having a compressive stress formed so as to sandwich the first inorganic insulating layer, and the stacked body includes As a whole, it has tensile stress.
- the first inorganic insulating layer having a tensile stress does not directly contact any of the first transparent conductive layer and the second transparent conductive layer.
- the first inorganic insulating layer is a silicon nitride layer having a refractive index of 1.804 or less.
- the second inorganic insulating layer and the third inorganic insulating layer are silicon nitride layers having a refractive index of 1.805 or more.
- the first transparent conductive layer is formed closer to the substrate than the second transparent conductive layer
- the second inorganic insulating layer is closer to the substrate than the third inorganic insulating layer.
- the laminated body further includes a fourth inorganic insulating layer between the first transparent conductive layer and the second inorganic insulating layer.
- the fourth inorganic insulating layer is a silicon oxide layer having a refractive index of 1.4 to 1.6.
- the laminate further includes a fifth inorganic insulating layer between the second transparent conductive layer and the third inorganic insulating layer.
- the fifth inorganic insulating layer is a silicon oxide layer having a refractive index of 1.4 to 1.6.
- the first transparent conductive layer and the second transparent conductive layer are ITO layers or IZO layers.
- the semiconductor layer is an oxide semiconductor layer.
- the oxide semiconductor layer includes, for example, an In—Ga—Zn—O-based semiconductor (IGZO-based semiconductor).
- the first transparent conductive layer is in an electrically floating state
- the second transparent conductive layer is a pixel electrode
- the first transparent conductive layer is a storage capacitor counter electrode
- the second transparent conductive layer is a pixel electrode.
- the active matrix substrate of this embodiment is used in, for example, a vertical alignment (VA) mode liquid crystal display device.
- VA vertical alignment
- the first transparent conductive layer is a common electrode
- the second transparent conductive layer is a pixel electrode having a plurality of slits.
- the active matrix substrate of this embodiment is used for an FFS mode liquid crystal display device, for example.
- the active matrix substrate further includes an organic insulating layer covering the thin film transistor, and a part of the organic insulating layer is in direct contact with a part of the stacked body.
- peeling is suppressed by the laminate of inorganic insulating layers formed between two transparent conductive layers having tensile stress.
- the first inorganic insulating layer having a tensile stress contained in the laminate does not directly contact either the first transparent conductive layer or the second transparent conductive layer. Even if the first inorganic insulating layer is formed of a silicon nitride layer, the transparent oxide (ITO, IZO) constituting the first transparent conductive layer and the second transparent conductive layer is not reduced, and light is transmitted. The rate will not drop.
- FIG. 3 is a schematic plan view of an active matrix substrate 100A according to an embodiment of the present invention.
- 2A and 2B are schematic cross-sectional views of an active matrix substrate 100A, in which FIG. 1A shows a cross section along the line AA ′ in FIG. 1, and FIG. 2B shows a cross section along the line BB ′ in FIG. A cross section is shown.
- substrates 100B by embodiment of this invention, (a) and (b) has shown the cross section corresponding to Fig.2 (a) and (b), respectively.
- (A)-(d) is typical sectional drawing for demonstrating the manufacturing method of the active matrix substrate 100B.
- FIG. 1A shows a cross section along the line AA ′ in FIG. 1
- FIG. 2B shows a cross section along the line BB ′ in FIG.
- a cross section is shown.
- FIG. 10 is a schematic plan view of still another active matrix substrate 100C according to an embodiment of the present invention.
- 6A and 6B are schematic cross-sectional views of an active matrix substrate 100C, in which FIG. 5A shows a cross section along the line AA ′ in FIG. 5, and FIG. A cross section is shown.
- (A)-(d) is typical sectional drawing for demonstrating the manufacturing method of 100 C of active matrix substrates. It is a typical sectional view of active matrix substrate 200A of a comparative example.
- (A) And (b) is a schematic diagram for demonstrating the evaluation method of the internal stress of a film
- an active matrix substrate used for a VA mode liquid crystal display device having a two-layer electrode structure will be exemplified.
- the embodiment of the present invention is not limited to this, and can be applied to other display devices besides the active matrix substrate used in the above-described FFS mode liquid crystal display device.
- FIG. 1 is a schematic plan view of an active matrix substrate 100A according to an embodiment of the present invention.
- 2 is a schematic cross-sectional view of the active matrix substrate 100A.
- FIG. 2 (a) shows a cross-section along the line AA ′ in FIG. 1
- FIG. 2 (b) shows the cross-section in FIG. A cross section along the line BB ′ is shown.
- the active matrix substrate 100A includes a substrate (for example, a glass substrate) 11, a thin film transistor (hereinafter referred to as TFT) 10A supported by the substrate 11, and having a semiconductor layer 14, a gate electrode 12g, a source electrode 16S, and a drain electrode 16D, and at least.
- TFT thin film transistor
- the laminated body 23S1 of the inorganic insulating layer is formed.
- the first transparent conductive layer 22 is formed closer to the substrate 11 than the second transparent conductive layer 24, and the second transparent conductive layer 24 is electrically connected to the drain electrode 16D of the TFT 10A. Yes.
- the first transparent conductive layer 22 and the second transparent conductive layer 24 are an ITO layer or an IZO layer.
- Both the ITO layer and the IZO layer are known to have tensile stress.
- the ITO layer has a larger tensile stress than the IZO layer and is easily peeled off.
- the reason why the ITO layer and the IZO layer have a tensile stress is not necessarily clear, but generally has a tensile stress regardless of the film formation temperature and conditions.
- the internal stress (tensile stress or compressive stress) of each layer will be described later with reference to FIG.
- the laminated body 23S1 includes a first inorganic insulating layer 23a1 having tensile stress, and a second inorganic insulating layer 23b1 and a third inorganic insulating layer 23c1 which are formed so as to sandwich the first inorganic insulating layer 23a1 and have compressive stress. is doing.
- the second inorganic insulating layer 23b1 is formed on the substrate 11 side of the first inorganic insulating layer 23a1
- the third inorganic insulating layer 23c1 is formed on the side opposite to the substrate 11 of the first inorganic insulating layer 23a1.
- the laminated body 23S1 has a tensile stress as a whole. Further, in the active matrix substrate 100A, the first inorganic insulating layer 23a1 having a tensile stress is not in direct contact with either the first transparent conductive layer 22 or the second transparent conductive layer 24.
- the first inorganic insulating layer 23a1 is, for example, a silicon nitride layer having a refractive index of 1.804 or less.
- the second inorganic insulating layer 23b1 and the third inorganic insulating layer 23c1 are, for example, silicon nitride layers having a refractive index of 1.805 or more.
- a silicon nitride layer or a silicon oxide layer has a compressive stress.
- a silicon nitride layer having a refractive index of 1.804 or less exceptionally has a tensile stress. Accordingly, when a silicon nitride layer having a refractive index of 1.804 or less is used as the third interlayer insulating layer 23P as in the active matrix substrate 200A of the comparative example shown in FIG. 8, peeling of the third interlayer insulating layer 23P is suppressed. Can do.
- a silicon nitride layer having a refractive index of 1.804 or less has a strong reducing power.
- the vicinity of the interface between the silicon nitride layer and the ITO layers 22 and 24 is obtained.
- the ITO is reduced and metallized. If it does so, the light transmittance of ITO layers 22 and 24 will fall.
- IZO layers are used as the first transparent conductive layer 22 and the second transparent conductive layer 24.
- the silicon nitride layer 23a1 (having a tensile stress) having a refractive index of 1.804 or less
- the silicon nitride layer 23b1 and the silicon nitride layer 23c1 (having a compressive stress) having a refractive index of 1.805 or more.
- the stacked body 23S1 having a structure sandwiched between the first transparent conductive layer (ITO layer or IZO layer) 22 and the first transparent conductive layer (ITO layer or IZO layer) 22 having a refractive index of 1.804 or less having tensile stress.
- the direct contact with any of the two transparent conductive layers (ITO layer or IZO layer) 24 is prevented.
- the laminated body 23S1 is configured to have a tensile stress as a whole.
- the thicknesses of the silicon nitride layers 23b1 and 23c1 having a refractive index of 1.805 or more are thb1 and thc1, respectively, and the thickness of the silicon nitride layer 23a1 having a refractive index of 1.804 or less is tha1, tha1 ⁇ thb1 + thc1. It is preferable to satisfy the relationship. At this time, it is preferable that thb1 and thc1 are independently 100 nm or less.
- the magnitude of the stress of each layer is affected not only by the thickness of each layer but also by the structure (composition, etc.) of each film. May have tensile stress.
- the laminated body 23S1 as a whole has a tensile stress if the above relationship is satisfied. Note that if thb1 and thc1 exceed 100 nm, there is a problem that the production efficiency is lowered. Therefore, it is preferable that thb1 and thc1 are independently 100 nm or less.
- the active matrix substrate 100A further includes an organic insulating layer 19 that covers the TFT 10A, and a part of the organic insulating layer 19 is in direct contact with a part of the stacked body 23S1.
- the organic insulating layer 19 is made of, for example, a transparent positive photosensitive resin.
- the organic insulating layer 19 formed on a substrate formed of an inorganic material such as a glass substrate generally has a tensile stress. Therefore, the inorganic insulating layer having compressive stress has low adhesion to the organic insulating layer 19.
- the adhesiveness is excellent. Therefore, since the laminate 23S1 is excellent in adhesiveness with the first transparent conductive layer 22 and the organic insulating layer 19 with which the lower surface is in contact, peeling is suppressed.
- a part 22a of the first transparent conductive layer 22 is not connected anywhere, is in an electrically floating state, functions as a shield electrode 22a, and is a second transparent conductive layer.
- a part 24p of the layer 24 functions as a pixel electrode. That is, the first transparent conductive layer 22 protects the potential of the pixel electrode 24p from being affected by an electric field generated by various electrodes and wirings formed on the substrate 11.
- a part 22a of the first transparent conductive layer 22 may be used as the auxiliary capacitance counter electrode 22a.
- the auxiliary capacitor counter electrode 22a, the pixel electrode 24p, and the stacked body 23S1 therebetween function as an auxiliary capacitor. Since the auxiliary capacitance is formed of the first transparent conductive layer 22 and the second transparent conductive layer 24, it can have a large capacitance value without reducing the pixel aperture ratio. Accordingly, it is possible to suppress an increase in feedthrough voltage due to an increase in parasitic capacitance by adopting a configuration having the source contact hole 15a and the drain contact hole 15b on the gate bus line 12 as in the TFT 10A. .
- the semiconductor layer 14 is, for example, an oxide semiconductor layer. Since an oxide semiconductor has high mobility, an auxiliary capacitor having a relatively large capacitance value formed using a two-layer electrode structure can be charged sufficiently quickly.
- the oxide semiconductor layer includes, for example, an In—Ga—Zn—O-based semiconductor (hereinafter abbreviated as “IGZO-based semiconductor”).
- IGZO-based semiconductor is a ternary oxide of In (indium), Ga (gallium), and Zn (zinc), and the ratio (composition ratio) of In, Ga, and Zn is not particularly limited.
- In: Ga: Zn 2: 2: 1
- the IGZO semiconductor may be amorphous or crystalline.
- a crystalline IGZO-based semiconductor having a c-axis oriented substantially perpendicular to the layer surface is preferable.
- Such a crystal structure of an IGZO-based semiconductor is disclosed in, for example, Japanese Patent Application Laid-Open No. 2012-134475.
- the entire disclosure of Japanese Patent Application Laid-Open No. 2012-134475 is incorporated herein by reference.
- FIG. 9A A film to be evaluated is deposited on the silicon wafer 1.
- FIG. 9A when the silicon wafer 1 is warped upward, a compressive stress ac is generated in the film 2a. At this time, tensile stress is generated in the silicon wafer 1.
- FIG. 9 (b) the silicon wafer 1 is warped in a convex down, the film 2b, the tensile stress a t occurs. At this time, compressive stress is generated in the silicon wafer 1.
- the internal stress is determined from the elastic modulus and dimensions (thickness and size) of the silicon wafer 1 and the elastic modulus and dimensions (thickness and size) of the films 2a and 2b. This can be quantitatively determined.
- a film stress meter manufactured by Tencor was used to determine whether the internal stress of each layer was a tensile stress or a compressive stress.
- size of internal stress can be calculated
- FIG. 3 is a schematic cross-sectional view of another active matrix substrate 100B according to an embodiment of the present invention.
- FIGS. 3 (a) and 3 (b) show the active corresponding to FIGS. 2 (a) and 2 (b), respectively.
- the cross section of the matrix substrate 100B is shown.
- the planar structure of the active matrix substrate 100B is the same as that of the active matrix substrate 100A shown in FIG.
- the structure of the stacked body 23S2 included in the active matrix substrate 100B is different from the structure of the stacked body 23S1 of the active matrix substrate 100A.
- the laminate 23S2 includes a first inorganic insulating layer 23a2 having tensile stress, and a second inorganic insulating layer 23b2 and a third inorganic insulating layer 23c2 that are formed so as to sandwich the first inorganic insulating layer 23a2 and have compressive stress. is doing.
- the laminated structure of this portion is the same as that of the laminated body 23S1.
- the stacked body 23S2 further includes a fourth inorganic insulating layer 23d2 between the first transparent conductive layer 22 and the second inorganic insulating layer 23b2, that is, on the substrate 11 side of the second inorganic insulating layer 23b2, and A fifth inorganic insulating layer 23e2 is further provided between the second transparent conductive layer 24 and the third inorganic insulating layer 23c2, that is, on the side opposite to the substrate 11 of the third inorganic insulating layer 23c2.
- the laminated body 23S2 also has a tensile stress as a whole, like the laminated body 23S1.
- the first inorganic insulating layer 23a2 is, for example, a silicon nitride layer having a refractive index of 1.804 or less, and the second inorganic insulating layer 23b2 and the third inorganic insulating layer 23c2 have, for example, a refractive index of 1.805.
- the fourth inorganic insulating layer 23d2 and the fifth inorganic insulating layer 23e2 are silicon oxide layers having a refractive index of 1.4 to 1.6.
- a silicon oxide layer having a refractive index of 1.4 to 1.6 also has a compressive stress.
- the thicknesses of the silicon nitride layers 23b2 and 23c2 having a refractive index of 1.805 or more are set to thb2 and thc2, respectively, and the thicknesses of the silicon oxide layers 23d2 and 23e2 having a refractive index of 1.4 to 1.6 are set to thd2.
- the thickness of the silicon nitride layer 23a2 having a refractive index of 1.804 or less is tha2
- it is preferable that the relationship of tha2 ⁇ thb2 + thc2 + thd2 + the2 is satisfied.
- thb2, thc2, thd2, and the2 are independently 100 nm or less for the same reason as described above.
- the magnitude of the stress of each layer is affected not only by the thickness of each layer but also by the structure (composition, etc.) of each film. May have tensile stress. According to the inventor's study, if the above relationship is satisfied, the laminate 23S2 has a tensile stress as a whole.
- the active matrix substrate 100B further includes an organic insulating layer 19 that covers the TFT 10A, and a part of the organic insulating layer 19 is in direct contact with a part of the stacked body 23S2. Accordingly, the laminate 23S2 is excellent in adhesion to the first transparent conductive layer 22 and the organic insulating layer 19 with which the lower surface is in contact, similarly to the laminate 23S1 of the active matrix substrate 100A, and therefore, peeling is suppressed.
- the active matrix substrate 100B having the multilayer body 23S2 has an advantage that the reduction reaction of the transparent conductive layer can be more effectively suppressed than the active matrix substrate 100A having the multilayer body 23S1.
- 4A to 4D are schematic cross-sectional views for explaining a method of manufacturing the active matrix substrate 100B, in the vicinity of the TFT 10A in FIG. 3A and the gate terminal portion in FIG. The cross-sectional structure near 12t is also shown.
- a substrate for example, a glass substrate
- a gate metal film is formed on the substrate 11
- a gate metal layer 12 is formed by patterning the gate metal film.
- the gate metal layer 12 includes a gate electrode 12g, a gate wiring, an auxiliary capacitance bus line (CS bus line), and a gate terminal portion 12t.
- a storage capacitor bus line (not shown) is connected to the storage capacitor counter electrode 22a and supplies a storage capacitor counter voltage.
- the gate metal layer 12 can be formed by a known method using various known conductive films.
- the gate metal layer 12 is formed of, for example, a MoNb film / Al film laminated film (Al film is a lower layer).
- the thickness of the MoNb film / Al film is, for example, about 20 nm / about 50 nm to about 200 nm / about 300 nm.
- the gate metal layer 12 may be formed of, for example, an Al film, a Cu film, a Ta film, or a TaN film.
- a gate insulating layer 13 is formed so as to cover the gate metal layer 12.
- the gate insulating layer 13 is formed from, for example, silicon nitride (SiN x ), silicon oxide (SiO 2 ), or a stacked film thereof having a thickness of about 100 nm to about 600 nm.
- a semiconductor layer 14 is formed on the gate insulating layer 13.
- the semiconductor layer 14 is, for example, an In—Ga—Zn—O based semiconductor (IGZO based semiconductor) layer having a thickness of about 20 nm to about 200 nm.
- the semiconductor layer 14 may be an oxide semiconductor layer other than the IGZO-based semiconductor layer, or may be another known semiconductor layer such as a polycrystalline silicon layer.
- an etch stop layer 15 is formed so as to cover the semiconductor layer 14.
- the etch stop layer 15 has a source contact hole 15a and a drain contact hole 15b (see FIG. 1).
- a through hole is formed in the gate insulating layer 13 by etching so that the gate terminal portion 12t is exposed.
- the etch stop layer 15 protects the semiconductor layer 14 in an etching process for forming the source electrode 16S and the drain electrode 16D later.
- the source metal layer 16 includes a source electrode 16S, a drain electrode 16D, a source bus line, and a source terminal portion 16t (see FIG. 1).
- the source electrode 16S and the drain electrode 16D are each formed, for example, from a laminate of a MoN layer 16Sa / Al layer 16Sb / MoN layer 16Sc and a MoN layer 16Da / Al layer 16Db / MoN layer 16Dc.
- the source metal layer 16 can be formed using another known conductive film. In this way, the TFT 10A having the etch stop layer 15 on the semiconductor layer 14 is obtained.
- the first interlayer insulating layer 17 is typically an inorganic insulating layer, for example, silicon nitride (SiN x ) having a thickness of about 50 nm to about 500 nm, silicon oxide (SiO 2 ), or a laminate thereof. Formed from a film.
- SiN x silicon nitride
- SiO 2 silicon oxide
- a second interlayer insulating layer 19 is formed on the first interlayer insulating layer 17.
- the second interlayer insulating layer 19 is, for example, a transparent resin layer having a thickness of about 1000 nm to about 5000 nm.
- the transparent resin layer 19 forms a flat surface on the substrate 11. Further, since the transparent resin layer 19 can easily form a thick film and has a low dielectric constant as compared with a general inorganic insulating layer, an electrode (for example, a pixel electrode) formed on the transparent resin layer 19. And the parasitic capacitance between the electrode and the wiring (for example, the gate bus line 12 and the source bus line 16) formed under the transparent resin layer 19 can be reduced.
- a hole (for source) 17c is formed.
- a contact hole for connecting the auxiliary capacitor counter electrode 22a to the auxiliary capacitor wiring is provided in the first interlayer insulating layer. 17, formed on the etch stop layer 15 and the gate insulating layer 13. In the step shown in FIG.
- a through hole (a hole exposing the lower layer) is formed in the second interlayer insulating layer 19 at a position corresponding to the contact hole.
- the second interlayer insulating layer 19 is formed of, for example, a positive photosensitive resin, and the through hole is formed by a photolithography process.
- a contact hole for connecting the storage capacitor counter electrode 22a to the storage capacitor wiring is also formed as necessary.
- the first transparent conductive layer 22 is formed on the second interlayer insulating layer 19.
- an ITO film having a thickness of about 40 nm to about 150 nm is formed by a sputtering method (conditions: for example, Ar / O 2 : 300 sccm / 1 sccm, pressure: 0.6 Pa, DC power: 2.5 kW).
- the first transparent conductive layer 22 including the shield electrode or auxiliary capacitance counter electrode 22a, the first contact electrode 22c, and the first transparent terminal electrode 22t is obtained.
- a stacked body 23 ⁇ / b> S ⁇ b> 2 is formed on the first transparent conductive layer 22.
- a silicon oxide layer 23d2 (conditions: for example, SiH 4 / N 2 O: 50 to 300/1000 to 7000 sccm, pressure: 100 to 300 Pa, RF power: 400 to 3000 W), Silicon nitride layer 23b2 (conditions: for example, SiH 4 / NH 3 / N 2 : 100 to 500/100 to 1000/1000 to 6000 sccm, pressure: 100 to 300 Pa, RF power: 400 to 4000 W), silicon nitride layer 23a2 (conditions : For example, SiH 4 / NH 3 / N 2 : 100 to 500/100 to 1000/1000 to 6000 sccm, pressure: 100 to 300 Pa, RF power: 400 to 4000 W, silicon nitride layer 23c2 (condition: SiH 4 / NH 3 / N 2: 100 ⁇ 500/ 100 ⁇ 1000/1000 ⁇ 6000sc m, the pressure: 100 ⁇ 300 Pa,
- each film is formed on the silicon wafer 1 alone, and the result of internal stress measured using a film stress meter is also shown. Note that the magnitude of the internal stress of each layer does not depend on the film thickness.
- the silicon oxide layers 23d2 and 23e2 have a refractive index of 1.46, a thickness of 20 nm, and a compressive stress of about 50 MPa.
- the silicon nitride layers 23b2 and 23c2 have, for example, a refractive index of 1.85, a thickness of 20 nm, and a compressive stress of 150 MPa.
- the silicon nitride layer 23a2 has a refractive index of 1.75, a thickness of 200 nm, and a tensile stress of 200 MPa.
- the second transparent conductive layer 24 is formed. Similar to the first transparent conductive layer 22, for example, an ITO film having a thickness of about 40 nm to about 150 nm is formed by a sputtering method. By patterning the obtained ITO film, the second transparent conductive layer 24 including the pixel electrode 24p, the second contact electrode 24c, and the second transparent terminal electrode 24t is obtained.
- the active matrix substrate 100B shown in FIG. 3 is obtained.
- the active matrix substrate 100A can also be manufactured by the same method by omitting the silicon oxide layers 23d2 and 23e2.
- FIG. 5 is a schematic plan view of still another active matrix substrate 100C according to the embodiment of the present invention.
- 6 is a schematic cross-sectional view of the active matrix substrate 100C.
- FIG. 6A shows a cross-section along the line AA ′ in FIG. 5
- FIG. 6B shows the cross-section in FIG. A cross section along the line BB ′ is shown.
- the above-described stacked body 23S2 of the active matrix substrate 100B has five inorganic insulating layers, but one of the fourth inorganic insulating layer 23d2 and the fifth inorganic insulating layer 23e2 can be omitted.
- the stacked body 23S3 included in the active matrix substrate 100C does not include the fifth inorganic insulating layer 23e2 of the stacked body 23S2 included in the active matrix substrate 100B.
- the laminated body 23S3 is formed so as to sandwich the first inorganic insulating layer 23a3 having tensile stress, the second inorganic insulating layer 23b3 and the third inorganic insulating layer 23c3 having compressive stress. have.
- the laminated structure of this portion is the same as that of the laminated body 23S1.
- the stacked body 23S3 further includes a fourth inorganic insulating layer 23d3 between the first transparent conductive layer 22 and the second inorganic insulating layer 23b3, that is, on the substrate 11 side of the second inorganic insulating layer 23b3.
- the laminated body 23S3 also has a tensile stress as a whole, like the laminated bodies 23S1 and 23S2.
- the first inorganic insulating layer 23a3 is, for example, a silicon nitride layer having a refractive index of 1.804 or less, and the second inorganic insulating layer 23b3 and the third inorganic insulating layer 23c3 have, for example, a refractive index of 1.805.
- the fourth inorganic insulating layer 23d3 is a silicon oxide layer having a refractive index of 1.4 or more and 1.6 or less.
- the thicknesses of the silicon nitride layers 23b3 and 23c3 having a refractive index of 1.805 or more are set to thb3 and thc3, respectively, and the thicknesses of the silicon oxide layers 23d3 having a refractive index of 1.4 to 1.6 are set to thd3, respectively.
- the thickness of the silicon nitride layer 23a3 having a refractive index of 1.804 or less is tha3, it is preferable to satisfy the relationship tha3 ⁇ thb3 + thc3 + thd3.
- thb3, thc3, and thd3 are independently 100 nm or less for the same reason as described above.
- the magnitude of the stress of each layer is affected not only by the thickness of each layer but also by the structure (composition, etc.) of each film. May have tensile stress. According to the inventor's study, if the above relationship is satisfied, the laminate 23S3 has a tensile stress as a whole.
- the active matrix substrate 100C also has an organic insulating layer 19 that covers the TFT 10C, and a part of the organic insulating layer 19 is in direct contact with a part of the stacked body 23S3. Accordingly, the laminated body 23S3 is excellent in adhesion to the first transparent conductive layer 22 and the organic insulating layer 19 that are in contact with the lower surface, like the laminated body 23S1 of the active matrix substrate 100A and the laminated body 23S2 of the active matrix substrate 100B. , Peeling is suppressed.
- the active matrix substrate 100C having the stacked body 23S3 has an advantage that the reduction reaction of the transparent conductive layer can be more effectively suppressed than the active matrix substrate 100A having the stacked body 23S1.
- the TFT 10A included in the active matrix substrates 100A and 100B is an etch stop type TFT, whereas the TFT 10C included in the active matrix substrate 100C is a channel etch type TFT.
- FIGS. 7A to 7D are schematic cross-sectional views for explaining a method of manufacturing the active matrix substrate 100C, in the vicinity of the TFT 10C of FIG. 6A and the gate terminal portion of FIG. 6B.
- the cross-sectional structure near 12t is also shown.
- the material, thickness, and the like forming each component may be the same as described above with reference to FIGS.
- a substrate 11 is prepared, a gate metal film is formed on the substrate 11, and a gate metal layer 12 is formed by patterning the gate metal film.
- the gate metal layer 12 includes a gate electrode 12g, a gate wiring, an auxiliary capacitance bus line (CS bus line), and a gate terminal portion 12t.
- a gate insulating layer 13 is formed so as to cover the gate metal layer 12, and a semiconductor layer 14 is formed on the gate insulating layer 13.
- the source metal layer 16 including the source electrode 16S and the drain electrode 16D is formed.
- the first interlayer insulating layer 17 (and the gate insulating layer 13) includes a first contact hole (for pixel electrode) 17a, a second contact hole (for gate) 17b, and a third contact hole (for source) shown in FIG. 17c is formed.
- a contact hole for connecting the auxiliary capacitor counter electrode 22a to the auxiliary capacitor wiring (not shown) is provided in the first interlayer insulating layer. 17 and the gate insulating layer 13.
- a through hole (a hole exposing the lower layer) is formed at a location corresponding to the contact hole in the second interlayer insulating layer 19.
- a contact hole 17a penetrating the first interlayer insulating layer 17 and a contact hole 17b penetrating the first interlayer insulating layer 17 and the gate insulating layer 13 are formed.
- a contact hole for connecting the storage capacitor counter electrode 22a to the storage capacitor wiring (not shown) is also formed as necessary.
- the first transparent conductive layer 22 is formed on the second interlayer insulating layer 19.
- the first transparent conductive layer 22 including the shield electrode or auxiliary capacitance counter electrode 22a, the first contact electrode 22c, and the first transparent terminal electrode 22t is obtained.
- a stacked body 23 ⁇ / b> S ⁇ b> 3 is formed on the first transparent conductive layer 22.
- the stacked body 23S3 can be formed by a similar method by omitting the silicon oxide layer 23e2 in FIG.
- the second transparent conductive layer 24 is formed.
- the second transparent conductive layer 24 including the pixel electrode 24p, the second contact electrode 24c, and the second transparent terminal electrode 24t is obtained. In this way, the active matrix substrate 100C shown in FIGS. 5 and 6 is obtained.
- the active matrix substrate 100C including the channel etch type TFT is exemplified, but the active matrix substrate 100C including the channel etch type TFT can be applied to the above-described etch stop type active matrix substrate.
- the bodies 23S1 and 23S2 can also be applied.
- the active matrix substrate used in the VA mode liquid crystal display device having the two-layer electrode structure is exemplified.
- the present invention is not limited to this, and the embodiment of the present invention is not limited to the liquid crystal display device in various modes. It is applied to an active matrix substrate used in the above.
- the first transparent conductive layer 22 is a common electrode
- the second transparent conductive layer 24 is a pixel electrode having a plurality of slits. .
- the embodiment of the present invention is applied to an active matrix substrate, particularly an active matrix substrate suitably used for a liquid crystal display device.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Plasma & Fusion (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
アクティブマトリクス基板(100A)は、基板(11)と、基板に支持された、半導体層(14)、ゲート電極(12g)、ソース電極(16S)およびドレイン電極(16D)を有するTFT(10A)と、少なくとも一方がTFTのドレイン電極と電気的に接続された、引張応力を有する第1透明導電層(22)および第2透明導電層(24)と、第1透明導電層と第2透明導電層との間に形成された、無機絶縁層の積層体(23S1)とを有し、積層体は、引張応力を有する第1無機絶縁層(23a1)と、第1無機絶縁層を挟むように形成され、圧縮応力を有する第2および第3無機絶縁層(23b1、23c1)とを有し、且つ、積層体は全体として引張応力を有する。
Description
本発明は、アクティブマトリクス基板に関し、特に、液晶表示装置に好適に用いられるアクティブマトリクス基板に関する。
アクティブマトリクス型の液晶表示装置は、一般に、画素ごとにスイッチング素子として薄膜トランジスタ(TFT)が形成されたアクティブマトリクス基板(「TFT基板」と呼ばれることもある)と、カラーフィルタなどが形成された対向基板(「カラーフィルタ基板」と呼ばれることもある)と、アクティブマトリクス基板および対向基板の間に設けられた液晶層とを備えている。薄膜トランジスタに電気的に接続された画素電極と、共通電極との電位差に応じた電界が液晶層に印加され、この電界によって液晶層中の液晶分子の配向状態が変化することにより、各画素の光透過率を制御して表示を行うことができる。
アクティブマトリクス型の液晶表示装置には、その用途に応じて様々な表示モードが提案され、採用されている。表示モードとしては、TN(Twisted Nematic)モード、VA(Vertical Alignment)モード、IPS(In-Plane-Switching)モード、FFS(Fringe Field Switching)モードなどが挙げられる。
これらの液晶表示装置の中には、アクティブマトリクス基板が無機絶縁層を間に介して形成された2つの透明導電層を有するものがある。無機絶縁層を間に挟んだ2つの透明導電層で形成される電極の構造を、簡単のために、「2層電極構造」ということにする。
例えば、一般的なFFSモードでは、特許文献1に開示されているように、下層の透明導電層が共通電極として設けられ、上層の透明導電層が複数のスリットを形成された画素電極として設けられる。なお、特許文献2に開示されているように、FFSモードにおいて、画素電極が下層電極として設けられ、複数のスリットが形成された共通電極が上層電極として設けられる構成も知られている。
また、出願人は、後述するように、2層電極構造を利用した補助容量を有する液晶表示装置を研究開発している。具体的には、下層の透明導電層を補助容量対向電極(共通電圧または補助容量対向電圧が供給される)とし、上層の透明導電層を画素電極とした構成を検討している。この液晶表示装置は、例えばVAモードであるが、他の表示モードにも適用できる。
本発明は、上記の2層電極構造を有するアクティブマトリクス基板に、詳細は比較例を参照して後述するが、以下の課題があることを見出した。
まず、2層電極構造において、2つの透明導電層の間に形成された層間絶縁膜(図8に示す比較例のアクティブマトリクス基板200Aの第3層間絶縁層23P)と透明導電層との密着性が低く、剥がれやすいという問題がある。
さらに、2層電極構造において、透明導電層と層間絶縁膜との密着性を改善するために、種々の無機絶縁層を検討したところ、密着性を向上させることができる無機絶縁層(例えば、引張応力を有する窒化シリコン(SiNx)層)を用いると、透明導電層(一般に、ITO(インジウム錫酸化物)またはIZO(インジウム亜鉛酸化物)などで代表される透明無機酸化物から形成される)が窒化シリコン層によって、界面近傍の酸化物が還元され金属化される結果、透明導電層の光の透過率が低下するという問題がある。
本発明は、上記の問題の少なくとも一部を解決したアクティブマトリクス基板を提供することを目的とする。
本発明の実施形態によるアクティブマトリクス基板は、基板と、前記基板に支持され、半導体層、ゲート電極、ソース電極およびドレイン電極を有する薄膜トランジスタと、少なくとも一方が前記薄膜トランジスタの前記ドレイン電極と電気的に接続された、第1透明導電層および第2透明導電層と、前記第1透明導電層と前記第2透明導電層との間に形成された、無機絶縁層の積層体とを有し、前記積層体は、引張応力を有する第1無機絶縁層と、前記第1無機絶縁層を挟むように形成され、圧縮応力を有する第2および第3無機絶縁層とを有し、且つ、前記積層体は全体として引張応力を有する。本発明の実施形態によるアクティブマトリクス基板においては、引張応力を有する前記第1無機絶縁層が、前記第1透明導電層および前記第2透明導電層のいずれにも直接接触することがない。
ある実施形態において、前記第1無機絶縁層は、屈折率が1.804以下の窒化シリコン層である。
ある実施形態において、前記第2無機絶縁層および前記第3無機絶縁層は、屈折率が1.805以上の窒化シリコン層である。
ある実施形態において、前記第1透明導電層は前記第2透明導電層よりも前記基板の近くに形成されており、前記第2無機絶縁層は前記第3無機絶縁層よりも前記基板の近くに形成されており、前記積層体は、前記第1透明導電層と前記第2無機絶縁層との間に第4無機絶縁層をさらに有する。
ある実施形態において、前記第4無機絶縁層は、屈折率が1.4以上1.6以下の酸化シリコン層である。
ある実施形態において、前記積層体は、前記第2透明導電層と前記第3無機絶縁層との間に第5無機絶縁層をさらに有する。
ある実施形態において、前記第5無機絶縁層は、屈折率が1.4以上1.6以下の酸化シリコン層である。
ある実施形態において、前記第1透明導電層および前記第2透明導電層は、ITO層またはIZO層である。
ある実施形態において、前記半導体層は、酸化物半導体層である。前記酸化物半導体層は、例えば、In-Ga-Zn-O系の半導体(IGZO系半導体)を含む。
ある実施形態において、前記第1透明導電層は、電気的にフローティング状態にあり、前記第2透明導電層は、画素電極である。
ある実施形態において、前記第1透明導電層は、補助容量対向電極であり、前記第2透明導電層は、画素電極である。この実施形態のアクティブマトリクス基板は、例えば、垂直配向(VA)モードの液晶表示装置に用いられる。
ある実施形態において、前記第1透明導電層は、共通電極であり、前記第2透明導電層は、複数のスリットを有する画素電極である。この実施形態のアクティブマトリクス基板は、例えば、FFSモードの液晶表示装置に用いられる。
ある実施形態において、前記アクティブマトリクス基板は、前記薄膜トランジスタを覆う有機絶縁層をさらに有し、前記有機絶縁層の一部は、前記積層体の一部と直接接触している。
本発明の実施形態によると、引張応力を有する2つの透明導電層の間に形成された、無機絶縁層の積層体によって、剥離が抑制される。また、本発明の実施形態によると、積層体に含まれる引張応力を有する第1無機絶縁層が、第1透明導電層および第2透明導電層のいずれにも直接接触することがないので、例えば、第1無機絶縁層を窒化シリコン層で形成しても、第1透明導電層および第2透明導電層を構成している透明酸化物(ITO、IZO)を還元することがなく、光の透過率の低下を招かない。
以下、図面を参照して、本発明の実施形態によるアクティブマトリクス基板の構造と製造方法を説明する。以下では、2層電極構造を有するVAモードの液晶表示装置に用いられるアクティブマトリクス基板を例示する。しかし、本発明の実施形態はこれに限られず、上述のFFSモードの液晶表示装置に用いられるアクティブマトリクス基板の他、他の表示装置にも適用できる。
まず、図1および図2を参照して、本発明の実施形態によるアクティブマトリクス基板100Aの構造を説明する。図1は、本発明の実施形態によるアクティブマトリクス基板100Aの模式的な平面図である。図2は、アクティブマトリクス基板100Aの模式的な断面図であり、図2(a)は、図1中のA-A’線に沿った断面を示し、図2(b)は図1中のB-B’線に沿った断面を示している。
アクティブマトリクス基板100Aは、基板(例えばガラス基板)11と、基板11に支持され、半導体層14、ゲート電極12g、ソース電極16Sおよびドレイン電極16Dを有する薄膜トランジスタ(以下、TFTという。)10Aと、少なくとも一方がTFT10Aのドレイン電極16Dと電気的に接続された、引張応力を有する第1透明導電層22および第2透明導電層24と、第1透明導電層22と第2透明導電層24との間に形成された、無機絶縁層の積層体23S1とを有している。ここでは、第1透明導電層22は、第2透明導電層24よりも基板11に近い側に形成されており、第2透明導電層24が、TFT10Aのドレイン電極16Dと電気的に接続されている。
ここで、第1透明導電層22および第2透明導電層24は、ITO層またはIZO層である。ITO層およびIZO層は、いずれも引張応力を有することが知られている。特に、ITO層はIZO層に比べて、引張応力が大きく、剥がれやすい。ITO層やIZO層が引張応力を有する理由は必ずしも明らかではないが、成膜温度や条件等によらず、一般に引張応力を有する。各層の内部応力(引張応力または圧縮応力)については、図9を参照して後述する。
積層体23S1は、引張応力を有する第1無機絶縁層23a1と、第1無機絶縁層23a1を挟むように形成され、圧縮応力を有する第2無機絶縁層23b1および第3無機絶縁層23c1とを有している。第2無機絶縁層23b1は、第1無機絶縁層23a1の基板11側に形成されており、第3無機絶縁層23c1は、第1無機絶縁層23a1の基板11とは反対側に形成されている。積層体23S1は全体として引張応力を有する。また、アクティブマトリクス基板100Aにおいては、引張応力を有する第1無機絶縁層23a1が、第1透明導電層22および第2透明導電層24のいずれにも直接接触することがない。
ここで、第1無機絶縁層23a1は、例えば、屈折率が1.804以下の窒化シリコン層である。第2無機絶縁層23b1および第3無機絶縁層23c1は、例えば、屈折率が1.805以上の窒化シリコン層である。
一般に、窒化シリコン層や酸化シリコン層は、圧縮応力を有することが知られている。ただし、屈折率が1.804以下の窒化シリコン層は例外的に引張応力を有する。従って、図8に示す比較例のアクティブマトリクス基板200Aのように、第3層間絶縁層23Pとして、屈折率が1.804以下の窒化シリコン層を用いると、第3層間絶縁層23Pの剥離を抑制することはできる。しかしながら、屈折率が1.804以下の窒化シリコン層は、還元力が強く、例えばITO層22、24と接触した状態で、熱処理を行うと、窒化シリコン層とITO層22、24との界面近傍のITOを還元し、金属化する。そうすると、ITO層22、24の光透過率は低下する。第1透明導電層22および第2透明導電層24としてIZO層を用いる場合も同様である。
そこで、アクティブマトリクス基板100Aにおいては、屈折率が1.804以下の窒化シリコン層23a1(引張応力を有する)を、屈折率が1.805以上の窒化シリコン層23b1と窒化シリコン層23c1(圧縮応力を有する)とで挟んだ構造を有する積層体23S1を用いることによって、引張応力を有する屈折率が1.804以下の窒化シリコン層23a1が、第1透明導電層(ITO層またはIZO層)22および第2透明導電層(ITO層またはIZO層)24のいずれにも直接接触することを防止している。
積層体23S1は、全体として、引張応力を有するように構成されている。例えば、屈折率が1.805以上の窒化シリコン層23b1および23c1の厚さをそれぞれthb1およびthc1とし、屈折率が1.804以下の窒化シリコン層23a1の厚さをtha1とすると、tha1≧thb1+thc1の関係を満足することが好ましい。このとき、thb1およびthc1は、それぞれ独立に100nm以下であることが好ましい。もちろん、厳密には、各層の応力の大きさは、各層の厚さだけでなく、各膜の構造(組成など)の影響を受けるので、上記の関係を有しない場合でも、積層体23S1が全体として引張応力を有することがある。発明者の検討によると、上記の関係を満足すれば、積層体23S1は、全体として、引張応力を有する。なお、thb1およびthc1が100nmを超えると、生産効率の低下という問題が生じることがあるので、thb1およびthc1はそれぞれ独立に100nm以下であることが好ましい。
アクティブマトリクス基板100Aは、TFT10Aを覆う有機絶縁層19をさらに有しており、有機絶縁層19の一部は、積層体23S1の一部と直接接触している。有機絶縁層19は、例えば、透明のポジ型感光性樹脂で形成されている。ガラス基板などの無機材料で形成された基板上に形成された有機絶縁層19は、一般に、引張応力を有している。従って、圧縮応力を有する無機絶縁層は、有機絶縁層19に対する密着性が低い。これに対して、アクティブマトリクス基板100Aにおいては、引張応力を有する積層体23S1の一部が有機絶縁層19の一部と接触しているので、密着性に優れる。従って、積層体23S1は、その下面が接する第1透明導電層22および有機絶縁層19との密着性に優れるので、剥離することが抑制される。
本発明の実施形態によるアクティブマトリクス基板100Aにおいて、第1透明導電層22の一部22aはどこにも接続されておらず、電気的にフローティング状態にあり、シールド電極22aとして機能し、第2透明導電層24の一部24pは画素電極として機能する。すなわち、第1透明導電層22は、画素電極24pの電位が、基板11上に形成された種々の電極や配線による電界からの影響を受けないように保護する。
なお、第1透明導電層22の一部22aを補助容量対向電極22aとして用いてもよい。このとき、補助容量対向電極22aと、画素電極24pと、これらの間の積層体23S1が補助容量として機能する。補助容量は、第1透明導電層22および第2透明導電層24で形成されているので、画素開口率を低下させることなく、大きな容量値を有し得る。従って、TFT10Aのように、ゲートバスライン12上にソースコンタクトホール15aおよびドレインコンタクトホール15bを有する構成を採用することによる、寄生容量の増大に伴うフィードスルー電圧の増大を抑制することが可能となる。
半導体層14は、例えば、酸化物半導体層である。酸化物半導体は移動度が高いので、2層電極構造を利用して形成される比較的大きな容量値の補助容量を十分に速く充電できる。酸化物半導体層は、例えばIn-Ga-Zn-O系の半導体(以下、「IGZO系半導体」と略する。)を含む。ここで、IGZO系半導体は、In(インジウム)、Ga(ガリウム)、Zn(亜鉛)の三元系酸化物であって、In、GaおよびZnの割合(組成比)は特に限定されず、例えばIn:Ga:Zn=2:2:1、In:Ga:Zn=1:1:1、In:Ga:Zn=1:1:2等を含む。IGZO系半導体は、アモルファスでもよいし、結晶質でもよい。結晶質IGZO系半導体としては、c軸が層面に概ね垂直に配向した結晶質IGZO系半導体が好ましい。このようなIGZO系半導体の結晶構造は、例えば、特開2012-134475号公報に開示されている。参考のために、特開2012-134475号公報の開示内容の全てを本明細書に援用する。
ここで、図9を参照して、各層(膜)の内部応力の評価方法を説明する。シリコンウエファ1の上に、評価対象の膜を堆積する。図9(a)に示したように、シリコンウエファ1が上に凸に反ると、膜2aには、圧縮応力acが発生している。このとき、シリコンウエファ1には引張応力が発生している。逆に、図9(b)に示したように、シリコンウエファ1が下に凸に反ると、膜2bには、引張応力atが発生している。このとき、シリコンウエファ1には圧縮応力が発生している。
反りの大きさを測定することによって、シリコンウエファ1の弾性率およびディメンジョン(厚さ、大きさ)と、膜2a、2bの弾性率およびディメンジョン(厚さ、大きさ)とから、内部応力の大きさを定量的に求めることができる。ここでは、膜ストレス計(テンコール社製)を用いて、各層の内部応力が引張応力か圧縮応力であるかを求めた。なお、膜ストレス計を用いて、曲率半径を求めることによって、内部応力の大きさを求めることができる。
次に、図1および図3を参照して、本発明の実施形態による他のアクティブマトリクス基板100Bの構造を説明する。図3は、本発明の実施形態による他のアクティブマトリクス基板100Bの模式的な断面図であり、図3(a)および(b)は、図2(a)および(b)にそれぞれ対応するアクティブマトリクス基板100Bの断面を示している。アクティブマトリクス基板100Bの平面構造は、図1に示したアクティブマトリクス基板100Aと同じである。
アクティブマトリクス基板100Bが有する積層体23S2の構造は、アクティブマトリクス基板100Aの積層体23S1の構造と異なっている。
積層体23S2は、引張応力を有する第1無機絶縁層23a2と、第1無機絶縁層23a2を挟むように形成され、圧縮応力を有する第2無機絶縁層23b2および第3無機絶縁層23c2とを有している。この部分の積層構造は、積層体23S1と同じである。積層体23S2は、さらに、第1透明導電層22と第2無機絶縁層23b2との間に、すなわち第2無機絶縁層23b2の基板11側に、第4無機絶縁層23d2を有し、且つ、第2透明導電層24と第3無機絶縁層23c2との間に、すなわち第3無機絶縁層23c2の基板11とは反対側に、第5無機絶縁層23e2をさらに有する。積層体23S2も、積層体23S1と同様に、全体として引張応力を有する。
ここで、第1無機絶縁層23a2は、例えば、屈折率が1.804以下の窒化シリコン層であり、第2無機絶縁層23b2および第3無機絶縁層23c2は、例えば、屈折率が1.805以上の窒化シリコン層である。また、第4無機絶縁層23d2および第5無機絶縁層23e2は、屈折率が1.4以上1.6以下の酸化シリコン層である。屈折率が1.4以上1.6以下の酸化シリコン層も圧縮応力を有する。
例えば、屈折率が1.805以上の窒化シリコン層23b2および23c2の厚さをそれぞれthb2およびthc2とし、屈折率が1.4以上1.6以下の酸化シリコン層23d2および23e2の厚さをそれぞれthd2およびthe2とし、屈折率が1.804以下の窒化シリコン層23a2の厚さをtha2とすると、tha2≧thb2+thc2+thd2+the2の関係を満足することが好ましい。このとき、thb2、thc2、thd2およびthe2は、上記と同じ理由から、それぞれ独立に100nm以下であることが好ましい。もちろん、厳密には、各層の応力の大きさは、各層の厚さだけでなく、各膜の構造(組成など)の影響を受けるので、上記の関係を有しない場合でも、積層体23S2が全体として引張応力を有することがある。発明者の検討によると、上記の関係を満足すれば、積層体23S2は、全体として、引張応力を有する。
アクティブマトリクス基板100Bも、TFT10Aを覆う有機絶縁層19をさらに有しており、有機絶縁層19の一部は、積層体23S2の一部と直接接触している。従って、積層体23S2は、アクティブマトリクス基板100Aの積層体23S1と同様に、その下面が接する第1透明導電層22および有機絶縁層19との密着性に優れるので、剥離することが抑制される。
積層体23S2を有するアクティブマトリクス基板100Bは、積層体23S1を有するアクティブマトリクス基板100Aに比べて、透明導電層の還元反応をより効果的に抑制できるという利点がある。
次に、図4(a)~(d)を参照して、アクティブマトリクス基板100Bの製造方法を説明する。図4(a)~(d)は、アクティブマトリクス基板100Bの製造方法を説明するための模式的な断面図であり、図3(a)のTFT10Aの近傍および図3(b)のゲート端子部12t付近の断面構造を併せて示している。
まず、図4(a)に示すように、基板(例えばガラス基板)11を用意し、基板11上に、ゲートメタル膜を形成し、それをパターニングすることによって、ゲートメタル層12を形成する。ゲートメタル層12は、ゲート電極12g、ゲート配線および補助容量バスライン(CSバスライン)、ゲート端子部12tを含む。補助容量バスライン(不図示)は、補助容量対向電極22aに接続され、補助容量対向電圧を供給する。ゲートメタル層12は、種々の公知の導電膜を用いて公知の方法で形成され得る。ゲートメタル層12は、例えば、MoNb膜/Al膜の積層膜(Al膜が下層)で形成される。MoNb膜/Al膜の厚さは例えば約20nm/約50nm~約200nm/約300nmである。ゲートメタル層12は、例えば、Al膜、Cu膜、Ta膜またはTaN膜から形成されてもよい。
続いて、ゲートメタル層12を覆うように、ゲート絶縁層13を形成する。ゲート絶縁層13は、例えば、厚さが約100nm~約600nmの窒化シリコン(SiNx)、酸化シリコン(SiO2)、または、これらの積層膜から形成される。
ゲート絶縁層13上に、半導体層14を形成する。半導体層14は、例えば、厚さが約20nm~約200nmのIn-Ga-Zn-O系半導体(IGZO系半導体)層である。半導体層14として、IGZO系半導体層以外の酸化物半導体層であってもよいし、多結晶シリコン層など他の公知の半導体層であってもよい。
次に、半導体層14を覆うようにエッチストップ層15を形成する。エッチストップ層15は、ソースコンタクトホール15aおよびドレインコンタクトホール15b(図1参照)を有している。エッチストップ層15を形成する際に、ゲート端子部12tを露出するように、エッチングによって、ゲート絶縁層13に貫通孔を形成する。エッチストップ層15は、後の、ソース電極16Sおよびドレイン電極16Dを形成するためのエッチング工程において、半導体層14を保護する。
次に、図4(b)に示すように、ソースメタル層16を形成する。ソースメタル層16は、ソース電極16S、ドレイン電極16D、ソースバスラインおよびソース端子部16t(図1参照)を含む。ソース電極16Sおよびドレイン電極16Dは、それぞれ、例えば、MoN層16Sa/Al層16Sb/MoN層16ScおよびMoN層16Da/Al層16Db/MoN層16Dcの積層体から形成されている。もちろん、ソースメタル層16は、他の公知の導電膜を用いて形成され得る。このようにして、半導体層14上にエッチストップ層15を有するTFT10Aが得られる。
次に、TFT10Aを覆う第1層間絶縁層17を形成する。第1層間絶縁層17は、典型的には、無機絶縁層であって、例えば、厚さが約50nm~約500nmの窒化シリコン(SiNx)、酸化シリコン(SiO2)、または、これらの積層膜から形成される。
さらに、第1層間絶縁層17の上に、第2層間絶縁層19を形成する。第2層間絶縁層19は例えば、厚さが約1000nm~約5000nmの透明樹脂層である。透明樹脂層19は、基板11の上に平坦な表面を形成する。また、透明樹脂層19は、一般的な無機絶縁層に比べて、厚い膜を容易に形成でき、且つ、誘電率が低いので、透明樹脂層19の上に形成される電極(例えば画素電極)と、透明樹脂層19の下に形成されている電極や配線(例えば、ゲートバスライン12やソースバスライン16)との間の寄生容量を小さくできるという利点を有している。第1層間絶縁層17(およびエッチストップ層15、ゲート絶縁層13)には、図1に示した第1コンタクトホール(画素電極用)17a、第2コンタクトホール(ゲート用)17bおよび第3コンタクトホール(ソース用)17cが形成されている。また、第1透明導電層22の一部22aを補助容量対向電極22aとして用いる場合には、補助容量対向電極22aを補助容量配線(不図示)と接続するためのコンタクトホールが第1層間絶縁層17、エッチストップ層15およびゲート絶縁層13に形成されている。図4(b)に示した工程では、第2層間絶縁層19の、上記のコンタクトホールに対応する箇所に貫通孔(下層を露出させる孔)が形成される。第2層間絶縁層19は例えばポジ型感光性樹脂で形成され、上記貫通孔はフォトリソグラフィ工程で形成される。
次に、図4(c)に示すように、第1層間絶縁層17を貫通するコントタクトホール17aと、第1層間絶縁層17、エッチストップ層15およびゲート絶縁層13を貫通するコントタクトホール17bとを形成する。このときに、必要に応じて、補助容量対向電極22aを補助容量配線(不図示)と接続するためのコンタクトホールも形成する。
その後、第2層間絶縁層19上に、第1透明導電層22を形成する。例えば、厚さが約40nm~約150nmのITO膜をスパッタリング法(条件:例えば、Ar/O2:300sccm/1sccm、圧力:0.6Pa、DC電力:2.5kW)で形成する。得られたITO膜をパターニングすることによって、シールド電極または補助容量対向電極22a、第1コンタクト電極22cおよび第1透明端子電極22tを含む第1透明導電層22が得られる。
次に、図4(d)に示すように、第1透明導電層22の上に、積層体23S2を形成する。
例えば、第1透明導電層22の上に、酸化シリコン層23d2(条件:例えば、SiH4/N2O:50~300/1000~7000sccm、圧力:100~300Pa、RF電力:400~3000W)、窒化シリコン層23b2(条件:例えば、SiH4/NH3/N2:100~500/100~1000/1000~6000sccm、圧力:100~300Pa、RF電力:400~4000W)、窒化シリコン層23a2(条件:例えば、SiH4/NH3/N2:100~500/100~1000/1000~6000sccm、圧力:100~300Pa、RF電力:400~4000W)、窒化シリコン層23c2(条件:SiH4/NH3/N2:100~500/100~1000/1000~6000sccm、圧力:100~300Pa、RF電力:200~2000W)および酸化シリコン層23e2(条件:えば、SiH4/N2O:50~300/1000~7000sccm、圧力:100~300Pa、RF電力:400~3000W)をこの順で形成する。各層の屈折率および厚さは、以下の通りである。また、図9を参照して説明したように、それぞれの膜を単独でシリコンウエファ1上に形成し、膜ストレス計を用いて測定した内部応力の結果を併せて示す。なお各層の内部応力の大きさは膜厚に依存しない。
酸化シリコン層23d2および23e2は、例えば、屈折率が1.46、厚さが20nmで、圧縮応力は約50MPaである。
窒化シリコン層23b2および23c2は、例えば、屈折率が1.85、厚さが20nmで、圧縮応力が150MPaである。
窒化シリコン層23a2は、例えば、屈折率が1.75、厚さが200nmで、引張応力は200MPaである。
次に、第2透明導電層24を形成する。第1透明導電層22と同様に、例えば、厚さが約40nm~約150nmのITO膜をスパッタリング法で形成する。得られたITO膜をパターニングすることによって、画素電極24p、第2コンタクト電極24cおよび第2透明端子電極24tを含む第2透明導電層24が得られる。
このようにして、図3に示したアクティブマトリクス基板100Bが得られる。なお、アクティブマトリクス基板100Aも、上記酸化シリコン層23d2および23e2を省略することによって、同様の方法で製造することができる。
次に、図5および図6を参照して、本発明の実施形態によるさらに他のアクティブマトリクス基板100Cの構造を説明する。図5は、本発明の実施形態によるさらに他のアクティブマトリクス基板100Cの模式的な平面図である。図6は、アクティブマトリクス基板100Cの模式的な断面図であり、図6(a)は、図5中のA-A’線に沿った断面を示し、図6(b)は図5中のB-B’線に沿った断面を示している。
上述したアクティブマトリクス基板100Bの積層体23S2は、5つの無機絶縁層を有しているが、第4無機絶縁層23d2および第5無機絶縁層23e2のいずれか一方を省略することができる。アクティブマトリクス基板100Cが有する積層体23S3は、アクティブマトリクス基板100Bが有する積層体23S2の第5無機絶縁層23e2を有しない。
すなわち、積層体23S3は、引張応力を有する第1無機絶縁層23a3と、第1無機絶縁層23a3を挟むように形成され、圧縮応力を有する第2無機絶縁層23b3および第3無機絶縁層23c3とを有している。この部分の積層構造は、積層体23S1と同じである。積層体23S3は、さらに、第1透明導電層22と第2無機絶縁層23b3との間に、すなわち第2無機絶縁層23b3の基板11側に、第4無機絶縁層23d3を有している。積層体23S3も、積層体23S1および23S2と同様に、全体として引張応力を有する。
ここで、第1無機絶縁層23a3は、例えば、屈折率が1.804以下の窒化シリコン層であり、第2無機絶縁層23b3および第3無機絶縁層23c3は、例えば、屈折率が1.805以上の窒化シリコン層である。また、第4無機絶縁層23d3は、屈折率が1.4以上1.6以下の酸化シリコン層である。
例えば、屈折率が1.805以上の窒化シリコン層23b3および23c3の厚さをそれぞれthb3およびthc3とし、屈折率が1.4以上1.6以下の酸化シリコン層23d3の厚さをそれぞれthd3とし、屈折率が1.804以下の窒化シリコン層23a3の厚さをtha3とすると、tha3≧thb3+thc3+thd3の関係を満足することが好ましい。このとき、thb3、thc3、およびthd3は、上記と同じ理由から、それぞれ独立に100nm以下であることが好ましい。もちろん、厳密には、各層の応力の大きさは、各層の厚さだけでなく、各膜の構造(組成など)の影響を受けるので、上記の関係を有しない場合でも、積層体23S3が全体として引張応力を有することがある。発明者の検討によると、上記の関係を満足すれば、積層体23S3は、全体として、引張応力を有する。
アクティブマトリクス基板100Cも、TFT10Cを覆う有機絶縁層19をさらに有しており、有機絶縁層19の一部は、積層体23S3の一部と直接接触している。従って、積層体23S3は、アクティブマトリクス基板100Aの積層体23S1およびアクティブマトリクス基板100Bの積層体23S2と同様に、その下面が接する第1透明導電層22および有機絶縁層19との密着性に優れるので、剥離することが抑制される。
積層体23S3を有するアクティブマトリクス基板100Cは、積層体23S1を有するアクティブマトリクス基板100Aに比べて、透明導電層の還元反応をより効果的に抑制できるという利点がある。
上記のアクティブマトリクス基板100Aおよび100Bが有するTFT10Aは、エッチストップ型のTFTであるのに対し、アクティブマトリクス基板100Cが有するTFT10Cは、チャネルエッチ型のTFTである。
次に、図7(a)~(d)を参照して、アクティブマトリクス基板100Cの製造方法を説明する。図7(a)~(d)は、アクティブマトリクス基板100Cの製造方法を説明するための模式的な断面図であり、図6(a)のTFT10Cの近傍および図6(b)のゲート端子部12t付近の断面構造を併せて示している。以下の説明では、各構成要素を形成する材料や厚さ等は、図4(a)~(d)を参照して先に説明したのと同じあってよいので、省略する。
まず、図7(a)に示すように、基板11を用意し、基板11上に、ゲートメタル膜を形成し、それをパターニングすることによって、ゲートメタル層12を形成する。ゲートメタル層12は、ゲート電極12g、ゲート配線および補助容量バスライン(CSバスライン)、ゲート端子部12tを含む。
続いて、ゲートメタル層12を覆うように、ゲート絶縁層13を形成し、ゲート絶縁層13上に、半導体層14を形成する。
次に、ソース電極16Sおよびドレイン電極16Dを含むソースメタル層16を形成する。
次に、TFT10Cを覆う第1層間絶縁層17を形成する。第1層間絶縁層17(およびゲート絶縁層13)には、図5に示した第1コンタクトホール(画素電極用)17a、第2コンタクトホール(ゲート用)17bおよび第3コンタクトホール(ソース用)17cが形成されている。また、第1透明導電層22の一部22aを補助容量対向電極22aとして用いる場合には、補助容量対向電極22aを補助容量配線(不図示)と接続するためのコンタクトホールが第1層間絶縁層17およびゲート絶縁層13に形成されている。図7(b)に示した工程では、第2層間絶縁層19の、上記のコンタクトホールに対応する箇所に貫通孔(下層を露出させる孔)が形成される。
次に、図7(c)に示すように、第1層間絶縁層17を貫通するコントタクトホール17aおよび第1層間絶縁層17およびゲート絶縁層13を貫通するコントタクトホール17bを形成する。このときに、必要に応じて、補助容量対向電極22aを補助容量配線(不図示)と接続するためのコンタクトホールも形成する。
その後、第2層間絶縁層19上に、第1透明導電層22を形成する。ITO膜をパターニングすることによって、シールド電極または補助容量対向電極22a、第1コンタクト電極22cおよび第1透明端子電極22tを含む第1透明導電層22が得られる。
次に、図7(d)に示すように、第1透明導電層22の上に、積層体23S3を形成する。積層体23S3は、図4(d)において、上記酸化シリコン層23e2を省略することによって、同様の方法で形成することができる。その後、第2透明導電層24を形成する。ITO膜をパターニングすることによって、画素電極24p、第2コンタクト電極24cおよび第2透明端子電極24tを含む第2透明導電層24が得られる。このようにして、図5および図6に示したアクティブマトリクス基板100Cが得られる。
ここでは、チャネルエッチ型TFTを備えるアクティブマトリクス基板100Cを例示したが、上述のエッチストップ型アクティブマトリクス基板に適用することもできるし、逆に、チャネルエッチ型TFTを備えるアクティブマトリクス基板に上述の積層体23S1、23S2を適用することもできる。
また、上記の実施形態では、2層電極構造を有するVAモードの液晶表示装置に用いられるアクティブマトリクス基板を例示したが、これに限られず、本発明の実施形態は、種々のモードの液晶表示装置に用いられるアクティブマトリクス基板に適用される。例えば、上述のFFSモードの液晶表示装置に用いられるアクティブマトリクス基板に適用する場合、第1透明導電層22は共通電極であり、第2透明導電層24は、複数のスリットを有する画素電極である。
本発明の実施形態は、アクティブマトリクス基板、特に、液晶表示装置に好適に用いられるアクティブマトリクス基板に適用される。
10A、10C 薄膜トランジスタ(TFT)
11 基板
12 ゲートメタル層(ゲートバスライン)
12g ゲート電極
12t ゲート端子部
13 ゲート絶縁層
14 半導体層
15 エッチストップ層
15a、15b コンタクトホール(ソース、ドレイン用)
16 ソースメタル層(ソースバスライン)
16S ソース電極
16D ドレイン電極
16t ソース端子部
17 第1層間絶縁層(無機絶縁層)
17a 第1コンタクトホール(画素電極用)
17b 第2コンタクトホール(ゲート用)
17c 第3コンタクトホール(ソース用)
19 第2層間絶縁層(透明樹脂層)
22 第1透明導電層
22a シールド電極または補助容量対向電極
22c 第1コンタクト電極
22t 第1透明端子電極
23P 第3層間絶縁層
23S1、23S2、23S3 無機絶縁層積層体
23a1、23b1、23c1 無機絶縁層
23a2、23b2、23c2、23d2、23e2 無機絶縁層
23a3、23b3、23c3、23d3 無機絶縁層
24 第2透明導電層
24c 第2コンタクト電極
24p 画素電極
24t 第2透明端子電極
100、100A、100B、100C アクティブマトリクス基板
11 基板
12 ゲートメタル層(ゲートバスライン)
12g ゲート電極
12t ゲート端子部
13 ゲート絶縁層
14 半導体層
15 エッチストップ層
15a、15b コンタクトホール(ソース、ドレイン用)
16 ソースメタル層(ソースバスライン)
16S ソース電極
16D ドレイン電極
16t ソース端子部
17 第1層間絶縁層(無機絶縁層)
17a 第1コンタクトホール(画素電極用)
17b 第2コンタクトホール(ゲート用)
17c 第3コンタクトホール(ソース用)
19 第2層間絶縁層(透明樹脂層)
22 第1透明導電層
22a シールド電極または補助容量対向電極
22c 第1コンタクト電極
22t 第1透明端子電極
23P 第3層間絶縁層
23S1、23S2、23S3 無機絶縁層積層体
23a1、23b1、23c1 無機絶縁層
23a2、23b2、23c2、23d2、23e2 無機絶縁層
23a3、23b3、23c3、23d3 無機絶縁層
24 第2透明導電層
24c 第2コンタクト電極
24p 画素電極
24t 第2透明端子電極
100、100A、100B、100C アクティブマトリクス基板
Claims (13)
- 基板と、
前記基板に支持され、半導体層、ゲート電極、ソース電極およびドレイン電極を有する薄膜トランジスタと、
少なくとも一方が前記薄膜トランジスタの前記ドレイン電極と電気的に接続された、第1透明導電層および第2透明導電層と、
前記第1透明導電層と前記第2透明導電層との間に形成された、無機絶縁層の積層体とを有し、
前記積層体は、引張応力を有する第1無機絶縁層と、前記第1無機絶縁層を挟むように形成され、圧縮応力を有する第2および第3無機絶縁層とを有し、且つ、前記積層体は全体として引張応力を有する、アクティブマトリクス基板。 - 前記第1無機絶縁層は、屈折率が1.804以下の窒化シリコン層である、請求項1に記載のアクティブマトリクス基板。
- 前記第2無機絶縁層および前記第3無機絶縁層は、屈折率が1.805以上の窒化シリコン層である、請求項1または2に記載のアクティブマトリクス基板。
- 前記第1透明導電層は前記第2透明導電層よりも前記基板の近くに形成されており、前記第2無機絶縁層は前記第3無機絶縁層よりも前記基板の近くに形成されており、
前記積層体は、前記第1透明導電層と前記第2無機絶縁層との間に第4無機絶縁層をさらに有する、請求項1から3のいずれかに記載のアクティブマトリクス基板。 - 前記第4無機絶縁層は、屈折率が1.4以上1.6以下の酸化シリコン層である、請求項4に記載のアクティブマトリクス基板。
- 前記積層体は、前記第2透明導電層と前記第3無機絶縁層との間に第5無機絶縁層をさらに有する、請求項4または5に記載のアクティブマトリクス基板。
- 前記第5無機絶縁層は、屈折率が1.4以上1.6以下の酸化シリコン層である、請求項6に記載のアクティブマトリクス基板。
- 前記第1透明導電層および前記第2透明導電層は、ITO層またはIZO層である、請求項1から7のいずれかに記載のアクティブマトリクス基板。
- 前記半導体層は、酸化物半導体層である、請求項1から8のいずれかに記載のアクティブマトリクス基板。
- 前記第1透明導電層は、電気的にフローティング状態にあり、前記第2透明導電層は、画素電極である、請求項1から9のいずれかに記載のアクティブマトリクス基板。
- 前記第1透明導電層は、補助容量対向電極であり、前記第2透明導電層は、画素電極である、請求項1から9のいずれかに記載のアクティブマトリクス基板。
- 前記第1透明導電層は、共通電極であり、前記第2透明導電層は、複数のスリットを有する画素電極である、請求項1から9のいずれかに記載のアクティブマトリクス基板。
- 前記薄膜トランジスタを覆う有機絶縁層を有し、前記有機絶縁層の一部は、前記積層体の一部と直接接触している、請求項1から12のいずれかに記載のアクティブマトリクス基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201280063901.4A CN104011587B (zh) | 2011-12-28 | 2012-12-18 | 有源矩阵基板 |
US14/368,557 US9035302B2 (en) | 2011-12-28 | 2012-12-18 | Active matrix including stressed capacitor insulation |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011289552 | 2011-12-28 | ||
JP2011-289552 | 2011-12-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2013099697A1 true WO2013099697A1 (ja) | 2013-07-04 |
Family
ID=48697189
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2012/082784 WO2013099697A1 (ja) | 2011-12-28 | 2012-12-18 | アクティブマトリクス基板 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9035302B2 (ja) |
CN (1) | CN104011587B (ja) |
TW (1) | TWI519876B (ja) |
WO (1) | WO2013099697A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015031714A (ja) * | 2013-07-31 | 2015-02-16 | 三菱電機株式会社 | 薄膜トランジスタアレイ基板およびその製造方法 |
WO2019078267A1 (ja) * | 2017-10-19 | 2019-04-25 | 凸版印刷株式会社 | 有機薄膜トランジスタ、その製造方法、アクティブマトリクスアレイおよび画像表示装置 |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6072522B2 (ja) * | 2012-11-29 | 2017-02-01 | 三菱電機株式会社 | 液晶表示パネルおよびその製造方法 |
KR102066623B1 (ko) * | 2013-08-21 | 2020-01-17 | 삼성디스플레이 주식회사 | 표시 기판 및 표시 기판의 제조 방법 |
JP6315966B2 (ja) * | 2013-12-11 | 2018-04-25 | 三菱電機株式会社 | アクティブマトリックス基板およびその製造方法 |
US9541786B2 (en) | 2014-02-17 | 2017-01-10 | Samsung Display Co., Ltd. | Liquid crystal display and method of manufacturing the same |
US9575349B2 (en) * | 2014-05-14 | 2017-02-21 | Samsung Display Co., Ltd. | Liquid crystal display and method of manufacturing the same |
US9869917B2 (en) * | 2014-08-07 | 2018-01-16 | Sharp Kabushiki Kaisha | Active matrix substrate and method for manufacturing the same |
CN104656325B (zh) * | 2015-03-18 | 2017-06-27 | 深圳市华星光电技术有限公司 | Coa型液晶面板的制作方法及coa型液晶面板 |
CN104698713B (zh) | 2015-04-07 | 2017-09-26 | 深圳市华星光电技术有限公司 | 一种液晶显示面板及液晶显示装置 |
CN105278193B (zh) * | 2015-11-19 | 2018-09-18 | 深圳市华星光电技术有限公司 | 阵列基板及其制造方法、液晶显示面板 |
CN105810692A (zh) * | 2016-04-18 | 2016-07-27 | 京东方科技集团股份有限公司 | 阵列基板、显示面板、显示装置及阵列基板制作方法 |
CN109314316B (zh) * | 2016-05-30 | 2020-10-23 | 夏普株式会社 | 扫描天线 |
JP6776060B2 (ja) * | 2016-08-29 | 2020-10-28 | 株式会社ジャパンディスプレイ | 表示装置 |
TWI625847B (zh) * | 2016-09-09 | 2018-06-01 | 友達光電股份有限公司 | 畫素結構及其製作方法 |
CN110312962A (zh) * | 2017-02-20 | 2019-10-08 | 夏普株式会社 | 有源矩阵基板和液晶显示装置 |
US11322523B2 (en) * | 2017-07-05 | 2022-05-03 | Sharp Kabushiki Kaisha | Active matrix substrate, display device, and method of manufacturing active matrix substrate |
JP2019062090A (ja) * | 2017-09-27 | 2019-04-18 | シャープ株式会社 | Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法 |
US11991824B2 (en) * | 2020-08-28 | 2024-05-21 | Unimicron Technology Corp. | Circuit board structure and manufacturing method thereof |
CN117396939A (zh) * | 2021-07-21 | 2024-01-12 | 东丽株式会社 | 显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006258922A (ja) * | 2005-03-15 | 2006-09-28 | Casio Comput Co Ltd | 回路基板、回路基板への半導体装置の実装方法及び液晶表示装置 |
JP2009047839A (ja) * | 2007-08-17 | 2009-03-05 | Epson Imaging Devices Corp | 液晶表示装置 |
JP2011199192A (ja) * | 2010-03-23 | 2011-10-06 | Fujifilm Corp | 薄膜トランジスタ基板並びにそれを備えた表示装置及び電磁波センサ |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001199192A (ja) * | 2000-01-18 | 2001-07-24 | Oike Ind Co Ltd | 金属薄膜層転写材 |
KR100482468B1 (ko) | 2000-10-10 | 2005-04-14 | 비오이 하이디스 테크놀로지 주식회사 | 프린지 필드 구동 액정 표시 장치 |
JP4872591B2 (ja) * | 2006-10-18 | 2012-02-08 | 三菱電機株式会社 | Tft基板とその製法、ならびに該tft基板を備えた表示装置 |
KR20100067814A (ko) * | 2008-12-12 | 2010-06-22 | 삼성전자주식회사 | 표시 기판 및 이의 제조 방법 |
JP5500712B2 (ja) | 2009-09-02 | 2014-05-21 | 株式会社ジャパンディスプレイ | 液晶表示パネル |
CN105336791B (zh) | 2010-12-03 | 2018-10-26 | 株式会社半导体能源研究所 | 氧化物半导体膜以及半导体装置 |
-
2012
- 2012-12-18 CN CN201280063901.4A patent/CN104011587B/zh not_active Expired - Fee Related
- 2012-12-18 WO PCT/JP2012/082784 patent/WO2013099697A1/ja active Application Filing
- 2012-12-18 US US14/368,557 patent/US9035302B2/en not_active Expired - Fee Related
- 2012-12-25 TW TW101149895A patent/TWI519876B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006258922A (ja) * | 2005-03-15 | 2006-09-28 | Casio Comput Co Ltd | 回路基板、回路基板への半導体装置の実装方法及び液晶表示装置 |
JP2009047839A (ja) * | 2007-08-17 | 2009-03-05 | Epson Imaging Devices Corp | 液晶表示装置 |
JP2011199192A (ja) * | 2010-03-23 | 2011-10-06 | Fujifilm Corp | 薄膜トランジスタ基板並びにそれを備えた表示装置及び電磁波センサ |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015031714A (ja) * | 2013-07-31 | 2015-02-16 | 三菱電機株式会社 | 薄膜トランジスタアレイ基板およびその製造方法 |
WO2019078267A1 (ja) * | 2017-10-19 | 2019-04-25 | 凸版印刷株式会社 | 有機薄膜トランジスタ、その製造方法、アクティブマトリクスアレイおよび画像表示装置 |
JPWO2019078267A1 (ja) * | 2017-10-19 | 2020-09-24 | 凸版印刷株式会社 | 有機薄膜トランジスタ、その製造方法、アクティブマトリクスアレイおよび画像表示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN104011587B (zh) | 2016-08-24 |
TWI519876B (zh) | 2016-02-01 |
US20140346504A1 (en) | 2014-11-27 |
TW201331687A (zh) | 2013-08-01 |
US9035302B2 (en) | 2015-05-19 |
CN104011587A (zh) | 2014-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2013099697A1 (ja) | アクティブマトリクス基板 | |
US7576394B2 (en) | Thin film transistor including low resistance conductive thin films and manufacturing method thereof | |
CN108027541B (zh) | 薄膜晶体管基板及其制造方法 | |
CN103219389B (zh) | 一种薄膜晶体管及其制作方法、阵列基板和显示装置 | |
US20130107155A1 (en) | Array substrate, manufacturing method thereof, liquid crystal panel, and display device | |
US10388676B2 (en) | Active matrix substrate and method for producing same, and in-cell touch panel-type display device | |
WO2012117695A1 (ja) | 半導体装置及びその製造方法並びに表示装置 | |
TW201405833A (zh) | 顯示裝置及其製造方法 | |
JP2015108732A (ja) | 薄膜トランジスタ基板およびその製造方法 | |
US9716118B2 (en) | Thin film transistor substrate including thin film transistor formed of oxide semiconductor and method for manufacturing the same | |
US20200035719A1 (en) | Thin-film transistor substrate, method for manufacturing thin-film transistor substrate, and display device | |
JP6305047B2 (ja) | 導電膜構造およびそれを用いた半導体装置、アクティブマトリックス基板、タッチパネル基板およびタッチパネル付表示装置、並びに配線または電極の形成方法 | |
CN107112367B (zh) | 薄膜晶体管基板、薄膜晶体管基板的制造方法、液晶显示装置 | |
WO2014042058A1 (ja) | 回路基板、その製造方法及び表示装置 | |
US9869917B2 (en) | Active matrix substrate and method for manufacturing the same | |
WO2015159800A1 (ja) | 液晶表示パネルおよびその製造方法 | |
KR20070052173A (ko) | 박막 트랜지스터 기판 및 그 제조 방법 | |
JP6584157B2 (ja) | 薄膜トランジスタ、薄膜トランジスタ基板、液晶表示装置及び薄膜トランジスタの製造方法 | |
WO2013011601A1 (ja) | 液晶表示装置およびその製造方法 | |
TWI546965B (zh) | 半導體裝置及其製造方法 | |
WO2013008359A1 (ja) | 液晶表示装置およびその製造方法 | |
US20230135065A1 (en) | Active matrix substrate |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12861648 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14368557 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 12861648 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |