WO2013047848A1 - 配線基板、部品内蔵基板および実装構造体 - Google Patents

配線基板、部品内蔵基板および実装構造体 Download PDF

Info

Publication number
WO2013047848A1
WO2013047848A1 PCT/JP2012/075268 JP2012075268W WO2013047848A1 WO 2013047848 A1 WO2013047848 A1 WO 2013047848A1 JP 2012075268 W JP2012075268 W JP 2012075268W WO 2013047848 A1 WO2013047848 A1 WO 2013047848A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating layer
metal plate
layer
particles
wiring
Prior art date
Application number
PCT/JP2012/075268
Other languages
English (en)
French (fr)
Inventor
林 桂
Original Assignee
京セラ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2011216758A external-priority patent/JP5623364B2/ja
Priority claimed from JP2012076761A external-priority patent/JP5897956B2/ja
Priority claimed from JP2012110858A external-priority patent/JP5781006B2/ja
Application filed by 京セラ株式会社 filed Critical 京セラ株式会社
Priority to EP12836336.3A priority Critical patent/EP2763513B1/en
Priority to CN201280047318.4A priority patent/CN103843467B/zh
Priority to US14/348,428 priority patent/US9807874B2/en
Publication of WO2013047848A1 publication Critical patent/WO2013047848A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/142Metallic substrates having insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3737Organic materials with or without a thermoconductive filler
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • H05K3/4655Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern by using a laminate characterized by the insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15321Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/05Insulated conductive substrates, e.g. insulated metal substrate
    • H05K1/056Insulated conductive substrates, e.g. insulated metal substrate the metal substrate being covered by an organic insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0209Inorganic, non-metallic particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0263Details about a collection of particles
    • H05K2201/0269Non-uniform distribution or concentration of particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/06Thermal details
    • H05K2201/068Thermal details wherein the coefficient of thermal expansion is important
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • H05K3/4608Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated comprising an electrically conductive base or core

Definitions

  • the present invention relates to a wiring board used for electronic devices (for example, various audiovisual devices, home appliances, communication devices, computer devices and peripheral devices thereof), a component built-in substrate in which a built-in component is built in the wiring substrate, and a wiring substrate. Or it is related with the mounting structure which mounted the electronic component on the component built-in board
  • substrate for example, various audiovisual devices, home appliances, communication devices, computer devices and peripheral devices thereof.
  • a metal plate may be used as the core material of the wiring board.
  • Japanese Patent Application Laid-Open No. 2002-353584 describes a wiring board including a metal plate as a core material, and a wiring layer made of a resin and a conductive layer coated on both front and back surfaces of the metal plate.
  • metal and resin have different coefficients of thermal expansion, and when heat is applied to the wiring board, the difference in thermal expansion in the planar direction between the metal plate and the insulator increases. Stress is applied to the interface with the wiring layer, and the wiring layer may be peeled off from the metal plate due to the stress.
  • the present invention provides a wiring board that meets the demand for improving the electrical reliability of a wiring board, a component-embedded board in which a built-in component is built in the wiring board, and a mounting structure in which electronic components are mounted on the wiring board or the component-embedded board. It is intended to do.
  • a wiring board includes a metal plate, a plurality of insulating layers, and a conductive layer disposed on the plurality of insulating layers, and a wiring disposed on at least one main surface of the metal plate.
  • the plurality of insulating layers of the wiring layer are provided in contact with the one main surface of the metal plate, the first insulating layer having a higher coefficient of thermal expansion in a planar direction than the metal plate, and the first insulating layer
  • the first insulating layer contains a resin.
  • the second insulating layer includes a plurality of first particles made of an inorganic insulating material and connected to each other, and a part of the first insulating layer is disposed in a gap between the plurality of first particles. Yes.
  • the electrical reliability of the wiring board can be improved.
  • the 1 has a metal plate 2 and a plurality of wiring layers 5 provided only on one main surface of the metal plate 2 and having a plurality of insulating layers 3 and conductive layers 4.
  • the metal plate 2 is formed of, for example, a highly heat conductive metal such as copper, aluminum, or an alloy thereof, and functions as a heat radiating member for releasing heat generated by electronic components provided on the wiring board 1. It functions as a support member for the wiring layer 5. Since the end face of the metal plate 2 is exposed, heat is favorably released from this end face.
  • the wiring layer 5 is provided only on one main surface of the metal plate 2, and the other main surface of the metal plate 2 is exposed to the atmosphere. Therefore, there is no blockage of heat transfer between the other main surface and the outside, and the heat is effectively radiated from the other main surface to the outside, and a remarkable effect of improving the heat dissipation efficiency is obtained.
  • the metal plate 2 has a thermal conductivity of, for example, 50 W / m ⁇ K or more and 430 W / m ⁇ K or less, and a thermal expansion coefficient in each direction of, for example, 14 ppm / ° C. or more and 25 ppm / ° C. or less. .
  • the thermal conductivity is measured by a measurement method according to JIS C2141-1992, for example, by a laser flash method.
  • the coefficient of thermal expansion is measured by a measurement method according to JIS K7197-1991 using a commercially available TMA (Thermo-Mechanical Analysis) device.
  • a plurality of wiring layers 5 (three layers in this embodiment) are stacked on one main surface of the metal plate 2 described above, and each of the wiring layers 5 is disposed on the plurality of insulating layers 3 and the plurality of insulating layers 3. have.
  • the wiring layer 5 has a configuration in which the first insulating layer 6, the second insulating layer 7, and the conductive layer 4 are laminated in this order from the metal plate 2 side.
  • the number of wiring layers 5 may be any number as long as it is one or more.
  • the first insulating layer 6 is connected to the layer region 6A and the main surface of the layer region 6A and filled in a gap in the second insulating layer 7 described later. Part 6B.
  • the layer region 6A provides insulation between the metal plate 2 and the conductive layer 4 and adhesion between the metal plate 2 and the second insulating layer 7, and the filling portion 6B includes the first insulating layer 6 and the second insulating layer 7 To improve adhesion.
  • the first insulating layer 6 contains a resin 8 as a main component.
  • the resin material constituting the resin 8 include epoxy resin, polyimide resin, acrylic resin, cyanate resin, fluorine resin, silicone resin, polyphenylene ether resin, and bismaleimide triazine resin.
  • the thermal expansion coefficient in each direction of the first insulating layer 6 is set, for example, to 20 ppm / ° C. or more and 50 ppm / ° C. or less, and the Young's modulus is set to 0.5 GPa or more and 5 GPa or less.
  • the Young's modulus is measured using, for example, Nano Indentor XP / DCM manufactured by MTS Systems.
  • the first insulating layer 6 further includes filler particles 9 formed of an inorganic insulating material, which are coated with the resin 8 and dispersed in the resin 8.
  • the inorganic insulating material constituting the filler particles 9 include silicon oxide, aluminum oxide, magnesium oxide, calcium oxide, and the like. Among these, it is desirable to use silicon oxide from the viewpoint of a low thermal expansion coefficient.
  • the particle size of the filler particles 9 is, for example, not less than 0.5 ⁇ m and not more than 5 ⁇ m.
  • the filler particles 9 are contained in a larger area in the second insulating layer 7 side than in the area on the metal plate 2 side.
  • the first insulating layer 6 and the second insulating layer 6 are made closer to the thermal expansion coefficient of the region of the first insulating layer 6 on the second insulating layer 7 side by approaching that of the second insulating layer 7.
  • the thermal stress resulting from the difference in the thermal expansion coefficient of the layer 7 can be reduced, and peeling between the first insulating layer 6 and the second insulating layer 7 can be reduced.
  • the difference is caused by the difference in the coefficient of thermal expansion between the first insulating layer 6 and the metal plate 2. It is possible to reduce the thermal stress, and to reduce the peeling between the first insulating layer 6 and the metal plate 2.
  • the first region is closer to the second insulating layer 7 and the second region is closer to the metal plate 2.
  • the filler particles 9 included in one insulating layer 6 are located in the first region, and for example, 30% to 45% of the filler particles 9 included in the first insulating layer 6 are Located in the second region. This can be confirmed in a cross section along the thickness direction of the first insulating layer 6.
  • the second insulating layer 7 is composed of a large number of particles formed of an inorganic insulating material having a smaller coefficient of thermal expansion than the resin material of the first insulating layer 6.
  • Such particles include first particles 10 and second particles 11 having a particle size larger than that of the first particles 10.
  • the particle size of the first particles 10 is, for example, 3 nm to 110 nm, and the particles of the second particles 11.
  • the diameter is, for example, not less than 0.5 ⁇ m and not more than 5 ⁇ m.
  • Such first particles 10 and second particles 11 are arranged in a form in which a large number of first particles 10 having a small particle diameter are filled between the second particles 11. As shown in FIGS. 2 and 3, the filled first particles 10 are bonded to each other, and the second particles 11 and a large number of first particles 10 arranged around the first particles 10 are bonded to each other. The second particles 11 are bonded to each other via a large number of first particles 10.
  • the first particles 10 or the first particles 10 and the second particles 11 are bonded to each other at a part of the outer periphery while maintaining a certain particle shape, and the bonded portion forms a neck structure. ing. This is because ceramic particles grow so that the gaps between the particles disappear, as in the case of general ceramics sintering, and these particle-grown particles are bonded to most of the surface. The state is different.
  • the second insulating layer 7 has a large number of particles bonded together while maintaining a certain particle shape in which gaps between a large number of particles in the insulating layer 7 do not disappear due to the bonding of a large number of particles. It remains in between. The gaps are connected to each other in a three-dimensional manner, and have a mesh shape, for example.
  • the above-described filling portion 6 ⁇ / b> B of the first insulating layer 6 is interposed.
  • the filling portion 6B is bonded to the first particles 10 or the second particles 11, so that the first insulating layer 6 is not only bonded to the main surface of the second insulating layer 7.
  • the first insulating layer 6 and the second insulating layer 7 are bonded to the inner surface of the gap between the second insulating layers 7, and the bonding area between the first insulating layer 6 and the second insulating layer 7 is increased.
  • the layer 7 is firmly bonded.
  • the second thermal expansion has a smaller thermal expansion coefficient. It is suppressed well by the insulating layer 7 and the thermal expansion coefficient becomes smaller than that of the first insulating layer 6. Therefore, the difference in thermal expansion between the wiring layer 5 and the metal plate 2 is reduced, the thermal stress at the interface between them is alleviated, and peeling between the metal plate 2 and the plurality of wiring layers 5 can be satisfactorily suppressed.
  • the second insulating layer 7 has a gap of 35% by volume or less, and a part of the resin 8 of the first insulating layer 6 is filled in the gap.
  • a part of the first insulating layer 6 is disposed in the gap between the plurality of first particles 10.
  • the first particles 10 and the second particles 11 occupy 65% by volume or more of the second insulating layer 7, and among the first particles 10 and the second particles 11, the first particles 10 are 20% by volume or more and 40% by volume.
  • the second particles 11 are contained in an amount of 60% by volume or more and 80% by volume or less.
  • Examples of the inorganic insulating material constituting the first particle 10 and the second particle 11 include silicon oxide, aluminum oxide, magnesium oxide, calcium oxide and the like. Among these, it is desirable to use silicon oxide from the viewpoint of low thermal expansion coefficient. .
  • the thermal expansion coefficient in each direction of the second insulating layer 7 formed of these materials is set to, for example, 0.6 ppm / ° C. or more and 3 ppm / ° C. or less, and the Young's modulus is set to 100 GPa or more and 150 GPa or less.
  • the second insulating layer 7 includes the second particles 11 having a larger particle diameter than the first particles 10. Therefore, even if a crack generated by breaking the bond between the first particles 10 reaches the second particle 11, the crack is bypassed along the surface of the second particle 11 having a large particle diameter. Since it will elongate, a large amount of energy is required to elongate the crack. As a result, the extension of cracks can be reduced and the second insulating layer 7 can be satisfactorily prevented from being destroyed.
  • the first particles 10 and the second particles 11 may be formed of the same material or different materials. However, when the first particles 10 and the second particles 11 are formed of the same material, the bonding between the particles becomes stronger. This is preferable in order to suppress cracks generated in the insulating layer 7.
  • the conductive layer 4 is partially disposed on each second insulating layer 7 and is formed of a conductive material such as copper.
  • the conductive layers 4 of each wiring layer 5 are arranged to be spaced apart from each other in the thickness direction, and the upper and lower conductive layers 4 are electrically connected by the via conductors 12.
  • the conductive layer 4 and the via conductor 12 are made of a conductive material such as lead, tin, silver, gold, copper, zinc, bismuth, indium, or aluminum. Note that the via conductor 12 is not formed in the wiring layer 5 adjacent to the metal plate 12, and as a result, the conductive layer 4 and the metal plate 2 are electrically insulated.
  • the metal plate 2 is produced by appropriately processing a plate body made of a highly heat conductive material such as copper or aluminum.
  • the surface of the metal plate 2 may be roughened.
  • the surface of the metal plate 2 is roughened by forming fine irregularities on the surface of the metal plate 2 with, for example, an etching solution containing formic acid as a main component.
  • the laminated sheet 3 ' is produced by the following method.
  • an inorganic insulating sol containing a large number of first particles 10 and second particles 11 is applied onto a conductive support 13 such as a copper foil, and heated at 150 ° C. to 230 ° C. for 2 hours, for example, to thereby form an inorganic insulating material.
  • the sol is dried to form the second insulating layer 7 on the support 17. Since this inorganic insulating sol includes a large number of first particles 10 whose particle size is set in a minute range, for example, 110 nm or less, the atoms on the surface of the first particles 10 are heated by heat of about 150 ° C. to 230 ° C.
  • the first particles 10 and the second particles 11 and the first particles 10 are bonded to each other, whereby the second insulating layer 7 in which the particles are firmly bonded is formed. Note that a gap is formed between the particles in the second insulating layer 7.
  • a varnish obtained by dissolving an uncured resin in a solvent is applied on a PET film and dried to form the resin sheet 6' in the form of a PET film.
  • the uncured state is an A-stage or B-stage state according to ISO 472: 1999.
  • the resin sheet 6 ′ is bonded so as to be in contact with the second insulating layer 7 by a vacuum laminator, a roll laminator, or a vacuum press, and then the PET film is peeled off from the resin sheet 6 ′, whereby the laminated sheet 3 ′. Is produced.
  • the uncured resin of the resin sheet 6 ′ is heated by applying pressure at the time of bonding and heating the resin sheet 6 ′ at a temperature at which the uncured resin is not thermally cured (below the resin polymerization start temperature).
  • the fluidized uncured resin is filled in the gaps of the second insulating layer 7.
  • the filler particles 9 included in the resin sheet 6 ′ is larger than the width of the gap of the second insulating layer 7, the filler particles 9 are in the gap of the second insulating layer 7.
  • the knitted material is formed near the interface with the second insulating layer 7 without being filled. Therefore, since the resin sheet 6 ′ is used as the first insulating layer 6 as will be described later, the first insulating layer 6 has the filler particles 9 in the second insulating layer 7 rather than the opposite side of the second insulating layer 7. It will contain a lot on the side.
  • the laminated sheet 3 ′ is laminated so that the resin sheet 6 ′ is in contact with the metal plate 2.
  • the heating is performed at a temperature of, for example, 170 ° C. to 220 ° C., and the resin sheet 6 ′ is thermoset by such heating.
  • the uncured resin on one main surface of the metal plate 2 becomes the layer region 6A of the first insulating layer 6, and the uncured resin filled in the gap between the second insulating layers 7 is the first insulating layer 6. It becomes the filling part 6B.
  • the conductive layer 4 is formed on the second insulating layer 7, and is composed of the first insulating layer 6, the second insulating layer 7, and the conductive layer 4.
  • a wiring layer 5 is formed.
  • the conductive layer 4 is formed in a predetermined pattern by, for example, a conventionally known semi-additive method or subtractive method.
  • the conductive layer 4 may be formed in a predetermined pattern by patterning the conductive support 13 by a conventionally known photolithography technique, etching technique, or the like.
  • the wiring layers 5 are sequentially stacked by sequentially repeating the steps (2) to (4). Further, if necessary, via conductors 12 for electrically connecting the conductive layers 4 separated from each other are formed in the wiring layer 5.
  • the via conductor 12 applies laser light to the first insulating layer 6 and the second insulating layer 7 at a timing between the steps (3) and (4), for example, by a YAG laser device or a carbon dioxide gas laser device. And forming a via hole penetrating the first insulating layer 6 and the second insulating layer 7 and forming the conductive layer 4 in the step (4), a conventionally known semi-additive method or sub-traffic method is used. It is formed by depositing a conductive material in the via hole by the active method or the like.
  • the wiring board 1 is manufactured through the above steps.
  • the mounting structure 14 includes a wiring substrate 1, an electronic component 16 mounted on one main surface (main surface opposite to the metal plate 2) of the wiring substrate 1 via a first solder ball 15, and the wiring substrate 1. And an underfill 17 disposed between the electronic component 16 and the electronic component 16.
  • the wiring substrate 1 has a solder resist layer 18 so that a part of the conductive layer 4 is exposed on the wiring layer 5 disposed on the outermost layer opposite to the metal plate 2. Is formed.
  • the first solder ball 15 or the second solder ball 19 for connecting to the mother board is disposed on the conductive layer 4 exposed from the solder resist layer 18.
  • the solder resist layer 18 causes the first and second solder balls 15 and 19 to spread on the conductive layer 4 when the electronic component is mounted on the wiring board 1A and when the wiring board 1A is mounted on the mother board. This prevents the solder from adhering to the conductive layer 4 other than the desired portion.
  • the electronic component 16 mounted on the wiring board 1 uses a semiconductor element such as an LSI or a memory chip, for example, and is mounted on the wiring board 1 by, for example, flip chip mounting via a plurality of first solder balls 15.
  • the underfill 17 is filled between the wiring substrate 1 and the first electronic component 16 and protects the connection surface between the wiring substrate 1 and the first electronic component 16.
  • an epoxy resin or polyimide is used. It is made of a resin material such as resin.
  • the mounting structure 14 of the second embodiment includes a wiring board 1 provided with a recess 20 opened on one main surface (main surface opposite to the metal plate 2), and an electronic component mounted by wire bonding in the recess 20 16.
  • the recess 20 penetrates each wiring layer 5 of the wiring board 1 in the thickness direction, and a part of the upper surface of the metal plate 2 is exposed as a bottom surface. Since the electronic component 16 is mounted on the bottom surface of the recess 20, the wiring layer 5 is not interposed between the electronic component 16 and the metal plate 2, so that the heat dissipation of the electronic component 16 by the metal plate 2 is improved. Can do.
  • the electronic component 16 is fixed in the recess 20 by adhering to the bottom surface of the recess 20 via the adhesive 21.
  • the adhesive 21 it is preferable to use a high heat transfer adhesive in which a metal powder such as silver or copper is filled in a resin in an amount of, for example, about 50 to 70% by volume.
  • the electronic component 16 is electrically connected to the conductive layer 4 formed on one main surface of the wiring board 1 via a bonding wire 22 made of a metal material such as gold or copper.
  • the conductive layer 4 is included in the wiring layer 5 located on the outermost layer opposite to the metal plate 2.
  • the other wiring layer 5 in this embodiment consists only of the insulating layer 3, the other wiring layer 5 may have the conductive layer 4.
  • a bonding wire 22 or a second solder ball 19 is connected to the conductive layer 4 formed on one main surface of the wiring board 1.
  • the inside of the recess 20 is filled with a sealing resin 23 such as an epoxy resin.
  • the sealing resin 23 partially protrudes from the recess 20 and covers the bonding wire 22 inside and outside the recess 20. As a result, oxidation of the bonding wire 22 can be suppressed.
  • the wiring substrate 1 of the second embodiment described above after forming a plurality of wiring layers 5 on one main surface of the metal plate 2 in the same manner as the steps (1) to (5) of the first embodiment, for example, laser processing Moreover, it can produce by forming the recessed part 20 which penetrated the some wiring layer 5 to the thickness direction and exposed a part of one main surface of the metal plate 2 using sandblasting.
  • the mounting structure 14 includes a component built-in substrate 25 having the wiring substrate 1 and a built-in component 24 built in the wiring substrate 1, and one main surface of the component built-in substrate 25 (the side opposite to the metal plate 2). And an electronic component 16 mounted on the main surface.
  • the first solder ball 15 or the second solder ball 19 is connected to the conductive layer 4 formed on one main surface of the component-embedded substrate 25 as in the first embodiment.
  • the wiring board 1 is composed of at least one wiring layer 5 and is composed of a first substrate 27 disposed on one main surface of the metal plate 2 and at least one wiring layer 5. And a second substrate 28 disposed on the first substrate 27. A through hole 26 is formed in the first substrate 27 along the thickness direction. One opening of the through hole 26 is covered with the metal plate 2, and the other opening is formed in the second substrate 28. Covered.
  • a built-in component 24 is accommodated in the through hole 26, and the built-in component 24 is arranged on one main surface of the metal plate 2. Therefore, since the heat generated by the built-in component 24 can be released to the outside from the metal plate 2, accumulation of heat in the component built-in substrate 25 can be suppressed, and malfunction of the built-in component 24 can be suppressed.
  • the built-in component 24 may be in contact with one main surface of the metal plate 2 or may be bonded to one main surface of the metal plate 2 via the adhesive 21 of the second embodiment.
  • the filling hole 29 for fixing the built-in component 24 is filled in the through hole 26.
  • a resin material constituting the filling resin 29 an epoxy resin, a bilmaleimide triazine resin or a cyanate resin can be used.
  • the filling resin 29 is formed such that a part of the first insulating layer 6 adjacent to the first substrate 27 in the second substrate 28 enters the through hole 26. As a result, it is possible to increase the adhesive strength between the first substrate 27 and the second substrate 28 by the anchor effect and reduce the peeling.
  • the end surface of the second insulating layer 7 exposed on the inner wall of the through hole 26 has a plurality of first convex portions 30 formed by projecting the first particles 10. It is desirable to have As a result, it is possible to increase the adhesive strength between the filling resin 29 and the inner wall of the through hole 26 by the anchor effect and reduce the peeling.
  • the end surface of the second insulating layer 7 exposed on the inner wall of the through hole 26 has a plurality of second convex portions 31 formed by projecting the second particles 11. It is desirable to have As a result, it is possible to increase the adhesive strength between the filling resin 29 and the inner wall of the through hole 26 by the anchor effect and reduce the peeling. Further, if the inner wall of the through-hole 26 has a recess 33 that is formed mainly by the second particles 11 and has the same size as that of the second protrusion 31, a better anchor effect can be obtained. As a result, the adhesive strength between the filling resin 29 and the inner wall of the through-hole 26 can be increased, and peeling can be reduced.
  • the built-in component 24 for example, a semiconductor element such as an LSI or a power device is used.
  • the built-in component 24 has an external electrode 32 on one main surface (the main surface opposite to the metal plate 2).
  • the external electrode 32 is connected to the via conductor 12 provided on the second substrate 28, and is electrically connected to the first solder ball 15 or the second solder ball 19 via the via conductor 12 and the conductive layer 4. Connected to.
  • the component built-in substrate 25 of the third embodiment described above can be manufactured as follows. First, after forming the first substrate 27 on one main surface of the metal plate 2 in the same manner as the steps (1) to (5) of the first embodiment, the first substrate 27 is formed by using, for example, laser processing or sand blast processing. A through hole 26 that penetrates the substrate 27 in the thickness direction and exposes a part of one main surface of the metal plate 2 is formed. Next, after the built-in component 24 is disposed in the through hole 26, the second substrate 28 is formed on the first substrate 27 by repeating the steps (2) to (4). At this time, for example, a part of the resin sheet 6 ′ laminated on the first substrate 27 may enter the through hole 26 so that the filling resin 29 is formed.
  • the component-embedded substrate 25 can be manufactured.
  • the 1st convex part 30, the 2nd convex part 31, and the hollow part 33 which were mentioned above can be formed by forming the through-hole 26 using laser processing or sandblasting.
  • the configuration in which the wiring layer 5 is provided on only one main surface of the metal plate 2 has been described as an example.
  • the wiring layer 5 is provided on both main surfaces of the metal layer 2 to provide the wiring substrate 1.
  • a metal core substrate may be used.
  • the wiring board 1 may be used for a three-dimensional mounting structure such as a PoP structure.
  • the mounting structure in which the electronic component 16 that is a semiconductor element such as an LSI or a memory chip is mounted on the wiring board 1 is described as an example.
  • a light emitting element such as an LED is used as the electronic component 16.
  • the mounting structure may be used as a light emitting device.
  • the reflectance of visible light can be increased and the light emission efficiency of the light emitting device can be increased.
  • the conductive support 13 is used for the laminated sheet 3 ′, but a support such as a PET film may be used instead of the conductive support 13.

Abstract

 【課題】 電子部品との接続信頼性を向上させる要求に応える配線基板、この配線基板に内蔵部品を内蔵した部品内蔵基板、配線基板または部品内蔵基板に電子部品を実装した実装構造体を提供する。 【解決手段】 金属板2と、複数の絶縁層3および複数の絶縁層3上に配された導電層4を有し、金属板2の少なくとも一主面上に配された配線層5とを備える。配線層5の複数の絶縁層3は、金属板2の一主面に接して設けられた、金属板2よりも平面方向の熱膨張率が大きい第1の絶縁層6と、第1の絶縁層6に接するように第1の絶縁層6上に積層された、金属板2よりも平面方向の熱膨張率が小さい第2の絶縁層7とを具備している。第1の絶縁層6は、樹脂8を含んでいる。第2の絶縁層7は、無機絶縁材料から成る互いに接続した複数の第1粒子10を含んでいるとともに、複数の第1粒子10同士の間隙に第1の絶縁層6の一部が配されている。

Description

配線基板、部品内蔵基板および実装構造体
 本発明は、電子機器(例えば、各種オーディオビジュアル機器、家電機器、通信機器、コンピュータ機器およびその周辺機器)等に使用される配線基板、この配線基板に内蔵部品を内蔵した部品内蔵基板、配線基板または部品内蔵基板に電子部品を実装した実装構造体に関するものである。
 近年、電子機器に使用される電子部品の高機能化に伴い電子部品の発熱量が増大してきている。そこで、電子部品で発生した熱を効率的に放出させるため、配線基板の芯材に金属板を使用することがある。
 特開2002-353584号公報には、芯材となる金属板と、この金属板の表裏両面に被覆された樹脂および導電層から成る配線層とを備えた配線基板が記載されている。
 ところで、一般的に金属と樹脂とは互いの熱膨張率が異なり、配線基板に熱が印加された場合に、金属板と絶縁物との平面方向の熱膨張差が大きくなるため、金属板と配線層との境界面に応力が加わり、この応力によって金属板から配線層が剥離するおそれがある。
 その結果、配線基板の導電層に断線が生じ、ひいては配線基板の電気的信頼性が低下しやすい。したがって、配線基板の電気的信頼性を向上させることが要求されている。
 本発明は、配線基板の電気的信頼性を向上させる要求に応える配線基板、この配線基板に内蔵部品を内蔵した部品内蔵基板、配線基板または部品内蔵基板に電子部品を実装した実装構造体を提供することを目的とするものである。
 本発明の一形態に係る配線基板は、金属板と、複数の絶縁層および該複数の絶縁層上に配された導電層を有し、前記金属板の少なくとも一主面上に配された配線層とを備える。該配線層の前記複数の絶縁層は、前記金属板の前記一主面に接して設けられた、前記金属板よりも平面方向の熱膨張率が大きい第1の絶縁層と、該第1の絶縁層に接するように該第1の絶縁層上に積層された、前記金属板よりも平面方向の熱膨張率が小さい第2の絶縁層とを具備している。前記第1の絶縁層は、樹脂を含んでいる。前記第2の絶縁層は、無機絶縁材料から成る互いに接続した複数の第1粒子を含んでいるとともに、該複数の第1粒子同士の間隙に前記第1の絶縁層の一部が配されている。
 本発明の一形態に係る配線基板によれば、配線基板の電気的信頼性を高めることができる。
本発明の第1実施形態に係る配線基板の断面図である。 図1のR1部分の拡大断面図である。 図2のR2部分の拡大断面図である。 図1に示した配線基板の製造工程を説明する断面図である。 本発明の第1実施形態に係る実装構造体の断面図である。 本発明の第2実施形態に係る実装構造体の断面図である。 本発明の第3実施形態に係る実装構造体の断面図である。 図7のR3部分の拡大断面図である。 図8のR4部分の拡大断面図である。
 (第1実施形態)
  <配線基板>
  以下、本発明の第1実施形態に係る配線基板について、図1~図3を用いて説明する。
 図1に示した配線基板1は、金属板2と、金属板2の一主面にのみ設けられ、複数の絶縁層3および導電層4を有する複数の配線層5とを有している。
 金属板2は、例えば銅、アルミニウムまたはこれらの合金等の高伝熱性の金属によって形成されており、配線基板1上に設けられる電子部品が発する熱を放出するための放熱部材として機能するとともに、配線層5の支持部材として機能する。金属板2は、端面が露出しているため、この端面から良好に熱が放出される。
 また、本実施形態における配線基板1では、金属板2の一主面にのみ配線層5が設けられ、金属板2の他主面が雰囲気中に露出している。それゆえ、この他主面と外部との間の伝熱を遮るものがなくなり、他主面から外部に良好に放熱され、放熱効率を向上させるという顕著な効果を奏する。
 この金属板2は、熱伝導率が例えば50W/m・K以上430W/m・K以下に設定されており、各方向の熱膨張率が例えば14ppm/℃以上25ppm/℃以下に設定されている。
 なお、熱伝導率は、JISC2141-1992に準じた測定方法により、例えばレーザフラッシュ法で測定される。熱膨張率は、市販のTMA(Thermo-Mechanical Analysis)装置を用いてJISK7197-1991に準じた測定方法により測定される。
 配線層5は、上述した金属板2の一主面に複数(本実施形態では3層)積層されており、各々が複数の絶縁層3および複数の絶縁層3上に配された導電層4を有している。具体的には、配線層5は、金属板2側から、第1の絶縁層6、第2の絶縁層7および導電層4の順に積層された構成を有している。なお、配線層5の積層数は、1層以上であれば何層でも構わない。
 第1の絶縁層6は、図2および図3に示すように、層領域6Aと、層領域6Aの主面に接続され、後述する第2の絶縁層7内の間隙中に充填された充填部6Bとを有している。層領域6Aは、金属板2と導電層4との絶縁および金属板2と第2の絶縁層7との接着を図り、充填部6Bは、第1の絶縁層6と第2の絶縁層7との密着性を高めている。
 この第1の絶縁層6は、樹脂8を主成分として含んでいる。樹脂8を構成する樹脂材料としては、例えばエポキシ樹脂、ポリイミド樹脂、アクリル樹脂、シアネート樹脂、フッ素樹脂、シリコーン樹脂、ポリフェニレンエーテル樹脂またはビスマレイミドトリアジン樹脂等が挙げられる。なお、第1の絶縁層6の各方向の熱膨張率は、例えば20ppm/℃以上50ppm/℃以下に、ヤング率は0.5GPa以上5GPa以下にそれぞれ設定されている。なお、ヤング率は、例えばMTSシステムズ社製Nano Indentor XP/DCMを用いて測定される。
 また、第1の絶縁層6は、樹脂8に被覆されつつ樹脂8中に分散した、無機絶縁材料で形成されたフィラー粒子9をさらに含んでいる。このフィラー粒子9を構成する無機絶縁材料としては、例えば、酸化ケイ素、酸化アルミニウム、酸化マグネシウムまたは酸化カルシウム等が挙げられ、中でも低熱膨張率の観点から酸化ケイ素を用いることが望ましい。なお、フィラー粒子9の粒径は、例えば0.5μm以上5μm以下となっている。
 また、金属板2に隣接した第1の絶縁層6において、フィラー粒子9は、金属板2側の領域よりも、第2の絶縁層7側の領域に多く含まれる。その結果、第1の絶縁層6における第2の絶縁層7側の領域の熱膨張率を第2の絶縁層7の熱膨張率に近づけることによって、第1の絶縁層6および第2の絶縁層7の熱膨張率の差に起因した熱応力を低減し、第1の絶縁層6と第2の絶縁層7との剥離を低減できる。また、第1の絶縁層6における金属板2側の領域の熱膨張率を金属板2の熱膨張率に近づけることによって、第1の絶縁層6および金属板2の熱膨張率の差に起因した熱応力を低減し、第1の絶縁層6と金属板2との剥離を低減できる。
 この第1の絶縁層6を厚みが均等になるように二分して、第2の絶縁層7に近い方を第1領域とし、金属板2に近い方を第2領域とした場合に、第1の絶縁層6に含まれるフィラー粒子9の例えば55%以上70%以上は第1領域に位置しており、第1の絶縁層6に含まれるフィラー粒子9の例えば30%以上45%以下は第2領域に位置している。これは、第1の絶縁層6の厚み方向に沿った断面において確認することができる。
 第2の絶縁層7は、第1の絶縁層6の樹脂材料よりも熱膨張率の小さい無機絶縁材料で形成された多数の粒子から成る。かかる粒子は第1粒子10と、第1粒子10よりも粒径が大きい第2粒子11とを有しており、第1粒子10の粒径は例えば3nm以上110nm以下、第2粒子11の粒径は例えば0.5μm以上5μm以下となっている。
 このような第1粒子10および第2粒子11は、各第2粒子11間に粒径の小さな多数の第1粒子10が充填された形で配置されている。そして、図2および図3に示すように、充填された第1粒子10同士が互いに結合するとともに、第2粒子11とその周囲に配された多数の第1粒子10とが互いに結合することにより、第2粒子11同士が多数の第1粒子10を介して接着されている。
 また、第1粒子10同士あるいは第1粒子10と第2粒子11との結合は、ある程度の粒形を保持したまま互いの外周の一部で結合しており、結合した部分がネック構造をなしている。これは、一般的なセラミックスの焼結のように、セラミック粒子が粒子間の間隙を消滅させるように粒成長し、これら粒成長した粒子同士がその表面の大部分で結合するのとは、結合状態が異なる。本実施形態では、第2の絶縁層7は、同絶縁層7中における多数の粒子間の間隙は、多数の粒子の結合により消滅せず、ある程度の粒形を保持したまま結合した多数の粒子間に残存する。この間隙は、三次元的に見れば互いに連結し、例えば、網目状をなしている。
 そして、第2の絶縁層7内における粒子間の間隙には、上述した第1の絶縁層6の充填部6Bが介在している。かかる充填部6Bは、第1粒子10あるいは第2粒子11と接着しており、これによって、第1の絶縁層6は、単に第2の絶縁層7の主面に対して接着するのみならず、第2の絶縁層7の間隙の内面にも接着することとなり、第1の絶縁層6と第2の絶縁層7との接着面積が大きくなり、第1の絶縁層6と第2の絶縁層7とが強固に接着される。その結果、配線基板1に熱が印加された場合に、金属板2よりも熱膨張係数の大きい第1の絶縁層6が熱膨張しようとしても、その熱膨張が熱膨張係数の小さい第2の絶縁層7によって良好に抑制され、熱膨張係数が第1の絶縁層6よりも小さくなる。それゆえ、配線層5と金属板2との熱膨張の差が小さくなり、両者の界面における熱応力が緩和され、金属板2と複数の配線層5との剥離を良好に抑制できる。
 なお、第2の絶縁層7は、35体積%以下の間隙を有しており、その間隙中に第1の絶縁層6の樹脂8の一部が充填されている。これによって、第2の絶縁層7において、複数の第1粒子10同士の間隙に第1絶縁層6の一部が配されることとなる。また、第2の絶縁層7の65体積%以上を第1粒子10および第2粒子11が占めており、第1粒子10および第2粒子11のうち、第1粒子10は20体積%以上40体積%以下含まれており、第2粒子11は60体積%以上80体積%以下含まれている。第1粒子10および第2粒子11を構成する無機絶縁材料としては、例えば、酸化ケイ素、酸化アルミニウム、酸化マグネシウムまたは酸化カルシウム等が挙げられ、中でも低熱膨張率の観点から酸化ケイ素を用いることが望ましい。これらの材料によって形成された第2の絶縁層7の各方向の熱膨張率は、例えば0.6ppm/℃以上3ppm/℃以下に、ヤング率は100GPa以上150GPa以下にそれぞれ設定されている。
 また、第2の絶縁層7は、第1粒子10よりも粒径の大きな第2粒子11を含んで構成されている。したがって、第1粒子10同士の結合が破壊されることで生じた亀裂が第2粒子11にまで達したとしても、この亀裂が粒径の大きい第2粒子11の表面に沿って迂回するように伸長することになるため、亀裂の伸長に大きなエネルギーが必要となる。その結果、亀裂の伸長を低減でき、第2の絶縁層7が破壊されることを良好に防止できる。
 第1粒子10および第2粒子11は、互いに同じ材料で形成しても、異なる材料で形成しても構わないが、同じ材料で形成した方が、粒子同士の結合が強固になり、第2の絶縁層7に生じるクラックを抑制するため好ましい。
 導電層4は、各第2の絶縁層7上に部分的に配され、例えば銅等の導電材料によって形成される。また、各配線層5の導電層4同士は、厚み方向に互いに間をあけて配され、ビア導体12によって上下層の互いの導電層4が電気的に接続されている。この導電層4およびビア導体12は、例えば鉛、錫、銀、金、銅、亜鉛、ビスマス、インジウムまたはアルミニウム等の導電材料によって構成されている。なお、金属板12に隣接した配線層5にはビア導体12が形成されておらず、その結果、導電層4と金属板2とが電気的に絶縁されている。
 <配線基板の製造方法>
  次に、上述した配線基板1の製造方法について、図4を用いて説明する。
 (1)まず、図4(a)に示すように、金属板2を準備する。
 金属板2は、例えば銅またはアルミニウム等の高伝熱性材料から成る板体を適宜加工することによって作製される。
 なお、金属板2と複数の積層シート3’との接着強度を向上させるために、金属板2の表面を粗化してもよい。金属板2表面の粗化は、例えば蟻酸を主成分とするエッチング液等で金属板2の表面に微細な凹凸を形成することによって行なう。
 (2)次に、図4(b)に示すように、第2の絶縁層7と、第1の絶縁層6に対応する未硬化の樹脂シート6’と、それらを支持する導電性支持体13とから成る積層シート3’を準備する。
 積層シート3’は、次の方法によって作製される。まず、銅箔等の導電性支持体13上に、多数の第1粒子10および第2粒子11を含む無機絶縁ゾルを塗布し、例えば150℃~230℃で2時間加熱することにより、無機絶縁ゾルを乾燥させて支持体17上に第2の絶縁層7を形成する。この無機絶縁ゾルは、粒径が微小な範囲、例えば110nm以下に設定された多数の第1粒子10を含んでいるため、150℃~230℃程度の熱で第1粒子10の表面の原子が活性化し、第1粒子10と第2粒子11とが、および第1粒子10同士が結合し、これによって、粒子同士が強固に結合した第2の絶縁層7が形成される。なお、第2の絶縁層7の内部には粒子間に間隙が形成されている。
 一方、樹脂シート6’を別途準備するため、未硬化樹脂を溶剤に溶かしたワニスをPETフィルム上に塗布し、これを乾燥させることによってPETフィルム状に樹脂シート6’を形成する。なお、未硬化とは、ISO472:1999に準ずるA-ステージまたはB-ステージの状態である。
 そして、例えば真空ラミネーター、ロールラミネーターあるいは真空プレスによって樹脂シート6’を第2の絶縁層7と接するように貼り合わせ、しかる後、PETフィルムを樹脂シート6’から剥離することで、積層シート3’が作製される。この貼り合わせの工程では、貼り合わせ時に加圧するともに、未硬化樹脂が熱硬化しない温度(樹脂の重合開始温度未満)で樹脂シート6’を加熱することにより、樹脂シート6’の未硬化樹脂を流動化させ、この流動化した未硬化樹脂を第2の絶縁層7の間隙中に充填させる。
 この充填の際に、樹脂シート6’に含まれるフィラー粒子9の幅が第2の絶縁層7の間隙の幅よりも大きいことから、このフィラー粒子9は第2の絶縁層7の間隙中に充填されずに第2の絶縁層7との界面付近に編材することとなる。それゆえ、後述するように樹脂シート6’を第1の絶縁層6とするため、第1の絶縁層6はフィラー粒子9を第2の絶縁層7の反対側よりも第2の絶縁層7側に多く含むこととなる。
 (3)次に、図4(c)に示すように、積層シート3’を金属板2の一主面に積層した状態で、この積層体の両主面を加圧しながら加熱する。
 積層シート3’は、樹脂シート6’が金属板2に接するように積層される。
 加熱は、例えば170℃~220℃の温度で行なわれ、かかる加熱によって樹脂シート6’を熱硬化させる。金属板2の一主面上の未硬化樹脂は、第1の絶縁層6の層領域6Aとなり、第2の絶縁層7の間隙に充填された未硬化樹脂は、第1の絶縁層6の充填部6Bとなる。
 (4)次に、図4(d)に示すように、第2の絶縁層7上に導電層4を形成し、第1の絶縁層6、第2の絶縁層7および導電層4から成る配線層5を形成する。
 導電層4は、第2の絶縁層7から導電性支持体13を除去した後、例えば従来周知のセミアディティブ法あるいはサブトラクティブ法等により、所定のパターンに形成される。また、導電層4は、導電性支持体13を従来周知のフォトリソグラフィ技術およびエッチング技術等によってパターニングすることにより、所定のパターンに形成してもよい。
 (5)その後は、図4(e)、(f)に示すように、(2)~(4)の工程を順次繰り返すことにより、配線層5が順次積層される。また、必要に応じて、互いに離れた導電層4同士を電気的に接続するためのビア導体12を配線層5に形成する。
 ビア導体12は、上記(3)の工程および(4)の工程の間のタイミングで、例えばYAGレーザー装置または炭酸ガスレーザー装置により、第1の絶縁層6および第2の絶縁層7にレーザー光を照射し、第1の絶縁層6および第2の絶縁層7を貫通するビアホールを形成し、上記(4)の工程で、導電層4を形成する際に、従来周知のセミアディティブ法あるいはサブトラクティブ法等により、ビアホール内に導電材料を被着させることで形成される。
 以上の工程を経て、配線基板1が作製される。
 <実装構造体>
  次に、図5に示した、配線基板に電子部品が実装された実装構造体について説明する。
 実装構造体14は、配線基板1と、配線基板1の一主面(金属板2と反対側の主面)に第1のハンダボール15を介して実装された電子部品16と、配線基板1と電子部品16との間に配されたアンダーフィル17とを備えたものである。
 本実施形態の実装構造体14において、配線基板1は、金属板2と反対側の最外層に配された配線層5上に、導電層4の一部を露出するように、ソルダーレジスト層18が形成されている。ソルダーレジスト層18から露出した導電層4上に、上述した第1のハンダボール15またはマザーボードと接続するための第2のハンダボール19が配されている。ソルダーレジスト層18は、電子部品を配線基板1Aに実装する際、および配線基板1Aをマザーボートへ実装する際に、第1および第2のハンダボール15、19が導電層4上で濡れ広がることを抑制し、所望の箇所以外の導電層4にハンダが付着することを良好に防止するためのものである。
 配線基板1に実装された電子部品16は、例えばLSIまたはメモリチップ等の半導体素子が用いられ、例えば複数の第1のハンダボール15を介してフリップチップ実装等によって配線基板1に実装される。
 アンダーフィル17は、配線基板1と第1の電子部品16との間に充填され、配線基板1と第1の電子部品16との接続面を保護するためのものであり、例えばエポキシ樹脂あるいはポリイミド樹脂等の樹脂材料で形成される。
 (第2実施形態)
  <実装構造体>
  以下、本発明の第2実施形態に係る実装構造体について、図6を用いて説明する。なお、上述した第1実施形態と同様の構成に関しては、記載を省略する。
 第2実施形態の実装構造体14は、一主面(金属板2と反対側の主面)に開口した凹部20が設けられた配線基板1と、凹部20内にワイヤボンディング実装された電子部品16とを備えたものである。
 凹部20は、配線基板1の各配線層5を厚み方向に貫通しており、金属板2の上面の一部を底面として露出している。電子部品16は、この凹部20の底面上に搭載されるため、電子部品16と金属板2との間に配線層5が介在しないことから、金属板2による電子部品16の放熱性を高めることができる。
 電子部品16は、接着剤21を介して凹部20の底面に接着することによって、凹部20内で固定されている。この接着剤21としては、樹脂に銀や銅等の金属粉末を例えば50体積%~70体積%程度、充填した高伝熱性の接着剤を用いることが好ましい。
 一方、電子部品16は、例えば金や銅等の金属材料からなるボンディングワイヤ22を介して、配線基板1の一主面に形成された導電層4と電気的に接続されている。この導電層4は、金属板2と反対側の最外層に位置する配線層5に含まれている。なお、本実施形態における他の配線層5は、絶縁層3のみからなるが、他の配線層5は導電層4を有していてもよい。
 配線基板1の一主面に形成された導電層4には、ボンディングワイヤ22または第2のハンダボール19が接続される。
 凹部20内には、エポキシ樹脂等の封止樹脂23が充填されている。この封止樹脂23は、凹部20から一部がはみ出しており、凹部20内および凹部20外においてボンディングワイヤ22を被覆している。その結果、ボンディングワイヤ22の酸化を抑制できる。
 上述した第2実施形態の配線基板1は、第1実施形態の(1)~(5)の工程と同様に金属板2の一主面に複数の配線層5を形成した後、例えばレーザー加工またサンドブラスト加工を用いて、複数の配線層5を厚み方向に貫通して金属板2の一主面の一部を露出した凹部20を形成することによって、作製することができる。
 (第3実施形態)
  <実装構造体>
  以下、本発明の第3実施形態に係る実装構造体について、図7~図9を用いて説明する。なお、上述した第1および第2実施形態と同様の構成に関しては、記載を省略する。
 第3実施形態の実装構造体14は、配線基板1と配線基板1に内蔵された内蔵部品24とを有する部品内蔵基板25と、この部品内蔵基板25の一主面(金属板2と反対側の主面)に実装された電子部品16とを備えたものである。この配線基板1は、第1実施形態と同様に、部品内蔵基板25の一主面に形成された導電層4上に第1のハンダボール15または第2のハンダボール19が接続される。
 配線基板1は、少なくとも1層の配線層5によって構成されているとともに金属板2の一主面上に配された第1の基板27と、少なくとも1層の配線層5によって構成されているとともに第1の基板27上に配された第2の基板28とを含んでいる。第1の基板27には、厚み方向に沿った貫通孔26が形成されており、この貫通孔26の一方の開口は金属板2に覆われており、他方の開口は第2の基板28に覆われている。
 貫通孔26内には内蔵部品24が収容されており、内蔵部品24は金属板2の一主面上に配されている。それゆえ、内蔵部品24の発する熱を金属板2から外部に良好に放出することができるため、部品内蔵基板25内における熱の蓄積を抑制し、内蔵部品24の誤作動を抑制できる。なお、内蔵部品24は、金属板2の一主面に接していてもよいし、第2実施形態の接着剤21を介して金属板2の一主面に接着していてもよい。
 貫通孔26内には、内蔵部品24を固定する充填樹脂29が充填されている。この充填樹脂29を構成する樹脂材料としては、エポキシ樹脂、ビルマレイミドトリアジン樹脂またはシアネート樹脂を用いることができる。また、充填樹脂29は、第2の基板28において第1の基板27に隣接した第1の絶縁層6の一部が貫通孔26内に入り込んでなることが好ましい。その結果、アンカー効果によって第1の基板27と第2の基板28との接着強度を高めて剥離を低減できる。
 また、図9に示すように、第1の基板27において、貫通孔26の内壁に露出した第2の絶縁層7の端面は、第1粒子10が突出してなる複数の第1の凸部30を有することが望ましい。その結果、アンカー効果によって充填樹脂29と貫通孔26の内壁との接着強度を高めて剥離を低減できる。
 また、図9に示すように、第1の基板27において、貫通孔26の内壁に露出した第2の絶縁層7の端面は、第2粒子11が突出してなる複数の第2の凸部31を有することが望ましい。その結果、アンカー効果によって充填樹脂29と貫通孔26の内壁との接着強度を高めて剥離を低減できる。また、貫通孔26の内壁に主に第2粒子11によって形成された、第2の凸部31と同程度の大きさの窪み部33を有していると、さらに良好なアンカー効果が得られることによって、充填樹脂29と貫通孔26の内壁との接着強度を高めて剥離を低減できる。
 内蔵部品24は、例えばLSIまたはパワーデバイス等の半導体素子が用いられる。この内蔵部品24は、一主面(金属板2と反対側の主面)に外部電極32を有している。この外部電極32は、第2の基板28に設けられたビア導体12と接続しており、ビア導体12および導電層4を介して第1のハンダボール15または第2のハンダボール19に電気的に接続される。
 上述した第3実施形態の部品内蔵基板25は、以下のように作製することができる。まず、第1実施形態の(1)~(5)の工程と同様に金属板2の一主面に第1の基板27を形成した後、例えばレーザー加工またサンドブラスト加工を用いて、第1の基板27を厚み方向に貫通して金属板2の一主面の一部を露出した貫通孔26を形成する。次に、貫通孔26内に内蔵部品24を配置した後、(2)~(4)の工程を繰り返すことによって、第1の基板27上に第2の基板28を形成する。この際、例えば、第1の基板27に積層される樹脂シート6’の一部が貫通孔26内に入り込むことで、充填樹脂29が形成されるようにするとよい。
 以上のようにして、部品内蔵基板25を作製することができる。また、レーザー加工またサンドブラスト加工を用いて貫通孔26を形成することによって、上述した第1の凸部30および第2の凸部31ならびに窪み部33を形成することができる。
 なお、本発明は上述した実施形態に限られるものではなく、本発明の趣旨を逸脱しない範囲において種々の変更・改良が可能である。
 例えば、上述した実施形態では、金属板2の一主面のみに配線層5を設けた構成を例に説明したが、金属層2の両主面に配線層5を設けて、配線基板1をメタルコア基板としてもよい。また、配線基板1をPoP構造などの三次元実装構造に用いてもよい。
 また、上述した実施形態では、例えばLSIまたはメモリチップ等の半導体素子である電子部品16を配線基板1に実装した実装構造体を例に説明したが、電子部品16としてLED等の発光素子を用いて、実装構造体を発光装置として用いてもよい。この場合は、配線基板1の最上面を第2の絶縁層7で構成することによって、可視光の反射率を高め、発光装置の発光効率を高めることができる。
 また、上述した実施形態では、積層シート3’に導電性支持体13を用いたが、導電性支持体13の代わりにPETフィルム等の支持体を用いても構わない。
 1    配線基板
 2    金属板
 3    絶縁層
 3’   積層シート
 4    導電層
 5    配線層
 6    第1の絶縁層
 6’   樹脂シート
 6A   層領域
 6B   充填部
 7    第2の絶縁層
 8    樹脂
 9    フィラー粒子
 10   第1粒子
 11   第2粒子
 12   ビア導体
 13   導電性支持体
 14   実装構造体
 15   第1のハンダボール
 16   電子部品
 17   アンダーフィル
 18   ソルダーレジスト層
 19   第2のハンダボール
 20   凹部
 21   接着剤
 22   ボンディングワイヤ
 23   封止樹脂
 24   内蔵部品
 25   部品内蔵基板
 26   貫通孔
 27   第1の基板
 28   第2の基板
 29   充填樹脂
 30   第1の凸部
 31   第2の凸部
 32   外部電極
 33   窪み部

Claims (8)

  1.  金属板と、複数の絶縁層および該複数の絶縁層上に配された導電層を有し、前記金属板の少なくとも一主面上に配された配線層とを備え、
    該配線層の前記複数の絶縁層は、前記金属板の前記一主面に接して設けられた、前記金属板よりも平面方向の熱膨張率が大きい第1の絶縁層と、該第1の絶縁層に接するように該第1の絶縁層上に積層された、前記金属板よりも平面方向の熱膨張率が小さい第2の絶縁層とを具備しており、
    前記第1の絶縁層は、樹脂を含んでおり、
    前記第2の絶縁層は、無機絶縁材料から成る互いに接続した複数の第1粒子を含んでいるとともに、該複数の第1粒子同士の間隙に前記第1の絶縁層の一部が配されていることを特徴とする配線基板。
  2.  請求項1に記載の配線基板において、
    前記配線層は、前記金属板の前記一主面上のみに配されていることを特徴とする配線基板。
  3.  請求項1に記載の配線基板において、
    前記第2の絶縁層は、前記第1粒子を介して互いに接続した、該第1粒子よりも粒径の大きい複数の無機絶縁材料より成る第2粒子をさらに含むことを特徴とする配線基板。
  4.  請求項1に記載の配線基板において、
    前記第2の絶縁層の厚みは、前記第1の絶縁層の厚みよりも小さいことを特徴とする配線基板。
  5.  請求項1に記載の配線基板と、
    該配線基板の前記配線層上に実装された電子部品とを備えることを特徴とする実装構造体。
  6.  請求項1に記載の配線基板と、
    該配線基板に内蔵された内蔵部品とを備えることを特徴とする部品内蔵基板。
  7.  請求項6に記載の部品内蔵基板において、
    前記第1の絶縁層および前記第2の絶縁層には、厚み方向に貫通した貫通孔が形成されており、
    前記内蔵部品は、前記貫通孔に収容されて前記金属板の主面上に配されていることを特徴とする部品内蔵基板。
  8.  請求項6に記載の部品内蔵基板と、該部品内蔵基板の前記金属板が配された主面とは反対側の主面上に実装された電子部品とを備えることを特徴とする実装構造体。
PCT/JP2012/075268 2011-09-30 2012-09-29 配線基板、部品内蔵基板および実装構造体 WO2013047848A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP12836336.3A EP2763513B1 (en) 2011-09-30 2012-09-29 Wiring substrate, component embedded substrate, and package structure
CN201280047318.4A CN103843467B (zh) 2011-09-30 2012-09-29 布线基板、部件内置基板以及安装结构体
US14/348,428 US9807874B2 (en) 2011-09-30 2012-09-29 Wiring substrate, component embedded substrate, and package structure

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2011-216758 2011-09-30
JP2011216758A JP5623364B2 (ja) 2011-09-30 2011-09-30 配線基板、実装構造体および電子装置
JP2012076761A JP5897956B2 (ja) 2012-03-29 2012-03-29 部品内蔵基板および実装構造体
JP2012-076761 2012-03-29
JP2012110858A JP5781006B2 (ja) 2012-05-14 2012-05-14 発光素子用配線基板および発光装置
JP2012-110858 2012-05-14

Publications (1)

Publication Number Publication Date
WO2013047848A1 true WO2013047848A1 (ja) 2013-04-04

Family

ID=47995872

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/075268 WO2013047848A1 (ja) 2011-09-30 2012-09-29 配線基板、部品内蔵基板および実装構造体

Country Status (4)

Country Link
US (1) US9807874B2 (ja)
EP (1) EP2763513B1 (ja)
CN (1) CN103843467B (ja)
WO (1) WO2013047848A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2015064642A1 (ja) * 2013-10-30 2017-03-09 京セラ株式会社 配線基板およびこれを用いた実装構造体
JPWO2015064668A1 (ja) * 2013-10-29 2017-03-09 京セラ株式会社 配線基板、これを用いた実装構造体および積層シート

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014065035A1 (ja) * 2012-10-22 2014-05-01 株式会社村田製作所 電子部品内蔵モジュール
JP6280710B2 (ja) * 2013-09-02 2018-02-14 新光電気工業株式会社 配線基板、発光装置及び配線基板の製造方法
DE102014202348A1 (de) * 2014-02-10 2015-08-13 Robert Bosch Gmbh Vorrichtung und Verfahren zur Erhöhung der Sicherheit beim Gebrauch von Batteriesystemen
CN206908962U (zh) 2014-09-04 2018-01-19 株式会社村田制作所 部件内置基板
JP2017010984A (ja) * 2015-06-17 2017-01-12 日本電産サンキョー株式会社 回路基板
KR102466362B1 (ko) * 2016-02-19 2022-11-15 삼성전자주식회사 지지 기판 및 이를 사용한 반도체 패키지의 제조방법
JP6501075B2 (ja) * 2016-02-24 2019-04-17 パナソニックIpマネジメント株式会社 樹脂構造体とその構造体を用いた電子部品及び電子機器
JP2018022823A (ja) * 2016-08-05 2018-02-08 イビデン株式会社 プリント配線板
JP2020017628A (ja) * 2018-07-25 2020-01-30 株式会社豊田自動織機 基板接続構造
CN109637981B (zh) * 2018-11-20 2021-10-12 奥特斯科技(重庆)有限公司 制造部件承载件的方法、部件承载件以及半制成产品

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0787223B2 (ja) * 1987-07-20 1995-09-20 富士通株式会社 プリント基板及びその製造方法
JP2002353584A (ja) 2001-05-24 2002-12-06 Hitachi Ltd 両面実装電子装置、その製造方法、及び電子機器
JP2005019750A (ja) * 2003-06-26 2005-01-20 Kyocera Corp セラミック回路基板及びその製造方法並びに電気回路モジュール
JP2006270065A (ja) * 2005-02-28 2006-10-05 Sanyo Electric Co Ltd 回路装置
JP2011003841A (ja) * 2009-06-22 2011-01-06 Kyocera Corp 配線基板の製造方法及び配線基板
JP2011159649A (ja) * 2010-01-29 2011-08-18 Kyocera Corp 配線基板

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3132739B2 (ja) 1993-06-24 2001-02-05 日本電信電話株式会社 Fax情報送信法及びそれに用いるfax情報送信装置
JP2756075B2 (ja) * 1993-08-06 1998-05-25 三菱電機株式会社 金属ベース基板およびそれを用いた電子機器
TW511405B (en) * 2000-12-27 2002-11-21 Matsushita Electric Ind Co Ltd Device built-in module and manufacturing method thereof
JP3983146B2 (ja) * 2002-09-17 2007-09-26 Necエレクトロニクス株式会社 多層配線基板の製造方法
US7473853B2 (en) 2005-02-28 2009-01-06 Sanyo Electric Co., Ltd. Circuit device
JP2007180105A (ja) * 2005-12-27 2007-07-12 Sanyo Electric Co Ltd 回路基板、回路基板を用いた回路装置、及び回路基板の製造方法
EP2026642B1 (en) * 2006-06-02 2017-12-27 Murata Manufacturing Co. Ltd. Multilayer ceramic substrate, method for producing the same and electronic component
TWI475932B (zh) * 2008-09-29 2015-03-01 Ngk Spark Plug Co 帶有補強材之配線基板
JPWO2010041630A1 (ja) * 2008-10-10 2012-03-08 日本電気株式会社 半導体装置及びその製造方法
JP2010186789A (ja) * 2009-02-10 2010-08-26 Hitachi Ltd 絶縁回路基板、インバータ装置、及びパワー半導体装置
JP2011187473A (ja) * 2010-03-04 2011-09-22 Nec Corp 半導体素子内蔵配線基板
US20130088841A1 (en) 2010-04-06 2013-04-11 Nec Corporation Substrate with built-in functional element
JP5578962B2 (ja) * 2010-06-24 2014-08-27 新光電気工業株式会社 配線基板
JP5758605B2 (ja) * 2010-09-30 2015-08-05 株式会社テラプローブ 半導体装置及びその製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0787223B2 (ja) * 1987-07-20 1995-09-20 富士通株式会社 プリント基板及びその製造方法
JP2002353584A (ja) 2001-05-24 2002-12-06 Hitachi Ltd 両面実装電子装置、その製造方法、及び電子機器
JP2005019750A (ja) * 2003-06-26 2005-01-20 Kyocera Corp セラミック回路基板及びその製造方法並びに電気回路モジュール
JP2006270065A (ja) * 2005-02-28 2006-10-05 Sanyo Electric Co Ltd 回路装置
JP2011003841A (ja) * 2009-06-22 2011-01-06 Kyocera Corp 配線基板の製造方法及び配線基板
JP2011159649A (ja) * 2010-01-29 2011-08-18 Kyocera Corp 配線基板

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2763513A4

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2015064668A1 (ja) * 2013-10-29 2017-03-09 京セラ株式会社 配線基板、これを用いた実装構造体および積層シート
JPWO2015064642A1 (ja) * 2013-10-30 2017-03-09 京セラ株式会社 配線基板およびこれを用いた実装構造体

Also Published As

Publication number Publication date
US9807874B2 (en) 2017-10-31
EP2763513B1 (en) 2016-09-14
US20140226290A1 (en) 2014-08-14
CN103843467A (zh) 2014-06-04
CN103843467B (zh) 2016-11-23
EP2763513A1 (en) 2014-08-06
EP2763513A4 (en) 2015-10-21

Similar Documents

Publication Publication Date Title
WO2013047848A1 (ja) 配線基板、部品内蔵基板および実装構造体
JP6473595B2 (ja) 多層配線板及びその製造方法
KR101077410B1 (ko) 방열부재를 구비한 전자부품 내장형 인쇄회로기판 및 그 제조방법
JP6133432B2 (ja) 配線基板およびこれを用いた実装構造体
US9338886B2 (en) Substrate for mounting semiconductor, semiconductor device and method for manufacturing semiconductor device
WO2006043388A1 (ja) 半導体内蔵モジュール及びその製造方法
JP6151724B2 (ja) 実装構造体の製造方法
JPWO2010052942A1 (ja) 電子部品内蔵配線板及びその製造方法
TW201410089A (zh) 層疊封裝結構及其製作方法
JP6258347B2 (ja) 配線基板およびこれを用いた実装構造体
EP3520584A1 (en) Flame retardant structure for component carrier
TWI523587B (zh) 封裝基板與電子組裝體
JP6294024B2 (ja) 配線基板およびこれを用いた実装構造体
JP6378616B2 (ja) 電子部品内蔵プリント配線板
JP6105316B2 (ja) 電子装置
US11450597B2 (en) Semiconductor package substrate having heat dissipating metal sheet on solder pads, method for fabricating the same, and electronic package having the same
TWI380419B (en) Integrated circuit package and the method for fabricating thereof
JP5988372B2 (ja) 配線基板およびその実装構造体
JP5623364B2 (ja) 配線基板、実装構造体および電子装置
TW201413842A (zh) 層疊封裝結構及其製作方法
KR101172168B1 (ko) 방열회로기판 및 그의 제조 방법
TW200826268A (en) Circuit board structure having embedded semiconductor component
TWM347683U (en) Package protecting structure of surface mounting chip capacitor
JPH1145907A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12836336

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14348428

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2012836336

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2012836336

Country of ref document: EP