WO2011043058A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2011043058A1
WO2011043058A1 PCT/JP2010/005950 JP2010005950W WO2011043058A1 WO 2011043058 A1 WO2011043058 A1 WO 2011043058A1 JP 2010005950 W JP2010005950 W JP 2010005950W WO 2011043058 A1 WO2011043058 A1 WO 2011043058A1
Authority
WO
WIPO (PCT)
Prior art keywords
epoxy resin
semiconductor device
group
general formula
metal hydroxide
Prior art date
Application number
PCT/JP2010/005950
Other languages
English (en)
French (fr)
Inventor
前佛伸一
Original Assignee
住友ベークライト株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友ベークライト株式会社 filed Critical 住友ベークライト株式会社
Priority to CN201080044844.6A priority Critical patent/CN102576696B/zh
Priority to JP2011535278A priority patent/JPWO2011043058A1/ja
Priority to US13/496,547 priority patent/US9082708B2/en
Priority to KR1020127011809A priority patent/KR101678256B1/ko
Publication of WO2011043058A1 publication Critical patent/WO2011043058A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08KUse of inorganic or non-macromolecular organic substances as compounding ingredients
    • C08K3/00Use of inorganic substances as compounding ingredients
    • C08K3/18Oxygen-containing compounds, e.g. metal carbonyls
    • C08K3/20Oxides; Hydroxides
    • C08K3/22Oxides; Hydroxides of metals
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08KUse of inorganic or non-macromolecular organic substances as compounding ingredients
    • C08K3/00Use of inorganic substances as compounding ingredients
    • C08K3/34Silicon-containing compounds
    • C08K3/36Silica
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08KUse of inorganic or non-macromolecular organic substances as compounding ingredients
    • C08K7/00Use of ingredients characterised by shape
    • C08K7/16Solid spheres
    • C08K7/18Solid spheres inorganic
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08LCOMPOSITIONS OF MACROMOLECULAR COMPOUNDS
    • C08L63/00Compositions of epoxy resins; Compositions of derivatives of epoxy resins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/43Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08KUse of inorganic or non-macromolecular organic substances as compounding ingredients
    • C08K7/00Use of ingredients characterised by shape
    • C08K7/22Expanded, porous or hollow particles
    • C08K7/24Expanded, porous or hollow particles inorganic
    • C08K7/26Silicon- containing compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/43Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01038Strontium [Sr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0104Zirconium [Zr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01043Technetium [Tc]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01056Barium [Ba]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01059Praseodymium [Pr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01072Hafnium [Hf]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01083Bismuth [Bi]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/011Groups of the periodic table
    • H01L2924/01105Rare earth metals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20751Diameter ranges larger or equal to 10 microns less than 20 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20752Diameter ranges larger or equal to 20 microns less than 30 microns

Definitions

  • the present invention relates to a semiconductor device. More specifically, a lead frame or a circuit board having a die pad part, one or more semiconductor elements mounted on the die pad part of the lead frame or the circuit board in a stacked or parallel manner, and the die pad part of the lead frame or A copper wire for electrically joining an electrical joint provided on the circuit board and an electrode pad provided on the semiconductor element; and a sealing material for sealing the semiconductor element and the copper wire.
  • the present invention relates to a semiconductor device.
  • an epoxy resin composition excellent in heat resistance and moisture resistance which contains an epoxy resin, a phenol resin-based curing agent, and an inorganic filler such as fused silica or crystalline silica, is used.
  • an epoxy resin composition excellent in heat resistance and moisture resistance which contains an epoxy resin, a phenol resin-based curing agent, and an inorganic filler such as fused silica or crystalline silica.
  • non-gold metal such as aluminum, copper alloy, or copper
  • non-gold metal has high temperature storage characteristics, high temperature operation characteristics, high temperature and high humidity exceeding 60% in high temperature environment exceeding 150 ° C, high temperature and high humidity exceeding 60%.
  • Electrical reliability such as moisture resistance reliability under the environment is also required.
  • joining with non-gold wires has problems such as migration, corrosion, and an increase in electric resistance value, and is not always satisfactory.
  • Patent Document 1 proposes improving the reliability of the joint by improving the workability of the copper wire itself.
  • Patent Document 2 proposes that the copper wire is coated with a conductive metal to prevent the copper wire from being oxidized and to improve the bonding reliability.
  • electrical reliability such as corrosion and moisture resistance reliability of the resin-sealed package, that is, the semiconductor device itself is not considered.
  • MAP molding is becoming mainstream, in which a large number of semiconductor elements are batch-molded, and each element is obtained after being molded.
  • MAP molded products In order to mold thin and large molded products, MAP molded products have low viscosity, strength that can withstand cutting when singulated, flexibility that does not cause cracks, and cutting blades. Low wear is required.
  • the sealing resin is required to be easily separated and have low wear on the blade.
  • the present invention has been made in view of the above-described problems of the prior art, and is a semiconductor device including a lead frame or a circuit board, a semiconductor element, a copper wire, and a sealing material, and the semiconductor element
  • the semiconductor device obtained by the MAP method in which the copper wire and the copper wire are collectively encapsulated with the epoxy resin composition for encapsulant, and then the molded product is cut into individual pieces
  • the copper wire that electrically connects the lead frame or the circuit board electrical connection portion and the electrode pad of the semiconductor element is less likely to corrode, high temperature storage characteristics.
  • An object of the present invention is to provide a semiconductor device excellent in balance between high-temperature operating characteristics and moisture resistance reliability.
  • a lead frame or a circuit board having a die pad part provided with an electrical joint, and an electrode pad mounted on the die pad part or the circuit board of the lead frame in a stacked or parallel manner.
  • One or more semiconductor elements, a copper wire electrically connecting the lead frame or the electrical joint of the circuit board, and the electrode pads of the semiconductor element, and the semiconductor element and the copper wire are sealed.
  • the product includes (A) an epoxy resin, (B) a curing agent, (C) spherical silica, (D) a metal hydroxide and / or a metal hydroxide solid solution, and the semiconductor device includes the epoxy resin
  • the semiconductor device includes the epoxy resin
  • the (D) metal hydroxide and / or metal hydroxide solid solution has an average particle size of 1 ⁇ m or more and 10 ⁇ m or less.
  • the content ratio of the metal hydroxide and / or metal hydroxide solid solution to the total mass of the epoxy resin composition is 1% by mass or more and 10% by mass. % Or less
  • the (D) metal hydroxide and / or metal hydroxide solid solution contains 20% by mass or more of crystal water.
  • the (D) metal hydroxide and / or metal hydroxide solid solution is aluminum hydroxide and / or magnesium hydroxide.
  • the epoxy resin composition further includes one or more aluminum corrosion inhibitors selected from the group consisting of zirconium hydroxide, hydrotalcite, and boehmite.
  • the mode diameter of the (C) spherical silica is 35 ⁇ m or less, and the content ratio of particles of 55 ⁇ m or more contained in the (C) spherical silica is 0.1. It is below mass%.
  • the epoxy resin is General formula (1): (In the general formula (1), -R1- is a phenylene group or a naphthylene group, and when -R1- is a naphthylene group, the bonding position of the glycidyl ether group may be ⁇ -position or ⁇ -position.
  • -R2- is a phenylene group, a biphenylene group or a naphthylene group
  • R3 and R4 are introduced into R1 and R2, respectively, and are hydrocarbon groups having 1 to 10 carbon atoms, which may be the same or different from each other
  • An a is an integer of 0 to 5
  • b is an integer of 0 to 8
  • an average value of n1 is a positive number of 1 or more and 3 or less
  • General formula (2) (In the general formula (2), R5 is a hydrocarbon group having 1 to 4 carbon atoms, which may be the same or different, and R6 is a hydrogen atom or a hydrocarbon group having 1 to 4 carbon atoms.
  • the curing agent is General formula (5): (In the general formula (5), when -R9- is a phenylene group or a naphthylene group, and -R9- is a naphthylene group, the bonding position of the hydroxyl group may be ⁇ -position or ⁇ -position, R10- is a phenylene group, a biphenylene group or a naphthylene group, and R11 and R12 are introduced into R9 and R10, respectively, and are hydrocarbon groups having 1 to 10 carbon atoms, which may be the same or different from each other.
  • F is an integer of 0 to 5
  • g is an integer of 0 to 8
  • the average value of n5 is a positive number of 1 or more and 3 or less.
  • the curing agent is General formula (6): (In General formula (6), the average value of n6 is a positive number of 0 or more and 4 or less).
  • a semiconductor device comprising a lead frame or a circuit board, a semiconductor element, a copper wire, and a sealing material, wherein the semiconductor element and the copper wire are epoxy resin compositions for the sealing material.
  • a MAP type semiconductor device in which a molded product is cut into individual pieces after being collectively encapsulated with an object, it is easy to divide into pieces after encapsulating, there is little wear on the cutting blade, and the lead frame or The copper wire that electrically joins the electrical junction of the circuit board and the electrode pad of the semiconductor element is less likely to corrode, and a semiconductor device with an excellent balance of high-temperature storage characteristics, high-temperature operating characteristics, and moisture resistance reliability can be obtained. .
  • the semiconductor device of the present invention is a semiconductor device comprising a lead frame or circuit board, a semiconductor element, a copper wire, and a sealing material, and the semiconductor element and the copper wire are composed of an epoxy resin composition for the sealing material. It is a semiconductor device obtained by the MAP method in which a molded product is cut into individual pieces after being collectively sealed with an object.
  • FIG. 1 shows collective sealing molding in a semiconductor device (MAP type BGA) in which a plurality of semiconductor elements mounted in parallel on a circuit board, which is an example of the semiconductor device of the present invention, are sealed and molded into individual pieces. It is sectional drawing which shows the outline of back (before singulation).
  • MAP type BGA semiconductor device
  • FIG. 1 shows collective sealing molding in a semiconductor device (MAP type BGA) in which a plurality of semiconductor elements mounted in parallel on a circuit board, which is an example of the semiconductor device of the present invention, are sealed and molded into individual pieces. It is sectional drawing which shows the outline of back (before singulation).
  • MAP type BGA semiconductor device
  • the sealing material 4 is formed by, for example, a cured product of the epoxy resin composition, and only one side of the circuit board 6 on which a plurality of semiconductor elements 1 are mounted is sealed together by the sealing material 4. Molded. In addition, it divides into pieces by dicing along the dicing line 9. In FIG. 1, the semiconductor device after separation is shown with one semiconductor element 1 mounted on the circuit board 6, but two or more may be mounted in parallel or stacked.
  • the semiconductor device of the present invention obtained by the above-described singulation includes a lead frame or circuit board 6 having a die pad portion, which includes an electrode pad 7 which is an electrical joint portion, and a die pad portion of the lead frame or a circuit substrate.
  • One or more semiconductor elements 1 including electrode pads 5 mounted on or parallel to 6 are electrically joined to electrode pads 7 of a lead frame or circuit board 6 and electrode pads 5 of semiconductor element 1.
  • the wire diameter of the copper wire is 18 ⁇ m or more and 23 ⁇ m or less
  • the sealing material is composed of a cured product of the epoxy resin composition
  • the epoxy resin composition includes (A) an epoxy resin, (B ) A curing agent, (C) spherical silica, (D) a metal hydroxide and / or a metal hydroxide solid solution.
  • the said semiconductor device is obtained through the process divided into pieces after sealing molding with an epoxy resin composition.
  • the semiconductor device of the present invention can be easily separated into pieces after sealing molding, has little wear on the cutting blade, and electrically connects the lead frame or the circuit board electrical junction and the electrode pad of the semiconductor element.
  • the copper wire to be bonded is hard to corrode and has an excellent balance of high temperature storage characteristics, high temperature operation characteristics, and moisture resistance reliability.
  • each configuration will be described in detail.
  • a narrow pad pitch and a small wire diameter are required to improve the degree of integration.
  • a wire diameter of 23 ⁇ m or less, more preferably 20 ⁇ m or less is required.
  • the copper wire used in the semiconductor device of the present invention preferably has a wire diameter of 23 ⁇ m or less, more preferably 20 ⁇ m or less, and a wire diameter of 18 ⁇ m or more. If it is this range, the ball
  • the copper wire used in the semiconductor device of the present invention is not particularly limited, but the copper purity is preferably 99.99 mass% or more, and more preferably 99.999 mass% or more.
  • various elements dopants
  • Addition of more than 0.01% by weight of dopant hardens the ball part during wire bond bonding and damages the electrode pad side of the semiconductor element, lowering moisture resistance reliability due to insufficient bonding, and lowering high-temperature storage characteristics Inconveniences such as an increase in electrical resistance occur.
  • the copper wire used in the semiconductor device of the present invention is further bonded to the ball shape by doping 0.001 to 0.003% by mass of Ba, Ca, Sr, Be, Al or rare earth metal into the core copper. Strength is improved.
  • the copper wire used in the semiconductor device of the present invention is obtained by casting a copper alloy in a melting furnace, rolling and rolling the ingot, further drawing with a die, and heating while continuously sweeping the wire. It can be obtained by post-heat treatment.
  • the sealing material used in the semiconductor device of the present invention includes (A) an epoxy resin, (B) a curing agent, (C) spherical silica, (D) a metal hydroxide and / or a metal hydroxide solid solution. It is comprised from the hardened
  • the epoxy resin composition for a sealing material used in the semiconductor device of the present invention contains an epoxy resin (A).
  • the epoxy resin (A) refers to a monomer, oligomer, or polymer having two or more epoxy groups in one molecule, and the molecular weight and molecular structure are not particularly limited.
  • Examples of the epoxy resin (A) include crystalline epoxy resins such as biphenyl type epoxy resins, bisphenol type epoxy resins, and stilbene type epoxy resins; novolak type epoxy resins such as phenol novolac type epoxy resins and cresol novolac type epoxy resins; Polyfunctional epoxy resins such as phenol methane type epoxy resins and alkyl-modified triphenol methane type epoxy resins; Aralkyl type epoxy resins such as phenol aralkyl type epoxy resins having a phenylene skeleton and phenol aralkyl type epoxy resins having a biphenylene skeleton; Dihydroanthracenediol Type epoxy resin; naphthol type epoxy resin such as epoxy resin obtained by glycidyl etherification of dihydroxynaphthalene dimer; triglycidyl isocyanur And triazine nucleus-containing epoxy resins such as monoallyl diglycidyl isocyanurate; bridged cyclic hydrocarbon compound-modified
  • the amount of ionic impurities such as sodium ions and chlorine ions contained in these epoxy resins is respectively It is preferably 10 ppm or less, and more preferably 5 ppm or less.
  • the amount of ionic impurities in the epoxy resin can be measured as follows. First, 5 g of epoxy resin and 50 g of distilled water are sealed in a Teflon (registered trademark) pressure vessel and subjected to treatment (pressure cooker treatment) at 125 ° C. and relative humidity 100% RH for 20 hours. After cooling to room temperature, the extracted water is centrifuged, filtered through a 20 ⁇ m filter, and the impurity ion concentration is measured using a capillary electrophoresis apparatus (for example, CAPI-3300 manufactured by Otsuka Electronics Co., Ltd.).
  • a capillary electrophoresis apparatus for example, CAPI-3300 manufactured by Otsuka Electronics Co., Ltd.
  • the impurity ion concentration (unit: ppm) obtained here is a numerical value obtained by diluting the impurity ions extracted from 5 g of the sample 10 times, and is converted to each ion amount per unit mass of the resin composition by the following formula.
  • the unit is ppm.
  • Impurity ions per unit mass of sample (impurity ion concentration determined by capillary electrophoresis apparatus) ⁇ 50 ⁇ 5
  • the amount of ionic impurities contained in the curing agent described later can also be measured by the same method.
  • an epoxy resin represented by general formula (1) an epoxy resin represented by general formula (2), and an epoxy represented by general formula (3) It is particularly preferable to contain at least one epoxy resin selected from the group consisting of a resin and an epoxy resin represented by the general formula (4).
  • -R1- is a phenylene group or a naphthylene group, and when -R1- is a naphthylene group, the bonding position of the glycidyl ether group may be ⁇ -position or ⁇ -position.
  • -R2- is a phenylene group, a biphenylene group or a naphthylene group
  • R3 and R4 are introduced into R1 and R2, respectively, and are hydrocarbon groups having 1 to 10 carbon atoms, which may be the same or different from each other
  • A is an integer of 0 to 5
  • b is an integer of 0 to 8
  • the average value of n1 is a positive number of 1 or more and 3 or less
  • R5 is a hydrocarbon group having 1 to 4 carbon atoms, which may be the same or different, and R6 is a hydrogen atom or a hydrocarbon group having 1 to 4 carbon atoms. Which may be the same or different from each other, c and d are integers of 0 or 1, and e is an integer of 0 to 5);
  • R7 and R8 are a hydrogen atom or a methyl group, and n3 is an integer of 0 to 5);
  • n4 is a positive number of 0 or more and 4 or less.
  • the epoxy resin represented by the general formula (1) and the general formula (4) has a feature that a molded article having a low thermal elastic modulus and a low moisture absorption rate can be obtained. Thereby, the stress to a semiconductor element junction part can be reduced and the effect which improves moisture-proof reliability can be acquired.
  • the epoxy resin represented by the general formula (2) has a naphthalene skeleton in the molecule, it is bulky and has high rigidity, so that the curing shrinkage of a cured product of an epoxy resin composition using the epoxy resin is reduced. , It has a feature of excellent low warpage. Thereby, the effect of reducing the stress to a semiconductor element junction part can be acquired.
  • the epoxy resin represented by the general formula (3) has a bulky group and has high rigidity, the curing shrinkage of the cured product of the epoxy resin composition using the epoxy resin is reduced, and the low warpage property is reduced. It has excellent characteristics. Thereby, the effect of reducing the stress to a semiconductor element junction part can be acquired.
  • the blending ratio of the epoxy resin represented by the general formulas (1), (2), (3), and (4) is preferably 20% by mass or more based on the entire epoxy resin (A).
  • the content is more preferably at least 50% by mass, and particularly preferably at least 50% by mass.
  • the blending ratio of the entire epoxy resin (A) is 3 mass% or more with respect to the whole epoxy resin composition, and it is more preferable that it is 5 mass% or more.
  • the upper limit value of the blending ratio of the entire epoxy resin (A) is not particularly limited, but is preferably 15% by mass or less, and more preferably 13% by mass or less based on the entire epoxy resin composition. .
  • the upper limit of the blending ratio of the entire epoxy resin is within the above range, there is little possibility of causing a decrease in moisture resistance reliability due to an increase in moisture absorption rate.
  • the epoxy resin composition for a sealing material used in the semiconductor device of the present invention contains a curing agent (B).
  • a hardening agent (B) it can divide roughly into three types, for example, a polyaddition type hardening
  • polyaddition type curing agents include aliphatic polyamines such as diethylenetriamine (DETA), triethylenetetramine (TETA), and metaxylylene diamine (MXDA), diaminodiphenylmethane (DDM), and m-phenylenediamine (MPDA).
  • DETA diethylenetriamine
  • TETA triethylenetetramine
  • MXDA metaxylylene diamine
  • DDM diaminodiphenylmethane
  • MPDA m-phenylenediamine
  • Aromatic polyamines such as diaminodiphenylsulfone (DDS), polyamine compounds including dicyandiamide (DICY), organic acid dihydrazide and the like; alicyclic acid anhydrides such as hexahydrophthalic anhydride (HHPA) and methyltetrahydrophthalic anhydride (MTHPA) , Acid anhydrides including aromatic anhydrides such as trimellitic anhydride (TMA), pyromellitic anhydride (PMDA), and benzophenone tetracarboxylic acid (BTDA); novolac type phenolic resin, phenol polymer Polyphenol compounds, such as polysulfide, thioester, polymercaptan compounds such as thioethers; isocyanate prepolymer, isocyanate compounds such as blocked isocyanate; and organic acids such as carboxylic acid-containing polyester resins.
  • DDS diaminodiphenylsulfone
  • DIY dicyandiamide
  • catalyst-type curing agent examples include tertiary amine compounds such as benzyldimethylamine (BDMA) and 2,4,6-trisdimethylaminomethylphenol (DMP-30); 2-methylimidazole, 2-ethyl-4 -Imidazole compounds such as methylimidazole (EMI24); Lewis acids such as BF3 complexes.
  • BDMA benzyldimethylamine
  • DMP-30 2,4,6-trisdimethylaminomethylphenol
  • 2-methylimidazole, 2-ethyl-4 -Imidazole compounds such as methylimidazole (EMI24)
  • Lewis acids such as BF3 complexes.
  • condensation type curing agent examples include phenolic resin-based curing agents such as novolak type phenolic resin and resol type phenolic resin; urea resin such as methylol group-containing urea resin; melamine resin such as methylol group-containing melamine resin; Can be mentioned.
  • a phenol resin-based curing agent is preferable from the viewpoint of balance of flame resistance, moisture resistance, electrical characteristics, curability, storage stability, and the like.
  • the phenol resin-based curing agent refers to all monomers, oligomers, and polymers having two or more phenolic hydroxyl groups in one molecule, and the molecular weight and molecular structure are not particularly limited.
  • Examples of the phenol resin-based curing agent include novolak resins such as phenol novolak resins and cresol novolak resins; polyfunctional phenol resins such as triphenolmethane phenol resins; terpene modified phenol resins, dicyclopentadiene modified phenol resins and the like.
  • Modified phenolic resins such as phenol aralkyl resins having a phenylene skeleton and / or biphenylene skeleton, naphthol aralkyl resins having a phenylene and / or biphenylene skeleton; bisphenol compounds such as bisphenol A and bisphenol F, etc.
  • One type may be used alone or two or more types may be used in combination.
  • the amount of ionic impurities such as sodium ions and chlorine ions contained in these phenol resin curing agents Is preferably 10 ppm or less, and more preferably 5 ppm or less.
  • the epoxy resin composition includes, among others, at least one curing agent selected from the group consisting of phenol resins represented by the general formula (5), and It is particularly preferable to contain at least one curing agent selected from the group consisting of phenol resins represented by the general formula (6).
  • R9— is a phenylene group or a naphthylene group
  • —R9— is a naphthylene group
  • the bonding position of the hydroxyl group may be ⁇ -position or ⁇ -position
  • R10- is a phenylene group, a biphenylene group or a naphthylene group
  • R11 and R12 are each a hydrocarbon group having 1 to 10 carbon atoms introduced into R9 and R10, which may be the same or different from each other.
  • F is an integer of 0 to 5
  • g is an integer of 0 to 8
  • the average value of n5 is a positive number of 1 or more and 3 or less.
  • n6 is a positive number of 0 or more and 4 or less.
  • phenolic resins represented by the general formula (5) those in which —R9— and / or R10— are naphthylene groups have high rigidity, so that curing of a cured product of an epoxy resin composition using the same This is preferable in that the shrinkage ratio is small and the low warpage property is excellent. Thereby, the stress to a semiconductor element junction part can be reduced.
  • —R9— and / or —R10— is a phenylene group or a biphenylene group
  • the distance between the cross-linking points becomes long. Therefore, the cured product of the epoxy resin composition using these has a low moisture absorption and a high temperature. It is preferable because it has a characteristic of lower elastic modulus below. Thereby, the stress to a semiconductor element junction part can be reduced, and also moisture-proof reliability can be improved.
  • Examples of the phenol resin represented by the general formula (5) include a phenol aralkyl resin containing a phenylene skeleton, a phenol aralkyl resin containing a biphenylene skeleton, and a naphthol aralkyl resin containing a phenylene skeleton. If it is the structure of 5), it will not specifically limit. These may be used alone or in combination of two or more.
  • the blending ratio of the phenol resin represented by the general formula (5) is preferably 20% by mass or more, more preferably 30% by mass or more, and 50% by mass with respect to the entire curing agent (B). % Or more is particularly preferable. When the blending ratio is within the above range, it is possible to effectively obtain the effect of reducing the stress on the semiconductor element junction in the semiconductor device.
  • the phenol resin represented by the general formula (6) has a characteristic that it can obtain a molded article having a low thermal elastic modulus and a low moisture absorption rate. Thereby, the stress to a semiconductor element junction part can be reduced and the effect which improves moisture-proof reliability can be acquired.
  • curing agent (B) It is preferable that it is 0.8 mass% or more in all the epoxy resin compositions, and it is more preferable that it is 1.5 mass% or more. preferable.
  • the lower limit value of the blending ratio is within the above range, sufficient fluidity can be obtained.
  • the upper limit of the blending ratio of the entire curing agent (B) is not particularly limited, but is preferably 10% by mass or less and more preferably 8% by mass or less in the total epoxy resin composition. . When the upper limit of the blending ratio is within the above range, there is little possibility of causing a decrease in moisture resistance reliability due to an increase in moisture absorption rate.
  • the number of epoxy groups (EP) of all epoxy resins and the phenol of all phenol resin-based curing agents is 0.8 or more and 1.3 or less.
  • spherical silica (C) and metal hydroxide and / or metal hydroxide solid solution (D) can be used as a filler.
  • the spherical silica (C) preferably has a mode diameter of 35 ⁇ m or less, and more preferably 30 ⁇ m or less. By using a device in this range, it can be applied to a semiconductor device having a narrow wire pitch. Further, the spherical silica (C) preferably has a content of coarse particles of 55 ⁇ m or more of 0.1% by mass or less, more preferably 0.05% by mass or less.
  • the filler having such a specific particle size distribution can be obtained by adjusting a commercially available filler as it is or by mixing a plurality of them or sieving them.
  • the mode diameter of the fused spherical silica used in the present invention can be measured using a commercially available laser particle size distribution meter (for example, SALD-7000 manufactured by Shimadzu Corporation).
  • Spherical silica (C) used in the present invention suppresses an increase in melt viscosity of the epoxy resin composition. Moreover, content of the spherical silica (C) in an epoxy resin composition can be raised by adjusting so that the particle size distribution of spherical silica (C) may become wider.
  • the content ratio of the spherical silica (C) is not limited, but considering the warpage of the semiconductor device, it is preferably 82% by mass or more and more preferably 86% by mass or more based on the entire epoxy resin composition. . In addition to the effect of reducing the warpage, the moisture resistance reliability is not likely to be insufficient because low hygroscopicity and low thermal expansion are obtained as long as the lower limit is not exceeded.
  • the upper limit of the content ratio of the spherical silica is preferably 92% by mass or less and more preferably 89% by mass or less with respect to the entire epoxy resin composition in consideration of moldability. If it is in a range not exceeding the above upper limit value, there is little possibility that fluidity will be lowered and defective filling will occur at the time of molding, or inconvenience such as wire sweep in the semiconductor device due to high viscosity will occur.
  • the metal hydroxide and / or metal hydroxide solid solution (D) used in the present invention releases cutting water when the semiconductor device is separated into individual pieces, and suppresses heat generation due to friction with the blade, thereby reducing cutting resistance. And, in turn, the effect of suppressing blade wear.
  • the metal hydroxide and / or metal hydroxide solid solution (D) is basic, it has the effect of neutralizing acidic gas that causes corrosion of electrical joints at high temperatures and improving high-temperature storage stability. It can be demonstrated.
  • the average particle size of the metal hydroxide and the average particle size of the solid in the metal hydroxide solid solution are preferably 1 ⁇ m or more and 10 ⁇ m or less, and more preferably 2 ⁇ m or more and 5 ⁇ m or less.
  • wire sweep may occur due to an increase in material viscosity.
  • the metal hydroxide and / or metal hydroxide solid solution (D) may fall off during cutting. There is a possibility of forming nests and chipping of molded products due to dropped particles.
  • Both the content of crystal water in the metal hydroxide and the content of crystal water in the metal hydroxide solid solution are preferably 20% by mass or more. Use of a material having a value less than the lower limit is not preferable because the effect of suppressing heat generation due to the release of crystal water and the effect of reducing cutting resistance are not sufficiently exhibited.
  • the total amount of the metal hydroxide and / or the metal hydroxide solid solution (D) component is preferably 0.5% by mass or more and 10% by mass or less, particularly 1 in the total epoxy resin composition. It is preferable that it is ⁇ 5% by mass. Below the lower limit, it is not possible to expect an effect of suppressing heat generation or reducing cutting resistance due to the release of crystal water. When the above upper limit is exceeded, there is a problem in that the fluidity is extremely lowered or the strength of the molded product is lowered, and thus cracks are generated at the time of solidification.
  • the component (D) used in the present invention is preferably a metal hydroxide containing 20% by mass or more of crystal water and / or a metal hydroxide solid solution containing 20% by mass or more of crystal water.
  • a metal hydroxide For example, aluminum hydroxide, magnesium hydroxide, etc. are mentioned.
  • a metal hydroxide solid solution in which a part of the element in the metal hydroxide crystal is replaced with another element such as iron, nickel, titanium, zinc, silicon, etc. to form a solid solution can also be used. These may be used alone or in combination of two or more.
  • fillers other than the components (C) and (D) can be used in combination.
  • examples of other fillers that can be used in combination include those generally used in epoxy resin compositions for sealing materials. Examples thereof include crushed silica, alumina, titanium white, and silicon nitride. These fillers may be used alone or in combination of two or more. These may be surface-treated with a coupling agent.
  • the shape of the filler is preferably as spherical as possible and has a wide particle size distribution in order to improve fluidity.
  • the content ratio of the total filler composed of the component (C), the component (D) and other fillers is not particularly limited, but is 80% relative to the entire epoxy resin composition from the viewpoint of warpage, moisture resistance reliability, and the like.
  • the content is preferably at least mass%, more preferably at least 88 mass%.
  • the content is preferably 92% by mass or less, and more preferably 90% by mass or less, with respect to the entire epoxy resin composition.
  • the epoxy resin composition for a sealing material used in the semiconductor device of the present invention may further contain a curing accelerator.
  • the curing accelerator is not particularly limited as long as it promotes the crosslinking reaction between the epoxy group of the epoxy resin and the curing agent (for example, the phenolic hydroxyl group of the phenol resin-based curing agent), and is generally used as an epoxy resin composition for a sealing material. What is used can be used.
  • diazabicycloalkenes such as 1,8-diazabicyclo (5,4,0) undecene-7 and derivatives thereof; organic phosphines such as triphenylphosphine and methyldiphenylphosphine; imidazole compounds such as 2-methylimidazole; tetra Examples include tetra-substituted phosphonium and tetra-substituted borates such as phenylphosphonium and tetraphenylborate; adducts of phosphine compounds and quinone compounds, and these may be used alone or in combination of two or more. .
  • the mixture ratio of a hardening accelerator it does not specifically limit as a lower limit of the mixture ratio of a hardening accelerator, It is preferable that it is 0.05 mass% or more with respect to the whole epoxy resin composition, and it is more preferable that it is 0.1 mass% or more.
  • the lower limit of the blending ratio of the curing accelerator is within the above range, there is little possibility of causing a decrease in curability.
  • it does not specifically limit as an upper limit of the mixture ratio of a hardening accelerator It is preferable that it is 1 mass% or less with respect to the whole epoxy resin composition, and it is more preferable that it is 0.5 mass% or less.
  • the upper limit value of the blending ratio of the curing accelerator is within the above range, there is little possibility of causing a decrease in fluidity.
  • an adduct of a phosphine compound and a quinone compound is more preferable from the viewpoint of fluidity.
  • the phosphine compound used as an adduct of a phosphine compound and a quinone compound include triphenylphosphine, tri-p-tolylphosphine, diphenylcyclohexylphosphine, tricyclohexylphosphine, and tributylphosphine.
  • Examples of the quinone compound used as an adduct of a phosphine compound and a quinone compound include 1,4-benzoquinone, methyl-1,4-benzoquinone, methoxy-1,4-benzoquinone, and phenyl-1,4-benzoquinone. 1,4-naphthoquinone and the like. Of these adducts of phosphine compounds and quinone compounds, adducts of triphenylphosphine and 1,4-benzoquinone are more preferred.
  • the epoxy resin composition for a sealing material used in the semiconductor device of the present invention further includes an aluminum corrosion inhibitor such as zirconium hydroxide; bismuth oxide hydrate, magnesium oxide hydrate and aluminum oxide, if necessary.
  • Inorganic ion exchangers such as hydrates; coupling agents such as ⁇ -glycidoxypropyltrimethoxysilane, 3-mercaptopropyltrimethoxysilane, and 3-aminopropyltrimethoxysilane; colorants such as carbon black and bengara; Low stress components such as silicone rubber; natural waxes such as carnauba wax, synthetic waxes, higher fatty acids such as zinc stearate and mold release agents such as metal salts or paraffin thereof; various additives such as antioxidants are appropriately blended Also good.
  • the aluminum corrosion inhibitor a basic one that can neutralize acidic gas, which is a gas that corrodes the joint between the copper wire and the aluminum pad at high temperature, is desirable.
  • acidic gas which is a gas that corrodes the joint between the copper wire and the aluminum pad at high temperature
  • examples thereof include zirconium hydroxide, hydrotalcite, and boehmite.
  • the amount of the aluminum corrosion inhibitor is not particularly limited, but is 0.1 to 1% by weight based on the entire epoxy resin composition. It is preferable that More preferably, it is 0.1 to 0.5% by weight.
  • the average particle size of the aluminum corrosion inhibitor is preferably 1 ⁇ m or more and 10 ⁇ m or less. More preferably, it is 2 ⁇ m or more and 5 ⁇ m or less.
  • the epoxy resin composition for a sealing material used in the semiconductor device of the present invention includes the (D) metal hydroxide and / or the (A) epoxy resin, (B) curing agent, and (C) spherical silica.
  • the metal hydroxide solid solution contains aluminum hydroxide and / or magnesium hydroxide, and further contains at least one aluminum corrosion inhibitor selected from the group consisting of zirconium hydroxide, hydrotalcite and boehmite. . Thereby, it is excellent in machinability, tool wear resistance, PMC post-warp, and process warp fluctuation amount, and high temperature storage characteristics and moisture resistance can be dramatically improved.
  • the inorganic filler may be used after being pre-treated with an epoxy resin or a phenol resin, and as a treatment method, a method of removing the solvent after mixing with a solvent, or a direct inorganic filler may be used. There is a method of adding and mixing using a mixer.
  • the epoxy resin composition for a sealing material used in the semiconductor device of the present invention is obtained by mixing the above-described components at room temperature using, for example, a mixer, and then kneading machines such as rolls, kneaders, and extruders.
  • kneading machines such as rolls, kneaders, and extruders.
  • a material whose dispersion degree, fluidity and the like are appropriately adjusted can be used as required, such as those obtained by melt-kneading and then pulverizing after cooling.
  • the semiconductor device of the present invention includes a lead frame or circuit board having a die pad portion, one or more semiconductor elements mounted on the die pad portion or the circuit substrate of the lead frame in a stacked or parallel manner, and the lead frame or circuit substrate.
  • a semiconductor device including a copper wire for electrically bonding an electrical junction provided and an electrode pad provided for a semiconductor element, and a sealing material for sealing the semiconductor element and the copper wire.
  • the semiconductor device of the present invention uses an epoxy resin composition for a sealing material, and batches electronic components such as a plurality of semiconductor elements by a conventional molding method such as transfer molding, compression molding, and injection molding. After sealing and molding, it is obtained through a process of dividing into pieces.
  • the lead frame or circuit board used in the present invention is not particularly limited, and includes a tape carrier package (TCP), a ball grid array (BGA), a chip size package (CSP), and a quad flat non-ready.
  • a lead frame or circuit board used in a conventionally known semiconductor device such as a package (QFN), a lead frame BGA (LF-BGA), or a mold array package type BGA (MAP-BGA).
  • the electrical joint means a terminal that joins wires in the lead frame or the circuit board, such as a wire bond part in the lead frame and an electrode pad in the circuit board.
  • a MAP type ball grid array obtained through a process of individualization after sealing molding with an epoxy resin composition, a MAP type chip size package (CSP) MAP, quad flat non-lead (QFN), and the like.
  • a semiconductor device sealed by a molding method such as the above transfer mold is separated as it is or after being completely cured at a temperature of about 80 ° C. to 200 ° C. for about 10 minutes to 10 hours. It goes through the process and is installed in electronic equipment.
  • the process of dividing into pieces may be performed after the encapsulating molding and before being completely cured by heat treatment.
  • the blending ratio is part by mass. It shows below about each component of the epoxy resin composition for sealing materials used by the Example and the comparative example.
  • Epoxy resin composition for the sealing material (Epoxy resin) E-1: Bisphenol A type epoxy resin (manufactured by Mitsubishi Chemical Corporation, YL-6810, melting point 45 ° C., epoxy equivalent 172 g / eq).
  • E-2 A phenol aralkyl type epoxy resin having a biphenylene skeleton (in general formula (1), -R1- is a phenylene group, -R2- is a biphenylene group, a is 0, and b is 0. Nippon Kayaku NC3000 manufactured by Co., Ltd. Softening point 58 ° C., epoxy equivalent 274 g / eq, n1 is 2.5 on average.
  • E-3 Epoxy resin represented by the general formula (2) (in the general formula (2), R6 is a hydrogen atom, c is 0, d is 0, and e is 0, 50% by mass, R6 is hydrogen. 40% by mass of a component that is an atom, c is 1, d is 0, and e is 0, R6 is a hydrogen atom, and is a mixture of 10% by mass of a component that is c, 1, d, and e is 0 Epoxy resin, HP4770, manufactured by DIC Corporation, softening point 72 ° C., epoxy equivalent 205 g / eq).
  • E-4 Epoxy resin represented by general formula (3) (in general formula (3), R7 and R8 are both hydrogen atoms and n3 is 0. YX-8800, manufactured by Mitsubishi Chemical Corporation. Melting point 110 ° C., epoxy equivalent 181 g / Eq).
  • E-5 Epoxy resin represented by the general formula (4) (HP-7200L, manufactured by DIC Corporation. Softening point 56 ° C., epoxy equivalent 245 g / eq, n4 is 0.4 on average).
  • E-6 Orthocresol novolak type epoxy resin (manufactured by Nippon Kayaku Co., Ltd., EOCN-1020-55, softening point 55 ° C., epoxy equivalent 200 g / eq).
  • (Curing agent) H-1 Phenol novolac resin (manufactured by Sumitomo Bakelite Co., Ltd., PR-HF-3, softening point 80 ° C., hydroxyl group equivalent 104 g / eq).
  • H-2 a phenol aralkyl resin having a biphenylene skeleton (in the general formula (5), a compound in which —R9— is a phenylene group, —R10— is a biphenylene group, f is 0, and g is 0; manufactured by Meiwa Kasei Co., Ltd.) MEH-7851SS, softening point 65 ° C., hydroxyl group equivalent 203 g / eq, n5 is 1.9 on average.
  • H-3 a naphthol aralkyl resin having a phenylene skeleton (in the general formula (5), a compound in which —R9— is a naphthylene group, —R10— is a phenylene group, f is 0, and g is 0. SN-485, softening point 87 ° C., hydroxyl group equivalent 210 g / eq, n5 is 1.8 on average.
  • H-4 Phenol resin represented by the general formula (6) (Kayahard DPN, manufactured by Nippon Kayaku Co., Ltd., softening point 87 ° C., hydroxyl group equivalent 165 g / eq, n6 is 0.6 on average).
  • Fused spherical silica 2 manufactured by Micron Co., Ltd., HS-105 removed with coarse particles using a 300 mesh sieve (mode diameter 37 ⁇ m, specific surface area 2.5 m 2 / g, content of coarse particles 55 ⁇ m or larger 0 .1% by mass)
  • Fused spherical silica 4 manufactured by Micron Corporation, HS-203 (mode diameter 30 ⁇ m, specific surface area 3.7 m 2 / g, content of coarse particles of 55 ⁇ m or more 0.01% by mass)
  • Metal hydroxide and / or metal hydroxide solid solution, etc. Metal hydroxide 1: manufactured by Sumitomo Chemical Co., Ltd., aluminum hydroxide CL-303 (average particle size 3 ⁇ m, crystal water content 34 mass%)
  • Metal hydroxide 2 manufactured by Sumitomo Chemical Co., Ltd., aluminum hydroxide CL-308 (average particle size 8 ⁇ m, crystal water content 34 mass%)
  • Metal hydroxide 3 manufactured by Showa Denko KK, aluminum hydroxide H42M (average particle size 1 ⁇ m, crystal water content 34% by mass)
  • Metal hydroxide 4 manufactured by Nippon Light Metal Co., Ltd., aluminum hydroxide BW153 (average particle size 15 ⁇ m, crystal water content 34 mass%)
  • Metal hydroxide 5 manufactured by Kamishima Chemical Co., Ltd., magnesium hydroxide W—H4 (average particle size 2 ⁇ m, crystal water content 31 mass%)
  • Metal hydroxide solid solution manufactured by Tateho Chemical Co., Ltd., Echo Mug Z-10 (
  • Aluminum corrosion inhibitor 1 Kyowa Chemical Co., Ltd., DHT-4A, average particle size 0.5 ⁇ m, hydrotalcite
  • Aluminum corrosion inhibitor 2 Toagosei Co., Ltd., IXE-800, average particle size 5 ⁇ m, ZrO (OH 2
  • Curing accelerator 1 Adduct of triphenylphosphine and 1,4-benzoquinone represented by general formula (7)
  • Epoxy silane ⁇ -glycidoxypropyltrimethoxysilane
  • Examples 2 to 34 Comparative Examples 1 to 4
  • An epoxy resin composition was obtained in the same manner as in Example 1 according to the formulation of the epoxy resin composition for a sealing material shown in Tables 1 to 5.
  • Copper wire TC-E manufactured by Tatsuta Electric Wire Co., Ltd. (copper purity 99.99 mass%, wire diameters shown in Tables 1 to 5)
  • Gold wire NL-4 manufactured by Sumitomo Metal Mining Co., Ltd. (gold purity 99.99 mass%, wire diameters are shown in Table 5)
  • Wire flow rate TEG chip (3.5 mm x 3.5 mm, pad pitch 50 ⁇ m) with aluminum pads formed on 352 pin BGA (substrate thickness 0.56 mm, bismaleimide / triazine resin / glass cloth substrate, package size was bonded to a die pad portion having a thickness of 30 ⁇ 30 mm and a thickness of 1.17 mm, and the aluminum pad of the TEG chip and the substrate side terminal were wire-bonded with a wire pitch of 80 ⁇ m using a wire.
  • Cutting resistance and tool wear 3 mm thickness formed using a low pressure transfer molding machine (KTS-30, KTS-30) under conditions of a mold temperature of 175 ° C., an injection pressure of 6.9 MPa, and a curing time of 180 seconds.
  • KTS-30, KTS-30 low pressure transfer molding machine
  • the test piece was subjected to heat treatment at 175 ° C. for 8 hours as a post-cure, and then the cutting resistance and tool wearability were evaluated using a wear test apparatus using a drill as a cutting tool.
  • This test apparatus uses a drill with a drill diameter of 3 mm and an equivalent cutting edge, and is set at a drill rotation speed of 850 rpm and a load of 2 kg weight (19.6 N).
  • Each test piece is perforated 30 times for evaluation, but in order to avoid an error due to the difference in blade cutting, the test piece is perforated 30 times, and a 3 mm thick aluminum plate is perforated before and after the perforation.
  • Cutting resistance and tool wear were evaluated from the values.
  • tAl0 Time required for punching the aluminum plate before drilling the test piece
  • tAl30 Time required for drilling the aluminum plate after the 30th test piece drilling Note that both cutting resistance and tool wear are values Smaller is better.
  • High temperature storage characteristics (185 ° C.): TEG (TEST ELEMENT GROUP) chip (3.5 mm ⁇ 3.5 mm) with aluminum electrode pad formed on 352 pin BGA (substrate thickness 0.56 mm, bismaleimide / triazine resin / glass) Adhere to the die pad part of cross board, package size is 30x30mm, thickness 1.17mm), wire pitch 50 ⁇ m using wire so that aluminum electrode pad of TEG chip and board side terminal become daisy chain Wire bonding with.
  • TEG TEST ELEMENT GROUP
  • High temperature storage characteristics 200 ° C.: TEG (TEST ELEMENT GROUP) chip (3.5 mm ⁇ 3.5 mm) with an aluminum electrode pad formed on 352 pin BGA (substrate thickness 0.56 mm, bismaleimide / triazine resin / glass) Adhere to the die pad part of cross board, package size is 30x30mm, thickness 1.17mm), wire pitch 50 ⁇ m using wire so that aluminum electrode pad of TEG chip and board side terminal become daisy chain Wire bonding with.
  • TEG TEST ELEMENT GROUP
  • 352 pin BGA substrate thickness 0.56 mm, bismaleimide / triazine resin / glass
  • a BGA package was produced.
  • the prepared package was post-cured at 175 ° C. for 8 hours, and then subjected to a high-temperature storage test (200 ° C.).
  • the electrical resistance value between the wirings was measured every 24 hours, a package whose value increased by 20% with respect to the initial value was determined to be defective, and the time until it became defective was measured.
  • the unit is time.
  • TEG TEST ELEMENT GROUP
  • TEG TEST ELEMENT GROUP
  • 352 pin BGA substrate thickness 0.56 mm, bismaleimide / triazine resin / glass cloth substrate, package Bonded onto a die pad part (30 ⁇ 30 mm in size, 1.17 mm in thickness), and wire-bonded with a wire pitch of 50 ⁇ m using a wire so that the aluminum electrode pad of the TEG chip and the substrate side terminal were daisy chained.
  • a direct current of 0.1 A is applied to both ends connected to the daisy chain.
  • high-temperature storage at 185 ° C. was performed, and a package in which the electrical resistance value between the wirings increased by 20% with respect to the initial value every 12 hours was determined to be defective, and the time until failure was measured.
  • the unit is time.
  • Moisture resistance reliability 130 ° C: TEG chip (3.5mm x 3.5mm, aluminum circuit is exposed without protective film) formed with aluminum circuit, 352 pin BGA (substrate is 0.56mm thick, bismaleimide triazine) A resin / glass cloth substrate having a package size of 30 ⁇ 30 mm and a thickness of 1.17 mm was adhered onto a die pad portion, and an aluminum pad and a substrate-side terminal were wire-bonded using a wire at a wire pitch of 80 ⁇ m.
  • Moisture resistance reliability 140 ° C: TEG chip (3.5mm x 3.5mm, aluminum circuit is exposed without protective film) formed with aluminum circuit, 352 pin BGA (substrate is 0.56mm thick, bismaleimide triazine)
  • the resin / glass cloth substrate was bonded to a die pad portion having a package size of 30 ⁇ 30 mm and a thickness of 1.17 mm, and the aluminum pad and the substrate side terminal were wire-bonded using a wire at a wire pitch of 80 ⁇ m.
  • Warpage after post-curing Sealed with an epoxy resin composition using a low-pressure transfer molding machine (TOWA, Y series) at a mold temperature of 175 ° C., an injection pressure of 6.9 MPa, and a curing time of 2 minutes.
  • TOWA low-pressure transfer molding machine
  • Y series low-pressure transfer molding machine
  • 225 pin BGA package substrate thickness 0.36mm BT resin glass cloth base material, package size 24 ⁇ 24mm, sealing resin thickness 1.17mm, silicon chip size 9 ⁇ 9mm, thickness 0.35mm
  • the displacement in the diagonal direction was measured from the gate of the package using a surface roughness meter at 25 ° C. The amount of warpage.
  • the unit is ⁇ m.
  • the average value of n 3 was described in the table.
  • Examples 1 to 34 were excellent in wire flow rate, high temperature storage characteristics, high temperature operation characteristics, and moisture resistance reliability.
  • it contains (A) an epoxy resin, (B) a curing agent, (C) spherical silica, (D) aluminum hydroxide as a metal hydroxide and / or metal hydroxide solid solution, and zirconium hydroxide.
  • Examples 2 to 4 and Examples 14 to 16 using an epoxy resin composition containing hydrotalcite as an aluminum corrosion inhibitor have high-temperature storage at 200 ° C. along with other properties shown in the table. Excellent characteristics in terms of moisture resistance reliability at °C.
  • a semiconductor device obtained by the present invention includes a lead frame or a circuit board having a die pad part, one or more semiconductor elements mounted on the die pad part or the circuit board of the lead frame in a stacked or parallel manner, and the lead A copper wire for electrically joining a die pad part of a frame or an electrical joint provided on the circuit board and an electrode pad provided on the semiconductor element, and a seal for sealing the semiconductor element and the copper wire
  • a semiconductor device provided with a stopper in particular, a MAP semiconductor device in which a molded product is cut into individual pieces after being collectively sealed with the epoxy resin composition for a sealing material. it can.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Health & Medical Sciences (AREA)
  • Polymers & Plastics (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Medicinal Chemistry (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Compositions Of Macromolecular Compounds (AREA)
  • Epoxy Resins (AREA)

Abstract

 本発明によれば、リードフレームまたは回路基板と、前記リードフレームまたは回路基板上に積層および/または並列して搭載された1以上の半導体素子と、前記リードフレームまたは回路基板と前記半導体素子とを電気的に接合する銅ワイヤと、前記半導体素子と前記銅ワイヤを封止する封止材とを備えた半導体装置であって、前記銅ワイヤの線径が18μm以上23μm以下であり、前記封止材がエポキシ樹脂組成物の硬化物で構成されており、前記エポキシ樹脂組成物が、(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカ、(D)金属水酸化物および/または金属水酸化物固溶体を含むものであり、当該半導体装置が前記エポキシ樹脂組成物による封止成形後に個片化する工程を経て得られることを特徴とする半導体装置が提供される。

Description

半導体装置
 本発明は、半導体装置に関する。より詳しくは、ダイパッド部を有するリードフレームまたは回路基板と、前記リードフレームのダイパッド部上または前記回路基板上に積層もしくは並列して搭載された1以上の半導体素子と、前記リードフレームのダイパッド部または前記回路基板に設けられた電気的接合部と前記半導体素子に設けられた電極パッドとを電気的に接合する銅ワイヤと、前記半導体素子と前記銅ワイヤとを封止する封止材とを備えた半導体装置に関する。
 従来からダイオード、トランジスタ、集積回路等の電子部品は、主にエポキシ樹脂組成物の硬化物により封止されている。特に集積回路では、エポキシ樹脂、フェノール樹脂系硬化剤、および溶融シリカ、結晶シリカ等の無機充填材を配合した、耐熱性、耐湿性に優れたエポキシ樹脂組成物が用いられている。ところが近年、電子機器の小型化、軽量化、高性能化の市場動向において、半導体素子の高集積化が年々進み、また半導体装置の表面実装化が促進され、半導体素子の封止で用いられているエポキシ樹脂組成物の耐熱性、耐湿性の要求は益々厳しいものとなってきている。
 一方、半導体装置に対するコストダウンの要求も激しく、従来の金線接合ではコストが高いため、アルミ、銅合金、銅などの非金金属による接合も採用されている。しかしながら、特に、自動車用途において、非金金属には、コストに加え、150℃を超えるような高温環境下での高温保管特性、高温動作特性、60℃、相対湿度60%を超える高温・高湿環境下での耐湿信頼性といった電気的信頼性も要求される。また、非金ワイヤによる接合においては、マイグレーション、腐食、電気抵抗値の増大といった問題があり、必ずしも満足できるものではなかった。
 特に銅ワイヤを用いた半導体装置においては、耐湿信頼性試験において銅が腐食し易すく信頼性に欠けるといった問題がある。ワイヤ線径の比較的太い銅ワイヤはディスクリート用パワーデバイスにおいて使用実績があるものの、ワイヤ線径25μm以下の銅ワイヤは、IC用途、特に回路基板起因の不純物の影響を受ける片面封止パッケージへの適用は難しいのが現状である。
 特許文献1では、銅ワイヤ自体の加工性を改善することで接合部の信頼性を向上させることが提案されている。また、特許文献2では、銅線に導電性金属を被覆することで、銅線の酸化を防止し、接合信頼性を改善することが提案されている。しかし、樹脂で封止されたパッケージすなわち半導体装置自体の腐食、耐湿信頼性といった電気的信頼性については考慮されていない。
 また、パッケージの小型薄肉化と同時に生産性の向上を図るために、多数個の半導体素子を一括成形し、成形後に個片に切り分けて各素子を得るMAP成形が主流となりつつある。MAP成形品は、薄く大型の成形品を成形するために、封止樹脂には、低粘度化、個片化する場合の切断に耐え得る強度、割れ欠けしない柔軟さ、更にはカットする刃に対する低摩耗性などが要求される。上述したパッケージ信頼性の向上のためには、封止樹脂に、無機充填材を高充填化して吸湿率を低下させることが好ましい。しかし、無機充填材の高充填化により、切削抵抗が高く刃が摩耗しやすく、個片化時に刃に噛みこみ破損するという問題が生じる場合がある。したがって、封止樹脂には、個片化のしやすさ、および刃に対する低磨耗性が要求される。
特公平6-017554号公報 特開2007-12776号公報
 本発明は、上記従来技術の有する課題に鑑みてなされたものであり、リードフレームまたは回路基板と、半導体素子と、銅ワイヤと、封止材とを備えた半導体装置であって、前記半導体素子と前記銅ワイヤを、前記封止材用のエポキシ樹脂組成物で一括封止成形した後に、成形品をカットして個片化するMAP方式で得られる半導体装置において、封止成形後の個片化が容易であり、カットに用いる刃の摩耗が少なく、かつリードフレームまたは回路基板の電気的接合部と半導体素子の電極パッドとを電気的に接合する銅ワイヤが腐食し難く、高温保管特性、高温動作特性、耐湿信頼性のバランスに優れた半導体装置を提供することを目的とする。
 本発明によると、電気的接合部を備える、ダイパッド部を有するリードフレームまたは回路基板と、該リードフレームの該ダイパッド部上または該回路基板上に積層もしくは並列して搭載された、電極パッドを備える1以上の半導体素子と、該リードフレームまたは該回路基板の該電気的接合部と、該半導体素子の該電極パッドとを電気的に接合する銅ワイヤと、該半導体素子と該銅ワイヤとを封止する封止材と、を備える半導体装置であって、該銅ワイヤの線径が18μm以上、23μm以下であり、該封止材がエポキシ樹脂組成物の硬化物から構成され、該エポキシ樹脂組成物が、(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカ、(D)金属水酸化物および/または金属水酸化物固溶体を含み、該半導体装置は、該エポキシ樹脂組成物による封止成形後に個片化する工程を経て得られる半導体装置が提供される。
 本発明の一実施形態によると、上記半導体装置において、上記(D)金属水酸化物および/または金属水酸化物固溶体の平均粒径は、1μm以上、10μm以下である。
 本発明の一実施形態によると、上記半導体装置において、上記(D)金属水酸化物および/または金属水酸化物固溶体の上記エポキシ樹脂組成物全質量に対する含有割合は、1質量%以上、10質量%以下である
 本発明の一実施形態によると、上記半導体装置において、上記(D)金属水酸化物および/または金属水酸化物固溶体は、結晶水を20質量%以上含有する。
 本発明の一実施形態によると、上記半導体装置において、上記(D)金属水酸化物および/または金属水酸化物固溶体は、水酸化アルミニウムおよび/または水酸化マグネシウムである。
 本発明の一実施形態によると、上記半導体装置において、上記エポキシ樹脂組成物は、水酸化ジルコニウム、ハイドロタルサイト、ベーマイトからなる群より選択される1種以上のアルミニウム腐食防止剤をさらに含む。
 本発明の一実施形態によると、上記半導体装置において、上記(C)球状シリカのモード径は35μm以下であり、かつ上記(C)球状シリカに含まれる55μm以上の粒子の含有率は0.1質量%以下である。
 本発明の一実施形態によると、上記半導体装置において、上記エポキシ樹脂は、
一般式(1):
Figure JPOXMLDOC01-appb-I000001
(一般式(1)において、-R1-はフェニレン基またはナフチレン基であり、-R1-がナフチレン基である場合、グリシジルエーテル基の結合位置はα位であってもβ位であってもよく、-R2-はフェニレン基、ビフェニレン基またはナフチレン基であり、R3およびR4は、それぞれR1およびR2に導入され、炭素数1~10の炭化水素基であり、それらは互いに同じであっても異なっていてもよく、aは0~5の整数であり、bは0~8の整数であり、n1の平均値は1以上、3以下の正数である)で表されるエポキシ樹脂、
一般式(2):
Figure JPOXMLDOC01-appb-I000002
(一般式(2)において、R5は炭素数1~4の炭化水素基であり、互いに同じであっても異なっていても良く、R6は水素原子または炭素数1~4の炭化水素基であり、互いに同じであっても異なっていてもよく、cおよびdは0または1の整数であり、eは0~5の整数である)で表されるエポキシ樹脂、
一般式(3):
Figure JPOXMLDOC01-appb-I000003
(一般式(3)において、R7およびR8は水素原子またはメチル基であり、n3は0~5の整数である)で表されるエポキシ樹脂、および
一般式(4):
Figure JPOXMLDOC01-appb-I000004
(一般式(4)において、n4の平均値は0以上、4以下の正数である)で表されるエポキシ樹脂、
からなる群から選択される少なくとも1種のエポキシ樹脂を含む。
 本発明の一実施形態によると、上記半導体装置において、上記硬化剤は、
一般式(5):
Figure JPOXMLDOC01-appb-I000005
(一般式(5)において、-R9-はフェニレン基またはナフチレン基であり、-R9-がナフチレン基である場合、水酸基の結合位置はα位であってもβ位であってもよく、-R10-はフェニレン基、ビフェニレン基またはナフチレン基であり、R11およびR12は、それぞれR9、R10に導入され、炭素数1~10の炭化水素基であり、それらは互いに同じであっても異なっていてもよく、fは0~5の整数であり、gは0~8の整数であり、n5の平均値は1以上、3以下の正数である)で表されるフェノール樹脂を含む。
 本発明の一実施形態によると、上記半導体装置において、上記硬化剤は、
一般式(6):
Figure JPOXMLDOC01-appb-I000006
(一般式(6)において、n6の平均値は0以上、4以下の正数である)で表されるフェノール樹脂を含む。
 本発明に従うと、リードフレームまたは回路基板と、半導体素子と、銅ワイヤと、封止材とを備えた半導体装置であって、前記半導体素子と前記銅ワイヤを前記封止材用のエポキシ樹脂組成物で一括封止成形した後に、成形品をカットして個片化するMAP方式の半導体装置において、封止成形後の個片化が容易で、カットする刃の摩耗が少なく、かつリードフレームまたは回路基板の電気的接合部と半導体素子の電極パッドとを電気的に接合する銅ワイヤが腐食し難く、高温保管特性、高温動作特性、耐湿信頼性のバランスに優れた半導体装置を得ることができる。
本発明の一実施形態に係る半導体装置の断面構造を示した図である。
 以下、本発明の半導体装置について詳細に説明する。
 本発明の半導体装置は、リードフレームまたは回路基板と、半導体素子と、銅ワイヤと、封止材とを備えた半導体装置であって、半導体素子と銅ワイヤを、封止材用のエポキシ樹脂組成物で一括封止成形した後に、成形品をカットして個片化するMAP方式で得られる半導体装置である。
 図1は、本発明の半導体装置の一例である回路基板に並列に搭載した複数の半導体素子を一括で封止成形した後、個片化する半導体装置(MAPタイプのBGA)における一括封止成形後(個片化前)の概略を示す断面図である。回路基板6上に、ダイボンド材硬化体2により半導体素子1が並列に複数固定されている。半導体素子1の電極パッド5と回路基板6の電極パッド7とは銅ワイヤ3によって電気的に接合されている。回路基板6の半導体素子1が搭載された面と反対側の面には半田ボール8が形成されており、この半田ボール8は回路基板6の電極パッド7と回路基板6の内部で電気的に接合されている。封止材4は、例えば、前記エポキシ樹脂組成物の硬化物により形成されたものであり、回路基板6の半導体素子1が複数搭載された片面側のみがこの封止材4により一括で封止成形されている。尚、ダイシングライン9に沿ってダイシングすることで、個片化される。図1では、個片化後の半導体装置において、回路基板6上に半導体素子1が1個搭載されたものを示したが、2個以上が並列又は積層されて搭載されていてもよい。
 したがって、上記の個片化により得られる本発明の半導体装置は、電気的接合部である電極パッド7を備える、ダイパッド部を有するリードフレームまたは回路基板6と、リードフレームのダイパッド部上または回路基板6上に積層もしくは並列して搭載された、電極パッド5を備える1以上の半導体素子1と、リードフレームまたは回路基板6の電極パッド7と、半導体素子1の電極パッド5とを電気的に接合する銅ワイヤ3と、半導体素子1と銅ワイヤ3とを封止する封止材4とを備える。
 上記半導体装置において、銅ワイヤの線径が18μm以上、23μm以下であり、封止材がエポキシ樹脂組成物の硬化物で構成されており、エポキシ樹脂組成物が、(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカ、(D)金属水酸化物および/または金属水酸化物固溶体を含む。また、上記半導体装置は、エポキシ樹脂組成物による封止成形後に個片化する工程を経て得られる。本発明の半導体装置は、かかる構成により、封止成形後の個片化が容易で、カットする刃の摩耗が少なく、リードフレームまたは回路基板の電気的接合部と半導体素子の電極パッドとを電気的に接合する銅ワイヤが腐食し難く、高温保管特性、高温動作特性、耐湿信頼性のバランスに優れる。以下、各構成について詳細に説明する。
 先ず、本発明の半導体装置で用いられる銅ワイヤについて説明を行う。ダイパッド部を有するリードフレームまたは回路基板と、リードフレームのダイパッド部上または回路基板上に積層もしくは並列して搭載された1以上の半導体素子と、リードフレームまたは回路基板の電気的接合部と半導体素子の電極パッドとを電気的に接合するワイヤと、半導体素子とワイヤを封止する封止材とを備えた半導体装置においては、集積度の向上のため狭パッドピッチ、小ワイヤ径が要求され、具体的には、23μm以下、さらに好ましくは20μm以下のワイヤ径が求められている。ワイヤとして銅ワイヤを用いた場合における銅ワイヤ自身の加工性に起因する接合信頼性を向上させるため、ワイヤ径を大きくすることで接合面積を増大し、接合不足に起因する耐湿信頼性の低下を改善するという考え方もあるが、このようにワイヤ径を太くすることによる改善手法では集積度の向上を図ることはできず、片面封止型の半導体装置として満足できるものが得られない。また18μmを下回るワイヤ径では銅ワイヤ自身の硬さが十分に発揮できずワイヤスイープ(「ワイヤ流れ」とも称す)を起こし組み立て自体が困難である。
 本発明の半導体装置で用いられる銅ワイヤは、23μm以下、さらに好ましくは20μm以下のワイヤ径でありかつ18μm以上のワイヤ径であることが好ましい。この範囲であれば、銅ワイヤ先端のボール形状が安定し、接合部分の接合信頼性を向上させることができる。また、銅ワイヤ自身の硬さによりワイヤスイープを防止することが可能となる。
 本発明の半導体装置で用いられる銅ワイヤは、特に限定はされないが、銅純度99.99質量%以上であることが好ましく、99.999質量%以上であることがより好ましい。一般に銅に対して各種元素(ドーパント)を添加することで接合時における銅ワイヤ先端のボール側形状の安定化を図ることができる。0.01質量%より多い量のドーパントを添加すると、ワイヤボンド接合時にボール部分が硬くなり半導体素子の電極パッド側にダメージを与え、接合不足に起因する耐湿信頼性の低下、高温保管特性の低下、電気抵抗値の増大といった不具合が生じる。これに対し、銅純度99.99質量%以上の銅ワイヤであれば、ボール部分は充分な柔軟性を有しているため、接合時にパッド側にダメージを与える恐れがない。尚、本発明の半導体装置で用いられる銅ワイヤは、芯線である銅にBa、Ca、Sr、Be、Alまたは希土類金属を0.001~0.003質量%ドープすることでさらにボール形状と接合強度が改善される。
 本発明の半導体装置で用いられる銅ワイヤは、銅合金を溶解炉で鋳造し、その鋳塊をロール圧延し、さらにダイスを用いて伸線加工を行い、連続的にワイヤを掃引しながら加熱する後熱処理を施して得ることができる。
 次に、本発明の半導体装置で用いられる封止材について説明を行う。本発明の半導体装置で用いられる封止材は、(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカ、(D)金属水酸化物および/または金属水酸化物固溶体を含むエポキシ樹脂組成物の硬化物から構成される。
 銅ワイヤを用いた半導体装置は高温および高湿環境下にて電気接合部の腐食といった問題が懸念される。そのため耐湿信頼性の改善のためには半導体封止材料中のナトリウム、塩素といったイオン性不純物を低減させることが望ましい。以下、本発明の半導体装置で用いられる封止材を構成するエポキシ樹脂組成物の各構成成分について説明を行う。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物は、エポキシ樹脂(A)を含む。本願明細書中において、エポキシ樹脂(A)とは、1分子内にエポキシ基を2個以上有するモノマー、オリゴマー、ポリマーを指し、その分子量、分子構造は特に限定されない。エポキシ樹脂(A)としては、例えば、ビフェニル型エポキシ樹脂、ビスフェノール型エポキシ樹脂、スチルベン型エポキシ樹脂等の結晶性エポキシ樹脂;フェノールノボラック型エポキシ樹脂、クレゾールノボラック型エポキシ樹脂等のノボラック型エポキシ樹脂;トリフェノールメタン型エポキシ樹脂、アルキル変性トリフェノールメタン型エポキシ樹脂等の多官能エポキシ樹脂;フェニレン骨格を有するフェノールアラルキル型エポキシ樹脂、ビフェニレン骨格を有するフェノールアラルキル型エポキシ樹脂等のアラルキル型エポキシ樹脂;ジヒドロアントラセンジオール型エポキシ樹脂;ジヒドロキシナフタレンの2量体をグリシジルエーテル化して得られるエポキシ樹脂等のナフトール型エポキシ樹脂;トリグリシジルイソシアヌレート、モノアリルジグリシジルイソシアヌレート等のトリアジン核含有エポキシ樹脂;ジシクロペンタジエン変性フェノール型エポキシ樹脂等の有橋環状炭化水素化合物変性フェノール型エポキシ樹脂等が挙げられ、これらは1種類を単独で用いても2種類以上を併用してもよい。また、銅ワイヤを用いた半導体装置における高温および高湿環境下での電気接合部の腐食の観点から、これらのエポキシ樹脂中に含有されるナトリウムイオン、塩素イオンといったイオン性不純物の量は、それぞれ10ppm以下であることが好ましく、5ppm以下であることがより好ましい。
 尚、エポキシ樹脂のイオン性不純物の量は、以下のようにして測定することができる。先ず、エポキシ樹脂5gと蒸留水50gとをテフロン(登録商標)製耐圧容器中に密閉し、125℃、相対湿度100%RH、20時間の処理(プレッシャークッカー処理)を行う。室温まで冷却した後、抽出水を遠心分離、20μmフィルターにてろ過し、キャピラリー電気泳動装置(例えば、大塚電子株式会社製CAPI―3300)を用いて不純物イオン濃度を測定する。ここで得られる不純物イオン濃度(単位ppm)は試料5g中から抽出された不純物イオンを10倍に希釈した数値であるため、下記式により樹脂組成物単位質量あたりの各イオン量に換算する。単位はppm。
 試料単位質量あたりの不純物イオン=(キャピラリー電気泳動装置で求めた不純物イオン濃度)×50÷5
 尚、後述する硬化剤中に含有されるイオン性不純物の量についても、同様の方法で測定することができる。
 一括で封止成形した後に個片化する工程を経て得られる半導体装置としての信頼性を考慮すると、薄型大型の製品であることから、反りによる内蔵半導体素子へのダメージ、銅ワイヤと素子との接合部分への応力による信頼性の低下を防止するために、一般式(1)で表されるエポキシ樹脂、一般式(2)で表されるエポキシ樹脂、一般式(3)で表されるエポキシ樹脂、一般式(4)で表されるエポキシ樹脂からなる群から選択される少なくとも1種のエポキシ樹脂を含有することが特に好ましい。
Figure JPOXMLDOC01-appb-I000007
(一般式(1)において、-R1-はフェニレン基またはナフチレン基であり、-R1-がナフチレン基である場合、グリシジルエーテル基の結合位置はα位であってもβ位であってもよく、-R2-はフェニレン基、ビフェニレン基またはナフチレン基であり、R3およびR4は、それぞれR1およびR2に導入され、炭素数1~10の炭化水素基であり、それらは互いに同じであっても異なっていてもよく、aは0~5の整数であり、bは0~8の整数であり、n1の平均値は1以上、3以下の正数である);
Figure JPOXMLDOC01-appb-I000008
(一般式(2)において、R5は炭素数1~4の炭化水素基であり、互いに同じであっても異なっていても良く、R6は水素原子または炭素数1~4の炭化水素基であり、互いに同じであっても異なっていてもよく、cおよびdは0または1の整数であり、eは0~5の整数である);
Figure JPOXMLDOC01-appb-I000009
(一般式(3)において、R7およびR8は水素原子またはメチル基であり、n3は0~5の整数である);
Figure JPOXMLDOC01-appb-I000010
(一般式(4)において、n4の平均値は0以上、4以下の正数である)。
 一般式(1)、および一般式(4)で表されるエポキシ樹脂は、熱時弾性率が低く、低吸湿率の成形品を得ることができる特徴を有する。これにより、半導体素子接合部への応力を低減させ、さらに耐湿信頼性を向上する効果を得ることができる。
 一般式(2)で表されるエポキシ樹脂は、分子内にナフタレン骨格を有するため、嵩高く、剛直性が高いことから、これを用いたエポキシ樹脂組成物の硬化物の硬化収縮率が小さくなり、低反り性に優れる特徴を有する。これにより、半導体素子接合部への応力を低減させる効果を得ることができる。
 また、一般式(3)で表されるエポキシ樹脂は、嵩高い基を持ち、剛直性が高いことから、これを用いたエポキシ樹脂組成物の硬化物の硬化収縮率が小さくなり、低反り性に優れる特徴を有する。これにより、半導体素子接合部への応力を低減させる効果を得ることができる。
 一般式(1)、(2)、(3)、(4)で表されるエポキシ樹脂の配合割合としては、エポキシ樹脂(A)全体に対して、20質量%以上であることが好ましく、30質量%以上であることがより好ましく、50質量%以上であることが特に好ましい。配合割合が上記範囲内であると、半導体素子接合部への応力を効果的に低減させることができる。
 エポキシ樹脂(A)全体の配合割合の下限値としては特に限定されないが、エポキシ樹脂組成物全体に対して、3質量%以上であることが好ましく、5質量%以上であることがより好ましい。エポキシ樹脂(A)全体の配合割合が上記範囲内であると、粘度上昇によるワイヤスイープやワイヤ切れを引き起こす恐れが少ない。また、エポキシ樹脂(A)全体の配合割合の上限値としては特に限定されないが、エポキシ樹脂組成物全体に対して、15質量%以下であることが好ましく、13質量%以下であることがより好ましい。エポキシ樹脂全体の配合割合の上限値が上記範囲内であると、吸湿率増加による耐湿信頼性の低下等を引き起こす恐れが少ない。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物は、硬化剤(B)を含む。硬化剤(B)としては、例えば、重付加型の硬化剤、触媒型の硬化剤、縮合型の硬化剤の3タイプに大別することができる。
 重付加型の硬化剤としては、例えば、ジエチレントリアミン(DETA)、トリエチレンテトラミン(TETA)、メタキシレリレンジアミン(MXDA)などの脂肪族ポリアミン、ジアミノジフェニルメタン(DDM)、m-フェニレンジアミン(MPDA)、ジアミノジフェニルスルホン(DDS)などの芳香族ポリアミン、ジシアンジアミド(DICY)、有機酸ジヒドラジドなどを含むポリアミン化合物;ヘキサヒドロ無水フタル酸(HHPA)、メチルテトラヒドロ無水フタル酸(MTHPA)などの脂環族酸無水物、無水トリメリット酸(TMA)、無水ピロメリット酸(PMDA)、ベンゾフェノンテトラカルボン酸(BTDA)などの芳香族酸無水物などを含む酸無水物;ノボラック型フェノール樹脂、フェノールポリマーなどのポリフェノール化合物;ポリサルファイド、チオエステル、チオエーテルなどのポリメルカプタン化合物;イソシアネートプレポリマー、ブロック化イソシアネートなどのイソシアネート化合物;カルボン酸含有ポリエステル樹脂などの有機酸類などが挙げられる。
 触媒型の硬化剤としては、例えば、ベンジルジメチルアミン(BDMA)、2,4,6-トリスジメチルアミノメチルフェノール(DMP-30)などの3級アミン化合物;2-メチルイミダゾール、2-エチル-4-メチルイミダゾール(EMI24)などのイミダゾール化合物;BF3錯体などのルイス酸などが挙げられる。
 縮合型の硬化剤としては、例えば、ノボラック型フェノール樹脂、レゾール型フェノール樹脂等のフェノール樹脂系硬化剤;メチロール基含有尿素樹脂のような尿素樹脂;メチロール基含有メラミン樹脂のようなメラミン樹脂などが挙げられる。
 これらの中でも、耐燃性、耐湿性、電気特性、硬化性、保存安定性等のバランスの点からフェノール樹脂系硬化剤が好ましい。フェノール樹脂系硬化剤とは、一分子内にフェノール性水酸基を2個以上有するモノマー、オリゴマー、ポリマー全般を指し、その分子量、分子構造は特に限定されない。フェノール樹脂系硬化剤としては、例えば、フェノールノボラック樹脂、クレゾールノボラック樹脂等のノボラック型樹脂;トリフェノールメタン型フェノール樹脂等の多官能型フェノール樹脂;テルペン変性フェノール樹脂、ジシクロペンタジエン変性フェノール樹脂等の変性フェノール樹脂;フェニレン骨格および/またはビフェニレン骨格を有するフェノールアラルキル樹脂、フェニレンおよび/またはビフェニレン骨格を有するナフトールアラルキル樹脂等のアラルキル型樹脂;ビスフェノールA、ビスフェノールF等のビスフェノール化合物等が挙げられ、これらは1種類を単独で用いても2種類以上を併用してもよい。また、銅ワイヤを用いた半導体装置における高温および高湿環境下での電気接合部の腐食の観点から、これらのフェノール樹脂系硬化剤中に含有されるナトリウムイオン、塩素イオンといったイオン性不純物の量は、10ppm以下であることが好ましく、5ppm以下であることがより好ましい。
 一括で封止成形した後に個片化する工程を経て得られる半導体装置としての信頼性を考慮すると、薄型大型の製品であることから、反りによる内蔵半導体素子へのダメージ、銅ワイヤと素子との接合部分への応力による信頼性の低下を防止するために、エポキシ樹脂組成物は、中でも、一般式(5)で表されるフェノール樹脂からなる群から選択される少なくとも1種の硬化剤、および/または、一般式(6)で表されるフェノール樹脂からなる群から選択される少なくとも1種の硬化剤を含有することが特に好ましい。
Figure JPOXMLDOC01-appb-I000011
(一般式(5)において、-R9-はフェニレン基またはナフチレン基であり、-R9-がナフチレン基である場合、水酸基の結合位置はα位であってもβ位であってもよく、-R10-はフェニレン基、ビフェニレン基またはナフチレン基であり、R11およびR12は、それぞれR9、R10に導入され、炭素数1~10の炭化水素基であり、それらは互いに同じであっても異なっていてもよく、fは0~5の整数であり、gは0~8の整数であり、n5の平均値は1以上、3以下の正数である)。
Figure JPOXMLDOC01-appb-I000012
(一般式(6)において、n6の平均値は0以上、4以下の正数である)。
 一般式(5)で表されるフェノール樹脂のうち、-R9-および/またはR10-がナフチレン基であるものでは、剛直性が高いことから、これを用いたエポキシ樹脂組成物の硬化物の硬化収縮率が小さくなり、低反り性に優れる特徴を有する点で好ましい。これにより、半導体素子接合部への応力を低減させることができる。
 また、-R9-および/または-R10-がフェニレン基、ビフェニレン基であるものでは、架橋点間距離が長くなるため、これらを用いたエポキシ樹脂組成物の硬化物は吸湿率が低く、かつ高温下において低弾性率化する特徴を有するため好ましい。これにより半導体素子接合部への応力を低減させ、さらに耐湿信頼性を向上させることができる。
 一般式(5)で表わされるフェノール樹脂としては、例えば、フェニレン骨格を含有するフェノールアラルキル樹脂、ビフェニレン骨格を含有するフェノールアラルキル樹脂、フェニレン骨格を含有するナフトールアラルキル樹脂等が挙げられるが、一般式(5)の構造であれば特に限定するものではない。これらは1種類を単独で用いても2種類以上を併用してもよい。
 一般式(5)で表されるフェノール樹脂の配合割合としては、硬化剤(B)全体に対して、20質量%以上であることが好ましく、30質量%以上であることがより好ましく、50質量%以上であることが特に好ましい。配合割合が上記範囲内であると半導体装置における半導体素子接合部への応力を低減させる効果を効果的に得ることができる。
 一般式(6)で表されるフェノール樹脂は、熱時弾性率が低く、低吸湿率の成形品を得ることができる特徴を有する。これにより、半導体素子接合部への応力を低減させ、さらに耐湿信頼性を向上する効果を得ることができる。
 硬化剤(B)全体の配合割合の下限値については、特に限定されないが、全エポキシ樹脂組成物中に、0.8質量%以上であることが好ましく1.5質量%以上であることがより好ましい。配合割合の下限値が上記範囲内であると、充分な流動性を得ることができる。また、硬化剤(B)全体の配合割合の上限値についても、特に限定されないが、全エポキシ樹脂組成物中に、10質量%以下であることが好ましく、8質量%以下であることがより好ましい。配合割合の上限値が上記範囲内であると、吸湿率増加による耐湿信頼性の低下等を引き起こす恐れが少ない。
 また、硬化剤(B)としてフェノール樹脂系硬化剤を用いる場合におけるエポキシ樹脂とフェノール樹脂系硬化剤との配合比率としては、全エポキシ樹脂のエポキシ基数(EP)と全フェノール樹脂系硬化剤のフェノール性水酸基数(OH)との当量比(EP)/(OH)が0.8以上、1.3以下であることが好ましい。当量比がこの範囲であると、半導体封止用エポキシ樹脂組成物の硬化性の低下、または樹脂硬化物の物性の低下等を引き起こす恐れが少ない。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物には、充填材として、球状シリカ(C)および金属水酸化物および/または金属水酸化物固溶体(D)を用いることができる。本発明では、球状シリカ(C)として、モード径35μm以下であるものが好ましく、更に30μm以下であるものがより好ましい。この範囲のものを用いることでワイヤピッチの狭い半導体装置にも適用することが可能となる。さらに、球状シリカ(C)として、55μm以上の粗大粒子の含有量が0.1質量%以下であるものが好ましく、0.05質量%以下であるものがより好ましい。この範囲のものを用いることで、粗大粒子がワイヤ間に挟まり押し倒すことで生じるワイヤスイープを抑制することができる。このような特定の粒度分布を有する充填材は、市販されている充填材をそのまま、或いは、それらの複数を混合したり、篩分したりすること等により、調整して得ることができる。また、本発明で用いる溶融球状シリカのモード径は、市販のレーザー式粒度分布計(例えば、株式会社島津製作所製、SALD-7000等)など用いて測定することができる。
 本発明で用いられる球状シリカ(C)は、エポキシ樹脂組成物の溶融粘度の上昇を抑制する。また、球状シリカ(C)の粒度分布がより広くなるよう調整することにより、エポキシ樹脂組成物中の球状シリカ(C)の含有量を高めることができる。
 球状シリカ(C)の含有割合は限定されないが、半導体装置の反りを考慮すると、エポキシ樹脂組成物全体に対して、82質量%以上であることが好ましく、86質量%以上であることがより好ましい。反りの低減効果以外にも、上記下限値を下回わらない範囲であれば、低吸湿性、低熱膨張性が得られるため耐湿信頼性が不十分となる恐れが少ない。また、球状シリカの含有割合の上限値は、成形性を考慮すると、エポキシ樹脂組成物全体に対して、92質量%以下であることが好ましく、89質量%以下であることがより好ましい。上記上限値を超えない範囲であれば、流動性が低下し成形時に充填不良等が生じたり、高粘度化による半導体装置内のワイヤスイープ等の不都合が生じたりする恐れが少ない。
 本発明で用いられる金属水酸化物および/または金属水酸化物固溶体(D)は、半導体装置を個片化する際に結晶水を放出し、刃との摩擦による発熱を抑えることで、切削抵抗を低減し、ひいては刃の摩耗を抑える効果を発揮するものである。また、金属水酸化物および/または金属水酸化物固溶体(D)は塩基性を示すため、高温下での電気接合部の腐食を起こす酸性ガスを中和し、高温保管性を向上させる効果を発揮することができる。金属水酸化物の平均粒径および金属水酸化物固溶体中の固体の平均粒径は1μm以上、10μm以下が好ましく、更に2μm以上、5μm以下がより好ましい。上記下限値未満では材料粘度上昇によるワイヤスイープ発生の可能性があり、上記上限値を超えると切削時に金属水酸化物および/または金属水酸化物固溶体(D)の脱落が起こることで成形品断面の巣の発生、脱落した粒子による成形品のカケが発生する可能性がある。
 金属水酸化物中の結晶水の含有率、金属水酸化物固溶体中の結晶水の含有率としては、いずれも20質量%以上であることが好ましい。上記下限値未満のものを用いると結晶水の放出による発熱の抑制や、切削抵抗の低減の効果が十分に発揮されないので好ましくない。また、全金属水酸化物および/または金属水酸化物固溶体(D)成分の添加量は、全エポキシ樹脂組成物中に0.5質量%以上、10質量%以下であることが好ましく、特に1~5質量%であることが好ましい。上記下限値を下回ると、結晶水の放出による発熱の抑制や切削抵抗の低減の効果が期待できない。上記上限値を超えると、極端に流動性が低下したり、成形品の強度が低下するために、固片化時に割れ欠けを生じるという問題がある。
 本発明に用いられる(D)成分は、結晶水を20質量%以上含有する金属水酸化物および/または結晶水を20質量%以上含有する金属水酸化物固溶体であることが好ましい。このような金属水酸化物としては特に限定されないが、例えば、水酸化アルミニウム、水酸化マグネシウム等が挙げられる。また、一部分をベーマイト化、微細化、あるいはナトリウムイオンの低減化等をして、結晶水の放出開始温度を上げた高耐熱タイプの水酸化アルミニウムを用いることもできる。これらは単独で使用しても、2種類以上を併用してもよい。また、金属水酸化物の結晶中の一部の元素を、鉄、ニッケル、チタン、亜鉛、珪素等の別の元素と置換し、固溶体を形成した金属水酸化物固溶体を用いることもできる。これらは単独で使用しても、2種類以上を併用してもよい。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物には、上述の(C)成分、(D)成分以外の充填材を併用することができる。併用できるその他の充填材としては、一般に封止材用のエポキシ樹脂組成物に使用されているものが挙げられる。例えば、破砕シリカ、アルミナ、チタンホワイト、窒化珪素等が挙げられ、これらの充填材は、単独で使用しても、2種類以上を併用しても差し支えない。またこれらがカップリング剤により表面処理されていてもかまわない。充填材の形状としては、流動性改善のために、できるだけ真球状であり、かつ粒度分布が広いことが好ましい。
 (C)成分、(D)成分およびその他の充填材からなる全充填材の含有割合については、特に限定されないが、反り、耐湿信頼性等の観点から、エポキシ樹脂組成物全体に対して、80質量%以上であることが好ましく、88質量%以上であることがより好ましい。また、流動性等の観点から、エポキシ樹脂組成物全体に対して、92質量%以下であることが好ましく、90質量%以下であることがより好ましい。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物は、硬化促進剤をさらに含んでもよい。硬化促進剤は、エポキシ樹脂のエポキシ基と硬化剤(たとえば、フェノール樹脂系硬化剤のフェノール性水酸基)との架橋反応を促進させるものであればよく、一般に封止材用のエポキシ樹脂組成物に使用するものを用いることができる。例えば、1、8-ジアザビシクロ(5、4、0)ウンデセン-7等のジアザビシクロアルケンおよびその誘導体;トリフェニルホスフィン、メチルジフェニルホスフィン等の有機ホスフィン類;2-メチルイミダゾール等のイミダゾール化合物;テトラフェニルホスホニウム・テトラフェニルボレート等のテトラ置換ホスホニウム・テトラ置換ボレート;ホスフィン化合物とキノン化合物との付加物等が挙げられ、これらは1種類を単独で用いても2種以上を併用しても差し支えない。
 硬化促進剤の配合割合の下限値としては特に限定されないが、エポキシ樹脂組成物全体に対して、0.05質量%以上であることが好ましく、0.1質量%以上であることがより好ましい。硬化促進剤の配合割合の下限値が上記範囲内であると、硬化性の低下を引き起こす恐れが少ない。また、硬化促進剤の配合割合の上限値としては特に限定されないが、エポキシ樹脂組成物全体に対して、1質量%以下であることが好ましく、0.5質量%以下であることがより好ましい。硬化促進剤の配合割合の上限値が上記範囲内であると、流動性の低下を引き起こす恐れが少ない。
 硬化促進剤のうちでは、流動性の観点で、ホスフィン化合物とキノン化合物との付加物がより好ましい。ホスフィン化合物とキノン化合物との付加物で用いられるホスフィン化合物としては、例えば、トリフェニルホスフィン、トリ-p-トリルホスフィン、ジフェニルシクロヘキシルホスフィン、トリシクロヘキシルホスフィン、トリブチルホスフィンなどが挙げられる。また、ホスフィン化合物とキノン化合物との付加物で用いられるキノン化合物としては、例えば、1,4-ベンゾキノン、メチル-1,4-ベンゾキノン、メトキシ-1,4-ベンゾキノン、フェニル-1,4-ベンゾキノン、1,4-ナフトキノンなどが挙げられる。これらホスフィン化合物とキノン化合物との付加物のうち、トリフェニルホスフィンと1,4-ベンゾキノンとの付加物がより好ましい。ホスフィン化合物とキノン化合物との付加物の製造方法としては特に制限はないが、例えば、原料として用いられるホスフィン化合物とキノン化合物とを両者が溶解する有機溶媒中で付加反応させて単離すればよい。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物には、さらに必要に応じて、水酸化ジルコニウム等のアルミニウム腐食防止剤;酸化ビスマス水和物、酸化マグネシウム水和物および酸化アルミニウム水和物等の無機イオン交換体;γ-グリシドキシプロピルトリメトキシシラン、3-メルカプトプロピルトリメトキシシラン、3-アミノプロピルトリメトキシシラン等のカップリング剤;カーボンブラック、ベンガラ等の着色剤;シリコーンゴム等の低応力成分;カルナバワックス等の天然ワックス、合成ワックス、ステアリン酸亜鉛等の高級脂肪酸およびその金属塩類もしくはパラフィン等の離型剤;酸化防止剤等の各種添加剤を適宜配合してもよい。
 特にアルミニウム腐食防止剤に関しては、高温時に銅ワイヤとアルミパッドとの接合部を腐食するガスである酸性ガスを中和することのできる塩基性のものが望ましく、上述した(D)成分である水酸化アルミニウム、水酸化マグネシウムが適用できるほか、例えば、水酸化ジルコニウム、ハイドロタルサイト、ベーマイト等が挙げられる。これらのアルミニウム腐食防止剤を含むことで銅ワイヤを含む半導体装置の高温保管特性をさらに向上させることが可能である。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物において、上記アルミニウム腐食防止剤の配合量としては特に限定されないが、エポキシ樹脂組成物全体に対して、0.1~1重量%であることが好ましい。さらに好ましくは0.1~0.5重量%である。
 アルミニウム腐食防止剤の配合量を上記下限値以上とすることにより、高温保管性、耐湿性の向上を図ることができる。また、上記上限値以下とすることにより、ワイヤースイープ、PMC後反り、工程反り変動量を増大させることなく高温保管特性、耐湿性を向上させることができる。
 上記アルミニウム腐食防止剤の平均粒径は、1μm以上、10μm以下が好ましい。更に好ましくは2μm以上、5μm以下である。
 アルミニウム腐食防止剤の平均粒径を上記下限値以上とすることにより、PMC後反り、工程反り変動量を増大させることなく、高温保管特性、耐湿性を向上するとすることができる。また、上記上限値以下とすることにより、ワイヤースイープを増大させることなく高温保管特性、耐湿性を向上させることができる。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物は、前記(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカとともに、前記(D)金属水酸化物および/または金属水酸化物固溶体として、水酸化アルミニウムおよび/または水酸化マグネシウムを含有し、さらに、水酸化ジルコニウム、ハイドロタルサイト、ベーマイトからなる群より選ばれるアルミニウム腐食防止剤を一種以上含有することが特に好ましい。
 これにより、切削性、工具磨耗性、PMC後反り、工程反り変動量に優れ、かつ高温保管特性、耐湿性を飛躍的に向上させることができる。
 さらに、必要に応じて無機充填材をエポキシ樹脂またはフェノール樹脂で予め処理して用いてもよく、処理の方法としては、溶媒を用いて混合した後に溶媒を除去する方法や、直接無機充填材に添加し、混合機を用いて混合処理する方法等がある。
 本発明の半導体装置で用いられる封止材用のエポキシ樹脂組成物は、前述の各成分を、例えば、ミキサー等を用いて常温混合したもの、さらにその後、ロール、ニーダー、押出機等の混練機で溶融混練し、冷却後粉砕したものなど、必要に応じて適宜分散度や流動性等を調整したものを用いることができる。
 次に本発明の半導体装置について説明する。本発明の半導体装置は、ダイパッド部を有するリードフレームまたは回路基板と、リードフレームのダイパッド部上または回路基板上に積層もしくは並列して搭載された1以上の半導体素子と、リードフレームまたは回路基板に設けられた電気的接合部と半導体素子に設けられた電極パッドとを電気的に接合する銅ワイヤと、半導体素子と銅ワイヤとを封止する封止材とを備えた半導体装置である。また、本発明の半導体装置は封止材用のエポキシ樹脂組成物を用いて、トランスファーモールド、コンプレッションモールド、インジェクションモールド等の従来からの成形方法で、複数個の半導体素子等の電子部品を一括で封止成形した後、個片化する工程を経て得られる。
 本発明に用いられるリードフレームまたは回路基板としては特に制限はなく、テープ・キャリア・パッケージ(TCP)、ボール・グリッド・アレイ(BGA)、チップ・サイズ・パッケージ(CSP)、クワッド・フラット・ノンリーデッド・パッケージ(QFN)、リードフレーム・BGA(LF-BGA)、モールド・アレイ・パッケージタイプのBGA(MAP-BGA)などの従来公知の半導体装置に用いられるリードフレームまたは回路基板が挙げられる。電気的接合部とは、リードフレームにおけるワイヤボンド部、および回路基板における電極パッドなど、リードフレームまたは回路基板においてワイヤを接合する端子を意味する。
 本発明の半導体装置の形態としては、エポキシ樹脂組成物による封止成形後に個片化する工程を経て得られるMAP型のボール・グリッド・アレイ(BGA)、MAP型のチップ・サイズ・パッケージ(CSP)、MAP型のクワッド・フラット・ノンリード(QFN)等が挙げられる。上記トランスファーモールドなどの成形方法で封止された半導体装置は、そのまま、或いは80℃~200℃程度の温度で、10分~10時間程度の時間をかけて完全硬化させた後、個片化する工程を経て電子機器等に搭載される。尚、個片化する工程は、一括封止成形後、熱処理により完全硬化させる前であってもよい。
 以下に本発明の実施例を示すが、本発明はこれらに限定されるものではない。配合割合は質量部とする。実施例、比較例で用いた封止材用のエポキシ樹脂組成物の各成分について、以下に示す。
 封止材用のエポキシ樹脂組成物の各成分:
 (エポキシ樹脂)
 E-1:ビスフェノールA型エポキシ樹脂(三菱化学株式会社製、YL-6810。融点45℃、エポキシ当量172g/eq)。
 E-2:ビフェニレン骨格を有するフェノールアラルキル型エポキシ樹脂(一般式(1)において、-R1-がフェニレン基、-R2-がビフェニレン基、aが0、bが0であるエポキシ樹脂。日本化薬株式会社製、NC3000。軟化点58℃、エポキシ当量274g/eq、n1は平均値で2.5)。
Figure JPOXMLDOC01-appb-I000013
 E-3:一般式(2)で表わされるエポキシ樹脂(一般式(2)において、R6が水素原子であり、cが0、dが0、eが0である成分50質量%、R6が水素原子であり、cが1、dが0、eが0である成分40質量%、R6が水素原子であり、cが1、dが1、eが0である成分10質量%の混合物であるエポキシ樹脂。ディーアイシー株式会社製、HP4770。軟化点72℃、エポキシ当量205g/eq)。
Figure JPOXMLDOC01-appb-I000014
 E-4:一般式(3)で表わされるエポキシ樹脂(一般式(3)においてR7、R8がともに水素原子、n3が0。三菱化学株式会社製、YX-8800。融点110℃、エポキシ当量181g/eq)。
Figure JPOXMLDOC01-appb-I000015
 E-5:一般式(4)で表わされるエポキシ樹脂(ディーアイシー株式会社製、HP-7200L。軟化点56℃、エポキシ当量245g/eq、n4は平均値で0.4)。
Figure JPOXMLDOC01-appb-I000016
 E-6:オルソクレゾールノボラック型エポキシ樹脂(日本化薬株式会社製、EOCN-1020-55。軟化点55℃、エポキシ当量200g/eq)。
 (硬化剤)
 H-1:フェノールノボラック樹脂(住友ベークライト株式会社製、PR-HF-3。軟化点80℃、水酸基当量104g/eq)。
 H-2:ビフェニレン骨格を有するフェノールアラルキル樹脂(一般式(5)において、-R9-がフェニレン基、-R10-がビフェニレン基、fが0、gが0である化合物。明和化成株式会社製、MEH-7851SS。軟化点65℃、水酸基当量203g/eq、n5は平均値で1.9)。
 H-3:フェニレン骨格を有するナフトールアラルキル樹脂(一般式(5)において、-R9-がナフチレン基、-R10-がフェニレン基、fが0、gが0である化合物。東都化成株式会社製、SN-485。軟化点87℃、水酸基当量210g/eq、n5は平均値で1.8)。
Figure JPOXMLDOC01-appb-I000017
 H-4:一般式(6)で表わされるフェノール樹脂(日本化薬株式会社製、カヤハードDPN。軟化点87℃、水酸基当量165g/eq、n6は平均値で0.6)。
Figure JPOXMLDOC01-appb-I000018
 (球状シリカ)
 溶融球状シリカ1:株式会社マイクロン製、HS-202(モード径35μm、比表面積3.5m/g、55μm以上の粗大粒子の含有量0.02質量%)
 溶融球状シリカ2:株式会社マイクロン製、HS-105を300メッシュの篩を用いて粗大粒子を除去したもの(モード径37μm、比表面積2.5m/g、55μm以上の粗大粒子の含有量0.1質量%)
 溶融球状シリカ3:電気化学工業株式会社製、FB-940(モード径30μm、比表面積3.2m/g、55μm以上の粗大粒子の含有量0.2質量%)
 溶融球状シリカ4:株式会社マイクロン製、HS-203(モード径30μm、比表面積3.7m/g、55μm以上の粗大粒子の含有量0.01質量%)
 (金属水酸化物および/または金属水酸化物固溶体等)
 金属水酸化物1:住友化学株式会社製、水酸化アルミニウムCL-303(平均粒径3μm、結晶水含有量34質量%)
 金属水酸化物2:住友化学株式会社製、水酸化アルミニウムCL-308(平均粒径8μm、結晶水含有量34質量%)
 金属水酸化物3:昭和電工株式会社製、水酸化アルミニウムH42M(平均粒径1μm、結晶水含有量34質量%)
 金属水酸化物4:日本軽金属株式会社製、水酸化アルミニウムBW153(平均粒径15μm、結晶水含有量34質量%)
 金属水酸化物5:神島化学工業株式会社製、水酸化マグネシウムW-H4(平均粒径2μm、結晶水含有量31質量%)
 金属水酸化物固溶体:タテホ化学工業株式会社製、エコーマグZ-10(平均粒径1μm、結晶水含有量27質量%)
 未焼成クレー:(白石カルシウム株式会社製、カオブライト90(平均粒径1μm、結晶水含有量13質量%)
 タルク:竹原化学工業株式会社製、ミクロライト(平均粒径2.5μm、結晶水含有量5質量%)
 尚、金属水酸化物および/または金属水酸化物固溶体等の結晶水含有量は、TG/DTA分析装置で、25℃~650℃まで5℃/分で昇温した時の、質量減少値で表した。
 アルミニウム腐食防止剤1:共和化学株式会社製、DHT-4A、平均粒径0.5μm、ハイドロタルサイト
 アルミニウム腐食防止剤2:東亞合成株式会社製、IXE-800、平均粒径5μm、ZrO(OH)
 (硬化促進剤)
 硬化促進剤1:一般式(7)で表されるトリフェニルホスフィンと1,4-ベンゾキノンとの付加物
Figure JPOXMLDOC01-appb-I000019
 (カップリング剤)
 エポキシシラン:γ-グリシドキシプロピルトリメトキシシラン
 (着色剤)
 カーボンブラック
 (離型剤)
 カルナバワックス
 封止材用のエポキシ樹脂組成物の製造
 (実施例1)
 E-1         1.40質量部
 E-4         3.27質量部
 H-2         5.33質量部
 溶融球状シリカ1    86質量部
 金属水酸化物1     3質量部
 硬化促進剤1      0.3質量部
 エポキシシラン     0.25質量部
 カーボンブラック    0.25質量部
 カルナバワックス    0.2質量部
上記成分を常温でミキサーを用いて混合し、次に70~100℃でロール混練し、冷却後粉砕して封止材用のエポキシ樹脂組成物を得た。
 (実施例2~34、比較例1~4)
 表1~5に記載の封止材用エポキシ樹脂組成物の配合に従い、実施例1と同様にしてエポキシ樹脂組成物を得た。
 実施例、比較例で用いたワイヤについて、以下に示す。
 銅ワイヤ:タツタ電線株式会社製、TC-E(銅純度99.99質量%、線径は表1~5に示した。)
 金ワイヤ:住友金属鉱山株式会社製、NL-4(金純度99.99質量%、線径は表5に示した。)
 各実施例および各比較例で得られた封止材用のエポキシ樹脂組成物について、以下の評価を行った。得られた結果を表1~5に示す。
 評価方法
 スパイラルフロー:低圧トランスファー成形機(コータキ精機株式会社製、KTS-15)を用いて、EMMI-1-66に準じたスパイラルフロー測定用の金型に、金型温度175℃、注入圧力6.9MPa、保圧時間120秒の条件でエポキシ樹脂組成物を注入し、流動長を測定した。単位はcm。80cm以下であるとパッケージ未充填などの成形不良が生じる場合がある。
 ワイヤ流れ率:アルミニウムパッドを形成したTEGチップ(3.5mm×3.5mm、パッドピッチは50μm)を352ピンBGA(基板は厚さ0.56mm、ビスマレイミド・トリアジン樹脂/ガラスクロス基板、パッケージサイズは30×30mm、厚さ1.17mm)のダイパッド部上に接着し、TEGチップのアルミニウムパッドと基板側端子とを、ワイヤを用いてワイヤピッチ80μmでワイヤボンディングした。これを、低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、352ピンBGAパッケージを作製し、175℃、4時間の条件で後硬化した。室温まで冷却後、軟X線透視装置(ソフテックス(株)製、PRO-TEST100)で観察し、ワイヤの流れ率を(流れ量)/(ワイヤ長)の比率で表し、この値が最も大きくなるワイヤ部の値を記した。単位は%。この値が5%を超えると、隣接するワイヤ同士が接触する可能性が高い。
 切削抵抗および工具摩耗性:低圧トランスファー成形機(コータキ精機(株)製、KTS-30)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間180秒の条件で成形した3mm厚の試験片を、ポストキュアとして175℃で8時間加熱処理した後、ドリルを切削工具とした摩耗試験装置を用いて切削抵抗および工具摩耗性の評価を行った。この試験装置は、ドリル径3mm、刃の切れが同等のドリルを使用し、ドリル回転数850rpm、荷重2Kg重(19.6N)に設定されたものである。試験片はそれぞれ30回ずつ穿孔して評価を行うが、刃の切れ具合の差による誤差を回避するため試験片を30回穿孔し、その前後に3mm厚のアルミ板を穿孔し、次に示す値より切削抵抗並びに工具摩耗性を評価した。
 切削抵抗:t1/tAl0
 工具磨耗性:tAl30/tAl0
  t1:試験片1回目穿孔時の穿孔所要時間
  tAl0:試験片穿孔前のアルミ板穿孔所要時間
  tAl30:試験片30回目穿孔後の、アルミ板穿孔所要時間
尚、切削抵抗および工具磨耗性は共に値が小さいもの程良好である。
 高温保管特性(185℃):アルミニウム電極パッドを形成したTEG(TEST ELEMENT GROUP)チップ(3.5mm×3.5mm)を352ピンBGA(基板は厚さ0.56mm、ビスマレイミド・トリアジン樹脂/ガラスクロス基板、パッケージサイズは30×30mm、厚さ1.17mm)のダイパッド部上に接着し、TEGチップのアルミニウム電極パッドと基板側端子とをデージーチェーンになるように、ワイヤを用いてワイヤピッチ50μmでワイヤボンディングした。これを、低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、352ピンBGAパッケージを作製した。作製したパッケージを、175℃、8時間で後硬化した後、高温保管試験(185℃)を行った。24時間毎に配線間の電気抵抗値の測定を行い、その値が初期値に対し20%増加したパッケージを不良と判定し、不良になるまでの時間を測定した。不良時間はn=5ヶの測定で、1ケでも不良が発生した時間で示した。単位は時間。全てのパッケージで1000Hrまで不良発生のなかったものは1000<とした。
 高温保管特性(200℃):アルミニウム電極パッドを形成したTEG(TEST ELEMENT GROUP)チップ(3.5mm×3.5mm)を352ピンBGA(基板は厚さ0.56mm、ビスマレイミド・トリアジン樹脂/ガラスクロス基板、パッケージサイズは30×30mm、厚さ1.17mm)のダイパッド部上に接着し、TEGチップのアルミニウム電極パッドと基板側端子とをデージーチェーンになるように、ワイヤを用いてワイヤピッチ50μmでワイヤボンディングした。これを、低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、352ピンBGAパッケージを作製した。作製したパッケージを、175℃、8時間で後硬化した後、高温保管試験(200℃)を行った。24時間毎に配線間の電気抵抗値の測定を行い、その値が初期値に対し20%増加したパッケージを不良と判定し、不良になるまでの時間を測定した。不良時間はn=5ヶの測定で、1ケでも不良が発生した時間で示した。単位は時間。
 高温動作特性:アルミニウム電極パッドを形成したTEG(TEST ELEMENT GROUP)チップ(3.5mm×3.5mm)を352ピンBGA(基板は厚さ0.56mm、ビスマレイミド・トリアジン樹脂/ガラスクロス基板、パッケージサイズは30×30mm、厚さ1.17mm)のダイパッド部上に接着し、TEGチップのアルミニウム電極パッドと基板側端子とをデージーチェーンになるように、ワイヤを用いてワイヤピッチ50μmでワイヤボンディングした。これを、低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、352ピンBGAパッケージを作製した。作製したパッケージを175℃、8時間で後硬化した後、デージーチェーンにつないだ両端に0.1Aの直流電流を流す。この状態で185℃での高温保管を行い、12時間毎に配線間の電気抵抗値が初期値に対し20%増加したパッケージを不良と判定し、不良になるまでの時間を測定した。不良時間はn=4ヶの測定で、1ケでも不良が発生した時間で示した。単位は時間。
 耐湿信頼性(130℃):アルミニウム回路を形成したTEGチップ(3.5mm×3.5mm、アルミニウム回路は保護膜なしの剥き出し)を352ピンBGA(基板は厚さ0.56mm、ビスマレイミド・トリアジン樹脂/ガラスクロス基板、パッケージサイズは30×30mm、厚さ1.17mm)のダイパッド部上に接着し、アルミニウムパッドと基板側端子を、ワイヤを用いてワイヤピッチ80μmでワイヤボンディングした。これを、低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、352ピンBGAパッケージを作製した。作製したパッケージを、175℃、8時間で後硬化した後、IEC68-2-66に準拠しHAST(Highly Accelerated temperature and humidity Stress Test)試験を行った。試験条件は130℃、85%RH、20V印加、168時間処理をして回路のオープン不良有無を測定した。1パッケージあたり4端子を持ち、5パッケージで計20回路を評価で用いた。単位は不良回路の個数。
 耐湿信頼性(140℃):アルミニウム回路を形成したTEGチップ(3.5mm×3.5mm、アルミニウム回路は保護膜なしの剥き出し)を352ピンBGA(基板は厚さ0.56mm、ビスマレイミド・トリアジン樹脂/ガラスクロス基板、パッケージサイズは30×30mm、厚さ1.17mm)のダイパッド部に接着し、アルミニウムパッドと基板側端子を、ワイヤを用いてワイヤピッチ80μmでワイヤボンディングした。これを、低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、352ピンBGAパッケージを作製した。作製したパッケージを、175℃、8時間で後硬化した後、IEC68-2-66に準拠しHAST(Highly Accelerated temperature and humidity Stress Test)試験を行った。試験条件は140℃、85%RH、20V印加、168時間処理をして回路のオープン不良有無を測定した。1パッケージあたり4端子を持ち5パッケージで計20回路を評価で用いた。単位は不良回路の個数。
 後硬化(PMC)後の反り量:低圧トランスファー成形機(TOWA製、Yシリーズ)を用いて、金型温度175℃、注入圧力6.9MPa、硬化時間2分の条件でエポキシ樹脂組成物により封止成形して、225ピンBGAパッケージ(基板厚さ0.36mmBT樹脂ガラスクロス基材、パッケージサイズ24×24mm、封止樹脂厚さ1.17mm、シリコンチップサイズ9×9mm、厚さ0.35mmをダイボンディングしたもの)を作製した。作製したパッケージを、175℃、8時間で後硬化した後、25℃で表面粗さ計を用いてパッケージのゲートから対角方向の変位を測定し、変位差の最も大きい値を後硬化後の反り量とした。単位はμm。n=3の平均値を表に記載した。
 工程反り変動量:前記後硬化後の反り量の測定の後、IRリフロー処理(260℃JEDEC条件準拠)した後、25℃で表面粗さ計を用いてパッケージのゲートから対角方向の変位を測定し、変位差の最も大きい値を工程反り量とした。この値を用いて、下記式により工程反り変動量を求めた。単位はμm。n=3の平均値を表に記載した。
 工程反り変動量=工程反り量-後硬化後の反り量
Figure JPOXMLDOC01-appb-I000020
Figure JPOXMLDOC01-appb-I000021
Figure JPOXMLDOC01-appb-I000022
Figure JPOXMLDOC01-appb-I000023
Figure JPOXMLDOC01-appb-I000024
 表1~5から明らかなように、実施例1~34は、ワイヤ流れ率、高温保管特性、高温動作特性、耐湿信頼性に優れていた。
 特に、(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカとともに、(D)金属水酸化物および/または金属水酸化物固溶体として、水酸化アルミニウムを含有し、さらに、水酸化ジルコニウム、ハイドロタルサイトをアルミニウム腐食防止剤として含有するエポキシ樹脂組成物を用いた実施例2~4、実施例14~16は、表中に示される他の特性とともに、200℃における高温保管性、140℃における耐湿信頼性においても優れた特性を示した。
 本発明により得られる半導体装置は、ダイパッド部を有するリードフレームまたは回路基板と、前記リードフレームのダイパッド部上または前記回路基板上に積層もしくは並列して搭載された1以上の半導体素子と、前記リードフレームのダイパッド部または前記回路基板に設けられた電気的接合部と前記半導体素子に設けられた電極パッドとを電気的に接合する銅ワイヤと、前記半導体素子と前記銅ワイヤとを封止する封止材とを備えた半導体装置、とりわけ、前記封止材用のエポキシ樹脂組成物で一括封止成形した後に、成形品をカットして個片化するMAP方式の半導体装置に好適に用いることができる。

Claims (10)

  1.  電気的接合部を備える、ダイパッド部を有するリードフレームまたは回路基板と、
     前記リードフレームの前記ダイパッド部上または前記回路基板上に積層もしくは並列して搭載された、電極パッドを備える1以上の半導体素子と、
     前記リードフレームまたは前記回路基板の前記電気的接合部と、前記半導体素子の前記電極パッドとを電気的に接合する銅ワイヤと、
     前記半導体素子と前記銅ワイヤとを封止する封止材と、
    を備える半導体装置であって、
      前記銅ワイヤの線径が18μm以上、23μm以下であり、
      前記封止材がエポキシ樹脂組成物の硬化物から構成され、
       前記エポキシ樹脂組成物が、(A)エポキシ樹脂、(B)硬化剤、(C)球状シリカ、(D)金属水酸化物および/または金属水酸化物固溶体を含み、
      前記半導体装置は、前記エポキシ樹脂組成物による封止成形後に個片化する工程を経て得られる半導体装置。
  2.  前記(D)金属水酸化物および/または金属水酸化物固溶体の平均粒径が、1μm以上、10μm以下である請求項1に記載の半導体装置。
  3.  前記(D)金属水酸化物および/または金属水酸化物固溶体の前記エポキシ樹脂組成物全質量に対する含有割合が、1質量%以上、10質量%以下である請求項1に記載の半導体装置。
  4.  前記(D)金属水酸化物および/または金属水酸化物固溶体が、結晶水を20質量%以上含有する請求項1に記載の半導体装置。
  5.  前記(D)金属水酸化物および/または金属水酸化物固溶体が、水酸化アルミニウムおよび/または水酸化マグネシウムである請求項1に記載の半導体装置。
  6.  前記エポキシ樹脂組成物が、水酸化ジルコニウム、ハイドロタルサイト、ベーマイトからなる群より選択される1種以上のアルミニウム腐食防止剤をさらに含む請求項5に記載の半導体装置。
  7.  前記(C)球状シリカのモード径が35μm以下であり、かつ前記(C)球状シリカに含まれる55μm以上の粒子の含有率が0.1質量%以下である請求項1に記載の半導体装置。
  8.  前記エポキシ樹脂が、
    一般式(1):
    Figure JPOXMLDOC01-appb-I000025
    (一般式(1)において、-R1-はフェニレン基またはナフチレン基であり、-R1-がナフチレン基である場合、グリシジルエーテル基の結合位置はα位であってもβ位であってもよく、-R2-はフェニレン基、ビフェニレン基またはナフチレン基であり、R3およびR4は、それぞれR1およびR2に導入され、炭素数1~10の炭化水素基であり、それらは互いに同じであっても異なっていてもよく、aは0~5の整数であり、bは0~8の整数であり、n1の平均値は1以上、3以下の正数である)で表されるエポキシ樹脂、
    一般式(2):
    Figure JPOXMLDOC01-appb-I000026
    (一般式(2)において、R5は炭素数1~4の炭化水素基であり、互いに同じであっても異なっていても良く、R6は水素原子または炭素数1~4の炭化水素基であり、互いに同じであっても異なっていてもよく、cおよびdは0または1の整数であり、eは0~5の整数である)で表されるエポキシ樹脂、
    一般式(3):
    Figure JPOXMLDOC01-appb-I000027
    (一般式(3)において、R7およびR8は水素原子またはメチル基であり、n3は0~5の整数である)で表されるエポキシ樹脂、および
    一般式(4):
    Figure JPOXMLDOC01-appb-I000028
    (一般式(4)において、n4の平均値は0以上、4以下の正数である)で表されるエポキシ樹脂、
    からなる群から選択される少なくとも1種のエポキシ樹脂を含む請求項1に記載の半導体装置。
  9.  前記硬化剤が、
    一般式(5):
    Figure JPOXMLDOC01-appb-I000029
    (一般式(5)において、-R9-はフェニレン基またはナフチレン基であり、-R9-がナフチレン基である場合、水酸基の結合位置はα位であってもβ位であってもよく、-R10-はフェニレン基、ビフェニレン基またはナフチレン基であり、R11およびR12は、それぞれR9、R10に導入され、炭素数1~10の炭化水素基であり、それらは互いに同じであっても異なっていてもよく、fは0~5の整数であり、gは0~8の整数であり、n5の平均値は1以上、3以下の正数である)で表されるフェノール樹脂を含む請求項1に記載の半導体装置。
  10.  前記硬化剤が、
    一般式(6):
    Figure JPOXMLDOC01-appb-I000030
    (一般式(6)において、n6の平均値は0以上、4以下の正数である)で表されるフェノール樹脂を含む請求項1に記載の半導体装置。
PCT/JP2010/005950 2009-10-09 2010-10-05 半導体装置 WO2011043058A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201080044844.6A CN102576696B (zh) 2009-10-09 2010-10-05 半导体装置
JP2011535278A JPWO2011043058A1 (ja) 2009-10-09 2010-10-05 半導体装置
US13/496,547 US9082708B2 (en) 2009-10-09 2010-10-05 Semiconductor device
KR1020127011809A KR101678256B1 (ko) 2009-10-09 2010-10-05 반도체 장치

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2009234716 2009-10-09
JP2009-234716 2009-10-09
JP2010-194020 2010-08-31
JP2010194020 2010-08-31

Publications (1)

Publication Number Publication Date
WO2011043058A1 true WO2011043058A1 (ja) 2011-04-14

Family

ID=43856542

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/005950 WO2011043058A1 (ja) 2009-10-09 2010-10-05 半導体装置

Country Status (7)

Country Link
US (1) US9082708B2 (ja)
JP (1) JPWO2011043058A1 (ja)
KR (1) KR101678256B1 (ja)
CN (1) CN102576696B (ja)
SG (1) SG10201406428QA (ja)
TW (1) TWI500648B (ja)
WO (1) WO2011043058A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015182371A1 (ja) * 2014-05-28 2015-12-03 住友ベークライト株式会社 封止用樹脂組成物、および半導体装置
EP2734379B1 (en) 2011-07-21 2019-05-01 Hewlett-Packard Development Company, L.P. Print medium

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6218413B2 (ja) * 2013-03-29 2017-10-25 株式会社Subaru プレドープ剤、これを用いた蓄電デバイス及びその製造方法
CN104882386B (zh) 2014-02-27 2019-03-01 恩智浦美国有限公司 半导体器件格栅阵列封装
KR101689833B1 (ko) * 2015-05-19 2017-01-10 주식회사 프로텍 Bga 반도체 패키지의 전자파 차폐막 형성 방법 및 이에 사용되는 베이스 테이프
US10797025B2 (en) 2016-05-17 2020-10-06 Taiwan Semiconductor Manufacturing Company, Ltd. Advanced INFO POP and method of forming thereof
WO2017209047A1 (ja) 2016-05-30 2017-12-07 日立化成株式会社 封止組成物及び半導体装置
DE102017121485A1 (de) * 2017-09-15 2019-03-21 Infineon Technologies Austria Ag Halbleitervorrichtung mit Kupferkorrosionsinhibitoren
US11328966B2 (en) 2019-06-25 2022-05-10 Samsung Electronics Co., Ltd. Chip-stacked semiconductor package and method of manufacturing same

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000309684A (ja) * 1999-02-25 2000-11-07 Nitto Denko Corp 半導体封止用樹脂組成物およびそれを用いた半導体装置ならびに半導体装置の製法
JP2002121260A (ja) * 1999-10-06 2002-04-23 Nitto Denko Corp 半導体封止用樹脂組成物およびそれを用いた半導体装置ならびに半導体装置の製法
JP2007023272A (ja) * 2005-06-15 2007-02-01 Hitachi Chem Co Ltd 封止用液状エポキシ樹脂組成物、電子部品装置及びウエハーレベルチップサイズパッケージ
JP2009152561A (ja) * 2007-11-29 2009-07-09 Sumitomo Bakelite Co Ltd 半導体装置並びに封止用エポキシ樹脂組成物及びその製造方法
JP2009177104A (ja) * 2007-02-20 2009-08-06 Nec Electronics Corp 半導体装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6213432A (ja) * 1985-07-11 1987-01-22 Sumitomo Bakelite Co Ltd エポキシ樹脂組成物
JPH0597970A (ja) * 1991-10-07 1993-04-20 Shin Etsu Chem Co Ltd 熱硬化性樹脂組成物及び半導体装置
JPH086484B2 (ja) 1992-07-01 1996-01-24 永代機械工業株式会社 立体駐車装置
JP2000311915A (ja) * 1998-10-14 2000-11-07 Texas Instr Inc <Ti> 半導体デバイス及びボンディング方法
JP3661444B2 (ja) 1998-10-28 2005-06-15 株式会社ルネサステクノロジ 半導体装置、半導体ウエハ、半導体モジュールおよび半導体装置の製造方法
EP1203792A4 (en) * 1999-02-25 2002-05-29 Nitto Denko Corp RESIN COMPOSITION FOR SEMICONDUCTOR ENCLOSURE, SEMICONDUCTOR COMPONENT OBTAINED therefrom, AND METHOD FOR THE PRODUCTION OF SEMICONDUCTOR COMPONENTS
JP3573651B2 (ja) * 1999-03-30 2004-10-06 住友ベークライト株式会社 エポキシ樹脂組成物及び半導体装置
TWI257935B (en) 1999-10-06 2006-07-11 Nitto Denko Corp Resin composition for sealing semiconductor and semiconductor device using the same and method for producing semiconductor device
CN1286906C (zh) 2000-09-30 2006-11-29 住友电木株式会社 环氧树脂组合物和半导体装置
JP4779269B2 (ja) * 2001-09-17 2011-09-28 住友ベークライト株式会社 エポキシ樹脂組成物及び半導体装置
US20040245320A1 (en) * 2001-10-23 2004-12-09 Mesato Fukagaya Bonding wire
JP4030786B2 (ja) * 2002-03-29 2008-01-09 住友ベークライト株式会社 エポキシ樹脂組成物及び半導体装置
MY148463A (en) * 2004-07-29 2013-04-30 Sumitomo Bakelite Co Epoxy resin composition and semiconductor device
JP5027509B2 (ja) * 2004-08-18 2012-09-19 株式会社カネカ 半導体封止剤用エポキシ樹脂組成物およびエポキシ樹脂成形材料
JP2007012776A (ja) 2005-06-29 2007-01-18 Nippon Steel Materials Co Ltd 半導体装置用ボンディングワイヤ
JP4941804B2 (ja) * 2005-03-02 2012-05-30 Dic株式会社 エポキシ樹脂組成物、その硬化物、半導体封止材料、新規フェノール樹脂、および新規エポキシ樹脂
JP4946030B2 (ja) * 2005-12-16 2012-06-06 住友ベークライト株式会社 エポキシ樹脂組成物及び半導体装置
US8063120B2 (en) * 2006-05-12 2011-11-22 Denki Kagaku Kogyo Kabushiki Kaisha Ceramic powder and use thereof
WO2008093414A1 (ja) * 2007-01-31 2008-08-07 Fujitsu Microelectronics Limited 半導体装置及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000309684A (ja) * 1999-02-25 2000-11-07 Nitto Denko Corp 半導体封止用樹脂組成物およびそれを用いた半導体装置ならびに半導体装置の製法
JP2002121260A (ja) * 1999-10-06 2002-04-23 Nitto Denko Corp 半導体封止用樹脂組成物およびそれを用いた半導体装置ならびに半導体装置の製法
JP2007023272A (ja) * 2005-06-15 2007-02-01 Hitachi Chem Co Ltd 封止用液状エポキシ樹脂組成物、電子部品装置及びウエハーレベルチップサイズパッケージ
JP2009177104A (ja) * 2007-02-20 2009-08-06 Nec Electronics Corp 半導体装置
JP2009152561A (ja) * 2007-11-29 2009-07-09 Sumitomo Bakelite Co Ltd 半導体装置並びに封止用エポキシ樹脂組成物及びその製造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2734379B1 (en) 2011-07-21 2019-05-01 Hewlett-Packard Development Company, L.P. Print medium
WO2015182371A1 (ja) * 2014-05-28 2015-12-03 住友ベークライト株式会社 封止用樹脂組成物、および半導体装置
JP2015224290A (ja) * 2014-05-28 2015-12-14 住友ベークライト株式会社 封止用樹脂組成物、および半導体装置
KR20170015305A (ko) * 2014-05-28 2017-02-08 스미토모 베이클리트 컴퍼니 리미티드 봉지용 수지 조성물, 및 반도체 장치
KR102171661B1 (ko) 2014-05-28 2020-10-29 스미토모 베이클리트 컴퍼니 리미티드 봉지용 수지 조성물, 및 반도체 장치

Also Published As

Publication number Publication date
KR20120091190A (ko) 2012-08-17
KR101678256B1 (ko) 2016-11-21
US9082708B2 (en) 2015-07-14
JPWO2011043058A1 (ja) 2013-03-04
TWI500648B (zh) 2015-09-21
US20120175761A1 (en) 2012-07-12
CN102576696B (zh) 2015-10-07
SG10201406428QA (en) 2014-12-30
CN102576696A (zh) 2012-07-11
TW201120083A (en) 2011-06-16

Similar Documents

Publication Publication Date Title
JP5532258B2 (ja) 半導体装置
WO2011043058A1 (ja) 半導体装置
JP5393207B2 (ja) 半導体装置
JP5564793B2 (ja) 半導体封止用エポキシ樹脂組成物及び半導体装置
JPWO2011070739A1 (ja) 半導体封止用エポキシ樹脂組成物、その硬化体及び半導体装置
WO2011093038A1 (ja) 半導体装置
JP5470806B2 (ja) 半導体装置並びに封止用エポキシ樹脂組成物及びその製造方法
US9230892B2 (en) Semiconductor device and method of manufacturing the same
JP2013209450A (ja) 半導体封止用エポキシ樹脂組成物
JP6094573B2 (ja) 半導体装置
JP2008166314A (ja) 半導体装置及び封止用エポキシ樹脂組成物
JP6341203B2 (ja) 半導体装置
US8766420B2 (en) Semiconductor device
JP2008214559A (ja) 半導体封止用エポキシ樹脂組成物および半導体装置
JP2015110686A (ja) 半導体封止用エポキシ樹脂組成物、その硬化体及び半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080044844.6

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10821735

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2011535278

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 13496547

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1201001606

Country of ref document: TH

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20127011809

Country of ref document: KR

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 10821735

Country of ref document: EP

Kind code of ref document: A1