WO2010035866A1 - 半導体素子搭載用パッケージ基板とその製造方法 - Google Patents

半導体素子搭載用パッケージ基板とその製造方法 Download PDF

Info

Publication number
WO2010035866A1
WO2010035866A1 PCT/JP2009/066918 JP2009066918W WO2010035866A1 WO 2010035866 A1 WO2010035866 A1 WO 2010035866A1 JP 2009066918 W JP2009066918 W JP 2009066918W WO 2010035866 A1 WO2010035866 A1 WO 2010035866A1
Authority
WO
WIPO (PCT)
Prior art keywords
cavity
layer
adhesive
plating
package substrate
Prior art date
Application number
PCT/JP2009/066918
Other languages
English (en)
French (fr)
Inventor
田村 匡史
学 杉林
邦司 鈴木
清男 服部
Original Assignee
日立化成工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日立化成工業株式会社 filed Critical 日立化成工業株式会社
Priority to KR1020107024798A priority Critical patent/KR101143042B1/ko
Publication of WO2010035866A1 publication Critical patent/WO2010035866A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4697Manufacturing multilayer circuits having cavities, e.g. for mounting components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09509Blind vias, i.e. vias having one side closed
    • H05K2201/09518Deep blind vias, i.e. blind vias connecting the surface circuit to circuit layers deeper than the first buried circuit layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/0959Plated through-holes or plated blind vias filled with insulating material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10515Stacked components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/049Wire bonding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/061Lamination of previously made multilayered subassemblies
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4623Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards

Definitions

  • the present invention relates to a semiconductor device mounting package substrate capable of high density and a method for manufacturing the same.
  • PoP Package on Package
  • SiP System in Package
  • the semiconductor package must be coated with a potting resin or the like to protect the semiconductor element. Therefore, in a package in which a plurality of semiconductor elements are stacked on one semiconductor element mounting package substrate, the total height of the package becomes thick and it is difficult to reduce the thickness. Further, when the packages having the increased total thickness are stacked, as shown in FIG. 7, the sealant 3 placed higher than the connection terminal A ⁇ b> 14 inhibits the connection between the bottom package 35 and the top package 34. Therefore, the connection between the top package 34 and the bottom package 35 is performed using a solder ball 38 having a diameter larger than the height of the sealant 3 (for example, ⁇ 0.6 mm or more. In the following, ⁇ represents a diameter). There is a need to do.
  • the sealant 3 is generally raised to a height that is at least half the diameter of the solder ball 38 used for connection (ie, the inter-terminal distance 44). there were. If the diameter of the solder ball 38 is large, the diameter and pitch of the connection terminal A14 connected using the solder ball 38 must be increased accordingly. For this reason, it is difficult to reduce the size and pitch of the connection terminals A14 by increasing the diameter of the solder balls 38 used for connection between these packages.
  • Cited Document 1 since the sealant is in a convex state on the upper side (top package side) of the bottom package, there is a problem that the top packages that can be combined are limited and the degree of freedom is small. Further, in Cited Document 2, an insulating layer is formed to provide a cavity portion, and an interlayer connection with an external connection terminal through the insulating layer is performed by filling a metal layer in a through hole with electroplating. Plating leads for plating are required, and there are restrictions on higher density and design.
  • the cavity layer 5 forms the cavity portion 9
  • the aperture ratio is large.
  • the base layer 6 draws out a terminal for electrical connection with the semiconductor element 2, and thus has a high-density multilayer structure.
  • the aperture ratio and the layer structure are greatly different.
  • the cavity layer 5 and the base layer 6 have different dimensional change behaviors during manufacturing and use, and when the conductive resin 17 is used for the interlayer connection 31, there is a problem that it is difficult to ensure connection reliability.
  • An object of the present invention is to provide a package substrate for mounting a semiconductor element that can be performed and has excellent reliability, and a manufacturing method thereof.
  • the present invention relates to the following.
  • an inner layer circuit is provided in the cavity layer, and a metal is formed on the inner wall of the bottomed via so as to be joined to the inner layer circuit.
  • the bottomed via is provided so as to penetrate the cavity material and the adhesive and reach the connection pad provided on the cavity layer side on the base layer,
  • a package substrate for mounting a semiconductor element on which an interlayer connection for connecting a connection terminal A provided on the opposite side of the base layer on the cavity layer is formed.
  • the inner layer circuit provided in the cavity layer is an annular ring provided around the through-hole, and the annular ring and the metal coating formed on the inner wall of the bottomed via A semiconductor device mounting package substrate that forms an inner layer connection.
  • a package substrate for mounting a semiconductor element wherein the inner layer circuit provided in the cavity layer is provided on the adhesive side on the cavity material.
  • the thickness of the adhesive provided in the cavity layer is a portion corresponding to the inner layer circuit and thinner than the portion not corresponding to the inner layer circuit. substrate.
  • the degree of freedom of the package to be combined is large, the restrictions on the pattern design are small, and the connection between the top package and the bottom package can be performed with high density, A highly reliable package substrate for mounting a semiconductor element and a manufacturing method thereof can be provided.
  • the package substrate 1 for mounting a semiconductor element of the present invention is formed by a cavity layer 5 having an opening 25, a base layer 6 laminated on the cavity layer 5, and the opening 25.
  • the semiconductor device mounting package substrate 1 having the cavity portion 9 is connected to the connection pad 11 on the base layer 6 and the connection terminal A14 on the cavity layer 5 through the cavity layer 5.
  • the semiconductor device mounting package substrate 1 in which the interlayer connection 31 is provided and the interlayer connection 31 is formed of the conductive resin 17 is exemplified.
  • the semiconductor package 36 manufactured using the semiconductor package substrate 1 of the present invention includes the semiconductor element mounting package substrate 1 having the cavity portion 9 and the cavity portion 9.
  • An interlayer connection 31 for connecting the connection pad 11 on the layer 6 and the connection terminal A14 on the cavity layer 5 is provided.
  • the semiconductor package 36 formed by 17 and the like.
  • the interlayer connection 31 of the cavity layer 5 is formed by the conductive resin 17, so that the interlayer connection 31 is formed by so-called filled via plating. Therefore, there is no need to provide a plating lead for power supply, so that the degree of freedom in design is large and the density can be increased accordingly.
  • the aspect ratio is larger than that of filled via plating (for example, the diameter of the bottomed via 13 for the interlayer connection 31 is ⁇ 0.2 mm, the depth is 0.2 mm to 0.55 mm)
  • the thickness of the cavity layer 5 can be made thicker (for example, about 0.2 mm to 0.55 mm).
  • the cavity 9 can be formed high, and it becomes easy to stack a plurality of semiconductor packages 36 in the cavity 9 as shown in FIG. Further, since the height of the cavity portion 9 can be formed such that the sealant 3 hardly protrudes, even when the semiconductor package 36 is formed by molding the sealant 3, the surface of the sealant 3 is It can be made flat so that it is not more than the same as the connection terminal A14, that is, hardly protrudes from the connection terminal A14. For example, as shown in FIG. 6, even when the semiconductor element 2 is stacked and mounted in the upper and lower two stages in the cavity portion 9, the surface of the sealing agent 3 is flat so that it hardly protrudes than the connection terminal A14.
  • the solder ball diameter for joining the semiconductor packages does not need to consider the height of the sealant 3 and can be joined even if a solder ball having a diameter of ⁇ 0.3 mm or less is used. . Even when a solder ball having a diameter of 0.3 mm is used, the uppermost portion of the sealant 3 of the bottom package 35 is in a state where the height is 1/3 or less of the solder ball ( ⁇ 0.3 mm) on the connection terminal A14. The top package 34 can be joined. In other words, the uppermost portion of the sealant 3 can protrude by a height of 1/3 or less (0.1 mm or less) of the inter-terminal distance 44 from the connection terminal A14.
  • the PoP when the PoP is configured by using the semiconductor element mounting package substrate 1 and the semiconductor package 36 of the present invention as the bottom substrate 33 or the bottom package 35, a general semiconductor package to be combined can be selected, and the degree of freedom can be selected. Is big. Further, since it is not necessary to increase the diameter of the solder ball for connection in consideration of the pop-out of the sealant 3, the diameter and pitch of the connection terminal A14 are reduced (for example, the terminal diameter is ⁇ 0.25 mm or less, the pitch 0.4 mm or less), and high-density connection is possible.
  • the interlayer connection 31 of the cavity layer 5 includes a connection pad 11 provided on the surface of the base layer 6 on the cavity layer 5 side, a bottomed via 13 formed in the cavity layer 5 with the connection pad 11 as a bottom surface,
  • the conductive resin 17 filled in the bottomed via 13 and the connection terminal A14 provided on the conductive resin 17 can be used.
  • the connection terminal A14 can be formed immediately above the interlayer connection 31, so that the connection terminals A14 can be arranged at high density. it can.
  • the connection terminal A14 on the cavity layer 5 is used as a so-called external connection terminal used for connection to another semiconductor element mounting package substrate 1, the semiconductor package 36, and a wiring board (not shown).
  • connection pad 11 provided on the surface of the base layer 6 on the cavity layer 5 side is a so-called internal connection terminal such as a wire bond terminal 12 or a connection terminal C27 for connecting to the semiconductor element 2, or a cavity of the base layer 6. It is connected to a connection terminal B15 provided on the surface opposite to the layer 5 side. Similarly to the connection terminal A14, the connection terminal B15 is used as a so-called external connection terminal used for connection to another semiconductor element mounting package substrate 1, the semiconductor package 36, and a wiring board (not shown).
  • the interlayer connection 31 of the cavity layer 5 desirably forms a metal coating 18 on the inner wall of the bottomed via 13 of the cavity layer 5. That is, it is desirable to form the metal coating 18 on the inner wall of the bottomed via 13 as the base of the conductive resin 17 filled in the bottomed via 13.
  • the metal coating 18 on the inner wall of the bottomed via 13 for example, it can be formed by electrolytic copper plating or electroless copper plating.
  • the inner wall of the low and low via 13 becomes smooth and the conductive resin 17 easily enters the bottomed via 13, so that the conductive resin 17 is easily filled.
  • the interlayer connection 31 is formed by both the metal coating 18 and the conductive resin 17 by plating, the reliability of the interlayer connection is improved.
  • connection terminal B15 is provided on the surface of the base layer 6 opposite to the cavity layer 5, and the connection terminal A14 can be formed to be smaller in size and pitch than the connection terminal B15.
  • connection terminal A14 is connected to another semiconductor element mounting package substrate 1 or the semiconductor package 36, high-density connection is possible. That is, when used as the PoP bottom substrate 33 or the bottom package 35, high-density connection with the top substrate 32 or the top package 34 is possible.
  • the uppermost part of the sealant 3 is desirably formed at a height equal to or lower than the connection terminal A14 of the package substrate 1 for mounting semiconductor elements.
  • the height equal to or less than that of the connection terminal A14 is assumed when the solder ball 38 provided on the connection terminal A14 has a diameter of 0.3 mm (that is, when the distance 44 between the terminals is 0.3 mm). Up to 1/3 or less of the diameter. That is, the height of the uppermost part of the sealing agent 3 is from the connection terminal A14 to a height of 0.1 mm. Accordingly, when the PoP is configured by using the semiconductor element mounting package substrate 1 and the semiconductor package 36 of the present invention as the bottom substrate 33 or the bottom package 35, the surface of the connection terminal A14 is flat.
  • connection terminal 37 surface of the package 34 As the connection terminal 37 surface of the package 34, a flat general one can be selected, and the degree of freedom is large. Further, since the diameter of the solder ball 38 for connection does not need to be increased in consideration of the pop-out of the sealing agent 3, high-density connection is possible.
  • the cavity portion 9 is a recess having a predetermined depth provided in the semiconductor element mounting package substrate 1 and is used as a space for mounting the semiconductor element 2.
  • the cavity portion 9 is formed by the cavity layer 5 having the opening 25 and the base layer 6.
  • an opening 25 is formed in the cavity layer 5 bonded with the adhesive 8 by router processing, punching, or the like.
  • there is a method in which the cavity layer 5 corresponding to the cavity portion 9 is removed after the cavity layer 5 and the base layer 6 are laminated. In this case, a photosensitive material can be used as the cavity layer 5.
  • the cavity layer 5 is a substrate that is laminated with the base layer 6 to form the cavity portion 9 that accommodates the semiconductor element 2, the connection pad 11 of the base layer 6 on which the semiconductor element 2 is mounted, and other semiconductor element mounting It is a board
  • the cavity layer 5 includes a cavity material 7 having an insulating layer, connection terminals A14 and an inner layer circuit 19 formed on the surface thereof, an adhesive 8 provided on the cavity material 7, and an opening 25 for forming the cavity portion 9. And a through hole A24 for the interlayer connection 31.
  • the inner layer circuit 19 By providing the inner layer circuit 19 on the side of the cavity layer 5 where the adhesive 8 is provided, the inner layer of the metal coating 18 in the through hole A24 is located at a position close to the connection point between the connection pad 11 and the metal coating 18 of the base layer 6.
  • the connection 20 can be formed, and in this case, the lifetime in the thermal cycle test can be improved and the reliability can be improved.
  • the inner layer circuit 19 is more preferably a so-called annular ring that completely surrounds the through hole A24 in terms of reliability. Further, when the cavity layer 5 and the base layer 6 are laminated and bonded by heating and pressing with the adhesive 8 interposed therebetween, even if the adhesive 8 flows, it acts as a dam that completely surrounds the through hole A24.
  • the coefficient of thermal expansion is generally larger than that of an insulating material such as glass epoxy used for the cavity material 7.
  • the metal coating 18, which is through-hole plating causes barrel cracks, or in the bottom of the bottomed via 13, the through-hole plating is performed. There is a concern that peeling may occur.
  • the adhesive 8 in a portion corresponding to the inner layer circuit 19 is formed thinner than the other portions. That is, the thickness of the adhesive in the portion sandwiched between the inner layer circuit 19 on the cavity material 7 and the photosensitive resin 10 in the base layer 6 is thinner than the portion not sandwiched between them. As described above, since the thickness of the adhesive 8 can be reduced around the bottomed via 13, the influence due to the large thermal expansion coefficient of the adhesive 8 can be reduced, and reliability can be ensured. Is possible.
  • the thickness of the adhesive is 10 ⁇ m to 50 ⁇ m and the thickness of the inner layer circuit is 9 ⁇ m to 18 ⁇ m, the portion corresponding to the inner layer circuit 19 (between the inner layer circuit 19 and the photosensitive resin layer 10).
  • the thickness of the adhesive 8 in the (part) is preferably 0.5 ⁇ m to 7 ⁇ m. Therefore, even when an elastomer material having a relatively large thermal expansion coefficient is used as the adhesive 8, the inner layer circuit 19 is a so-called annular ring that completely surrounds the periphery of the through hole A24. Reliability can be ensured.
  • the thickness of the inner layer circuit 19 is preferably 9 to 18 ⁇ m.
  • the cavity material 7 can be a general copper-clad laminate, a build-up material, or a film material used for manufacturing the semiconductor device mounting package substrate 1. Moreover, what was multilayered by combining these copper-clad laminates, build-up materials, and film materials can also be used.
  • the thickness of the cavity material 7 is selected according to the height at which the semiconductor elements 2 housed in the cavity portion 9 are stacked.
  • the pattern for forming the connection terminal A14 and the inner layer circuit 19 can be produced by a subtract method or the like.
  • the opening 25 and the through hole A24 can be formed by router processing, punching, or the like.
  • the adhesive 8 used for laminating the cavity layer 5 and the base layer 6 can be an epoxy or polyimide based adhesive 8 used for manufacturing the package substrate 1 for mounting a semiconductor element, and can be a press or laminate. It is desirable that it can be temporarily attached to the cavity layer 5 or the base layer 6 by, for example.
  • the adhesive 8 may be temporarily attached to either the cavity layer 5 or the base layer 6, or when the cavity layer 5 and the base layer 6 are laminated and bonded without preliminarily attaching, It may be used by being sandwiched between them.
  • a thermosetting resin is impregnated into a reinforcing fiber, heated and dried, and applied to a semi-cured prepreg or a polyethylene terephthalate film.
  • thermosetting resin epoxy resin, phenol resin, polyimide resin, bismaleimide resin or the like can be used, and as the reinforcing fiber, glass cloth, glass paper, amide cloth or amide paper can be used.
  • the adhesive 8 is preferably an elastomer material.
  • the adhesive 8 used as the elastomer material it should be used as long as it has sufficient adhesive strength and can absorb the distortion caused by the difference in dimensional change between the cavity layer 5 and the base layer 6. Can do.
  • the adhesive composition comprising 50 parts by mass to 150 parts by mass of the rubber component and 0.3 part by mass to 2.5 parts by mass of a curing accelerator to a base film and heat-treating the semi-cured state. It can be formed by peeling the curable adhesive sheet from the substrate film and heating and pressing with a vacuum press or the like.
  • the adhesive 8 that can be temporarily bonded to the cavity layer 5 and the base layer 6 by a laminator or the like is desirable from the viewpoint of workability.
  • the adhesive 8 has an elastic modulus of 100 MPa to 500 MPa at 50 ° C. after heating and pressing, and is preferably about 500 MPa.
  • the elastic modulus was measured by a DVE method using a Rhegel E-4000 type viscoelasticity measuring device manufactured by UBM Co., Ltd. under conditions of a tensile mode, a frequency of 10 Hz, and a heating rate of 5 ° C./min.
  • the amount of resin flow (the amount of resin flow from the end after heating and pressurization) can be 50 ⁇ m to 1500 ⁇ m, and is preferably 100 ⁇ m to 500 ⁇ m from the balance between moldability and the amount of seepage into the bottomed via. In particular, about 300 ⁇ m is desirable.
  • the resin flow amount was obtained by punching the adhesive 8 in a sheet state before heating / pressing into a 10 mm diameter circle, and sandwiching it with a PET (polyethylene terephthalate) film, and pressing (100 ° C., 3 Mpa) 5 minutes), the diameters of the samples were measured at three locations and averaged, and the difference from the dimensions before pressing was determined by calculation.
  • Examples of the rubber-modified epoxy resin include CTBN (carboxy group-terminated butadiene nitrile rubber) modified products and those having a modification rate of 30% to 60%.
  • Examples of the rubber component include epoxy group-containing acrylonitrile butadiene rubber having a molecular weight of 50,000 or more.
  • the semi-cured state can be obtained by setting the curing rate to 10% to 60% by heat treatment after being applied to the base film.
  • the adhesive 8 as an elastomer material absorbs distortion caused by the difference in the behavior of dimensional change between the cavity layer 5 and the base layer 6. Warpage of the element mounting package substrate 1 can be suppressed.
  • the adhesive 8 used for lamination.
  • the adhesive 8 include AS2600, AS3000, GF3500, and GF3600 (all are product names manufactured by Hitachi Chemical Co., Ltd.).
  • the thickness of the adhesive 8 can be 10 ⁇ m to 50 ⁇ m, preferably 20 ⁇ m to 50 ⁇ m, and particularly preferably 25 ⁇ m to 40 ⁇ m.
  • the thickness is smaller than this, a step due to the thickness of the inner layer circuit 19 of the cavity layer 5 cannot be filled, and it becomes difficult to absorb strain due to a difference in behavior of dimensional change between the cavity layer 5 and the base layer 6. If it is thicker than this, the movement of the adhesive 8, which is also an elastomer material, increases, and connection reliability may be reduced.
  • the base layer 6 is a substrate on which the semiconductor element 2 is mounted while forming the cavity portion 9 by being laminated with the cavity layer 5.
  • the base layer 6 is electrically connected to the surface of the base material 21 that is an insulating layer on the cavity layer 5 side by a wire bond terminal 12 that is electrically connected to a semiconductor, and the wire bond terminal 12 and a lead wire (not shown).
  • a connection terminal B15 for connecting to another substrate or the like on the surface opposite to the cavity layer 5 of the base material 21, and connected to these connection pads 11.
  • Interlayer connection 42 for electrically connecting terminal B15.
  • the pattern for forming the wire bond terminal 12, the lead wire (not shown), the connection pad 11, and the connection terminal B15 can be produced by a subtracting method or the like.
  • the base material 21 can be produced using a general copper-clad laminate or build-up material used for manufacturing the semiconductor element mounting package substrate 1. Moreover, as shown in FIG. 4, these copper-clad laminates can be used as a base material a28, build-up materials can be used as a base material b29 and a base material c30, and a base material 21 obtained by combining them can be used.
  • the interlayer connection 42 can be manufactured by forming a through hole or a non-through hole using drilling or laser processing and forming plating in these holes. In the above, the case where the electrical connection between the semiconductor element 2 and the connection pad 11 is performed only by the wire bond terminal 12 is described. However, as shown in FIG. The base layer 6 can be formed in the same manner when electrically connected by.
  • connection pad 11 is provided in a region other than the region corresponding to the cavity portion 9 on the surface of the base layer 6 on the cavity layer 5 side, and a bottomed via 13 having the connection pad 11 as a bottom surface is formed in the cavity layer 5.
  • the bottomed via 13 is formed by forming a through hole A24 in the cavity material 7 by drilling, laser processing, punching, router processing, etc., as shown in FIG.
  • the position of this through hole A24 and the connection pad This can be done by stacking the cavity layer 5 and the base layer 6 so that the positions 11 correspond to each other.
  • through-hole A24 is formed in both cavity material 7 and adhesive 8 by drilling, laser processing, punching, router processing, etc., and through-hole A24 of cavity material 7 and adhesive 8 is formed.
  • the adhesive 8 is temporarily attached to the cavity material 7 in alignment, and the cavity layer 5 and the base layer 6 are laminated so that the position of the through hole A24 and the position of the connection pad 11 correspond to each other. Can do.
  • a photosensitive resin layer 10 is formed on the side of the base layer 6 that is laminated with the cavity layer 5.
  • the adhesive for the cavity layer 5 is used.
  • the photosensitive resin layer 10 of the base layer 6 are desirably adhered to each other.
  • the adhesive 8 can be prevented from directly adhering to the connection pad 11 of the base layer 6, and the adhesive 8 spreads on the connection pad 11 during lamination, reducing the connection area and increasing the connection resistance. Or a reduction in connection reliability can be suppressed.
  • the photosensitive resin layer 10 has an effect of preventing the adhesive 8 from flowing onto the connection pad 11 during lamination. Further, the step due to the connection pad 11 etc. on the bonding surface of the base layer 6 to the cavity layer 5 can be flattened, and the adhesive 8 used for bonding to the cavity layer 5 is thin and has low fluidity. However, the follow-up of the adhesive 8 can be ensured.
  • a photosensitive solder resist used for manufacturing a wiring board or a mounting board can be used.
  • the photosensitive solder resist those generally used for semiconductor device mounting package substrates and wiring boards can be used.
  • liquid type PSR4000 (trade name, manufactured by Taiyo Ink Co., Ltd.)
  • dry film type Photec SR3000G (trade name, manufactured by Hitachi Chemical Co., Ltd.) can be used.
  • the bottomed via 13 is filled with a conductive resin 17.
  • Filling the bottomed via 13 with the conductive resin 17 can be performed by applying the conductive resin 17 by printing.
  • the aspect ratio of the bottomed via 13 is large, for example, by using a vacuum printing apparatus, it is possible to suppress the remaining of bubbles in the bottomed via 13 and to secure the filling property.
  • the metal coating 18 can be formed by, for example, electrolytic copper plating or electroless copper plating.
  • the inner wall of the low and low vias becomes smooth and the conductive resin 17 easily enters the bottomed via 13, so that the conductive resin 17 is easily filled.
  • the interlayer connection 31 is formed by both the metal coating 18 and the conductive resin 17 by plating, the interlayer connection reliability is improved.
  • the interlayer connection 31 between the connection pad 11 and the connection terminal A14 is formed by filling the bottomed via 13 with the conductive resin 17, and therefore, compared to filling with plating by so-called filled via plating, Therefore, it is not necessary to provide a plating lead for this purpose, so that the degree of freedom in design is large and the density can be increased accordingly.
  • the aspect ratio is larger than that of filled via plating (for example, the diameter of the bottomed via 13 for the interlayer connection 31 is ⁇ 0.2 mm, the depth is 0.2 mm to 0.55 mm), An interlayer connection 31 with the connection terminal A14 can be formed. For this reason, a plurality of semiconductor elements 2 can be stacked and stored in the cavity portion 9.
  • the uppermost portion of the sealant 3 can be set to a height equal to or lower than that of the connection terminal A14. Therefore, when the semiconductor element mounting package substrate 1 of the present invention is used as the bottom substrate 33 in PoP, or when the semiconductor package 36 of the present invention is used as the bottom package 35 in PoP, it is sealed above the connection terminal A14. Since the stopper 3 does not pop out, there is no need to use a solder ball diameter considering the height of the sealant 3 when connecting to the top substrate 32 or the top package 34, and the solder ball diameter is reduced. Is possible. Accordingly, the diameter (size) and pitch of the connection terminal A14 can be reduced.
  • the connecting terminal A14 connected to the top substrate 32 or the top package 34 has a larger solder ball 38 diameter (for example, ⁇ 0.6 mm). Therefore, the terminal diameter (size) is larger (for example, ⁇ 0.5 mm) and the pitch is larger (for example, 0.8 mm) than the connection terminal B15 on the opposite surface.
  • the connecting terminal A14 connected to the top substrate 32 or the top package 34 has a terminal diameter (size) that is larger than the connecting terminal B15 on the opposite surface. It can be formed small (for example, ⁇ 0.25 mm) and with a small pitch (for example, ⁇ 0.4 mm). Therefore, high-density connection with the top substrate 32 or the top package 34 having a larger number of terminals is possible.
  • connection terminal A14 connection terminal A14
  • the conductive resin 17 a material containing silver, copper, carbon or the like as a conductive component and a thermosetting resin such as an epoxy resin or a phenol resin as a binder can be used. Moreover, the conductive resin 17 after filling is cured. If the conductive resin 17 is not sufficiently cured, the crosslinking density of the conductive resin 17 is increased by subsequent heating, voids, cracks, and interface breakage occur due to volume shrinkage, and connection reliability decreases.
  • the binder of the conductive resin 17 is preferably not re-cured.
  • the rigidity of the bottomed via 13 as a whole is improved.
  • an elastomer material is used as the adhesive 8
  • the adhesive 8 absorbs the distortion and generates warping, twisting, and the like. Suppress.
  • the strain is absorbed, the stress of the strain concentrates on the adhesive 8 and is deformed. For this reason, for example, when the interlayer connection of the bottomed via 13 is formed only by general through-hole plating, it is conceivable that a crack occurs in the portion of the adhesive 8 and a connection failure occurs.
  • the portion where the interlayer connection 31 is formed by the conductive resin 17 is as follows. The deformation of the adhesive 8 is suppressed. Before filling the conductive resin 17, it is more desirable to form the metal coating 18 by plating in the bottomed via 13 in terms of filling property of the conductive resin 17 and interlayer connection reliability. In the portion where the interlayer connection 31 is not formed and the conductive resin 17 is not present, the adhesive 8 is deformed to absorb the distortion.
  • a package substrate for mounting a semiconductor device can be provided.
  • the conductive component is copper powder having an average particle size of 30 ⁇ m or less or a silver-plated copper powder surface (hereinafter referred to as “silver-plated copper powder”) or a gold-plated copper powder surface (hereinafter “gold-plated”). It is desirable to use metal powder containing “copper powder”. Among these, it is desirable that the main conductive component is silver-plated copper powder or gold-plated copper powder in terms of excellent depositability of electroless nickel plating or electroless gold plating. When the average particle size of the metal powder exceeds 30 ⁇ m, the screen is clogged during printing, the paste does not grow well, and the printability is poor.
  • silver plating in silver-plated copper powder and gold plating in gold-plated copper powder may be any of plating methods such as an electrolytic plating method, an electroless plating method, and a displacement plating method, and are not particularly limited.
  • the content of the conductive component in the conductive resin 17 is preferably 65% by mass to 80% by mass, and particularly preferably about 76% by mass. If the amount is less than this, the electroless plating deposition may be reduced, and the conductive resin 17 may not be covered with the metal film 16. If the amount is more than this, the viscosity of the conductive resin 17 in the paste state becomes high, The printability is lowered, and it becomes difficult to fill the bottomed via 13.
  • a catalyst is applied to the conductive resin 17 when the metal film 16 is formed on the conductive resin 17.
  • the metal film 16 can be directly formed by electroless plating or electroplating only by exposing the conductive component without performing the treatment.
  • the main conductive components are silver-plated copper powder and gold-plated copper powder. Desirable in terms. In this case, only by exposing the conductive component in the conductive resin 17, the electroless plating is directly deposited on the conductive component due to the plating catalyst activity of the conductive component contained in the conductive resin 17.
  • the entire conductive resin 17 is completely covered by electroless plating, and as a result, the metal film 16 is formed directly on the conductive resin 17.
  • the electroplating is directly deposited on the conductive component by supplying power from the conductive component only by exposing the conductive component in the conductive resin 17, the conductive resin 17 is formed by forming the electroplating to a predetermined thickness. The entire upper surface is completely covered by electroplating, and as a result, the metal film 16 is formed directly on the conductive resin 17.
  • physical polishing such as buffing is performed to smooth the surface on the entrance side of the bottomed via 13, and the conductive component in the conductive resin 17 is obtained by this physical polishing.
  • the desmear treatment is performed on the conductive resin 17, even the resin component holding the conductive component of the conductive resin 17 is etched, and as a result of the conductive component dropping off, the electroless plating is performed on the conductive resin 17.
  • the deposition property of electroplating is deteriorated and cannot be completely covered with the metal film 16 or that the metal film 16 on the conductive resin 17 is not easily adhered. Since the conductive component in the resin 17 is exposed, there is no such problem, so that the conductive resin 17 can be completely covered with the metal film 17 and the adhesion between the conductive resin 17 and the metal film 16 can be secured. .
  • the unevenness formed on the conductive resin 17 by physical polishing has an effect of improving the adhesion with the metal film 16 by the anchoring effect.
  • the conductive film 17 is electrically polished by physical polishing without performing any treatment for applying a catalyst or desmear treatment on the conductive resin 17.
  • the metal film 16 can be formed directly by electroless plating or electroplating simply by exposing the components. For this reason, a masking process for protection and a process for removing the catalyst are not required for parts other than the part for forming the metal film 16, and the part for forming the metal film 16 other than on the conductive resin 17.
  • both the conductive resin 17 and the portion where the other metal film 16 is to be formed can be simultaneously processed by batch processing. A metal film 16 can be formed. Therefore, the man-hour can be greatly reduced.
  • the electroless plating formed on the conductive resin 17 can be used as long as it deposits due to the plating catalyst activity of the conductive component contained in the conductive resin 17, but it has no depositing property.
  • Electrolytic nickel plating or electroless gold plating is desirable. When electroless nickel plating is performed and further displacement gold plating or electroless gold plating is performed, oxidation of the surface of the connection terminal A14 formed by the metal film 16 is suppressed, so that the contact resistance during connection is increased. It is desirable because it can suppress or maintain wettability.
  • electroless gold plating refers to so-called reduction-type electroless gold plating, which is distinguished from substitution-type gold plating.
  • the thickness of the electroless nickel plating is desirably 4 ⁇ m to 6 ⁇ m.
  • the thickness of the electroless nickel plating is smaller than this, the coating with the metal film 16 on the conductive resin 17 becomes insufficient, and the reliability may be lowered. If the thickness of the electroless nickel plating is thicker than this, it may lead to an increase in cost, and the plating stress may increase to reduce the adhesion of the metal film 16.
  • the hole filling resin does not have catalytic activity for electroless plating, it is necessary to apply a plating catalyst. Since it is necessary to mask an area where no plating is required so that the plating catalyst is not attached, there is a problem that man-hours increase.
  • the conductive resin 17 having catalytic activity for electroless plating is used, and the conductive component in the conductive resin 17 is exposed by physical polishing such as buff polishing. And adhesion can be secured. For this reason, there is no need to perform electroless nickel plating, displacement gold plating, electroless gold plating, etc. after performing electroless copper plating as the base plating as in the past as electroless plating.
  • a connection terminal ensuring solder wettability can be formed immediately above 13.
  • the electroplating formed on the conductive resin 17 can be used as long as it is deposited directly on the conductive component by supplying power using the conductivity of the conductive component contained in the conductive resin 17.
  • electro nickel plating, electro gold plating, and electro copper plating are desirable in terms of good precipitation.
  • the electro-nickel plating is performed directly on the conductive component of the conductive resin 17 as in the latter, it is not necessary to perform the electro-copper plating as the base plating of the electro-nickel plating as in the former, and the bottom is formed with a small number of man-hours.
  • a connection terminal ensuring solder wettability can be formed immediately above the via 13.
  • the thickness of the electro nickel plating is desirably 4 ⁇ m to 16 ⁇ m.
  • the thickness of the electro nickel plating is smaller than this, the coating with the metal film 16 on the conductive resin 17 becomes insufficient, and the reliability may be lowered. If the thickness of the electronickel plating is thicker than this, the cost will increase, and the plating stress may increase and the adhesion of the metal film 16 may decrease.
  • the thickness of electrogold plating is preferably 0.5 ⁇ m to 1.5 ⁇ m. If the thickness of the electrogold plating is thinner than this, the effect of suppressing the oxidation of the surface is lowered. On the other hand, if the thickness of the electrogold plating is thicker than this, the cost is increased.
  • connection terminal A14 is provided on the conductive resin 17, a connection terminal A14 is provided.
  • the connection terminal A14 is for electrically connecting to an external substrate.
  • the semiconductor element mounting package substrate 1 of the present invention is used as the bottom substrate 33 in PoP, or the semiconductor package 36 of the present invention is in PoP.
  • the bottom package 35 it is used as a connection terminal for connection to the top substrate 32 (other semiconductor element mounting package substrate 1) or the top package 34 (other package substrate).
  • polishing performed on the conductive resin 17 that protrudes upward from the bottomed via 13 after the conductive resin 17 is filled and cured for example, buffing, physical polishing using a belt sander, or the like can be used. Among these, mechanical polishing with buffalo is preferable, and the buff count is 600, 800, 1000, or a combination thereof.
  • baffle for example, JP buff monster V3 / V3-D2 (trade name, manufactured by Jablo Kogyo) for hole filling resin polishing can be used. Polishing is performed at a polishing current of about 0.1 A to 2.0 A, and the current value is also adjusted according to the amount of the conductive resin 17 to be cut. Preferably, it is about 1.0A to 1.4A.
  • the metal film 16 is formed on the conductive resin 17 filled in the bottomed via 13. For example, after filling the bottomed via 13 with the conductive resin 17, polishing is performed so that the surface of the conductive resin 17 is flush with the cavity material 7, and the copper foil 40 previously provided on the cavity material 7 is exposed (here, If the metal coating 18 is applied to the bottomed via 13 before the conductive resin 17 is filled, the metal coating 18 is exposed. Then, after forming a plating resist (not shown) on the exposed copper foil 40 (or the metal coating 18) and the conductive resin 17, a metal film 16 is formed by electroless plating or electroplating, and this is used as an etching resist.
  • a plating resist not shown
  • the copper foil 40 of an unnecessary location is removed and the connection terminal A14 is formed.
  • electroless plating electroless copper plating, electroless nickel plating, electroless gold plating, or the like can be used.
  • electroplating electrolytic copper plating, electrolytic nickel plating, electrogold plating, or the like can be used.
  • electroless plating in this case, electroless nickel plating or electroless gold plating is desirable in that the deposition on the conductive resin 17 is good without applying a catalyst.
  • electroplating electronickel plating or electrogold plating is desirable in terms of good precipitation on the conductive resin 17.
  • the metal film 16 can be selectively formed directly only on the conductive resin 17 and the land pattern, so that the conductor thickness of other portions on the cavity material 7 can be reduced, so that terminals with a fine pitch are formed. This makes it possible to increase the density.
  • the semiconductor element 2 is mounted in a region corresponding to the cavity portion 9 on the surface on the cavity layer 5 side.
  • the semiconductor element 2 is bonded onto the base layer 6 with a die bond film, for example, and is electrically connected to the semiconductor element 2 by the wire bond terminal 12 and the bonding wire 4.
  • the semiconductor element 2 can be mounted on the base layer 6 by using a connection terminal C27 (FIG. 6), or flip-chip connection or connection using a conductive adhesive.
  • the semiconductor element 2 is sealed with a sealant 3 in order to protect it from an environment such as moisture.
  • a sealant 3 epoxy resin, polyimide resin, silicon, urethane phenoz resin, polyester resin, acrylic resin, other thermosetting resin, thermoplastic resin, or the like can be used.
  • Example 1 [Cavity layer fabrication] As shown in FIG. 3, MCL-E679F (Hitachi Chemical Co., Ltd.) is a 0.2 mm thick epoxy resin glass cloth copper clad laminate with 9 ⁇ m, 12 ⁇ m, and 18 ⁇ m thick copper foils laminated on both sides as the cavity material 7 Kogyo Co., Ltd., trade name) was prepared. A guide hole (not shown) and a through-hole A24 were drilled by MARK-100 (trade name, manufactured by Hitachi Seiko Co., Ltd.), which is an NC drill machine.
  • MARK-100 trade name, manufactured by Hitachi Seiko Co., Ltd.
  • a UV-curable etching resist dry film H-W425 (trade name, manufactured by Hitachi Chemical Co., Ltd.) is a laminator, pressure 0.2 MPa, temperature 110 ° C., speed 1 Temporarily press-bonded under conditions of 0.5 m / min, and then a negative mask is laminated thereon, exposed to ultraviolet rays, the circuit is baked, developed with a 1% by mass sodium carbonate aqueous solution, and an etching resist is formed.
  • the portion without the etching resist on the foil 40 is sprayed and sprayed with a cupric chloride etchant composed of cupric chloride, hydrochloric acid and sulfuric acid / hydrogen peroxide under the conditions of pressure 0.2 MPa and speed 3.5 m / min. Further, a 3% by mass sodium hydroxide aqueous solution was sprayed to peel off and remove the etching resist to form a copper pattern. Thereby, the inner layer circuit 19 which becomes an annular ring was formed around the through hole A40 on one surface.
  • the thickness of the inner layer circuit 19 at this time corresponded to the thickness (9 ⁇ m, 12 ⁇ m, 18 ⁇ m) of the MCL copper foil used as the cavity material 7 and was 9 ⁇ m, 12 ⁇ m, and 18 ⁇ m, respectively.
  • the copper foil 40 is left almost on the entire surface.
  • an adhesive sheet AS2600 (trade name, manufactured by Hitachi Chemical Co., Ltd.) having a thickness of 25 ⁇ m and having a thickness of 25 ⁇ m is used as the adhesive 8, and the pressure is set to 0.4 MPa at a temperature of 90 ° C. with a laminator.
  • the cavity material 7 was temporarily attached by heating and pressurizing at a feed rate of 0.4 m / min.
  • an opening was formed in the adhesive sheet by a punching die in accordance with the through hole A24 provided in the cavity material 7.
  • an opening 25 having a size of 12 mm ⁇ 12 mm was formed using an NC router.
  • the desmear treatment of the through hole B39 is performed on a sodium permanganate aqueous solution at a temperature of 85 ° C. for 6 minutes, and electroless copper plating CUST201 (trade name, manufactured by Hitachi Chemical Co., Ltd.), copper sulfate 10 g / L, EDTA 40 g / L, formalin 10 ml / L, pH 12.2) under conditions of a temperature of 24 ° C. and a time of 30 minutes, a base copper plating of 0.5 ⁇ m was performed on the entire surface of the base material a28 including the inside of the through hole B39. .
  • electroless copper plating CUST201 trade name, manufactured by Hitachi Chemical Co., Ltd.
  • an electrolytic copper plating 41 with a plating thickness of 20 ⁇ m is formed on the entire surface of the base material a28 including the inside of the through hole B39 under the conditions of copper sulfate plating at a temperature of 30 ° C., a current density of 1.5 A / dm 2 , and a time of 60 minutes. did.
  • an ultraviolet curable etching resist dry film H-W425 (trade name, manufactured by Hitachi Chemical Co., Ltd.) is a laminator, pressure 0.2 MPa, temperature 110 ° C., speed 1 Temporarily press-bonded under the condition of 5 m / min, and then a negative mask is laminated on the upper surface, exposed with ultraviolet rays, the circuit is baked, developed with a 1% by mass sodium carbonate aqueous solution, and an etching resist is formed.
  • cupric chloride etching solution comprising a composition of cupric chloride, hydrochloric acid and sulfuric acid / hydrogen peroxide under the conditions of pressure 0.2 MPa, speed 3.5 m / min, and 3
  • the etching resist was peeled and removed by spraying a mass% sodium hydroxide aqueous solution to form circuits on the front and back of the base material a28.
  • GEA-679NUJY (trade name, manufactured by Hitachi Chemical Co., Ltd.), which is an epoxy resin glass cloth cloth prepreg having a thickness of 0.06 mm, was prepared.
  • 3EC-VLP-12 (trade name, manufactured by Mitsui Metal Mining Co., Ltd.), which is a copper foil having a thickness of 12 ⁇ m, was prepared as the copper foil 40.
  • These epoxy resin glass cloth cloth prepregs are superposed on the circuits on both sides of the base material a28 prepared in advance, and a copper foil 40 having a thickness of 12 ⁇ m is superposed thereon, and a pressure of 3 MPa is applied using a vacuum press.
  • the layers were integrated by pressurization under the conditions of a temperature of 175 ° C. and a holding time of 1.5 hours.
  • the base material 21 was produced by laminating and integrating the base material b29 and the copper foil 40 on one surface of the base material a28 and the base material c30 and the copper foil 40 on the other surface.
  • a UV-curable etching resist dry film H-W425 (trade name, manufactured by Hitachi Chemical Co., Ltd.) is a laminator, pressure 0.2 MPa, temperature 110 ° C., speed 1 Temporarily press-bonded under the condition of 5 m / min, and then a negative mask is laminated on the upper surface, exposed with ultraviolet rays, the circuit is baked, developed with a 1% by mass sodium carbonate aqueous solution, and an etching resist is formed.
  • the copper part with no copper is spray-sprayed with a cupric chloride etching solution composed of cupric chloride, hydrochloric acid, and sulfuric acid / hydrogen peroxide under the conditions of pressure 0.2 MPa, speed 3.5 m / min, and further 3% by mass
  • a conformal mask 22 was formed by spraying an aqueous solution of sodium hydroxide to remove and remove the etching resist.
  • the base material 21 was processed using an NC laser processing machine MARK-20 (trade name, manufactured by Hitachi Seiko Co., Ltd.) under the conditions of an aperture diameter of 0.26, an output of 500 W, a pulse width of 15 ⁇ s, and a shot number of 15.
  • a laser hole 26 is formed, and then desmearing of the laser hole 26 is performed on a sodium permanganate aqueous solution at a temperature of 85 ° C. for 6 minutes, and CUST201 (product of Hitachi Chemical Co., Ltd., product) Name), copper sulfate 10 g / L, EDTA 40 g / L, formalin 10 ml / L, pH 12.2) at a temperature of 24 ° C. for 30 minutes, 0.5 ⁇ m on the entire surface of the base material 21 including the inside of the laser hole 26. Underlying copper plating was performed.
  • electrolytic copper having a plating thickness of 20 ⁇ m is formed on the entire surface of the base material b29 and the base material c30 including the inside of the laser hole 26 under conditions of copper sulfate plating at a temperature of 30 ° C., a current density of 1.5 A / dm 2 , and a time of 60 minutes. A plating was formed.
  • a dry film H-W475 (trade name, manufactured by Hitachi Chemical Co., Ltd.) for ultraviolet curable etching resist is applied to the surface of the base material 21 on the electrolytic copper plating with a laminator, pressure 0.2 MPa, temperature 110 ° C., speed 1 Temporarily press-bonded under the condition of 5 m / min, and then a negative mask is laminated on the upper surface, exposed with ultraviolet rays, the circuit is baked, developed with a 1% by mass sodium carbonate aqueous solution, and an etching resist is formed.
  • a circuit is formed by spray spraying a copper part having no pressure with a cupric chloride etching solution comprising a composition of cupric chloride, hydrochloric acid, and sulfuric acid / hydrogen peroxide under the conditions of pressure 0.2 MPa and speed 3.5 m / min.
  • Etching resist was removed by spraying with a 3% by mass aqueous sodium hydroxide solution.
  • a circuit including the connection pad 11, the connection terminal B15, and the like was formed.
  • the connection terminal B15 had a diameter of 0.3 mm and a pitch of 0.5 mm.
  • PSR-4000 (trade name, manufactured by Taiyo Ink Mfg. Co., Ltd.), which is a liquid resist, is printed on the surface of the base material 21 on which the circuit has been formed, dried at 80 ° C. for 20 minutes, and then the negative type on the upper surface.
  • a mask is laminated, exposed with ultraviolet light, further developed with a 1.5% by mass aqueous sodium carbonate solution, further cured by irradiation with ultraviolet light 1 J / cm 2 , dried at 150 ° C. for 60 minutes, and then as photosensitive resin layer 10.
  • the solder resist 23 was formed, and the base layer 6 was produced.
  • the solder resist 23 (photosensitive resin layer 10) was formed only on the side of the base material 21 on which the connection pads 11 were formed, and not on the other side.
  • the adhesive 8 flows, but the annular ring provided around the through hole A24 on the cavity material 7 acts as a dam that completely surrounds the periphery of the through hole A24. It was possible to suppress the flow inside A24.
  • the flow of the adhesive to the inside of the through-hole A24 can be observed as the amount of ooze (the oozing-out distance) from the inner wall of the through-hole A24 onto the connection pad 11, and in this embodiment, it is 30 ⁇ m or less on one side. It was a level.
  • the inner layer circuit 19 has a thickness (9 ⁇ m, 12 ⁇ m, 18 ⁇ m), the adhesive 8 corresponding to the inner layer circuit 19 is formed thinner than the other portions. In Example 1, the thickness of the adhesive in the portion sandwiched between the inner layer circuit 19 on the cavity material 7 and the photosensitive resin 10 of the base layer 6 is 1 to 5 ⁇ m, and the portion not sandwiched between these It became thinner than.
  • the desmear process in the bottomed via 13 is performed in the same manner as the base material 21, and the entire surface of the package substrate 1 for mounting semiconductor elements including the inside of the bottomed via 13 is zeroed.
  • the base copper plating of 5 ⁇ m was performed.
  • dry film H-W475 (trade name, manufactured by Hitachi Chemical Co., Ltd.) for UV curable etching resist is applied to the surface of the base copper plating with a laminator, pressure 0.2 MPa, temperature 110 ° C., speed 1.5 m / min. Then, a negative mask is attached to the upper surface and exposed with ultraviolet rays, and a plating resist 43 is formed on the portion that does not require plating (the surface having the connection terminal B15 of the cavity layer 9 and the base layer 6). did. The cavity portion 9 was completely covered with the plating resist 43 so as not to be electroplated with copper.
  • a metal coating 18 is formed by electrolytic copper plating 41 with a plating thickness of 20 ⁇ m under conditions of copper sulfate plating at a temperature of 30 ° C., a current density of 1.5 A / dm 2 , and a time of 60 minutes, and then 3% by mass of hydroxide
  • the plating resist 43 was removed by spraying with an aqueous sodium solution.
  • a base copper plating (not shown) deposited in the cavity portion 9 is sprayed at a temperature of 50 ° C. using a cobra etching solution (trade name, manufactured by Sugawara Eugleite Co., Ltd.) having a sulfuric acid / hydrogen peroxide etching composition. Etching was performed under conditions of a pressure of 0.2 MPa and a speed of 1.0 m / min, and then the catalyst was removed under conditions of a sodium permanganate aqueous solution at a temperature of 85 ° C. for 15 minutes.
  • a cobra etching solution trade name, manufactured by Sugawara Eugleite Co., Ltd.
  • AE1244 (trade name, manufactured by Tatsuta Electric Co., Ltd.) is formed as the conductive resin 17 in the bottomed via 13 (hole diameter ⁇ : about 0.2 mm, depth: about 0.25 mm) of the package substrate 1 for mounting the semiconductor element. Filled by screen printing. For screen printing, a vacuum printing apparatus VE500 (trade name, manufactured by Toray Engineering Co., Ltd.) was used in order to eliminate bubbles remaining in the bottomed via 13. In order to completely cure the filled conductive resin 17, the entire semiconductor device mounting package substrate 1 was heated at 110 ° C. for 15 minutes, and further heated at 170 ° C. for 60 minutes. At this time, the conductive resin 17 protruded from the land pattern at the entrance of the bottomed via 13.
  • the surface of the electrolytic copper plating 41 at the entrance of the low via 13 was exposed and polished until the conductive resin 17 and the electrolytic copper plating 41 became smooth.
  • the number of bafrole used was a combination of 600, 800 and 1000.
  • JP buff monster V3 / V3-D2 (trade name, manufactured by Jablo Industries) for hole filling resin polishing was used.
  • the polishing current was 1.2A.
  • a dry film H-W475 (trade name, manufactured by Hitachi Chemical Co., Ltd.) for ultraviolet curable etching resist is applied to the surface of the electrolytic copper plating 41 with a laminator, pressure 0.2 MPa, temperature 110 ° C., speed 1.5 m / Then, a negative mask was attached to the upper surface and exposed with ultraviolet rays, and a plating resist 43 was formed on a portion that does not require plating. Note that the wire bond terminal 12 and the connection terminal B15 in the cavity portion 9 were not covered with the plating resist 43 in order to be plated.
  • the metal film 16 was formed by direct electroless plating without applying a catalyst or performing desmearing on the polished conductive resin 17 (the portions other than the conductive resin 17 are not shown). . Specifically, after degreasing, soft etching, and acid cleaning generally performed in the pretreatment of electroless plating, an electroless nickel plating solution NiPS100 (trade name, manufactured by Hitachi Chemical Co., Ltd.) is used. Then, immersion treatment is performed at a liquid temperature of 85 ° C. for 20 minutes to deposit 5 ⁇ m of nickel plating. Immersion treatment was performed at 80 ° C.
  • connection terminal A14 provided on one surface of the package substrate 1 for mounting a semiconductor element
  • connection terminal B15 provided on the other surface
  • wire bond terminal 12 in the cavity portion 9 in the case of having the connection terminal C27
  • a nickel / gold plating layer for solder ball connection or wire bond connection was formed on the surface of the connection terminal C27).
  • a UV-curable etching resist dry film H-W475 (manufactured by Hitachi Chemical Co., Ltd., trade name) is temporarily bonded with a laminator under conditions of a pressure of 0.2 MPa, a temperature of 110 ° C., and a speed of 1.5 m / min. Then, a negative mask is laminated on the upper surface, exposed with ultraviolet rays, the circuit is baked, developed with a 1% by mass sodium carbonate aqueous solution, an etching resist is formed, and the copper portion without the etching resist is sprayed by spray spraying.
  • a circuit was formed with a cupric chloride etching solution having a composition of cupric, hydrochloric acid, and sulfuric acid / hydrogen peroxide under the conditions of pressure 0.2 MPa, speed 3.5 m / min, and then sprayed with a 3 mass% sodium hydroxide aqueous solution. Then, the etching resist was removed. Thereby, a circuit including the connection terminal A14 was formed.
  • the diameter of the connection terminal A14 of the cavity layer 5 is 0.25 mm and the pitch is 0.4 mm, which is smaller than the diameter of the connection terminal B15 of the base layer 6 of 0.3 mm and the pitch of 0.5 mm.
  • PSR-4000 (trade name, manufactured by Taiyo Ink Manufacturing Co., Ltd.), which is a liquid resist, is printed on both surfaces of the package substrate 1 for mounting semiconductor elements, dried at 80 ° C. for 20 minutes, and then a negative mask is formed on the upper surface.
  • a solder resist 23 Were exposed to ultraviolet light, developed with a 1.5% by weight aqueous sodium carbonate solution, further cured by irradiation with ultraviolet light 1 J / cm 2 , and dried at 150 ° C. for 60 minutes to form a solder resist 23.
  • the solder resist 23 has a height equivalent to that of the connection terminal A14 on the surface side (upper surface side) of the cavity layer 5, and a height equivalent to that of the connection terminal B15 on the surface side (lower surface side) of the base layer 6. Met.
  • the semiconductor element 2 is fixed in the cavity portion 9 of the semiconductor element mounting package substrate 1 using a die bonding film (not shown), and then the semiconductor element 2 is placed on the semiconductor element 2.
  • another semiconductor element 2 was fixed using a die bond film.
  • the upper and lower semiconductor elements 2 were connected to the wire bond terminals 12 of the semiconductor element mounting package substrate 1 by bonding wires 4.
  • the uppermost portion of the upper semiconductor element 2 including the bonding wires 4 had a height equal to or lower than the connection terminal A14 of the semiconductor element mounting package substrate 1.
  • the sealing agent 3 was filled in the cavity portion 9 and formed by transfer molding to produce a semiconductor package 36.
  • the uppermost part of the sealing agent 3 had a height equal to or lower than that of the connection terminal A14 of the semiconductor element mounting package substrate 1 (about to protrude about 0.1 mm above the connection terminal A14).
  • solder paste is printed on the connection terminal A14.
  • the semiconductor package 36 of the above embodiment is used as the bottom package 35.
  • the semiconductor is reflowed.
  • the packages were joined together.
  • the solder ball diameter for joining the semiconductor packages is set to 3. There is no need to consider the height. For this reason, it was possible to join the solder balls with a diameter of ⁇ 0.3 mm or less.
  • the uppermost portion of the sealant 3 of the bottom package 35 is in a state where the height is 1/3 or less of the solder ball ( ⁇ 0.3 mm) provided on the connection terminal A14 (that is, the inter-terminal distance of 44). It was possible to join to the top package 34 (with a height of about 1 mm or less, which is 1/3 or less).
  • Example 2 [Cavity layer fabrication]
  • the thickness of the copper foil bonded to both surfaces of MCL-E679F (trade name, manufactured by Hitachi Chemical Co., Ltd.) used as the cavity material 7 was 9 ⁇ m.
  • the thickness of the adhesive sheet AS2600 (manufactured by Hitachi Chemical Co., Ltd., trade name) to be temporarily attached to the cavity material 7 was changed to 10 ⁇ m.
  • the cavity layer 5 was produced in the same manner as in Example 1.
  • the thickness of the inner layer circuit 19 at this time was 9 ⁇ m.
  • the adhesive 8 corresponding to the inner layer circuit 19 is formed thinner than the other portions.
  • the thickness of the adhesive in the portion sandwiched between the inner layer circuit 19 on the cavity material 7 and the photosensitive resin 10 of the base layer 6 is 0.5 to 2 ⁇ m, and is sandwiched between these. Thinning compared to the parts that do not.
  • Example 3 [Cavity layer fabrication]
  • the thickness of the copper foil to be bonded to both surfaces of MCL-E679F (trade name, manufactured by Hitachi Chemical Co., Ltd.) used as the cavity material 7 was set to 9 ⁇ m, 12 ⁇ m, and 18 ⁇ m, as in Example 1.
  • the thickness of the adhesive sheet AS2600 (trade name, manufactured by Hitachi Chemical Co., Ltd.) to be temporarily attached to the cavity material 7 was changed to 50 ⁇ m. Except for this, the cavity layer 5 was produced in the same manner as in Example 1. At this time, the thickness of the inner layer circuit 19 was 9 ⁇ m, 12 ⁇ m, and 18 ⁇ m.
  • the adhesive 8 corresponding to the inner layer circuit 19 is formed thinner than the other portions.
  • the thickness of the adhesive in the portion sandwiched between the inner layer circuit 19 on the cavity material 7 and the photosensitive resin 10 of the base layer 6 is 2 to 7 ⁇ m, and the portion not sandwiched between them It became thinner than.
  • the thickness of the adhesive 8 in the vicinity of the periphery of the through hole A24 is formed to be thicker than the portion corresponding to the inner layer circuit 19 although it becomes thinner than the other portions due to the flow.
  • the thickness of the adhesive at the portion sandwiched between the cavity material 7 and the photosensitive resin 10 of the base layer 6 around the through hole A24 was 10 ⁇ m or more.
  • a base layer 6 was produced in the same manner as in Example 1.
  • connection terminal A14 is formed at a position not directly above the bottomed via 13.
  • the thickness of the inner layer circuit 19, the thickness of the adhesive 8 corresponding to the inner layer circuit 19, the seepage amount of the adhesive 8 into the through hole A24 and the connection reliability test for the examples and comparative examples are as follows. Went so.
  • the amount of the adhesive 8 oozing out into the through hole A24 can be observed as the amount of oozing out from the inner wall of the through hole A24 onto the connection pad 11 (the oozing distance). For this reason, after laminating the cavity layer 5 and the base layer 6, from the entrance side of the through hole A24, the bottom of the through hole A24 was observed with an optical microscope and measured.
  • connection reliability test Using the conductive element mounting package substrate 1 produced in each of the examples and comparative examples, a thermal cycle test of ⁇ 55 to 125 ° C. (15 minutes each) was performed, and the interlayer connection 31 of the bottomed via 13 was performed every 100 cycles. The connection resistance passed through was measured, and the presence or absence of connection failure after 1000 cycles was confirmed. A case where the connection resistance increased by 10% or more compared to the initial value was regarded as rejected (x).
  • the inner layer connection 20 is formed between the inner layer circuit 19 provided as an annular ring in the cavity layer 5 and the metal coating 18 formed on the inner wall of the bottomed via 13. Further, in the portion corresponding to the inner layer circuit 19 formed as an annular ring around the through-hole A24 (near the periphery of the through-hole A24), the thickness of the adhesive 8 is thin and the amount of the oozing is small. For this reason, the connection reliability as the bottomed via 13 was acceptable ( ⁇ ).
  • Comparative Example 1 the inner layer circuit 19 is not provided around the through hole A of the cavity layer 5, and the inner layer connection 20 between the inner layer circuit 19 and the metal coating 18 formed on the inner wall of the bottomed via 13 is not formed.
  • the thickness of the adhesive near the periphery of the through hole A24 is relatively large, and the influence of the adhesive 8 having a relatively large thermal expansion coefficient cannot be suppressed.
  • the connection reliability was rejected (x).
  • the inner layer connection 19 between the inner layer circuit 19 provided as an annular ring in the bottomed via 13 and the metal coating 18 formed on the inner wall of the bottomed via 13 is formed. The nature was rejected (x).
  • SYMBOLS 1 Semiconductor device mounting package substrate, 2 ... Semiconductor device, 3 ... Sealant, 4 ... Bonding wire, 5 ... Cavity layer, 6 ... Base layer, 7 ... Cavity material, 8 ... Adhesive, 9 ... Cavity part, DESCRIPTION OF SYMBOLS 10 ... Photosensitive resin layer, 11 ... Connection pad, 12 ... Wire bond terminal, 13 ... Bottomed via, 14 ... Connection terminal A, 15 ... Connection terminal B, 16 ... Metal film, 17 ... Conductive resin, 18 ... Metal coating , 19 ... inner layer circuit, 20 ... inner layer connection, 21 ... base material, 22 ... conformal mask, 23 ... solder resist, 24 ...
  • connection terminal C 28 ... Base material a, 29 ... Base material b, 30 ... Base material c, 31 ... Interlayer connection, 32 ... Top substrate, 33 ... Bottom substrate, 34 ... Top package, 35 ... Bottom package, 36 ... Semiconductor package , 37 ... connection terminals, 38 ... solder balls, 39 ... through holes B, 40 ... copper foil, 41 ... plating, 42 ... interlayer connection, 43 ... plating resist, 44 ... distance between terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

 本発明は、PoPを構成する場合において、組み合わせるパッケージの自由度が 大きく、パターン設計上の制約も小さく、トップパッケージとボトムパッケージ間の接続を高密度で行うことが可能な半導体素子搭載用パッケージ基板とその製造方法を提供することを目的とする。本発明は、キャビティ材と接着剤とを備え、これらを貫通するキャビティ層と、前記接着剤によって前記キャビティ層に積層されたベース層と、前記開口によって形成されたキャビティ部と、前記貫通孔によって形成された有底ビアと、を有する半導体素子搭載用パッケージ基板において、前記キャビティ層に内層回路が設けられ、この内層回路と接合するように、前記有底ビアの内壁に金属被覆がめっきにより形成され、前記有底ビアに導電樹脂が充填される半導体素子搭載用パッケージ基板とその製造方法である。

Description

半導体素子搭載用パッケージ基板とその製造方法
 本発明は、高密度化が可能な半導体素子搭載用パッケージ基板とその製造方法に関する。
 電子部品の小型化や高密度化に伴い、システム化された半導体素子搭載用パッケージ基板が求められている。SiP(System in Package)に代表されるPoP(Package on Package)では、一つの半導体素子搭載用パッケージ基板に一つの半導体素子を実装する方法が一般的であった。近年、一つの半導体素子搭載用パッケージ基板に半導体素子を複数積み重ねたパッケージが主流となっている。
 しかしながら、半導体パッケージでは、半導体素子の保護のためポッティングレジン等でコーティングする必要がある。そのため、一つの半導体素子搭載用パッケージ基板に半導体素子を複数積み重ねたパッケージでは、パッケージのトータル高さが厚くなり薄型化対応が困難であった。また、このトータル厚さが厚くなったパッケージ同士を積み重ねる際は、図7に示すように、接続端子A14より高く盛られた封止剤3が、ボトムパッケージ35とトップパッケージ34との接続を阻害するため、封止剤3の高さより径の大きいはんだボール38(例えばφ0.6mm以上。なお、以下においてφは直径を表す。)を用いて、トップパッケージ34とボトムパッケージ35との間の接続を行う必要性がある。このようにしてパッケージ同士を接続した場合、接続に使用するはんだボール38の径(即ち端子間距離44)の半分以上の高さに、封止剤3が盛り上がった状態となるのが一般的であった。はんだボール38の径が大きいと、このはんだボール38を用いて接続する接続端子A14の径やピッチも、それに合わせて拡大せざるを得ない。このため、これらのパッケージ間の接続に用いるはんだボール38の径が大きくなることで、接続端子A14のサイズやピッチを微細化することが困難であった。
 そこで、PoP用の半導体素子搭載用パッケージ基板においては、上方となるトップパッケージ用の基板に設けたキャビティ部に、下方となるボトムパッケージの半導体素子の一部が収容されるようにしたもの(引用文献1)、ボトムパッケージ用の基板にキャビティ部を設け、複数積み重ねた半導体素子を収容するもの(引用文献2)が知られている。
特開2007-221118号公報 特開2008-016819号公報
 しかしながら、引用文献1では、ボトムパッケージの上方側(トップパッケージ側)は封止剤が凸状態となっているため、組み合わせることができるトップパッケージが限られ、自由度が小さい問題がある。また、引用文献2では、キャビティ部を設けるために絶縁層が形成され、この絶縁層を通した外部接続端子との層間接続を、貫通孔に金属層を電気めっきで充填して行うため、電気めっきのためのめっきリードが必要となり、高密度化や設計上の制約がある。
 この問題を解決する方法として、図6に示すように、キャビティ部9を設けるための絶縁層(キャビティ層5)の層間接続31を、導電樹脂17を用いて行う方法が考えられる。
 しかしながら、キャビティ層5はキャビティ部9を形成するため開口率が大きく、一方、ベース層6は、半導体素子2と電気的な接続用の端子を引き出すため、高密度な多層構造となるため、両者は開口率や層構成が大きく異なるのが一般的である。このため、キャビティ層5とベース層6では製造時や使用時の寸法変化挙動が異なり、層間接続31に導電樹脂17を用いた場合は、接続信頼性を確保するのが難しいという問題がある。
 本発明は、上記問題点に鑑みなされたものであり、PoPを構成する場合において、組み合わせるパッケージの自由度が大きく、パターン設計上の制約も小さく、トップパッケージとボトムパッケージ間の接続を高密度で行うことが可能であって、しかも信頼性の優れた半導体素子搭載用パッケージ基板とその製造方法を提供することを目的とする。
 本発明は、以下のものに関する。
(1) キャビティ材と接着剤とを備え、これらを貫通する開口及び貫通孔を有するキャビティ層と、前記接着剤によって前記キャビティ層に積層されたベース層と、前記開口によって形成されたキャビティ部と、前記貫通孔によって形成された有底ビアと、を有する半導体素子搭載用パッケージ基板において、前記キャビティ層に内層回路が設けられ、この内層回路と接合するように、前記有底ビアの内壁に金属被覆がめっきにより形成され、前記有底ビアに導電樹脂が充填される半導体素子搭載用パッケージ基板。
(2) 上記(1)において、有底ビアが、キャビティ材と接着剤とを貫通して、ベース層上のキャビティ層側に設けられる接続パッドに到るように設けられ、前記接続パッドと、前記キャビティ層上のベース層と反対側に設けられる接続端子Aとを接続する層間接続が形成される半導体素子搭載用パッケージ基板。
(3) 上記(1)または(2)において、キャビティ層に設けられる内層回路が貫通孔の周囲に設けられるアニュラリングであり、このアニュラリングと有底ビアの内壁に形成される金属被覆とが内層接続を形成する半導体素子搭載用パッケージ基板。
(4) 上記(1)から(3)の何れかにおいて、キャビティ層に設けられる内層回路が、前記キャビティ材上の接着剤側に設けられる半導体素子搭載用パッケージ基板。
(5) 上記(1)から(4)の何れかにおいて、キャビティ層に設けられる接着剤の厚みが、内層回路に対応する部分で、内層回路に対応しない部分に比べて薄い半導体素子搭載用パッケージ基板。
(6) 上記(1)から(5)の何れかにおいて、キャビティ層とベース層とを積層するための接着剤がエラストマー材である半導体素子搭載用パッケージ基板。
(7) 開口と貫通孔と内層回路を有するキャビティ材を形成する工程と、このキャビティ材に接着剤を介してベース層を積層し、前記開口によってキャビティ部を、前記貫通孔によって有底ビアを形成する工程と、前記有底ビアの内壁に金属被覆を形成し、この金属被覆と前記内層回路との内層接続を形成する工程と、前記金属被覆を下地として前記有底ビアに導電樹脂を充填する工程と、を有する半導体素子搭載用パッケージ基板の製造方法。
 本発明によれば、PoPを構成する場合において、組み合わせるパッケージの自由度が大きく、パターン設計上の制約も小さく、トップパッケージとボトムパッケージ間の接続を高密度で行うことが可能であって、しかも信頼性の優れた半導体素子搭載用パッケージ基板とその製造方法を提供することができる。
本発明の実施例の半導体素子搭載用パッケージ基板及び半導体パッケージの断面図である。 本発明の実施例の半導体素子搭載用パッケージ基板及び半導体パッケージの一部を拡大した断面図である。 本発明の実施例のキャビティ層の製造工程を表すフロー図である。 本発明の実施例のベース層の製造工程を表すフロー図である。 本発明の実施例のキャビティ部を有する半導体搭載用パッケージ基板の製造工程を表すフロー図である。 本発明の半導体素子搭載用パッケージ基板及び半導体パッケージを用いたPoPの概略の断面図である。 従来の半導体素子搭載用パッケージ基板及び半導体パッケージを用いたPoPの概略の断面図である。
 本発明の半導体素子搭載用パッケージ基板1としては、図1、図2に示すように、開口25を有するキャビティ層5と、このキャビティ層5に積層されたベース層6と、前記開口25によって形成されたキャビティ部9を有する半導体素子搭載用パッケージ基板1であって、前記キャビティ層5を貫通して、前記ベース層6上の接続パッド11と前記キャビティ層5上の接続端子A14とを接続する層間接続31が設けられ、この層間接続31が導電樹脂17により形成される半導体素子搭載用パッケージ基板1が挙げられる。
 また、本発明の半導体パッケージ基板1を用いて作製した半導体パッケージ36としては、図1、図2に示すように、キャビティ部9を有する半導体素子搭載用パッケージ基板1と、前記キャビティ部9内に搭載された半導体素子2と、この半導体素子2を封止する封止剤3と、前記半導体素子搭載用パッケージ基板1の一方の面に形成された接続端子A14と、他方の面に形成された接続端子B15を有する半導体パッケージ36であって、前記キャビティ部9が、開口25を有するキャビティ層5と、このキャビティ層5に積層されたベース層6とによって形成され、前記キャビティ層5に前記ベース層6上の接続パッド11と前記キャビティ層5上の接続端子A14とを接続する層間接続31が設けられ、この層間接続31が導電樹脂17により形成される半導体パッケージ36が挙げられる。
 このように、本発明の半導体素子搭載用パッケージ基板1及び半導体パッケージ36では、導電樹脂17により、キャビティ層5の層間接続31を形成するため、いわゆるフィルドビアめっきによって層間接続31を形成する場合と異なって、給電のためのめっきリードを設ける必要がないため、設計の自由度が大きく、またその分高密度化を図ることができる。また、フィルドビアめっきに比べて、よりアスペクト比が大きい場合(例えば、層間接続31のための有底ビア13の径がφ0.2mm、深さ0.2mm~0.55mm)でも、接続パッド11と接続端子A14との層間接続31を形成できるので、キャビティ層5の厚みを、従来よりも厚く(例えば0.2mm~0.55mm程度)することができる。その結果、キャビティ部9を高く形成することができ、図1に示すように、複数の半導体パッケージ36を重ねてキャビティ部9内に収納することが容易になる。また、キャビティ部9の高さを、封止剤3がほとんど飛び出さない高さに形成できるため、封止剤3をモールドして半導体パッケージ36を形成した場合でも、封止剤3の表面が、接続端子A14と同等以下、即ち接続端子A14からほとんど出っ張らない程度に平坦とすることができる。例えば、図6に示すように、キャビティ部9内に半導体素子2を上下2段に積み重ねて搭載した場合でも、封止剤3の表面が、接続端子A14よりもほとんど出っ張らない程度に平坦なので、半導体パッケージ同士の接合のためのはんだボール径は、封止剤3の高さを考慮する必要がなく、はんだボールとして、径がφ0.3mm以下の微小なものを用いても接合が可能となる。そして、φ0.3mmのはんだボールを用いた場合でも、ボトムパッケージ35の封止剤3の最上部が、接続端子A14上のはんだボール(φ0.3mm)の1/3以下の高さとなる状態で、トップパッケージ34と接合することが可能である。即ち、封止剤3の最上部が、接続端子A14よりも、端子間距離44の1/3以下(0.1mm以下)の高さだけ出っ張るようにすることができる。したがって、本発明の半導体素子搭載用パッケージ基板1及び半導体パッケージ36を、ボトム基板33やボトムパッケージ35として用いてPoPを構成する場合、組み合わせる相手の半導体パッケージは一般的なものを選択でき、自由度が大きい。また、接続のためのはんだボールの径は、封止剤3の飛び出しを考慮して大きくする必要がないため、接続端子A14の径やピッチを小さく(例えば、端子径がφ0.25mm以下、ピッチが0.4mm以下)することができ、高密度な接続が可能となる。
 キャビティ層5の層間接続31は、ベース層6のキャビティ層5側の面に設けられた接続パッド11と、この接続パッド11を底面として前記キャビティ層5に形成された有底ビア13と、この有底ビア13内に充填された導電樹脂17と、この導電樹脂17上に設けられた接続端子A14により形成することができる。このように、導電樹脂17を充填し、その上に接続端子A14を設けることにより、層間接続31の直上に接続端子A14を形成することができるため、接続端子A14を高密度に配置することができる。このキャビティ層5上の接続端子A14は、他の半導体素子搭載用パッケージ基板1や半導体パッケージ36、配線板(図示しない。)との接続に用いるいわゆる外部接続端子として用いられる。このため、図6に示すように、本発明をPoPのボトム基板33やボトムパッケージ35として使用した場合、トップ基板32やトップパッケージ34との間の接続を高密度で行うことが可能となる。また、ベース層6のキャビティ層5側の面に設けられた接続パッド11は、半導体素子2との接続を行うワイヤボンド端子12や接続端子C27等のいわゆる内部接続端子や、ベース層6のキャビティ層5側とは反対側の面に設けられた接続端子B15に接続される。接続端子B15は、接続端子A14と同様に、他の半導体素子搭載用パッケージ基板1や半導体パッケージ36、配線板(図示しない。)との接続に用いるいわゆる外部接続端子として用いられる。
 図2に示すように、キャビティ層5の層間接続31は、キャビティ層5の有底ビア13の内壁に金属被覆18を形成するのが望ましい。つまり、有底ビア13内に充填する導電樹脂17の下地として、有底ビア13の内壁に金属被覆18を形成するのが望ましい。有底ビア13の内壁に金属被覆18を形成する方法としては、例えば、電気銅めっきや無電解銅めっきにより形成することができる。これにより、有低ビア13の内壁が滑らかになり、導電樹脂17が有底ビア13内に入り易くなるため、導電樹脂17が充填し易くなる。また、めっきによる金属被覆18と導電樹脂17の両者で層間接続31を形成するため、層間接続の信頼性が向上する。
 図6に示すように、ベース層6のキャビティ層5と反対側の面に接続端子B15が設けられ、接続端子A14は接続端子B15よりもサイズ及びピッチが小さくなるように形成することができる。これにより、接続端子A14を、他の半導体素子搭載用パッケージ基板1や半導体パッケージ36と接続する際、高密度な接続が可能となる。つまり、PoPのボトム基板33やボトムパッケージ35として使用する場合、トップ基板32やトップパッケージ34との高密度接続が可能となる。
 封止剤3の最上部は、半導体素子搭載用パッケージ基板1の接続端子A14と同等以下の高さに形成するのが望ましい。ここで、接続端子A14と同等以下の高さとは、接続端子A14上に設けられるはんだボール38がφ0.3mmの場合(即ち、端子間距離44が0.3mmの場合)を想定しており、その径の1/3以下の高さまでをいう。つまり、封止剤3の最上部の高さが、接続端子A14から0.1mmの高さまでであることをいう。これにより、本発明の半導体素子搭載用パッケージ基板1及び半導体パッケージ36を、ボトム基板33やボトムパッケージ35として用いてPoPを構成する場合、接続端子A14の面が平坦なので、組み合わせるトップ基板32やトップパッケージ34の接続端子37面は、フラットな一般的なものを選択でき、自由度が大きい。また、接続のためのはんだボール38の径は、封止剤3の飛び出しを考慮して大きくする必要がないため、高密度な接続が可能となる。
 キャビティ部9は、半導体素子搭載用パッケージ基板1に設けられた所定の深さの窪みであり、半導体素子2を搭載するためのスペースとして使用される。また、キャビティ部9は、開口25を有するキャビティ層5とベース層6により形成される。キャビティ部9を形成する方法として、一例としては、図3、図5に示すように、接着剤8を張り合わせたキャビティ層5に、ルータ加工やパンチ加工等で開口25を形成した後、この開口25をベース層6で塞ぐように、ベース層6を積層する方法がある。また、他の例としては、キャビティ層5とベース層6とを積層した後で、キャビティ部9に対応する部分のキャビティ層5を除去する方法がある。この場合は、キャビティ層5として感光性の材料を使用することができる。
 キャビティ層5は、ベース層6と積層されて半導体素子2を収納するキャビティ部9を形成する基板であるとともに、半導体素子2が搭載されるベース層6の接続パッド11と、他の半導体素子搭載用パッケージ用基板と接続される接続端子A14との電気的接続を行う基板である。キャビティ層5は、絶縁層を有するキャビティ材7と、その表面に形成される接続端子A14及び内層回路19と、キャビティ材7上に設けられる接着剤8と、キャビティ部9形成のための開口25と、層間接続31のための貫通孔A24とを有する。キャビティ層5の接着剤8を設ける側に内層回路19を設けることにより、ベース層6の接続パッド11と金属被覆18との接続箇所に近い位置に、貫通孔A24内の金属被覆18との内層接続20を形成することができ、この場合は、熱サイクル試験における寿命が改善され、信頼性を向上することができる。内層回路19は、貫通孔A24の周囲を完全に取り囲んでいるいわゆるアニュラリングとするのが、信頼性の点でより望ましい。また、キャビティ層5とベース層6とを接着剤8を挟んで加熱・加圧して積層接着する際に、接着剤8が流動しても、貫通孔A24の周囲を完全に取り囲んだダムとして作用するので、貫通孔A内に流動した接着剤8が入り込んで、信頼性が低下するのを抑制することができる。また、例えば、接着剤8としてエラストマー材を使用する場合、キャビティ材7に使用するガラスエポキシ等の絶縁材に比べて、一般に熱膨張係数が大きい。このため、有底ビア13の内壁のなかで接着剤8が内壁となる部分では、スルーホールめっきである金属被覆18が、バレルクラックを生じることや、有底ビア13の底部では、スルーホールめっき剥がれを生じることが懸念される。しかしながら、図2の拡大図からわかるように、内層回路19が厚みを有するため、内層回路19に対応する部分の接着剤8は、それ以外の部分に比べて、厚みが薄く形成される。つまり、キャビティ材7上の内層回路19とベース層6の感光性樹脂10との間に挟まれる部分の接着剤の厚みは、これらに挟まれていない部分に比べて薄くなる。このように、有底ビア13の周囲では、接着剤8の厚みを小さくすることができるので、接着剤8の熱膨張係数が大きいことによる影響を小さくすることができ、信頼性を確保することが可能になる。このような作用を生じるためには、接着剤の厚みが10μm~50μmで内層回路の厚みが9μm~18μmの場合、内層回路19に対応する部分(内層回路19と感光性樹脂層10に挟まれた部分)の接着剤8の厚みは、0.5μm~7μmであるのが望ましい。したがって、内層回路19が、貫通孔A24の周囲を完全に取り囲んでいるいわゆるアニュラリングとすることにより、熱膨張係数が比較的大きいエラストマー材を接着剤8として用いる場合でも、有底ビア13の接続信頼性を確保することが可能になる。内層回路19の厚みは、9~18μmであるのが望ましい。これにより、めっきで形成される金属被覆18との接続面積をかせぐことができ、また、貫通孔A24の周囲を完全に取り囲んだダムとしての効果も大きくなるので、接続信頼性が向上する。図3に示すように、キャビティ材7は、半導体素子搭載用パッケージ基板1の製造に用いられる一般的な銅張り積層板やビルドアップ材、フィルム材を用いることができる。また、これらの銅張り積層板やビルドアップ材、フィルム材を組み合わせて多層化したものも使用できる。キャビティ材7の厚みは、キャビティ部9に収納する半導体素子2を積み重ねる高さに応じて選択される。接続端子A14や内層回路19を形成するパターンは、サブトラクト法等により作製することができる。開口25や貫通孔A24は、ルータ加工やパンチ加工等で形成することができる。
 キャビティ層5とベース層6の積層に用いる接着剤8は、半導体素子搭載用パッケージ基板1の製造に用いられるエポキシやポリイミド系の多層化接着用の接着剤8を用いることができ、プレスやラミネート等によりキャビティ層5やベース層6に仮付けすることができるのが望ましい。接着剤8は、キャビティ層5とベース層6の何れかに仮付けしてもよいし、予め仮付けはせずに、キャビティ層5とベース層6を積層して接着する際に、両者の間に挟みこんで使用してもよい。このような接着剤8として、例えば、強化繊維に熱硬化性樹脂を含浸し、加熱・乾燥して、半硬化状にしたプリプレグや、ポリエチレンテレフタレートフィルム上に熱硬化性樹脂を塗布し、加熱・乾燥してドライフィルム状にした接着シートを使用することができる。熱硬化樹脂としては、エポキシ樹脂、フェノール樹脂、ポリイミド樹脂、ビスマレイミド樹脂等が使用でき、強化繊維としては、ガラス布、ガラス紙、アミド布、アミド紙が使用できる。
 また、接着剤8は、エラストマー材であるのが好ましい。エラストマー材として使用する接着剤8としては、十分な接着強度を有し、かつキャビティ層5とベース層6の寸法変化の挙動の差によって生じる歪みを吸収することができるものであれば使用することができる。例えば、エポキシ樹脂及び硬化剤成分100質量部に対し、ゴム変成のエポキシ樹脂20質量部~50質量部、分子量が1万以上のエポキシ骨格の高分子成分10質量部~40質量部、分子量5万以上のゴム成分50質量部~150質量部、硬化促進剤0.3質量部~2.5質量部からなる接着剤組成物を、基材フィルムに塗布し、半硬化状態に熱処理してなる熱硬化性接着シートを、基材フィルムから剥がして、真空プレス等で加熱・加圧することで形成できる。接着剤8は、キャビティ層5やベース層6にラミネータ等で仮接着可能なものが、作業性の点から望ましい。加熱・加圧後の接着剤8の弾性率は、50℃で100MPa~500MPaのものを使用でき、特には500Mpa程度が望ましい。なお、弾性率は、株式会社ユービーエム製、Rheogel E-4000型粘弾性測定装置を用い、DVE法にて、引張モード、周波数10Hz、昇温速度5℃/分の条件で測定した。樹脂フロー量(加熱・加圧後の端部からの樹脂流れ量)は、50μm~1500μmのものを使用でき、成形性と有底ビア内へのしみ出し量のバランスから100μm~500μmが望ましく、特には300μm程度のものが望ましい。なお、樹脂フロー量は、加熱・加圧前のシート状態の接着剤8を直径10mmの円形に打抜いたものをサンプルとして、これをPET(ポリエチレンテレフタレート)フィルムで挟み込み、プレス(100℃、3Mpa、5分)を行なった後、サンプルの直径を3箇所測定して平均し、プレス前の寸法との差を計算により求めることで測定した。ゴム変成のエポキシ樹脂としては、CTBN(カルボキシ基末端ブタジエンニトリルゴム)変成品であり、かつ変成率が30%~60%のものが挙げられる。ゴム成分としては、分子量5万以上のエポキシ基含有アクリルニトリルブタジエンゴムが挙げられる。半硬化状態は、基材フィルムに塗布した後の熱処理により、10%~60%の硬化率とすることにより得ることができる。このようなエラストマーとしての作用を有する接着剤8を使用することにより、エラストマー材としての接着剤8が、キャビティ層5とベース層6の寸法変化の挙動の差によって生じる歪みを吸収するので、半導体素子搭載用パッケージ基板1の反りを抑制することができる。特に、キャビティ層5とベース層6に使用される材料や層構成が異なったり、キャビティ部9用の開口25を有するために開口率が異なる場合は、製造時や使用時のキャビティ層5とベース層6の寸法変化の挙動が異なるため、積層に用いる接着剤8としてエラストマー材を使用するのが有効である。このような接着剤8としては、例えば、AS2600、AS3000、GF3500、GF3600(何れも日立化成工業株式会社製 製品名)を挙げることができる。接着剤8の厚みとしては、10μm~50μmを使用することができ、20μm~50μmが望ましく、特には、25μm~40μmが望ましい。これより薄い場合は、キャビティ層5の内層回路19の厚みによる段差等を埋めることができず、またキャビティ層5とベース層6の寸法変化の挙動の違い等による歪みを吸収しにくくなる。これより厚い場合は、エラストマー材でもある接着剤8の動きが大きくなり、接続信頼性が低下する可能性がある。
 ベース層6は、キャビティ層5と積層されてキャビティ部9を形成するとともに、半導体素子2を搭載するための基板である。ベース層6は、絶縁層であるベース材21のキャビティ層5側の面に、半導体と電気的に接続されるワイヤボンド端子12と、このワイヤボンド端子12と引き出し線(図示しない。)により電気的に接続される接続パッド11とを有し、ベース材21のキャビティ層5と反対側の面に、他の基板等と接続するための接続端子B15を有し、これらの接続パッド11と接続端子B15とを電気的に接続する層間接続42とを有する。ワイヤボンド端子12、引き出し線(図示しない。)、接続パッド11及び接続端子B15を形成するパターンは、サブトラクト法等により作製することができる。ベース材21は、半導体素子搭載用パッケージ基板1の製造に用いられる一般的な銅張り積層板やビルドアップ材を用いて作製できる。また、図4に示すように、これらの銅張り積層板をベース材a28とし、ビルドアップ材をベース材b29及びベース材c30とし、これらを組み合わせて多層化したベース材21も使用できる。層間接続42は、ドリル加工やレーザ加工を用いて貫通孔や非貫通孔を形成し、これらの孔内にめっきを形成すること等により作製できる。なお、上記は、半導体素子2と接続パッド11との電気的接続が、ワイヤボンド端子12のみで行われる場合について述べたが、図6に示すように、ワイヤボンド端子12に加えて接続端子C27によって電気的に接続される場合も同様にして、ベース層6を形成できる。
 接続パッド11は、ベース層6のキャビティ層5側の面のキャビティ部9に対応する領域以外の領域に設けられ、この接続パッド11を底面とした有底ビア13がキャビティ層5に形成される。この有底ビア13の形成は、一例としては、図3に示すように、キャビティ材7にドリル加工、レーザ加工、パンチ加工、ルータ加工等で貫通孔A24を形成しておき、接着剤8を仮付けし、貫通孔A24に対応する部分の接着剤8をドリル加工、レーザ加工、パンチ加工、ルータ加工等で除去した後、図5に示すように、この貫通孔A24の位置と、接続パッド11の位置が対応するように、キャビティ層5とベース層6とを積層することでなすことができる。他の例としては、キャビティ材7と接着剤8の両者にドリル加工、レーザ加工、パンチ加工、ルータ加工等で貫通孔A24を形成しておき、キャビティ材7と接着剤8の貫通孔A24の位置を合せてキャビティ材7に接着剤8を仮付けし、この貫通孔A24の位置と、接続パッド11の位置が対応するように、キャビティ層5とベース層6とを積層することでなすことができる。さらに他の例としては、キャビティ層5とベース層6とを積層した後で、接続パッド11に対応する部分のキャビティ層5を除去する方法がある。この場合は、除去をザグリ加工やレーザ加工で行う方法、あるいはキャビティ層5として感光性の材料を使用する方法を用いることができる。
 図2に示すように、ベース層6のキャビティ層5と積層される側に、感光性樹脂層10が形成されるのが望ましい。そして、有底ビア13による層間接続31を形成する目的で、接続パッド11は少なくとも一部が露出した状態とされ、キャビティ層5とベース層6とを積層する際は、キャビティ層5の接着剤8とベース層6の感光性樹脂層10が接着するようにするのが望ましい。これにより、接着剤8がベース層6の接続パッド11に直接接着しないようにすることができ、積層時に接着剤8が接続パッド11上に広がって、接続面積を縮小させ、接続抵抗が大きくなったり、接続信頼性が低下するのを抑制することができる。つまり、感光性樹脂層10が、接続パッド11と接着剤8との間に配置されることにより、積層時に接着剤8が接続パッド11上に流動するのを妨げる作用を有する。また、ベース層6のキャビティ層5との接着面にある接続パッド11等による段差を平坦にすることができ、キャビティ層5との接着に用いる接着剤8が薄く、流動性が低いものを用いても、接着剤8の追従を確保することができる。
 感光性樹脂層10としては、配線板や実装基板の製造に用いられる感光性のソルダーレジストを用いることができる。感光性のソルダーレジストとしては、半導体素子搭載用パッケージ基板や配線板で一般的に使用されるものを用いることができる。このようなものとしては、液状タイプのPSR4000(太陽インキ株式会社製 商品名)や、ドライフィルムタイプのフォテックSR3000G(日立化成工業株式会社製、商品名)が使用できる。
 図5に示すように、有底ビア13内には導電樹脂17が充填される。導電樹脂17の有底ビア13への充填は、導電樹脂17を印刷で塗布することにより行うことができる。有底ビア13のアスペクト比が大きい場合は、例えば、真空印刷装置を用いることで、有底ビア13内への気泡の残留を抑制することができ、充填性を確保できる。また、導電樹脂17を充填する前に、有底ビア13内に、金属被覆18を形成するが望ましい。金属被覆18は、例えば、電気銅めっきや無電解銅めっきにより形成することができる。これにより、有低ビアの内壁が滑らかになり、導電樹脂17が有底ビア13内に入り易くなるため、導電樹脂17が充填し易くなる。また、めっきによる金属被覆18と導電樹脂17の両者で層間接続31を形成するため、層間接続信頼性が向上する。
 このように、接続パッド11と接続端子A14との層間接続31が、有底ビア13内に導電樹脂17を充填することによって形成されるので、いわゆるフィルドビアめっきによるめっきの充填に比べて、給電のためのめっきリードを設ける必要がないため、設計の自由度が大きく、またその分、高密度化を図ることができる。また、フィルドビアめっきに比べて、よりアスペクト比が大きい場合(例えば、層間接続31のための有底ビア13の径がφ0.2mm、深さ0.2mm~0.55mm)でも、接続パッド11と接続端子A14との層間接続31を形成できる。このため、キャビティ部9内に複数の半導体素子2を重ねて収納することが可能となる。また、このため、複数の半導体素子2を重ねて収納した場合でも、封止剤3の最上部が、接続端子A14と同等以下の高さとなるようにすることが可能である。したがって、本発明の半導体素子搭載用パッケージ基板1がPoPにおけるボトム基板33として用いられる場合、又は本発明の半導体パッケージ36がPoPにおけるボトムパッケージ35として用いられる場合は、接続端子A14よりも上方に封止剤3が飛び出すことがないので、トップ基板32又はトップパッケージ34との接続の際に、封止剤3の高さを考慮した半田ボール径を用いる必要性がなく、半田ボール径の小径化が可能となる。また、これに伴い、接続端子A14の径(サイズ)やピッチの微細化が可能となる。
 図7に示すように、一般に、PoP用のボトム基板33やボトムパッケージ35では、トップ基板32又はトップパッケージ34と接続される接続端子A14の方がはんだボール38径が大きい(例えば、φ0.6mm)ので、反対側の面の接続端子B15よりも、端子の径(サイズ)が大きく(例えば、φ0.5mm)、ピッチも大きく(例えば、0.8mm)形成されている。しかしながら、図6に示すように、本発明においては、トップ基板32又はトップパッケージ34と接続される接続端子A14の方が、反対側の面の接続端子B15よりも、端子の径(サイズ)が小さく(例えば、φ0.25mm)、ピッチも小さく(例えば、φ0.4mm)形成することが可能となる。このため、より端子数の多いトップ基板32又はトップパッケージ34との高密度な接続が可能となる。
 また、従来のスルーホールめっきによる層間接続31の形成では、有底ビア13の直上に接続端子を設けることができないが、本発明によれば、有底ビア13上に金属被覆18を施すことも可能なので、有底ビア13の直上に外部接続端子(接続端子A14)を設けることができ、高密度化を図ることができる。
 導電樹脂17は、導電成分として銀、銅、カーボン等を、バインダーとしてエポキシ樹脂、フェノール樹脂等の熱硬化性樹脂を含むものを用いることができる。また、充填後の導電樹脂17を硬化させる。導電樹脂17が十分硬化していないと、後の加熱で導電樹脂17の架橋密度が増し、体積収縮によるボイドやクラック、界面破壊が発生し、接続信頼性が低下する。導電樹脂17のバインダーは再硬化しないものが好ましい。
 有底ビア13内に導電樹脂17が充填され、硬化されることで、有底ビア13全体の剛性が向上する。上述したように、接着剤8としてエラストマー材を使用した場合、キャビティ層5とベース層6の寸法変化の挙動が異なる場合でも、接着剤8がその歪みを吸収し、反りやねじれ等の発生を抑制する。一方で、この歪みを吸収する際に、接着剤8に歪の応力が集中し変形する。このため、例えば、一般的なスルーホールめっきのみで有底ビア13の層間接続を形成した場合、接着剤8の部分でクラックが発生し、接続不良が生じることが考えられる。しかしながら、有底ビア13内には、導電樹脂17が充填され、硬化されているので、有底ビア13全体の剛性が向上しているため、導電樹脂17により層間接続31が形成された箇所は、接着剤8の変形が抑えられる。導電樹脂17を充填する前に、有底ビア13内に、めっきにより金属被覆18を形成するのが、導電樹脂17の充填性や層間接続信頼性の点でより望ましい。層間接続31が形成されておらず、導電樹脂17のない部分では、接着剤8が変形して歪みを吸収する。このようにして、接着剤8としてエラストマー材を用いた場合でも、有底ビア13内に導電樹脂17が充填され、硬化されることで、接続信頼性を確保しつつ、反りや変形を抑制可能な半導体素子搭載用パッケージ基板を提供できる。
 導電成分は、平均粒径30μm以下の銅粉または銅粉の表面に銀めっきしたもの(以下、「銀めっき銅粉」という。)または銅粉の表面に金めっきしたもの(以下、「金めっき銅粉」という。)を含む金属粉を用いるのが望ましい。これらの中でも、無電解ニッケルめっきや無電解金めっきの析出性が優れる点で、主な導電成分が、銀めっき銅粉や金めっき銅粉であるのが望ましい。金属粉の平均粒径が30μmを越えると、印刷時にスクリーンが目詰まりしたり、ペーストの伸びが悪くなり、印刷性が劣る。金属粉の形状は、フレーク状又は樹枝状であると、金属粉同士の接触が良くなり、導電性が向上するので好ましい。また他の形状の金属粉をスタンピング等の処理をしてフレーク状にして用いてもよい。銀めっき銅粉における銀めっきや金めっき銅粉における金めっきは、電解めっき法、無電解めっき法、置換めっき法等の何れの方法でめっきしたものでもよく特に制限はない。導電樹脂17中の導電成分の含有量としては、65質量%~80質量%が望ましく、特には76質量%程度が望ましい。これより少ない場合は、無電解めっきの析出性が低下し、導電樹脂17上が金属皮膜16によって被覆されない場合があり、これよりも多い場合は、導電樹脂17のペースト状態における粘度が高くなり、印刷性が低下して、有底ビア13への充填が困難になる。
 このように、導電成分として、銅粉、銀めっき銅粉、金めっき銅粉を含むものを用いると、導電樹脂17上に金属皮膜16を形成する際には、導電樹脂17上に触媒を付与する処理を行うことなく、導電成分を露出させるだけで、無電解めっきまたは電気めっきによって直接金属皮膜16を形成することができる点で望ましい。これらの中でも、主な導電成分が、銀めっき銅粉、金めっき銅粉であるのが、無電解ニッケルめっきや無電解金めっきまたは電気ニッケルめっきや電気金めっき、電気銅めっきの析出性が優れる点で望ましい。この場合は、導電樹脂17中の導電成分を露出させるだけで、無電解めっきが、導電樹脂17中に含まれる導電成分のめっき触媒活性によって、直接導電成分上に析出するので、無電解めっきを所定の厚みまで形成することにより、導電樹脂17上全体が無電解めっきにより完全に被覆され、結果的に導電樹脂17上に直接金属皮膜16が形成される。また、導電樹脂17中の導電成分を露出させるだけで、この導電成分からの給電により、電気めっきが直接導電成分上に析出するので、電気めっきを所定の厚みまで形成することにより、導電樹脂17上全体が電気めっきにより完全に被覆され、結果的に導電樹脂17上に直接金属皮膜16が形成される。また、導電樹脂17を充填した後には、有底ビア13の入り口側の表面を平滑化するためにバフ研磨等の物理的研磨を行うが、この物理的研磨によって、導電樹脂17中の導電成分が露出した状態で有底ビア13の入り口側に配置されるので、過マンガン酸や硫酸を用いたデスミア処理を用いて導電樹脂17をエッチングし導電成分を露出させることを必要とせずに、無電解めっきまたは電気めっきによって、導電成分上に金属皮膜16を直接形成することができる点で望ましい。また、デスミア処理を必要としないため、導電樹脂17以外の部分(例えば、接着剤8や感光性樹脂層10等)にデスミア処理による影響がないように、マスキングしたりする工程が不要となる点で望ましい。また、導電樹脂17に対してデスミア処理を行った場合は、導電樹脂17の導電成分を保持する樹脂成分までもがエッチングされてしまい、導電成分が脱落する結果、導電樹脂17上に無電解めっきまたは電気めっきの析出性が低下し、完全に金属皮膜16で被覆できない問題や、導電樹脂17上の金属皮膜16の密着が得られ難い問題があるが、本発明では、物理的研磨のみによって導電樹脂17中の導電成分を露出させるので、このような問題がないため、導電樹脂17上を金属皮膜17で完全に被覆することができ、また導電樹脂17と金属皮膜16との密着を確保できる。さらに、物理的研磨によって導電樹脂17上に形成された凹凸が、投錨効果によって金属皮膜16との密着を向上させる効果を有する。また、このように、本発明では、導電樹脂17上に金属皮膜16を形成する際には、導電樹脂17上に触媒を付与する処理やデスミア処理を何れも行うことなく、物理的研磨で導電成分を露出させるだけで、無電解めっきまたは電気めっきによって直接金属皮膜16を形成することができる。このため、金属皮膜16を形成する部分以外に対して、保護のためのマスキングを行なう工程や触媒を除去する工程が不要であり、また、導電樹脂17上以外に、金属皮膜16を形成する部分がある場合(例えば、キャビティ部9内に露出したベース層6上のワイヤボンド端子12等)でも、導電樹脂17上とこれ以外の金属皮膜16を形成したい部分の両者を、一括処理によって、同時に金属皮膜16を形成することができる。したがって、大幅に工数低減を図ることができる。
 導電樹脂17上に形成する無電解めっきとしては、導電樹脂17中に含まれる導電成分のめっき触媒活性によって析出するものであれば、使用することが可能であるが、析出性がよい点で無電解ニッケルめっきや無電解金めっきが望ましい。無電解ニッケルめっきを行った上にさらに置換金めっきや無電解金めっきを行うと、この金属皮膜16によって形成される接続端子A14表面の酸化が抑制されるため、接続時の接触抵抗の上昇を抑え、またはんだ濡れ性を維持できる点で望ましい。なお、本発明において、無電解金めっきとは、いわゆる還元型の無電解金めっきをいい、置換型の金めっきとは区別されるものをいう。無電解ニッケルめっきの厚みは、4μm~6μmが望ましい。無電解ニッケルめっきの厚みがこれより薄いと導電樹脂17上の金属皮膜16による被覆が不十分となり信頼性低下の可能性がある。無電解ニッケルめっきの厚みがこれより厚いと、コストアップに繋がり、まためっき応力が大きくなって金属皮膜16の密着が低下する可能性がある。なお、従来のスルーホールめっきと穴埋め樹脂の充填による層間接続31の形成では、穴埋め樹脂が無電解めっきに対して触媒活性を有しないので、めっき触媒の付与が必要であり、この場合は、めっきが不要な領域には、めっき触媒が付かないようにマスクする必要があるため、工数が多くなる問題があった。本発明によれば、無電解めっきに対して触媒活性を有する導電樹脂17を使用し、導電樹脂17中の導電成分の露出をバフ研磨等の物理的研磨で行うので、無電解めっきの析出性や密着性が確保できる。このため、無電解めっきとして、従来のように下地めっきとして無電解銅めっきを行ってから無電解ニッケルめっきと置換金めっきや無電解金めっき等を行う必要がなく、少ない工数で、有底ビア13の直上に、はんだ濡れ性を確保した接続端子を形成することができる。
 導電樹脂17上に形成する電気めっきとしては、導電樹脂17中に含まれる導電成分の導電性を利用して給電することによって、直接導電成分上に析出するものであれば、使用することが可能であるが、析出性がよい点で電気ニッケルめっきや電気金めっき、電気銅めっきが望ましい。導電樹脂17の導電成分上に直接電気銅めっきを行なった上に無電解ニッケルめっきもしくは電気ニッケルめっきを行い、さらに置換金めっきもしくは無電解金めっきもしくは電気金めっきを行う場合、または導電樹脂17の導電成分上に直接電気ニッケルめっきを行った上に、さらに置換金めっきもしくは無電解金めっきもしくは電気めっきを行う場合は、この金属皮膜16によって形成される接続端子A14表面の酸化が抑制されるため、接続時の接触抵抗の上昇を抑え、またはんだ濡れ性を維持できる点で望ましい。特に、後者のように、導電樹脂17の導電成分上に直接電気ニッケルめっきを行なうと、前者のように、電気ニッケルめっきの下地めっきとして電気銅めっきを行う必要がなく、少ない工数で、有底ビア13の直上に、はんだ濡れ性を確保した接続端子を形成することができる。このように、導電樹脂17の導電成分上に直接電気ニッケルめっきを行なう場合、電気ニッケルめっきの厚みは、4μm~16μmが望ましい。電気ニッケルめっきの厚みがこれより薄いと導電樹脂17上の金属皮膜16による被覆が不十分となり信頼性低下の可能性がある。電気ニッケルめっきの厚みがこれより厚いと、コストアップに繋がり、まためっき応力が大きくなって金属皮膜16の密着が低下する可能性がある。なお、電気ニッケルめっきの上に電気金めっきを行う場合、電気金めっきの厚みは、0.5μm~1.5μmが望ましい。電気金めっきの厚みがこれより薄いと、表面の酸化を抑制する効果が低下し、一方、電気金めっきの厚みがこれより厚いと、コストアップに繋がる。
 導電樹脂17上には、接続端子A14が設けられる。接続端子A14は、外部基板と電気的に接続するためのものであり、本発明の半導体素子搭載用パッケージ基板1がPoPにおけるボトム基板33として用いられる場合、又は本発明の半導体パッケージ36がPoPにおけるボトムパッケージ35として用いられる場合は、トップ基板32(他の半導体素子搭載用パッケージ基板1)又はトップパッケージ34(他のパッケージ基板)との接続のための接続端子として用いられる。
 導電樹脂17を充填し硬化した後に、有底ビア13よりも上方に飛び出した導電樹脂17に対して行う研磨としては、例えばバフ研磨やベルトサンダー等を用いる物理的研磨を使用することができる。中でもバフロールによる機械研磨が好ましく、バフの番手は、600番、800番、1000番、あるいはそれらを組み合わせて使用する。バフロールとしては、例えば、穴埋め樹脂研磨用のJPバフモンスターV3/V3-D2(ジャブロ工業製 商品名)を使用することができる。また、研磨電流は0.1A~2.0A程度で研磨を行うが、削る導電樹脂17の量によって電流値も調整する。好ましくは1.0A~1.4A程度である。
 接続端子A14の形成の一例としては、まず有底ビア13内に充填した導電樹脂17の上に、金属皮膜16を形成することで行われる。例えば、有底ビア13内に導電樹脂17を充填後、研磨して、導電樹脂17表面をキャビティ材7と面一とするとともに、予めキャビティ材7上に備える銅箔40を露出させる(ここで、導電樹脂17を充填する前に有底ビア13内に金属被覆18を行った場合は、金属被覆18を露出させる。)。そして、露出した銅箔40(または金属被覆18)と導電樹脂17上にめっきレジスト(図示しない。)を形成後、無電解めっきまたは電気めっきで金属皮膜16を形成し、これをエッチングレジストとしてエッチングすることにより、不要な箇所の銅箔40を除去して接続端子A14を形成する。無電解めっきは、無電解銅めっき、無電解ニッケルめっき、無電解金めっき等を用いることができ、電気めっきは、電気銅めっき、電気ニッケルめっき、電気金めっき等を用いることができる。この場合の無電解めっきとしては、触媒付与を行わなくても導電樹脂17上への析出性がよい点で、無電解ニッケルめっきや無電解金めっきが望ましい。電気めっきとしては、導電樹脂17上への析出性がよい点で、電気ニッケルめっきや電気金めっきが望ましい。このように、導電樹脂17とランドパターンのみに選択的に直接金属皮膜16を形成することができることにより、キャビティ材7上の他の部分の導体厚を薄くできるので、微細なピッチの端子が形成し易く、高密度化を図ることが可能になる。
 半導体素子2は、キャビティ層5側の面のキャビティ部9に対応する領域に搭載される。半導体素子2の搭載は、例えばダイボンドフィルムでベース層6上に接着され、ワイヤボンド端子12とボンディングワイヤ4によって半導体素子2と電気的に接続される。この半導体素子2のベース層6への搭載は、接続端子C27(図6)を用いて、フリップチップ接続や導電性接着剤による接続を用いることもできる。
 半導体素子2は、湿気等の環境から保護するために、封止剤3により封止される。このような封止剤3として、エポキシ樹脂、ポリイミド樹脂、シリコン、ウレタンフェノーツ系樹脂、ポリエステル系樹脂、アクリル系樹脂他熱硬化性樹脂、熱可塑性樹脂等を用いることができる。
 以下に、本発明の実施例を説明するが、本発明は本実施例に限定されない。
(実施例1)
[キャビティ層の作製]
 図3に示すように、キャビティ材7として、両面に厚さ9μm、12μm、18μmの銅箔を張合わせた厚さ0.2mmのエポキシ樹脂ガラス布銅張積層板であるMCL-E679F(日立化成工業株式会社製、商品名)を準備した。NCドリルマシンであるMARK-100(日立精工株式会社製、商品名)によって、ガイド孔(図示しない。)と貫通孔A24を孔明けした。
 次に、キャビティ材7の銅箔の表面に、紫外線硬化型エッチングレジスト用ドライフィルムH-W425(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついで、その上にネガ型マスクを張り合わせ、紫外線で露光し、回路を焼付け、1質量%の炭酸ナトリウム水溶液で現像し、エッチングレジストを形成した後、銅箔40上のエッチングレジストのない部分をスプレー噴霧によって、塩化第二銅、塩酸、硫酸過水の組成からなる塩化第二銅エッチング液で圧力0.2MPa、速度3.5m/分の条件で行い、さらに3質量%水酸化ナトリウム水溶液を噴霧してエッチングレジストを剥離除去し、銅のパターンを形成した。これにより、一方の面については、貫通孔A40の周りにアニュラリングとなる内層回路19を形成した。このときの内層回路19の厚みは、キャビティ材7として用いたMCLの銅箔の厚み(9μm、12μm、18μm)に対応しており、それぞれ、9μm、12μm、18μmであった。他方の面、即ち接続端子A14を形成する面については、ほぼ全面に銅箔40を残した。
 次に、接着剤8として、厚さ25μmのエポキシ系ドライフィルム状の接着シートAS2600(日立化成工業株式会社製、商品名)を用い、ラミネータにより、90℃の温度で、圧力を0.4MPaとし、送り速度0.4m/分で、加熱・加圧して、キャビティ材7に仮付けした。次に、接着シートには、キャビティ材7に設けた貫通孔A24に合わせて、開口部を打ち抜き金型で形成した。次に、NCルータ機を用いて、12mm×12mmの大きさの開口25を形成した。
[ベース層の作製]
 図4に示すように、ベース材a28として、両面に厚さ12μmの銅箔を張合わせた厚さ0.06mmのエポキシ樹脂ガラス布銅張積層板であるMCL-E679F(日立化成工業株式会社製、商品名)にNCドリルマシンであるMARK-100(日立精工株式会社製、商品名)によって、貫通孔B39を明けた。
 次に、この貫通孔B39のデスミア処理を過マンガン酸ナトリウム水溶液に温度85℃で6分間の条件で行い、無電解銅めっきであるCUST201(日立化成工業株式会社製、商品名)、硫酸銅10g/L、EDTA40g/L、ホルマリン10ml/L、pH12.2)に温度24℃、時間30分の条件で、貫通孔B39内を含むベース材a28の全面に0.5μmの下地銅めっきを行った。次に、硫酸銅めっきで温度30℃、電流密度1.5A/dm、時間60分の条件で、貫通孔B39内を含むベース材a28の全面に、めっき厚20μmの電気銅めっき41を形成した。
 次に、ベース材a28の銅箔40表面に、紫外線硬化型エッチングレジスト用ドライフィルムH-W425(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついでその上面にネガ型マスクを張り合わせ、紫外線で露光し、回路を焼付け、1質量%の炭酸ナトリウム水溶液で現像し、エッチングレジストを形成し、そのエッチングレジストのない銅箔40部分をスプレー噴霧によって、塩化第二銅、塩酸、硫酸過水の組成からなる塩化第二銅エッチング液で圧力0.2MPa、速度3.5m/分の条件で行い、さらに3質量%水酸化ナトリウム水溶液を噴霧してエッチングレジストを剥離除去して、ベース材a28の表裏に回路を形成した。
 次にベース材b29、ベース材c30として、厚さ0.06mmのエポキシ樹脂ガラスクロス布プリプレグであるGEA-679NUJY(日立化成工業株式会社製、商品名)を準備した。また、銅箔40として、厚さ12μmの銅箔である3EC-VLP-12(三井金属鉱業株式会社製、商品名)を準備した。これらのエポキシ樹脂ガラスクロス布プリプレグを、先に準備したベース材a28の両面の回路上に重ね合わせ、さらに、厚さ12μmの銅箔40をその上に重ね合わせ、真空プレスを用いて、圧力3MPa、温度175℃、保持時間1.5時間の条件で加圧加熱して積層一体化した。このように、ベース材a28の一方の面にベース材b29と銅箔40を、他方の面にベース材c30と銅箔40を積層一体化することにより、ベース材21を作製した。
 次に、ベース材21の銅箔40表面に、紫外線硬化型エッチングレジスト用ドライフィルムH-W425(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついでその上面にネガ型マスクを張り合わせ、紫外線で露光し、回路を焼付け、1質量%の炭酸ナトリウム水溶液で現像し、エッチングレジストを形成し、そのエッチングレジストのない銅部分をスプレー噴霧によって、塩化第二銅、塩酸、硫酸過水の組成からなる塩化第二銅エッチング液で圧力0.2MPa、速度3.5m/分の条件で行い、さらに3質量%水酸化ナトリウム水溶液を噴霧してエッチングレジスト剥離除去して、コンフォーマルマスク22を形成した。
 次に、ベース材21に、NCレーザ加工機MARK-20(日立精工株式会社製、商品名)を用いて、アパチャー径φ0.26、出力500W、パルス幅15μs、ショット数15の条件で加工しレーザ孔26を形成し、ついで、このレーザ孔26のデスミア処理を過マンガン酸ナトリウム水溶液に温度85℃で6分間の条件で行い、無電解銅めっきであるCUST201(日立化成工業株式会社製、商品名)、硫酸銅10g/L、EDTA40g/L、ホルマリン10ml/L、pH12.2)に温度24℃、時間30分の条件で、レーザ孔26内を含むベース材21の全面に0.5μmの下地銅めっきを行った。
 次に、硫酸銅めっきで温度30℃、電流密度1.5A/dm、時間60分の条件で、レーザ孔26内を含むベース材b29、ベース材c30の全面に、めっき厚20μmの電気銅めっきを形成した。
 次に、ベース材21の電気銅めっき表面に、紫外線硬化型エッチングレジスト用ドライフィルムH-W475(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついでその上面にネガ型マスクを張り合わせ、紫外線で露光し、回路を焼付け、1質量%の炭酸ナトリウム水溶液で現像し、エッチングレジストを形成し、そのエッチングレジストのない銅部分をスプレー噴霧によって、塩化第二銅、塩酸、硫酸過水の組成からなる塩化第二銅エッチング液で圧力0.2MPa、速度3.5m/分の条件で、回路形成し、ついで3質量%水酸化ナトリウム水溶液を噴霧してエッチングレジスト剥離除去を行った。これにより、接続パッド11、接続端子B15等を含む回路を形成した。このときの接続端子B15の径はφ0.3mm、ピッチは0.5mmであった。
 次に、回路形成を行ったベース材21の表面に、液状レジストであるPSR-4000(太陽インキ製造株式会社製、商品名)を印刷し、80℃、20分間乾燥後、その上面にネガ型マスクを張合わせ、紫外線で露光し、さらに1.5質量%炭酸ナトリウム水溶液で現像し、紫外線1J/cmの照射によりさらなる硬化を行い、150℃で60分乾燥後、感光性樹脂層10としてのソルダーレジスト23を形成し、ベース層6を作製した。なお、このソルダーレジスト23(感光性樹脂層10)の形成は、ベース材21の接続パッド11を形成した面側のみに形成し、他方の面には形成しなかった。
[半導体素子搭載用パッケージ基板の作製]
 次に、図5に示すように、キャビティ層5の接着剤8を仮付けした面と、ベース層6の感光性樹脂層10(ソルダーレジスト23)を形成した面が向き合うように重ね合わせ、真空プレスを用いて、圧力3MPa、温度175℃、保持時間1.5時間の条件で加圧加熱して積層一体化し、半導体素子搭載用パッケージ基板1とした。このとき、キャビティ層5に設けられた貫通孔A24が、ベース層6に設けられた接続パッド11によって塞がれるように積層され、接続パッド11を底面とした有底ビア13が、キャビティ層5に形成される。このとき、接着剤8が流動するが、キャビティ材7上の貫通孔A24の周囲に設けたアニュラリングが、貫通孔A24の周囲を完全に取り囲んだダムとして作用するので、接着剤8が貫通孔A24内側に流動するのを抑制することができた。貫通孔A24内側への接着剤の流動は、貫通孔A24の内壁から接続パッド11上へのしみ出し量(しみ出した距離)として観察することができ、本実施例では、片側で30μm以下のレベルであった。また、内層回路19が厚み(9μm、12μm、18μm)を有するため、内層回路19に対応する部分の接着剤8は、それ以外の部分に比べて、厚みが薄く形成される。この実施例1では、キャビティ材7上の内層回路19とベース層6の感光性樹脂10との間に挟まれる部分の接着剤の厚みは、1~5μmであり、これらに挟まれていない部分に比べて薄くなった。
 次に、この有底ビア13内に、ベース材21のときと同様にして、有底ビア13内のデスミア処理を行い、有底ビア13内を含む半導体素子搭載用パッケージ基板1の全面に0.5μmの下地銅めっきを行った。
 次に、下地銅めっき表面に、紫外線硬化型エッチングレジスト用ドライフィルムH-W475(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついで、その上面にネガ型マスクを張り合わせ、紫外線で露光し、めっき不要の部分(キャビティ部9内及びベース層6の接続端子B15を有する面)にめっきレジスト43を形成した。なお、キャビティ部9は、電気銅めっきされないように、めっきレジスト43で完全に被覆した。次に、硫酸銅めっきで温度30℃、電流密度1.5A/dm、時間60分の条件で、めっき厚20μmの電気銅めっき41により金属被覆18を形成し、ついで、3質量%水酸化ナトリウム水溶液を噴霧してめっきレジスト43の剥離除去を行った。
 次に、硫酸過水エッチング組成からなるコブラエッチング液(荏原ユージライト株式会社製、商品名)を用いて、キャビティ部9内に析出した下地銅めっき(図示しない。)を、温度50℃、スプレー圧力0.2MPa、速度1.0m/分の条件でエッチングし、ついで、過マンガン酸ナトリウム水溶液、温度85℃で15分間の条件で触媒の除去を行った。
 次に、半導体素子搭載用パッケージ基板1の有底ビア13(穴径φ約0.2mm、深さ約0.25mm)内に、導電樹脂17としてAE1244(タツタ電線株式会社製、商品名)をスクリーン印刷法で充填した。スクリーン印刷には、有底ビア13内への気泡の残留をなくすため、真空印刷装置VE500(東レエンジアリング株式会社製 商品名)を用いた。充填した導電樹脂17を完全硬化するため、半導体素子搭載用パッケージ基板1全体を110℃で15分加熱し、さらに170℃で60分加熱した。このとき、導電樹脂17は、有底ビア13の入り口のランドパターンよりも飛び出した状態であった。
 次に、バフ研磨機(株式会社石井表記製)を使用し、有低ビア13の入り口の電気銅めっき41の表面が露出し、導電樹脂17と電気銅めっき41が平滑になるまで研磨した。使用したバフロールの番手は、600番、800番、1000番を組み合わせて使用した。バフロールとしては、穴埋め樹脂研磨用のJPバフモンスターV3/V3-D2(ジャブロ工業製 商品名)を使用した。また、研磨電流は1.2Aであった。
 次に、電気銅めっき41表面に、紫外線硬化型エッチングレジスト用ドライフィルムH-W475(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついで、その上面にネガ型マスクを張り合わせ、紫外線で露光し、めっき不要の部分にめっきレジスト43を形成した。なお、キャビティ部9内のワイヤボンド端子12や接続端子B15は、めっきされるようにするため、めっきレジスト43では被覆しなかった。
 次に、研磨後の導電樹脂17上に触媒を付与したり、デスミア処理を行うことなく、直接無電解めっきによって金属皮膜16を形成した(導電樹脂17以外の部分は、図示を省略した。)。具体的には、一般的に無電解めっきの前処理で行われる脱脂やソフトエッチグ、酸洗浄を行った後、無電解ニッケルめっき液NiPS100(日立化成工業株式会社製、商品名)を用いて、液温度85℃で、時間20分の条件で、浸漬処理を行って、ニッケルめっきを5μm析出させ、さらに、置換金めっき液HGS-500(日立化成工業株式会社製、商品名)に液温80℃で、時間10分の条件で浸漬処理し、還元型の無電解金めっき液であるHGS-2000(日立化成工業株式会社製、商品名)に、液温65℃で、時間20分の条件で、金めっきを0.5μmの厚みに析出させた。これにより、半導体素子搭載用パッケージ基板1の一方の面に設けられた接続端子A14、他方の面に設けられた接続端子B15及びキャビティ部9内のワイヤボンド端子12(接続端子C27を有する場合は接続端子C27を含む。)の表面に、はんだボール接続やワイヤボンド接続のためのニッケル・金めっき層を形成した。なお、このように導電樹脂17上に金属皮膜16を形成するのと同時に、キャビティ部9内に露出したベース層6上のワイヤボンド端子12となる電気銅めっき41上、および接続端子B15上にも、導電樹脂17上と同様に、ニッケルめっきと金めっきを行なった(図示しない。)。
 次に、紫外線硬化型エッチングレジスト用ドライフィルムH-W475(日立化成工業株式会社製、商品名)をラミネータで、圧力0.2MPa、温度110℃、速度1.5m/分の条件で仮圧着し、ついでその上面にネガ型マスクを張り合わせ、紫外線で露光し、回路を焼付け、1質量%の炭酸ナトリウム水溶液で現像し、エッチングレジストを形成し、そのエッチングレジストのない銅部分をスプレー噴霧によって、塩化第二銅、塩酸、硫酸過水の組成からなる塩化第二銅エッチング液で圧力0.2MPa、速度3.5m/分の条件で、回路形成し、ついで3質量%水酸化ナトリウム水溶液を噴霧してエッチングレジスト剥離除去を行った。これにより、接続端子A14を含む回路を形成した。このキャビティ層5の接続端子A14の径は0.25mm、ピッチは0.4mmであり、ベース層6の接続端子B15の径0.3mm、ピッチ0.5mmよりも小さい。
 次に、半導体素子搭載用パッケージ基板1の両面に、液状レジストであるPSR-4000(太陽インキ製造株式会社製、商品名)を印刷し、80℃、20分間乾燥後、その上面にネガ型マスクを張合わせ、紫外線で露光し、さらに1.5質量%炭酸ナトリウム水溶液で現像し、紫外線1J/cmの照射によりさらなる硬化を行い、150℃で60分乾燥してソルダーレジスト23を形成した。このソルダーレジスト23は、キャビティ層5表面側(上面側)においては、接続端子A14と同等の高さであり、ベース層6の表面側(下面側)においては、接続端子B15と同等の高さであった。
[半導体パッケージの作製]
 次に、図5に示すように、半導体素子2を、半導体素子搭載用パッケージ基板1のキャビティ部9内に、ダイボンディングフィルム(図示しない。)を用いて固定した後、この半導体素子2の上に、もう一つの半導体素子2をダイボンドフィルムを用いて固定した。その後、上段及び下段の半導体素子2と半導体素子搭載用パッケージ基板1のワイヤボンド端子12とをボンディングワイヤ4で接続した。このとき、ボンディングワイヤ4を含む上段の半導体素子2の最上部は、半導体素子搭載用パッケージ基板1の接続端子A14と同等以下の高さであった。
 次に、トランスファーモールドにより、キャビティ部9内に封止剤3を充填して成形し、半導体パッケージ36を作製した。このとき、封止剤3の最上部は、半導体素子搭載用パッケージ基板1の接続端子A14と同等以下の高さ(接続端子A14よりも約0.1mm上方に飛び出す程度)であった。
[PoPの作製]
 次に、接続端子A14にはんだペーストを印刷し、図6に示すように、上記実施例の半導体パッケージ36をボトムパッケージ35として使用し、トップパッケージ34の接続端子と位置合わせした後、リフローによって半導体パッケージ同士を接合した。このとき、半導体素子搭載用パッケージ基板1のキャビティ部9内に封止剤3のほぼ全体が収納され、ほとんど飛び出していないので、半導体パッケージ同士の接合のためのはんだボール径は、封止剤3の高さを考慮する必要がない。このため、はんだボール径はφ0.3mm以下で接合が可能であった。この結果、ボトムパッケージ35の封止剤3の最上部が、接続端子A14の上に設けられたはんだボール(φ0.3mm)の1/3以下の高さとなる状態で(即ち端子間距離44の1/3以下の高さである0.1mm以下程度で)、トップパッケージ34と接合することが可能であった。
(実施例2)
[キャビティ層の作製]
 キャビティ材7として用いるMCL-E679F(日立化成工業株式会社製、商品名)、の両面に貼り合わせる銅箔の厚みを9μmとした。また、キャビティ材7に仮付けする接着シートAS2600(日立化成工業株式会社製、商品名)の厚みを、10μmに変更した。これ以外は、実施例1と同様にしてキャビティ層5を作製した。このときの内層回路19の厚みは、9μmであった。
[ベース層の作製]
 実施例1と同様に作製した。
[半導体素子搭載用パッケージ基板の作製]
 実施例1と同様にして、キャビティ層5とベース層6とを積層し、半導体素子搭載用パッケージ基板を作製した。このとき接着剤8が流動するが、キャビティ材7上の貫通孔A24の周囲に設けたアニュラリングが、貫通孔A24の周囲を完全に取り囲んだダムとして作用するので、接着剤8が貫通孔A24内側に流動するのを抑制することができた。貫通孔A24内側への接着剤の流動は、貫通孔A24の内壁から接続パッド11上へのしみ出し量(しみ出した距離)として観察することができ、本実施例では、片側で20μm以下のレベルであった。また、内層回路19が厚み(9μm)を有するため、内層回路19に対応する部分の接着剤8は、それ以外の部分に比べて、厚みが薄く形成される。この実施例1では、キャビティ材7上の内層回路19とベース層6の感光性樹脂10との間に挟まれる部分の接着剤の厚みは、0.5~2μmであり、これらに挟まれていない部分に比べて薄くなった。
(実施例3)
[キャビティ層の作製]
 キャビティ材7として用いるMCL-E679F(日立化成工業株式会社製、商品名)、の両面に貼り合わせる銅箔の厚みを、実施例1と同様に、9μm、12μm、18μmとした。また、キャビティ材7に仮付けする接着シートAS2600(日立化成工業株式会社製、商品名)の厚みを、50μmに変更した。これ以外は、実施例1と同様にしてキャビティ層5を作製した。このときの内層回路19の厚みは、9μm、12μm、18μmであった。
[ベース層の作製]
 実施例1と同様に作製した。
[半導体素子搭載用パッケージ基板の作製]
 実施例1と同様にして、キャビティ層5とベース層6とを積層し、半導体素子搭載用パッケージ基板を作製した。このとき接着剤8が流動するが、キャビティ材7上の貫通孔A24の周囲に設けたアニュラリングが、貫通孔A24の周囲を完全に取り囲んだダムとして作用するので、接着剤8が貫通孔A24内側に流動するのを抑制することができた。貫通孔A24内側への接着剤の流動は、貫通孔A24の内壁から接続パッド11上へのしみ出し量(しみ出した距離)として観察することができ、本実施例では、片側で50μm以下のレベルであった。また、内層回路19が厚み(9μm)を有するため、内層回路19に対応する部分の接着剤8は、それ以外の部分に比べて、厚みが薄く形成される。この実施例1では、キャビティ材7上の内層回路19とベース層6の感光性樹脂10との間に挟まれる部分の接着剤の厚みは、2~7μmであり、これらに挟まれていない部分に比べて薄くなった。
(比較例1)
[キャビティ層の作製]
 キャビティ層5の回路形成の際に、一方の面については、貫通孔A40の周りに内層回路19を残さないように形成した。他方の面、即ち接続端子A14を形成する面については、ほぼ全面に銅箔40を残した。これ以外は、実施例1と同様にしてキャビティ材を作製した。
[ベース層の作製]
 実施例1と同様に作製した。
[半導体素子搭載用パッケージ基板及び半導体素子搭載用パッケージの作製]
  実施例1と同様にして、キャビティ層5とベース層6とを積層し、半導体素子搭載用パッケージ基板を作製した。このとき接着剤8が流動するが、キャビティ材7上の貫通孔A24の周囲には、アニュラリングが設けられていないため、接着剤8の貫通孔A24内側への流動が実施例に比べて大きかった。貫通孔A24の内壁から接続パッド11上へのしみ出し量(しみ出した距離)は、本比較例では、片側で80μm以上のレベルであった。また、貫通孔A24の周囲には、内層回路19を設けていない。このため、貫通孔A24の周囲近傍の接着剤8の厚みは、流動によってそれ以外の部分より薄くはなるものの、内層回路19に対応する部分よりも厚く形成されている。この比較例1では、貫通孔A24の周囲において、キャビティ材7とベース層6の感光性樹脂10との間に挟まれる部分の接着剤の厚みは、10μm以上であった。
(比較例2)
[キャビティ層の作製]
 実施例1と同様にしてキャビティ層5を作成した。
[ベース層の作製]
 実施例1と同様にしてベース層6を作製した。
[半導体素子搭載用パッケージ基板及び半導体素子搭載用パッケージの作製]
 層間接続31を形成する際に、有底ビア13内にスルーホールめっきのみを行い、導電樹脂17を充填しなかった。また、このため、有底ビア13の直上ではない位置に接続端子A14を形成したこと以外は、実施例1と同様である。
 実施例及び比較例についての、内層回路19の厚み、内層回路19に対応する部分の接着剤8の厚み、貫通孔A24内への接着剤8のしみ出し量や接続信頼性試験は、以下のように行った。
[内層回路19の厚み、内層回路19に対応する部分の接着剤8の厚みの測定]
 有底ビア13近傍の断面を、光学顕微鏡で観察して行った。
[貫通孔A24内への接着剤8のしみ出し量]
 貫通孔A24内への接着剤8のしみ出し量は、貫通孔A24の内壁から接続パッド11上へのしみ出し量(しみ出した距離)として観察することができる。このため、キャビティ層5とベース層6とを積層した後、貫通孔A24の入り口側から、貫通孔A24の底部を光学顕微鏡で観察して測定した。
[接続信頼性試験]
 各実施例及び比較例で作製した導体素子搭載用パッケージ基板1を使用して、-55~125℃の冷熱サイクル試験(それぞれ15分)を行い、100サイクルごとに有底ビア13の層間接続31を通した接続抵抗を測定し、1000サイクル後の接続不良の有無を確認した。接続抵抗が、初期値に比べて10%以上増加したものを不合格(×)とした。
 表1にその結果を示す。実施例1から3では、キャビティ層5にアニュラリングとして設けた内層回路19と、有底ビア13内壁に形成した金属被覆18との内層接続20が形成される。また、貫通孔A24の周囲にアニュラリングとして形成した内層回路19に対応する部分(貫通孔A24の周囲近傍)において、接着剤8の厚みは薄く、しみ出し量も小さい。このため、有底ビア13としての接続信頼性は合格(○)であった。比較例1は、キャビティ層5の貫通孔Aの周囲に内層回路19を設けておらず、内層回路19と有底ビア13内壁に形成した金属被覆18との内層接続20が形成されない。また、貫通孔A24の周囲近傍の接着剤の厚みは比較的厚く、熱膨張係数の比較的大きな接着剤8の影響を抑制できない。このため、比較例1は、接続信頼性が不合格(×)であった。有底ビア13内にアニュラリングとして設けた内層回路19と、有底ビア13内壁に形成した金属被覆18との内層接続20を形成するが、導電樹脂17を充填しない比較例2も、接続信頼性が不合格(×)であった。
Figure JPOXMLDOC01-appb-T000001
1…半導体素子搭載用パッケージ基板、2…半導体素子、3…封止剤、4…ボンディングワイヤ、5…キャビティ層、6…ベース層、7…キャビティ材、8…接着剤、9…キャビティ部、10…感光性樹脂層、11…接続パッド、12…ワイヤボンド端子、13…有底ビア、14…接続端子A、15…接続端子B、16…金属皮膜、17…導電樹脂、18…金属被覆、19…内層回路、20…内層接続、21…ベース材、22…コンフォーマルマスク、23…ソルダーレジスト、24…貫通孔A、25…開口、26…レーザ孔、27…接続端子C、28…ベース材a、29…ベース材b、30…ベース材c、31…層間接続、32…トップ基板、33…ボトム基板、34…トップパッケージ、35…ボトムパッケージ、36…半導体パッケージ、37…接続端子、38…はんだボール、39…貫通孔B、40…銅箔、41…めっき、42…層間接続、43…めっきレジスト、44…端子間距離

Claims (7)

  1.  キャビティ材と接着剤とを備え、これらを貫通する開口及び貫通孔を有するキャビティ層と、前記接着剤によって前記キャビティ層に積層されたベース層と、前記開口によって形成されたキャビティ部と、前記貫通孔によって形成された有底ビアと、を有する半導体素子搭載用パッケージ基板において、
     前記キャビティ層に内層回路が設けられ、
     この内層回路と接合するように、前記有底ビアの内壁に金属被覆がめっきにより形成され、
     前記有底ビアに導電樹脂が充填される半導体素子搭載用パッケージ基板。
  2.  請求項1において、
     有底ビアが、キャビティ材と接着剤とを貫通して、ベース層上のキャビティ層側に設けられる接続パッドに到るように設けられ、
     前記接続パッドと、前記キャビティ層上のベース層と反対側に設けられる接続端子Aとを接続する層間接続が形成される半導体素子搭載用パッケージ基板。
  3.  請求項1または2において、
     キャビティ層に設けられる内層回路が貫通孔の周囲に設けられるアニュラリングであり、
     このアニュラリングと有底ビアの内壁に形成される金属被覆とが内層接続を形成する半導体素子搭載用パッケージ基板。
  4.  請求項1から3の何れかにおいて、
     キャビティ層に設けられる内層回路が、前記キャビティ材上の接着剤側に設けられる半導体素子搭載用パッケージ基板。
  5.  請求項1から4の何れかにおいて、
     キャビティ層に設けられる接着剤の厚みが、内層回路に対応する部分で、内層回路に対応しない部分に比べて薄い半導体素子搭載用パッケージ基板。
  6.  請求項1から5の何れかにおいて、
     キャビティ層とベース層とを積層するための接着剤がエラストマー材である半導体素子搭載用パッケージ基板。
  7.  開口と貫通孔と内層回路を有するキャビティ材を形成する工程と、このキャビティ材に接着剤を介してベース層を積層し、前記開口によってキャビティ部を、前記貫通孔によって有底ビアを形成する工程と、前記有底ビアの内壁に金属被覆を形成し、この金属被覆と前記内層回路との内層接続を形成する工程と、前記金属被覆を下地として前記有底ビアに導電樹脂を充填する工程と、を有する半導体素子搭載用パッケージ基板の製造方法。
PCT/JP2009/066918 2008-09-29 2009-09-29 半導体素子搭載用パッケージ基板とその製造方法 WO2010035866A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020107024798A KR101143042B1 (ko) 2008-09-29 2009-09-29 반도체소자 탑재용 패키지 기판과 그 제조방법

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2008250302 2008-09-29
JP2008-250302 2008-09-29
JP2009-222738 2009-09-28
JP2009222738A JP5370765B2 (ja) 2008-09-29 2009-09-28 半導体素子搭載用パッケージ基板とその製造方法

Publications (1)

Publication Number Publication Date
WO2010035866A1 true WO2010035866A1 (ja) 2010-04-01

Family

ID=42059853

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/066918 WO2010035866A1 (ja) 2008-09-29 2009-09-29 半導体素子搭載用パッケージ基板とその製造方法

Country Status (4)

Country Link
JP (1) JP5370765B2 (ja)
KR (1) KR101143042B1 (ja)
TW (1) TW201019439A (ja)
WO (1) WO2010035866A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101937855A (zh) * 2010-08-10 2011-01-05 日月光半导体制造股份有限公司 元件内埋式封装结构的制作方法及其封装结构
US8284561B2 (en) 2010-08-05 2012-10-09 Advanced Semiconductor Engineering, Inc. Embedded component package structure
US9349611B2 (en) 2010-03-22 2016-05-24 Advanced Semiconductor Engineering, Inc. Stackable semiconductor package and manufacturing method thereof
US9406658B2 (en) 2010-12-17 2016-08-02 Advanced Semiconductor Engineering, Inc. Embedded component device and manufacturing methods thereof
CN107731698A (zh) * 2017-10-26 2018-02-23 日月光半导体(上海)有限公司 集成电路封装件、封装基板及其制造方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140119522A (ko) 2013-04-01 2014-10-10 삼성전자주식회사 패키지-온-패키지 구조를 갖는 반도체 패키지
JP6141705B2 (ja) * 2013-07-03 2017-06-07 日本特殊陶業株式会社 部品内蔵配線基板及びその製造方法
KR102192356B1 (ko) 2013-07-29 2020-12-18 삼성전자주식회사 반도체 패키지
JP5659379B1 (ja) * 2014-09-04 2015-01-28 東洋インキScホールディングス株式会社 プリント配線板
KR102431587B1 (ko) * 2015-08-12 2022-08-11 삼성전기주식회사 패키지 기판 및 그 제조방법
KR20200051215A (ko) 2018-11-05 2020-05-13 삼성전기주식회사 인쇄회로기판 및 이를 포함하는 패키지 구조물
KR102315052B1 (ko) 2019-04-26 2021-10-20 에스비렘 주식회사 파쇄 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0799391A (ja) * 1993-09-27 1995-04-11 Ibiden Co Ltd 電子部品搭載用多層基板の製造方法
JP2001068624A (ja) * 1999-08-26 2001-03-16 Toshiba Corp 半導体装置及び半導体装置の製造方法
JP2002083926A (ja) * 2000-06-29 2002-03-22 Ibiden Co Ltd 半導体チップ実装用回路基板とその製造方法および多層化回路基板
JP2008016819A (ja) * 2006-07-06 2008-01-24 Samsung Electro-Mechanics Co Ltd パッケージオンパッケージのボトム基板及びその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003078108A (ja) 2001-08-31 2003-03-14 Hitachi Chem Co Ltd 半導体パッケージ用基板、これを用いた半導体パッケージとその積層体、およびこれらの製造方法
JP4403821B2 (ja) * 2004-02-17 2010-01-27 ソニー株式会社 パッケージ基板とその製造方法、及び半導体装置とその製造方法、ならびに積層構造体
KR100661297B1 (ko) * 2005-09-14 2006-12-26 삼성전기주식회사 리지드-플렉시블 패키지 온 패키지용 인쇄회로기판 및 그제조방법
JP4899645B2 (ja) * 2006-06-02 2012-03-21 株式会社村田製作所 モジュール部品及びその製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0799391A (ja) * 1993-09-27 1995-04-11 Ibiden Co Ltd 電子部品搭載用多層基板の製造方法
JP2001068624A (ja) * 1999-08-26 2001-03-16 Toshiba Corp 半導体装置及び半導体装置の製造方法
JP2002083926A (ja) * 2000-06-29 2002-03-22 Ibiden Co Ltd 半導体チップ実装用回路基板とその製造方法および多層化回路基板
JP2008016819A (ja) * 2006-07-06 2008-01-24 Samsung Electro-Mechanics Co Ltd パッケージオンパッケージのボトム基板及びその製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9349611B2 (en) 2010-03-22 2016-05-24 Advanced Semiconductor Engineering, Inc. Stackable semiconductor package and manufacturing method thereof
US8284561B2 (en) 2010-08-05 2012-10-09 Advanced Semiconductor Engineering, Inc. Embedded component package structure
CN101937855A (zh) * 2010-08-10 2011-01-05 日月光半导体制造股份有限公司 元件内埋式封装结构的制作方法及其封装结构
US9406658B2 (en) 2010-12-17 2016-08-02 Advanced Semiconductor Engineering, Inc. Embedded component device and manufacturing methods thereof
CN107731698A (zh) * 2017-10-26 2018-02-23 日月光半导体(上海)有限公司 集成电路封装件、封装基板及其制造方法
CN107731698B (zh) * 2017-10-26 2024-03-26 日月光半导体(上海)有限公司 集成电路封装件、封装基板及其制造方法

Also Published As

Publication number Publication date
JP2010103519A (ja) 2010-05-06
TW201019439A (en) 2010-05-16
KR20100130640A (ko) 2010-12-13
KR101143042B1 (ko) 2012-05-08
JP5370765B2 (ja) 2013-12-18

Similar Documents

Publication Publication Date Title
JP5370765B2 (ja) 半導体素子搭載用パッケージ基板とその製造方法
KR101111930B1 (ko) 다층 프린트 배선판, 및 다층 프린트 배선판의 제조 방법
WO2003067656A1 (fr) Carte de montage pour puce a semiconducteur, realisation correspondante, et module a semiconducteur
JP4022405B2 (ja) 半導体チップ実装用回路基板
JP5645047B2 (ja) 半導体素子搭載用パッケージ基板とその製法及び半導体パッケージ
WO2010035867A1 (ja) 半導体素子搭載用パッケージ基板とその製造方法
JP4475875B2 (ja) プリント配線板
JP4601158B2 (ja) 多層プリント配線板およびその製造方法
JP4493923B2 (ja) プリント配線板
JP4376891B2 (ja) 半導体モジュール
JP2003234432A (ja) 半導体チップ実装回路基板および多層化回路基板
JP4230680B2 (ja) 多層化回路基板
WO2010035865A1 (ja) 半導体素子搭載用パッケージ基板及びその製造方法
JP4376890B2 (ja) 半導体チップ実装用回路基板
JP2003234431A (ja) 半導体チップ実装回路基板とその製造方法および多層化回路基板
JP2011159695A (ja) 半導体素子搭載用パッケージ基板及びその製造方法
JP4017450B2 (ja) 多層化回路基板およびその製造方法
JP2004022999A (ja) 多層化回路基板およびその製造方法
JP2004023002A (ja) 多層化回路基板およびその製造方法
JP4482841B2 (ja) 半導体パッケージ
JP2004079554A (ja) 片面回路基板およびその製造方法
JP2003218522A (ja) 多層化回路基板およびその製造方法
JP2003218527A (ja) 多層化回路基板およびその製造方法
JP2004023001A (ja) 片面回路基板および多層化回路基板の製造方法
JP2005093876A (ja) 積層板、その製造方法及びこれを用いた回路基板とその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09816278

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20107024798

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09816278

Country of ref document: EP

Kind code of ref document: A1