WO2009099232A1 - 半導体の製造方法 - Google Patents

半導体の製造方法 Download PDF

Info

Publication number
WO2009099232A1
WO2009099232A1 PCT/JP2009/052144 JP2009052144W WO2009099232A1 WO 2009099232 A1 WO2009099232 A1 WO 2009099232A1 JP 2009052144 W JP2009052144 W JP 2009052144W WO 2009099232 A1 WO2009099232 A1 WO 2009099232A1
Authority
WO
WIPO (PCT)
Prior art keywords
gate
gate conductor
etching
conductive film
semiconductor layer
Prior art date
Application number
PCT/JP2009/052144
Other languages
English (en)
French (fr)
Inventor
Fujio Masuoka
Shintaro Arai
Original Assignee
Unisantis Electronics (Japan) Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisantis Electronics (Japan) Ltd. filed Critical Unisantis Electronics (Japan) Ltd.
Priority to JP2009552563A priority Critical patent/JP5258121B2/ja
Priority to EP09707974A priority patent/EP2242108A4/en
Priority to KR1020107019410A priority patent/KR101113821B1/ko
Priority to CN200980104433.9A priority patent/CN101939842B/zh
Publication of WO2009099232A1 publication Critical patent/WO2009099232A1/ja
Priority to US12/703,980 priority patent/US8026141B2/en
Priority to US13/162,381 priority patent/US20110244602A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • H01L22/26Acting in response to an ongoing measurement without interruption of processing, e.g. endpoint detection, in-situ thickness measurement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3081Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • H01L21/32137Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas of silicon-containing layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823885Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a method of manufacturing a semiconductor device, and more particularly, to an SGT (Surrounding Gate Transistor) which is a vertical MOS transistor having a columnar semiconductor layer, a sidewall thereof being a channel region, and a gate electrode formed to surround the channel region. It relates to the manufacturing method.
  • SGT Silicon Gate Transistor
  • SGT which is a vertical gate transistor having a gate formed on a side wall of a semiconductor substrate and having a gate formed so as to surround the pillar semiconductor layer on its side wall
  • SGT Square Gate Transistor
  • Patent Document 1 JP-A-2-188966
  • FIG. 20 (a) is a plan view of a CMOS inverter configured using the SGT of Patent Document 1
  • FIG. 20 (b) is a cross-sectional structure taken along line AA 'of the plan view of FIG. 20 (a).
  • the N well 302 and the P well 303 are formed on the Si substrate 301
  • the columnar silicon layer 305 for forming the PMOS in the N well region is formed on the Si substrate surface.
  • a pillar-shaped silicon layer 306 forming an NMOS is formed in the region, and a gate 308 is formed so as to surround each pillar-shaped silicon layer.
  • the P + drain diffusion layer 310 formed under the pillar-shaped semiconductor forming the PMOS and the N + drain diffusion layer 312 formed under the pillar-shaped semiconductor forming the NMOS are connected to the output terminal Vout, and the pillar-shaped silicon layer forming the PMOS
  • the source diffusion layer 309 formed on the top is connected to the power supply potential Vcc
  • the source diffusion layer 311 formed on the top of the pillar-shaped silicon layer forming the NMOS is connected to the ground potential Vss
  • the common gate 308 of PMOS and NMOS is
  • the CMOS inverter is formed by being connected to the input terminal Vin.
  • Non-Patent Document 1 shows a process flow as an example of a method of manufacturing SGT.
  • summary of the columnar silicon layer of SGT of nonpatent literature 1 and gate electrode formation process flow is shown in FIG. This process flow is described below.
  • the silicon substrate shown in FIG. 21A as shown in FIG. 21B, the silicon substrate 402 is etched to form a pillar-shaped silicon layer 403.
  • the gate insulating film 404 is formed.
  • the gate conductive film 405 is formed.
  • the gate conductive film 405 and the gate insulating film 404 above the columnar silicon layer are polished by CMP.
  • the gate conductive film 405 is etched back to process the gate conductive film 405 surrounding the pillar-shaped silicon layer so as to have a desired gate length.
  • a resist 405 of the gate wiring pattern is formed by lithography.
  • the gate conductive film 405 is etched to form a gate electrode and a gate wiring.
  • the method of manufacturing SGT shown in FIG. 21 has the following problems.
  • the variation in height of the pillar-shaped silicon layer directly affects the variation in channel length, so the variation in transistor characteristics becomes very large.
  • the present invention has been made in view of the above-described circumstances, and it is preferable to use the end point detection method by monitoring plasma emission in dry etching for forming a columnar semiconductor layer and dry etching for determining a gate length. It aims at stably manufacturing the height and gate length of a semiconductor layer.
  • the source diffusion layer, the drain diffusion layer, and the columnar semiconductor layer are arranged hierarchically in the vertical direction on the substrate in order to stabilize the height of the columnar semiconductor layer and manufacture the semiconductor device;
  • the second protective film is patterned in a columnar shape on a semiconductor substrate, The semiconductor substrate is etched using the first protective film and the second protective film as a mask to form a part of the semiconductor substrate as a columnar semiconductor layer.
  • the plasma emission intensity generated from the second protective film is monitored, and a change in the plasma emission intensity when the etching of the second protective film is completed is detected.
  • the second protective film is polysilicon or amorphous silicon.
  • the source diffusion layer, the drain diffusion layer, and the columnar semiconductor layer are hierarchically arranged vertically on the substrate, and the columnar semiconductor layer is formed.
  • the method is Forming a first gate conductor so as to cover the surface of the insulating film; Depositing a second gate conductor having a plasma emission characteristic different from that of the first gate conductor on the surface of the first gate conductor; Planarizing upper portions of the first gate conductor and the second gate conductor; Anisotropically etching the first gate conductor and the second gate conductor, The end point of the etching of the gate conductor is monitored by monitoring the plasma emission intensity generated from the second gate conductive film at the time of the etching and detecting the change of the plasma emission intensity when the etching of the second gate conductor is finished.
  • a method of manufacturing a semiconductor device characterized by performing detection. Further, according to another method of the present invention, the source diffusion layer, the drain diffusion layer, and the columnar semiconductor layer are arranged hierarchically in the vertical direction on the substrate, in order to stabilize the gate length and manufacture the semiconductor device.
  • a method of manufacturing a semiconductor device wherein a gate is disposed on a side wall of the columnar semiconductor layer, A columnar semiconductor layer is disposed on the surface of the semiconductor substrate, and an insulating film is disposed on the surface of the semiconductor substrate and the columnar semiconductor layer.
  • the method is Forming a first gate conductor so as to cover the surface of the insulating film; Depositing a second gate conductor having a plasma emission characteristic different from that of the first gate conductor on the surface of the first gate conductor; Depositing a third gate conductor having a plasma emission characteristic different from that of the second gate conductor on the surface of the second gate conductor; Planarizing upper portions of the first gate conductor, the second gate conductor, and the third gate conductor; Anisotropically etching said first gate conductor, said second gate conductor and said third gate conductor, The second gate conductor is formed thinner than the first gate conductor and the third gate conductor, and monitors the plasma emission intensity generated from the second gate conductive film during the etching.
  • the first gate conductive film and the third gate conductive film are formed of the same film. Further, in another preferable aspect of the present invention, a third protective film is formed on the top of the columnar semiconductor layer.
  • the first embodiment of the present invention provides a method for accurately controlling the etching amount of the pillared silicon layer using the end point detection method by plasma emission intensity monitor when the pillared silicon layer is formed by dry etching.
  • FIG. 1 shows a plan view (a) of an SGT targeted by the present invention and a cross-sectional view (b) on AA ′.
  • the NMOS SGT used in the present embodiment will be described below with reference to FIG.
  • a columnar silicon layer 102 is formed on a silicon substrate 101, and a gate insulating film 105 and a gate electrode 106a are formed around the columnar silicon layer 102.
  • An N + drain diffusion layer 103 is formed below the columnar silicon layer 102, and an N + source diffusion layer 104 is formed above the columnar silicon layer 102.
  • a contact 107 is formed on the N + drain diffusion layer 103, a contact 108 is formed on the N + source diffusion layer 104, and a contact 109 is formed on the gate interconnection 106b extending from the gate electrode 106a.
  • the SGT performs a transistor operation by connecting the N + source diffusion layer 104 to the GND potential, connecting the N + drain diffusion layer 103 to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode 106a.
  • the above-mentioned source diffusion layer and drain diffusion layer may operate in an interchanged state.
  • FIGS. 2 to 5 show an example of a manufacturing method that enables the accurate etching of the pillared silicon layer described above.
  • (a) is a plan view and (b) is a cross-sectional view of A-A '.
  • a pad oxide film 115 is formed on a silicon substrate 101 to relieve the stress between the silicon substrate and the hard mask, and then a silicon nitride film 110 which is a first hard mask is formed. Then, a second hard mask, silicon germanium 111, is formed.
  • the resist is patterned by lithography using a mask of a pillar-shaped silicon layer, and the pad oxide film 115, the first hard mask 110 and the second hard mask 111 are patterned by dry etching.
  • the pillar-shaped silicon layer 102 is formed by dry etching.
  • the figure shows the structure during etching.
  • the silicon substrate is etched to form a pillar-shaped silicon layer, and at the same time, the silicon germanium as the second hard mask 111 is also etched at substantially the same etching rate.
  • the plasma emission intensity from germanium decreases, so the end point can be detected.
  • FIG. 6A shows a schematic view of the plasma emission characteristic from germanium. At the start of the figure, when the etching is started, the light emission intensity from germanium sharply increases.
  • the second hard mask silicon germanium
  • the plasma emission intensity from germanium starts to decrease.
  • End point detection can be performed by monitoring the decrease in the light emission intensity. Even when the etching rates of the pillared silicon layer and the second hard mask are different, there is no problem if the end point is detected by the second hard mask before the pillared silicon layer is etched to a desired height.
  • Similar end point detection can be performed when the second hard mask is not silicon germanium but polysilicon.
  • the end point can be detected by monitoring the plasma emission intensity of silicon.
  • a schematic diagram of the plasma emission characteristics at this time is shown in FIG. At the start of the figure, when the etching is started, the light emission intensity from silicon is sharply increased.
  • the polysilicon of the second hard mask is etched, and when the remainder is small, the amount of silicon etched is reduced by the amount of the second hard mask, so the plasma emission intensity from silicon is also reduced. Decrease by minutes. End point detection can be performed by monitoring this decrease in light emission intensity from silicon.
  • the second hard mask is completely etched to form a pillar-shaped silicon layer 102.
  • the upper portion of the pillar-shaped silicon layer 102 is protected from etching by the first hard mask 110.
  • etching may be continued for a specific time calculated in consideration of the etching rate in operation after the end point is detected.
  • silicon germanium and polysilicon is shown as the second hard mask
  • other films such as amorphous silicon may be used as long as the end point can be detected by the above method.
  • silicon nitride film is shown as the first hard mask, other films may be used as long as they can protect the upper portion of the pillar-shaped silicon layer from etching.
  • Second Embodiment in the second embodiment of the present invention, when the gate electrode is formed by dry etching, a method of accurately controlling the etching amount of the gate electrode by using the end point detection method by plasma emission intensity monitor is provided. Also in this embodiment, the structure of SGT shown in FIG. 1 is used. 7 to 14 show an example of a method of manufacturing an SGT using the above accurate gate electrode etching. In each drawing, (a) is a plan view, and (b) is a cross-sectional view taken along the line AA '.
  • FIG. 7 shows the shape before forming the gate conductive film.
  • An N + diffusion layer 103 is formed in the diffusion layer under the columnar silicon layer by impurity implantation or the like.
  • the gate insulating film 105 is formed.
  • polysilicon is formed as a first gate conductive film 106 so as to have a thickness larger than a desired gate length so as to cover the gate insulating film 105.
  • silicon germanium is formed as the second gate conductive film 112 so as to cover the first gate conductive film 106.
  • the gate insulating film 105, the first gate conductive film 106, and the second gate conductive film 112 are sequentially formed so as to embed the columnar silicon layer 102.
  • the gate conductive film (106, 112) and the gate insulating film 105 on the top of the pillar-shaped silicon layer are polished by CMP to planarize the upper surface of the gate conductive film.
  • CMP the first hard mask 110 on the top of the pillar-shaped silicon layer is used as a CMP stopper.
  • the selection ratio to the gate conductive film can be increased, so that the CMP polishing amount can be controlled with high reproducibility.
  • the gate length is determined by etching back the gate conductive film (106, 112).
  • the figure shows the structure during etching.
  • etching it is desirable that the polysilicon as the first gate conductive film 106 and the silicon germanium as the second gate conductive film 112 be etched at the same rate.
  • the etching proceeds, the etching progresses to the vicinity of the boundary between the first gate conductive film 106 and the second gate conductive film 112 in the vertical direction, and the silicon germanium as the second conductive film 112 is slightly left.
  • the end point can be detected because the plasma emission intensity from germanium starts to decrease. Also in this case, the same plasma emission characteristics as in FIG. 6A are exhibited.
  • the end point detection of etching according to the present invention is to detect the vertical boundary position of the first gate conductive film 106 and the second conductive film 112. At this time, the pillar-shaped silicon layer is protected from etching by the first hard mask 110 on the pillar-shaped silicon layer.
  • the gate conductor is metal
  • similar end point detection can be performed by using, for example, tantalum nitride as the first conductor and using, for example, titanium nitride as the second conductor.
  • an insulating film such as a silicon oxide film instead of the second conductor.
  • Other films may be used as long as the end point can be detected by the above method by selecting the materials of the respective conductors so that the plasma emission characteristics of the first and second conductors are different.
  • the second gate conductive film 112 of the gate electrode portion surrounding the pillar-shaped silicon layer is all etched, and the gate electrode is formed by the first gate conductive film 106. Ru. Therefore, the gate conductive film 106 needs to be formed thicker than the final gate length.
  • the pad oxide film 115 and the first hard mask are removed by dry etching or wet etching. Subsequently, the gate electrode is patterned to form a gate wiring which forms a contact and the like with the gate electrode surrounding the columnar silicon layer.
  • the diffusion layer 104 on the upper portion of the pillar-shaped silicon layer is formed by impurity implantation or the like.
  • the interlayer film is formed to form the contacts (107, 108, 109), whereby the transistor is formed.
  • the gate electrode when the gate electrode is formed by dry etching, another method is provided to accurately control the etching amount of the gate electrode using the end point detection method by plasma emission intensity monitor. Do. Also in this embodiment, the structure of SGT shown in FIG. 1 is used.
  • FIG. 15 shows a cross-sectional structure after forming the gate conductive film.
  • the gate conductive film is composed of the first gate conductive film, the second gate conductive film, and the third gate conductive film.
  • polysilicon is deposited as the first gate conductive film 206 by a film thickness larger than a desired gate length, and silicon germanium is thin as the second gate conductive film 212 so as to cover the first gate conductive film 206.
  • a film is formed, and polysilicon, for example, is formed as a third gate conductive film 213 thicker than the second gate conductive film so as to cover the second gate conductive film 212.
  • the first gate conductive film 206, the second gate conductive film 212, and the third gate conductive film 213 are sequentially deposited so as to embed the columnar silicon layer 202.
  • the gate conductive film and the gate insulating film on the top of the pillar-shaped silicon layer are polished by CMP to planarize the upper surface of the gate conductive film.
  • CMP the first hard mask 210 on top of the pillar-shaped silicon layer is used as a CMP stopper.
  • the selection ratio with respect to the gate conductive film can be large, so that the CMP polishing amount can be controlled with high reproducibility.
  • the gate length is determined by etching back the gate conductive film.
  • the figure shows the structure during etching.
  • the polysilicon as the first gate conductive film 206, the silicon germanium as the second gate conductive film 212, and the polysilicon as the third gate conductive film 213 may be etched at the same rate. desirable.
  • the etching proceeds, and when at least part of the silicon germanium which is the second conductive film 212 is exposed to the surface, the plasma emission intensity from germanium starts to increase, so that the end point can be detected.
  • a schematic view of the plasma emission characteristic in this case is shown in FIG.
  • the endpoint can be detected at the boundary position to be exposed first, or the endpoint can be detected at the boundary position to be exposed thereafter.
  • the second gate conductive film and the third gate conductive film of the gate electrode portion surrounding the pillar-shaped silicon layer are all etched, and the first gate conductive film is used.
  • a gate electrode is formed.
  • the gate conductive film 206 needs to be formed thicker than the final gate length.
  • the second gate conductive film an insulating film such as a silicon oxide film can be used instead of the second conductive film.
  • the gate conductor is a metal, for example, tantalum nitride is used as the first gate conductive film, titanium nitride is used as the second gate conductive film, and tantalum nitride is used as the third gate conductive film. Similar end point detection can be performed by Other films may be used as long as the end point can be detected using plasma emission characteristics by the above method.
  • the manufacturing method of the present invention it is possible to control the etching amount by using the end point detection in dry etching for forming the columnar semiconductor layer and the gate electrode in SGT.
  • the height and gate length can be stably manufactured.
  • SGT having stable characteristics can be manufactured.
  • SGT of this invention It is the top view and sectional drawing of SGT of this invention. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is a figure which shows the plasma emission characteristic at the time of using this invention. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order. It is process drawing which shows the manufacturing method of this invention to process order.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Drying Of Semiconductors (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)

Abstract

 従来のSGTの製造方法においては、柱状半導体層及び電極を形成するためのドライエッチングにおいて終点検出を用いてエッチング量を制御することができないため、柱状半導体層の高さ及びゲート長を安定して製造することができない。  本発明の製造方法によれば、柱状半導体層を形成するためのドライエッチング時にハードマスクを第1のハードマスク及び第2のハードマスクの積層構造にすることにより、柱状半導体層のエッチングに終点検出を用いることができる。また、ゲート電極を形成するためのドライエッチング時にゲート導電膜を第1のゲート導電膜及び第2のゲート導電膜の積層構造にすることにより、ゲート電極のエッチングに終点検出を用いることができる。

Description

半導体の製造方法
 本発明は半導体装置の製造方法に関し、特に柱状半導体層を有し、その側壁をチャネル領域とし、ゲート電極がチャネル領域を取り囲むように形成された縦型MOSトランジスタであるSGT(Surrounding Gate Transistor)の製造方法に関する。
 半導体装置の高集積化や高性能化を実現するため、半導体基板の表面に柱状半導体層を形成し、その側壁に柱状半導体層を取り囲むように形成されたゲートを有する縦型ゲートトランジスタであるSGT(Surrounding Gate Transistor)が提案された(例えば、特許文献1:特開平2-188966)。SGTではドレイン、ゲート、ソースが垂直方向に配置されるため、従来のプレーナー型トランジスタに比べて占有面積を大幅に縮小することができる。
 特許文献1のSGTを用いて構成されたCMOSインバーターの平面図を図20(a)に、図20(a)の平面図におけるA-A’のカットラインの断面構造を図20(b)に示す。
 図20(a)、(b)より、Si基板301上にNウェル302およびPウェル303が形成され、Si基板表面にはNウェル領域にPMOSを形成する柱状シリコン層305が形成され、Pウェル領域にNMOSを形成する柱状シリコン層306が形成され、それぞれの柱状シリコン層を取り囲むようにゲート308が形成される。PMOSを形成する柱状半導体の下部に形成されるP+ドレイン拡散層310およびNMOSを形成する柱状半導体の下部に形成されるN+ドレイン拡散層312は出力端子Voutに接続され、PMOSを形成する柱状シリコン層上部に形成されるソース拡散層309は電源電位Vccに接続され、NMOSを形成する柱状シリコン層上部に形成されるソース拡散層311は接地電位Vssに接続され、PMOSとNMOSの共通のゲート308は入力端子Vinに接続されることによりCMOSインバーターを形成する。
 SGTの製造方法の一例として非特許文献1にプロセスフローが示されている。非特許文献1のSGTの柱状シリコン層およびゲート電極形成プロセスフローの概要を図21に示す。以下にこのプロセスフローについて説明する。図21(a)に示したシリコン基板を用いて、図21(b)に示すように、シリコン基板402をエッチングすることにより、柱状シリコン層403を形成する。図21(c)に示すように、ゲート絶縁膜404を成膜する。図21(d)に示すように、ゲート導電膜405を成膜する。図21(e)に示すように、ゲート導電膜405および柱状シリコン層上部のゲート絶縁膜404をCMPにて研磨する。図21(f)に示すように、ゲート導電膜405をエッチバックして、所望のゲート長になるように柱状シリコン層を囲むゲート導電膜405を加工する。図21(g)に示すように、リソグラフィーによりゲート配線パターンのレジスト405を形成する。図21(h)に示すように、ゲート導電膜405をエッチングして、ゲート電極およびゲート配線を形成する。
 しかしながら、図21に示したSGTの製造方法においては、以下のような問題がある。
 第1に、上記プロセスフローにおいては、柱状シリコン層のドライエッチングはプラズマ発光強度の変動をモニターすることによる終点検出方法を用いることができないため時間指定のエッチング条件を用いないといけない。この場合、柱状シリコン層の高さは作業時の装置のエッチングレートの影響をそのまま受けることになるので非常に大きく変動することになる。SGTにおいては、柱状シリコン層の高さの変動はそのままチャネル長の変動に影響するため、トランジスタ特性の変動が非常に大きくなってしまう。
 第2に、上記プロセスフローにおいては、ゲート電極のドライエッチングについてもプラズマ発光強度の変動をモニターすることによる終点検出方法を用いることができないため時間指定のエッチング条件を用いないといけない。この場合、ゲート長は作業時の装置のエッチングレートの影響をそのまま受けることになるので非常に大きく変動することになる。ゲート長が変動すれば、当然トランジスタ特性の変動が非常に大きくなってしまう。
 したがって、上記のSGTの製造方法においては、柱状半導体層の高さやゲート長は作業時のエッチングレートの影響を大きく受けるため、ウェハー毎、ロット毎のトランジスタ特性の変動を小さく抑えることは非常に困難である。
 本発明は上記の事情を鑑みてなされたもので、柱状半導体層を形成するためのドライエッチング及びゲート長の決めるためのドライエッチングにおいてプラズマ発光をモニターすることによる終点検出方法を用いることにより、柱状半導体層の高さ及びゲート長を安定して製造することを目的とする。
特開平2-188966号公報 Ruigang Li et al.、"50nm Vertical Surrounding Gate MOSFET with S-factor of 75mv/dec"、Device Reserch Conference、2001年、p.63
 柱状半導体層の高さを安定させて半導体装置を製造するために、本発明によれば、ソース拡散層、ドレイン拡散層及び柱状半導体層が基板上に垂直方向に階層的に配置され、前記柱状半導体層の側壁にゲートが配置される半導体装置を製造する方法であって、
 半導体基板上に第1の保護膜が配置され、前記第1の保護膜の上に第1の保護膜とは異なるプラズマ発光特性を有する第2の保護膜が配置され、前記第1の保護膜及び前記第2の保護膜は半導体基板上に柱状にパターニングされており、
 前記第1の保護膜及び前記第2の保護膜をマスクとして、前記半導体基板をエッチングし、前記半導体基板の一部を柱状半導体層として形成し、
 前記エッチング時に、前記第2の保護膜から生じるプラズマ発光強度をモニターし、前記第2の保護膜のエッチングが終了するときのプラズマ発光強度の変化を検出することにより、前記柱状半導体層のエッチングの終点検出を行うことを特徴とする半導体装置の製造方法が提供される。
 また、本発明の好ましい態様では、前記半導体装置の製造方法において、前記第2の保護膜はポリシリコンまたはアモルファスシリコンである。
 また、ゲート長を安定させて半導体装置を製造するために、本発明によれば、ソース拡散層、ドレイン拡散層及び柱状半導体層が基板上に垂直方向に階層的に配置され、前記柱状半導体層の側壁にゲートが配置される半導体装置を製造する方法であって、
 半導体基板の表面に柱状半導体層が配置され、前記半導体基板及び前記柱状半導体層の表面に絶縁膜が配置されており、
 前記方法は、
 前記絶縁膜の表面を覆うように第1のゲート導電体を成膜する工程と、
 前記第1のゲート導電体の表面に前記第1のゲート導電体とは異なるプラズマ発光特性を有する第2のゲート導電体を成膜する工程と、
 前記第1のゲート導電体及び前記第2のゲート導電体の上部を平坦化する工程と、
 第1のゲート導電体及び第2のゲート導電体を異方的にエッチングする工程を含み、
 前記エッチング時に第2のゲート導電膜から生じるプラズマ発光強度をモニターし、前記第2のゲート導電体のエッチングが終了するときのプラズマ発光強度の変化を検出することにより、ゲート導電体のエッチングの終点検出を行うことを特徴とする半導体装置の製造方法が提供される。
 また、ゲート長を安定させて半導体装置を製造するために、本発明の別の方法によれば、ソース拡散層、ドレイン拡散層及び柱状半導体層が基板上に垂直方向に階層的に配置され、前記柱状半導体層の側壁にゲートが配置される半導体装置を製造する方法であって、
 半導体基板の表面に柱状半導体層が配置され、前記半導体基板及び前記柱状半導体層の表面に絶縁膜が配置されており、
 前記方法は、
 前記絶縁膜の表面を覆うように第1のゲート導電体を成膜する工程と、
 前記第1のゲート導電体の表面に前記第1のゲート導電体とは異なるプラズマ発光特性を有する第2のゲート導電体を成膜する工程と、
 前記第2のゲート導電体の表面に前記第2のゲート導電体とは異なるプラズマ発光特性を有する第3のゲート導電体を成膜する工程と、
 前記第1のゲート導電体、前記第2のゲート導電体及び前記第3のゲート導電体の上部を平坦化する工程と、
 前記第1のゲート導電体、前記第2のゲート導電体及び前記第3のゲート導電体を異方的にエッチングする工程とを含み、
 前記第2のゲート導電体は、前記第1のゲート導電体及び前記第3のゲート導電体より薄く成膜されており、前記エッチング時に前記第2のゲート導電膜から生じるプラズマ発光強度をモニターして、前記第2のゲート導電膜のエッチングが終了するときのプラズマ発光強度の変化を検出することにより、ゲート導電体のエッチングの終点検出を行うことを特徴とする半導体装置の製造方法が提供される。
 また、本発明の好ましい態様では、前記半導体装置の製造方法において、前記第1のゲート導電膜と第3のゲート導電膜が同一の膜で形成される。
 また、本発明の別の好ましい態様では、前記柱状半導体層の上部には第3の保護膜が形成される。
〔発明の実施の形態〕
 以下に、柱状シリコン層及びゲート電極のドライエッチングにおいてプラズマ発光強度をモニターすることによって、終点検出が可能なSGTの製造方法を示す。
〔第1の実施の形態〕
 本発明の第1の実施の形態においては、柱状シリコン層をドライエッチングにて形成するときに、プラズマ発光強度モニターによる終点検出方法を用いて正確に柱状シリコン層のエッチング量を制御する方法を提供する。
 図1に本発明が対象とするSGTの平面図(a)及びA-A’における断面図(b)を示す。以下に図1を参照して、本実施例に用いたNMOS SGTについて説明する。
 シリコン基板101上に柱状シリコン層102が形成され、柱状シリコン層102の周囲にゲート絶縁膜105およびゲート電極106aが形成されている。柱状シリコン層102の下部にはN+ドレイン拡散層103が形成され、柱状シリコン層102の上部にはN+ソース拡散層104が形成されている。N+ドレイン拡散層103上にはコンタクト107が形成され、N+ソース拡散層104上にはコンタクト108が形成され、ゲート電極106aより延在するゲート配線106b上にはコンタクト109が形成されている。
 N+ソース拡散層104をGND電位に接続し、N+ドレイン拡散層103をVcc電位に接続し、ゲート電極106aに0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。なお、実際には上記のソース拡散層とドレイン拡散層は入れ替った状態で動作することもある。
 図2から図5に上記の正確な柱状シリコン層のエッチングを可能にする製造方法の一例を示す。各図において(a)は平面図、(b)はA-A’の断面図を示している。
 図2に示されるように、シリコン基板101上に、シリコン基板とハードマスクとの応力を緩和するためパッド酸化膜115を成膜し、続いて第1のハードマスクであるシリコン窒化膜110を成膜し、続いて第2のハードマスクであるシリコンゲルマニウム111を成膜する。
 図3に示されるように、柱状シリコン層のマスクを用いてリソグラフィーによりレジストをパターニングし、ドライエッチングによりパッド酸化膜115、第1のハードマスク110及び第2のハードマスク111をパターニングする。
 図4に示されるように、第1のハードマスク110及び第2のハードマスク111をマスクとして、柱状シリコン層102をドライエッチングにより形成する。図はエッチング中における構造を示している。エッチング中においては、シリコン基板をエッチングすることにより、柱状シリコン層が形成されるが、同時に、第2のハードマスク111であるシリコンゲルマニウムもほぼ同一のエッチングレートでエッチングされる。エッチングを進めていき、第2のハードマスクの一部がすべてエッチングされ始めると、ゲルマニウムからのプラズマ発光強度が減少するため、終点を検出することができる。図6(a)にゲルマニウムからのプラズマ発光特性の模式図を示す。図のStartにおいて、エッチングが開始されると、ゲルマニウムからの発光強度が急激に強くなる。図のA1において、第2のハードマスクであるシリコンゲルマニウムがエッチングされ、残りが僅かとなると、ゲルマニウムからのプラズマ発光強度が減少し始める。この発光強度の減少をモニターすることによって、終点検出を行うことができる。また、柱状シリコン層と第2のハードマスクのエッチングレートが異なる場合においても、柱状シリコン層が所望の高さにエッチングされる前に第2のハードマスクにより終点が検出されれば問題ない。
 第2のハードマスクがシリコンゲルマニウムではなく、ポリシリコンである場合にも同様の終点検出を行うことが可能である。この場合には、シリコンのプラズマ発光強度をモニターすることによって、終点検出することができる。このときのプラズマ発光特性の模式図を図6(b)に示す。図のStartにおいて、エッチングが開始されると、シリコンからの発光強度が急激に強くなる。図のA2において、第2のハードマスクのポリシリコンがエッチングされ、残りが僅かになると、エッチングされるシリコンの量が第2のハードマスクの分だけ減少するため、シリコンからのプラズマ発光強度もその分減少する。このシリコンからの発光強度の減少をモニターすることによって、終点検出を行うことができる。
 図5に示されるように、ドライエッチング後においては、第2のハードマスクはすべてエッチングされており、柱状シリコン層102が形成される。また、柱状シリコン層102の上部は第1のハードマスク110によりエッチングから保護される。所望の高さの柱状シリコン層を得るためには、終点検出されてから作業時のエッチングレートを考慮して算出された特定の時間だけエッチングを続ければよい。
 第2のハードマスクとしてシリコンゲルマニウム及びポリシリコンの場合を示したが、これ以外にも、上記の方法で終点検出が可能であれば、アモルファスシリコンなど他の膜でもよい。また、第1のハードマスクとしてシリコン窒化膜の場合を示したが、これ以外にも、エッチングから柱状シリコン層上部を保護できる膜であれば、他の膜でもよい。
〔第2の実施の形態〕
 本発明の第2の実施の形態においては、ゲート電極をドライエッチングにて形成するときに、プラズマ発光強度モニターによる終点検出方法を用いて正確にゲート電極のエッチング量を制御する方法を提供する。本実施例においても、図1に示したSGTの構造を用いる。
 図7から図14に上記の正確なゲート電極のエッチングを用いてSGTを製造する方法の一例を示す。各図において(a)は平面図、(b)はA-A’の断面図を示している。
 図7は、ゲート導電膜成膜前の形状を示す。柱状シリコン層下部の拡散層に不純物注入等によりN+拡散層103を形成する。
 図8に示されるように、ゲート絶縁膜105を成膜する。続いて、ゲート絶縁膜105を覆うように、第1のゲート導電膜106として例えばポリシリコンを所望のゲート長より厚い膜厚分だけ成膜する。続いて、第2のゲート導電膜112として例えばシリコンゲルマニウムを第1のゲート導電膜106を覆うように成膜する。このようにゲート絶縁膜105、第1のゲート導電膜106及び第2のゲート導電膜112を、柱状シリコン層102を埋め込むように順に成膜する。
 図9に示されるように、CMPにより柱状シリコン層上部のゲート導電膜(106、112)およびゲート絶縁膜105を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の上部が平坦化されるためゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部の第1のハードマスク110をCMPのストッパーとして使用する。第1のハードマスクとして、例えばシリコン窒化膜を用いることにより、ゲート導電膜との選択比を大きく取れるため、再現性よくCMP研磨量を制御することができる。
 図10に示されるように、ゲート導電膜(106、112)をエッチバックすることによりゲート長を決める。図はエッチング中における構造を示している。エッチング中においては、第1のゲート導電膜106であるポリシリコン及び第2のゲート導電膜112であるシリコンゲルマニウムは同一のレートでエッチングされることが望ましい。
 エッチングを進めていき、第1のゲート導電膜106と第2のゲート導電膜112の垂直方向の境界部付近までエッチングが進行し、第2の導電膜112であるシリコンゲルマニウムが残り僅かとなってくると、ゲルマニウムからのプラズマ発光強度が減少し始めるため、終点を検出することができる。この場合も、図6(a)と同様のプラズマ発光特性を示す。上述のように、本発明に係るエッチングの終点検出は、第1のゲート導電膜106と第2の導電膜112の垂直方向の境界位置を検出するものである。
 また、このときに柱状シリコン層上部の第1のハードマスク110により柱状シリコン層がエッチングから保護される。
 なお、柱状シリコン層下部の拡散層と素子分離との間に段差が生じる場合には、第1のゲート導電膜106と第2の導電膜112の垂直方向の境界位置は複数個所存在することもある。この場合には、エンドポイント検出のアルゴリズムの設定を調整することにより、初めに露出する境界位置においてエンドポイントを検出することもできるし、その後に露出する境界位置においてエンドポイントを検出することもできる。
 ゲート導電体が金属の場合には、第1の導電体として例えば窒化タンタルを用い、第2の導電体として例えば窒化チタンを用いることによって同様の終点検出を行うことができる。また、第2の導電体の代わりにシリコン酸化膜などの絶縁膜でも使用することも可能である。これ以外にも第1と第2の導電体のプラズマ発光特性が異なるように各々の導電体の材料を選定することにより、上記の方法で終点検出が可能であれば、他の膜でもよい。
 図11に示されるように、ドライエッチング後においては、柱状シリコン層を囲むゲート電極部の第2のゲート導電膜112はすべてエッチングされており、第1のゲート導電膜106によりゲート電極が形成される。したがって、ゲート導電膜106は最終的なゲート長より厚く成膜しておく必要がある。
 図12に示されるように、パッド酸化膜115及び第1のハードマスクをドライエッチまたはウェットエッチにより除去する。続いて、ゲート電極をパターニングすることにより、柱状シリコン層を囲むゲート電極とコンタクト等を形成するゲート配線を形成する。
 図13に示されるように、不純物注入等により柱状シリコン層上部の拡散層104を形成する。
 図14に示されるように、層間膜を成膜して、コンタクト(107、108、109)を形成することによりトランジスタが形成される。
〔第3の実施の形態〕
 本発明の第3の実施の形態においては、ゲート電極をドライエッチングにて形成するときに、プラズマ発光強度モニターによる終点検出方法を用いて正確にゲート電極のエッチング量を制御する別の方法を提供する。本実施例においても、図1に示したSGTの構造を用いる。
 図15にゲート導電膜成膜後の断面構造を示す。本実施例においては、ゲート導電膜は第1のゲート導電膜、第2のゲート導電膜及び第3のゲート導電膜よりなる。第1のゲート導電膜206として例えばポリシリコンを所望のゲート長より厚い膜厚分だけ成膜し、第2のゲート導電膜212として例えばシリコンゲルマニウムを第1のゲート導電膜206を覆うように薄く成膜し、第2のゲート導電膜より厚い第3のゲート導電膜213として例えばポリシリコンを第2のゲート導電膜212を覆うように成膜する。このように、第1のゲート導電膜206、第2のゲート導電膜212及び第3のゲート導電膜213を、柱状シリコン層202を埋め込むように順に成膜する。
 図16に示されるように、CMPにより柱状シリコン層上部のゲート導電膜およびゲート絶縁膜を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の上部が平坦化されるためゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部の第1のハードマスク210をCMPのストッパーとして使用する。第1のハードマスク210として、例えばシリコン窒化膜を用いることにより、ゲート導電膜との選択比を大きく取れるため、再現性よくCMP研磨量を制御することができる。
 図17に示されるように、ゲート導電膜をエッチバックすることによりゲート長を決める。図はエッチング中における構造を示している。エッチング中においては、第1のゲート導電膜206であるポリシリコン、第2のゲート導電膜212であるシリコンゲルマニウム及び第3のゲート導電膜213であるポリシリコンは同一のレートでエッチングされることが望ましい。
 エッチングを進めていき、第2の導電膜212であるシリコンゲルマニウムの少なくとも一部が表面に露出する時点で、ゲルマニウムからのプラズマ発光強度が増加し始めるため、終点を検出することができる。この場合のプラズマ発光特性の模式図を図19に示す。図のStartにおいて、エッチングが開始直後には第2のゲート導電膜212であるシリコンゲルマニウムからの発光は非常に弱い。シリコンゲルマニウムが表面に露出し始めると、発光強度が増加し始める。シリコンゲルマニウムがエッチングされ、残りが僅かとなると、プラズマ発光強度が再び減少する。図のA3における発光強度の増加をモニターすることによって、終点検出を行うことができる。
 なお、柱状シリコン層下部の拡散層と素子分離との間に段差が生じる場合には、第1のゲート導電膜106と第2の導電膜112の垂直方向の境界位置は複数個所存在することもある。この場合には、エンドポイント検出のアルゴリズムを設定を変更することにより、初めに露出する境界位置においてエンドポイントを検出することもできるし、その後に露出する境界位置においてエンドポイントを検出することもできる。
 図18に示されるように、ドライエッチング後においては、柱状シリコン層を囲むゲート電極部の第2のゲート導電膜及び第3のゲート導電膜はすべてエッチングされており、第1のゲート導電膜によりゲート電極が形成される。このとき、ゲート導電膜206は最終的なゲート長より厚く成膜しておく必要がある。
 第2のゲート導電膜としてシリコンゲルマニウムの場合を示したが、第2の導電膜の代わりにシリコン酸化膜などの絶縁膜でも使用することができる。また、ゲート導電体が金属の場合には、第1のゲート導電膜として例えば窒化タンタルを用い、第2のゲート導電膜として例えば窒化チタンを用い、第3のゲート導電膜として窒化タンタルを用いることによって同様の終点検出を行うことができる。これ以外にも上記の方法でプラズマ発光特性を用いた終点検出が可能であれば、他の膜でもよい。
 上記のように本発明の製造方法によれば、SGTにおける柱状半導体層及びゲート電極を形成するためのドライエッチングにおいて終点検出を用いてエッチング量を制御することが可能であるため、柱状半導体層の高さ及びゲート長を安定して製造することができる。この結果、安定した特性を持つSGTを製造することができる。
本発明のSGTの平面図及び断面図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明を用いた場合のプラズマ発光特性を示す図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明の製造方法を工程順に示す工程図である。 本発明を用いた場合のプラズマ発光特性を示す図である。 従来のSGTの平面図及び断面図である。 従来のSGTの製造方法を示す図である。
符号の説明
101、201:シリコン基板
102、202:柱状シリコン層
103、203:下部の拡散層
104、204:上部の拡散層
105、205:ゲート絶縁膜
106、206:第1のゲート導電膜
106a:ゲート電極
106b:ゲート配線
107、108、109:コンタクト
110、210:第1のハードマスク
111:第2のハードマスク
112、212:第2のゲート導電膜
115、215:パッド酸化膜
213:第3のゲート導電膜
301:シリコン基板
302:Nウェル
303:Pウェル
305:PMOS柱状シリコン層
306:NMOS柱状シリコン層
308:ゲート
309:P+ソース拡散層
310:P+ドレイン拡散層
311:N+ソース拡散層
312:N+ドレイン拡散層
402:シリコン基板
403:柱状シリコン層
404:ゲート絶縁膜
405:ゲート導電膜
406:レジスト

Claims (6)

  1.  ソース拡散層、ドレイン拡散層及び柱状半導体層が基板上に垂直方向に階層的に配置され、前記柱状半導体層の側壁にゲートが配置される半導体装置を製造する方法であって、
     半導体基板上に第1の保護膜が配置され、前記第1の保護膜の上に第1の保護膜とは異なるプラズマ発光特性を有する第2の保護膜が配置され、前記第1の保護膜及び前記第2の保護膜は半導体基板上に柱状にパターニングされており、
     前記第1の保護膜及び前記第2の保護膜をマスクとして、前記半導体基板をエッチングし、前記半導体基板の一部を柱状半導体層として形成し、
     前記エッチング時に、前記第2の保護膜から生じるプラズマ発光強度をモニターし、前記第2の保護膜のエッチングが終了するときのプラズマ発光強度の変化を検出することにより、前記柱状半導体層のドライエッチングの終点検出を行うことを特徴とする半導体装置の製造方法。
  2.  前記第2の保護膜はポリシリコンまたはアモルファスシリコンであることを特徴とする請求項1に記載の半導体装置の製造方法。
  3.  ソース拡散層、ドレイン拡散層及び柱状半導体層が基板上に垂直方向に階層的に配置され、前記柱状半導体層の側壁にゲートが配置される半導体装置を製造する方法であって、
     半導体基板の表面に柱状半導体層が配置され、前記半導体基板及び前記柱状半導体層の表面に絶縁膜が配置されており、
     前記方法は、
     前記絶縁膜の表面を覆うように第1のゲート導電体を成膜する工程と、
     前記第1のゲート導電体の表面に前記第1のゲート導電体とは異なるプラズマ発光特性を有する第2のゲート導電体を成膜する工程と、
     前記第1のゲート導電体及び前記第2のゲート導電体の上部を平坦化する工程と、
     第1のゲート導電体及び第2のゲート導電体を異方的にエッチングする工程を含み、
     前記エッチング時に第2のゲート導電膜から生じるプラズマ発光強度をモニターし、前記第2のゲート導電体のエッチングが終了するときのプラズマ発光強度の変化を検出することにより、ゲート導電体のエッチングの終点検出を行うことを特徴とする半導体装置の製造方法。
  4.  ソース拡散層、ドレイン拡散層及び柱状半導体層が基板上に垂直方向に階層的に配置され、前記柱状半導体層の側壁にゲートが配置される半導体装置を製造する方法であって、
     半導体基板の表面に柱状半導体層が配置され、前記半導体基板及び前記柱状半導体層の表面に絶縁膜が配置されており、
     前記方法は、
     前記絶縁膜の表面を覆うように第1のゲート導電体を成膜する工程と、
     前記第1のゲート導電体の表面に前記第1のゲート導電体とは異なるプラズマ発光特性を有する第2のゲート導電体を成膜する工程と、
     前記第2のゲート導電体の表面に前記第2のゲート導電体とは異なるプラズマ発光特性を有する第3のゲート導電体を成膜する工程と、
     前記第1のゲート導電体、前記第2のゲート導電体及び前記第3のゲート導電体の上部を平坦化する工程と、
     前記第1のゲート導電体、前記第2のゲート導電体及び前記第3のゲート導電体を異方的にエッチングする工程とを含み、
     前記第2のゲート導電体は、前記第1のゲート導電体及び前記第3のゲート導電体より薄く成膜されており、前記エッチング時に前記第2のゲート導電膜から生じるプラズマ発光強度をモニターして、前記第2のゲート導電膜のエッチングが終了するときのプラズマ発光強度の変化を検出することにより、ゲート導電体のエッチングの終点検出を行うことを特徴とする半導体装置の製造方法。
  5.  前記第1のゲート導電膜と第3のゲート導電膜が同一の膜で形成されていることを特徴する請求項4に記載の半導体装置の製造方法。
  6.  前記柱状半導体層の上部には第3の保護膜が形成されることを特徴とする請求項3から請求項5のいずれか1つに記載の半導体の製造方法。
PCT/JP2009/052144 2008-02-08 2009-02-09 半導体の製造方法 WO2009099232A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2009552563A JP5258121B2 (ja) 2008-02-08 2009-02-09 半導体の製造方法
EP09707974A EP2242108A4 (en) 2008-02-08 2009-02-09 METHOD FOR PRODUCING A SEMICONDUCTOR
KR1020107019410A KR101113821B1 (ko) 2008-02-08 2009-02-09 반도체의 제조방법
CN200980104433.9A CN101939842B (zh) 2008-02-08 2009-02-09 半导体器件的制造方法
US12/703,980 US8026141B2 (en) 2008-02-08 2010-02-11 Method of producing semiconductor
US13/162,381 US20110244602A1 (en) 2008-02-08 2011-06-16 Method of producing semiconductor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2008/052150 WO2009098778A1 (ja) 2008-02-08 2008-02-08 半導体の製造方法
JPPCT/JP2008/052150 2008-02-08

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/703,980 Continuation US8026141B2 (en) 2008-02-08 2010-02-11 Method of producing semiconductor

Publications (1)

Publication Number Publication Date
WO2009099232A1 true WO2009099232A1 (ja) 2009-08-13

Family

ID=40951866

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/JP2008/052150 WO2009098778A1 (ja) 2008-02-08 2008-02-08 半導体の製造方法
PCT/JP2009/052144 WO2009099232A1 (ja) 2008-02-08 2009-02-09 半導体の製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/052150 WO2009098778A1 (ja) 2008-02-08 2008-02-08 半導体の製造方法

Country Status (5)

Country Link
EP (1) EP2242108A4 (ja)
KR (1) KR101113821B1 (ja)
CN (1) CN101939842B (ja)
TW (1) TW200939358A (ja)
WO (2) WO2009098778A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102074577B (zh) 2010-10-09 2013-03-06 北京大学 一种垂直沟道场效应晶体管及其制备方法
JP7092057B2 (ja) * 2019-01-28 2022-06-28 株式会社デンソー 半導体装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62296425A (ja) * 1986-06-16 1987-12-23 Nec Corp エツチバツク平坦化方法
JPS63192236A (ja) * 1987-02-04 1988-08-09 Matsushita Electric Ind Co Ltd エツチング方法
JPH02188966A (ja) 1989-01-17 1990-07-25 Toshiba Corp Mos型半導体装置
JPH03152925A (ja) * 1989-11-09 1991-06-28 Seiko Epson Corp 半導体装置の製造方法
JPH04370929A (ja) * 1991-06-20 1992-12-24 Sharp Corp ドライエッチング方法
JPH05291184A (ja) * 1992-02-10 1993-11-05 Toshiba Corp 半導体装置の製造方法
JPH07245291A (ja) * 1994-03-03 1995-09-19 Sony Corp シリコン系基板のエッチング方法及びエッチング装置
JPH10209128A (ja) * 1997-01-23 1998-08-07 Sony Corp 平坦化終点検出方法
JP2006310651A (ja) * 2005-04-28 2006-11-09 Toshiba Corp 半導体装置の製造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62296425A (ja) * 1986-06-16 1987-12-23 Nec Corp エツチバツク平坦化方法
JPS63192236A (ja) * 1987-02-04 1988-08-09 Matsushita Electric Ind Co Ltd エツチング方法
JPH02188966A (ja) 1989-01-17 1990-07-25 Toshiba Corp Mos型半導体装置
JPH03152925A (ja) * 1989-11-09 1991-06-28 Seiko Epson Corp 半導体装置の製造方法
JPH04370929A (ja) * 1991-06-20 1992-12-24 Sharp Corp ドライエッチング方法
JPH05291184A (ja) * 1992-02-10 1993-11-05 Toshiba Corp 半導体装置の製造方法
JPH07245291A (ja) * 1994-03-03 1995-09-19 Sony Corp シリコン系基板のエッチング方法及びエッチング装置
JPH10209128A (ja) * 1997-01-23 1998-08-07 Sony Corp 平坦化終点検出方法
JP2006310651A (ja) * 2005-04-28 2006-11-09 Toshiba Corp 半導体装置の製造方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
RUIGANG LI ET AL.: "50 nm Vertical Surrounding Gate MOSFET with S-Factor of 75 mV/dec", DEVICE RESEARCH CONFERENCE, 2001, pages 63
See also references of EP2242108A4 *

Also Published As

Publication number Publication date
KR20100118591A (ko) 2010-11-05
KR101113821B1 (ko) 2012-02-29
WO2009098778A1 (ja) 2009-08-13
EP2242108A1 (en) 2010-10-20
TW200939358A (en) 2009-09-16
CN101939842A (zh) 2011-01-05
CN101939842B (zh) 2012-05-02
EP2242108A4 (en) 2012-04-25

Similar Documents

Publication Publication Date Title
TWI415196B (zh) 半導體裝置及其製造方法
CN104299897B (zh) 具改善阈值电压表现的取代金属栅极的集成电路及其制法
TWI423345B (zh) 半導體裝置之製造方法
JP2009027008A (ja) 半導体装置およびその製造方法
US20140363963A1 (en) Method of manufacturing semiconductor device
JP5520102B2 (ja) 半導体装置の製造方法
JP2007258330A (ja) 半導体装置及びその製造方法
TWI446518B (zh) 半導體裝置及其製造方法
US8026141B2 (en) Method of producing semiconductor
WO2009099232A1 (ja) 半導体の製造方法
KR100826650B1 (ko) 변형된 리세스채널 게이트를 갖는 반도체소자 및 그제조방법
JP2002359369A (ja) 半導体装置の製造方法
KR101255411B1 (ko) 반도체 장치의 제조방법
JP4735876B2 (ja) 半導体装置の製造方法
JP2010098157A (ja) 半導体装置の製造方法
JP5258121B2 (ja) 半導体の製造方法
JP2019046874A (ja) 半導体装置の製造方法
JP2010062565A6 (ja) 半導体装置の製造方法
JP2006032648A (ja) パターン形成方法を含む半導体装置の製造方法
KR101619826B1 (ko) 리세스 채널 트랜지스터 및 그 형성 방법, 이를 포함하는 반도체 소자 및 그 제조 방법
US6835615B2 (en) Method of manufacturing buried gate MOS semiconductor device having PIP capacitor
JP2002252349A (ja) パターンの形成方法
TWI384619B (zh) 半導體裝置及其形成方法
JP4942951B2 (ja) Mos型トランジスタの製造方法及びmos型トランジスタ
JP2008124061A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200980104433.9

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09707974

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 5243/DELNP/2010

Country of ref document: IN

WWE Wipo information: entry into national phase

Ref document number: 2009552563

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2009707974

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20107019410

Country of ref document: KR

Kind code of ref document: A