WO2008056698A1 - Dispositif semi-conducteur de carbure de silicium et procédé de fabrication de celui-ci - Google Patents

Dispositif semi-conducteur de carbure de silicium et procédé de fabrication de celui-ci Download PDF

Info

Publication number
WO2008056698A1
WO2008056698A1 PCT/JP2007/071630 JP2007071630W WO2008056698A1 WO 2008056698 A1 WO2008056698 A1 WO 2008056698A1 JP 2007071630 W JP2007071630 W JP 2007071630W WO 2008056698 A1 WO2008056698 A1 WO 2008056698A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
semiconductor device
region
semiconductor layer
carbide semiconductor
Prior art date
Application number
PCT/JP2007/071630
Other languages
English (en)
French (fr)
Inventor
Shin Harada
Takeyoshi Masuda
Original Assignee
Sumitomo Electric Industries, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries, Ltd. filed Critical Sumitomo Electric Industries, Ltd.
Priority to US12/513,554 priority Critical patent/US8138504B2/en
Priority to JP2008543101A priority patent/JPWO2008056698A1/ja
Priority to CA002668862A priority patent/CA2668862A1/en
Priority to EP07831361A priority patent/EP2083448A4/en
Publication of WO2008056698A1 publication Critical patent/WO2008056698A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02428Structure
    • H01L21/0243Surface structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0873Drain regions
    • H01L29/0878Impurity concentration or distribution
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Definitions

  • Silicon carbide semiconductor device and manufacturing method thereof
  • the present invention relates to a silicon carbide semiconductor device using an enlarged terrace portion and a method for manufacturing the same.
  • SiC substrate silicon carbide substrate
  • SiC substrate silicon carbide substrate
  • the dielectric breakdown electric field is an order of magnitude higher than that of silicon, so that a high reverse breakdown voltage can be maintained even if the depletion layer at the pn junction or the Schottky junction is thinned. Therefore, if a silicon carbide substrate is used, the doping concentration can be increased by reducing the thickness of the device, so that it is expected to realize a power device with high breakdown voltage and low loss with low on-resistance.
  • a MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • carrier mobility channel mobility
  • a MOSFET using a silicon substrate has a disadvantage that carrier mobility (channel mobility) in the channel region is lower than a MOSFET using a silicon substrate.
  • carrier mobility channel mobility
  • a large amount of carbon remains in the thermal oxide film on the silicon carbide substrate, and this is mainly because there are many interface states in the region near the boundary surface between the silicon carbide layer and the thermal oxide film.
  • a substrate having a main surface offset by about 8 ° from the ⁇ 0001 ⁇ plane is used to smoothly perform force epitaxial growth in which a polytype of 4H or 6H type is used as a silicon carbide substrate.
  • Patent Document 1 discloses a technique for forming a channel region in a special terrace portion. ing. Ion implantation for diffusion region formation is performed on a silicon carbide substrate. After that, when high-temperature annealing is performed for the purpose of activating the dopant, etc., a bunching step is formed by forming and integrating the steps, and a flat glass surface is formed between the bunching steps. Therefore, in Patent Document 1, by using the region immediately below the flat glass surface of the bunching step as the channel region, reduction of the interface level caused by the surface unevenness and carrier scattering caused by the surface unevenness. To alleviate.
  • Patent Document 1 Japanese Patent Laid-Open No. 2000-294777
  • the bunching step obtained by the completion tool is formed by step reconstruction and has only a height of several atomic layers, so the width of the terrace surface corresponding to the length of one cycle of the bunching step is also 10 nm. This is because the irregularities on the surface of the channel region still remain.
  • hexagonal silicon carbide such as 4H type or 6H type, which is widely used as a silicon carbide substrate, has a larger band gap than cubic silicon carbide such as 3C type. It is inevitable that an interface state is generated in the channel region directly under the film and that the channel mobility is relatively small.
  • An object of the present invention is that a wide flat terrace portion grows under a certain condition, and a cubic silicon carbide layer is epitaxially formed on the flat surface of the hexagonal silicon carbide layer. Focusing on the fact that it is easy to grow, providing a silicon carbide semiconductor device with excellent operating characteristics and a method of manufacturing the same by reducing the irregularities on the surface of the channel region and improving the channel mobility due to the crystal structure There is to do.
  • a new growth layer is epitaxially grown on a base semiconductor layer made of hexagonal silicon carbide, and a portion of the new growth layer positioned above the enlarged terrace surface is formed. A channel region is formed.
  • the underlying semiconductor layer includes a silicon carbide substrate, a silicon carbide epitaxial layer epitaxially grown on the silicon carbide substrate, and A force S.
  • cubic silicon carbide is epitaxially grown on the portion located on the flat enlarged terrace surface.
  • the surface of the portion located on the flat enlarged terrace surface is also almost flat.
  • Cubic silicon carbide has fewer interface states in the region immediately below the gate insulating film than hexagonal silicon carbide. Therefore, the carrier mobility (channel mobility) in the channel region formed in the portion located on the enlarged terrace surface is increased, so that a silicon carbide semiconductor device having excellent operating characteristics can be obtained.
  • the base semiconductor layer is a 4H-type silicon carbide layer whose main surface is offset by 2 ° or more from the ⁇ 0001 ⁇ plane
  • the main surface of the expansion terrace surface is the ⁇ 0001 ⁇ surface
  • the expansion terrace A 3C silicon carbide part is epitaxially grown on the surface. Therefore, the high carrier mobility in the channel region is particularly high.
  • each offset terrace surface is aligned within the range of ⁇ 7.5 ° from the ⁇ 1-100> direction of the offset force of the underlying semiconductor layer, the epitaxy on the expanded terrace surface is aligned.
  • the crystallinity of the 3C-type silicon carbide part to be grown becomes good. Accordingly, the high carrier mobility in the channel region is particularly high, and the breakdown voltage characteristics are improved.
  • the silicon carbide semiconductor device of the present invention can be applied to both horizontal transistors and vertical transistors.
  • the second conductivity type well region is formed so as to reach the first conductivity type underlying semiconductor layer from a portion of the new growth layer located above the enlarged terrace surface. Since the pn junction is present in the underlying semiconductor layer having a hexagonal crystal force having a large band gap, a silicon carbide semiconductor device with high channel mobility can be obtained while maintaining high pressure resistance. In other words, the structure is suitable for power devices.
  • an expanded terrace surface is formed by heat treatment while supplying silicon to a hexagonal base semiconductor layer, and then the silicon carbide semiconductor device is formed on the base semiconductor layer from silicon carbide.
  • a channel region is formed in a portion of the new growth layer located above the enlarged terrace surface after the new growth layer is epitaxially grown.
  • the silicon carbide semiconductor device of the present invention having the high operating characteristics as described above can be easily obtained.
  • a base semiconductor layer made of silicon carbide having a polytype of 4H is used, an expanded terrace surface having a large width can be obtained by the above-described heat treatment. It is easy to epitaxially grow 3C-type silicon carbide.
  • step of forming the enlarged terrace surface after forming a coating film containing Si on the underlying semiconductor layer, heat treatment is performed at a temperature equal to or higher than the melting point of the coating film, thereby expanding the wide terrace.
  • the surface can be easily formed.
  • FIG. 1] (a) to (c) are cross-sectional views showing a process of forming an enlarged terrace surface and a process of forming a new growth layer common to the first and second embodiments.
  • FIG. 2] (a) and (b) are diagrams showing a growth mechanism when epitaxial growth is further performed without performing Si film coating annealing after the growth of the initial growth layer.
  • FIG. 3 (a) and (b) are diagrams showing a growth mechanism in the case where epitaxial growth is performed after the Si film coating annealing is performed after the growth of the initial growth layer.
  • FIG. 4 (a) to (d) are diagrams showing manufacturing steps of the lateral MOSFET in the first embodiment.
  • (a) to (f) are cross-sectional views showing steps for manufacturing a DiMOSFET which is a silicon carbide semiconductor device in the second embodiment.
  • FIGS. L (a) to (c) are cross-sectional views showing a process for forming an enlarged terrace surface and a process for forming a new growth layer that are common to the first and second embodiments.
  • the ⁇ 0001 ⁇ plane which has a resistivity of 0 ⁇ 020 «11 and a thickness of 100 111 and is turned off by about 8 ° in the ⁇ 1-100> direction, is defined as the main surface.
  • an n-type 4H—SiC substrate 10 10.
  • an initial growth of about 10 m in thickness is made on the 4H—SiC substrate 10 containing an n-type dopant with a concentration of about l X 10 16 cm— 3.
  • the layer (underlying semiconductor layer) 11 is epitaxially grown.
  • a large number of steps having a relatively regular shape are present on the surface portion of the initial growth layer 11, and a kink surface and a terrace surface are present on the surface of each step.
  • the terrace surface is the ⁇ 0001 ⁇ surface and the width is about 10nm.
  • the kink plane is the ⁇ 11 2n ⁇ plane (n is an arbitrary integer) or ⁇ 03-38 ⁇ plane.
  • the terrace surface is the ⁇ 0001 ⁇ surface and the kink surface is the ⁇ 01 14 ⁇ surface.
  • the shape is regular to some extent and a large number of steps are formed. This set of steps is called a bunching step.
  • a 6H—SiC substrate may be used.
  • a silicon carbide substrate itself having a bunching step formed by heat treatment or the like may be used.
  • the Si film is patterned to form a coating film Ml covering the device formation region.
  • the area covered with the coating film Ml! /, Na! / May be covered with a protective film such as a carbon cap.
  • annealing is performed for about 2 hours in an Ar atmosphere at about 1500 ° C.
  • an enlarged terrace surface 15A and an enlarged kink surface 14A formed by expanding the terrace surface and the kink surface of the bunching step are formed (part of the region Rtl). See enlarged view).
  • the mechanism by which such an enlarged terrace surface is formed is still sufficient Although it has not been elucidated, it is an empirical fact that steps with extremely enlarged terrace and kink surfaces are formed by annealing while supplying Si. On the other hand, in the region Rt2, which is covered with a coating film, it is almost enlarged! /, Na! /, The terrace surface 15B and the kink surface 14B exist (see the partially enlarged view of the region Rt2). ).
  • the width of the enlarged terrace surface 15A is expanded to about 0.1 m to 50 ⁇ m.
  • the width of the enlarged terrace surface 15A is 10 times larger than the unexpanded terrace surface 15B.
  • the partial enlarged view of Fig. 1 (b) is drawn at an inaccurate scale. It is.
  • the width of the enlarged terrace surface 15A was measured by SEM (Scanning Electron Microscope), AFM (Atomic Fore Microscope) and the like.
  • the initial growth layer 11 is annealed at 1500 ° C. to form the enlarged terrace surface 15A.
  • the annealing temperature at this time is preferably in the following range. In order to prevent SiC from subliming and completely decomposing, it is preferable that the temperature be in the range of 2545 ° C. or lower. Also, SiC sublimates in the SiC, Si, or Si C state.
  • the sublimation of SiC in the state of Si C, Si, or Si C is sufficiently suppressed, and the surface of the initial growth layer 11 is suppressed.
  • the temperature is preferably 1800 ° C. or lower. Furthermore, in order to improve the surface morphology of the initial growth layer 11, it is preferably 1600 ° C. or lower.
  • the force of supplying Si to the surface of the initial growth layer 11 by covering the initial growth layer 11 with the coating film Ml made of Si instead of this method, Other methods can be used. For example, during annealing, a Si-based gas is flowed to the surface of the initial growth layer 11, a Si-containing liquid is supplied to the surface of the initial growth layer 11, and the initial growth layer 11 is coated with a coating film having SiO force. How to cover, etc.
  • the initial growth layer 11 is formed using a CVD epitaxial growth method with in-situ doping.
  • a new growth layer 21 containing n-type dopant having a concentration of about 1 ⁇ 10 16 cnT 3 and having a thickness of about 1 ⁇ m is epitaxially grown thereon.
  • This new growth layer 21 consists of 3C SiC part 21a grown on the area covered with the coating film and 4H-SiC grown on the area not covered with the coating film Ml. Part 21b and force.
  • the 3C-SiC part 21a grows in a direction perpendicular to the enlarged terrace surface 15A, so the 3C-SiC part 21a and the 4H-SiC part 21b have a boundary interface inclined from the substrate surface.
  • the force S is drawn for the sake of convenience, ignoring the tilt.
  • the mechanism for growing 3C-SiC, which has a polytype different from 4H-SiC, on the region having the enlarged terrace surface 15A will be described below.
  • FIGS. 2 (a) and 2 (b) are diagrams showing a growth mechanism in the case where epitaxial growth is performed after the initial growth layer 11 is grown without performing Si film coating annealing. In other words, it shows the growth mechanism in the 4H-SiC part 21b shown in Fig. 1 (c).
  • active species compounds containing Si and C that contribute to epitaxy growth
  • Fig. 2 (a) active species that have reached the terrace surface 15B with a narrow bunching step immediately move on the terrace surface 15B.
  • kink surface 14B To kink surface 14B. Then, as shown in Fig.
  • the new growth part made of 4H-SiC starts growing (step flow growth) while taking over the crystal structure of the underlying layer (initial growth layer 11) from the kink surface 14B. ).
  • the underlying layer initial growth layer 11
  • An offset substrate offset from the surface is used.
  • FIGS. 3 (a) and 3 (b) are views showing a growth mechanism when epitaxial growth is performed after the initial growth layer 11 is grown and after the Si film coating annealing is performed. In other words, it shows the growth mechanism in the 3C-SiC part 21a shown in Fig. 1 (c).
  • the active species that have reached the expansion terrace surface 15A have a low probability of reaching the kink surface 14A even if they move on the expansion terrace surface 15A. This is because the width P1 of the terrace surface 15 of the bunching step is about 10 nm, whereas the width of the enlarged terrace surface 15A is not less than the submicron order (0 ⁇ 111 to 50 111). Therefore, as shown in FIG.
  • MOSFET manufacturing process 4 (a) to 4 (d) are diagrams showing manufacturing steps of the lateral MOSFET in the first embodiment.
  • a portion of the surface of the 3C—SiC portion 21a in the new growth layer 21 has a concentration of p of about l ⁇ 10 17 cm ⁇ 3 .
  • a p-well region 32 containing a type dopant and having a thickness (depth) of about 0.8 Hm is formed.
  • each part of the surface of the p-well region 3 2 contains an n-type dopant with a concentration of 1 X 10 19 cm- 3 and has a thickness (depth) of about 0.3 m
  • Source / drain regions 33 are formed.
  • the lower end of the p-well region 32 may reach the initial growth layer 11! /, And the pn junction may be formed in the initial growth layer 11! /.
  • a positive resist with a thickness of 2.5 Hm to 3 ⁇ m was applied to the entire substrate, and the atmosphere was 750 ° C, 15 ° C in an argon atmosphere.
  • a carbon cap 37 having a thickness of 0 ⁇ 8 ⁇ m to 1 ⁇ m is formed to cover the substrate by performing heat treatment under conditions of minutes. After that, with the carbon cap 37 covered, the substrate is annealed in an argon atmosphere at 1800 ° C for 30 minutes.
  • the carbon cap 37 is removed by performing a heat treatment in an oxygen atmosphere at 900 ° C. for 30 minutes. As a result, the entire substrate surface is smoothed to a surface roughness Ra of about 1 nm to 2 nm. Thereafter, a gate insulating film 40 made of a silicon oxide film having a thickness of about 50 nm is formed on the substrate by a dry oxidation method in which the substrate temperature is maintained at about 1200 ° C. The annealing process with the carbon cap covered with the substrate can be omitted. To achieve the smoothness of the surface of the force channel region, it is preferable to perform the annealing process.
  • CMP chemical mechanical polishing
  • a polishing liquid containing colloidal silica as a main component
  • the surface portion of the substrate is further removed by about lnm to 5nm.
  • the substrate surface may be smooth and flat.
  • a sacrificial oxide film (not shown) having a thickness of about 20 nm is formed on the substrate by heat treatment (thermal oxidation method) in an oxygen atmosphere at 1150 ° C. for 90 minutes.
  • the sacrificial oxide film is removed.
  • the polishing strain layer (damage layer) introduced into the p-well region 32 and the source / drain region 33 by CMP is removed.
  • the gate insulating film 40 is formed using, for example, a lift-off method.
  • a source / drain electrode 41 made of a Ni film having a thickness of about 0.1 m and 1 m is formed on the region where the hole is opened.
  • heat treatment is performed in an argon atmosphere at 975 ° C. for 2 minutes, so that the contact between Ni constituting the source / drain electrode 41 and silicon carbide constituting the underlying layer (source / drain region 33) Is changed from a Schottky contact to an ohmic contact.
  • a gate electrode 42 consisting of A and the like is formed on the gate insulating film 40 at a position separated from the source electrode 41.
  • an n-channel lateral MOSFET is formed.
  • a region located at the uppermost portion of the p-well region 32 and below the gate electrode 42 with the gate insulating film 40 interposed therebetween functions as a channel region 32a.
  • the channel region 32a is in an inverted state, and a current corresponding to the voltage applied between the source / drain regions 33 flows through the channel region 32a. Electron mobility force in this channel region 32a is the channel mobility.
  • the channel region 32a is formed in the 3C-SiC portion 21a! /, So the mobility of the carrier traveling in the channel when the MOSFET is on (channel) Mobility).
  • cubic SiC such as 3C-SiC has a smaller band gap than hexagonal SiC such as 4H-SiC and 6H-SiC, and it is located in the channel region located directly below the gate insulating film. This is because there are few interface states that impede carrier travel.
  • the surface of the 3C—SiC portion 21a of the newly grown layer 21 formed on the flat enlarged terrace surface is also flat, carrier scattering due to the surface roughness is also suppressed. Therefore, with the n-channel MOSFET of this embodiment, the force S can be improved to improve the channel mobility. Therefore, a silicon carbide semiconductor device having excellent operating characteristics such as low on-resistance can be realized.
  • the channel mobility of a lateral MOSFET having a channel region provided in a 4H—SiC layer is 5 to 10 (cm 2 /V.s), whereas that provided in the 3C—SiC portion 21a.
  • the channel mobility of the MOSFET of this embodiment having a channel region is 70 to 100 (c
  • a diode such as a Schottky diode or a pn diode is formed in the 4H—SiC portion 2 lb of the new growth layer 21.
  • Cubic SiC such as 3 C—SiC has a smaller band gap than hexagonal SiC such as 4H—SiC and 6H—SiC, so the hexagonal SiC has better pressure resistance than cubic SiC.
  • a lateral MOSFET having high-speed operation characteristics and a diode with high voltage resistance can be formed on the same substrate.
  • the diode is not necessarily provided on the same substrate as the transistor.
  • Embodiment 1 an example in which the present invention is applied to a lateral MOSFET in which a gate electrode is formed on a substrate has been described.
  • the present invention can be applied to UMOSFE T (also referred to as a trench MOSFET) in which a gate electrode is formed in a trench.
  • UMOSFE T also referred to as a trench MOSFET
  • a gate electrode is formed in a trench.
  • RIE only the central part of the 3C-SiC part 21a in Embodiment 1 is removed, leaving the 3C SiC part 21a on the side part, and forming a channel region in the 3C-SiC part 21a. do it.
  • the process of epitaxially growing the initial growth layer 11 and the new growth layer 21 on the 4H—SiC substrate 10 is the process described in the first embodiment (FIGS. 1A to 1C).
  • FIGS. 1A to 1C See (c)).
  • 5 (a) to 5 (f) are cross-sectional views showing a manufacturing process of a DiMOSFET (Double Implanted Metal Oxide Semiconductor Field Effect Transistor) which is the silicon carbide semiconductor device in the second embodiment.
  • the DiMOSFET of the present embodiment is a power device having a double ion implantation layer for imparting a high breakdown voltage function.
  • Fig. 5 (a) to (f) only two transistor cells of DiMOSFET are shown, but a number of transistor cells are assembled to form one vertical DiMOSFET.
  • a concentration of about 1 X 10 17 cm- 3 is applied to the 3C-SiC portion 21a and part of the initial growth layer 11 in the new growth layer 21 by ion implantation.
  • P-type region 52 having a thickness (depth) of about 1 ⁇ 2 m is formed.
  • the p-well region 52 is made larger than the thickness of the 3C—SiC portion 21a for the reason described later, and a pn junction is formed in the initial growth layer 11.
  • each part of the surface portion of the p-well region 52 contains an n-type dopant having a concentration of 1 ⁇ 10 19 cm 3 and has a thickness (depth) of about 0.3 ⁇ m.
  • Region 53 and a p-type dopant with a concentration of 5 X 10 19 cm— 3 The contact region 55 is formed.
  • the substrate temperature during ion implantation is all 500 °.
  • a positive resist with a thickness of 2.5 m to 3 m is applied on the entire substrate, and is 750 ° C. for 15 minutes in an argon atmosphere.
  • Heat treatment is performed under the conditions to form a carbon cap 57 having a thickness of 8 ⁇ 8 ⁇ m to 1 ⁇ m covering the substrate.
  • heat annealing is performed in an argon atmosphere at 1800 ° C for 30 minutes.
  • the entire substrate surface is smoothed to a surface roughness Ra of about 1 nm to 2 nm.
  • the carbon cap 57 is removed by performing heat treatment in an oxygen atmosphere at 900 ° C. for 30 minutes. Thereafter, a gate insulating film 60 made of a silicon oxide film having a thickness of about 50 nm is formed on the substrate by a dry oxidation method in which the substrate temperature is maintained at about 1200 ° C.
  • CMP chemical mechanical polishing
  • a polishing liquid containing colloidal silica as a main component to remove the surface portion of the substrate by about lnm to 5nm.
  • the substrate surface may be further smoothed and flattened.
  • a sacrificial oxide film (not shown) having a thickness of about 20 nm is formed on the substrate by heat treatment (thermal oxidation method) in an oxygen atmosphere at 1150 ° C. for 90 minutes.
  • the sacrificial oxide film is removed.
  • the polishing strain layer (damage layer) introduced into the newly grown layer 21 (3CSiC portion 21a), the p-well region 52, the source region 53, and the p + contact region 55 by CMP is removed.
  • the drain electrode 63 made of a Ni film having a thickness of about 0.1 m is formed on the back surface of the 4H-SiC substrate 10 by vapor deposition, sputtering, or the like. To do.
  • a source electrode 61 made of a Ni film having a thickness of about 0.1 m is formed on a region where the gate insulating film 60 is opened.
  • the gate electrode 62 which is also A, is formed on the gate insulating film 60 at a position separated from the source electrode 61.
  • an n-channel vertical DiMO SFET functioning as a power device is formed.
  • a large number of transistor cells gather to form a single vertical DiMOSFET!
  • the current force supplied from the drain electrode 63 flows from the 4H—SiC substrate 10 through the initial growth layer 11 to the top of the 4H—SiC portion 21b in the vertical direction.
  • the source region 53 is reached through the uppermost channel region 52a of the p-well region 52 formed in the 3C-SiC portion 21a.
  • Electron mobility force in this channel region 52a is the channel mobility.
  • the pn junction Rpn is formed in the initial growth layer 11 made of 4H—SiC that is not in the 3C—SiC portion 21a.
  • channel region 52a is formed in 3C-SiC portion 21a, as in Embodiment 1, the carrier traveling in the channel when DiMOSFET is turned on. Mobility is improved. The reason is as described in the embodiment. Therefore, with the vertical DiMOSFET of this embodiment, the force S can be improved to improve the channel mobility.
  • cubic SiC such as 3C-SiC is inferior in pressure resistance because it has a smaller band gap than hexagonal SiC such as 4H-SiC and 6H-SiC.
  • the pn junction Rpn is formed in the initial growth layer 11 made of 4H—SiC! //, the pressure resistance required for the power device can be kept high.
  • the vertical DiMOSFET of this embodiment can achieve both high channel mobility and high pressure resistance.
  • the silicon carbide semiconductor device of the present invention is limited to those described in the first and second embodiments. As long as the effects of the invention are exhibited, the structure, dimensions, and dopant concentration of each part can be V, and other variations can be adopted.
  • the gate insulating film is different from the silicon oxide film.
  • a film such as a silicon nitride film, a silicon oxynitride film, and other various dielectric films, that is, it can be applied to MISFETs in general.
  • a silicon carbide substrate which is one of the silicon carbide semiconductor substrates in the present invention, is not limited to a 4H-SiC substrate, such as a 6H-SiC substrate, a polytype hexagonal crystal different from the 4H polytype. It may be a SiC substrate.
  • the silicon carbide semiconductor device of the present invention can be used for MISFETs, IGBTs and the like used as power devices and high-frequency devices.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Recrystallisation Techniques (AREA)

Description

明 細 書
炭化珪素半導体装置およびその製造方法
技術分野
[0001] 本発明は、拡大されたテラス部を利用した炭化珪素半導体装置およびその製造方 法に関する。
背景技術
[0002] Siと Cとが 1: 1の成分比で結合してなる炭化珪素基板(SiC基板)を用いて形成され るトランジスタ,ダイオードなどの半導体装置は、パワーデバイスとしての実用化が期 待されている。炭化珪素はワイドバンドギャップ半導体であることから、絶縁破壊電界 がシリコンよりも 1桁高いので、 pn接合部やショットキー接合部における空乏層を薄く しても高い逆耐圧を維持することができる。そこで、炭化珪素基板を用いると、デバイ スの厚さを薄ぐドーピング濃度を高めることができるため、オン抵抗が低ぐ高耐圧, 低損失のパワーデバイスの実現が期待されてレ、る。
[0003] ところで、炭化珪素基板を用いた MOSFET (Metal Oxide Semiconductor Field Effect Transistor)は、シリコン基板を用いた MOSFETに比べ、チャネル領域における キャリアの移動度(チャネル移動度)が低いという短所がある。本来的に、炭化珪素基 板上の熱酸化膜には炭素が多く残留するので、炭化珪素層の熱酸化膜との境界面 付近の領域に界面準位が多いことが主たる原因である。また、炭化珪素基板として、 ポリタイプが 4Hまたは 6Hタイプのものが用いられる力 ェピタキシャル成長を円滑に 行うためには、 {0001 }面から 8° 程度オフセットさせた主面を有する基板が用いられ る。ところ力 ドーパント注入後の高温ァニール後の炭化珪素基板の表面には、不規 則な凹凸が存在している。この凹凸により、ゲート絶縁膜としての熱酸化膜を形成し たときに、界面準位密度が増大するとともに、表面の凹凸によるキャリア散乱も受けや すい。
[0004] 上述の炭化珪素基板における表面の凹凸の影響を緩和する技術として、特開 200 0— 294777号公報(特許文献 1)には、特殊テラス部にチャネル領域を形成する技 術が開示されている。炭化珪素基板に、拡散領域形成のためのイオン注入を行なつ た後、ドーパントを活性化するためなどの目的で高温ァニールを行うと、ステップの形 成とその集積によりバンチングステップが形成され、バンチングステップ間に平坦なテ ラス面が形成される。そこで、特許文献 1では、このバンチングステップの平坦なテラ ス面直下の領域を、チャネル領域として用いることにより、表面の凹凸に起因する界 面準位の低減と、表面の凹凸に起因するキャリア散乱の緩和とを図っている。
特許文献 1 :特開 2000— 294777号公報
発明の開示
発明が解決しょうとする課題
[0005] しかしながら、特許文献 1の方法で得られる炭化珪素基板においては、実質的にキ ャリア移動度を高める程度まで、表面の凹凸を少なくすることは困難であった。了ユー ルによって得られるバンチングステップは、ステップ再構築によって形成されるもので あり、数原子層程度の高さしかないので、バンチングステップの一周期の長さに相当 するテラス面の幅も、 10nm程度と短いので、チャネル領域表面の凹凸は依然として 残っているからである。
[0006] また、炭化珪素基板として汎用されている 4H型又は 6H型などの六方晶の炭化珪 素は、 3C型などの立方晶の炭化珪素に比べ、バンドギャップが大きいことから、ゲー ト絶縁膜直下のチャネル領域に界面準位が生じやすぐチャネル移動度は比較的小 さくなることは避けられない。
[0007] 本発明の目的は、ある条件下では、広い平坦なテラス部が成長する点、および、六 方晶炭化珪素層の平坦な表面の上には、立方晶の炭化珪素層がェピタキシャル成 長しやすいという点に着目し、チャネル領域表面の凹凸の低減とともに、結晶構造に 起因するチャネル移動度の向上を実現することにより、動作特性の優れた炭化珪素 半導体装置およびその製造方法を提供することにある。
課題を解決するための手段
[0008] 本発明の炭化珪素半導体装置は、六方晶炭化珪素からなる下地半導体層の上に 、新成長層をェピタキシャル成長させて、新成長層のうち拡大テラス面の上方に位置 する部分にチャネル領域を形成したものである。ここで、下地半導体層には、炭化珪 素基板と、炭化珪素基板上にェピタキシャル成長された炭化珪素ェピタキシャル層と 力 Sある。
[0009] これにより、平坦な拡大テラス面の上に位置する部分には、立方晶炭化珪素がェピ タキシャル成長される。そして、平坦な拡大テラス面の上に位置する部分の表面も、 ほぼ平坦である。また、立方炭化珪素は、六方晶の炭化珪素に比べて、ゲート絶縁 膜の直下方領域における界面準位が少ない。したがって、拡大テラス面の上に位置 する部分に形成されたチャネル領域におけるキャリアの移動度(チャネル移動度)が 高められるので、動作特性の優れた炭化珪素半導体装置が得られる。
[0010] 特に、下地半導体層が、主面が { 0001 }面から 2° 以上オフセットされた 4H型炭化 珪素層である場合には、拡大テラス面の主面が { 0001 }面となり、拡大テラス面の上 に 3C型炭化珪素部がェピタキシャル成長される。したがって、チャネル領域におけ る高いキャリア移動度が特に高くなる。
[0011] さらに、下地半導体層のオフセットの方向力 < 1— 100〉方向から ± 7. 5° 以内 の範囲にあることにより、各拡大テラス面の方位が揃うので、拡大テラス面上のェピタ キシャル成長される 3C型炭化珪素部の結晶性が良好となる。従って、チャネル領域 における高いキャリア移動度が特に高くなるに加えて、耐圧特性が向上する。
[0012] 本発明の炭化珪素半導体装置は、横型トランジスタ、縦型トランジスタのいずれにも 適用すること力できる。特に、縦型トランジスタにおいては、第 2導電型のゥエル領域 を、新成長層のうち拡大テラス面の上方に位置する部分から第 1導電型の下地半導 体層に達するように形成することにより、 pn接合部がバンドギャップの大きい六方晶 力、らなる下地半導体層に存在するので、耐圧性を高く維持しつつ、チャネル移動度 の高い炭化珪素半導体装置が得られる。つまり、パワーデバイスに適した構造となる
[0013] 本発明の炭化珪素半導体装置の製造方法は、六方晶の下地半導体層に珪素を供 給しつつ熱処理して拡大テラス面を形成した後、下地半導体層の上に、炭化珪素か らなる新成長層をェピタキシャル成長させてから、新成長層のうち拡大テラス面の上 方に位置する部分にチャネル領域を形成する方法である。
[0014] この方法により、上述のような高い動作特性を有する本発明の炭化珪素半導体装 置が容易に得られる。 [0015] ポリタイプが 4H型の炭化珪素からなる下地半導体層を用いた場合には、上述の熱 処理により、幅が大きな拡大テラス面が得られるので、その上には、ポリタイプが立方 晶である 3C型炭化珪素をェピタキシャル成長させることが容易となる。
[0016] 拡大テラス面を形成する工程では、下地半導体層の上に、 Siを含む被覆膜を形成 してから、被覆膜の融点以上の温度で熱処理することにより、幅の大きい拡大テラス 面を容易に形成すること力できる。
発明の効果
[0017] 本発明の炭化珪素半導体装置およびその製造方法により、チャネル移動度の高い 、動作特性が優れた炭化珪素半導体装置を得ることができる。
図面の簡単な説明
[0018] [図 l] (a)〜(c)は、実施の形態 1 , 2に共通する拡大テラス面の形成工程および新成 長層形成工程を示す断面図である。
[図 2] (a) , (b)は、初期成長層の成長後、 Si膜被覆ァニールを行なわずに、さらにェ ピタキシャル成長を行う場合の成長機構を示す図である。
[図 3] (a) , (b)は、初期成長層の成長後、 Si膜被覆ァニールを行なってからェピタキ シャル成長を行う場合の成長機構を示す図である。
[図 4] (a)〜(d)は、実施の形態 1における横型 MOSFETの製造工程を示す図であ
[図 5] (a)〜(f)は、実施の形態 2における炭化珪素半導体装置である DiMOSFET の製造工程を示す断面図である。
符号の説明
[0019] 10 4H— SiC基板、 11 初期成長層(下地半導体層)、 14A 拡大キンク面、 14B
キンク面、 15A 拡大テラス面、 15B テラス面、 16 シリコン酸化膜、 21 新成長 層、 21a 3C— SiC部、 21b 4H— SiC部、 32, 52 pゥエル領域、 32a, 52a チヤ ネル領域、 33 ソース'ドレイン領域、 37 カーボンキャップ、 40 ゲート絶縁膜、 41 ソース.ドレイン電極、 42, 62 ゲート電極、 43 ドレイン電極、 53 ソース領域、 55 p+コンタクト領域、 60 裏面電極、 61 ソース電極、 63 ドレイン電極、 Ml 被覆 膜。 発明を実施するための最良の形態
[0020] 以下、図面に基づいて本発明の実施の形態を説明する。なお以下の図面におい て同一または相当する部分には同一の参照番号を付しその説明は繰返さない。
[0021] (実施の形態 1)
拡大テラス面の形成
図 l (a)〜(c)は、実施の形態 1 , 2に共通する拡大テラス面の形成工程および新成 長層形成工程を示す断面図である。
[0022] 図 1 (a)に示す工程で、抵抗率が 0· 020 «11、厚みカ 00 111で、 < 1— 100〉方 向に約 8° オフさせた {0001 }面を主面とする n型の 4H— SiC基板 10を準備する。 そして、 in-situドープを伴う CVDェピタキシャル成長法を用いて、 4H— SiC基板 10 の上に、濃度約 l X 1016cm— 3の n型ドーパントを含み、厚みが約 10 mの初期成長 層(下地半導体層) 11をェピタキシャル成長させる。このとき、初期成長層 11の表面 部には、比較的規則的な形状の多数のステップが存在しており、各ステップの表面 には、キンク面と、テラス面とが存在する。テラス面は、 {0001 }面であり幅は 10nm程 度である。キンク面は、 { 11 2n}面(nは任意の整数)や {03— 38 }面である。ただし 、 6H— SiC基板を用いたときには、テラス面は、 {0001 }面であり、キンク面は、 {01 14 }面である。初期成長層 11の表面には、形状がある程度規則的で多数のステツ プが形成されている。このステップの集合は、バンチングステップと呼ばれる。なお、 4 H— SiC基板に代えて、 6H— SiC基板を用いてもよい。また、下地半導体層として、 炭化珪素基板自体の表面に、熱処理等によりバンチングステップを形成されたものを 用いてもよい。
[0023] 次に、図 1 (b)に示す工程で、初期成長層 11を覆う Si膜を堆積した後、 Si膜をバタ 一ユングして、デバイス形成領域を覆う被覆膜 Mlを形成する。なお、被覆膜 Mlで 覆われて!/、な!/、領域は、カーボンキャップ等の保護膜によって覆ってぉレ、てもよレ、。 そして、 Ar雰囲気中で、約 1500° Cの条件で、約 2時間のァニールを行なう。これに より、被覆膜 Mlで覆われている領域 Rtlでは、バンチングステップのテラス面および キンク面が拡大されてなる拡大テラス面 15Aと拡大キンク面 14Aとが形成される (領 域 Rtlの部分拡大図参照)。このような拡大テラス面が形成される機構は、まだ十分 解明されていないが、 Siを供給しながらァニールを行なうことにより、極度に拡大した テラス面とキンク面とを有するステップが形成されるのは、経験的事実である。一方、 被覆膜で覆われてレヽなレ、領域 Rt2では、ほとんど拡大されて!/、な!/、テラス面 15Bおよ びキンク面 14Bが存在している(領域 Rt2の部分拡大図参照)。拡大テラス面 15Aの 幅は、 0· 1 m〜50 μ m程度に拡大する。拡大テラス面 15Aの幅は、拡大していな いテラス面 15Bの 10倍あるいはそれ以上に拡大している力 図示の都合上、図 1 (b) の部分拡大図には、正確でない縮尺で描かれている。拡大テラス面 15Aの幅の測定 は、 SEM (Scanning Electron Microscope:走査型電子顕微鏡)、 AFM (Atomic Fore e Microscope:原子間力顕微鏡)等で行なった。
[0024] なお、本実施の形態においては、 1500° Cで初期成長層 11をァニールすることに より、拡大テラス面 15Aを形成した力 このときのァニール温度は以下の範囲である ことが好ましい。 SiCが昇華して完全に分解することを抑止するためには、 2545° C 以下の範囲であることが好ましい。また、 SiC , Si,または Si Cの状態で SiCが昇華
2 2
することをある程度抑止するためには、 2000° C以下であることが好ましい。また、 Si C , Si,または Si Cの状態で SiCが昇華することを十分抑止し、初期成長層 11の表
2 2
面モフォロジの制御を容易にするためには、 1800° C以下であることが好ましい。さ らに初期成長層 11の表面モフォロジを良好にするためには、 1600° C以下であるこ とが好ましい。
[0025] なお、本実施の形態では、ァニールの際、 Siからなる被覆膜 Mlによって初期成長 層 11を覆うことにより、初期成長層 11の表面に Siを供給した力 この方法に代えて、 他の方法を採ることもできる。たとえば、ァニールの際、 Si系のガスを初期成長層 11 の表面に流す方法、 Siを含む液体を初期成長層 11の表面に供給する方法、初期成 長層 11を SiO力 なる被覆膜によって覆う方法、などである。
2
[0026] 次に、図 1 (c)に示す工程で、フッ硝酸を用いて被覆膜 Mlを除去してから、 in-situ ドープを伴う CVDェピタキシャル成長法を用いて、初期成長層 11の上に、濃度約 1 X 1016cnT3の n型ドーパントを含み、厚みが 1 μ m程度の新成長層 21をェピタキシ ャル成長させる。この新成長層 21は、被覆膜で覆われていた領域の上に成長した 3 C SiC部 21aと、被覆膜 Mlで覆われていなかった領域の上に成長した 4H— SiC 部 21bと力、らなる。図 1 (c)において、 3C— SiC部 21aは拡大テラス面 15Aに垂直な 方向に成長するので、 3C— SiC部 21aと 4H— SiC部 21bとは、基板面から傾いた境 界面を有している力 S、便宜上、傾きは無視して描かれている。ここで、拡大テラス面 1 5Aを有する領域の上に、 4H— SiCとはポリタイプが異なる 3C— SiCが成長する機 構について、以下に説明する。
[0027] 図 2 (a) , (b)は、初期成長層 11の成長後、 Si膜被覆ァニールを行なわずに、さら にェピタキシャル成長を行なう場合の成長機構を示す図である。つまり、図 1 (c)に示 す 4H— SiC部 21bにおける成長機構を示している。図 2 (a)に示すように、バンチン グステップの狭いテラス面 15Bの上に到達した活性種(ェピタキシャル成長に寄与す る Siや Cを含む化合物)は、テラス面 15B上を移動すると、すぐにキンク面 14Bに到 達する。そして、図 3 (b)に示すように、キンク面 14Bから下地層(初期成長層 11)の 結晶構造に関する情報を引き継ぎつつ、 4H— SiCからなる新成長部が成長を開始 する(ステップフロー成長)。 SiC結晶の場合、多数のポリタイプが存在するために、キ ンク面のほとんどない {0001 }面上には、良質なホモェピタキシャル成長が難し!/、の で、一般に、主面を {0001 }面からオフセットさせたオフセット基板が用いられている のである。
[0028] 図 3 (a) , (b)は、初期成長層 11の成長後、 Si膜被覆ァニールを行なってからェピ タキシャル成長を行なう場合の成長機構を示す図である。つまり、図 1 (c)に示す 3C — SiC部 21aにおける成長機構を示している。図 3 (a)に示すように、拡大テラス面 15 Aに到達した活性種は、拡大テラス面 15A上を移動しても、キンク面 14Aに到達する 確率が小さい。バンチングステップのテラス面 15の幅 P1が 10nm程度であるのに対 し、拡大テラス面 15Aの幅は、サブミクロンオーダー以上(0· 1 111以上50 111以下 )であるからである。そのため、図 3 (b)に示すように、活性種が拡大キンク面 14Aに 到達する前に、拡大テラス面 15A上から結晶成長が開始される(二次元核生成)。こ の場合、下地層(初期成長層)の結晶構造に関する情報は引き継がれないので、ホ モェピタキシャル成長は生じにくぐ低温安定なポリタイプである 3C— SiCからなる新 成長層が成長を開始する。
[0029] MOSFETの製造工程 図 4 (a)〜(d)は、実施の形態 1における横型 MOSFETの製造工程を示す図であ
[0030] 図 4 (a)に示す工程で、イオン注入法を用いて、新成長層 21中の 3C— SiC部 21a の表面部の一部に、濃度約 l X 1017cm— 3の p型ドーパントを含み、厚み(深さ)が約 0 . 8 H mの pゥェル領域 32を形成する。さらに、イオン注入法を用いて、 pゥエル領域 3 2の表面部の各一部に、濃度 1 X 1019cm— 3の n型ドーパントを含み、厚み(深さ)が 約 0· 3 mのソース'ドレイン領域 33を形成する。なお、 pゥエル領域 32の下端部が 初期成長層 11内に達して!/、て、 pn接合部が初期成長層 11内に形成されて!/、てもよ い。
[0031] 次に、図 4 (b)に示す工程で、基板全体の上に、厚み 2· 5 H m〜3 μ mのポジ型レ ジストを塗布し、アルゴン雰囲気中, 750° C, 15分間の条件で熱処理を行なって、 基板を覆う厚み 0· 8 μ m〜l μ mのカーボンキャップ 37を形成する。その後、カーボ ンキャップ 37により基板を覆った状態で、アルゴン雰囲気中, 1800° C, 30分間の 条件で熱ァニールを行なう。
[0032] 次に、図 4 (c)に示す工程で、酸素雰囲気中, 900° C, 30分間の条件で熱処理を 行なって、カーボンキャップ 37を除去する。これにより、基板表面の全体が、表面粗 さ Raが lnm〜2nm程度まで平滑化される。その後、基板温度を約 1200° Cに維持 したドライ酸化法により、基板上に、厚み約 50nmのシリコン酸化膜からなるゲート絶 縁膜 40を形成する。このカーボンキャップで基板を被覆した状態でのァニール工程 は、省略することもできる力 チャネル領域の表面の平滑さを実現するためには、この ァニール工程を行なうことが好ましレ、。
なお、カーボンキャップ 37を除去した後、さらに、コロイダルシリカを主成分として含 む研磨液を用いて、 CMP (化学機械研磨)を行ない、基板の表面部を lnm〜5nm 程度除去することにより、さらに基板表面を平滑かつ平坦にしてもよい。その場合に は、酸素雰囲気中, 1150° C, 90分間の条件での熱処理 (熱酸化法)により、基板 上に厚み約 20nmの犠牲酸化膜(図示せず)を形成した後、 HFにより、犠牲酸化膜 を除去する。これにより、 CMPによって pゥエル領域 32やソース'ドレイン領域 33に導 入された研磨歪み層(ダメージ層)を除去する。 [0033] 次に、図 4 (d)に示す工程で、ゲート絶縁膜 40のうちソース'ドレイン領域 33の上方 に位置する部分を開口した後、たとえばリフトオフ法などを用いて、ゲート絶縁膜 40 を開口した領域の上に厚み約 0. 1 ,1 mの Ni膜からなるソース'ドレイン電極 41を形 成する。その後、アルゴン雰囲気中, 975° C, 2分間の条件で熱処理を行なうことに より、ソース'ドレイン電極 41を構成する Niと下地層(ソース'ドレイン領域 33)を構成 する炭化珪素との接触状態を、ショットキー接触からォーミック接触へと変化させる。 さらに、ゲート絶縁膜 40の上にソース電極 41とは離間した位置に、 A 、らなるゲート 電極 42を形成する。
[0034] 以上の製造工程により、 nチャネル型の横型 MOSFETが形成される。この横型 M OSFETにおいて、 pゥエル領域 32の最上部であって、ゲート絶縁膜 40を挟んでゲ ート電極 42の下方に位置する領域がチャネル領域 32aとして機能する。そして、オン 時には、ゲート電極 42に電圧が印加されると、チャネル領域 32aが反転状態になり、 ソース ·ドレイン領域 33間に印加される電圧に応じた電流がチャネル領域 32aを流れ る。このチャネル領域 32aにおける電子の移動度力 チャネル移動度である。
[0035] ここで、本実施の形態においては、チャネル領域 32aが、 3C— SiC部 21a中に形 成されて!/、るので、 MOSFETのオン時にチャネルを走行するキャリアの移動度(チヤ ネル移動度)が向上する。その理由は、 3C— SiCなどの立方晶 SiCは、 4H— SiCや 6H— SiCなどの六方晶 SiCに比べ、バンドギャップが小さいこともあり、ゲート絶縁膜 の直下方に位置するチャネル領域にお!/、て、キャリアの走行を妨げる界面準位が少 ないからである。また、平坦な拡大テラス面の上に形成された新成長層 21の 3C— Si C部 21aの表面も平坦であるので、表面粗さに起因するキャリア散乱も抑制される。よ つて、本実施の形態の nチャネル型 MOSFETにより、チャネル移動度の向上を図る こと力 Sでさる。よって、低いオン抵抗を有するなど、動作特性の優れた炭化珪素半導 体装置を実現することができる。
[0036] たとえば、 4H— SiC層に設けられたチャネル領域を有する横型 MOSFETのチヤ ネル移動度が 5〜10 (cm2/V. s)であるのに対し、 3C— SiC部 21aに設けられたチ ャネル領域を有する本実施の形態の MOSFETのチャネル移動度は、 70〜; 100 (c [0037] また、図示は省略するが、本実施の形態においては、新成長層 21の 4H— SiC部 2 lbには、ショットキーダイオード、 pnダイオードなどのダイオードが形成されている。 3 C— SiCなどの立方晶 SiCは、 4H— SiCや 6H— SiCなどの六方晶 SiCに比べ、バン ドギャップが小さいことから、耐圧性は、立方晶 SiCよりも六方晶 SiCの方が優れてい る。したがって、本実施の形態により、高速動作特性を備えた横型 MOSFETと、耐 圧性の高いダイオードとを同じ基板に形成することができる。ただし、ダイオードは必 ずしもトランジスタと同じ基板に設ける必要はない。
[0038] 実施の形態 1では、ゲート電極が基板上に形成された横型 MOSFETに本発明を 適用した例を説明したが、本発明は、トレンチ内にゲート電極を形成した UMOSFE T (トレンチ MOSFETともいう)にも適用することができる。その場合には、例えば RIE により、実施の形態 1における 3C— SiC部 21aの中央部だけを除去して、側部に 3C SiC部 21aを残存させて、 3C— SiC部 21aにチャネル領域を形成すればよい。
[0039] (実施の形態 2)
本実施の形態においても、 4H— SiC基板 10の上に、初期成長層 11と新成長層 2 1とをェピタキシャル成長させる工程は、実施の形態 1において説明した工程(図 1 (a )〜(c)参照)と同じである。図 5 (a)〜(f)は、実施の形態 2における炭化珪素半導体 装置である DiMOSFET (Double Implanted Metal Oxide Semiconductor Field Effect Transistor)の製造工程を示す断面図である。本実施の形態の DiMOSFETは、高 い耐圧機能を付与するための二重イオン注入層を有するパワーデバイスである。図 5 (a)〜(f)には、 DiMOSFETの 2つのトランジスタセルしか表示されていないが、多 数のトランジスタセルが集合して 1つの縦型 DiMOSFETが構成されている。
[0040] 図 5 (a)に示す工程で、イオン注入法を用いて、新成長層 21中の 3C— SiC部 21a および初期成長層 11の一部に、濃度約 1 X 1017cm— 3の p型ドーパントを含み、厚み (深さ)が約 1 · 2 mの pゥヱル領域 52を形成する。このとき、 pゥエル領域 52は、後 述する理由により、 3C— SiC部 21aの厚さより大きくして、 pn接合部を初期成長層 11 内に形成する。さらに、イオン注入法を用いて、 pゥエル領域 52の表面部の各一部に 、濃度 1 X 1019cm 3の n型ドーパントを含み、厚み(深さ)が約 0· 3 μ mのソース領域 53と、濃度 5 X 1019cm— 3の p型ドーパントを含み、厚み(深さ)が約 0· 3 111の +コ ンタクト領域 55とを形成する。なお、イオン注入時の基板温度は、すべて 500° じで ある。
[0041] 次に、図 5 (b)に示す工程で、基板全体の上に、厚み 2· 5 m〜 3 mのポジ型レ ジストを塗布し、アルゴン雰囲気中, 750° C, 15分間の条件で熱処理を行なって、 基板を覆う厚み 0· 8 μ m〜l μ mのカーボンキャップ 57を形成する。その後、カーボ ンキャップ 57により基板を覆った状態で、アルゴン雰囲気中, 1800° C, 30分間の 条件で熱ァニールを行なう。これにより、基板表面の全体が、表面粗さ Raが lnm〜2 nm程度まで平滑化される。
[0042] 次に、図 5 (c)に示す工程で、酸素雰囲気中, 900° C, 30分間の条件で熱処理を 行なって、カーボンキャップ 57を除去する。その後、基板温度を約 1200° Cに維持 したドライ酸化法により、基板上に、厚み約 50nmのシリコン酸化膜からなるゲート絶 縁膜 60を形成する。
[0043] なお、カーボンキャップ 57を除去した後、さらに、コロイダルシリカを主成分として含 む研磨液を用いて、 CMP (化学機械研磨)を行ない、基板の表面部を lnm〜5nm 程度除去することにより、さらに基板表面を平滑かつ平坦にしてもよい。その場合に は、酸素雰囲気中, 1150° C, 90分間の条件での熱処理 (熱酸化法)により、基板 上に厚み約 20nmの犠牲酸化膜(図示せず)を形成した後、 HFにより、犠牲酸化膜 を除去する。これにより、 CMPによって新成長層 21 (3CSiC部 21a) , pゥエル領域 5 2,ソース領域 53,及び p +コンタクト領域 55に導入された研磨歪み層(ダメージ層) を除去する。
[0044] 次に、図 5 (d)に示す工程で、蒸着法,スパッタ法などにより、 4H— SiC基板 10の 裏面上に、厚み約 0· 1 mの Ni膜からなるドレイン電極 63を形成する。
[0045] 次に、図 5 (e)に示す工程で、ゲート絶縁膜 60のうちソース領域 53及び p +コンタク ト領域 15の上方に位置する部分を開口した後、たとえばリフトオフ法などを用いて、 ゲート絶縁膜 60を開口した領域の上に厚み約 0. 1 mの Ni膜からなるソース電極 6 1を形成する。
[0046] 次に、アルゴン雰囲気中, 975° C, 2分間の条件で熱処理を行なうことにより、ソー ス電極 61及びドレイン電極 63を構成する Niと下地層(ソース領域 53, p+コンタクト領 域 55及び新成長層 21a)を構成する炭化珪素との接触状態を、ショットキー接触から ォーミック接触へと変化させる。
[0047] 次に、図 5 (f)に示す工程で、ゲート絶縁膜 60の上にソース電極 61とは離間した位 置に、 A もなるゲート電極 62を形成する。
[0048] 以上の製造工程により、パワーデバイスとして機能する nチャネル型の縦型 DiMO SFETが形成される。図 5 (a)〜(f)には表示されていないが、多数のトランジスタセ ルが集合して 1つの縦型 DiMOSFETが構成されて!/、る。この縦型 DiMOSFETの 各トランジスタセルにおいて、オン時には、ドレイン電極 63から供給される電流力 4 H— SiC基板 10から初期成長層 11を経て 4H— SiC部 21bの最上部まで縦方向に 流れた後、 3C— SiC部 21a中に形成された pゥェル領域 52の最上部のチャネル領 域 52aを通って、ソース領域 53に達することになる。したがって、チャネル領域 52aに おいては、キャリアである電子がソース領域 53から 4H— SiC部 21bの最上部に向か つて走行する。このチャネル領域 52aにおける電子の移動度力 チャネル移動度で ある。また、 pn接合部 Rpnは、 3C— SiC部 21a内ではなぐ 4H— SiCからなる初期成 長層 11内に形成されている。
[0049] ここで、本実施の形態においても、実施の形態 1と同様に、チャネル領域 52aが、 3 C— SiC部 21a中に形成されているので、 DiMOSFETのオン時にチャネルを走行 するキャリアの移動度が向上する。その理由は、実施の形態において述べた通りであ る。よって、本実施の形態の縦型 DiMOSFETにより、チャネル移動度の向上を図る こと力 Sでさる。
[0050] 一方、 3C— SiCなどの立方晶 SiCは、 4H— SiCや 6H— SiCなどの六方晶 SiCに 比べ、バンドギャップが小さいので、耐圧性には劣る。ここで、本実施の形態では、 p n接合部 Rpnが 4H— SiCからなる初期成長層 11内に形成されて!/、るので、パワーデ ノ イスに要求される耐圧性を高く維持することができる。つまり、本実施の形態の縦 型 DiMOSFETにより、高いチャネル移動度と高い耐圧性とを併せて実現することが できる。
[0051] (他の実施の形態)
本発明の炭化珪素半導体装置は、実施形態 1や実施形態 2に挙げたものに限定さ れるものではなぐ発明の効果を発揮するものであれば、各部の構造,寸法,ドーパ ント濃度などは、 V、かなるバリエーションも採ることができる。
[0052] 実施の形態 1 , 2では、本発明の炭化珪素半導体装置を MOSFETに適用した例 について説明したが、本発明の炭化珪素半導体装置は、ゲート絶縁膜がシリコン酸 化膜とは異なる絶縁膜、たとえば、シリコン窒化膜,シリコン酸窒化膜,その他の各種 誘電体膜などである場合、つまり、 MISFET—般に適用することができる。また、 IGB
Tなどにも適用することができる。
[0053] 本発明における炭化珪素半導体基板の 1つである炭化珪素基板は、 4H— SiC基 板に限定されるものではなぐ 6H— SiC基板等、 4Hポリタイプとは異なるポリタイプ の六方晶の SiC基板であってもよい。
産業上の利用可能性
[0054] 本発明の炭化珪素半導体装置は、パワーデバイスや高周波デバイスとして用いら れる MISFET, IGBTなどに利用することができる。

Claims

請求の範囲
[1] 六方晶の炭化珪素からなり、表面の一部に拡大テラス面(15A)を有する下地半導 体層(11)と、
前記下地半導体層(11)の上にェピタキシャル成長された新成長層(21a、 21b)と 前記新成長層(21a、 21b)のうち前記拡大テラス面(15A)の上方に位置する部分 (21a)に形成されたチャネル領域(32a、 52a)と、
を備えている、炭化珪素半導体装置。
[2] 請求の範囲第 1項に記載の炭化珪素半導体装置において、
前記下地半導体層(11)は、主面が {0001 }面から 2° 以上オフセットされた 4H型 炭化珪素層であり、
前記拡大テラス面(15A)の上方に位置する領域は、 3C型炭化珪素部である、炭 化珪素半導体装置。
[3] 請求の範囲第 2項に記載の炭化珪素半導体装置にお!/、て、
前記下地半導体層(11)のオフセットの方向は、 < 1— 100〉方向から ± 7. 5° 以 内の範囲にある、炭化珪素半導体装置。
[4] 請求の範囲第 1項に記載の炭化珪素半導体装置において、
前記拡大テラス面(15A)の上方に位置する部分におけるチャネル領域(32a)の両 側に設けられたソース領域およびドレイン領域(33)と、
前記チャネル領域の上に形成されたゲート絶縁膜(40)と、
前記ゲート絶縁膜の上に形成されたゲート電極 (42)と、
をさらに備え、
横型トランジスタとして機能する、炭化珪素半導体装置。
[5] 請求の範囲第 1項に記載の炭化珪素半導体装置において、
前記下地半導体層(11)は、第 1導電型領域であり、
前記拡大テラス面(15A)の上方に位置する部分から前記下地半導体層(11)に亘 つて形成された第 2導電型のゥエル領域(52)と、
前記チャネル領域の上に形成されたゲート絶縁膜(60)と、 前記ゲート絶縁膜の上に形成されたゲート電極(62)と、
前記ゥエル領域内に形成された第 1導電型のソース領域(53)と、
前記下地半導体層の下部に設けられた第 1導電型のドレイン領域と、 をさらに備え、
縦型トランジスタとして機能する、炭化珪素半導体装置。
[6] 六方晶の炭化珪素からなる下地半導体層(11)に珪素を供給しつつ熱処理して、 前記下地半導体層の表面の一部に拡大テラス面(15A)を形成する工程 ωと、 前記下地半導体層(11)の上に、炭化珪素からなる新成長層(21a、 21b)をェピタ キシャル成長させる工程(b)と、
を含み、
前記新成長層(21a、 21b)のうち前記拡大テラス面(15A)の上方に成長した部分 にチャネル領域 (32a、 52a)を有する炭化珪素半導体装置の製造方法。
[7] 請求の範囲第 6項に記載の炭化珪素半導体装置の製造方法にお!/、て、
前記工程 (a)では、 4H型炭化珪素からなる下地半導体層(11)を用い、 前記工程 (b)では、前記拡大テラス面(15A)の上方に位置する部分に 3C型炭化 珪素をェピタキシャル成長させる、炭化珪素半導体装置の製造方法。
[8] 請求の範囲第 6項に記載の炭化珪素半導体装置の製造方法にお!/、て、
前記工程(a)は、
前記下地半導体層(11)の少なくとも一部を覆う, Siを含む被覆膜 (Ml)を形成する 副工程 (al)と、
前記被覆膜 (Ml)を付けた状態で、前記下地半導体層(11)を前記被覆膜の融点 以上の温度で熱処理する副工程(a2)と、
を含む、炭化珪素半導体装置の製造方法。
PCT/JP2007/071630 2006-11-10 2007-11-07 Dispositif semi-conducteur de carbure de silicium et procédé de fabrication de celui-ci WO2008056698A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US12/513,554 US8138504B2 (en) 2006-11-10 2007-11-07 Silicon carbide semiconductor device and method of manufacturing the same
JP2008543101A JPWO2008056698A1 (ja) 2006-11-10 2007-11-07 炭化珪素半導体装置およびその製造方法
CA002668862A CA2668862A1 (en) 2006-11-10 2007-11-07 Silicon carbide semiconductor device and method of manufacturing the same
EP07831361A EP2083448A4 (en) 2006-11-10 2007-11-07 SEMICONDUCTOR DEVICE OF SILICON CARBIDE AND METHOD OF MANUFACTURING THE SAME

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-305476 2006-11-10
JP2006305476 2006-11-10

Publications (1)

Publication Number Publication Date
WO2008056698A1 true WO2008056698A1 (fr) 2008-05-15

Family

ID=39364512

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/071630 WO2008056698A1 (fr) 2006-11-10 2007-11-07 Dispositif semi-conducteur de carbure de silicium et procédé de fabrication de celui-ci

Country Status (8)

Country Link
US (1) US8138504B2 (ja)
EP (1) EP2083448A4 (ja)
JP (1) JPWO2008056698A1 (ja)
KR (1) KR20090089362A (ja)
CN (1) CN101536192A (ja)
CA (1) CA2668862A1 (ja)
TW (1) TW200840039A (ja)
WO (1) WO2008056698A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009152309A (ja) * 2007-12-19 2009-07-09 Toyota Motor Corp 半導体装置及び半導体装置の製造方法
WO2011155234A1 (ja) * 2010-06-09 2011-12-15 住友電気工業株式会社 炭化珪素基板、エピタキシャル層付き基板、半導体装置および炭化珪素基板の製造方法
CN102341893A (zh) * 2009-03-05 2012-02-01 三菱电机株式会社 碳化硅半导体装置的制造方法
US20120175638A1 (en) * 2011-01-12 2012-07-12 Sumitomo Electric Industries, Ltd. Semiconductor device
US9362391B2 (en) 2011-09-21 2016-06-07 Mitsubishi Electric Corporation Silicon carbide semiconductor device and method of manufacturing the same
WO2021230076A1 (ja) 2020-05-15 2021-11-18 株式会社Cusic SiC積層体およびその製造方法ならびに半導体装置
JP2022088613A (ja) * 2008-12-25 2022-06-14 ローム株式会社 半導体装置の製造方法

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4858791B2 (ja) * 2009-05-22 2012-01-18 住友電気工業株式会社 半導体装置およびその製造方法
EP2490247A1 (en) * 2009-10-13 2012-08-22 Sumitomo Electric Industries, Ltd. Silicon carbide substrate manufacturing method and silicon carbide substrate
WO2011052320A1 (ja) * 2009-10-30 2011-05-05 住友電気工業株式会社 炭化珪素基板の製造方法および炭化珪素基板
JP2012004275A (ja) * 2010-06-16 2012-01-05 Sumitomo Electric Ind Ltd 炭化珪素半導体装置の製造方法
JP5879770B2 (ja) * 2011-06-27 2016-03-08 住友電気工業株式会社 半導体装置およびその製造方法
WO2013011751A1 (ja) 2011-07-20 2013-01-24 住友電気工業株式会社 炭化珪素基板、半導体装置およびこれらの製造方法
GB2495949B (en) * 2011-10-26 2015-03-11 Anvil Semiconductors Ltd Silicon carbide epitaxy
JP5995347B2 (ja) * 2012-03-16 2016-09-21 国立研究開発法人産業技術総合研究所 SiC半導体装置及びその製造方法
JP5803786B2 (ja) 2012-04-02 2015-11-04 住友電気工業株式会社 炭化珪素基板、半導体装置およびこれらの製造方法
US10256325B2 (en) * 2012-11-08 2019-04-09 Infineon Technologies Austria Ag Radiation-hardened power semiconductor devices and methods of forming them
JP6093877B2 (ja) 2012-12-29 2017-03-08 アップル インコーポレイテッド 複数接触ジェスチャのために触知出力の生成を見合わせるためのデバイス、方法、及びグラフィカルユーザインタフェース
GB2538768A (en) * 2015-05-28 2016-11-30 Anvil Semiconductors Ltd Bipolar power semiconductor transistor
CN105304705B (zh) * 2015-08-21 2019-01-11 西安电子科技大学 异质结高电子迁移率自旋场效应晶体管及制造方法
CN105261642B (zh) * 2015-08-21 2019-04-12 西安电子科技大学 异质结高电子迁移率自旋场效应晶体管及制造方法
CN105261641A (zh) * 2015-08-21 2016-01-20 西安电子科技大学 异质结高电子迁移率自旋场效应晶体管及制造方法
JP7125943B2 (ja) * 2017-03-03 2022-08-25 ヒタチ・エナジー・スウィツァーランド・アクチェンゲゼルシャフト 炭化ケイ素スーパージャンクションパワー半導体デバイスおよびその製造方法
CN113196499B (zh) 2018-12-07 2022-05-03 日立能源瑞士股份公司 垂直碳化硅功率mosfet和igbt及其制造方法
US11245016B2 (en) * 2020-01-31 2022-02-08 Alpha And Omega Semiconductor (Cayman) Ltd. Silicon carbide trench semiconductor device

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09102459A (ja) * 1995-10-06 1997-04-15 Matsushita Electric Ind Co Ltd 半導体ヘテロ界面形成方法
JPH11162850A (ja) * 1997-08-27 1999-06-18 Matsushita Electric Ind Co Ltd 炭化珪素基板およびその製造方法、並びに炭化珪素基板を用いた半導体素子
JP2000294777A (ja) 1999-04-08 2000-10-20 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2003234301A (ja) * 2001-10-25 2003-08-22 Matsushita Electric Ind Co Ltd 半導体基板、半導体素子及びその製造方法
JP2004152813A (ja) * 2002-10-29 2004-05-27 Toyota Motor Corp 半導体素子とその製造方法
JP2005097040A (ja) * 2003-09-25 2005-04-14 New Industry Research Organization 単結晶炭化ケイ素基板の表面改良方法及びその改良された単結晶炭化ケイ素基板、並びに、単結晶炭化ケイ素成長方法
JP2005277229A (ja) * 2004-03-25 2005-10-06 National Institute Of Advanced Industrial & Technology 炭化珪素平滑化基板の作製方法、炭化珪素平滑化基板、炭化珪素エピタキシャルウエハ、窒化ガリウムウエハ、及び半導体製造装置
JP2006013005A (ja) * 2004-06-23 2006-01-12 Denso Corp 炭化珪素半導体基板およびその製造方法
JP2006344942A (ja) * 2005-05-09 2006-12-21 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2250392A (en) * 1991-06-12 1993-01-12 Case Western Reserve University Process for the controlled growth of single-crystal films of silicon carbide polytypes on silicon carbide wafers
CA2269912A1 (en) * 1997-08-27 1999-03-04 Makoto Kitabatake Silicon carbide substrate, process for producing the same, and semiconductor element containing silicon carbide substrate
JP3812396B2 (ja) * 2001-10-04 2006-08-23 株式会社デンソー 炭化珪素半導体装置の製造方法及び炭化硅素半導体装置
EP1306890A2 (en) * 2001-10-25 2003-05-02 Matsushita Electric Industrial Co., Ltd. Semiconductor substrate and device comprising SiC and method for fabricating the same
DE102005017814B4 (de) * 2004-04-19 2016-08-11 Denso Corporation Siliziumkarbid-Halbleiterbauelement und Verfahren zu dessen Herstellung

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09102459A (ja) * 1995-10-06 1997-04-15 Matsushita Electric Ind Co Ltd 半導体ヘテロ界面形成方法
JPH11162850A (ja) * 1997-08-27 1999-06-18 Matsushita Electric Ind Co Ltd 炭化珪素基板およびその製造方法、並びに炭化珪素基板を用いた半導体素子
JP2000294777A (ja) 1999-04-08 2000-10-20 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2003234301A (ja) * 2001-10-25 2003-08-22 Matsushita Electric Ind Co Ltd 半導体基板、半導体素子及びその製造方法
JP2004152813A (ja) * 2002-10-29 2004-05-27 Toyota Motor Corp 半導体素子とその製造方法
JP2005097040A (ja) * 2003-09-25 2005-04-14 New Industry Research Organization 単結晶炭化ケイ素基板の表面改良方法及びその改良された単結晶炭化ケイ素基板、並びに、単結晶炭化ケイ素成長方法
JP2005277229A (ja) * 2004-03-25 2005-10-06 National Institute Of Advanced Industrial & Technology 炭化珪素平滑化基板の作製方法、炭化珪素平滑化基板、炭化珪素エピタキシャルウエハ、窒化ガリウムウエハ、及び半導体製造装置
JP2006013005A (ja) * 2004-06-23 2006-01-12 Denso Corp 炭化珪素半導体基板およびその製造方法
JP2006344942A (ja) * 2005-05-09 2006-12-21 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
See also references of EP2083448A4
STARKE U. ET AL.: "SiC SURFACE RECONSTRUCTION: RELEVANCY OF ATOMIC STRUCTURE FOR GROWTH TECHNOLOGY", SURFACE REVIEW AND LETTERS, vol. 6, no. 6, 1999, pages 1129 - 1141, XP003019155 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009152309A (ja) * 2007-12-19 2009-07-09 Toyota Motor Corp 半導体装置及び半導体装置の製造方法
US8164100B2 (en) 2007-12-19 2012-04-24 Toyota Jidosha Kabushiki Kaisha Semiconductor device and method of manufacturing thereof
JP2022088613A (ja) * 2008-12-25 2022-06-14 ローム株式会社 半導体装置の製造方法
JP7381643B2 (ja) 2008-12-25 2023-11-15 ローム株式会社 半導体装置の製造方法
CN102341893A (zh) * 2009-03-05 2012-02-01 三菱电机株式会社 碳化硅半导体装置的制造方法
US8569106B2 (en) 2009-03-05 2013-10-29 Mitsubishi Electric Corporation Method for manufacturing silicon carbide semiconductor device
WO2011155234A1 (ja) * 2010-06-09 2011-12-15 住友電気工業株式会社 炭化珪素基板、エピタキシャル層付き基板、半導体装置および炭化珪素基板の製造方法
US20120175638A1 (en) * 2011-01-12 2012-07-12 Sumitomo Electric Industries, Ltd. Semiconductor device
US9362391B2 (en) 2011-09-21 2016-06-07 Mitsubishi Electric Corporation Silicon carbide semiconductor device and method of manufacturing the same
WO2021230076A1 (ja) 2020-05-15 2021-11-18 株式会社Cusic SiC積層体およびその製造方法ならびに半導体装置
US11862460B2 (en) 2020-05-15 2024-01-02 Cusic Inc. SiC multilayer body, production method therefor, and semiconductor device

Also Published As

Publication number Publication date
CN101536192A (zh) 2009-09-16
US20100065857A1 (en) 2010-03-18
TW200840039A (en) 2008-10-01
CA2668862A1 (en) 2008-05-15
US8138504B2 (en) 2012-03-20
KR20090089362A (ko) 2009-08-21
JPWO2008056698A1 (ja) 2010-02-25
EP2083448A4 (en) 2010-11-17
EP2083448A1 (en) 2009-07-29

Similar Documents

Publication Publication Date Title
WO2008056698A1 (fr) Dispositif semi-conducteur de carbure de silicium et procédé de fabrication de celui-ci
US8198675B2 (en) Silicon carbide semiconductor device and method of manufacturing the same
EP1981076B1 (en) Method for manufacturing silicon carbide semiconductor device
JP4843854B2 (ja) Mosデバイス
TW565630B (en) SiC wafer, SiC semiconductor device and method for manufacturing SiC wafer
JP4775102B2 (ja) 半導体装置の製造方法
JP2007115875A (ja) 炭化珪素半導体装置およびその製造方法
EP1494268A2 (en) SiC Semiconductor device and method for fabricating the same
JP5344873B2 (ja) 炭化珪素半導体装置の製造方法
CA2761245A1 (en) Semiconductor device
JP2000319099A (ja) SiCウエハ、SiC半導体デバイス、および、SiCウエハの製造方法
JP3784393B2 (ja) 半導体装置及びその製造方法
JP2005166930A (ja) SiC−MISFET及びその製造方法
JP4449814B2 (ja) 炭化けい素半導体素子の製造方法
JP2003234301A (ja) 半導体基板、半導体素子及びその製造方法
JP2018035051A (ja) SiC構造体およびその製造方法並びに半導体装置
JP2008205296A (ja) 炭化珪素半導体素子及びその製造方法
JP3972450B2 (ja) 炭化珪素半導体装置の製造方法
JP6500628B2 (ja) 炭化珪素半導体装置およびその製造方法
JPWO2008126541A1 (ja) 半導体装置およびその製造方法
TW201201284A (en) Method for manufacturing silicon carbide substrate, method for manufacturing semiconductor device, silicon carbide substrate and semiconductor device
JP2008109032A (ja) 半導体装置および半導体装置の製造方法
JP2011181949A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780041672.5

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07831361

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008543101

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2007831361

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 12513554

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2668862

Country of ref document: CA

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020097011540

Country of ref document: KR