WO2005069205A1 - 電子装置の製造方法 - Google Patents

電子装置の製造方法 Download PDF

Info

Publication number
WO2005069205A1
WO2005069205A1 PCT/JP2005/000095 JP2005000095W WO2005069205A1 WO 2005069205 A1 WO2005069205 A1 WO 2005069205A1 JP 2005000095 W JP2005000095 W JP 2005000095W WO 2005069205 A1 WO2005069205 A1 WO 2005069205A1
Authority
WO
WIPO (PCT)
Prior art keywords
manufacturing
electronic device
circuit
circuit layer
elements
Prior art date
Application number
PCT/JP2005/000095
Other languages
English (en)
French (fr)
Inventor
Kousuke Tanaka
Hironori Ishizaka
Kouji Tasaki
Masahito Shibutani
Masahisa Shinzawa
Hidehiko Tonotsuka
Katsuya Iwata
Original Assignee
Hitachi Chemical Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Chemical Co., Ltd. filed Critical Hitachi Chemical Co., Ltd.
Priority to US10/586,305 priority Critical patent/US20070161154A1/en
Priority to EP05703363A priority patent/EP1713020A4/en
Priority to JP2005517010A priority patent/JP4386038B2/ja
Publication of WO2005069205A1 publication Critical patent/WO2005069205A1/ja

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07718Constructional details, e.g. mounting of circuits in the carrier the record carrier being manufactured in a continuous process, e.g. using endless rolls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/02Feeding of components
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/0775Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75252Means for applying energy, e.g. heating means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Definitions

  • the present invention relates to a method for manufacturing an electronic device such as a non-contact type individual identification device equipped with an IC element, and more particularly, to an electronic device suitable for obtaining low cost, excellent productivity, and good communication characteristics. It relates to a manufacturing method.
  • RFID Radio Frequency Identification
  • 2.45 GHz microwave-based R FID tags have attracted attention because of the feature that a communication distance of several meters is possible due to the structure in which an external antenna is attached to the IC element.
  • Systems are being constructed for the purpose of merchandise distribution, product management, and product history management.
  • Examples of the RFID tag of the radio wave method using the microwave include, for example, a tag using a TCP (Tape Carrier Package) type inlet developed by Hitachi, Ltd. and Neisse / Renesas Technology Co., Ltd.
  • TCP Transmission Carrier Package
  • one IC element in which all external electrodes are formed on the same surface is mounted on a tape carrier consisting of a polyimide base material and a copper antenna circuit continuously.
  • the TAB (Tape Automated Bonding) method is adopted (Susumu Kayama, Kunihiko Naruse, "1 ⁇ 1 Packaging Technology (Top), (Bottom)", Nikkei Business Publications, 1993).
  • TAB Transmission Automated Bonding
  • the IC device 110 is divided into individual pieces by a die cutting method. Then, it is sucked from the dicing film 100 by the vacuum sucker 120.
  • the wafer is transferred to the vacuum suction station 130 so that the gold bump 114 of the IC element 110 on which all the external electrodes are formed on the same surface becomes the surface.
  • the vacuum suction station 130 is turned upside down so that the gold bump 114 is on the lower surface.
  • the polyimide substrate with copper foil is processed, and the antenna circuit 150 is aligned on a predetermined position on the antenna substrate 150 on which the antenna circuit 151 is formed. It is heat-pressed using a heater 140 and fixed. By applying tin plating or solder plating to the portion of the antenna circuit 151 connected to the gold bump 114, a connection using a gold-tin alloy can be obtained.
  • sealing is performed by the thermosetting resin 170 supplied from the dispenser 160 into the gap between the IC element 110 having all the external electrodes formed on the same surface and the antenna substrate 150. I do.
  • the state where the curing of the thermosetting resin is completed is an intermediate form of an RFID tag called an inlet. By storing this inlet in a label or thin case, it can be used as an RFID tag.
  • Other inlet structures include, for example, an IC element in which one external electrode of an IC element is formed on each of a pair of opposing faces by Usami of Hitachi, Ltd.
  • a glass diode package structure has been developed in which a dipole antenna is connected to each external electrode formed on the substrate (Japanese Patent Application Laid-Open No. 2002-269520).
  • the antenna uses the IC.
  • a sandwich 'antenna structure' has been developed that sandwiches each external electrode, one on each side of a set of opposing elements (ISSCC Digest of Technical Papers, pp. 398-399, 2003). By changing the width and length of this slit, the dipole antenna structure with the excitation slit can match the impedance of the antenna with the input impedance of the IC element and improve the communication distance. .
  • the two external electrodes of the IC element are connected to the antenna across the excitation slit to form a resonance circuit.
  • all external electrodes are adsorbed and transported on an IC element in which all external electrodes are formed on the same surface by a vacuum adsorber from Daishinda Film.
  • the alignment and arrangement of the formed IC element and the antenna substrate, as well as the steps of heat bonding, resin sealing, etc., are performed for each IC element with all external electrodes formed on the same surface, one by one. It was very difficult to reduce the tact time to about 1 second or less, and this was a major issue in mass productivity.
  • the present invention has been made in view of the above, and has as its object to provide a method of manufacturing an electronic device that is inexpensive, has excellent productivity, and can obtain good communication characteristics.
  • a method of manufacturing an electronic device is directed to a method of manufacturing an electronic device including an IC element having electrodes formed on both sides, and first and second circuit layers.
  • the method one electrode of the IC element and the first circuit layer, the other electrode of the IC element, the second circuit layer, and the first and second circuit layers are electrically connected. And a step of aligning a connection surface while continuously and separately supplying one of the IC element and the circuit layer.
  • the step of continuously supplying the IC element may include the step of: A step of individually holding the IC elements in the IC element holding section of the IC element transporter having at least one holding section; and a step of moving the transporting section of the transporter to transport the held IC elements.
  • the method includes the steps of:
  • the IC element transporter has a disk shape.
  • the IC element holding portion has a notch shape.
  • the step of individually holding the IC elements in the IC element holding section of the carrier includes: placing the IC elements in the IC element holding section using an IC element alignment supply device. It is preferable to hold them individually.
  • the IC element alignment supply device is a linear feeder.
  • the IC element alignment supply device is a high-frequency alignment type feeder!
  • the electrical connection between the electrode of the IC element and at least one of the first and second circuit layers is performed via an anisotropic conductive adhesive layer. Is preferred.
  • a step of collectively connecting the electrodes of the IC element and at least one of the first and second circuit layers It is preferable to include ⁇ .
  • the method of manufacturing an electronic device it is preferable that the method of collective connection is performed by heating and compression.
  • a gap between the first and second circuit layers is sealed by the heating and compression.
  • the method of manufacturing an electronic device after the step of collectively connecting the electrodes of the plurality of IC elements and at least one of the first and second circuit layers is continuous, it is preferable that the method further includes a step of cutting the plurality of circuit layers with IC elements into individual pieces.
  • At least one of the first and second circuit layers may be used.
  • a conductive layer is formed on the surface of the substrate.
  • At least one of the first and second circuit layers has a slit.
  • the conductive layer preferably contains aluminum.
  • the organic resin is a vinyl chloride resin (PVC).
  • PVC vinyl chloride resin
  • ABS Acrylonitrile butadiene styrene
  • PET polyethylene terephthalate
  • PET glycol-modified polyethylene terephthalate
  • PEN polyethylene naphthalate
  • PC polycarbonate resin
  • O-PET biaxially oriented polyester
  • polyimide resin which is preferably selected from.
  • At least one of the first and second metal foils is supported by the base material having strong paper strength.
  • IC elements formed on each of a pair of surfaces with external electrodes facing each other are arranged on the outer periphery of the disc-shaped carrier.
  • the IC elements are individually housed in a plurality of notches into which one IC element can be inserted.
  • FIG. 1 is a view for explaining a conventional manufacturing method.
  • FIG. 2 is a view showing a structure of an inlet obtained by a production method of the present invention.
  • FIG. 3 is a manufacturing process diagram for explaining the first embodiment of the present invention.
  • FIG. 4 is a manufacturing step diagram for explaining a second embodiment of the present invention.
  • the electronic device includes an IC element having electrodes formed on both sides, a first circuit layer,
  • a short-circuit plate (connection cover) for electrically connecting the IC element and the first circuit layer. And a second circuit layer that operates.
  • FIG. 2A is a schematic view of the RFID tag inlet as viewed from above.
  • FIG. 2B is a schematic cross-sectional view taken along the line AA ′ in FIG. 2A. The structure of the inlet will be briefly described with reference to FIG.
  • one electrode 12 and the other electrode 13 are formed on each of a pair of opposing surfaces of the IC element 10.
  • the IC element 10 is contained in the anisotropic conductive adhesive layer 40 at the first connection portion 2 in the first circuit layer 20 composed of the base substrate 22 and the antenna circuit 21 by one electrode 12. They are connected via conductive particles 41.
  • the second circuit layer 30 composed of the base material 32 and the metal foil 31 and the other electrode 13 of the IC element 10 are connected to the second connection portion 3 and to the second circuit layer 30.
  • the first circuit layers 20 are connected at the third connection portions 4 via conductive particles 41 contained in the anisotropic conductive adhesive layer 40, respectively.
  • a first example of the method for manufacturing an electronic device according to the present invention operates as a transmitting / receiving antenna in which a slit is formed and an IC element formed on each of a pair of surfaces facing external electrodes.
  • a method for manufacturing an electronic device including a first circuit layer, and a second circuit layer for electrically connecting the IC element and the first circuit layer, a plurality of antennas are formed using a first metal foil.
  • the second IC layer with the IC element is individually arranged on the second circuit layer on which the second metal foil is formed so as to electrically connect the transported IC elements via the first anisotropic conductive adhesive layer.
  • the second example of the method of manufacturing the electronic device according to the present invention operates as an IC element formed on each of a pair of surfaces facing external electrodes, and a transmitting / receiving antenna formed with a slit.
  • a step of forming an antenna circuit and a step of forming a first circuit layer by providing the antenna circuit on a base substrate, or providing a plurality of antenna circuits with a first metal foil provided on the base substrate.
  • a third example of the method of manufacturing the electronic device according to the present invention operates as an IC element formed on each of a pair of surfaces facing external electrodes, and a transmitting / receiving antenna having a slit formed.
  • a step of forming an antenna circuit and a step of forming a first circuit layer by providing the antenna circuit on a base substrate or a first metal foil provided on the base substrate Force forming a first circuit layer by providing a plurality of antenna circuits, forming a first anisotropic conductive adhesive layer at a predetermined position on the antenna circuit, aligning the IC elements
  • a step of individually arranging the transported IC elements so that the IC elements are electrically connected to predetermined positions, and then arranging the IC elements via a first anisotropic conductive adhesive layer; Forming a second anisotropic conductive adhesive layer at a predetermined position on the IC element and the antenna circuit, and electrically connecting the plurality of the arranged IC
  • At least one of the first and second metal foils is aluminum.
  • the first and second metal foils is supported by a base material made of an organic resin or paper.
  • the organic resin is vinyl chloride resin (PVC), acrylonitrile butadiene styrene (ABS), polyethylene terephthalate (PET), glycol-modified polyethylene terephthalate (PETG), polyethylene naphthalate (PEN), polycarbonate resin (PC) , Biaxially stretched polyester (O-PET) and polyimide resin.
  • a method of forming a first circuit layer for example, a plurality of antenna circuits are formed using a first metal foil, and a force is also provided on a base substrate.
  • a method of forming a first circuit layer by forming a first circuit layer by forming a first metal foil on a base material and forming a plurality of antenna circuits by force etching or the like.
  • a high-speed balta feeder for example, there are a high-speed balta feeder, a high-frequency parts feeder, and a linear feeder for arranging chip components such as chip capacitors and chip resistors in a row.
  • the IC elements are arranged in the width direction of the first circuit layer Dividing the second circuit layer into pieces each of which can be heated and pressure-bonded at a time, one row at a time, and positioning the second circuit layer at a predetermined position on the antenna circuit. Shortening the tact time in the case of having a step of combining and a step of collectively heating and pressing the second circuit layer on the IC element and the first circuit layer via the anisotropic conductive adhesive layer. It is preferable in that it can be performed.
  • an anisotropic conductive adhesive layer is formed on each surface of the IC element on which an external electrode is attached, and the IC element is attached to the anisotropic conductive adhesive.
  • the inlet can be manufactured more efficiently than in this case even if a semiconductor element sandwiched between layers is used in advance.
  • a plurality of the IC elements are put together with first and second circuit layers by heating and pressing the first and second anisotropic conductive adhesive layers.
  • the gap between the first and second circuit layers can be sealed.
  • the total of the thicknesses of the first and second anisotropic conductive adhesive layers is at least half or more of the thickness of the IC element. It is preferable in that sealing property with the layer can be obtained and high reliability can be realized.
  • thermocompression bonding it is preferable to divide the second circuit layer into a plurality of parts before the thermocompression bonding, because the position shift due to thermal distortion can be prevented.
  • an anisotropic conductive adhesive layer is formed on each surface of the IC element on which an external electrode is attached, and the IC element is attached to the anisotropic conductive adhesive.
  • a semiconductor element in which a second circuit layer is further provided in advance on one of the anisotropic conductive adhesive layers of the semiconductor element sandwiched between layers may be used. The inlet can be manufactured more efficiently.
  • the second metal foil is simply provided as a method of providing a second metal foil on a base material to form a second circuit layer.
  • the second metal foil is simply provided. There is a method of simply sticking on the base material, and there is no need to perform processing such as etching on the second metal foil, so that the number of steps is reduced, the tact time can be reduced, and the cost is reduced.
  • a second circuit layer is formed on the IC element and the first circuit layer. After the step of heating and press-fitting all together via the anisotropic conductive adhesive layer, the method further comprises a step of cutting the antenna circuit into individual pieces one by one.
  • the second circuit layer straddles the slit and applies a force to the IC element. It is necessary to have a certain length, and it should have a length almost equal to the width of the antenna circuit.
  • the inlet When the inlet is used in the form of an RFID tag, it is preferable to provide cover sheets above and below the inlet in order to protect a circuit and prevent a short circuit or the like.
  • the plurality of aligned IC elements are individually arranged in a plurality of notches into which one IC element, in which one IC element is arranged on the outer periphery of a disk-shaped transporter, can be inserted.
  • the transported chips are individually arranged at predetermined positions on the second circuit layer and the antenna circuit. Even so, excellent productivity can be realized as compared with a case where the IC elements are suctioned, transported, and arranged one by one by a vacuum suction device or the like. By improving productivity, the tact time per inlet can be reduced.
  • the IC element and the second circuit layer are connected to each other. Since high-precision alignment of the excitation slit on the antenna circuit is not required, it is possible to reduce the cost of production equipment and achieve high-speed transport.
  • the electrical connection between the IC element and the first and second circuit layers and the first and second circuit layers is via an anisotropic conductive adhesive layer.
  • the connection by the anisotropic conductive adhesive layer is performed by contacting each external electrode formed on each surface of the IC element which is a connected body with conductive particles contained in the anisotropic conductive adhesive layer. It does not require surface plating on the antenna circuit and does not require a high heat-resistant base material that can withstand bonding at a high temperature of 200 ° C or more to form metal joints. As a result, it is possible to use inexpensive base materials and antenna circuits, thereby reducing costs. Can be realized.
  • the electrical connection is made via an anisotropic conductive adhesive layer, for example, when connection is made by conventional gold-tin bonding or the like, a highly heat-resistant polyimide is used as a base material of the first circuit layer.
  • inexpensive polyethylene terephthalate or the like can be used instead of having to use a metal.
  • inexpensive aluminum with low tint or solder adhesion properties as the material of the antenna circuit. . Therefore, for example, the first circuit layer obtained by forming an aluminum antenna circuit on a polyethylene terephthalate base material is a member suitable for manufacturing an inexpensive RFID tag inlet.
  • the first anisotropic conductive adhesive layer may be formed in advance on the second circuit layer, or may be formed on the other electrode side of the IC element. Further, the second anisotropic conductive adhesive layer may be formed on the first circuit layer in advance, or may be formed on one electrode 12 side of the IC element.
  • the first anisotropic conductive adhesive layer may be formed in advance on the first circuit layer, or may be formed on one electrode 12 side of the IC element. Is also good. Further, the second anisotropic conductive adhesive layer may be formed in advance on the second circuit layer, or may be formed on the IC element and the antenna circuit.
  • the method of manufacturing an electronic device includes the steps of: providing an IC element formed on each of a pair of surfaces facing external electrodes, a transmitting / receiving antenna having a slit formed therein, the IC element and the antenna; A method of manufacturing an electronic device including a second circuit layer for electrically connecting the IC device.
  • the IC elements are individually accommodated in the notches and the disc-shaped carrier is rotated to perform a plurality of the IC elements with the maximum number of the notches. This is a method for manufacturing an electronic device.
  • the IC elements are arranged on the outer periphery of the disk-shaped carrier, and the IC elements are individually housed in a plurality of notches into which one IC element can be inserted.
  • the inlet may be provided. of Productivity can be dramatically improved.
  • FIG. 2 (a) is an embodiment of the present invention, and is a schematic view of an inlet for an RFID tag using the manufacturing method of the present invention as viewed from above.
  • FIG. 2B is a schematic cross-sectional view taken along the line AA ′ of FIG. 2A. The structure of the inlet will be briefly described with reference to FIG.
  • one electrode 12 and the other electrode 13 are formed on each of a pair of opposing surfaces of the IC element 10.
  • the IC element 10 is composed of a base material 22 and an antenna circuit 21 by one electrode 12, and an anisotropic conductive adhesive is applied to a first circuit layer 20 operating as an antenna substrate at a first connection portion 2. They are connected via conductive particles 41 contained in layer 40.
  • a second circuit layer 30 composed of a base material 32 and a metal foil 31 and operating as a short-circuiting plate and the other electrode 13 of the IC element 10 are connected to the second connection portion 3 at the second connection portion 3.
  • the layer 30 and the first circuit layer 20 are connected at the third connection part 4 via the conductive particles 41, respectively.
  • the second connection part 3 of the other electrode 13 of the IC element 10 and the third connection part 4 on the first circuit layer 20 cross over the slit 1 formed in the first circuit layer 20. It becomes a structure to be connected. That is, one electrode 12 and the other electrode 13 of the IC element 10 are connected to the first connection part 2, the antenna circuit 21, the third connection part 4, the metal foil 31 of the second circuit layer 30, and the second connection part. It is electrically connected via the connection part 3. Further, the gap between the first circuit layer 20 and the second circuit layer 30 is sealed by the matrix resin 42 of the anisotropic conductive adhesive layer 40.
  • the antenna circuit 21 is continuously formed using a ferric chloride aqueous solution as an etching solution.
  • the width of one antenna of the antenna circuit 21 is 2.5 mm
  • the slit width is 0.5 mm
  • the formation pitch of the antenna circuit 21 is 3 mm.
  • an IC element having a thickness of 0.4mm and a thickness of 0.15mm is formed on each of a pair of surfaces on which about 10,000 external electrodes prepared are opposed to each other.
  • the high-frequency part feeder 70 and the linear feeder 71 connected to the part feeder 70 are continuously vibrated at a frequency of 280 Hz, thereby causing the IC element 10 to vibrate. Lined up in one row.
  • a 9 ⁇ m-thick aluminum foil was bonded to a polyethylene terephthalate base material 32 having a width of 2 mm, a length of 50 m and a thickness of 50 m with an adhesive.
  • An anisotropic conductive adhesive film (AC-2 052P-45 (manufactured by Hitachi Chemical Co., Ltd.)) having a width of 2 mm and a length of 50 m is laminated on the aluminum foil surface of the second circuit layer 30 at 80 ° C, and the separator is formed.
  • An anisotropic conductive adhesive layer 40 formed by peeling off the film S is prepared, and the linear feeder 71 and the disc-shaped carrier having a plurality of notches 74 on the outer periphery into which one IC element 10 can be inserted are provided. 73, the anisotropic conductive adhesive layer 40 was arranged upward.
  • a pin 72 is provided at the end of the linear feeder 71 to prevent the IC element 10 from dropping due to vibration and to separate only one IC element 10 to be inserted into the notch 74 of the disc-shaped carrier 73. ing.
  • the pin 72 at the end of the linear feeder 71 is moved down, and only one IC element 10 B aligned at the top of the lower feeder 71 is placed in the disc-shaped carrier.
  • the disc-shaped carrier 73 was rotated by inserting the disc 73 into the notch 74.
  • the pin 72 at the tip of the linear feeder 71 is raised to prevent the IC element 10 to be inserted thereafter from dropping off, and the disc-shaped transporter 73 is notched 74 to insert the IC element 10 thereafter. Stops rotating at a position where it connects to the linear feeder 71.
  • the rotation speed of the disc-shaped carrier 73 is 0.25 rotation Z seconds
  • the moving speed of the second circuit layer 30 having the conductive adhesive layer 40 was 18 mmZ seconds.
  • the anisotropic material having the width is formed on the external electrode surface on the side opposite to the external electrode on the second circuit layer 30 side of the disposed IC element 10.
  • the separator film is peeled off to form an anisotropic conductive adhesive layer 40, with the IC elements 10 in which 40 IC elements 10 are arranged in a row at a pitch of 3 mm.
  • the second circuit layer 30 was formed. At this time, each surface of the IC element 10 to which the external electrode is attached is sandwiched by the anisotropic conductive adhesive layer 40.
  • the force on the anisotropic conductive adhesive layer 40 of the second circuit layer 30 with the IC element 10 is also transmitted by using a CCD camera and an image processing device.
  • the IC element 10 of the second circuit layer 30 with the IC element 10 is connected to the first circuit layer 20 by aligning the IC element 10 viewed as above with a predetermined position on the antenna circuit 21. Was temporarily fixed.
  • the pressure bonding head is lowered from the second circuit layer 30 side, and the above-described second circuit layer 30 with the IC element 10 is connected to the first circuit under the conditions of a pressure of 3 MPa, a temperature of 180 ° C, and a heating time of 15 seconds.
  • One line of the antenna circuits 21 arranged in the width direction of the layer 20 is heat-pressed at a predetermined position at a time, and the gap between the first circuit layer 20 and the second circuit layer 30 is sealed. did.
  • the crimping head is connected to the IC element 10 with the first circuit layer 20 and the second circuit layer 30 and the second circuit layer 30 and the first circuit layer 20 at the same time.
  • the protrusion corresponding to the thickness of the IC element 10 is formed at a predetermined position.
  • each was cut into individual pieces by using a press cutter to obtain an inlet structure having a shape shown in FIG.
  • the time required for transporting and disposing the IC element 10 is 0.167 seconds per inlet, and the second circuit layer 30 with the IC element 10 is transferred to the first circuit layer 20.
  • the time required to connect was 0.375 seconds per inlet.
  • the antenna circuit 21 is continuously formed using a ferric chloride aqueous solution as an etching solution.
  • the width of one antenna of the antenna circuit 21 was 2.5 mm
  • the slit width was 0.5 mm
  • the pitch of the antenna circuit 21 was 3 mm.
  • an anisotropic conductive adhesive film (AC-2052P-45 (manufactured by Hitachi Chemical Co., Ltd.) having a width of 2 mm was placed at a predetermined position on the antenna circuit 21. ) was laminated at 80 ° C, and the separator film was peeled off to form an anisotropic conductive adhesive layer 40.
  • an IC element having a thickness of 0.4 mm and a thickness of 0.15 mm is formed on each of a pair of surfaces on which about 10,000 external electrodes prepared are opposed to each other.
  • the high-frequency part feeder 70 and the linear feeder 71 connected to the part feeder 70 are continuously vibrated at a frequency of 280 Hz, thereby causing the IC element 10 to vibrate. Lined up in one row.
  • the anisotropic conductive adhesive layer 40 formed at a predetermined position on 21 was arranged upward.
  • a pin 72 for preventing the IC element 10 from dropping due to vibration and separating the IC element 10 to be inserted into the notch 74 of the disc-shaped carrier 73 is provided at the tip of the re-feeder 71. attached.
  • the pin 72 at the end of the linear feeder 71 is lowered, and only one IC element 10 C aligned at the top of the lower feeder 71 is inserted into the disc-shaped carrier.
  • the disc-shaped carrier 73 was rotated by inserting the disc 73 into the notch 74.
  • the pin 72 at the tip of the linear feeder 71 is raised to prevent the IC element 10 to be inserted thereafter from dropping off, and the disc-shaped transporter 73 is notched 74 to insert the IC element 10 thereafter. Stops rotating at a position where it connects to the linear feeder 71.
  • the number of the notches 74 provided on the outer periphery of the disc-shaped carrier 73 is 24, the rotation speed of the disc-shaped carrier 73 is 0.25 rotation Z seconds, and the notch 74 has the anisotropic conductive adhesive layer 40.
  • the moving speed of the second circuit layer 30 was set to 18 mmZ seconds.
  • a tape-shaped base material having a width of 2 mm was obtained by laminating an aluminum foil having a thickness of 9 m to a polyethylene terephthalate base material 32 having a thickness of 50 ⁇ m with an adhesive.
  • the anisotropic conductive adhesive film 40 having the same width as the tape-shaped substrate is laminated on the aluminum foil surface at 80 ° C, the separator film is peeled off, and the anisotropic conductive adhesive layer 40 is provided.
  • the second circuit layer 30 was used.
  • the second circuit layer 30 with the anisotropic conductive adhesive layer 40 and the first circuit layer 20 are positioned at predetermined positions based on the external dimensions. And fixed temporarily. Subsequently, the pressure bonding head is lowered from the side of the second circuit layer 30 with the anisotropic conductive adhesive layer 40, and the pressure is 3 MPa, the temperature is 180 ° C, and the heating time is 15 seconds. The second circuit layer 30 is heat-pressed at a predetermined position to one row of the IC element 10 and the antenna circuit 21 arranged in the width direction of the first circuit layer 20 at a time, and the first circuit layer The gap between the circuit layer 20 and the second circuit layer 30 was sealed.
  • the crimping head is connected to the IC element 10 with the first circuit layer 20 and the second circuit layer 30 and the second circuit layer 30 and the first circuit layer 20 at the same time so that the IC element 10 and the first circuit layer 20 can be connected simultaneously. Projections corresponding to the thickness of the IC element 10 are formed at predetermined positions.
  • each piece was cut into individual pieces using a press cutter to obtain an inlet having a shape shown in Figs. 2 and 3.
  • the time required to transport and arrange the IC element 10 is 0.167 seconds per inlet, and the second circuit layer 30 The time required to connect to the circuit layer 20 was 0.375 seconds per inlet. Crimp head By using a plurality of them, the tact time per inlet can be further reduced.
  • the mounting position accuracy of the IC element 10 was within ⁇ 0.3 mm from a predetermined position, and there was no assembly failure or communication failure due to displacement.
  • the first circuit layer 20 is processed by using the same steps as in the second embodiment, and the anisotropic conductive adhesive film is connected to the antenna circuit 21. Then, the anisotropic conductive adhesive layer 40 is formed by laminating the IC element 10 on the antenna circuit 21.
  • the IC elements 10 were individually arranged at predetermined positions.
  • an anisotropic conductive adhesive film having the same width as the laminated anisotropic conductive adhesive film is laminated on the disposed IC element 10 at 80 ° C., and the separator film is peeled off to remove the anisotropic conductive adhesive film.
  • An adhesive layer 40 was formed.
  • a tape-shaped base material having a width of 2 mm was prepared by bonding an aluminum foil having a thickness of 9 ⁇ m to a polyethylene terephthalate base material 32 having a thickness of 50 ⁇ m with an adhesive.
  • the second circuit layer was 30.
  • the aluminum foil surface side of the second circuit layer 30 was oriented toward the IC element 10 so as to overlap with the anisotropic conductive adhesive film based on the external dimensions, and was temporarily fixed. Subsequently, the second circuit layer 30 side force also lowers the pressure bonding head, and the second circuit layer 30 is connected to the IC element 10 and the antenna circuit 21 under the conditions of a pressure of 3 MPa, a temperature of 180 ° C, and a heating time of 15 seconds.
  • the crimping head is connected to the first circuit layer 20 and the second circuit layer 30 so that the IC element 10 can be connected to the first circuit layer 20 and the second circuit layer 20 simultaneously. Projections corresponding to the thickness of the IC element 10 are formed at predetermined positions.
  • each individual piece was cut using a press cutter to obtain an inlet structure having a shape shown in FIGS. 2 and 3.
  • the time required for transporting and disposing the IC element 10 is 0.167 seconds per inlet, and the second circuit layer is used, as in the first and second embodiments. 30 first
  • the time required to connect to the circuit layer 20 was 0.375 seconds per inlet.
  • the mounting position accuracy of the IC element 10 is within ⁇ 0.3 mm from a predetermined position, and an assembly failure and a communication failure due to a displacement are reduced. Did not.
  • an etching resist was formed by screen printing on the aluminum foil surface of a tape-shaped substrate in which a 9- ⁇ m-thick aluminum foil was bonded to a 50- ⁇ m-thick polyethylene terephthalate substrate 22 with an adhesive. Thereafter, the antenna circuit 21 is continuously formed using an aqueous solution of ferric chloride as an etching solution.
  • the width of one antenna of the antenna circuit 21 was 2.5 mm
  • the slit width was 0.5 mm
  • the pitch of the antenna circuit 21 was 3 mm.
  • an anisotropic conductive adhesive film (AC 2052P-45 (manufactured by Hitachi Chemical Co., Ltd.) having a width of 2 mm was laminated at a predetermined position on the first circuit layer 20 at 80 ° C. Then, the separator film was peeled off to form an anisotropic conductive adhesive layer 40.
  • IC elements 10 each having a thickness of 0.4mm and a thickness of 0.15mm formed on each surface of a pair of external electrodes facing each other were prepared and mounted on a high-speed chip mounter. Introduced to the high-speed balta feeder. The IC elements 10 discharged in a line by a high-speed balta feeder were sequentially transported to a predetermined position on the first circuit layer 20 using a high-speed chip mounter and arranged.
  • a 9- ⁇ m-thick aluminum foil was bonded to a 50- ⁇ m-thick polyethylene terephthalate substrate 32 with an adhesive, and the tape-shaped substrate having a width of 2 mm was placed on the aluminum foil surface.
  • the anisotropic conductive adhesive film having the same width as the aluminum foil was laminated at 80 ° C., and the separator film was peeled off to form a second circuit layer 30 with an anisotropic conductive adhesive layer 40.
  • the second circuit layer 30 with the anisotropic conductive adhesive layer 40 and the first circuit layer 20 were aligned at predetermined positions on the basis of the external dimensions and temporarily fixed. Subsequently, the pressure bonding head is lowered from the side of the second circuit layer 30 with the anisotropic conductive adhesive layer 40, and the pressure is 3 MPa, the temperature is 180 ° C, and the heating time is 15 seconds. The second circuit layer 30 with the IC element 10 At the same time, a predetermined pressure was applied to the antenna circuit 21 at a predetermined position, and the gap between the first circuit layer 20 and the second circuit layer 30 was sealed.
  • the crimping head includes the IC so that the IC element 10 can be connected to the first circuit layer 20 and the second circuit layer 30 and the second circuit layer 30 and the first circuit layer 20 can be connected at the same time. Projections corresponding to the thickness of the element 10 are formed at predetermined positions.
  • the time required for transporting and disposing the IC element 10 is 0.2 seconds per inlet, so that the second circuit layer 30 is connected to the first circuit layer 20.
  • the time required was 0.375 seconds per inlet.
  • the mounting position accuracy of the IC element 10 is within ⁇ 0.3 mm from a predetermined position. No faults and no communication faults.
  • the production tact time per inlet can be reduced to about 1 second or less, so that the cost can be reduced. Also, good communication characteristics can be obtained. Further, by using a less expensive material such as an anisotropic conductive adhesive, it is possible to further reduce costs.

Abstract

 第1の電極12及び第2の電極13が向かい合った1組の各々の面に形成されたIC素子10と、スリット1を有するアンテナ回路21が形成された第一の回路層20と、前記IC素子10と前記アンテナ回路21とを電気的に接続する第二の回路層30とを含む電子装置の製造方法において、前記IC素子10を1個挿入可能な切欠き74を外周に複数有する円盤状搬送器70の前記切欠き74に前記IC素子10を個々に収め、前記円盤状搬送器70の回転により前記IC素子10Bを搬送することにより、安価で生産性に優れかつ良好な通信特性を得ることができる電子装置の製造方法を提供する。

Description

電子装置の製造方法
技術分野
[0001] 本発明は、 IC素子を搭載した非接触式個体識別装置の如き電子装置の製造方法 に関し、詳しくは安価で生産性に優れかつ良好な通信特性を得るのに好適な電子装 置の製造方法に関する。
背景技術
[0002] 近年、 RFID (Radio Frequency Identification)タグを用いる非接触式個体識 別システムは、物のライフサイクル全体を管理するシステムとして製造、物流、販売の 全ての業態で注目されている。特に、 2. 45GHzのマイクロ波を用いる電波方式の R FIDタグは、 IC素子に外部アンテナを取り付けた構造で数メートルの通信距離が可 能であるという特徴によって注目されており、現在、大量の商品の物流及び物品管理 や製造物履歴管理等を目的にシステムの構築が進められている。
[0003] 前記マイクロ波を用いる電波方式の RFIDタグとしては、例えば、株式会社日立製 作所と株式会ネ ±/レネサステクノロジ社によって開発された TCP (Tape Carrier Pa ckage)型インレットを用いたものが知られており、 TCP型インレットの製造は、ポリイミ ド基材と銅アンテナ回路を連続して形成したテープキヤリャに、同一面上に全ての外 部電極が形成された IC素子を 1個ずつ実装する TAB (Tape Automated Bondi ng)工法が採用されている (香山 晋、成瀬 邦彦「 1^1パッケージング技術 (上)、( 下)」、 日経 BP社、 1993年)。以下、一般的な TAB工法を用いた RFIDタグの製造 工程について図 1を用いて説明する。
[0004] まず、図 1 (a)に示すように、金バンプ 114が回路面に形成された同一面上に全て の外部電極が形成された IC素子 110をダイシンダカ卩ェによって個片化した後に、ダ イシングフィルム 100から真空吸着器 120によって吸着する。次に、図 1 (b)に示すよ うに、同一面上に全ての外部電極が形成された IC素子 110の金バンプ 114が表面 になるように真空吸着ステーション 130に移す。次に、図 1 (c)に示すように、金バン プ 114が下面になるように真空吸着ステーション 130を上下反転させる。前記同一面 上に全ての外部電極が形成された IC素子 110を、銅箔付きポリイミド基材を加工して 基材 152上にアンテナ回路 151を作製したアンテナ基板 150の所定の位置に位置 合せをした後、ヒータ 140を用いて加熱圧着し、固定する。アンテナ回路 151上の金 バンプ 114と接続する部分には錫めつき又ははんだめつきを施しておくことで金 錫 合金による接続を得ることができる。次に、図 1 (d)に示すように、同一面上に全ての 外部電極が形成された IC素子 110とアンテナ基板 150の空隙にデイスペンサ 160か ら供給した熱硬化性榭脂 170によって封止する。前記熱硬化性榭脂の硬化が終了し た状態はインレットと呼ばれる RFIDタグの中間形態である。このインレットをラベルや 薄型ケースに格納することで RFIDタグとしての使用が可能になる。
[0005] その他のインレット構造としては、例えば、株式会社日立製作所の宇佐美により、 I C素子の外部電極が向かい合った 1組の各々の面に 1個ずつ形成された IC素子に おいて、各々の面に形成された各外部電極にダイポールアンテナを接続するガラス ダイオード 'パッケージ構造が開発されている(特開 2002-269520号公報)。さらに 、宇佐美らにより、上記 2個の外部電極が IC素子の向かい合った 1組の各々の面に 1 個ずつ形成された IC素子を励振スリット型ダイポールアンテナに実装する際に、アン テナによって前記 IC素子の向かい合った 1組の各々の面に 1個ずつ形成された各外 部電極を挟む、サンドイッチ 'アンテナ構造が開発されている(ISSCC Digest of Technical Papers, pp. 398— 399, 2003年)。励振スリットを有するダイポー ルアンテナ構造は、このスリットの幅及び長さを変えることで、アンテナのインピーダン スと上記 IC素子の入力インピーダンスを整合することが可能で、通信距離を向上す ることがでさる。
発明の開示
[0006] RFIDタグを用いた非接触式個体識別システムで大量の商品の物流及び物品管理 を実現するためには、商品の 1つ 1つに RFIDタグを取り付ける必要があり、そのため には RFIDタグの大量かつ安価な生産が不可欠となる。
[0007] し力しながら、良好な通信特性が得られる励振型ダイポールアンテナ構造では IC 素子の 2つの外部電極が励振スリットを跨いでアンテナに接続されることで共振回路 を形成するため、同一面上に全ての外部電極が形成された IC素子では、信号入力 用の 2個の外部電極とスリットを精度良く位置合せする必要がある。そのため、図 1に 示した従来の TAB工法では、ダイシンダフイルムからの真空吸着器による同一面上 に全ての外部電極が形成された IC素子の吸着及び搬送や同一面上に全ての外部 電極が形成された IC素子とアンテナ基板の位置合せ及び配置、さらに加熱圧着、榭 脂封止等の各工程を同一面上に全ての外部電極が形成された IC素子について 1個 ずつ行うため、各工程のタクト時間を 1秒程度又は 1秒以下に短縮することは非常に 困難であり、大量生産性における大きな課題となっていた。
[0008] また、タクト時間が長いとその分人件費等が力かり低コストィ匕の妨げになることにカロ え、同一面上に全ての外部電極が形成された IC素子とアンテナ基板との接続は金 錫又は金一はんだ接合によって行うために、基板材料として耐熱性に優れ、高価であ るポリイミドフィルムに銅箔を貼り合わせたテープ基材を用いる必要があることから、 安価なインレットの生産が困難となっている。
[0009] 上記アンテナによって 2個の外部電極が向かい合った 1組の各々の面に 1個ずつ 形成された IC素子の各々の面に 1個ずつ形成された各外部電極を挟むサンドイッチ •アンテナ構造を用いれば、励振スリットと前記 IC素子の各々の面に 1個ずつ形成さ れた各外部電極との高精度な位置合せが不要となるものの、 TAB工法を用いた従 来通りの生産方法では、タクト時間を短縮するために複数の前記チップを複数の真 空吸着器で同時に吸着及び搬送する方式をとるため、生産設備が複雑になり設備 投資金額も増大し、インレットの大量生産及び低コストィ匕が困難となる。
[0010] 本発明は、前記に鑑みてなされたものであり、安価で生産性に優れかつ良好な通 信特性を得ることができる電子装置の製造方法を提供することを目的とする。
[0011] 前述の課題を解決するために、本発明に係る電子装置の製造方法は、両面に電 極が形成された IC素子と、第一及び第二の回路層とを含む電子装置の製造方法に おいて、前記 IC素子の一方の電極と前記第一の回路層と、前記 IC素子の他方の電 極と前記第二の回路層と、前記第一及び第二の回路層とを電気的に接続することを 特徴とし、前記 IC素子及び前記回路層のいずれか一方を別々に連続供給しながら 接続面の位置合わせをする工程を含むものである。
[0012] 前記電子装置の製造方法において、前記 IC素子を連続供給する工程が、 IC素子 保持部を少なくとも 1個以上有する IC素子搬送器の前記 IC素子保持部に前記 IC素 子を個々に保持させる工程と、前記搬送器の搬送部を動かすことにより前記保持さ せた IC素子を搬送する工程とを含むことが好ま 、。
[0013] 前記電子装置の製造方法において、前記 IC素子搬送器が円盤状であることが好 ましい。
[0014] 前記電子装置の製造方法にお!、て、前記 IC素子保持部の形状が切欠き状である ことが好ましい。
[0015] 前記電子装置の製造方法において、前記搬送器の前記 IC素子保持部に前記 IC 素子を個々に保持させる工程が、 IC素子整列供給器を用いて前記 IC素子を前記 IC 素子保持部に個々に保持させることが好ましい。
[0016] 前記電子装置の製造方法にお!、て、前記 IC素子整列供給器がリニアフィーダ一で あることが好ましい。
[0017] 前記電子装置の製造方法において、前記 IC素子整列供給器が高周波整列型フィ ーダ一であることが好まし!/、。
[0018] 前記電子装置の製造方法において、前記 IC素子の電極と前記第一及び第二の回 路層の少なくとも 1層との電気的な接続を、異方導電性接着層を介して行うことが好 ましい。
[0019] 前記電子装置の製造方法において、前記接続面の位置合わせをする工程の後、 前記 IC素子の電極と前記第一及び第二の回路層の少なくとも 1層とを一括して接続 する工程を含むことが好ま ヽ。
[0020] 前記電子装置の製造方法にお!、て、前記一括して接続する方法が加熱圧縮によ ることが好ましい。
[0021] 前記電子装置の製造方法において、前記加熱圧縮によって、前記第一及び第二 の回路層との空隙を封止することが好ま 、。
[0022] 前記電子装置の製造方法にお!、て、複数の前記 IC素子の電極と第一及び第二の 回路層の少なくとも 1層とを一括して接続する工程の後に、連続している複数の前記 I C素子付回路層を 1個ずつの個片に切断する工程を有することが好ましい。
[0023] 前記電子装置の製造方法において、前記第一及び第二の回路層の少なくとも 1層 の表面に導電層が形成されて ヽることが好まし 、。
[0024] 前記電子装置の製造方法において、前記第一及び第二の回路層の少なくとも 1層 がスリットを有することが好ま U、。
[0025] 前記電子装置の製造方法において、前記導電層がアルミニウムを含むことが好まし い。
[0026] 前記電子装置の製造方法において、前記第 1及び第 2の金属箔の少なくとも一方 が有機樹脂からなるベース基材に支持されており、前記有機榭脂は、塩化ビニル榭 脂(PVC)、アクリロニトリルブタジエンスチレン (ABS)、ポリエチレンテレフタレート(P ET)、グリコール変性ポリエチレンテレフタレート(PETG)、ポリエチレンナフタレート (PEN)、ポリカーボネート榭脂(PC)、 2軸延伸ポリエステル (O— PET)、ポリイミド榭 脂から選択されることが好ま 、。
[0027] 前記電子装置の製造方法において、前記第 1及び第 2の金属箔の少なくとも一方 が紙力もなる前記ベース基材に支持されて 、ることが好ま U、。
[0028] 本発明の電子装置の製造方法により次のような効果を得ることができる。外部電極 が向かい合った 1組の各々の面に形成された IC素子を円盤状搬送器の外周に配置 した前記 IC素子を 1個挿入可能な複数の切欠きに個々に収め前記円盤状搬送器の 回転により前記切欠きの数を最大とする複数個の前記 IC素子を同時に搬送すること で、第一及び第二の回路層に個々に配置しても、優れた生産性を実現することがで き、低価格のインレットを実現することができる。
図面の簡単な説明
[0029] [図 1]図 1は、従来の製造方法を説明するための図である。
[図 2]図 2は、本発明の製造方法によって得られるインレットの構造を示す図である。
[図 3]図 3は、本発明の第 1の実施の形態を説明するための製造工程図である。
[図 4]図 4は、本発明の第 2の実施の形態を説明するための製造工程図である。 発明を実施するための最良の形態
[0030] 以下、本発明の実施形態について図面を用いて詳細に説明する。
[0031] 本発明における電子装置は、両面に電極が形成された IC素子と、第一の回路層と
、前記 IC素子と前記第一の回路層とを電気的に接続する短絡板 (接続カバー)とし て動作する第二の回路層と、を含むものである。
[0032] 前記電子装置は、本発明の製造方法を用いた RFIDタグ用インレットである。図 2 (a )は RFIDタグ用インレットを上面から見た概略図である。また、図 2 (b)は図 2 (a)の A A'部の断面概略図である。図 2を用いて、前記インレットの構造を簡単に説明する
[0033] 図 2 (b)〖こ示すように、前記 IC素子 10の向かい合った 1組の各々の面には、一方の 電極 12及び他方の電極 13が各々形成されている。前記 IC素子 10は一方の電極 12 によって、ベース基材 22及びアンテナ回路 21で構成される第一の回路層 20に第 1 の接続部 2において、異方導電性接着剤層 40に含有される導電粒子 41を介して接 続されている。同様に、ベース基材 32及び金属箔 31で構成される第二の回路層 30 と前記 IC素子 10の他方の電極 13が第 2の接続部 3において、また、第二の回路層 3 0と第一の回路層 20が第 3の接続部 4において、異方導電性接着剤層 40に含有さ れる導電粒子 41を介して各々接続されて!、る。前記 IC素子 10の他方の電極 13の 第 2の接続部 3と第一の回路層 20上の第 3の接続部 4は、アンテナ回路 21に形成さ れたスリット 1を跨いで接続される構造となる。すなわち、前記 IC素子 10の一方の電 極 12と他方の電極 13は、第 1の接続部 2、アンテナ回路 21、第 3の接続部 4、第二の 回路層 30の金属箔 31及び第 2の接続部 3を介して電気的に接続される。また、第一 の回路層 20と第二の回路層 30の空隙は、異方導電性接着剤層 40のマトリクス榭脂 42によって封止されている。
[0034] 次に、前記電子装置の製造方法について例を挙げて、図面を用いて説明する。
[0035] 本発明における前記電子装置の製造方法の第 1の例は、外部電極が向かい合つ た 1組の各々の面に形成された IC素子と、スリットが形成された送受信アンテナとして 動作する第一の回路層と、前記 IC素子と前記第一の回路層とを電気的に接続する 第二の回路層とを含む電子装置の製造方法において、第 1の金属箔を用いて複数 のアンテナ回路を形成する工程及びベース基材上に前記アンテナ回路を設けること で第一の回路層を形成する工程もしくはベース基材上に設けた第 1の金属箔力 複 数のアンテナ回路を設けることで第一の回路層を形成する工程、前記 IC素子を整列 する工程、整列した IC素子を円盤状搬送器の外周に配置した前記 IC素子を 1個挿 入可能な複数の切欠きに個々に収め前記円盤状搬送器の回転により搬送する工程
、搬送した IC素子を電気的に接続するように第 2の金属箔を形成した第二の回路層 に第 1の異方導電性接着剤層を介して個々に配置し、 IC素子付き第二の回路層を 作製する工程、前記アンテナ回路上の所定の位置に、前記 IC素子が電気的に接続 するように、前記 IC素子付き第二の回路層を位置合せする工程、第一の回路層上の 所定の位置に、前記 IC素子付き第二の回路層を第 2の異方導電性接着剤層を介し て一括して加熱圧着する工程、を少なくとも有するものである。
[0036] また、本発明における前記電子装置の製造方法の第 2の例は、外部電極が向かい 合った 1組の各々の面に形成された IC素子と、スリットが形成された送受信アンテナ として動作する第一の回路層と、前記 IC素子と前記第一の回路層とを電気的に接続 する第二の回路層とを含む電子装置の製造方法において、第 1の金属箔を用いて 複数のアンテナ回路を形成する工程及びベース基材上に前記アンテナ回路を設け ることで第一の回路層を形成する工程もしくはベース基材上に設けた第 1の金属箔 力 複数のアンテナ回路を設けることで第一の回路層を形成する工程、前記 IC素子 を整列する工程、整列した IC素子を円盤状搬送器の外周に配置した前記 IC素子を 1個挿入可能な複数の切欠きに個々に収め前記円盤状搬送器の回転により搬送す る工程、前記アンテナ回路上の所定の位置に前記 IC素子が電気的に接続するよう に、搬送した前記 IC素子を個々に位置合せした後、第 1の異方導電性接着剤層を 介して配置する工程、配置した前記 IC素子及びアンテナ回路上の所定の位置に電 気的に接続するように第 2の金属箔を形成した第二の回路層を位置合せする工程、 前記第二の回路層を、前記 IC素子及び第一の回路層上に第 2の異方導電性接着 剤層を介して一括して加熱圧着する工程、を少なくとも有するものである。
[0037] また、本発明における前記電子装置の製造方法の第 3の例は、外部電極が向かい 合った 1組の各々の面に形成された IC素子と、スリットが形成された送受信アンテナ として動作する第一の回路層と、前記 IC素子と前記第一の回路層とを電気的に接続 する第二の回路層とを含む電子装置の製造方法において、第 1の金属箔を用いて 複数のアンテナ回路を形成する工程及びベース基材上に前記アンテナ回路を設け ることで第一の回路層を形成する工程もしくはベース基材上に設けた第 1の金属箔 力 複数のアンテナ回路を設けることで第一の回路層を形成する工程、前記アンテ ナ回路上の所定の位置に第 1の異方導電性接着剤層を形成する工程、前記 IC素子 を整列する工程、整列した IC素子を円盤状搬送器の外周に配置した前記 IC素子を 1個挿入可能な複数の切欠きに個々に収め前記円盤状搬送器の回転により搬送す る工程、前記アンテナ回路上の所定の位置に前記 IC素子が電気的に接続するよう に、搬送した前記 IC素子を個々に位置合せした後、第 1の異方導電性接着剤層を 介して配置する工程、配置した複数の前記 IC素子及びアンテナ回路上の所定の位 置に第 2の異方導電性接着剤層を形成する工程、配置した複数の前記 IC素子及び アンテナ回路上の所定の位置に電気的に接続するように第 2の金属箔を形成した第 二の回路層を位置合せする工程、前記第二の回路層を、複数の前記 IC素子及び第 一の回路層上に一括して加熱圧着する工程、を少なくとも有するものである。
[0038] 前記第 1一第 3の例において、第 1及び第 2の金属箔の少なくとも一方はアルミ-ゥ ムである。
[0039] 前記第 1一第 3の例において、第 1及び第 2の金属箔の少なくとも一方は有機榭脂 又は紙カゝらなるベース基材に支持されている。前記有機榭脂は、塩化ビニル榭脂 (P VC)、アクリロニトリルブタジエンスチレン (ABS)、ポリエチレンテレフタレート(PET) 、グリコール変性ポリエチレンテレフタレート(PETG)、ポリエチレンナフタレート(PE N)、ポリカーボネート榭脂(PC)、 2軸延伸ポリエステル (O— PET)、ポリイミド榭脂か ら選択される。
[0040] 前記第 1一第 3の例において、第一の回路層を形成する方法としては、例えば、第 1の金属箔を用いて複数のアンテナ回路を形成して力もベース基材上に設けること で第一の回路層を形成する方法、ベース基材上に第 1の金属箔を設けて力 エッチ ング等により複数のアンテナ回路を形成することで第一の回路層を形成する方法が ある。
[0041] 前記 IC素子の整列方法としては、例えば、チップコンデンサやチップ抵抗等のチッ プ部品を 1列に整列する高速バルタフィーダや高周波パーツフィーダ一やリニアフィ ーダ一がある。
[0042] 前記第 1一第 3の例において、第一の回路層の幅方向に前記 IC素子を並べたとき の列を 1列ずつ、一括して加熱圧着することができる個数分を 1個片として第二の回 路層を分割する工程、前記第二の回路層をアンテナ回路上の所定の位置に位置合 せする工程、第二の回路層を前記 IC素子及び第一の回路層上に異方導電性接着 剤層を介して一括して加熱圧着する工程、を有する場合、タクト時間を短縮すること ができる点で好ましい。
[0043] 前記第 1一第 3の例において、前記 IC素子の外部電極が付いている各々の面に異 方導電性接着剤層を形成して、前記 IC素子を前記異方導電性接着剤層で予め挟 み込んだ状態の半導体素子を用いてもよぐこの場合より効率的にインレットを製造 することができる。
[0044] 前記第 1一第 3の例において、前記第 1及び第 2の異方導電性接着剤層の加熱圧 着によって、複数の前記 IC素子を第一及び第二の回路層と一括して加熱圧着すると ともに、第一及び第二の回路層との空隙を封止することができる。
[0045] この場合、前記第 1及び第 2の異方導電性接着剤層の厚みの合計を少なくとも前 記 IC素子の厚みの 2分の 1以上にすることが、第一及び第二の回路層との封止性を 得ることができ、高信頼性を実現することができる点で好ま 、。
[0046] 前記加熱圧着前に第二の回路層を複数個に分割しておくと、熱歪みによる位置ず れを防止することができる点で好まし 、。
[0047] 前記第 1一第 3の例において、前記 IC素子の外部電極が付いている各々の面に異 方導電性接着剤層を形成して、前記 IC素子を前記異方導電性接着剤層で予め挟 み込んだ状態の半導体素子の前記異方導電性接着剤層のうちの 1方の面上に、第 二の回路層をさらに予め設けているものを用いてもよぐこの場合さらに効率的にイン レットを製造することができる。
[0048] 前記第 1一第 3の例において、第二の回路層を形成するために第 2の金属箔をべ 一ス基材上に設ける方法としては、例えば、第 2の金属箔を単に前記ベース基材上 に貼り付けるだけの方法があり、前記第 2の金属箔についてエッチング等の処理をす る必要がないことから工程が少なくて済み、タクト時間を短縮することができ、低コスト 化することができる点で好ま 、。
[0049] 前記第 1一第 3の例において、第二の回路層を前記 IC素子及び第一の回路層上 に異方導電性接着剤層を介して一括して加熱圧着する工程の後、連続して!/ヽるアン テナ回路を 1個ずつの個片に切断する工程を有する。
[0050] 前記第 1一第 3の例において、前記切断する工程において、図 2における A— A'方 向を幅方向としたとき、第二の回路層はスリットを跨いで前記 IC素子に力かる程度の 長さを有することが必要であり、アンテナ回路の幅とほぼ同等の長さを有していること 力 Sインレット全体の外観上好まし 、。
[0051] 前記第 1一第 3の例において、前記各工程を経て、本発明の電子装置であるインレ ッ卜構造を得ることができる。
[0052] 前記インレットについて、 RFIDタグの形態で使用する際には、インレットの上下に カバーシートを設けることが、回路を保護してショート等を防ぐ点で好まし 、。
[0053] 前記第 1一第 3の例において、整列した複数の前記 IC素子を円盤状搬送器の外周 に配置した前記 IC素子を 1個挿入可能な複数の切欠きに個々に収め前記円盤状搬 送器の回転により前記切欠きの数を最大とする複数個の前記 IC素子を同時に搬送 することで、搬送したチップを第二の回路層及びアンテナ回路上の所定の位置に個 々に配置しても、前記 IC素子を真空吸着器等で 1個ずつ吸着、搬送及び配置する 場合に比べて優れた生産性を実現することができる。生産性を向上することでインレ ット 1個当たりのタクト時間を短縮することができる。
[0054] 前記第 1一第 3の例において、前記 IC素子と第二の回路層を用い、スリットを跨ぐ 接続構造とすることで、前記 IC素子のアンテナ回路に接する側の面の外部電極とァ ンテナ回路上の励振スリットの高精度な位置合せが不要であるため生産設備の低価 格化と搬送の高速ィ匕を実現することができる。
[0055] 前記第 1一第 3の例において、前記 IC素子と第一及び第二の回路層、第一及び第 二の回路層の各電気的接続は、異方導電性接着剤層を介して行う。異方導電性接 着剤層による接続は、被接続体である前記 IC素子の各々の面に形成された各外部 電極を前記異方導電性接着剤層に含有される導電粒子との接触によって得られるも のであり、アンテナ回路上の表面めつきが不要であること、かつ、金属接合を形成す るために 200°C以上の高温でのボンディングに耐えうる高耐熱性ベース基材が不要 であることから、安価なベース基材及びアンテナ回路の使用が可能となり、低コスト化 を実現することができる。
[0056] 前記電気的接続を異方導電性接着剤層を介して行うため、例えば、従来の金 錫 接合等で接続する場合には第一の回路層のベース基材として耐熱性の高いポリイミ ドを使用する必要があつたのに対し、例えば、安価なポリエチレンテレフタレート等を 使用することができる。また、前記接続部のアンテナ回路上の表面に錫めつき等を施 す必要がないことから、錫やはんだのめつき性が悪いものの安価なアルミニウムをァ ンテナ回路の材料に使用することができる。従って、例えば、ポリエチレンテレフタレ ートのベース基材にアルミニウムのアンテナ回路を形成して得られる第一の回路層は 、安価な RFIDタグ用インレットを製造するために好適な部材である。
[0057] 前記第 1の例において、第 1の異方導電性接着剤層は予め第二の回路層に形成し てもよいし、前記 IC素子の他方の電極側に形成してもよい。また、第 2の異方導電性 接着剤層は予め第一の回路層上に形成してもよいし、前記 IC素子の一方の電極 12 側に形成してもよい。
[0058] 前記第 2の例において、第 1の異方導電性接着剤層は予め第一の回路層上に形 成してもよいし、前記 IC素子の一方の電極 12側に形成してもよい。また、第 2の異方 導電性接着剤層は予め第二の回路層に形成してもよいし、 IC素子及びアンテナ回 路上に形成してもよい。
[0059] 即ち、本発明の電子装置の製造方法は、外部電極が向かい合った 1組の各々の面 に形成された IC素子と、スリットが形成された送受信アンテナと、前記 IC素子と前記 アンテナとを電気的に接続する第二の回路層とを含む電子装置の製造方法におい て、前記 IC素子の搬送が前記 IC素子を 1個挿入可能な切欠きを外周に複数有する 円盤状搬送器の前記切欠きに前記 IC素子を個々に収め、前記円盤状搬送器の回 転により行うことで、前記切欠きの数を最大とする複数個の前記 IC素子を同時に搬 送することができることを特徴とする電子装置の製造方法である。
[0060] 前記第 1一第 3の例で説明したように、前記 IC素子を円盤状搬送器の外周に配置 した前記 IC素子を 1個挿入可能な複数の切欠きに個々に収め前記円盤状搬送器の 回転により前記切欠きの数を最大とする複数個の前記 IC素子を同時に搬送すること で、第一及び第二の回路層に電気的に接続するよう個々に配置しても、インレットの 生産性を飛躍的に向上することができる。
[0061] 実施例
以下、本発明の好適な実施例について図面を用いてさらに詳細に説明するが、本 発明はこれらの実施例に限定されるものではない。
[0062] 図 2 (a)は本発明の実施形態であり、本発明の製造方法を用いた RFIDタグ用イン レットを上面から見た概略図である。また、図 2 (b)は図 2 (a)の A— A'部の断面概略 図である。図 2を用いて、インレットの構造を簡単に説明する。
[0063] 図 2 (b)に示すように、 IC素子 10の向かい合った 1組の各々の面には、一方の電極 12及び他方の電極 13が形成されている。 IC素子 10は一方の電極 12によって、ベ 一ス基材 22及びアンテナ回路 21で構成され、アンテナ基板として動作する第一の 回路層 20に第 1の接続部 2において、異方導電性接着剤層 40に含有される導電粒 子 41を介して接続されている。同様に、ベース基材 32及び金属箔 31で構成され、 短絡板として動作する第二の回路層 30と IC素子 10の他方の電極 13が第 2の接続 部 3において、また、第二の回路層 30と第一の回路層 20が第 3の接続部 4において 、前記導電粒子 41を介して各々接続されている。すなわち、前記 IC素子 10の他方 の電極 13の第 2の接続部 3と第一の回路層 20上の第 3の接続部 4は、第一の回路層 20に形成されたスリット 1を跨いで接続される構造となる。すなわち、前記 IC素子 10 の一方の電極 12と他方の電極 13は、第 1の接続部 2、アンテナ回路 21、第 3の接続 部 4、第二の回路層 30の金属箔 31及び第 2の接続部 3を介して電気的に接続される 。また、第一の回路層 20と第二の回路層 30の空隙は、異方導電性接着剤層 40のマ トリクス榭脂 42によって封止されて 、る。
[0064] <第 1の実施の形態 >
以下、図 3を用いて、第 1の実施の形態を説明する。
[0065] まず、図 3 (a)に示すように、厚み 50 μ mのポリエチレンテレフタレート基材 22に、 厚み 9 μ mのアルミニウム箔を接着剤にて貼り合せたテープ状基材のアルミニウム箔 面に、スクリーン印刷でエッチングレジストを形成した後、エッチング液に塩ィ匕第二鉄 水溶液を用いて、アンテナ回路 21を連続して形成する。ここで、アンテナ回路 21の 1 個当りのアンテナの幅を 2. 5mm、スリット幅を 0. 5mm、アンテナ回路 21の形成ピッ チを 3mmとした。
[0066] 次に、図 3 (b)に示すように、約 10000個準備した外部電極が向かい合った 1組の 各々の面に形成された縦横各 0. 4mmで厚さ 0. 15mmの IC素子 10を高周波パー ッフィーダ一 70に供給した後、前記高周波パーツフィーダ一 70及び前記パーツフィ ーダー 70につながるリニアフィーダ一 71を周波数 280Hzで連続して振動させること で前記 IC素子 10を前記リニアフィーダ一 71上に 1列に整列した。
[0067] 次に、図 3 (c)に示すように、幅 2mm長さ 50m厚み 50 mのポリエチレンテレフタ レート基材 32に、厚み 9 μ mのアルミニウム箔を接着剤にて貼り合せた第二の回路 層 30のアルミニウム箔面上に、幅 2mm長さ 50mの異方導電性接着フィルム(AC— 2 052P-45 (日立化成工業 (株)製))を 80°Cでラミネートし、セパレータフイルムを剥 力 Sして形成した異方導電性接着剤層 40を準備し、前記リニアフィーダ一 71、前記 IC 素子 10が 1個挿入可能な複数の切欠き 74を外周に有する円盤状搬送器 73、前記 異方導電性接着剤層 40を上向きに配置した。なお、前記リニアフィーダ一 71の先端 には振動による前記 IC素子 10の脱落防止及び前記円盤状搬送器 73の切欠き 74に 挿入する前記 IC素子 10を 1個だけ分離するためのピン 72が付いている。
[0068] 次に、図 3 (d)に示すように、前記リニアフィーダ一 71先端のピン 72を下降し前記リ ユアフィーダ一 71の先頭に整列した IC素子 10Bを 1個だけ前記円盤状搬送器 73の 切欠き 74に挿入し前記円盤状搬送器 73を回転した。このとき、前記リニアフィーダ一 71先端のピン 72はこの後挿入する前記 IC素子 10の脱落防止のために上昇し、前 記円盤状搬送器 73はこの後前記 IC素子 10を挿入する切欠き 74が前記リニアフィー ダー 71につながる位置で回転を停止する。
[0069] 次に、図 3 (e)に示すように、前記円盤状搬送器 73の切欠き 74に挿入した前記 IC 素子 10Bが前記異方導電性接着剤層 40の上方に位置すると、仮付用ピン 75で前 記 IC素子 10Bを前記切欠き 74から外し前記異方導電性接着剤層 40に固定し、前 記異方導電性接着剤層 40を有する第二の回路層 30を 3mm移動した。上記動作を 繰り返し前記第二の回路層 30に形成した異方導電性接着剤層 40に 40個の前記 IC 素子 10を 3mm間隔で配置した。このとき、前記円盤状搬送器 73の外周に有する切 欠き 74は 24個、前記円盤状搬送器 73の回転速度は 0. 25回転 Z秒、前記異方導 電性接着剤層 40を有する第二の回路層 30の移動速度は 18mmZ秒とした。
[0070] 次に、図 3 (f)に示すように、配置した前記 IC素子 10の第二の回路層 30側の外部 電極とは反対側の外部電極面上に、前記幅の前記異方導電性接着フィルムを 80°C でラミネートした後、セパレータフイルムを剥がして異方導電性接着剤層 40を形成し 、 3mmピッチで 40個の IC素子 10が 1列に並んだ前記 IC素子 10付き第二の回路層 30とした。このとき、前記 IC素子 10の外部電極の付いている各々の面は前記異方導 電性接着剤層 40で挟み込まれた状態になっている。
[0071] 次に、図 3 (g)に示すように、 CCDカメラと画像処理装置を用いて、前記 IC素子 10 付き第二の回路層 30の異方導電性接着剤層 40上力も透力して見た前記 IC素子 10 と、アンテナ回路 21上の所定の位置とを位置合せすることで、前記 IC素子 10付き第 二の回路層 30の IC素子 10が第一の回路層 20に接続する向きに仮固定した。また、 CCDカメラと画像処理装置を用いる替わりに異方導電性接着剤層 40上から目視で 透力して見た前記 IC素子 10の位置精度でも問題はない。続いて、第二の回路層 30 側から圧着ヘッドを降下し、圧力 3MPa、温度 180°C、加熱時間 15秒の条件で、前 記 IC素子 10付き第二の回路層 30を第一の回路層 20の幅方向に並んだアンテナ回 路 21の 1列分に対して所定の位置に一括して加熱圧着するとともに、第一の回路層 20と第二の回路層 30との空隙を封止した。圧着ヘッドには、前記 IC素子 10と第一 の回路層 20及び第二の回路層 30の接続と、第二の回路層 30及び第一の回路層 2 0の接続が同時にできるように、前記 IC素子 10の厚み分の突起を所定の位置に形 成してある。
[0072] 次に、図 3 (h)に示すように、プレス切断機を用いて 1個の個片ずつに切断し、図 2 に示す形状のインレット構造を得た。
[0073] 本工程を用いれば、前記 IC素子 10の搬送及び配置に要した時間がインレット 1個 あたり 0. 167秒、前記 IC素子 10付き第二の回路層 30を第一の回路層 20に接続す るのに要した時間がインレット 1個あたり 0. 375秒であった。圧着ヘッドを複数個用い れば、さらにインレット 1個当りのタクト時間を短縮することができる。
[0074] また、前記 IC素子 10の実装位置精度は所定の位置から ±0. 3mm以内に収まつ ており、位置ずれによる組み立て不良及び通信不良はな力つた。 [0075] <第 2の実施の形態 >
以下、図 4を用いて、第 2の実施の形態を説明する。
[0076] まず、図 4 (a)に示すように、厚み 50 μ mのポリエチレンテレフタレート基材 22に、 厚み 9 μ mのアルミニウム箔を接着剤にて貼り合せたテープ状基材のアルミニウム箔 面に、スクリーン印刷でエッチングレジストを形成した後、エッチング液に塩ィ匕第二鉄 水溶液を用いて、アンテナ回路 21を連続して形成する。ここで、アンテナ回路 21の 1 個当りのアンテナの幅を 2. 5mm、スリット幅を 0. 5mm、アンテナ回路 21の形成ピッ チを 3mmとした。
[0077] 次に、図 4 (b)に示すように、アンテナ回路 21上の所定の位置に、幅 2mmの異方 導電性接着フィルム (AC— 2052P— 45 (日立化成工業 (株)製))を 80°Cでラミネート し、セパレータフイルムを剥がして異方導電性接着剤層 40を形成した。
[0078] 次に、図 4 (c)に示すように、約 10000個準備した外部電極が向かい合った 1組の 各々の面に形成された縦横各 0. 4mmで厚さ 0. 15mmの IC素子 10を高周波パー ッフィーダ一 70に供給した後、前記高周波パーツフィーダ一 70及び前記パーツフィ ーダー 70につながるリニアフィーダ一 71を周波数 280Hzで連続して振動させること で前記 IC素子 10を前記リニアフィーダ一 71上に 1列に整列した。
[0079] 次に、図 4 (d)に示すように、前記リニアフィーダ一 71、前記 IC素子 10が 1個挿入 可能な複数の切欠き 74を外周に有する円盤状搬送器 73、前記アンテナ回路 21上 の所定の位置に形成した異方導電性接着剤層 40を上向きに配置した。なお、前記リ ユアフィーダ一 71の先端には振動による前記 IC素子 10の脱落防止及び前記円盤 状搬送器 73の切欠き 74に挿入する前記 IC素子 10を 1個だけ分離するためのピン 7 2が付いている。
[0080] 次に、図 4 (e)に示すように、前記リニアフィーダ一 71先端のピン 72を下降し前記リ ユアフィーダ一 71の先頭に整列した IC素子 10Cを 1個だけ前記円盤状搬送器 73の 切欠き 74に挿入し前記円盤状搬送器 73を回転した。このとき、前記リニアフィーダ一 71先端のピン 72はこの後挿入する前記 IC素子 10の脱落防止のために上昇し、前 記円盤状搬送器 73はこの後前記 IC素子 10を挿入する切欠き 74が前記リニアフィー ダー 71につながる位置で回転を停止する。 [0081] 次に、図 4 (f)に示すように、前記円盤状搬送器 73の切欠き 74に挿入した前記 IC 素子 10Cが前記異方導電性接着剤層 40の上方に位置すると、仮付用ピン 75で前 記 IC素子 10Cを前記切欠き 74から外し前記異方導電性接着剤層 40に固定し、前 記異方導電性接着剤層 40を有するアンテナ回路 21を 3mm移動した。上記動作を 繰り返し前記アンテナ回路 21に形成した異方導電性接着剤層 40に 40個の前記 IC 素子 10を 3mm間隔で配置した。このとき、前記円盤状搬送器 73の外周に有する切 欠き 74は 24個、前記円盤状搬送器 73の回転速度は 0. 25回転 Z秒、前記異方導 電性接着剤層 40を有する第二の回路層 30の移動速度は 18mmZ秒とした。
[0082] 次に、図 4 (g)に示すように、厚み 50 μ mのポリエチレンテレフタレート基材 32に、 厚み 9 mのアルミニウム箔を接着剤にて貼り合せた、幅 2mmのテープ状基材のァ ルミ-ゥム箔面上に、前記テープ状基材と同幅の前記異方導電性接着フィルム 40を 80°Cでラミネートし、セパレータフイルムを剥がし、異方導電性接着剤層 40付き第二 の回路層 30とした。
[0083] 次に、図 4 (h)に示すように、異方導電性接着剤層 40付き第二の回路層 30と第一 の回路層 20とを外形寸法を基準にして所定の位置に合せ、仮固定した。続いて異 方導電性接着剤層 40付き第二の回路層 30側から圧着ヘッドを降下し、圧力 3MPa 、温度 180°C、加熱時間 15秒の条件で、前記異方導電性接着剤層 40付き第二の 回路層 30を第一の回路層 20の幅方向に並んだ前記 IC素子 10及びアンテナ回路 2 1の 1列分に対して所定の位置に一括して加熱圧着するとともに、第一の回路層 20と 第二の回路層 30との空隙を封止した。圧着ヘッドには、前記 IC素子 10と第一の回 路層 20及び第二の回路層 30の接続と、第二の回路層 30及び第一の回路層 20の 接続が同時にできるように、前記 IC素子 10の厚み分の突起を所定の位置に形成し てある。
[0084] 次に、 04 (1)に示すように、プレス切断機を用いて 1個の個片ずつに切断し、図 2 及び図 3に示す形状のインレットを得た。
[0085] 本工程を用いれば第 1の実施の形態と同様に、前記 IC素子 10の搬送及び配置に 要した時間がインレット 1個あたり 0. 167秒、前記第二の回路層 30を第一の回路層 2 0に接続するのに要した時間がインレット 1個あたり 0. 375秒であった。圧着ヘッドを 複数個用いれば、さらにインレット 1個当りのタクト時間を短縮することができる。
[0086] また、第 1の実施の形態と同様に、前記 IC素子 10の実装位置精度は所定の位置 から ±0. 3mm以内に収まっており、位置ずれによる組み立て不良及び通信不良は なかった。
[0087] <第 3の実施の形態 >
以下、第 3の実施形態を説明する。
[0088] 図 3における図 3 (f)までは第 2の実施の形態と同様の工程を用いて、前記第一の 回路層 20の加工を行い、前記異方導電性接着フィルムをアンテナ回路 21上にラミ ネートして異方導電性接着剤層 40を形成し、前記外部電極が向かい合った 1組の各 々の面に形成された IC素子 10を整列及び搬送して、アンテナ回路 21上の所定の位 置に前記 IC素子 10を個々に配置した。
[0089] 次に、配置した前記 IC素子 10上に、上記ラミネートした異方導電性接着フィルムと 同幅の異方導電性接着フィルムを 80°Cでラミネートし、セパレータフイルムを剥がし て異方導電性接着剤層 40を形成した。
[0090] 次に、厚み 50 μ mのポリエチレンテレフタレート基材 32に、厚み 9 μ mのアルミ-ゥ ム箔を接着剤にて貼り合せた幅 2mmのテープ状基材を準備し、これを第二の回路 層 30とした。前記第二の回路層 30のアルミニウム箔面側を前記 IC素子 10に向け、 外形寸法を基準にして前記異方導電性接着フィルムと重なるように位置合せをし、仮 固定した。続いて第二の回路層 30側力も圧着ヘッドを降下し、圧力 3MPa、温度 18 0°C、加熱時間 15秒の条件で、第二の回路層 30を前記 IC素子 10及びアンテナ回 路 21に対して所定の位置に一括して加熱圧着するとともに、第一の回路層 20と第二 の回路層 30との空隙を封止した。圧着ヘッドには、 IC素子 10と第一の回路層 20及 び第二の回路層 30の接続と、第二の回路層 30及び第一の回路層 20の接続が同時 にできるように、前記 IC素子 10の厚み分の突起を所定の位置に形成してある。
[0091] 次に、プレス切断機を用いて 1個の個片ずつに切断し、図 2及び図 3に示す形状の インレット構造を得た。
[0092] 本工程を用いれば第 1及び第 2の実施の形態と同様に、前記 IC素子 10の搬送及 び配置に要した時間がインレット 1個あたり 0. 167秒、前記第二の回路層 30を第一 の回路層 20に接続するのに要した時間がインレット 1個あたり 0. 375秒であった。圧 着ヘッドを複数個用いれば、さらにインレット 1個当りのタクト時間を短縮することがで きる。
[0093] また、第 1及び第 2の実施の形態と同様に、前記 IC素子 10の実装位置精度は所定 の位置から ±0. 3mm以内に収まっており、位置ずれによる組み立て不良及び通信 不良はなかった。
[0094] <第 4の実施の形態 >
まず、厚み 50 μ mのポリエチレンテレフタレート基材 22に、厚み 9 μ mのアルミ-ゥ ム箔を接着剤にて貼り合せたテープ状基材のアルミニウム箔面に、スクリーン印刷で エッチングレジストを形成した後、エッチング液に塩ィ匕第二鉄水溶液を用いて、アン テナ回路 21を連続して形成する。ここで、アンテナ回路 21の 1個当りのアンテナの幅 を 2. 5mm、スリット幅を 0. 5mm、アンテナ回路 21の形成ピッチを 3mmとした。
[0095] 次に、第一の回路層 20上の所定の位置に、幅 2mmの異方導電性接着フィルム (A C 2052P— 45 (日立化成工業 (株)製))を 80°Cでラミネートし、セパレータフイルム を剥がして異方導電性接着剤層 40を形成した。
[0096] 次に、外部電極が向かい合った 1組の各々の面に形成された縦横各 0. 4mmで厚 さ 0. 15mmの IC素子 10を約 3000個準備し、高速チップマウンタに装着された高速 バルタフィーダに投入した。高速バルタフィーダによって 1列に整列して排出された前 記 IC素子 10を、高速チップマウンタを用いて順次第一の回路層 20上の所定の位置 に搬送し、配置した。
[0097] 次に、厚み 50 μ mのポリエチレンテレフタレート基材 32に、厚み 9 μ mのアルミ-ゥ ム箔を接着剤にて貼り合せた幅 2mmのテープ状基材のアルミニウム箔面上に、前記 アルミニウム箔と同幅の前記異方導電性接着フィルムを 80°Cでラミネートし、セパレ 一タフイルムを剥がし、異方導電性接着剤層 40付き第二の回路層 30とした。
[0098] 次に、異方導電性接着剤層 40付き第二の回路層 30と第一の回路層 20を外形寸 法を基準にして所定の位置に合せ、仮固定した。続いて異方導電性接着剤層 40付 き第二の回路層 30側から圧着ヘッドを降下し、圧力 3MPa、温度 180°C、加熱時間 15秒の条件で、異方導電性接着剤層 40付き第二の回路層 30を前記 IC素子 10及 びアンテナ回路 21に対して所定の位置に一括して加熱圧着するとともに、第一の回 路層 20と第二の回路層 30との空隙を封止した。圧着ヘッドには、 IC素子 10と第一 の回路層 20及び第二の回路層 30の接続と、第二の回路層 30及び第一の回路層 2 0の接続が同時にできるように、前記 IC素子 10の厚み分の突起を所定の位置に形 成してある。
[0099] 次に、プレス切断機を用いて 1個の個片ずつに切断し、図 2及び図 3に示す形状の インレットを得た。
[0100] 本工程を用いれば、前記 IC素子 10の搬送及び配置に要した時間がインレット 1個 あたり 0. 2秒、前記第二の回路層 30を第一の回路層 20に接続するのに要した時間 がインレット 1個あたり 0. 375秒であった。
[0101] また、第 1の実施の形態及び第 2の実施の形態と同様に、前記 IC素子 10の実装位 置精度は所定の位置から ±0. 3mm以内に収まっており、位置ずれによる組み立て 不良及び通信不良はなかつた。
[0102] 以上の実施例の結果をまとめて表 1に示す。
[0103] [表 1]
Figure imgf000021_0001
なお、本実施の形態によると、インレット 1個当たりの生産タクト時間を 1秒程度又は 1秒以下に短縮することができ、それによつてコストも低減できる。また、良好な通信 特性も得られる。また、異方導電性接着剤等のより安価な材料を使用することによりさ らなるコスト低減が可能である。

Claims

請求の範囲
[1] 両面に電極が形成された IC素子と、第一及び第二の回路層とを含む電子装置の 製造方法において、
前記 IC素子の一方の電極と前記第一の回路層と、前記 IC素子の他方の電極と前 記第二の回路層と、前記第一及び第二の回路層とを電気的に接続することを特徴と し、
前記 IC素子及び前記回路層のいずれか一方を別々に連続供給しながら接続面の 位置合わせをする工程を含むこと
を特徴とする電子装置の製造方法。
[2] 請求の範囲第 1項に記載の電子装置の製造方法において、
前記 IC素子を連続供給する工程が、
IC素子保持部を少なくとも 1個以上有する IC素子搬送器の前記 IC素子保持部に 前記 IC素子を個々に保持させる工程と、
前記搬送器の搬送部を動かすことにより前記保持させた IC素子を搬送する工程と を含む電子装置の製造方法。
[3] 請求の範囲第 2項に記載の電子装置の製造方法にお 、て、
前記 IC素子搬送器が円盤状であること
を特徴とする電子装置の製造方法。
[4] 請求の範囲第 2項に記載の電子装置の製造方法にお 、て、
前記 IC素子保持部の形状が切欠き状であること
を特徴とする電子装置の製造方法。
[5] 請求の範囲第 2項に記載の電子装置の製造方法にお 、て、
前記搬送器の前記 IC素子保持部に前記 IC素子を個々に保持させる工程が、
IC素子整列供給器を用 Vヽて前記 IC素子を前記 IC素子保持部に個々に保持させ ること
を特徴とする電子装置の製造方法。
[6] 請求の範囲第 5項に記載の電子装置の製造方法にお 、て、
前記 IC素子整列供給器がリニアフィーダ一であること を特徴とする電子装置の製造方法。
[7] 請求の範囲第 5項に記載の電子装置の製造方法にお 、て、
前記 IC素子整列供給器が高周波整列型フィーダ一であること
を特徴とする電子装置の製造方法。
[8] 請求の範囲第 1項に記載の電子装置の製造方法において、
前記 IC素子の電極と前記第一及び第二の回路層の少なくとも 1層との電気的な接 続を、
異方導電性接着層を介して行うこと
を特徴とする電子装置の製造方法。
[9] 請求の範囲第 1項に記載の電子装置の製造方法において、
前記接続面の位置合わせをする工程の後、
前記 IC素子の電極と前記第一及び第二の回路層の少なくとも 1層とを一括して接 続する工程
を含む電子装置の製造方法。
[10] 請求の範囲第 9項に記載の電子装置の製造方法にお 、て、
前記一括して接続する方法が加熱圧縮によること
を特徴とする電子装置の製造方法。
[11] 請求の範囲第 10項に記載の電子装置の製造方法において、
前記加熱圧縮によって、前記第一及び第二の回路層との空隙を封止すること を特徴とする電子装置の製造方法。
[12] 請求の範囲第 9項に記載の電子装置の製造方法にお 、て、
複数の前記 IC素子の電極と第一及び第二の回路層の少なくとも 1層とを一括して 接続する工程の後に、
連続している複数の前記 IC素子付回路層を 1個ずつの個片に切断する工程を有 すること
を特徴とする電子装置の製造方法。
[13] 請求の範囲第 1項に記載の電子装置の製造方法において、
前記第一及び第二の回路層の少なくとも 1層の表面に導電層が形成されて 、ること を特徴とする電子装置の製造方法。
[14] 請求の範囲第 1項に記載の電子装置の製造方法において、
前記第一及び第二の回路層の少なくとも 1層がスリットを有すること
を特徴とする電子装置の製造方法。
[15] 請求の範囲第 11項に記載の電子装置の製造方法にぉ 、て、
前記導電層がアルミニウムを含むこと
を特徴とする電子装置の製造方法。
[16] 請求の範囲第 11項に記載の電子装置の製造方法にぉ 、て、
前記第 1及び第 2の金属箔の少なくとも一方が有機樹脂からなるベース基材に支持 されており、前記有機榭脂は、塩ィ匕ビ二ル榭脂(PVC)、アクリロニトリルブタジエンス チレン (ABS)、ポリエチレンテレフタレート(PET)、グリコール変性ポリエチレンテレ フタレート(PETG)、ポリエチレンナフタレート(PEN)、ポリカーボネート榭旨 (PC)、 2軸延伸ポリエステル (O-PET)、ポリイミド榭脂から選択されることを特徴とする電子 装置の製造方法。
[17] 請求の範囲第 11項に記載の電子装置の製造方法において、前記第 1及び第 2の 金属箔の少なくとも一方が紙力 なる前記ベース基材に支持されていることを特徴と する電子装置の製造方法。
PCT/JP2005/000095 2004-01-15 2005-01-07 電子装置の製造方法 WO2005069205A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/586,305 US20070161154A1 (en) 2004-01-15 2005-01-07 Manufacturing method for electronic device
EP05703363A EP1713020A4 (en) 2004-01-15 2005-01-07 METHOD FOR MANUFACTURING AN ELECTRONIC DEVICE
JP2005517010A JP4386038B2 (ja) 2004-01-15 2005-01-07 電子装置の製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-008313 2004-01-15
JP2004008313 2004-01-15

Publications (1)

Publication Number Publication Date
WO2005069205A1 true WO2005069205A1 (ja) 2005-07-28

Family

ID=34792223

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/000095 WO2005069205A1 (ja) 2004-01-15 2005-01-07 電子装置の製造方法

Country Status (7)

Country Link
US (1) US20070161154A1 (ja)
EP (1) EP1713020A4 (ja)
JP (1) JP4386038B2 (ja)
KR (1) KR100841825B1 (ja)
CN (1) CN100476869C (ja)
TW (1) TWI266245B (ja)
WO (1) WO2005069205A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014026628A (ja) * 2012-07-24 2014-02-06 Akira Takita スマートカード用インレイの製造方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006237517A (ja) * 2005-02-28 2006-09-07 Sanyo Electric Co Ltd 回路装置およびその製造方法
CN101160596B (zh) * 2005-04-18 2010-05-26 日立化成工业株式会社 电子装置的制造方法
CN113948848B (zh) * 2021-12-20 2022-04-12 成都瑞迪威科技有限公司 一种接地良好的天线互联结构

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001046904A1 (de) 1999-12-22 2001-06-28 Flexchip Ag Verfahren zur herstellung von kontaktierbaren leiterschleifen für transponder
JP2001217380A (ja) * 2000-02-04 2001-08-10 Hitachi Ltd 半導体装置およびその製造方法
JP2002269520A (ja) 2001-03-13 2002-09-20 Hitachi Ltd 半導体装置及びその製造方法
JP2002366917A (ja) 2001-06-07 2002-12-20 Hitachi Ltd アンテナを内蔵するicカード
JP2003194724A (ja) * 2001-12-26 2003-07-09 Tokyo Weld Co Ltd ワークの外観検査装置および外観検査方法
JP2004127230A (ja) * 2002-08-08 2004-04-22 Renesas Technology Corp 半導体装置、半導体装置の製造方法、電子商取引方法及びトランスポンダ読み取り装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5497938A (en) * 1994-09-01 1996-03-12 Intel Corporation Tape with solder forms and methods for transferring solder to chip assemblies
US5528222A (en) * 1994-09-09 1996-06-18 International Business Machines Corporation Radio frequency circuit and memory in thin flexible package
JP3339390B2 (ja) * 1997-11-12 2002-10-28 株式会社村田製作所 電子部品の搬送装置
US6951596B2 (en) * 2002-01-18 2005-10-04 Avery Dennison Corporation RFID label technique
US6732498B2 (en) * 2001-06-29 2004-05-11 Mars, Incorporated Vacuum assisted cut-and-seal apparatus with transfer wheel
JP2003069294A (ja) * 2001-08-24 2003-03-07 Oji Paper Co Ltd Icチップの実装装置
US6773543B2 (en) * 2002-05-07 2004-08-10 Delaware Capital Formation, Inc. Method and apparatus for the multiplexed acquisition of a bare die from a wafer
JP3739752B2 (ja) * 2003-02-07 2006-01-25 株式会社 ハリーズ ランダム周期変速可能な小片移載装置
CN100562889C (zh) * 2003-12-05 2009-11-25 日立化成工业株式会社 电子装置的制造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001046904A1 (de) 1999-12-22 2001-06-28 Flexchip Ag Verfahren zur herstellung von kontaktierbaren leiterschleifen für transponder
JP2001217380A (ja) * 2000-02-04 2001-08-10 Hitachi Ltd 半導体装置およびその製造方法
JP2002269520A (ja) 2001-03-13 2002-09-20 Hitachi Ltd 半導体装置及びその製造方法
JP2002366917A (ja) 2001-06-07 2002-12-20 Hitachi Ltd アンテナを内蔵するicカード
JP2003194724A (ja) * 2001-12-26 2003-07-09 Tokyo Weld Co Ltd ワークの外観検査装置および外観検査方法
JP2004127230A (ja) * 2002-08-08 2004-04-22 Renesas Technology Corp 半導体装置、半導体装置の製造方法、電子商取引方法及びトランスポンダ読み取り装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ISSCC DIGEST OF TECHNICAL PAPERS, no. 398-39, 2003
See also references of EP1713020A4

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014026628A (ja) * 2012-07-24 2014-02-06 Akira Takita スマートカード用インレイの製造方法

Also Published As

Publication number Publication date
JP4386038B2 (ja) 2009-12-16
US20070161154A1 (en) 2007-07-12
CN100476869C (zh) 2009-04-08
KR100841825B1 (ko) 2008-06-26
CN1910595A (zh) 2007-02-07
EP1713020A4 (en) 2009-03-25
KR20060101789A (ko) 2006-09-26
TW200539037A (en) 2005-12-01
JPWO2005069205A1 (ja) 2007-12-27
EP1713020A1 (en) 2006-10-18
TWI266245B (en) 2006-11-11

Similar Documents

Publication Publication Date Title
JP4737505B2 (ja) Icタグインレット及びicタグインレットの製造方法
KR100732648B1 (ko) 비접촉 아이디 카드 및 그의 제조방법
JP4697228B2 (ja) 電子装置の製造方法
US20050093172A1 (en) Electronic circuit device, and method and apparatus for manufacturing the same
JP4518024B2 (ja) 電子装置
JP4353181B2 (ja) 電子装置の製造方法
WO2005069205A1 (ja) 電子装置の製造方法
JP2001093926A (ja) 半導体素子パッケージ製造方法及びそれにより製造された半導体素子パッケージ
MX2008012339A (es) Metodos para sujetar un montaje de circuito integrado de un chip invertido a un sustrato.
JP6957962B2 (ja) Rfidタグの製造方法
JP3594502B2 (ja) 半導体パッケージの製造方法及びその装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005517010

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2007161154

Country of ref document: US

Ref document number: 10586305

Country of ref document: US

Ref document number: 200580002465.X

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Country of ref document: DE

WWE Wipo information: entry into national phase

Ref document number: 1020067016021

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2005703363

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020067016021

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2005703363

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 10586305

Country of ref document: US