WO2005038894A1 - 表面保護用シートおよび半導体ウエハの研削方法 - Google Patents

表面保護用シートおよび半導体ウエハの研削方法 Download PDF

Info

Publication number
WO2005038894A1
WO2005038894A1 PCT/JP2004/015131 JP2004015131W WO2005038894A1 WO 2005038894 A1 WO2005038894 A1 WO 2005038894A1 JP 2004015131 W JP2004015131 W JP 2004015131W WO 2005038894 A1 WO2005038894 A1 WO 2005038894A1
Authority
WO
WIPO (PCT)
Prior art keywords
adhesive layer
pressure
semiconductor wafer
sensitive adhesive
sheet
Prior art date
Application number
PCT/JP2004/015131
Other languages
English (en)
French (fr)
Inventor
Koichi Nagamoto
Hitoshi Ohashi
Kazuhiro Takahashi
Original Assignee
Lintec Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=34463200&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=WO2005038894(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Lintec Corporation filed Critical Lintec Corporation
Priority to US10/575,510 priority Critical patent/US7438631B2/en
Priority to EP04792363A priority patent/EP1681713A4/en
Publication of WO2005038894A1 publication Critical patent/WO2005038894A1/ja

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/34Accessories
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • B24B37/042Lapping machines or devices; Accessories designed for working plane surfaces operating processes therefor
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J7/00Adhesives in the form of films or foils
    • C09J7/20Adhesives in the form of films or foils characterised by their carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2203/00Applications of adhesives in processes or use of adhesives in the form of films or foils
    • C09J2203/326Applications of adhesives in processes or use of adhesives in the form of films or foils for bonding electronic components such as wafers, chips or semiconductors
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2301/00Additional features of adhesives in the form of films or foils
    • C09J2301/20Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive itself
    • C09J2301/204Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive itself the adhesive coating being discontinuous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer

Definitions

  • the present invention relates to a surface protection sheet and a method for grinding a semiconductor wafer, and more particularly, to a surface protection method suitable for use in a back surface grinding step of a semiconductor wafer in which tall bumps are arranged at high density on a circuit surface. And a method for grinding a semiconductor wafer on which such bumps are formed.
  • bumps made of solder or the like are used for joining a semiconductor chip and a substrate, and in the case of direct joining, a ball shape having a diameter of about 100 m is often used.
  • the back surface of a wafer with such high bumps formed on the circuit surface is ground, the pressure difference due to the bump level directly affects the back surface, and the cushioning of the adhesive sheet that protects the surface can not be suppressed and the grinding process is not possible.
  • the thickness of the finish is made relatively thick so as not to damage the wafer, or the design is made such that the density of arranging the bumps is low.
  • Patent Document 1 discloses a semiconductor wafer characterized in that a protective tape whose adhesive strength can be controlled by appropriate processing is used, and the protective tape is stuck in a strong adhesive state only to a peripheral portion of the semiconductor wafer. Is disclosed. In this method, if necessary, an ultraviolet-curable adhesive tape is used as a protective tape, and before the semiconductor wafer is attached, the adhesive layer that is in contact with the element forming area of the wafer is cured, and only at the peripheral portion of the wafer. This is to fix the wafer.
  • Patent Document 1 JP-A-5-62950
  • the present invention has been made in view of the above-described conventional technology, and is intended to be applied to a wafer in which tall bumps are arranged at a high density, or to a dimple even if it is ground extremely thin.
  • An object of the present invention is to provide a surface protection sheet and a method for grinding a semiconductor wafer, in which no cracks are generated, the wafer is not damaged or stained, and an adhesive is not adhered to the root portion of the bump after peeling.
  • the surface protection sheet according to the present invention is used when grinding the back surface of a semiconductor wafer
  • One side of the base sheet is provided with an opening in which an adhesive layer having a diameter smaller than the outer diameter of the semiconductor wafer to be attached is not formed, and a portion in which an adhesive layer formed on the outer periphery is formed. It is characterized by becoming.
  • the method for grinding a semiconductor wafer according to the present invention comprises:
  • a semiconductor wafer with bumps formed on the circuit surface A semiconductor wafer with bumps formed on the circuit surface,
  • the pressure-sensitive adhesive layer corresponding to the part where the bump is formed is formed.
  • the opening has no opening, and the bump is formed. Is formed, and further, a surface protection form in which a base sheet is laminated on the pressure-sensitive adhesive layer so as to cover the opening of the pressure-sensitive adhesive layer,
  • the method is characterized in that the base sheet side is placed on a fixed base and the back side of the semiconductor wafer is ground.
  • the surface protection mode in the above-described back surface grinding method can be realized by attaching the above-described surface protection sheet of the present invention to a circuit surface of a semiconductor wafer.
  • An adhesive layer having an opening corresponding to the portion where the bump is formed and an adhesive forming portion corresponding to the outer peripheral portion of the wafer where the bump is not formed is adhered to the outer peripheral portion of the semiconductor wafer.
  • a surface protection form may be realized by laminating and attaching a base sheet on the pressure-sensitive adhesive layer so as to cover the opening of the pressure-sensitive adhesive layer.
  • the height of the bumps formed on the circuit surface is 50 m or more, and the position of the outermost bump is 2 to 10 mm from the outer periphery of the wafer.
  • the difference (Bt-At) between the thickness (At) of the pressure-sensitive adhesive layer of the surface protection sheet and the height (Bt) of the bump is preferably 5 to 50 ⁇ m.
  • FIG. 1 is a cross-sectional view of a surface protection sheet of the present invention.
  • FIG. 2 is a perspective view of a surface protection sheet of the present invention.
  • FIG. 3 shows a state in which the surface protection sheet of the present invention is attached to the bump surface of a wafer and the back surface of the wafer is ground.
  • FIG. 4 shows a state in which a conventional pressure-sensitive adhesive sheet A for surface protection is attached to a bump surface of a wafer and the back surface of the wafer is ground.
  • the surface protection sheet 10 has an adhesive layer having a diameter smaller than the outer diameter of the semiconductor wafer to be attached to one surface of the base sheet 1. It is characterized in that an opening 3 where no is formed and a portion where the pressure-sensitive adhesive layer 2 is formed on the outer periphery thereof are provided.
  • the base sheet 1 used for the surface protection sheet 10 of the present invention can be used without particular selection as long as it is a resin sheet.
  • a resin sheet include polyolefins such as low-density polyethylene, linear low-density polyethylene, polypropylene, and polybutene, ethylene-vinyl acetate copolymer, ethylene (meth) acrylic acid copolymer, ethylene (meth) Examples thereof include ethylene copolymers such as acrylate copolymers, polyester films such as polyethylene terephthalate and polyethylene naphthalate, and resin films such as polyvinyl chloride, acrylic rubber, polyamide, polyurethane, and polyimide.
  • Substrate sheet 1 consists of these single layers. Or a laminate force may be applied. Further, a sheet subjected to a treatment such as crosslinking may be used.
  • a thermoplastic resin may be formed into a sheet by extrusion, or a curable resin may be formed into a thin film by a predetermined means and cured to form a sheet. It is good.
  • a curable resin for example, an energy ray-curable urethane acrylate polymer is used as a main component, an atalylate monomer having a relatively bulky group is used as a diluent, and a photopolymerization initiator is added as necessary.
  • the used resin composition is used.
  • the thickness of the substrate sheet is preferably 30 to 1000 ⁇ m, more preferably 50 to 500 ⁇ m.
  • ⁇ m particularly preferably 100-300 ⁇ m.
  • the type of the pressure-sensitive adhesive layer 2 of the sheet for surface protection 10 of the present invention is not specified as long as it has an appropriate removability, and a general-purpose pressure-sensitive adhesive such as a rubber-based, acrylic, silicone-based, urethane-based or butyl ether-based adhesive can be used. May be formed. Further, an energy ray-curable pressure-sensitive adhesive which is cured by irradiation with energy rays and becomes re-peelable may be used.
  • the pressure-sensitive adhesive layer 2 may be formed of a single layer of a pressure-sensitive adhesive, or a double-sided pressure-sensitive adhesive in which pressure-sensitive adhesive layers 21 and 23 are provided on both sides of a core film 22 as shown in FIG. It may be a sheet.
  • the pressure-sensitive adhesive layer is formed of a double-sided pressure-sensitive adhesive sheet
  • a relatively rigid film such as a polyethylene terephthalate film can be used. It is preferable because the dimensional stability at the time of attaching becomes good.
  • the pressure-sensitive adhesive provided on the core film 22 may be the same on both sides, but the pressure-sensitive adhesive 23 on the side facing the substrate sheet 1 is a pressure-sensitive adhesive having strong tackiness, and It is preferable that the adhesive 21 be composed of an adhesive exhibiting removability.
  • the preferred thickness of the pressure-sensitive adhesive layer 2 is determined by the height of the bumps 5 formed on the wafer 4 to be attached.
  • the difference (Bt—At) is preferably ⁇ 5— + 50 / ⁇ , more preferably ⁇ 0— + 40 / ⁇ . And particularly preferably + 10- + 30 ⁇ m.
  • the preferable thickness (At) of the pressure-sensitive adhesive layer 2 is 50 to 105 m, preferably 60 to 100 m, particularly preferably 70 to 100 m. 90 m.
  • the bump 5 of the wafer and the substrate The sheet 1 comes into contact with an appropriate pressure, and the surface protection sheet 10 may be peeled off or displaced during grinding. Even if the value of the difference (Bt-At) is negative and the adhesive layer is thicker than the height of the bump and the gap is open, if the value is small, the pressure of the semiconductor wafer due to the pressing pressure during the grinding process Due to the radius, an appropriate pressure is generated, and the entire wafer can be fixed.
  • the pressure-sensitive adhesive layer 2 is subjected to processing such as punching before being laminated with the base material layer, a shape in which a release film treated with a silicone-based release agent or the like is laminated on both surfaces thereof is used. And plays a role in protecting the pressure-sensitive adhesive layer and imparting self-supporting properties. If the release film laminated on both sides is configured with a difference in release, such as a light release type or a heavy release type, it can be used to create a surface protection sheet.
  • the light-peelable release film can be peeled off first, so that the pressure-sensitive adhesive surface facing this is used as the base material sheet 1.
  • the adhesive surface facing the heavy release type release film is the surface to be attached to the wafer 4.
  • the surface protection sheet 10 of the present invention has a substrate sheet surface (hereinafter referred to as “opening”, “3” in the figure) on which an adhesive layer is not formed on a circuit forming portion of the wafer 4 to which the bumps 5 are provided, on which the bumps 5 are provided.
  • opening a substrate sheet surface
  • the circuit is formed, and the pressure-sensitive adhesive layer 2 faces the outer portion of the wafer.
  • the pressure-sensitive adhesive layer 2 is cut and removed into a substantially circular shape by means such as punching to form an opening 3 where no pressure-sensitive adhesive layer is formed.
  • the heavy release type release film becomes the carrier of the pressure sensitive adhesive layer. It is preferred because roU-to-roll can also be used for continuous processing. Subsequently, the remaining light release type release film is peeled off and laminated on the base sheet 1 to form a surface protection sheet 10.
  • the configuration at this stage may be used as the surface protection sheet 10 of the present invention.
  • the pressure-sensitive adhesive layer 2 on the outer periphery is adhered to the outer periphery of the wafer while the opening 3 of the surface protection sheet 10 is aligned with the circuit surface of the wafer.
  • the surface protection sheet protruding from the wafer is cut and separated along the outer periphery of the wafer 4 (indicated by the broken line in FIG. 2). And subject to back grinding.
  • the pressure-sensitive adhesive layer is substantially concentric with the cut and removed pressure-sensitive adhesive layer and conforms to the diameter of the wafer to be adhered, following the configuration of the previously prepared stage. Is punched out. At this time, it is preferable that the heavy release type release film alone is not punched. That is, in the configuration shown in FIG. 2, the base material 1 and the adhesive layer 2 are cut and removed in advance according to the outer diameter of the wafer 4.
  • the surface protection sheet 10 is adhered to the wafer 4 while accurately positioning the pressure-sensitive adhesive layer 2 so that the pressure-sensitive adhesive layer 2 does not face the bump 5, thereby polishing the semiconductor wafer.
  • the surface protection sheet 10 is applied with a low tension as much as possible without deformation due to tension.
  • the pressure-sensitive adhesive layer 2 is attached to the outer periphery of the semiconductor nano 4 without forming the surface protection sheet 10 as described above, and then the base sheet 1 is removed.
  • a similar surface protection form may be obtained by laminating and sticking so as to close the opening 3 of the adhesive layer.
  • the base sheet 1 and the pressure-sensitive adhesive layer 2 are separately prepared.
  • a portion corresponding to a portion where a bump is formed on the circuit surface of the semiconductor wafer is cut out to form an opening 3.
  • the adhesive layer 2 is attached with high accuracy so that the opening 3 of the adhesive layer 2 matches the circuit portion of the semiconductor wafer 4.
  • the base sheet 1 is laminated so as to cover the opening 3 so as to cover the adhesive layer 2 and the opening 3, and finally, the base sheet 1 and the adhesive layer 2 protruding from the outer periphery of the semiconductor wafer 4.
  • the laminates are combined and cut with a cutter or the like. In this way, the same surface protection form as when the surface protection sheet 10 is used can be obtained.
  • the wafer used in the method for grinding a semiconductor wafer of the present invention may be any wafer as long as bumps are formed on the circuit surface. ⁇ m or more, preferably 100 ⁇ m or more, and the position of the outermost bump is 2-10 mm inside the outer periphery of the wafer. Wafer force Difficult to apply with conventional adhesive sheet for surface protection This force is more preferably used in the present invention.
  • the wafer 4 having the above-described surface protection form is placed with the surface protection sheet 10 side on a wafer fixing stand (not shown) of a wafer grinding apparatus, and is ground by a normal grinding method.
  • the pressure-sensitive adhesive layer 2 is securely adhered to the outer periphery of the wafer 4 so as to surround the entire circumference, no infiltration of cleaning water or the like occurs during the grinding process, and the circuit surface of the wafer is not contaminated. .
  • the apex of the bump is in contact with the base material sheet at an appropriate pressure with respect to the wafer circuit surface, peeling or displacement of the surface protection sheet occurs during grinding.
  • the obtained resin composition was coated on a polyethylene terephthalate (PET) film (made of Toray-needo earth, 38 ⁇ m in thickness) to a thickness of 160 ⁇ m by a Fountain die method.
  • PET polyethylene terephthalate
  • the same PET film is further laminated on top, and then UV-irradiated using a high-pressure mercury lamp (160 W / cm, height 10 cm) at a light intensity of 250 mJ / cm 2 to crosslink and cure the coating film. I let it. Thereafter, the PET films on both sides were peeled off to obtain a base sheet with a thickness of 160 m.
  • a double-sided PSA sheet was prepared.
  • the layers from the base sheet to the energy ray-curable pressure-sensitive adhesive layer were formed so as to be concentric with the previously punched circular portion, and the release film (heavy release type) alone was left so as to have a diameter of 200 mm. , And the outer peripheral portion was removed to form an opening.
  • a surface protection sheet having a diameter of 200 mm in which a pressure-sensitive adhesive layer having a width of 5 mm was provided on the outer periphery of the base material sheet was prepared.
  • the surface protection sheet side of this silicon wafer was fixed to a polishing table surface of a wafer polishing apparatus, and the silicon wafer was ground to a finished thickness of 350 m.
  • the surface protection sheet did not fall off during the grinding, the cleaning water did not seep into the circuit surface side of the wafer, and the grinding could be completed without damaging the wafer. Furthermore, after irradiating the surface protection sheet with energy rays (ultraviolet rays) and peeling it off, the circuit surface was observed to find no foreign matter.
  • the surface protection sheet and the method for grinding a semiconductor wafer according to the present invention since no adhesive is provided on the portion in contact with the bump, the adhesive does not adhere to the root portion of the bump. Sexual deficiency cannot occur. Therefore, it is possible to grind a wafer on which bumps having a height difference are arranged at a high density. Since the pressure-sensitive adhesive layer 2 can be securely adhered to the outer periphery of the wafer 4 around the entire circumference, no infiltration of cleaning water or the like occurs during grinding, and the circuit surface of the wafer is not contaminated.

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Adhesive Tapes (AREA)
  • Adhesives Or Adhesive Processes (AREA)

Abstract

 本発明の目的は、高さの高いバンプが高密度で配列されたウエハであっても、極薄に研削してもディンプルが発生したりウエハの破損、汚損が起きたりせず、かつ、剥離の後バンプの根本部分にも粘着剤が付着しない表面保護用シートおよび半導体ウエハの研削方法を提供することである。  本発明に係る表面保護用シートは、半導体ウエハの裏面研削を行う際に用いられるものであって、基材シートの片面に、貼付する半導体ウエハの外径よりも小径の粘着剤層が形成されていない開口部と、その外周に形成された粘着剤層が形成されている部分とが設けられてなることを特徴としている。

Description

明 細 書
表面保護用シートおよび半導体ウェハの研削方法
技術分野
[0001] 本発明は表面保護用シートおよび半導体ウェハの研削方法に関し、特に、回路面 上に高さの高いバンプが高密度で配列された半導体ウェハの裏面研削工程に好適 に使用される表面保護用シート、およびこのようなバンプが形成された半導体ウェハ の研削方法に関する。
背景技術
[0002] 半導体装置の高密度実装化に伴い、半導体チップと基板の接合にはハンダ等から なるバンプが用いられ、直接接合する場合は直径 100 m程度のボール形状のもの が用いられることが多い。このような高バンプが回路面に形成されたウェハの裏面を 研削すると、バンプの段差による圧力差が裏面に直接影響し、表面保護する粘着シ ートのクッション性では抑えきれずに研削工程中に破損したり、ディンプル (裏面に生 成する窪み)となって完成したデバイスの信頼性を欠けさせる要因となっていた。この ような場合、従来ではウェハの破損を起こさな 、ように仕上げの厚を比較的厚めにす るか、バンプを配列する密度が疎となるような設計で回避して 、た。
[0003] しかし、近年においては高さの高いバンプを高密度に配列することが要請されるデ バイスが多くなつている。このようなデバイスに対して通常の表面保護用の粘着シート Aを用いると、図 4に示したように、バンプが邪魔をしてウェハの端部に粘着剤層が貼 付できなくなる。この結果、裏面研削時に熱や切削屑の除去を目的として噴霧された 洗净水の一部が、回路面側に滲入し、回路面を汚損してしまうことがあった。
[0004] このため、粘着剤層の厚みを厚くしさらに粘着剤の流動性を高めることにより、粘着 剤層とウェハの端部を密着させるようにして対処している力 S、バンプの根本部分に粘 着剤が回り込み易くなつているため、粘着シートの剥離操作によってバンプの根本部 分に付着した粘着剤が層内破壊を起こし、その一部が残着することがある。これはェ ネルギ一線硬化型粘着剤を用いた粘着シートを用いた場合であっても起こりうる問題 であった。回路面に残着した粘着剤は溶剤洗浄等により除去しなければ、デバイス の異物として残留し完成したデバイスの信頼性を貶める。
[0005] 特許文献 1には、適宜処理により粘着力の制御可能な保護テープを用い、半導体 ウェハの周辺部に対してのみ保護テープを強粘着状態で貼り付けることを特徴とす る半導体ウェハへの保護テープ貼り付け方法が開示されている。この方法は、要す れば紫外線硬化型粘着テープを保護テープとして用い、半導体ウェハの貼付に先 立ち、ウェハの素子形成領域に当接する粘着剤層を硬化させておき、ウェハの周辺 部でのみウェハの固定を行うものである。
[0006] しかし、特許文献 1の方法では、硬化された粘着剤層と未硬化の粘着剤層とは同一 平面上にある。このため、バンプの高さが高くなると、バンプが邪魔をしてウェハの端 部に粘着剤層が貼付できなくなる。このため、図 4に示したような、洗浄水が回路面側 に滲入すると ヽぅ問題は、なお充分には改善されな ヽ。
特許文献 1:特開平 5— 62950号公報
発明の開示
発明が解決しょうとする課題
[0007] 本発明は、上記のような従来技術に鑑みてなされたものであって、高さの高いバン プが高密度で配列されたウェハであっても、極薄に研削してもディンプルが発生した りウェハの破損、汚損が起きたりせず、かつ、剥離の後バンプの根本部分にも粘着剤 が付着しない表面保護用シートおよび半導体ウェハの研削方法を提供することにあ る。
課題を解決するための手段
[0008] 本発明に係る表面保護用シートは、半導体ウェハの裏面研削を行う際に用いられ るものであって、
基材シートの片面に、貼付する半導体ウェハの外径よりも小径の粘着剤層が形成 されていない開口部と、その外周に形成された粘着剤層が形成されている部分とが 設けられてなることを特徴として 、る。
上記表面保護用シートにおいては、基材シート及び粘着剤層が貼付される半導体ゥ ェハと略同径にカットされており、前記粘着剤層が形成されている部分が略同心円に 形成されて ヽることが好ま ヽ。 [0009] 本発明に係る半導体ウェハの研削方法は、
回路面上にバンプが形成された半導体ウェハを、
バンプの形成されて 1、る部分に対応する粘着剤層が形成されて!、ない開口部を有 し、バンプの形成されて ヽな ヽウェハの外周部分に粘着剤形成部となる粘着剤層が 形成され、さらに該粘着剤層上に粘着剤層の開口部を塞ぐように基材シートが積層 された状態とする表面保護形態とし、
基材シート側を固定台に戴置し、半導体ウェハの裏面側を研削することを特徴とし ている。
[0010] 上記裏面研削方法における表面保護形態は、前述した本発明の表面保護シートを 半導体ウェハの回路面に貼着することにより実現できる。
また、これとは別に、回路面上にバンプが形成された半導体ウェハに、
バンプが形成されている部分に対応する開口部と、バンプが形成されていないゥェ ハの外周部分に対応する粘着剤形成部を有する粘着剤層を、当該半導体ウェハの 外周部分に合わせて貼着し、
さらに該粘着剤層上に粘着剤層の開口部を塞ぐように基材シートを積層貼付するこ とにより表面保護形態を実現してもよい。
[0011] 上記研削方法によれば、回路面上に形成されたバンプの高さが 50 m以上であり 、最も外に配置されているバンプの位置がウェハの外周から 2— 10mmである半導体 ウェハに対しても対応することができる。上記研削方法においては、表面保護用シー トの粘着剤層の厚み (At)とバンプの高さ(Bt)の差(Bt— At)カ 5— 50 μ mであること が好ましい。
発明の効果
[0012] 本発明による表面保護用シートおよび半導体ウェハの研削方法によれば、バンプ に当接する部分に粘着剤が設けられていないためバンプの根本部分に粘着剤が付 着することがなぐそれによるデバイスの信頼性不足は起こりえない。また、ウェハの 端部を粘着剤層により密着固定できるので、回路面への洗浄水の滲入が防止され、 ウェハの汚損を低減できる。 図面の簡単な説明 [0013] [図 1]本発明の表面保護用シートの断面図。
[図 2]本発明の表面保護用シートの斜視図。
[図 3]本発明の表面保護用シートをウェハのバンプ面に貼付しウェハ裏面研削を行う 状態を示す。
[図 4]従来の表面保護用粘着シート Aをウェハのバンプ面に貼付しウェハ裏面研削 を行う状態を示す。
符号の説明
[0014] 1…基材シート
2…粘着剤層
3…開口部
4…半導体ウェハ
5· "バンプ
10· ··表面保護用シート
Α· ··従来の表面保護用粘着シート
発明を実施するための最良の形態
[0015] 以下、本発明について、図面を参照しながらさらに具体的に説明する。
本発明に係る表面保護用シート 10は、図 1に断面図、図 2に斜視図を示したように、 基材シート 1の片面に、貼付する半導体ウェハの外径よりも小径の粘着剤層が形成 されていない開口部 3と、その外周に形成された粘着剤層 2が形成されている部分と が設けられてなることを特徴として 、る。
(基材シート 1)
本発明の表面保護用シート 10に使用される基材シート 1は、榭脂シートであれば、 特に選択されず使用可能である。このような榭脂シートとしては、例えば、低密度ポリ エチレン、直鎖低密度ポリエチレン、ポリプロピレン、ポリブテン等のポリオレフイン、 エチレン酢酸ビニル共重合体、エチレン (メタ)アクリル酸共重合体、エチレン (メタ)ァ クリル酸エステル共重合体等のエチレン共重合体、ポリエチレンテレフタレート、ポリ エチレンナフタレート等のポリエステル、ポリ塩化ビニル、アクリルゴム、ポリアミド、ゥ レタン、ポリイミド等の樹脂フィルムが挙げられる。基材シート 1はこれらの単層であつ てもよいし、積層体力もなつてもよい。また、架橋等の処理を施したシートであってもよ い。
[0016] このような基材シート 1としては、熱可塑性榭脂を押出成形によりシート化してもよい し、硬化性榭脂を所定手段により薄膜化、硬化してシート化したものが使われてもよ い。硬化性榭脂としては、たとえば、エネルギー線硬化性のウレタンアタリレート系ォ リゴマーを主剤とし、比較的嵩高い基を有するアタリレートモノマーを希釈剤とし、必 要に応じて光重合開始剤を配合した榭脂組成物が用いられる。
[0017] 基材シートの厚さは、好ましくは 30— 1000 μ m、さら〖こ好ましくは 50— 500
μ m、特に好ましくは 100— 300 μ mである。
(粘着剤層 2)
本発明の表面保護用シート 10の粘着剤層 2は、適度な再剥離性があればその種類 は特定されず、ゴム系、アクリル系、シリコーン系、ウレタン系、ビュルエーテル系など 汎用の粘着剤から形成されてもよい。また、エネルギー線の照射により硬化して再剥 離性となるエネルギー線硬化型粘着剤であってもよい。
[0018] また、粘着剤層 2は粘着剤の単層で形成されていてもよいし、図 1に示したように、 芯材フィルム 22の両面に粘着剤層 21, 23を設けた両面粘着シートであってもよい。
[0019] 粘着剤層を両面粘着シートで形成する場合は、ポリエチレンテレフタレートフィルム のような比較的剛性の高 、フィルムを芯材フィルム 22として用いれば、表面保護用シ ート 10の製造時またはウェハ貼付時の寸法安定性が良好となるため好ま 、。芯材 フィルム 22に設ける粘着剤は、両面がそれぞれ同じであってもよいが、基材シート 1 に面する側の粘着剤 23が強粘着性を有する粘着剤であり、ウェハに面する側の粘 着剤 21が再剥離性を示す粘着剤からなる構成のものが好ましい。
[0020] 粘着剤層 2の好ましい厚さは、貼付されるウェハ 4に形成されたバンプ 5の高さによ つて決定される。粘着剤層の厚み (At)とバンプの高さ(Bt)とした場合、その差 (Bt— At)は好ましくは— 5— + 50 /ζ πι、さらに好ましくは ±0— +40 /ζ πι、特に好ましくは + 10— + 30 μ mである。例えば、バンプ 5の高さ(Bt)力 lOO μ mであった場合、 好ましい粘着剤層 2の厚さ(At)は 50— 105 m、好ましくは 60— 100 m、特に好 ましくは 70— 90 mである。このような厚さの関係とすれば、ウェハのバンプ 5と基材 シート 1とが適度な圧力で接し、研削加工時に表面保護用シート 10の剥がれや位置 ずれ等が起きに《なる。その差 (Bt— At)の値が負であり、粘着剤層がバンプの高さ よりも厚く隙間が開いていたとしても、その値が小さければ研削加工時の押し圧によ る半導体ウェハの橈みにより、適度な圧力が発生し、ウェハ全体が固定可能となる。
[0021] 粘着剤層 2は、基材層と積層される前に打ち抜き等の加工が行われるので、その両 面にはシリコーン系剥離剤等で処理が施された剥離フィルムが積層された形で供さ れ、粘着剤層を保護し自己支持性を付与する役割を担う。両面に積層される剥離フ イルムは、軽剥離タイプ ·重剥離タイプのように剥離差を付けて構成すれば、表面保 護用シートの作成時の
作業性が向上し好ましい。粘着剤層 21, 23に異なる粘着剤を使用した両面粘着シ ートを用いた場合は、軽剥離タイプの剥離フィルムが先に剥離できるので、これに面 した粘着剤面が基材シート 1に積層する面となり、重剥離タイプの剥離フィルムに面し た粘着面がウェハ 4に貼付する面となる。
(表面保護用シート 10の作成)
本発明の表面保護用シート 10は、貼付されるウェハ 4のバンプ 5が設けられた回路 形成部分には粘着剤層が形成されない基材シート面 (以下「開口部」、図の" 3")が 対面し、回路が形成されて!、な 、ウェハの外郭部分は粘着剤層 2が対面するように なっている。
[0022] 粘着剤層 2は基材シート 1に積層される前に、打ち抜き等の手段で略円形に切断 除去して、粘着剤層が形成されない開口部 3を形成する。このとき、粘着剤層と軽剥 離タイプの剥離フィルムのみを打ち抜き重剥離タイプの剥離フィルムは完全に打ち抜 力ないようにすれば、重剥離タイプの剥離フィルムが粘着剤層のキャリアとなり、以降 の加工も roU-to-rollで連続して行えるので好まし 、。続、て残りの軽剥離タイプの剥 離フィルムを剥離しながら基材シート 1に積層し、表面保護用シート 10を作成する。
[0023] この段階の構成で本発明の表面保護用シート 10として使用してもよい。この構成で 使用する場合は、表面保護用シート 10の開口部 3をウェハの回路面の位置に合わ せつつ、外周の粘着剤層 2をウェハの外郭へ貼着する。そしてウェハよりはみ出して いる表面保護用シートをウェハ 4の外周(図 2では破線で示した)に沿って切断分離 して裏面研削に供する。
[0024] 本発明の表面保護用シートの好ましい態様としては、先に作成した段階の構成に 続き、切断除去した粘着剤層と略同心円状に、かつ貼付するウェハの径に合わせて 粘着剤層の外周を打ち抜く構成である。このときも重剥離タイプの剥離フィルムのみ は打ち抜かないようにしておくことが好ましい。すなわち、図 2に示した構成において 、予め基材 1および粘着剤層 2をウェハ 4の外径に合わせて切断除去を行っておく。 予めウェハと同形状にカットすることにより、ウェハに表面保護用シートを貼付する際
、カッターで表面保護用シートを切除する工程を行わずに済む。このようにすれば、 カッター刃によりウェハの端部に傷を付け、その後の加工でウェハの破損を誘引する ようなことがなくなる。
(ウェハの表面保護形態)
ウェハ 4への表面保護シート 10の貼着を、図 3に示すように、粘着剤層 2がバンプ 5 に対面しないように精度よく位置合わせをしながら行うことにより、半導体ウェハを研 削するための表面保護形態とする。表面保護シート 10はなるべく張力により変形が 起きな 、ように低テンションで貼付が行われる。
[0025] また、別の方法として上記のように表面保護用シート 10を作成せずに、半導体ゥェ ノ、 4の外周部に粘着剤層 2を貼付し、続いて基材シート 1を該粘着剤層の開口部 3を 塞ぐように積層貼付することによって同様の表面保護形態としてもよい。具体的には 、基材シート 1と、粘着剤層 2をそれぞれ別個に用意する。粘着剤層 2は、半導体ゥェ ハの回路面上のバンプの形成されている部分に相当する部分を切り抜いて、開口部 3を形成しておく。粘着剤層 2の開口部 3が半導体ウェハ 4の回路部分に一致するよ う精度よく貼付する。続いて、基材シート 1を開口部 3を塞ぐようにして粘着剤層 2及び 開口部 3にわたつて積層し、最後に半導体ウェハ 4の外周よりはみ出した基材シート 1と粘着剤層 2の積層体を合わせてカッター等で切除する。このようにして、表面保護 シート 10を用いた場合と同様の表面保護形態とすることができる。
(ウェハの裏面研削)
本発明の半導体ウェハの研削方法に使用されるウェハは、回路面上にバンプが形 成されるものであれば、いかなる構成のウェハであってもよいが、バンプの高さが 50 μ m以上、好ましくは 100 μ m以上であり、最も外に配置されるバンプの位置がゥェ ハの外周から 2— 10mm内側であるウェハ力 従来の表面保護用粘着シートでの適 用が困難であった力 本発明においてより好適に用いられる。
[0026] 上記のような表面保護形態としたウェハ 4は、ウェハ研削装置のウェハ固定台(図 示せず)に表面保護用シート 10側を戴置し、通常の研削手法で研削を行う。
[0027] ウェハ 4の外郭部には粘着剤層 2が全周を囲って確実に接着できているため、研削 加工時の洗浄水等の滲入は起こらずウェハの回路面を汚染することがない。また、ゥ ェハ回路面に対してはバンプの頂点が適度な圧力で基材シートに接しているため、 研削加工時に表面保護シートの剥がれや位置ずれ等が起きに《なる。
[実施例]
(1)重量平均分子量 5000のウレタンアタリレート系オリゴマー(荒川化学社製) 50重 量部と、イソボル-ルアタリレート 25重量部と、フエ-ルヒドロキシプロピルアタリレート 25重量部と、光重合開始剤(チバ 'スペシャルティケミカルズ社製、ィルガキュア 184 ) 2重量部と、フタロシアニン系顔料 0. 2重量部を配合して、基材シートをキャスト製 膜するための光硬化性を有する榭脂組成物を得た。
[0028] 得られた榭脂組成物をフアウンテンダイ方式により、ポリエチレンテレフタレート(PE T)フィルム(東レネ土製、厚み 38 μ m)の上に厚みが 160 μ mとなるように塗工し 、塗布膜上にさらに同じ PETフィルムをラミネートし、その後、高圧水銀ランプ(160 W/cm、高さ 10cm)を用いて、光量 250mJ/cm2の条件で紫外線照射処理を行い、塗 布膜を架橋'硬化させた。その後両面の PETフィルムを剥離して厚み 160 mの基 材シートを得た。
(2)厚み 50 μ mの PETフィルム (東レ社製)の片面に強粘着タイプのアクリル系粘着 剤(リンテック社製、 PA— T1)を乾燥膜厚が となるように塗布乾燥し、軽剥離タ イブの剥離フィルム(リンテック社製、商品名 SP_PET3801、厚み 38 m)の剥離 処理面を粘着剤塗布面に積層し、片面粘着シートを得た。
[0029] 続いて、重剥離タイプの剥離フィルム(リンテック社製、商品名 SP-PET3811、厚み 3 8 m)の剥離処理面にエネルギー線硬化型粘着剤 (n—ブチルアタリレート Zアタリ ル酸 = 9lZ9 (重量部)の共重合体 (重量平均分子量約 60万) 100重量部、ウレタンァク リレート (分子量約 7000) 120重量部、架橋剤 (イソシアナ一ト系) 2重量部)を乾燥膜 厚が 15 mとなるように塗布乾燥し、先に作成した片面粘着シートの無塗布面 (PET フィルム側)にエネルギー線硬化型粘着剤の塗布面を積層し、粘着剤層の厚みが 80 μ mの両面粘着シートを作成した。
(3) (2)で作成した両面粘着シートの剥離フィルム (軽剥離タイプ)カゝらエネルギー線 硬化性粘着剤層までの層を、剥離フィルム (重剥離タイプ)のみを残すようにして直径 190mmの円形に打ち抜き、この円形部分を除去した。打ち抜かれた剥離フィルム( 軽剥離タイプ)を剥離し、露出した強粘着タイプのアクリル系粘着剤面を(1)で作成し た基材フィルムに積層した。
[0030] 続いて先に打ち抜いた円形部分に同心円になるように、基材シートからエネルギー 線硬化性粘着剤層までの層を、剥離フィルム (重剥離タイプ)のみを残すようにして直 径 200mmの円形に打ち抜き、その外周部分を除去し開口部を形成した。このように して、基材シート上に外周に幅が 5mmの粘着剤層が設けられている直径 200mmの 表面保護用シートを作成した。
(4) 直径 200mm、厚さ 750 μ mのシリコンウェハの鏡面上にドット状の印刷(ド ット高さ: 100 μ m、ドット径: 100— 200 μ m、ドットピッチ: lmm、ドットの
最も外側の位置:ウェハ外周より 6mm)を施し、これをバンプと見なした。このシリコン ウェハの印刷面上に(3)で作成した表面保護用シート剥離フィルム (重剥離タイプ) を剥離し、それぞれの外郭が一致するようにラミネートした。バンプ高さを 100 /z mとし たため、粘着剤層の厚みが 80 /z mに対し、バンプ高さと粘着剤層の厚みの差は、 20 μ mとなった。
[0031] このシリコンウェハの表面保護用シート側をウェハ研磨装置の研磨テーブル面に 固定し、仕上げ厚を 350 mとなるように研削を行った。
[0032] 表面保護用シートが研削途中で脱落せず、ウェハの回路面側に洗浄水が滲入す ることもなく、またウェハが破損することもなく研削を完遂することができた。さらに表 面保護用シートにエネルギー線 (紫外線)を照射して剥離した後、回路面を観察した ところ異物を確認することはな力つた。 産業上の利用可能性
本発明による表面保護用シートおよび半導体ウェハの研削方法によれば、バンプ に当接する部分に粘着剤が設けられていないためバンプの根本部分に粘着剤が付 着することがなぐそれによるデバイスの信頼性不足は起こりえない。従って、高低差 のあるバンプが高密度に配列されたウェハの研削にも対応が可能となる。ウェハ 4の 外郭部には粘着剤層 2が全周を囲って確実に接着できて 、るため、研削加工時の洗 浄水等の滲入は起こらずウェハの回路面を汚染することがな 、。

Claims

請求の範囲
[1] 半導体ウェハの裏面研削を行う際に用いる表面保護用シートであって、
基材シートの片面に、貼付する半導体ウェハの外径よりも小径の粘着剤層が形成 されていない開口部と、その外周に形成された粘着剤層が形成されている部分とが 設けられている表面保護用シート。
[2] 基材シート及び粘着剤層が貼付される半導体ウェハと略同径にカットされており、 前記粘着剤層が形成されている部分が略同心円に形成されていることを特徴とする 請求項 1記載の表面保護用シート。
[3] 回路面上にバンプが形成された半導体ウェハを、
バンプの形成されて 1、る部分に対応する粘着剤層が形成されて!、ない開口部を有 し、バンプの形成されて ヽな ヽウェハの外周部分に粘着剤形成部となる粘着剤層が 形成され、さらに該粘着剤層上に粘着剤層の開口部を塞ぐように基材シートが積層 された状態とする表面保護形態とし、
基材シート側を固定台に戴置し、半導体ウェハの裏面側を研削することを特徴とす る半導体ウェハの研削方法。
[4] 請求項 1または 2の表面保護シートを半導体ウェハの回路面に貼着することにより 請求項 3の表面保護形態とすることを特徴とする、請求項 3に記載の半導体ウェハの 研削方法。
[5] 回路面上にバンプが形成された半導体ウェハに、
バンプが形成されている部分に対応する開口部と、バンプが形成されていないゥェ ハの外周部分に対応する粘着剤形成部を有する粘着剤層を、当該半導体ウェハの 外周部分に合わせて貼着し、
さらに該粘着剤層上に粘着剤層の開口部を塞ぐように基材シートを積層貼付するこ とにより請求項 3の表面保護形態とすることを特徴とする、請求項 3に記載の半導体ゥ ェハの研削方法。
[6] 回路面上に形成されたバンプの高さが 50 m以上であり、最も外に配置されてい るバンプの位置がウェハの外周から 2— 10mmであることを特徴とする請求項 3に記 載の半導体ウェハの研削方法。 [7] 粘着剤層の厚み (At)とバンプの高さ(Bt)の差(Bt— At)カ 5— 50 μ mであることを 特徴とする請求項 3に記載の半導体ウェハの研削方法。
PCT/JP2004/015131 2003-10-16 2004-10-14 表面保護用シートおよび半導体ウエハの研削方法 WO2005038894A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US10/575,510 US7438631B2 (en) 2003-10-16 2004-10-14 Surface-protecting sheet and semiconductor wafer lapping method
EP04792363A EP1681713A4 (en) 2003-10-16 2004-10-14 SURFACE PROTECTION FILM AND SEMICONDUCTOR WAFER LAPPING METHOD

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003-356280 2003-10-16
JP2003356280A JP4447280B2 (ja) 2003-10-16 2003-10-16 表面保護用シートおよび半導体ウエハの研削方法

Publications (1)

Publication Number Publication Date
WO2005038894A1 true WO2005038894A1 (ja) 2005-04-28

Family

ID=34463200

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/015131 WO2005038894A1 (ja) 2003-10-16 2004-10-14 表面保護用シートおよび半導体ウエハの研削方法

Country Status (7)

Country Link
US (1) US7438631B2 (ja)
EP (1) EP1681713A4 (ja)
JP (1) JP4447280B2 (ja)
KR (1) KR20060120113A (ja)
CN (1) CN1868040A (ja)
TW (1) TWI349315B (ja)
WO (1) WO2005038894A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006344932A (ja) * 2005-05-10 2006-12-21 Lintec Corp 半導体用保護シート、半導体加工用シートおよび半導体ウエハの加工方法
JP2012074659A (ja) * 2010-09-30 2012-04-12 Disco Abrasive Syst Ltd 研削方法
US20120247640A1 (en) * 2006-01-03 2012-10-04 Erich Thallner Combination of a substrate and a wafer
TWI746645B (zh) * 2016-09-23 2021-11-21 日商岡本工作機械製作所股份有限公司 半導體裝置的製造方法和半導體製造裝置

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4647228B2 (ja) * 2004-04-01 2011-03-09 株式会社ディスコ ウェーハの加工方法
DE102004018249B3 (de) * 2004-04-15 2006-03-16 Infineon Technologies Ag Verfahren zum Bearbeiten eines Werkstücks an einem Werkstückträger
JP4808458B2 (ja) * 2005-09-28 2011-11-02 株式会社ディスコ ウェハ加工方法
JP4749849B2 (ja) * 2005-11-28 2011-08-17 株式会社ディスコ ウェーハの分割方法
JP4749851B2 (ja) * 2005-11-29 2011-08-17 株式会社ディスコ ウェーハの分割方法
JP4836827B2 (ja) * 2007-02-22 2011-12-14 日東電工株式会社 粘着テープ貼付け装置
SG147330A1 (en) * 2007-04-19 2008-11-28 Micron Technology Inc Semiconductor workpiece carriers and methods for processing semiconductor workpieces
JP5379377B2 (ja) * 2007-12-10 2013-12-25 リンテック株式会社 表面保護用シートおよび半導体ウエハの研削方法
RU2010129076A (ru) 2008-01-24 2012-01-20 Брюэр Сайенс Инк. (Us) Способ обратимого крепления полупроводниковой пластины со сформированными устройствами к несущей подложке
JP5197037B2 (ja) * 2008-01-30 2013-05-15 株式会社東京精密 バンプが形成されたウェーハを処理するウェーハ処理方法
JP5361200B2 (ja) * 2008-01-30 2013-12-04 株式会社東京精密 バンプが形成されたウェーハを処理するウェーハ処理方法
JP5399648B2 (ja) * 2008-03-31 2014-01-29 リンテック株式会社 接着シート及びこれを用いた半導体ウエハの処理方法
JP2010027686A (ja) * 2008-07-15 2010-02-04 Lintec Corp 表面保護用シートおよび半導体ウエハの研削方法
EP2230683B1 (de) 2009-03-18 2016-03-16 EV Group GmbH Vorrichtung und Verfahren zum Ablösen eines Wafers von einem Träger
EP2706562A3 (de) 2009-09-01 2014-09-03 EV Group GmbH Vorrichtung und Verfahren zum Ablösen eines Halbleiterwafers von einem Trägersubstrat mittels Kippens eines Filmrahmens
EP2381464B1 (de) 2010-04-23 2012-09-05 EV Group GmbH Vorrichtung und Verfahren zum Ablösen eines Produktsubstrats von einem Trägersubstrat
US8852391B2 (en) 2010-06-21 2014-10-07 Brewer Science Inc. Method and apparatus for removing a reversibly mounted device wafer from a carrier substrate
US9263314B2 (en) * 2010-08-06 2016-02-16 Brewer Science Inc. Multiple bonding layers for thin-wafer handling
JP5572045B2 (ja) * 2010-09-09 2014-08-13 リンテック株式会社 シート貼付装置及び貼付方法
JP5586093B2 (ja) * 2010-09-09 2014-09-10 リンテック株式会社 シート貼付装置及び貼付方法
JP5282113B2 (ja) 2011-03-22 2013-09-04 リンテック株式会社 基材フィルムおよび該基材フィルムを備えた粘着シート
JP5762781B2 (ja) 2011-03-22 2015-08-12 リンテック株式会社 基材フィルムおよび該基材フィルムを備えた粘着シート
US9390968B2 (en) * 2011-09-29 2016-07-12 Intel Corporation Low temperature thin wafer backside vacuum process with backgrinding tape
EP3174106A1 (en) 2011-09-30 2017-05-31 Intel Corporation Tungsten gates for non-planar transistors
JP2014531770A (ja) 2011-09-30 2014-11-27 インテル・コーポレーション トランジスタゲート用のキャップ誘電体構造
US9580776B2 (en) 2011-09-30 2017-02-28 Intel Corporation Tungsten gates for non-planar transistors
WO2013048524A1 (en) 2011-10-01 2013-04-04 Intel Corporation Source/drain contacts for non-planar transistors
WO2013095527A1 (en) * 2011-12-22 2013-06-27 Intel Corporation Electrostatic discharge compliant patterned adhesive tape
DE102012101237A1 (de) * 2012-02-16 2013-08-22 Ev Group E. Thallner Gmbh Verfahren zum temporären Verbinden eines Produktsubstrats mit einem Trägersubstrat
JP5591859B2 (ja) * 2012-03-23 2014-09-17 株式会社東芝 基板の分離方法及び分離装置
JP5997477B2 (ja) * 2012-03-30 2016-09-28 リンテック株式会社 表面保護用シート
JP2013235911A (ja) * 2012-05-08 2013-11-21 Disco Abrasive Syst Ltd 保護部材
JP2013235910A (ja) * 2012-05-08 2013-11-21 Disco Abrasive Syst Ltd 保護部材
JP2013243195A (ja) * 2012-05-18 2013-12-05 Disco Abrasive Syst Ltd 保護テープ
JP2013243286A (ja) * 2012-05-22 2013-12-05 Disco Abrasive Syst Ltd 粘着テープ
JP6045817B2 (ja) * 2012-05-28 2016-12-14 株式会社ディスコ 貼着方法
JP6061590B2 (ja) * 2012-09-27 2017-01-18 株式会社ディスコ 表面保護部材および加工方法
TWI500090B (zh) * 2012-11-13 2015-09-11 矽品精密工業股份有限公司 半導體封裝件之製法
CN102962762A (zh) * 2012-12-07 2013-03-13 日月光半导体制造股份有限公司 晶圆研磨用承载盘组件
US9335367B2 (en) 2013-08-27 2016-05-10 International Business Machines Corporation Implementing low temperature wafer test
JP6230354B2 (ja) * 2013-09-26 2017-11-15 株式会社ディスコ デバイスウェーハの加工方法
US9539699B2 (en) * 2014-08-28 2017-01-10 Ebara Corporation Polishing method
US10315394B2 (en) 2014-10-20 2019-06-11 Lintec Corporation Substrate for surface protective sheet and surface protective sheet
WO2016076414A1 (ja) * 2014-11-14 2016-05-19 東レエンジニアリング株式会社 半導体チップ実装方法および半導体チップ実装用保護シート
CN108307636B (zh) * 2015-05-13 2021-04-23 琳得科株式会社 表面保护膜
KR101676025B1 (ko) 2016-06-30 2016-11-15 (주) 화인테크놀리지 반도체 웨이퍼의 하프커팅 후 이면 연삭 가공용 자외선 경화형 점착시트
US10096460B2 (en) * 2016-08-02 2018-10-09 Semiconductor Components Industries, Llc Semiconductor wafer and method of wafer thinning using grinding phase and separation phase
JP6726295B2 (ja) * 2016-10-27 2020-07-22 三井化学東セロ株式会社 電子装置の製造方法、電子装置製造用粘着性フィルムおよび電子部品試験装置
US11676833B2 (en) 2017-05-18 2023-06-13 Disco Corporation Protective sheet for use in processing wafer, handling system for wafer, and combination of wafer and protective sheeting
JP2019212803A (ja) * 2018-06-06 2019-12-12 信越ポリマー株式会社 ウェーハ用スペーサ
JP2020035918A (ja) * 2018-08-30 2020-03-05 株式会社ディスコ 被加工物の加工方法
SG11202109556QA (en) * 2019-03-27 2021-10-28 Mitsui Chemicals Tohcello Inc Protection film, method for affixing same, and method for manufacturing semiconductor component
JP7451028B2 (ja) 2019-12-27 2024-03-18 株式会社ディスコ 保護シートの配設方法
JP7455470B2 (ja) 2020-03-13 2024-03-26 株式会社ディスコ ウェーハの加工方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0228924A (ja) * 1988-07-19 1990-01-31 Oki Electric Ind Co Ltd 半導体装置の製造方法およびそれに用いる保護具
JPH0562950A (ja) * 1991-08-29 1993-03-12 Nitto Denko Corp 半導体ウエハへの保護テープ貼り付けおよび剥離方法
JP2003051473A (ja) * 2001-08-03 2003-02-21 Disco Abrasive Syst Ltd 半導体ウェーハの裏面研削方法
JP2004288725A (ja) * 2003-03-19 2004-10-14 Citizen Watch Co Ltd 半導体装置の製造方法,この製造方法に用いるシール部材及びこのシール部材の供給装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000071170A (ja) 1998-08-28 2000-03-07 Nitta Ind Corp 研磨用ウエハ保持部材及びそのウエハ保持部材の研磨機定盤への脱着方法
US6688948B2 (en) * 1999-07-07 2004-02-10 Taiwan Semiconductor Manufacturing Co., Ltd. Wafer surface protection method
JP2001196404A (ja) * 2000-01-11 2001-07-19 Fujitsu Ltd 半導体装置及びその製造方法
JP3768069B2 (ja) 2000-05-16 2006-04-19 信越半導体株式会社 半導体ウエーハの薄型化方法
US7059942B2 (en) * 2000-09-27 2006-06-13 Strasbaugh Method of backgrinding wafers while leaving backgrinding tape on a chuck
US6869830B2 (en) * 2001-12-03 2005-03-22 Disco Corporation Method of processing a semiconductor wafer
JP2004079951A (ja) * 2002-08-22 2004-03-11 Seiko Epson Corp 半導体装置及びその製造方法、回路基板並びに電子機器
US7135124B2 (en) * 2003-11-13 2006-11-14 International Business Machines Corporation Method for thinning wafers that have contact bumps

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0228924A (ja) * 1988-07-19 1990-01-31 Oki Electric Ind Co Ltd 半導体装置の製造方法およびそれに用いる保護具
JPH0562950A (ja) * 1991-08-29 1993-03-12 Nitto Denko Corp 半導体ウエハへの保護テープ貼り付けおよび剥離方法
JP2003051473A (ja) * 2001-08-03 2003-02-21 Disco Abrasive Syst Ltd 半導体ウェーハの裏面研削方法
JP2004288725A (ja) * 2003-03-19 2004-10-14 Citizen Watch Co Ltd 半導体装置の製造方法,この製造方法に用いるシール部材及びこのシール部材の供給装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1681713A4 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006344932A (ja) * 2005-05-10 2006-12-21 Lintec Corp 半導体用保護シート、半導体加工用シートおよび半導体ウエハの加工方法
US20120247640A1 (en) * 2006-01-03 2012-10-04 Erich Thallner Combination of a substrate and a wafer
US8536020B2 (en) * 2006-01-03 2013-09-17 Erich Thallner Combination of a substrate and a wafer
US20130295746A1 (en) * 2006-01-03 2013-11-07 Erich Thallner Combination of a substrate and a wafer
US20130309840A1 (en) * 2006-01-03 2013-11-21 Erich Thallner Combination of a substrate and a wafer
US8664082B2 (en) 2006-01-03 2014-03-04 Erich Thallner Combination of a substrate and a wafer
US8802542B2 (en) 2006-01-03 2014-08-12 Erich Thallner Combination of a substrate and a wafer
JP2012074659A (ja) * 2010-09-30 2012-04-12 Disco Abrasive Syst Ltd 研削方法
TWI746645B (zh) * 2016-09-23 2021-11-21 日商岡本工作機械製作所股份有限公司 半導體裝置的製造方法和半導體製造裝置

Also Published As

Publication number Publication date
CN1868040A (zh) 2006-11-22
EP1681713A4 (en) 2007-10-10
KR20060120113A (ko) 2006-11-24
US20070066184A1 (en) 2007-03-22
US7438631B2 (en) 2008-10-21
TW200524057A (en) 2005-07-16
TWI349315B (en) 2011-09-21
EP1681713A1 (en) 2006-07-19
JP4447280B2 (ja) 2010-04-07
JP2005123382A (ja) 2005-05-12

Similar Documents

Publication Publication Date Title
JP4447280B2 (ja) 表面保護用シートおよび半導体ウエハの研削方法
JP4219605B2 (ja) 半導体ウエハ加工用粘着シートおよびその使用方法
JP4312419B2 (ja) 半導体ウエハの加工方法
JP5379377B2 (ja) 表面保護用シートおよび半導体ウエハの研削方法
JP2009188010A (ja) 脆質部材用支持体および脆質部材の処理方法
KR101397300B1 (ko) 웨이퍼 가공용 테이프
KR20210088767A (ko) 수지막 형성용 시트 적층체
JP2010027685A (ja) 半導体ウエハの研削方法
JP4307825B2 (ja) 半導体ウエハの保護構造、半導体ウエハの保護方法、これらに用いる積層保護シートおよび半導体ウエハの加工方法
TWI686853B (zh) 附剝離襯墊之遮罩一體型表面保護帶
JP2008311513A (ja) 表面保護用シートの支持構造および半導体ウエハの研削方法
JP5006126B2 (ja) ウエハ表面保護テープおよびウエハ研削方法
JP2009130333A (ja) 半導体装置の製造方法
WO2021215247A1 (ja) バックグラインド用粘着性フィルムおよび電子装置の製造方法
JP5598865B2 (ja) ウエハ加工用テープ
WO2022019158A1 (ja) バックグラインド用粘着性フィルムおよび電子装置の製造方法
WO2022019166A1 (ja) 電子装置の製造方法
WO2022019160A1 (ja) 電子装置の製造方法
JP2010067646A (ja) 半導体チップの製造方法
WO2021251422A1 (ja) 電子装置の製造方法
WO2021251420A1 (ja) 電子装置の製造方法
JP2009135509A (ja) 半導体ウエハの保護構造、半導体ウエハの保護方法、これらに用いる積層保護シートおよび半導体ウエハの加工方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200480030222.2

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 12006500743

Country of ref document: PH

WWE Wipo information: entry into national phase

Ref document number: 2007066184

Country of ref document: US

Ref document number: 10575510

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020067009385

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2004792363

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2004792363

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020067009385

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 10575510

Country of ref document: US