WO2004097923A1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
WO2004097923A1
WO2004097923A1 PCT/JP2003/005506 JP0305506W WO2004097923A1 WO 2004097923 A1 WO2004097923 A1 WO 2004097923A1 JP 0305506 W JP0305506 W JP 0305506W WO 2004097923 A1 WO2004097923 A1 WO 2004097923A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
mask
forming
hard mask
semiconductor device
Prior art date
Application number
PCT/JP2003/005506
Other languages
English (en)
French (fr)
Inventor
Yukio Takigawa
Noriyoshi Shimizu
Toshiya Suzuki
Hajime Kawabe
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to PCT/JP2003/005506 priority Critical patent/WO2004097923A1/ja
Priority to JP2004571304A priority patent/JP4256347B2/ja
Publication of WO2004097923A1 publication Critical patent/WO2004097923A1/ja
Priority to US11/094,578 priority patent/US7211519B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02323Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of oxygen
    • H01L21/02326Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of oxygen into a nitride layer, e.g. changing SiN to SiON
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/02131Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being halogen doped silicon oxides, e.g. FSG
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02167Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon carbide not containing oxygen, e.g. SiC, SiC:H or silicon carbonitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/022Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • H01L21/0234Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3143Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76811Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving multiple stacked pre-patterned masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76813Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving a partial via etch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device suitable for a dual damascene method.
  • A1 was used as the wiring material, but with the miniaturization of wiring patterns, the problem of wiring delay has emerged.
  • Cu is used as a wiring material.
  • a damascene method is effective in which a wiring groove pattern is transferred to an interlayer insulating film and Cu is buried therein to form a wiring pattern.
  • the damascene method is classified into a single damascene method in which the groove Cu and the via (Via) Cu are individually formed, and a dual damascene method in which the groove and via are formed simultaneously.
  • a silicon nitride film 102 is formed on an interlayer insulating film 101 such as an organic low dielectric constant film, and the interlayer insulating film 102 is used as a mask.
  • a problem in forming an opening in the region 104 of the film 101 will be described.
  • the silicon nitride film is formed by the plasma CVD method, the particles 103 easily get on the silicon nitride film 102 as shown in FIG. 4A.
  • the particles 103 are not removed under the conditions for etching the silicon nitride film 102. As shown in the figure above the area 104 where the opening is to be formed The particles 103 and the silicon nitride film 102 remain.
  • the interlayer insulating film 101 remains in the region 104 as shown in FIG. 4C.
  • Patent Document 1
  • Patent Document 2
  • An object of the present invention is to provide a method of manufacturing a semiconductor device capable of obtaining a high yield by improving the patterning of a film to be processed.
  • a first mask film is formed on a film to be processed, and then an oxide covering the first mask film is formed.
  • a second mask film is formed on the oxide.
  • a pattern is formed on the second mask film.
  • a portion of the oxide exposed from the second mask film is removed.
  • an opening is formed in the first mask film by patterning the first mask film using the second mask film as a mask. Then, the film to be processed is patterned while the first mask film remains.
  • a second method for manufacturing a semiconductor device is directed to a method for manufacturing a semiconductor device having a step of forming a wiring by a dual damascene method.
  • a first hard mask is formed on the interlayer insulating film.
  • a second hard mask is formed on the first hard mask.
  • a third hard mask is formed on the second hard mask.
  • an oxide covering the third hard mask is formed.
  • the oxide and the third hard mask are patterned using a first resist mask on which a wiring groove pattern is formed.
  • the first resist mask is removed.
  • a resin film is formed on the entire surface.
  • the resin film is patterned using a second resist mask having a via hole pattern formed thereon. Subsequently, a portion of the oxide exposed from the resin film is removed. Next, using the resin film as a mask, the third hard mask, the second hard mask, and the first hard mask are patterned. Next, a hole shallower than the thickness of the interlayer insulating film is formed in the interlayer insulating film by patterning the interlayer insulating film using the second hard mask. After that, the second hard mask is patterned using the third hard mask. Subsequently, the first hard mask is patterned using the second hard mask.
  • a via hole is formed by penetrating the hole to a lower layer, and a wiring groove is formed in the interlayer insulating film. I do. Then, a wiring material is embedded in the via holes and the wiring grooves.
  • the chemical properties of particles flying on a semiconductor substrate during the manufacture of a semiconductor device are similar to those of silicon oxide. Therefore, in the present invention, an oxide is formed so as to cover the film in which the presence of such a part is problematic, and then the oxide is removed. For this reason, the particles are also removed at the same time as the removal of the oxide, and the patterning of the target film is performed well.
  • FIGS. 1A to 1Q are cross-sectional views illustrating a method for manufacturing a semiconductor device according to the first embodiment of the present invention in the order of steps.
  • FIG. 2 is a cross-sectional view illustrating a structure of a semiconductor device manufactured by applying the first embodiment.
  • 3A to 3K are cross-sectional views illustrating a method for manufacturing a semiconductor device according to the second embodiment of the present invention in the order of steps.
  • 4A to 4C are cross-sectional views illustrating a conventional method for manufacturing a semiconductor device in the order of steps.
  • 1A to 1Q are sectional views showing a method for manufacturing a semiconductor device according to the first embodiment of the present invention in the order of steps.
  • a semiconductor device is manufactured by a dual damascene method using a grooved hard mask method.
  • the pre-groove hard mask method means that a hard mask pattern for forming a wiring groove pattern is formed on an interlayer insulating film in advance, and via patterning is performed directly on a step of the wiring groove pattern.
  • via processing and interlayer insulating film groove processing are sequentially performed to form a dual damascene structure.
  • a SiC film 2 is formed on a Cu wiring 1 as an etching stopper film.
  • the thickness of the SiC film 2 is, for example, 30 nm.
  • an organic low dielectric constant film 3 is formed on the SiC film 2 as an interlayer insulating film.
  • the thickness of the organic low dielectric constant film 3 is, for example, 450 nm.
  • raw materials for the organic low dielectric constant film 3 include SiLK (registered trademark) manufactured by Dow Chemical Company, FLEA (trademark or registered trademark) manufactured by ASM, organic SOG, amorphous carbon fluoride, and polytetrafluorocarbon. Fluoroethylene (such as Teflon (registered trademark) manufactured by DuPont) can be used.
  • an S i C film 4 is formed as a first hard mask on the organic low dielectric constant film 3, and a S i O 2 film 5 is formed as a second hard mask (film to be processed).
  • a silicon nitride film 6 is formed on the SiO 2 film 5 as a third hard mask (first mask film) by, for example, a plasma CVD method.
  • the silicon nitride film 6 becomes a film to be etched when forming a hard mask pattern of the wiring groove.
  • the thickness of the silicon nitride film 6 is, for example, 50 nm.
  • the thickness of the oxide layer 7 is thinner than the SiO 2 film 5, for example, 0.1 nn! ⁇ 1 Onm.
  • an organic BARC (Bottom anti-reflection coating) 8 is formed on the oxide layer 7 as an antireflection film required at the time of patterning.
  • the thickness of the organic BARC 8 is, for example, 87 nm.
  • an organic photosensitive resist is applied on the organic BARC 8 and exposed and developed to form a resist mask 9 having a wiring groove pattern formed thereon.
  • the thickness of the resist mask 9 is, for example, 30 Onm
  • the material of the first to third hard masks is not particularly limited, and examples thereof include silicon nitride, silicon dioxide, silicon carbide, amorphous hydrogenated silicon carbide, silicon nitride, and silicon nitride.
  • Inorganic materials such as organic silicate glass, silicon-rich oxide, tetraethyl orthosilicate, phosphosilicate, organic siloxane polymer, carbon-doped silicate glass, hydrogen-doped silicate glass, silsesquioxane glass, spin-on glass, and fluorinated silicate glass Can be used.
  • the organic ARC 8 is etched using the resist mask 9 as a mask.
  • This etching is, for example, CF 4: 0 ⁇ 200 sc cm, A r: 0 ⁇ l OOO sc cm, O 2: 0 ⁇ 100 sc cm, pressure: 0. 13 ⁇ 40Pa (1 ⁇ 30 OmT orr) , RF
  • the power supply power 100 to 1000 W, the magnetic field: 0 to 1 OmT (0 to 100 G), using a plasma etching apparatus.
  • the oxide layer 7 and the silicon nitride film 6 are etched using the resist mask 9 and the organic ARC 8 as a mask.
  • This etching CF 4: 0 ⁇ 200 sc cm , A r: 0 ⁇ 1000 sc cm, O 2: 0 ⁇ : L 00 sc cm, pressure: 0. 13 ⁇ 40P a (1 ⁇ 30 OmT orr), RF Power supply: 100 to: L00 OW, magnetic field: 0 to 10 mT (0 to 100 G), using a plasma etching apparatus.
  • the oxide layer 7 and the silicon nitride film 6 are patterned into the wiring groove pattern.
  • the resist mask 9 and the organic ARC 8 are removed by asshing.
  • This assuring is performed, for example, under the following conditions: 0 2 ::! ⁇ 100 sccm, pressure: 0.13 ⁇ 67 Pa (1 ⁇ 50 OmT orr), RF power: 100 ⁇ : L 00 OW
  • This is performed using an assuring apparatus.
  • particles are deposited on the SiO 2 film 5 and the oxide layer 7. The particles are thought to have adhered to the inner wall of the deposition chamber, and their chemical properties are similar to those of Si oxide.
  • a via hole pattern is formed in the organic low dielectric constant film 3 or the like which is an interlayer insulating film.
  • a tri-level technique is used for the pattern of the wiring groove formed in the silicon nitride film 6.
  • a lower resin film (second mask film) 10 for filling the step of the silicon nitride film 6 and flattening it is formed.
  • the thickness of the lower resin film 10 is smaller than the thickness of the organic low dielectric constant film 3, and when the thickness of the organic low dielectric constant film 3 is 100 to 600 nm, for example, 70 to 400 nm, and in this embodiment, 300 to 400 nm. nm.
  • an SOG (Spin On Glass) film 11 used as a mask when etching the lower resin film 10 is formed on the lower resin film 10.
  • an organic photosensitive resist is applied on the SOG film 11 and exposed and developed to form a resist mask (photosensitive resist film) 12 having a pattern of via holes formed thereon.
  • the thickness of the resist mask 12 is substantially the same as that of the lower resin film 9, and is, for example, 70 to 400 nm, and in this embodiment, 300 nm.
  • the photosensitive resist examples include a material sensitive to a KrF laser (wavelength: 248 nm), a material sensitive to an ArF laser (wavelength: 193 nm), and a F2 laser (wavelength: 157 nm).
  • Materials sensitive to (nm) and materials sensitive to electron beams can be used.
  • an SOG material such as an organic silicate glass and an organic siloxane polymer can be used.
  • a coating type organic resin material can be used as a raw material of the lower resin film 10. Can be used.
  • the SOG film 11 is etched using the resist mask 12 as a mask.
  • This etching is, for example, CF 4: 0 ⁇ 200 sc cm, A r: 0 ⁇ l OOO sc cm, O 2: 0 ⁇ : L 00 sc cm, pressure: 0. 1 3 ⁇ 40 P a (1 ⁇ 30 OmTorr), RF power: 100 ⁇ : 1 000 W, Magnetic field: 0 ⁇ : L OmT (0 ⁇ 100G), using a plasma etching apparatus.
  • the lower resin film 10 is etched, and at the same time, the resist mask 12 is removed.
  • the etching for example, NH 3 : l to 500 sccm, pressure: 0.13 to 40 Pa (l to 300 mTorr), RF power supply: 100 to: L 000 W, magnetic field: 0 to 1 OmT (0 To 100 G) using a plasma etching apparatus.
  • the etching selectivity of the lower resin film 10 is about 1 because the lower resin film 10 is organic like the resist mask 12. Therefore, the thickness of the resist mask 12 is significantly larger than the thickness of the lower resin film 10.
  • the resist mask 12 may remain on the SOG film 11 even after the etching of the lower resin film 10 is completed. Therefore, it is desirable that the thickness of the resist mask 12 be equal to or less than the thickness of the lower resin film 10. As a result of this etching, particles are deposited again on the SiO 2 film 5 and the oxide layer 7.
  • S I_ ⁇ 2 Particles deposited on the film 5 and the oxide layer 7 are removed.
  • S I_ ⁇ 2 Particles deposited on the film 5 and the oxide layer 7 are removed.
  • hydrofluoric acid, dilute hydrofluoric acid, aqueous ammonia peroxide, ammonium fluoride, phosphoric acid, ammonium phosphate, ammonium acetate, etc. can be used. Treatment is most preferred. After removal of the particles and the like, it is preferable to perform rinsing by spraying deionized water.
  • the lower resin film 10 as a mask, by etching (hard mask 3 layer) silicon nitride film 6, S i 0 2 film 5 and S i C film 4, this The SOG film 11 is removed at the same time as forming a via hole pattern in these films.
  • This etching is, for example, CF 4: 0 ⁇ 200 sc cm, A r: 0 ⁇ : L 000 sc cm, O 2: 0 ⁇ : L 00 sc cm, pressure: 0. 1 3 ⁇ 40 P a (l ⁇ 300 mTorr), RF power: 100 to 1000 W, magnetic field: 0 to 1 OmT (0 to 100 G), using a plasma etching apparatus.
  • the SOG film 11 can be simultaneously removed by using a condition that the etching selectivity between the SOG film 11 and the three-layer hard mask is about 1. Therefore, when the thickness of the SOG film 11 is significantly larger than the total thickness of the three-layer hard mask, the SOG film 11 may remain even after the etching of the three-layer hard mask is completed. Therefore, the thickness of the SOG film 11 is desirably equal to or less than the total thickness of the silicon nitride film 6, the SiO 2 film 5, and the SiC film 4.
  • the organic low dielectric constant film 3 is etched by about 200 to 400 nm, and at the same time, the lower resin film 10 is removed.
  • the etching for example, NH 3 : 1 to 500 sccm, pressure: 0.13 to 40 Pa (l to 300 mT orr), RF power supply: 100 to: L 000 W, magnetic field: 0 to 10 mT (0 to Under the condition of (100G), a plasma etching apparatus is used.
  • the hole formed in the organic low dielectric constant film 3 by this etching becomes a part of the via hole.
  • the SiO 2 film 5 is etched using the silicon nitride film 6 exposed by the removal of the lower resin film 10 as a mask.
  • the pattern of distribution groove line is formed, the oxide layer 7 is removed.
  • This etching if example embodiment, C 4 F 6: 1 ⁇ : LOO sc cni, A r: l ⁇ 500 sc cm, 0 2: 1 ⁇ 100 sc cm, pressure: 0. 1 3 ⁇ 40 P a (1 ⁇ 30 OmT orr), RF power source: 100 to 2000 W, magnetic field: 0 to 1 OmT (0 to: L 00 G), using a plasma etching apparatus. ,
  • the silicon nitride film 6 is removed simultaneously with the formation of the wiring groove pattern in the SiC film 4.
  • This etching is, for example, CHF 3: 0 ⁇ 1 00 sc cm , CH 2 F 2: 0 ⁇ 100 sc cm, N 2: l ⁇ 500 sc cm, 0 2: 1 ⁇ : L 00 sc cm, pressure: 0 13 to 40 Pa (1 to 300 mTorr), RF power supply: 100 to 2000 W, magnetic field: 0 to 1 OmT (0 to 100 G), using a plasma etching apparatus.
  • the organic low dielectric constant film 3 which is an interlayer insulating film, is etched to have a depth of about 200 nm as shown in FIG. 1N.
  • a via hole 12 reaching the SiC film 2 is formed.
  • This etching is performed, for example, in the following manner: NH 3 : l to 500 sccm, H 2 : 0 to 500 sccm, Ar: 0 to 500 sccm, pressure: 0.13 to 133 Pa (1 to: 1000 mT orr) ), RF power: 100 ⁇ : 1 000 W, Magnetic field: 0 ⁇ 10mT (0 ⁇ : 100G), using plasma etching equipment.
  • the depth of the wiring groove is set to about 200 nm, in the step shown in FIG. 1K, if the depth of the hole is too shallow, for example, 250 nm or less, Then, there is a possibility that the via hole 12 does not reach the SiC film 2.
  • the SiC film 2 is etched using the Si ⁇ 2 film 5, the SiC film 4 and the organic low dielectric constant film 3 as a mask, thereby forming the via holes 12 as shown in FIG. u Make it reach wiring 1.
  • This etching is, for example, CHF 3: 0 ⁇ : L 00 sc cm, CH 2 F 2: 0 ⁇ 100 sccm, N 2: 1 ⁇ 500 sc cm, 0 2: 1 ⁇ : L 00 sc cm, pressure: 1 ⁇ 30 OmT orr, RF power supply It is performed using a plasma etching apparatus under the conditions of power: 100 to 2000 W, magnetic field: 0 to 100 G.
  • FIG. 2 is a cross-sectional view illustrating the structure of a semiconductor device manufactured by applying this embodiment.
  • a passivation film 17 made of silicon nitride or the like is formed on the uppermost Cu wiring 16 and the organic low dielectric constant film 3.
  • a power film composed of a SiO 2 film 18 and a silicon nitride film 19 is formed on the passivation film 17.
  • An opening (not shown) for leading out a pad is appropriately formed in the cover film.
  • the oxide layer 7 covering the silicon nitride film 6 used as a part of the hard mask is formed, the oxide layer 7 is exposed after the oxide layer 7 is exposed. All the particles flying toward the silicon nitride film 6 before the removal are on the oxide layer 7. Therefore, particles are also removed at the same time as the oxide layer 7 is removed.
  • particles may be deposited on the silicon nitride film 6 when the silicon nitride film 6 is formed, but the chemical properties of such particles are similar to those of silicon oxide. Therefore, such particles are also removed simultaneously with the removal of the oxide layer 7. Therefore, no particles exist on the silicon nitride film 6 immediately after the removal of the oxide layer 7.
  • the silicon nitride film 6 is etched in such a state, a predetermined pattern is formed on the silicon nitride film 6. For this reason, the patterning of the organic low dielectric constant film 3, which is an interlayer insulating film, is also improved.
  • the first groove hard mask method is adopted, but the first via hard mask method may be adopted.
  • 3A to 3K are cross-sectional views illustrating a method for manufacturing a semiconductor device according to the second embodiment of the present invention in the order of steps.
  • a semiconductor device is manufactured by a single damascene method.
  • a SiC film 22 is formed on the Cu wiring 21 as an etching stopper film.
  • an organic low dielectric constant film 23 is formed on the SiC film 22 as an interlayer insulating film (processed film).
  • a silicon nitride film 26 is formed as a hard mask (first mask film) on the organic low dielectric constant film 23 by, for example, a plasma CVD method.
  • a silicon oxide film (oxide layer) 27 is formed on the surface of the silicon nitride film 26 by performing O 2 plasma treatment on the surface of the silicon nitride film 26. I do.
  • an organic photosensitive resist (a second mask film) is applied on the oxide layer 27, and is exposed and developed to form a wiring groove.
  • a resist mask 29 on which a pattern is formed is formed. At this time, particles are deposited on the oxide layer 27.
  • the resist mask 29 is removed.
  • the organic low dielectric constant film 23 is etched using the oxide layer 27 and the silicon nitride film 26 as a mask. By this etching, a wiring groove 33 is formed in the organic low dielectric constant film 23.
  • the oxide layer 27 is removed.
  • the wiring groove 33 reaches the Cu wiring 31 as shown in FIG. 3I.
  • Cu 35 is buried in the wiring groove 33, as shown in FIG. 3K.
  • Cu wiring 35 is formed by applying CMP to Cu 35. Thereafter, if necessary, an interlayer insulating film, wiring, and the like are further formed to complete the semiconductor device.
  • the organic low dielectric constant film 23 can be favorably patterned.
  • the silicon oxide film in forming the silicon oxide film (oxide layer), not only plasma oxidation but also thermal oxidation may be performed. May be formed by depositing a silicon oxide film covering the semiconductor layer by a CVD method or the like.
  • the first mask film in addition to the silicon nitride film, a silicon carbide (SiC) film, a silicon oxycarbide (SiOC) film, a fluorosilicate glass (FSG) film, or the like is used. May be used.
  • SiC silicon carbide
  • SiOC silicon oxycarbide
  • FSG fluorosilicate glass
  • the interlayer insulating film does not necessarily need to have a low dielectric constant. Further, not only an organic interlayer insulating film but also an inorganic interlayer insulating film may be used. Industrial applicability
  • a film to be processed such as an interlayer insulating film or a lower hard mask can be surely patterned into a predetermined shape, so that a high yield can be obtained.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 有機低誘電率膜(3)上に、SiC膜(4)、SiO2膜(5)及びシリコン窒化膜(6)を順次形成した後、シリコン窒化膜(6)の表面に対してO2プラズマ処理を施すことにより、シリコン窒化膜(6)の表面に酸化物層(7)を形成する。その後、シリコン窒化膜(6)及び酸化物層(7)に配線溝用のパターンを形成し、ビアホールのパターンが形成された樹脂層(10)を形成する。そして、酸化物層(7)の樹脂層(10)から露出している部分を除去することにより、不要なパーティクルも除去する。

Description

半導体装置の製造方法 技術分野
本発明は、 デュアルダマシン法に好適な半導体装置の製造方法に関する。 背景技術
近年、 半導体集積回路の高集積化が進むに連れ、 配線パターンについても、 密度が高 くなり、 また、 配線長が増大している。明従来、 配線材料には A 1を使用していたが、 配 線パターンの微細化に伴い、 配線遅延の問題田が浮上してきた。 その問題を解決するため 、 近時、 配線材料には、 主に C uが用いられている。 し力 し、 A 1とは異なり、 C uそ のものに配線パターンを転写することは困難である。 このため、 C u配線を形成するに 当たっては、 層間絶縁膜に配線溝のパターンを転写し、 そこへ C uを埋め込んで配線パ ターンを形成するダマシン法が有効である。 また、 ダマシン法は、 溝の C uとビア (V i a ) の C uを個別に形成するシングルダマシン法と、 溝とビアを同時に作るデュアル ダマシン法とに分類される。
しかしながら、 従来のダマシン法では、 シングルダマシン法及びデュアルダマシン法 のいずれにおいても、 途中で発生したパーテイクルの影響で十分な歩留りが得られない ことがある。
ここで、 図 4 Aに示すように、 有機低誘電率膜等の層間絶縁膜 1 0 1上にシリコン窒 化膜 1 0 2を形成し、 シリコン窒化膜 1 0 2をマスクとして用いて層間絶縁膜 1 0 1の 領域 1 0 4に開口部を形成する場合の不具合について説明する。 半導体装置を製造する に当たっては、 現状では、 成膜時や膜のエッチング時にパーティクルが半導体基板上に 形成されている膜の上に乗ることは避けられない。 特に、 プラズマ C VD法でシリコン 窒化膜を形成した場合に、 図 4 Aに示すように、 パーティクル 1 0 3がシリコン窒化膜 1 0 2上に乗りやすい。
このような状態で、 レジストマスク等を用いてシリコン窒化膜 1 0 2のパターユング を行うと、 シリコン窒化膜 1 0 2をエッチングするための条件ではパーティクル 1 0 3 が除去されず、 図 4 Bに示すように、 開口部を形成しょうとしている領域 1 0 4の上に パーティクル 1 0 3及ぴシリコン窒化膜 1 0 2が残存してしまう。
このため、 そのままシリコン窒化膜 1 0 2をハードマスクとして用いて層間絶縁膜 1
0 1のエッチングを行っても、 図 4 Cに示すように、 領域 1 0 4内に層間絶縁膜 1 0 1 が残ってしまう。
この結果、 十分な歩留りが得られない。
特許文献 1
特開平 6— 3 1 4 6 7 9号公報
特許文献 2
特開 2 0 0 1— 4 4 1 6 7号公報
特許文献 3
特開平 3— 6 8 1 4 1号公報 発明の開示
本発明の目的は、 被加工膜のパターエングを良好にして高い歩留りを得ることができ る半導体装置の製造方法を提供することにある。
本願発明に係る第 1の半導体装置の製造方法では、 被加工膜上に第 1のマスク用膜を 形成した後、 前記第 1のマスク用膜を覆う酸化物を形成する。 次に、 前記酸化物上に第 2のマスク用膜を形成する。 次いで、 前記第 2のマスク用膜にパターンを形成する。 そ の後、 前記酸化物の前記第 2のマスク用膜から露出している部分を除去する。 続いて、 前記第 2のマスク用膜をマスクとして用いて前記第 1のマスク用膜をパターニングする ことにより、 前記第 1のマスク用膜に開口部を形成する。 そして、 前記第 1のマスク用 膜を残存させた状態で前記被加工膜をパターニングする。
本願発明に係る第 2の半導体装置の製造方法は、 デュアルダマシン法により配線を形 成する工程を有する半導体装置の製造方法を対象とする。 この製造方法では、 導電層上 に層間絶縁膜を形成した後、 前記層間絶縁膜上に、 第 1のハードマスクを形成する。 次 に、 前記第 1のハ一ドマスク上に、 第 2のハードマスクを形成する。 次いで、 前記第 2 のハードマスク上に、 第 3のハードマスクを形成する。 その後、 前記第 3のハードマス クを覆う酸化物を形成する。 続いて、 配線溝のパターンが形成された第 1のレジストマ スクを用いて前記酸化物及ぴ前記第 3のハードマスクをパターニングする。 次に、 前記 第 1のレジストマスクを除去する。 次いで、 全面に樹脂膜を形成する。 その後、 ビアホ 一ルのパターンが形成された第 2のレジストマスクを用いて前記樹脂膜をパターニング する。 続いて、 前記酸化物の前記樹脂膜から露出している部分を除去する。 次に、 前記 榭脂膜をマスクとして用いて前記第 3のハードマスク、 前記第 2のハードマスク及び前 記第 1のハードマスクをパターユングする。 次いで、 前記第 2のハードマスクを用いて 前記層間絶縁膜をパターニングすることにより、 前記層間絶縁膜に前記層間絶縁膜の厚 さよりも浅い孔を形成する。 その後、 前記第 3のハードマスクを用いて前記第 2のハ一 ドマスクをパターニングする。 続いて、 前記第 2のハードマスクを用いて前記第 1のハ ードマスクをパターエングする。 次に、 前記第 2のハードマスクを用いて前記層間絶縁 膜をパターニングすることにより、 前記孔を下層まで貫通させてビアホ一ルを形成する と共に、'前記層間絶縁膜に配,線溝を形成する。 そして、 前記ビアホール及ぴ配線溝内に 配線材料を埋め込む。
一般的に、 半導体装置の製造途中で半導体基板上に飛来するパーティクルの化学的性 質はシリコン酸化物の性質に類似している。 そこで、 本願発明では、 このようなパーテ イタルの存在が問題となる膜を覆うようにして酸ィヒ物を形成し、 その後、 酸化物を除去 する。 このため、 酸化物の除去と同時にパーティクルも除去され、 被カ卩ェ膜のパター二 ングが良好に行われる。 図面の簡単な説明
図 1 A乃至図 1 Qは、 本発明の第 1の実施形態に係る半導体装置の製造方法を工程順 に示す断面図である。
図 2は、 第 1の実施形態を適用して製造した半導体装置の構造を示す断面図である。 図 3 A乃至図 3 Kは、 本発明の第 2の実施形態に係る半導体装置の製造方法を工程順 に示す断面図である。
図 4 A乃至図 4 Cは、 従来の半導体装置の製造方法を工程順に示す断面図である。 発明を実施するための最良の形態
以下、 本発明の実施の形態に係る半導体装置の製造方法について添付の図面を参照し て具体的に説明する。 (第 1の実施形態)
先ず、 本発明の第 1の実施形態について説明する。 図 1A乃至図 1Qは、 本発明の第 1の実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 本実施形態で は、 先溝ハードマスク方式のデュアルダマシン法により半導体装置を製造する。 ここで 、 先溝ハードマスク方式とは、 予め、 配線溝のパターンを形成するためのハードマスク のパターンを層間絶縁膜上に形成しておき、 配線溝パターンの段差上に直接、 ビアのパ ターニングを行い、 ビアの加工、 層間絶縁膜の溝の加工を順次行い、 デュアルダマシン 構造を形成する方式である。
先ず、 図 1Aに示すように、 Cu配線 1上に、 エッチングストッパ膜として S i C膜 2を形成する。 S i C膜 2の厚さは、 例えば 30nmである。 次に、 S i C膜 2上に、 層間絶縁膜として有機低誘電率膜 3を形成する。 有機低誘電率膜 3の厚さは、 例えば 4 50 nmである。 有機低誘電率膜 3の原料としては、 例えばダウ ·ケミカル社製の S i LK (登録商標)、 ASM社製の FLEA (商標又は登録商標)、 有機 SOG、 ァモルフ ァスカーボンフロライド及びポリテトラフルォロエチレン (デュポン社製のテフロン ( 登録商標) 等) を使用することができる。
次いで、 有機低誘電率膜 3上に、 第 1のハードマスクとして S i C膜 4を形成し、 更 に、 第 2のハードマスク (被加工膜) として S i 02膜 5を形成する。 S i C膜 4及び S i〇2膜 5の厚さは、 夫々、 例えば 50nm、 100 n mである。 続いて、 S i 02膜 5上に、 第 3のハードマスク (第 1のマスク用膜) としてシリコン窒化膜 6を、 例えば プラズマ CVD法により形成する。 シリコン窒化膜 6は、 配線溝のハードマスクパター ンを形成する際の被ェッチング膜となる。 シリコン窒化膜 6の厚さは、 例えば 50 n m である。 その後、 シリコン窒化膜 6の表面に対して 02プラズマ処理を施すことにより 、 シリコン窒化膜 6の表面にシリコン酸化膜 (酸化物層) 7を形成する。 酸化物層 7の 厚さは S i 02膜 5よりも薄く、 例えば 0. I nn!〜 1 Onm程度である。
続いて、 図 1 Bに示すように、 酸化物層 7上に、 パターユング時に必要な反射防止膜 として有機 B ARC (Bottom anti-reflection coating) 8を开成する。 有機 B AR C 8の厚さは、 例えば 87nmである。 そして、 有機 BARC8上に、 有機系の感光性レ ジストを塗布し、 これに露光及ぴ現像を施すことにより、 配線溝のパターンが形成され たレジストマスク 9を形成する。 レジストマスク 9の厚さは、 例えば 30 Onmである なお、 第 1乃至第 3のハードマスクの材料は特に限定されるものではなく、 例えばシ リコンナイトライド、 二酸化シリコン、 シリコンカーパイ ド、 アモルファス水素化シリ コンカーバイ ド、 シリコン力一バイ ドナイトライド、 有機シリケートガラス、 シリコン リッチオキサイド、 テトラェチルオルトシリケ一ト、 ホスホシリケート、 有機シロキサ ンポリマー、 炭素ドープシリケートガラス、 水素ドープシリケートガラス、 シルセスキ ォキサンガラス、 スピンオンガラス及ぴフッ素化シリケ一トガラス等の無機材料を使用 することができる。
次に、 図 1 Cに示すように、 レジストマスク 9をマスクとして、 有機 B ARC 8をェ ツチングする。 このエッチングは、 例えば、 CF4 : 0〜200 s c cm、 A r : 0〜 l O O O s c cm, O2 : 0~100 s c cm、 圧力: 0. 13〜40Pa (1〜30 OmT o r r )、 RF電源パワー: 100〜 1000W、 磁場: 0〜 1 OmT (0〜 1 00 G) の条件の下で、 プラズマエッチング装置を用いて行う。
次いで、 図 1Dに示すように、 レジストマスク 9及ぴ有機 B ARC 8をマスクとして 、 酸化物層 7及ぴシリコン窒化膜 6をエッチングする。 このエッチングは、 CF4 : 0 〜200 s c cm、 A r : 0〜1000 s c cm、 O2 : 0〜: L 00 s c cm、 圧力: 0. 13〜40P a (1~30 OmT o r r), RF電源パワー: 100〜: L 00 OW 、 磁場: 0〜10mT (0〜100G) の条件の下で、 プラズマエッチング装置を用い て行う。 この結果、 酸化物層 7及ぴシリコン窒化膜 6が配線溝のパターンにパターニン グされる。
その後、 図 1Eに示すように、 レジストマスク 9及び有機 B ARC 8を、 アツシング により除去する。 このアツシングは、 例えば、 02 : :!〜 100 s c cm、 圧力: 0. 13〜67P a (1〜50 OmT o r r )、 RF電源パワー: 100〜: L 00 OWの条 件の下で、 プラズマアツシング装置を用いて行う。 この結果、 S i 02膜 5及び酸化物 層 7上にパーティクルが堆積する。 パーティクルは、 成膜チャンバの内壁に付着してい たものと考えられ、 その化学的な性質は S i酸化物に似ている。
そして、 層間絶縁膜である有機低誘電率膜 3等に、 ビアホールのパターンを形成する 。 ここでは、 シリコン窒化膜 6に形成された配線溝のパターンに対して、 トリレベル技 術を用いる。 具体的には、 先ず、 図 1 Fに示すように、 シリコン窒化膜 6の段差を埋めて平坦化す る下層樹脂膜 (第 2のマスク用膜) 10を形成する。 下層樹脂膜 1 0の厚さは、 有機低 誘電率膜 3の厚さよりも薄く、 有機低誘電率膜 3の厚さが 100乃至 600 nmの場合 、 例えば 70乃至 400 nm、 本実施形態では 300 nmである。 次に、 下層樹脂膜 1 0上に、 下層樹脂膜 10のエッチングの際にマスクとして使用する SOG (Spin On Gl ass) 膜 1 1を形成する。 SOG膜 1 1の厚さは、 S i C膜 4、 S i 02膜 5及ぴシリコ ン窒化膜 6の総厚よりも薄く、 例えば 30乃至 200 n m、 本実施形態では 86 n mで ある。 続いて、 SOG膜 1 1上に、 有機系の感光性レジストを塗布し、 これに露光及ぴ 現像を施すことにより、 ビアホールのパターンが形成されたレジストマスク (感光性レ ジスト膜) 1 2を形成する。 レジストマスク 12の厚さは、 下層樹脂膜 9と同程度であ り、 例えば 70乃至 400 nm、 本実施形態では 300 nmである。
なお、 感光性レジストとしては、 例えば K r Fレーザ (波長: 248 nm) に感光す る材料、 A r Fレーザ (波長: 1 93 nm) に感光する材料及ぴ F 2レーザ (波長: 1 57 nm) に感光する材料並びに電子線に感光する材料等を使用することができる。 また、 SOG膜 1 1の原料としては、 例えば有機シリケートガラス及ぴ有機シロキサ ンポリマー等の SOG材料を使用することができ、 下層樹脂膜 1 0の原料としては、 例 えば塗布型の有機樹脂材料を使用することができる。
次に、 図 1 Gに示すように、 レジストマスク 1 2をマスクとして、 SOG膜 1 1をェ ツチングする。 このエッチングは、 例えば、 CF4 : 0〜200 s c cm、 A r : 0〜 l O O O s c cm, O2 : 0〜: L 00 s c cm、 圧力: 0. 1 3〜40 P a ( 1 ~ 30 OmTo r r)、 RF電源パワー : 100〜: 1 000W、 磁場: 0〜: L OmT (0〜1 00G) の条件の下で、 プラズマエッチング装置を用いて行う。
次いで、 図 1Hに示すように、 SOG膜 1 1をマスクとして、 下層榭脂膜 10をエツ チングすると同時に、 レジストマスク 12を除去する。 このエッチングは、 例えば、 N H3 : l〜500 s c cm、 圧力: 0. 1 3〜40 P a (l〜300mTo r r)、 RF 電源パワー: 100〜: L 000W、 磁場: 0〜 1 OmT (0〜; 100 G) の条件の下で 、 プラズマエッチング装置を用いて行う。 このエッチングでは、 下層樹脂膜 10が、 レ ジストマスク 1 2と同様に、 有機系であるため、 これらのエッチング選択比は 1程度で ある。 従って、 レジストマスク 12の膜厚が、 下層樹脂膜 10の膜厚よ.りも著しく厚い 場合は、 下層樹脂膜 10のエッチングが終了しても、 SOG膜 1 1上にレジストマスク 12が残り得る。 このため、 レジストマスク 12の膜厚は、 下層樹脂膜 10の膜厚より も同等以下であることが望ましい。 また、 このエッチングの結果、 S i 02膜 5及ぴ酸 化物層 7上に再度パーティクルが堆積する。
その後、 図 1 Iに示すように、 酸化物層 7の SOG膜 1 1から露出している部分を除 去すると共に、 S i 02膜 5の表層部を除去することにより、 S i〇2膜 5及び酸化物層 7上に堆積していたパーティクルを除去する。 このパーティクル等の除去では、 例えば フッ酸、 希フッ酸、 アンモユア過酸化水素水、 フッ化アンモニゥム、 リン酸、 リン酸ァ ンモ-ゥム、 酢酸アンモニゥム等を用いることができるが、 フッ酸を用いた処理が最も 好ましい。 また、 このパーティクル等の除去の後には、 消イオン化された水を噴霧する ことによりすすぎを行うことが好ましい。
続いて、 図 1 Jに示すように、 下層樹脂膜 10をマスクとして、 シリコン窒化膜 6、 S i 02膜 5及び S i C膜 4 (3層のハードマスク) をエッチングすることにより、 こ れらの膜にビアホールのパターンを形成すると同時に、 SOG膜 1 1を除去する。 この エッチングは、 例えば、 CF4 : 0〜200 s c cm、 A r : 0〜: L 000 s c cm、 O2 : 0〜: L 00 s c cm、 圧力: 0. 1 3〜40 P a (l〜300mTo r r)、 RF 電源パワー: 100〜 1000W、 磁場: 0〜 1 OmT (0〜 1 00 G) の条件の下で 、 プラズマエッチング装置を用いて行う。 このエッチングでは、 SOG膜 1 1と 3層の ハードマスクとのエツチング選択比が 1程度となる条件を用いることにより、 S O G膜 1 1の除去を同時にできるようにしている。 従って、 SOG膜 1 1の膜厚が、 3層のハ 一ドマスクの総厚よりも著しく厚い場合は、 3層のハードマスクのエッチングが終了し ても、 SOG膜 1 1が残り得る。 このため、 SOG膜 1 1の膜厚は、 シリコン窒化膜 6 、 S i 02膜 5及び S i C膜 4の総厚よりも同等以下であることが望ましい。
その後、 図 1Kに示すように、 3層のハードマスクをマスクとして、 有機低誘電率膜 3を 200〜 400 nm程度だけエッチングすると同時に、 下層樹脂膜 10を除去する 。 このエッチングは、 例えば、 NH3: 1〜500 s c cm、 圧力: 0. 13〜40 P a (l〜300mT o r r)、 RF電源パワー: 100〜: L 000W、 磁場 : 0-10 mT (0〜1 00G) の条件の下で、 プラズマエッチング装置を用いて行う。 このエツ チングにより有機低誘電率膜 3に形成された孔は、 ビアホールの一部となる。 次に、 下層樹脂膜 10の除去により露出されたシリコン窒化膜 6をマスクとして、 S i 02膜 5のエッチングを行う。 この結果、 図 1 Lに示すように、 S i〇2膜 5にも、 配 線溝のパターンが形成されると共に、 酸化物層 7が除去される。 このエッチングは、 例 えば、 C4 F 6 : 1〜: L O O s c cni、 A r : l〜500 s c cm、 02 : 1〜 100 s c cm、 圧力: 0. 1 3〜40 P a (1〜30 OmT o r r )、 RF電源パヮ一: 10 0〜2000W、 磁場: 0〜1 OmT (0〜: L 00 G) の条件の下で、 プラズマエッチ ング装置を用いて行う。 、
次いで、 シリコン窒化膜 6及ぴ S i〇 2膜 5をマスクとして、 S i C膜 4のエツチン グを行う。 この結果、 図 1Mに示すように、 S i C膜 4にも、 配線溝のパターンが形成 されると同時に、 シリコン窒化膜 6が除去される。 このエッチングは、 例えば、 CHF 3 : 0〜1 00 s c cm、 CH2F2 : 0〜100 s c cm、 N2 : l〜500 s c cm 、 02 : 1〜: L 00 s c cm、 圧力: 0. 1 3〜40 P a (l〜300mTo r r)、 R F電源パワー: 1 00〜2000W、 磁場: 0〜1 OmT (0〜1 00 G) の条件の下 で、 プラズマエッチング装置を用いて行う。
続いて、 S i 02膜5及び3 i C膜 4をマスクとして、 層間絶縁膜である有機低誘電 率膜 3のエッチングを行うことにより、 図 1Nに示すように、 深さが 200 nm程度の 配線溝 1 3を形成すると同時に、 S i C膜 2まで到達するビアホール 1 2を形成する。 このエッチングは、 例えば、 NH3 : l〜500 s c cm、 H2 : 0〜500 s c cm、 Ar : 0〜500 s c cm、 圧力: 0. 1 3〜1 33 P a ( 1〜: 1000 mT o r r ) 、 RF電源パワー: 100〜: 1 000W、 磁場: 0〜10mT (0〜: 100G) の条件 の下で、 プラズマエッチング装置を用いて行う。
なお、 この工程では、 配線溝の深さを 200 nm程度としているため、 図 1 Kに示す 工程で、 孔の深さを浅くしすぎていると、 例えば 250 nm以下としていると、 このェ 程では、 ビアホール 1 2が S i C膜 2まで到達しない虞がある。
その後、 S i〇2膜 5、 S i C膜 4及び有機低誘電率膜 3をマスクとして、 S i C膜 2のエッチングを行うことにより、 図 1 Oに示すように、 ビアホール 1 2を C u配線 1 まで到達させる。 この結果、 デュアルダマシンの形状が完成する。 このエッチングは、 例えば、 CHF3 : 0〜: L 00 s c cm、 CH2F2 : 0〜100 s c c m、 N2 : 1〜 500 s c cm、 02 : 1〜: L 00 s c cm、 圧力: 1〜30 OmT o r r、 RF電源 パワー: 1 0 0〜2 0 0 0 W、 磁場: 0〜 1 0 0 Gの条件の下で、 プラズマエッチング 装置を用いて行う。
そして、 図 1 Pに示すように、 ビアホール 1 2及ぴ配線溝 1 3内に、 バリアメタル膜 (図示せず) を形成した後、 C u 1 5を埋め込み、 図 1 Qに示すように、 C u 1 5に C M Pを施すことにより、 C u配線 1 6を形成する。 その後、 必要に応じて、 更に層間絶 縁膜及び配線等の形成を行い、 半導体装置を完成させる。
図 2は、 本実施形態を適用して製造した半導体装置の構造を示す断面図である。 図 2 に示す例では、 上述の実施形態に係る製造方法により、 少なくとも 2層の多層配線が形 成されている。 そして、 最上層の C u配線 1 6及ぴ有機低誘電率膜 3上に、 シリコン窒 化物等からなるパッシベーシヨン膜 1 7が形成されている。 更に、 パッシベーシヨン膜 1 7上に、 S i O膜 1 8及ぴシリコン窒化膜 1 9からなる力パー膜が形成されている。 カバー膜には、 適宜パッド引出用の開口部 (図示せず) が形成されている。
このような第 1の実施形態によれば、 ハードマスクの一部として用いるシリコン窒化 膜 6を覆う酸化物層 7を形成しているので、 酸化物層 7を露出してから酸化物層 7を除 去するまでの間にシリコン窒化膜 6に向かつて飛来してきたパーティクルは全て酸化物 層 7上に乗る。 このため、 酸化物層 7を除去すると同時にパーティクルも除去される。 また、 特にプラズマ C V D法の場合、 シリコン窒化膜 6の成膜時にシリコン窒化膜 6の 上にパーティクルが乗ることもあるが、 このようなパーティクルの化学的な性質はシリ コン酸化物の性質に似ているため、 このようなパーティクルも酸化物層 7の除去と同時 に除去される。 従って、 酸化物層 7を除去した直後では、 シリコン窒化膜 6の上にパー ティクルが存在しない。 そして、 このような状態でシリコン窒化膜 6のエッチングを行 うため、 シリコン窒化膜 6には所定のパターンが形成される。 このため、 層間絶縁膜で ある有機低誘電率膜 3のパターニングも良好なものとなる。
なお、 第 1の実施形態では、 先溝ハードマスク方式が採用されているが、 先ビアハー ドマスク方式を採用してもよい。
ここで、 本願発明者が行った実験の結果について説明する。 この実験では、 パーティ クルの除去時に用いる処理液としてフッ酸及ぴアンモニア過酸化水素水を用い、 2種類 の構造のウェハについて処理前後のパーティクルの数を調べた。 この結果を表 1に示す 。 なお、 処理後のパーティクルの数は、 消イオン化された水を用いたすすぎの後の数で ある。 また、 処理時間は 3 0秒間とし、 すすぎの時間も 3 0秒間とした。 表 1に示すよ うに、 各試料において、 パーティクルが大幅に減少した。
(第 2の実施形態)
次に、 本発明の第 2の実施形態について説明する。 図 3 A乃至図 3 Kは、 本発明の第 2の実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 本実施形態で は、 シングルダマシン法により半導体装置を製造する。
先ず、 図 3 Aに示すように、 C u配線 2 1上に、 エッチングストッパ膜として S i C 膜 2 2を形成する。 次に、 S i C膜 2 2上に、 層間絶縁膜 (被加工膜) として有機低誘 電率膜 2 3を形成する。 次いで、 有機低誘電率膜 2 3上に、 ハードマスク (第 1のマス ク用膜) としてシリコン窒化膜 2 6を、 例えばプラズマ C V D法により形成する。
その後、 図 3 Bに示すように、 シリコン窒化膜 2 6の表面に対して 02プラズマ処理 を施すことにより、 シリコン窒化膜 2 6の表面にシリコン酸化膜 (酸化物層) 2 7を形 成する。 続いて、 図 3 Cに示すように、 酸化物層 2 7上に、 有機系の感光性レジスト ( 第 2のマスク用膜) を塗布し、 これに露光及び現像を施すことにより、 配線溝のパター ンが形成されたレジストマスク 2 9を形成する。 このとき、 酸化物層 2 7上にパーティ クルが堆積する。
次に、 図 3 Dに示すように、 酸化物層 2 7のレジストマスク 2 9から露出している部 分を除去することにより、 酸化物層 2 7上に堆積していたパーティクルを除去する。 こ のパーティクル等の除去では、 例えば希フッ酸、 アンモニア過酸化水素水等を用いるこ とができる。 次いで、 図 3 Eに示すように、 レジストマスク 2 9をマスクとして、 シリ コン窒化膜 2 6をエッチングする。
その後、 図 3 Fに示すように、 レジストマスク 2 9を除去する。 続いて、 図 3 Gに示 すように、 酸化物層 2 7及びシリコン窒化膜 2 6をマスクとして有機低誘電率膜 2 3を エッチングする。 このエッチングにより有機低誘電率膜 2 3に配線溝 3 3が形成される 次に、 図 3 Hに示すように、 酸化物層 2 7を除去する。 次いで、 シリコン窒化膜 2 6 をマスクとして、 S i C膜 2 2のェツチングを行うことにより、 図 3 Iに示すように、 配線溝 3 3を C u配線 3 1まで到達させる。
そして、 図 3 Jに示すように、 配線溝 3 3内に、 C u 3 5を埋め込み、 図 3 Kに示す ように、 C u 3 5に CM Pを施すことにより、 C u配線 3 6を形成する。 その後、 必要 に応じて、 更に層間絶縁膜及び配線等の形成を行い、 半導体装置を完成させる。
このような第 2の実施形態では、 シリコン窒化膜 2 6上にパーティクルが存在してい ても、 酸化物層 2 7と共に除去される。 このため、 有機低誘電率膜 2 3のパターニング を良好に行うことが可能である。
なお、 第 1及ぴ第 2の実施形態のいずれにおいても、 シリコン酸化膜 (酸化物層) の 形成に当たっては、 プラズマ酸化だけではなく、 熱酸化を行ってもよく、 また、 S i窒 化膜を覆うシリコン酸化膜を C V D法等により堆積して形成してもよい。
また、 第 1のマスク用膜 (ハードマスク) として、 シリコン窒化膜以外に、 シリコン 炭化 (S i C ) 膜、 シリコン酸炭化 (S i O C) 膜及びフッ化珪酸塩ガラス (F S G) 膜等を用いてもよい。
更に、 層間絶縁膜としては、 必ずしも低誘電率のものを用いなくてもよい。 また、 有 機系の層間絶縁膜のみならず無機系の層間絶縁膜を用いてもよい。 産業上の利用可能性
以上詳述したように、 本発明によれば、 層間絶縁膜や下層のハードマスク等の被加工 膜を確実に所定の形状にパターニングすることができるため、 高い歩留りを得ることが できる。
表 1
試料 N o . ウェハ構造 処理液 処理前 処理後
1 A フッ酸 913 160
2 A アンモニア過酸化水素水 875 524
3 B フッ酸 613 455

Claims

請 求 の 範 囲
1 . 被加工膜上に第 1のマスク用膜を形成する工程と、
前記第 1のマスク用膜を覆う酸化物を形成する工程と、
前記酸化物上に第 2のマスク用膜を形成する工程と、
前記第 2のマスク用膜にパターンを形成する工程と、
前記酸化物の前記第 2のマスク用膜から露出している部分を除去する工程と、 前記第 2のマスク用膜をマスクとして用いて前記第 1のマスク用膜をパターエングす ることにより、 前記第 1のマスク用膜に開口部を形成する工程と、
前記第 1のマスク用膜を残存させた状態で前記被加工膜をパターニングする工程と、 を有することを特徴とする半導体装置の製造方法。 ■
2 . 前記第 1のマスク用膜として、 シリコン窒化膜、 シリコン炭化膜、 シリコン酸炭 化膜及ぴフッ化珪酸塩ガラス膜からなる群から選択された 1の絶縁膜を形成することを 特徴とする請求項 1に記載の半導体装置の製造方法。
3 . 前記酸化物を形成する工程は、 前記第 1のマスク用膜の表面を熱酸化する工程を 有することを特徴とする請求項 1に記載の半導体装置の製造方法。
4 . 前記酸化物を形成する工程は、 前記第 1のマスク用膜の表面に対して O 2プラズ マ処理を施す工程を有することを特徴とする請求項 1に記載の半導体装置の製造方法。
5 . 前記第 1のマスク用膜を、 プラズマ C V D法により形成することを特徴とする請 求項 1に記載の半導体装置の製造方法。
6 . 前記酸化物の前記第 2のマスク用膜から露出している部分を除去する工程は、 フ ッ酸、 希フッ酸、 アンモニア過酸化水素水、 フッ化アンモニゥム、 リン酸、 リン酸アン モニゥム及ぴ酢酸ァンモニゥムからなる群から選択された 1の液に前記酸化物の前記マ スクから露出している部分を晒す工程を有することを特徴とする請求項 1に記載の半導 体装置の製造方法。
7 . 前記酸化物の前記第 2のマスク用膜から露出している部分を除去する工程の後に 、 前記第 1のマスク用膜の前記第 2のマスク用膜から露出している部分をすすぐ工程を 有することを特徴とする請求項 1に記載の半導体装置の製造方法。
8 . 前記第 1のマスク用膜の前記第 2のマスク用膜から露出している部分をすすぐェ 程は、 消イオン化された水を前記第 1のマスク用膜の前記第 2のマスク用膜から露出し ている部分に噴霧する工程を有することを特徴とする請求項 7に記載の半導体装置の製 造方法。
9 . 前記第 2のマスク用膜を形成する工程の前に、 前記第 1のマスク用膜をデュアル ダマシン法における配線溝用の形状に加工する工程を有することを特徴とする請求項 1 に記載の半導体装置の製造方法。
1 0 . 前記第 2のマスク用膜にパターンを形成する工程において、 ビアホール用のパ ターンを形成することを特徴とする請求項 9に記載の半導体装置の製造方法。
1 1 . 前記被加工膜として、 有機物からなる絶縁膜を用いることを特徴とする請求項 1に記載の半導体装置の製造方法。
1 2 . 前記被加工膜として、 低誘電率絶縁膜を用いることを特徴とする請求項 1に記 載の半導体装置の製造方法。
1 3 . 前記被加工膜として、 導電層上に層間絶縁膜を形成し、
前記被加工膜をパターニングする工程において、 前記第 1のマスク用膜をマスクとし て用いて前記層間絶縁膜に開口部を形成し、
前記開口部内に配線材料を埋め込む工程を有することを特^ [とする請求項 1に記載の 半導体装置の製造方法。
1 4 . 前記第 1のマスク用膜を形成する工程の前に、
導電層上に層間絶縁膜を順次形成する工程と、 '
前記層間絶縁膜上に、 第 1のハードマスクを形成する工程と、
を有し、
前記被加工膜として、 前記第 1のハードマスク上に第 2のハードマスクを形成し、 前記第 1のマスク用膜として、 前記第 2のハードマスク上に第 3のハードマスクを形 成し、
前記第 2のマスク用膜を形成する工程の前に、
配線溝のパタ一ンが形成された第 1のレジストマスクを用いて前記酸化物及び前記第 3のハードマスクをパターユングする工程と、
前記第 1のレジス トマスクを除去する工程と、
を有し、
前記第 2のマスク用膜として、 全面に樹脂膜を形成し、
前記被加工膜をパターニングする工程の後に、
第 3のハードマスクをパターニングする工程と、
前記第 1乃至第 3のハードマスクを用いて前記層間絶縁膜をパターニングすることに より、 前記層間絶縁膜に開口部を形成する工程と、
前記開口部内に配線材料を埋め込む工程と、
を有することを特徴とする請求項 1に記載の半導体装置の製造方法。
1 5 . デュアルダマシン法により配線を形成する工程を有する半導体装置の製造方法
Vしおレヽ飞、
導電層上に層間絶縁膜を形成する工程と、
前記層間絶縁膜上に、 第 1のハードマスクを形成する工程と、
前記第 1のハ一ドマスク上に、 第 2のハードマスクを形成する工程と、
前記第 2のハードマスク上に、 第 3のハードマスクを形成する工程と、
前記第 3のハードマスクを覆う酸化物を形成する工程と、
配線溝のパターンが形成された第 1のレジストマスクを用いて前記酸化物及び前記第 3のハードマスクをパターニングする工程と、
前記第 1のレジストマスクを除去する工程と、
全面に樹月旨膜を形成する工程と、
ビアホールのパターンが形成された第 2のレジストマスクを用いて前記樹脂膜をパタ —ニングする工程と、
前記酸化物の前記樹脂膜から露出している部分を除去する工程と、
前記樹脂膜をマスクとして用いて前記第 3のハードマスク、 前記第 2のハードマスク 及び前記第 1のハードマスクをパタ一ニングする工程と、
前記第 2のハードマスクを用いて前記層間絶縁膜をパターニングすることにより、 前 記層間絶縁膜に前記層間絶縁膜の厚さよりも浅い孔を形成する工程と、
前記第 3のハードマスクを用いて前記第 2のハードマスクをパターニングする工程と 前記第 2のハードマスクを用いて前記第 1のハードマスクをパターニングする工程と 前記第 2のハードマスクを用いて前記層間絶縁膜をパターニングすることにより、 前 記孔を下層まで貫通させてビアホールを形成すると共に、 前記層間絶縁膜に配線溝を形 成する工程と、
前記ビアホール及び配線溝内に配線材料を埋め込む工程と、
を有することを特徴とする半導体装置の製造方法。
1 6 . 前記第 3のハードマスクとして、 シリコン窒化膜、 シリコン炭化膜、 シリコン 酸炭化膜及びフッ化珪酸塩ガラス膜からなる群から選択された 1の絶縁膜を形成するこ とを特徴とする請求項 1 5に記載の半導体装置の製造方法。
PCT/JP2003/005506 2003-04-30 2003-04-30 半導体装置の製造方法 WO2004097923A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/JP2003/005506 WO2004097923A1 (ja) 2003-04-30 2003-04-30 半導体装置の製造方法
JP2004571304A JP4256347B2 (ja) 2003-04-30 2003-04-30 半導体装置の製造方法
US11/094,578 US7211519B2 (en) 2003-04-30 2005-03-31 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2003/005506 WO2004097923A1 (ja) 2003-04-30 2003-04-30 半導体装置の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/094,578 Continuation US7211519B2 (en) 2003-04-30 2005-03-31 Method for manufacturing semiconductor device

Publications (1)

Publication Number Publication Date
WO2004097923A1 true WO2004097923A1 (ja) 2004-11-11

Family

ID=33398131

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/005506 WO2004097923A1 (ja) 2003-04-30 2003-04-30 半導体装置の製造方法

Country Status (3)

Country Link
US (1) US7211519B2 (ja)
JP (1) JP4256347B2 (ja)
WO (1) WO2004097923A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006165573A (ja) * 2004-12-09 2006-06-22 Asm Japan Kk 半導体デバイスの層間接続の形成方法及び装置
JP2007173795A (ja) * 2005-12-22 2007-07-05 Internatl Business Mach Corp <Ibm> 相互接続構造体を形成する方法
TWI461828B (zh) * 2005-11-02 2014-11-21 Jusung Eng Co Ltd 形成蝕刻罩之方法
JP2019062192A (ja) * 2017-09-25 2019-04-18 マーベル ワールド トレード リミテッド 超高密度集積回路における位置合わせされたビアを作成する方法

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4618786B2 (ja) * 2005-01-28 2011-01-26 キヤノン株式会社 固体撮像装置の製造方法
JP4868840B2 (ja) * 2005-11-30 2012-02-01 Jsr株式会社 半導体装置の製造方法
US7910289B2 (en) * 2006-01-06 2011-03-22 Texas Instruments Incorporated Use of dual mask processing of different composition such as inorganic/organic to enable a single poly etch using a two-print-two-etch approach
JP5057107B2 (ja) * 2006-10-12 2012-10-24 日産化学工業株式会社 4層系積層体による半導体装置の製造方法
CN104765252A (zh) * 2006-10-12 2015-07-08 日产化学工业株式会社 使用通过光交联固化形成的抗蚀剂下层膜的半导体装置的制造方法
KR100819673B1 (ko) * 2006-12-22 2008-04-04 주식회사 하이닉스반도체 반도체 소자 및 그의 패턴 형성 방법
US8614143B2 (en) * 2008-12-03 2013-12-24 Texas Instruments Incorporated Simultaneous via and trench patterning using different etch rates
US8048810B2 (en) * 2010-01-29 2011-11-01 Taiwan Semiconductor Manufacturing Company, Ltd. Method for metal gate N/P patterning
US8796150B2 (en) 2011-01-24 2014-08-05 International Business Machines Corporation Bilayer trench first hardmask structure and process for reduced defectivity
US8828878B2 (en) 2011-06-01 2014-09-09 United Microelectronics Corp. Manufacturing method for dual damascene structure
US8399359B2 (en) * 2011-06-01 2013-03-19 United Microelectronics Corp. Manufacturing method for dual damascene structure
GB201217712D0 (en) * 2012-10-03 2012-11-14 Spts Technologies Ltd methods of plasma etching
US8969207B2 (en) * 2013-03-13 2015-03-03 Globalfoundries Inc. Methods of forming a masking layer for patterning underlying structures
US20140273432A1 (en) * 2013-03-15 2014-09-18 Byung-hee Kim Fabricating method of semiconductor device
SG11201609278QA (en) * 2014-05-23 2016-12-29 Massachusetts Inst Technology Method of manufacturing a germanium-on-insulator substrate
JP6919350B2 (ja) * 2017-06-09 2021-08-18 東京エレクトロン株式会社 基板処理方法及び基板処理装置
US11404245B2 (en) * 2018-02-28 2022-08-02 Taiwan Semiconductor Manufacturing Co., Ltd. DC bias in plasma process
US11587782B2 (en) * 2018-11-30 2023-02-21 Taiwan Semiconductor Manufacturing Company Limited Semiconductor arrangement and method for making
FR3100377A1 (fr) * 2019-08-30 2021-03-05 Commissariat A L'energie Atomique Et Aux Energies Alternatives Prise de contact sur du germanium

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06314679A (ja) * 1993-04-30 1994-11-08 Sony Corp 半導体基板の洗浄方法
JP2000269192A (ja) * 1999-03-16 2000-09-29 Toshiba Corp ドライエッチング方法および半導体装置の製造方法
JP2001237168A (ja) * 2000-02-24 2001-08-31 Sanyo Electric Co Ltd 半導体装置の製造方法
US20020009873A1 (en) * 2000-07-24 2002-01-24 Tatsuya Usami Semiconductor device and method of manufacturing the same
US6383907B1 (en) * 1999-09-08 2002-05-07 Sony Corporation Process for fabricating a semiconductor device
JP2003197738A (ja) * 2001-12-21 2003-07-11 Agere Systems Inc 半導体装置のマスク層および二重ダマシーン相互接続構造

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6162583A (en) * 1998-03-20 2000-12-19 Industrial Technology Research Institute Method for making intermetal dielectrics (IMD) on semiconductor integrated circuits using low dielectric constant spin-on polymers
JP3436221B2 (ja) * 1999-03-15 2003-08-11 ソニー株式会社 半導体装置の製造方法
JP2001338978A (ja) * 2000-05-25 2001-12-07 Hitachi Ltd 半導体装置及びその製造方法
WO2002001627A1 (fr) * 2000-06-26 2002-01-03 Hitachi, Ltd. Dispositif a semi-conducteur et procede de fabrication associe
US6630407B2 (en) * 2001-03-30 2003-10-07 Lam Research Corporation Plasma etching of organic antireflective coating
US7226853B2 (en) * 2001-12-26 2007-06-05 Applied Materials, Inc. Method of forming a dual damascene structure utilizing a three layer hard mask structure
JP4193438B2 (ja) * 2002-07-30 2008-12-10 ソニー株式会社 半導体装置の製造方法
US6864152B1 (en) * 2003-05-20 2005-03-08 Lsi Logic Corporation Fabrication of trenches with multiple depths on the same substrate

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06314679A (ja) * 1993-04-30 1994-11-08 Sony Corp 半導体基板の洗浄方法
JP2000269192A (ja) * 1999-03-16 2000-09-29 Toshiba Corp ドライエッチング方法および半導体装置の製造方法
US6383907B1 (en) * 1999-09-08 2002-05-07 Sony Corporation Process for fabricating a semiconductor device
JP2001237168A (ja) * 2000-02-24 2001-08-31 Sanyo Electric Co Ltd 半導体装置の製造方法
US20020009873A1 (en) * 2000-07-24 2002-01-24 Tatsuya Usami Semiconductor device and method of manufacturing the same
JP2003197738A (ja) * 2001-12-21 2003-07-11 Agere Systems Inc 半導体装置のマスク層および二重ダマシーン相互接続構造

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006165573A (ja) * 2004-12-09 2006-06-22 Asm Japan Kk 半導体デバイスの層間接続の形成方法及び装置
JP4727403B2 (ja) * 2004-12-09 2011-07-20 日本エー・エス・エム株式会社 半導体デバイスの層間接続の形成方法及び装置
TWI461828B (zh) * 2005-11-02 2014-11-21 Jusung Eng Co Ltd 形成蝕刻罩之方法
JP2007173795A (ja) * 2005-12-22 2007-07-05 Internatl Business Mach Corp <Ibm> 相互接続構造体を形成する方法
JP2019062192A (ja) * 2017-09-25 2019-04-18 マーベル ワールド トレード リミテッド 超高密度集積回路における位置合わせされたビアを作成する方法
JP7168281B2 (ja) 2017-09-25 2022-11-09 マーベル アジア ピーティーイー、リミテッド 超高密度集積回路における位置合わせされたビアを作成する方法

Also Published As

Publication number Publication date
US20050191852A1 (en) 2005-09-01
JP4256347B2 (ja) 2009-04-22
JPWO2004097923A1 (ja) 2006-07-13
US7211519B2 (en) 2007-05-01

Similar Documents

Publication Publication Date Title
WO2004097923A1 (ja) 半導体装置の製造方法
KR100768363B1 (ko) 반도체 집적회로장치의 제조방법 및 반도체 집적회로장치
JP4350337B2 (ja) 半導体装置
JP4050631B2 (ja) 電子デバイスの製造方法
TW584916B (en) Method of manufacturing semiconductor device having multilevel wiring
US20050214694A1 (en) Pattern formation method
US20050087517A1 (en) Adhesion between carbon doped oxide and etch stop layers
US20070249164A1 (en) Method of fabricating an interconnect structure
JP3250518B2 (ja) 半導体装置及びその製造方法
US6472335B1 (en) Methods of adhesion promoter between low-K layer and underlying insulating layer
US20100240220A1 (en) Process for stripping photoresist and removing dielectric liner
US7429542B2 (en) UV treatment for low-k dielectric layer in damascene structure
US7056821B2 (en) Method for manufacturing dual damascene structure with a trench formed first
US6881661B2 (en) Manufacturing method of semiconductor device
US6984875B2 (en) Semiconductor device with improved reliability and manufacturing method of the same
TWI235455B (en) Method for manufacturing semiconductor device
JP2004193627A (ja) 半導体集積回路装置の製造方法
JP2004006708A (ja) 半導体装置の製造方法
US20060148244A1 (en) Method for cleaning a semiconductor substrate
US6875688B1 (en) Method for reactive ion etch processing of a dual damascene structure
KR100440080B1 (ko) 반도체 소자의 금속배선 형성방법
JP4436606B2 (ja) 半導体装置の製造方法
US20060099787A1 (en) Method for damascene formation using plug materials having varied etching rates
KR20030050694A (ko) 반도체소자의 제조방법
JP2004072107A (ja) 変形されたデュアルダマシン工程を利用した半導体素子の金属配線形成方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

WWE Wipo information: entry into national phase

Ref document number: 2004571304

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 11094578

Country of ref document: US