WO2004090990A1 - ゲートターンオフサイリスタ - Google Patents

ゲートターンオフサイリスタ Download PDF

Info

Publication number
WO2004090990A1
WO2004090990A1 PCT/JP2004/005046 JP2004005046W WO2004090990A1 WO 2004090990 A1 WO2004090990 A1 WO 2004090990A1 JP 2004005046 W JP2004005046 W JP 2004005046W WO 2004090990 A1 WO2004090990 A1 WO 2004090990A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
type
base layer
gate
region
Prior art date
Application number
PCT/JP2004/005046
Other languages
English (en)
French (fr)
Inventor
Katsunori Asano
Yoshitaka Sugawara
Original Assignee
The Kansai Electric Power Co., Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by The Kansai Electric Power Co., Inc. filed Critical The Kansai Electric Power Co., Inc.
Priority to US10/552,268 priority Critical patent/US20070120145A1/en
Priority to JP2005505310A priority patent/JP4338701B2/ja
Priority to EP04726292A priority patent/EP1619724A4/en
Publication of WO2004090990A1 publication Critical patent/WO2004090990A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1012Base regions of thyristors
    • H01L29/1016Anode base regions of thyristors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/74Thyristor-type devices, e.g. having four-zone regenerative action
    • H01L29/744Gate-turn-off devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0834Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions

Definitions

  • the present invention relates to a gate-off using a wide gap semiconductor, and particularly to a wide temperature range. It relates to the gain turn-off schedule that can shut off the current. Background art
  • the first conventional example of GT 0 (abbreviated as GT 0) is the one disclosed in Japanese Patent Application Laid-Open No. 6-1515.
  • GT ⁇ a rho-base layer of the mesa type is provided on the eta-base layer with the anode electrode, and the rho-base layer of the mesa type is formed.
  • appraised jitter layer in the area, Ri by the configuration of Mr.
  • the ⁇ base layer is formed on the ⁇ X 5 facet layer and the ⁇ base layer is A P base layer is formed on top.
  • An impurity layer is formed on the ⁇ base layer by the diffusion of impurities, and a mesa-type n emitter layer is obtained by etching.
  • the second conventional example is the same as the first conventional example in that the n emitter layer is formed by the diffusion of impurities.
  • a third conventional gateway using a silicon gap semiconductor (S i C) or other wide gap semiconductor (S i C) or other wide gap semiconductor (
  • GTO is abbreviated as, for example, the document; IE EE Ectron Deviation Lets, Vo.18, No. 11, November, 1997, 518 page power Some are listed on page 520.
  • the p-type anode emitter layer is etched to the p-type base layer to which the anode emitter layer is in contact.
  • the gate electrode is set on the base layer to surround the emitter emitter layer, which has been etched into the sensor type. Ru It is thought that the reason for making this kind of structure is due to the following reasons.
  • a partial pn junction is generally formed by thermal diffusion of impurities or ion implantation. It is In the case of S i C, which is a wide-gap semiconductor, the pn junction is an ion because the thermal diffusion of the impurities is very slow and not suitable for mass production. It is formed by injection. In such a case, if high concentration impurities are injected into the chamber, crystal defects will increase and the stake will increase. Therefore, if a large current is applied to GTO, the voltage drop in the ion-injected region will be large, and the total loss will be large. In particular, Hara, such as aluminum, which is a p-type impurity. Ion implantation of large impurities of the child radius causes a pit to easily occur, and a high concentration P-type region can not be formed without crystallization defect. . So there is a part of S i C
  • a p-type which has good crystallinity and little defects on the n-type layer is formed first of all.
  • This selective membrane is selectively linked to form a partial pn junction of a mesa type to form G T o.
  • the end of the junction between the p-type layer and the n-type layer is exposed near the slope of the mesa or near the core of the mesa.
  • the main current is shunted to the gate to set the delay time. It has current controllability, as it can. There is a “maximum controllable current” as a characteristic that represents the controllability.
  • the maximum controllable current is the maximum current that can be controlled by GT 0.
  • the turn-off voltage at the time of turn-on (gate voltage) By increasing the reverse voltage (applied in reverse) between the node and node, the main current is diverted to many gates. It is known that the maximum controllable current can be increased by increasing the off-gate voltage and increasing the main current shunting the gate.
  • Typical 1st and 2nd and 3rd figures are shown in Figure 13 and Figure 14 respectively.
  • Fig. 2 shows a cross-sectional view of a conventional S i C GTO.
  • force K the lower surface of the force electrode 2 1 connected to the force terminal K (hereinafter referred to as force K) is used.
  • the base layer 2 of low impurity concentration P-type Si C is formed on the high impurity concentration n-type Si C power source emitter layer 1 which is contained in the substrate.
  • An n-type base layer 3 is formed on the p-type base layer 2.
  • n-type base layer 3 On the entire surface of n-type base layer 3, epitaxial growth is performed on the p-type layer that will become p-type anodometer layer 4 with the central region remaining in the later steps. Formed by the law. Next, leaving the area that will become the anode layer 4 of the p-type layer, the other areas will be exposed by the reactive ion etching method and the n-type base layer 3 will be left. Etch until the surface of the surface is removed to form a mesa-type anodic oxide layer 4. In order to surround the anode emitter layer 4 in the part of the end region of the exposed n-type base layer 3 and away from the joint J, the n-type Route contact region 6 is formed by ion implantation.
  • a cathode electrode 20 is formed which is connected to the anode terminal A (hereinafter referred to as the anode A) on the anode emitter layer 4 and the gate terminal is formed.
  • a gate electrode 22 is formed which is connected to a gate terminal G (hereinafter referred to as a gate G) in a boot area 6.
  • silicon dioxide Si O 2
  • a gate voltage is applied between gate G and anode A at turn-off.
  • a turn-off voltage is applied between force rod K and gate G at turn-off.
  • the anode layer 4 and the base layer 3 The electric field of the insulating film 10 in the vicinity of the end region T of the junction J of J increases.
  • the dielectric breakdown electric field is about 10 times larger than that of S i, so the thickness of base layer 3 is several tenths of that of S i. It is thin as 1. Therefore, when the off-set voltage is increased, the insulating film 10 on the surface of the sensor that forms the anode detector layer 4 (for example, S i 2 2) High electric field is applied to the film), which may cause dielectric breakdown of the insulating film 10.
  • the impurity concentration of the base layer in which the gate electrode is provided is raised to reduce the lateral resistance.
  • the method and the method of thickening the base layer are described in Japanese Patent Application Publication No. 61-182260.
  • the base layer on which the gate is installed is thick, it passes from the adjacent emitter layer to the base layer, and the base below it is The number of carriers reaching the service layer decreases. As a result, the gate current required to turn on G T ⁇ increases. In addition, there is a problem that the on-state voltage also increases and the size of the noise increases.
  • the junction temperature of a semiconductor device using a wire / wire semiconductor is the temperature at which the junction temperature of the semiconductor device using a Si semiconductor is about 1 ⁇ 4 t (about 2 5 t). It is relatively large. For example, use S i C. The highest junction temperature is 500. c or higher. Therefore, in devices using wide-gap half-conductors, it is not necessary. It is desirable for semiconductor devices to maintain their desired characteristics over a wide temperature range of 500 ° C or more.
  • the GTO of Si C has an operating temperature of 150 ° C. or higher
  • the maximum controllable current is large It is said that it will decline. For example, at 200 ° C., it is less than one-sixth of about 6 minutes of the maximum controllable current at room temperature. It is thought that this is due to the following reasons.
  • a home appliance can be used as an attachment, but it is
  • the septa level is as deep as about 300 meV and about 240 mev, respectively, and the ionization ratio at room temperature is extremely low, less than a few percent. However, when the temperature is raised, the ion efficiency will increase substantially.
  • the temperature increases to a high temperature of 150 ° C or more, and the ionization ratio of the P-type anode detector layer 4 increases.
  • the number of holes injected from the anode emitter layer 4 through the n-type base layer 3 to the n-type base layer 2 is room temperature. It is much larger than it is. Also, since the number of electrons increases and excess carriers (holes and electrons) increase in the P-type base layer 2, the maximum controllable current decreases. Furthermore, 1 At high temperatures above 50 ° C, the carrier life time will be longer, and this will also significantly reduce the maximum controllable current.
  • the concentration of carriers in the p-type anode layer 4 is high, so that sufficient depletion layer occurs when the offset voltage is applied. It will not spread. In such a state, the end region of anode emitter layer 4 near junction J between P type anode layer 4 and n type base layer 3.
  • the electric field strength increases near T, and the withstand voltage (approximately 30 V) between anode A and gate G decreases.
  • the gate turn-off diode of a wide gain semiconductor having a mesa type emitter layer (hereinafter referred to as a wide gap GT ⁇ ) in the vicinity of the end of the junction between the emitter layer and the base layer on which the gate is provided, which is close to the emitter layer.
  • a wide gap GT ⁇ mesa type emitter layer
  • a low resistance gate region of low resistance is formed in the base layer.
  • the off gate voltage Because it is possible to increase the off gate voltage, it can be used in a wide temperature range from a low temperature below room temperature to a high temperature exceeding 500 ° C. The maximum possible control current can be maintained. If the off-state voltage is not high enough, long-term reliability will be much higher. Since the electric field of the insulating film in the vicinity of the junction can be lowered, it is possible to maintain the long term reliability of GTO.
  • the gate turn-off diode of the wide gap semiconductor according to the present invention has an n-type and a p-type having a first electrode on one side. And a conductive type of a first emitter layer of any one conductivity type and a first emitter layer provided on the other side of the first emitter layer. It has a first base layer of different conductivity types. Further, the gate turn-off diode has a second emitter layer of the same conductivity type as the first emitter layer provided on the first base layer. Base layer, a second type of conductive type different from the conductive type of the first emitter layer, of a mesa type disposed on the second base layer And a second electrode provided on the second emitter layer of the mesa type.
  • the second element of the second type of the second type is used.
  • the second base layer is interposed between the second layer and the second layer, and from the vicinity of the end of the first pair of layers, the second mesh layer is formed.
  • the same conductivity type as the second base layer and an impurity concentration higher than the impurity concentration of the second base layer It forms a low resistance gate area with a.
  • a third electrode is provided in contact with the end of the low resistance gate region.
  • the low resistance gate region of the first conductivity type is formed in the base layer of the first conductivity type, electrons are turned off at the time of turn-off.
  • the current flows from the base layer of the first conductivity type to the gate through the low resistance gate region of the first conductivity type and the gate contact region of the first conductivity type Ru Since the low resistance gate region has a low resistance value, the voltage drop in the base layer of the first conductivity type is small even if the current due to the electron current is large. . Therefore, the off-set voltage applied between the anode and the gate is not affected by this voltage drop, and a large current can be flowed with high efficiency. As a result, the controllable current of G T O can be increased.
  • the gate electrode of the wide-gap semiconductor of the present invention has a first electrode on one side and an n-type and p-type semiconductors having a first electrode.
  • First type of conductive type different from conductive type I have a tier.
  • the GTO further comprises a second base layer of the same conductivity type as the first emitter layer provided on the first base layer, and the second base layer.
  • Ru This GTO is further in contact with the central region of the second emitter layer of the mesa type, and in the other regions except the central region of the second emitter layer.
  • a second electrode is in contact with the second surface layer via a contact electrode.
  • the second emitter layer of the mesa type is provided in a region away from the end of the junction between the second emitter layer of the mesa type and the second base layer.
  • the impurity layer In order to surround the impurity layer, it has the same conductivity type as the second base layer and a lower impurity concentration than the impurity concentration of the second base layer. Resistance area is set.
  • a third electrode is provided in contact with the end of the low resistance region.
  • the gate turn-off diode of the wide-gap semiconductor of the present invention has an n-type and a p-type having a first electrode on one side. And the conductivity type of the first emitter layer formed on the other surface of the first emitter layer of any one of the conductivity types and the other surface of the first emitter layer.
  • the second beam is disposed in the upper central region of the second emitter layer.
  • the same conductivity type as the tub layer and the impurity concentration is higher than the second emitter layer, and is in contact with the second emitter layer and the high resistance region.
  • a contact electrode designed to minimize contact resistance with the emitter layer, and at least the contact electrode and the contact.
  • a second electrode having a contact resistance with the emitter layer which is in contact with the second emitter layer at an outer peripheral portion of the electrode, the contact resistance with the emitter layer being larger than the contact electrode; In a region away from the end of the junction between the second emitter layer of the mesa type and the second base layer, the second emitter of the mesa type is provided.
  • the second electrode is in contact with the central region of the second emitter layer, and in the other regions, the contact resistance to the semiconductor layer is the second one.
  • the contact electrode is in contact with the second emitter layer via a contact electrode formed of a material lower than that of the electrode. Therefore, the contact electrode is interposed between the second emitter layer and the second emitter layer.
  • the contact resistance between the second electrode of the second region and the second emitter layer is lower than that of the other parts of the second region to the second emitter layer of the second region.
  • the current flowing into the central region which has a relatively high resistance, flows more in the surrounding region intervened by the contact electrodes in the surrounding region.
  • the control effect of the current due to the low resistance region is large near the low resistance region, but decreases in the central region far from the low resistance region.
  • the current control by the low resistance region Most of the current flow is applied to the highly effective surrounding area, and the current in the central area where the control effect is low is reduced. As a result, the efficiency of drawing out the current from the gate at turn-off increases, which increases the controllable current of the GTO.
  • the gate-contact area of the GT ⁇ using a wide-gap semiconductor is a junction between a mesa-type emitter layer and a base layer? If the voltage is high enough, the electric field of the insulating film near the junction or near one portion of the junction does not become high even when the off-state voltage is high.
  • the offset voltage By increasing the offset voltage, the current flowing between the anode and the power source can be effectively diverted to the gate, and the current can be diverted to the gate efficiently.
  • the GT ⁇ 's controllable current can be increased. Also, since no high electric field is applied to the insulating film, long-term reliability can be maintained without the leak current increasing.
  • the voltage drop caused by the current flowing in the low resistance region at turn-off can be realized. It can be small. Therefore, even if the off-gate voltage is the same as the conventional one, the turn-off current can be diverted to the gate with high efficiency compared to the conventional GTO.
  • the ionization ratio of p-type impurities increases as compared to room temperature, and even if the carrier life time is longer, the off-time You can increase the gate voltage.
  • the gate current at turn-on and off can be diverted to the gate with high efficiency by the low resistance region, it is possible to start from a low temperature below room temperature. Over a wide temperature range over high temperatures over Therefore, GT 0 can be realized that can maintain high reliability for a long time while having a large controllable current.
  • Figure 1 is a top view of the gate turn-off resistor of the first embodiment of the present invention.
  • Figure 2 is a cross-sectional view of the gate turn-off cycle of the first embodiment of the present invention.
  • Figure 3 is a cross-sectional view of the gate turn-off cycle of the second embodiment of the present invention.
  • FIG. 4 is a cross-sectional view of a gain turn-off cycle of the third embodiment of the present invention.
  • Figure 5 is a cross-sectional view of the gate turn-off schedule of the fourth embodiment of the present invention.
  • Figure 6 is a cross-sectional view of the gate turn-off resistor of the fifth embodiment of the present invention.
  • Figure 7 is a cross-sectional view of the gate turn-off resistor of the sixth embodiment of the present invention.
  • Fig. 8 is a cross-sectional view of the gate turn-off temperature of the seventh embodiment of the present invention.
  • Figure 9 is a cross-sectional view of the gate turn-off cycle of the eighth embodiment of the present invention.
  • FIG. 10 is a cross-sectional view of the gate turn-off calibration according to the ninth embodiment of the present invention.
  • Figure 1 1 shows the gateway of the 10th embodiment of the present invention. It is a cross-sectional view of Lily Star.
  • Fig. 12 is a cross-sectional view of the gate turn-off service of the first embodiment of the present invention.
  • Figure 13 is a cross-sectional view of the gate turn-off oven of the conventional example.
  • Figure 14 is a cross-sectional view of another conventional gate turn-off test. Best form for carrying out inventions
  • FIGS. 2 to 8 are cross-sectional views of one element (unit) of the GTO according to each example of the present invention. In each figure, in order to make it easy to see the figure, the cross section is not hatched.
  • the top view of the GTO in each example is basically similar to that shown in Fig.1.
  • FIG. 1 is a top view showing the top surface of the GTO of the first embodiment before the insulating film 10 is provided.
  • Fig. 2 is a cross-sectional view of Fig. 1 taken along II-II.
  • the GTO of this example is a force electrode 2 1 (1st electrode) connected to a force electrode terminal K (hereinafter referred to as a cathode K).
  • a cathode K has a thickness of about 350 m on the bottom and a high impurity concentration n-type (first conductivity type) S i C half with a impurity concentration of about 10 19 cm- 3 or more.
  • cathode emitter layer 1 (the first light layer) of the conductor.
  • P-type with a low impurity concentration of about 50 m in thickness and an impurity concentration of about 10 16 to 10 13 cm- 3 on top of the force seed emitter layer 1 (second
  • the base layer 2 (first base layer) of the conductive type Si C semiconductor is formed.
  • a thin n-type base layer 3 (second base layer) having a thickness number of about ti m is formed on the p-type base layer 2.
  • the p-type layer is epitaxially grown on the entire surface of the n-type base layer 3, leaving the central region in a later process to form the p-type anode detector layer 4. Formed by law.
  • Ion implantation is performed on the exposed n-type base layer 3 to sequentially form the n-type low resistance gate region.
  • Form gate contact area 6 of 5 and n type so as to surround anode emitter layer 4.
  • the impurity concentration of the low resistance gate region 5 is preferably at least three times the impurity concentration of the base layer 3.
  • the low resistance gate region 5 may be formed in the vicinity of the upper surface of the base layer 2 in the ion implantation process.
  • the low resistance gate region 5 is formed at a distance from the junction J of the anode detector layer 4 and the base layer 3.
  • the gate contact region 6 is a low resistance region higher in impurity concentration than the low resistance gate region 5 and is formed at a position far away from the junction J.
  • An anode electrode 20 (second electrode) to be connected (hereinafter referred to as an anode A) is formed, and a gate terminal G (hereinafter referred to as a gate electrode) is connected to the gate contact area 6.
  • a gate electrode (hereinafter referred to as a gate electrode) is connected to the gate contact area 6.
  • the structural features of the GTO of this embodiment are the n-type gate contact region 6 in the n-type base layer 3, the p-type anode emitter layer 4 and the n-type base layer 3.
  • the junction with the ground layer 3 is separated from the junction J and the creepage distance is to be increased.
  • Another feature is that in the n-type base layer 3, the junction between the p-type anode detector layer 4 and the n-type base layer 3 in the J-type base layer 2.
  • the low resistance gate region 5 having a low n-type impurity concentration and a low resistance value is formed in the region.
  • n-type low resistance gate region 5 is formed to a depth of 0.3 to 5 from the upper surface of the n-type base layer 3.
  • the n-type low resistance gate region 5 is formed only below the bottom MB of the sensor M.
  • the n-type low resistance gate region 5 is located in the lower n- type base layer 3 of the p-type anodic emitter layer 4. It may be extended for a while. If you extend 5 E in the low resistance gate area, the maximum controllable current, minimum ignition current and on-voltage increase, and the withstand voltage is low. Ru Conversely, if the low resistance gate region 5 is shorter than the length shown in Fig. 2, the GTO maximum controllable current, the minimum ignition current and the on voltage are reduced. , The withstand voltage is high. In particular, when high withstand voltage is required, it is desirable to shorten the n-type low resistance gate region 5 and to separate it from the anode facet layer 4.
  • the n-type gate contact area 6 is a junction between the mesa-type p-type anode detector layer 4 and the n-type base layer 3. It is far from me. Therefore, the withstand voltage between gate G and anode A is not determined by the creepage distance between the two, and the p-type anode emitter layer inherent in Si C 4 It is determined by the internal breakdown current field. Since S i C has a high dielectric breakdown field, G T O in this embodiment has a high withstand voltage. Also, at high temperatures, the ionization ratio of the p-type anode layer 4 increases and the high breakdown voltage can be maintained even if the hole concentration is high. . '
  • the electron current flows from the n-type base layer 3 to the n-type at turn-off. It flows to gate G through low resistance gate region 5 and n-type gate con- ductor region 6. Since the n-type low resistance gate region 5 has a high impurity concentration and a low resistance value, the voltage drop in the n-type base layer 3 is small even if the current is large. After all, the electric field applied to the insulating film 10 near the junction J is Don't get too expensive. Therefore, the gate voltage applied between the anode A and the gate G increases the off gate voltage without affecting the influence of the voltage drop.
  • the GTO of the present embodiment has a large controllable current.
  • the GTO of this example is used at a high temperature of about 500 ° C.
  • the hole concentration of the P-type emitter layer 4 increases and the n-type base layer 3 is formed.
  • the GTO of this embodiment does not require an off-state.
  • the maximum adjustable control current can be increased by increasing the voltage. Since the electric field applied to the insulator near junction J can be lowered, long-term reliability can be maintained.
  • the withstand voltage between gate G and anode A is 150 V, and about the GT 0 of the conventional example shown in FIG. 9 and FIG. 10. Compared to 30 V, a significant increase in withstand voltage has been realized. Even if the gate voltage at turn-off is increased to increase the maximum controllable current, no forward field is applied to the insulating film 0 in the vicinity of the junction J, causing dielectric breakdown. No. As a high electric field is not applied, leakage current between gate G and anode A increases. • The breakdown voltage between G and anode A decreases. Without it, you can maintain high reliability for a long time. ⁇ In this example, the anode emitter layer 4 is formed by the epitaxial growth method.
  • the crystallization defect is extremely small, so the n-type base layer 3 may be used. You can inject a sufficient amount of As a result, as the on-voltage decreases to 3.7 V, the loss can be reduced. For example, in the case of forming an anode / demittor layer by the ion implantation method with many crystal defects, the on voltage was 7.5 V.
  • the angle of the slope of the bevel of the anodometer layer 4 of the mesa type to the surface of the base layer 3 is about 105 degrees. This example can be applied if the angle is in the range of 140 ° to 55 °.
  • FIG. 3 is a cross-sectional view of a GTO using Si C according to a second embodiment of the present invention.
  • the GTO of this embodiment when compared with the GTO of the first embodiment shown in FIG. 2, the GTO of this embodiment is such that the p-type and n- type of the conductivity type of each layer are interchanged.
  • a p-type anode detector having an anode electrode 20 (first electrode) connected to the anode A on the lower surface and a thickness of about 350 / m.
  • a low impurity concentration n-type S i C base layer 2 A (first base layer) having a thickness of about 50 m is formed on the upper surface of the layer 4 A (first emitter layer). Form a layer).
  • a thin p-type base layer 3A (second base layer) having a thickness of several m is formed on the base layer 2A, and the entire surface of the p-type base layer 3A is formed. Then, leave the central region in a later process and form an n-type layer, which will be the n-type force emitter layer 1 A, by epitaxial growth method. Next, leave the area of the n-type layer that will become force-shield emitter layer 1 A (the second beam layer), and react on other areas without changing the other regions.
  • P type base layer 3 A Etch deep enough to expose and remove some of the surface part of the surface to form a mesa type cathode emitter layer 1A.
  • a cathode electrode 21 (second electrode) is formed on the cathode electrode layer 1A.
  • Low resistance low resistance gate region 5A with p-type high impurity concentration by ion implantation into exposed p-type base layer 3 A and gate type 5 p of p-type The contact area 6 A is formed by sequentially overlapping the cathode emitter layer 1 A so as to surround it.
  • Gate electrode 2 2 (third electrode) is formed in gate contact area 6 A.
  • an insulating film 10 of S i 0 2 is formed on the entire surface except for the electrodes.
  • the potential of the anode A is higher than the potential of the cathode K.
  • a forward voltage voltage is applied between force shield K and gate G
  • current flows from gate G to force shield K.
  • hole is injected from n-type base layer 2 A from anode detector layer 4 A to electron into p-type base layer 3.
  • GTO turn off.
  • a turn-off is achieved by forming an n-type low resistance gate region 5A in the p-type base layer 3A.
  • the current flows through the low resistance gate area 5A and the gate contact area 6A.
  • Low resistance gate region 5 A has a low resistance value, so the voltage drop is small, and a large current can flow to gate G. Therefore, according to the action substantially the same as the first embodiment described above, the n-type force shield layer 1 A at the turn-off time and at the off-state
  • the electric field of the insulating film 10 near the junction J with the p-type base layer 3 A and the p-type base layer 3 can be reduced.
  • the same maximum controllable current as that of room temperature can be realized.
  • FIG. 4 is a cross-sectional view of a GTO using Si C according to the third embodiment of the present invention.
  • the vicinity of the end of the joint portion J between the p-type anode layer 4 and the n-type base layer 3 is also included.
  • a p-type region 7 is formed in the n-type base layer 3 and extends from the vicinity of the corner portion MC of the sensor M to the gate electrode 2 2.
  • the other configuration is the same as the GTO of the first embodiment shown in FIG. Even if the turn-off off-set voltage is increased by forming the p-type region 7, the p-type anode emitter layer is formed.
  • the electric field strength of the insulating film 10 in the vicinity of the mesa core MC at the end of the junction J of 4 and n- type base layer 3 can be relaxed.
  • the withstand voltage between gate G and node A can be increased, and the controllable current can be increased.
  • reduce the field strength applied to the insulating film 10 Therefore, the leakage current between gate G and anode A can be prevented even in long-term use because it can prevent deterioration of insulating film 10. It is possible to maintain high reliability for a long time without causing any increase.
  • the withstand voltage between gate G and anode A is 205 V
  • the withstand voltage of GT ⁇ according to the first embodiment (150 V) Higher withstand voltage was obtained.
  • FIG. 5 is a cross-sectional view of a fourth embodiment of the present invention, using a 3 0 0.
  • the n-type low resistance gate region 5 is the p-type anode emission layer 4 in the end region of the n-type base layer 3. It is set in the part except for.
  • the n-type low resistance gate region 5 is formed of a mask for etching for forming the p-type anode layer 4 and is formed of an n-type low resistance gate region 5. It is formed in cell layer 3 by cell line. Therefore, the process for forming the pattern of n-type low resistance gate region 5 can be omitted.
  • the vicinity of the end of the junction J between the p-type anode detector layer 4 and the n-type base layer 3 is small.
  • the p-type region 7 extends to the gate electrode 22 from the vicinity of the memory M of the sensor M and the n-type low resistance gate region 5. It is formed inside.
  • the other configuration is shown in FIG.
  • the impurity concentration in the vicinity of the first portion MC of the mesa core is high.
  • a junction between the p-type emitter layer 4 and the high-impurity concentration n-type low-resistance gate region 5 is avoided, and a junction is formed on the bottom surface of the sensor M.
  • the p-type region 7 may be formed to be large enough to cover the sensor core part MC and to be connected to the anode emitter layer 4. .
  • the withstand voltage between the gate G and the anode A is 130 V
  • the withstand voltage of the GTO of the first embodiment is
  • FIG. 6 is a cross sectional view of a GTO using Si C according to the fifth embodiment of the present invention.
  • the GTO of this embodiment has a configuration obtained by removing the n-type low resistance gate region 5 from the GT of the third embodiment shown in FIG.
  • the ion implantation is carried out to the n-type base layer 3 to form an n-type having a high impurity concentration. Form a layer.
  • n-type base layer 3 and n-type low Crystal defects are likely to occur in the anti-gate region 5.
  • the surface leak current between gate and anode increases.
  • the n-type low resistance gate region 5 since the n-type low resistance gate region 5 is not provided, the above-mentioned problems due to the crystal defects in the n-type base layer 3 do not occur.
  • the vicinity of the end of the junction J of the P type anode emitter layer 4 and the n type base layer 3 is similar.
  • the P-type region 7 for electric field intensity relaxation which extends from the vicinity of the corner M of the sensor M to the gate electrode 2 2, containing at least a small amount of n-type It is formed in the layer 3.
  • the area 7 of the P type is enlarged to cover the mesa core MC. It may be formed to be connected to the contact layer 4.
  • the withstand voltage between the gate electrode 22 and the anode electrode 21 was 210 V. Because the off-gate voltage can be increased, a large controllable current GT can be realized.
  • FIG. 7 is a cross-sectional view of G T O using S i C according to the sixth embodiment of the present invention.
  • the cathode electrode is used.
  • a p-type base layer 2 is formed by epitaxial growth method on the semi-conductive layer 1 by means of epitaxial growth.
  • an n-type low resistance gate region 5 is formed in the end regions of the p-type base layer 2.
  • the n-type base layer 3 and the p-type anode emitter layer 4 will be subjected to the subsequent steps.
  • the n-type base layer and the p-type anode emitter layer are sequentially laminated by epitaxial growth method.
  • the surface of the n-type low-resistance gate region 5 is formed by the reactive ion etching method using the both ends of the n-type base layer and the p-type anode layer. Etched until exposed to form a mesa-type n-type base layer 3 and a p-type anode emitter layer 4 with a mesa slope MS.
  • the junction JE exposed on the mesa slope MS of the p-type anodometer layer 4 and the n-type base layer 3 is exposed during the electric field collection. A reasonable creepage distance can be provided away from the vicinity of the medical center MC.
  • the ion implantation is performed to the deep portion in the n-type base layer 3 to form the n-type low resistance region 5.
  • the ion implantation is performed to the deep portion in the n-type base layer 3 to form the n-type low resistance region 5.
  • crystallization defects occur in the n-type base layer 3.
  • crystallization defects occur in the n-type base layer 3. I don't care. Since ion injection is performed only when the n-type low resistance gate region 5 is formed in the p-type base layer 2, the number of ion injection steps is reduced and GTO Manufacturing The process can be simplified.
  • the impurity concentration of the n-type base layer 3 is higher than that of G T 0 of S i.
  • the n-type base layer 3 has many empty layers and no widening. Therefore, in the case of 3 1 ⁇ 0, it is possible that the concentration of the electric field at the end of the low resistance gate region, which is a problem in the GTO of Si, does not occur.
  • the withstand voltage between the anode electrode 20 and the force electrode 21 can be increased.
  • Fig. 8 is a cross-sectional view of the seventh embodiment of the present invention in the form of 1 (: 0).
  • GT ⁇ in the present embodiment has an n-type low resistance gate region 5 at both ends. At least one n-type low-resistance gate small area 5 5 near the surface of p-type base layer 2 in the active area where the main current flows between The other configurations are the same as those shown in Fig. 7.
  • the n-type power emitter is turned off at the turn-off time. Most of the electron current injected into the p-type base layer 2 of the evening layer 1 car is formed by the n-type low resistance gate area 55 formed in the active area, and the left and right It is possible to effectively divert current to the test electrode 22.
  • the n-type layers and regions are replaced with p-type layers and regions, and the p-type layers and regions are placed in n-type layers and regions.
  • the configuration of the present invention can also be applied to the GT ⁇ configured by changing the day.
  • FIG. 9 is a cross-sectional view of a GTO using Si C according to the eighth embodiment of the present invention.
  • an anode contact electrode 61 is formed in the area excluding the central part of the upper surface of the mesa-type anode layer 4.
  • the anode electrode 60 connected to the anode A is only in the central region of the anode emitter layer 4 and is connected to the anode emitter layer 4. I am connected.
  • anode electrode 60 is connected to anode contact electrode 61 via an anode contact electrode 61. It is in contact with the document layer 4.
  • Nickel is used for anodic contact electrode 61, and contact resistance to the semiconductive layer is higher than nickel for anodic electrode 60.
  • the contact resistance between the two is not limited to the conductivity of the metal, the kind of metal and the metal film. It is known that the heat treatment after film formation is different.
  • the metals with low contact resistance described above include doublets, titanium, aluminum, tungsten steel and composite films of these metals. For metals with high contact resistance, gold etc.
  • at least two anodic contact electrodes 61 according to nickel are divided into at least two regions on the left and right sides for appropriate heat treatment. Yes.
  • the gap between anode contact electrodes 61 in the two regions is about 1 to 20 microns.
  • the other structure is similar to that of the fifth embodiment shown in FIG. In Fig. 9, the angle between the side face of the anode layer 4 of the mesa type and the surface of the base layer 3 is about 90 degrees. Even in the case where the degree is in the range of 140 degrees to 50 degrees, this embodiment is applicable.
  • the anode contact layer and the anode contact layer are formed by using a nickel having a low contact resistance. Since the contact resistance with the anode emitter layer 4 is low, the on-current (hole current) is determined by the anode electrode 60. It does not flow in the region directly in contact with the surface layer 4, but flows through the anode contact electrode 6 1 to the anodometer layer 4. Ru Therefore, current flows centrally below the anode contact electrode 61, and the current of the portion without anode contact electrode 61 is The density is smaller.
  • the control current is large. In the case of the present embodiment, the controllable current was increased by 55% as compared with the standard conventional example.
  • the anode contact electrode 61 is divided and provided, but the anode electrode 60 may be divided in the same manner. Also, if there is no problem with bonding, the same applies if the anode electrode 60 is not provided and only the anode contact electrode 61 is provided. The same effect can be obtained.
  • FIG. 10 is a cross-sectional view of a GT ⁇ using Si C according to a ninth embodiment of the present invention.
  • an anode contact electrode 71 made of a material with low electrical contact resistance such as nickel is formed on the anode emitter layer 4 It is being done.
  • a low impurity concentration p-type region 73 is formed in the central region of the surface of the anode emitter layer 4.
  • An anode electrode 70 is formed on the anode contact electrode 7 1.
  • the anode electrode 70 is made larger than the anode contact electrode 71, and its end is directly on the periphery of the anode emitter layer 4. I am connected.
  • the other structure is the same as that of the eighth embodiment.
  • the contact resistance between this region 7 3 and the anode contact electrode 7 1 is high.
  • the resistance in region 73 is higher than that in the surrounding anode emitter layer 4.
  • the hole current is divided into right and left while avoiding the central portion. Therefore, the electron current also splits to the left and right. Electron flow The area in which the surplus electrons exist is close to the gate contact area 6. As a result, the electron density decreases in the central region of P-type base layer 2. As a result, the electron can be efficiently extracted from the gate, and the controllable current increases.
  • the angle between the side of the mesa-type anode detector layer 4 and the surface of the base layer 3 is about 90 degrees, but this angle is about 90 degrees. Even in the case where the angle is in the range of 140 ° to 50 °, this embodiment is applicable.
  • FIG. 11 is a cross-sectional view of a GTO using S i C according to a tenth embodiment of the present invention.
  • the difference between the GTO of this embodiment and the one of the ninth embodiment is that the GTO has a low impurity concentration. It is a point that a high impurity concentration n-type region 8 3 is formed instead of the region 7 3) of the type.
  • the other structure is the same as that of the ninth embodiment shown in FIG. Even in this configuration, the current does not flow in the central region of anode layer 4, and the hole current is within cathode emitter layer 4. It is divided into right and left and it flows. As a result, the electron current is also divided into the left and right regions.
  • FIG. 12 is a 0 T O sectional view using 3 1 ⁇ of the first 1 1 embodiment of the present invention.
  • a high impurity concentration n-type region 9 3 is provided in the surface central region of the n-type base layer 3.
  • the other structure is the same as that of the ninth embodiment shown in FIG. In this configuration, the hole current flowing from the anode emitter layer 4 to the force source emitter layer 1 is the flow of the base layer 3. It is blocked by the n-type area 9 3 formed in the central area and is divided left and right in the base layer 3. As a result, the controllable current can be increased by the same action as in the eighth embodiment.
  • the present invention is applicable to a gain turn-off using a wide gap semiconductor capable of interrupting a large current in a wide temperature range. is there .

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Thyristors (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

メサ型のワイドギャップ半導体ゲートターンオフサイリスタでは、ゲートの耐電圧が低く、またリーク電流が大きい。高温時にはp型不純物のイオン化率が室温に比べ大幅に増大するため、ホールの注入量が増えるとともに少数キャリアのライフタイムも伸びるため、最大可制御電流が室温に比べ大幅に低下する。その点を解決するために、一方の面にカソード電極を有するn型SiCのカソードエミッタ層の上にp型ベース層を設け、p型ベース層の上に薄いn型ベース層を設ける。n型ベース層の中央部にメサ型のp型アノードエミッタ層を設け、n型ゲートコンタクト領域をp型アノードエミッタ層とn型ベース層の接合部から十分離して設けるとともに、n型低抵抗ゲート領域をn型ベース層内にアノードエミッタ層を取り囲むように設ける。

Description

明 細 ゲー ト タ ー ン オ フ サイ リ ス 夕
技術分野
本発 明 は ワ イ ド ギ ャ ッ プ半 導体 を 用 い た ゲー ト 夕 一 ン オ フ サイ リ ス 夕 に 関 す る も の で あ り 、 特 に広 い 温度範 囲 に お い て 大電 流 の遮 新が可 能 な ゲ一 ト タ ー ン オ フ サ イ リ ス 夕 に 関 す る 。 背 景技
シ リ 3 ン を 用 い た ー 卜 夕 ー ン オ フ サイ リ ス 夕 ( 以下
G T 0 と 略記 す る ) の 第 1 の 従来例 と し て特 開 平 6 — 1 5 1 8 2 3 号公報 に 示 さ れ た も の が あ る 。 第 1 の 従来例 の G T 〇 で は 、 ァ ノ ー ド 電極 を 有 す る η ベ ー ス 層 の 上 に メ サ型 の ρ ベ ー ス 層 を 設 け 、 メ サ 型 の ρ ベ ー ス 層 の 中 央 領域 に η エ ミ ッ タ 層 を 、 不純物 の 拡散 に よ り 形成 し て い る α し の 構成 に よ り 、 ρ ベ '一 ス 層 と η ェ ミ ッ タ 層 の 接合 が メ サ斜面 に 露 出 し な い の で 、 メ サ斜 面 に 電界集 中 が 生 じ に く い G Τ 0 が得 ら れ る 。 し か し η エ ミ ッ 夕 層 を 不純 物 の 拡散 に よ り 形成 し て い る の で 結 晶 欠 陥 が多 く 、 G Τ 〇 の ォ ン 時 の 抵抗 が大 き く な る 。
シ リ コ ン を 用 い た G Τ 0 の 第 2 の従来例 が特許公報 第
2 6 9 2 3 6 6 号 に 示 さ れて い る 。 第 2 の 従来例 で は 、 ρ X 5 ッ タ 層 の 上 に η ベ ー ス 層 を 形成 し 、 η ベ ー ス 層 の 上 に P ベ ー ス 層 を 形成 し て い る 。 ρ ベ ー ス 層 の 上 に 不純 物 の拡散 に よ り n ェ ミ ッ タ 層 を 形成 し 、 エ ッ チ ン グ に よ り メ サ型 の n エ ミ ッ 夕 層 を 得 て い る 。 第 2 の 従来例 は不 純 物 の 拡散 に よ り n エ ミ ッ タ 層 を 形成 し て い る 点 で は 前 記 第 1 の 従来例 の も の と 同 じ で あ る 。
シ リ コ ン カ ー ノ イ ド ( S i C ) な ど の ワ イ ド ギ ャ ッ プ 半 導体 を 用 い た 第 3 の 従 来例 の ゲー ト 夕 一 ン ォ フ サ イ リ ス タ ( 以下 、 G T O と 略 記す る ) に は 、 例 え ば文献 ; I E EE E l ec t ron Devi ce Le t ter s, Vo l . 18, No . 11 , Novem be r , 1997の 518ペ ー ジ 力 ら 520ペ ー ジ に 記載 さ れ て い る も の が あ る 。 こ の 従来例 で は、 p 型 の ア ノ ー ド ェ ミ ッ タ 層 を 、 ァ ノ 一 ド エ ミ ツ 夕 層 が接す る p 型 の ベ ー ス 層 ま で メ サ 型 に エ ッ チ ン グ し 、 メ サ'型 に エ ッ チ ン グ さ れ た ァ ノ ー ド エ ミ ッ タ 層 を 取 り 囲 む よ う に 、 ベ一 ス 層 上 に ゲー ト 電 極 を 設 け て い る 。 こ の よ う な 構造 に し た の は以下 の 理 由 に よ る も の と 思 わ れ る 。 ワ イ ド ギ ヤ ッ プ半導体で な い シ リ コ ン ( S i ) の G T O で は 、 部分的 な p n 接合 は一般 に 不純物 の 熱拡散 あ る い はィ オ ン 注入 に よ り 形 成 さ れ る 。 し カゝ し ワ イ ド ギ ャ ッ プ半 導体 で あ る S i C の 場合 は 、 不 純 物 の 熱拡散が非常 に 遅 く 大量 生産 に 適 さ な い た め 、 p n 接合 はイ オ ン注入 に よ り 形 成 し て い る 。 そ の 場合 、 高 濃 度 の 不純物 を イ オ ン 注 入す る と 結 晶 欠 陥 が多 く な り 抵 杭 が大 き く な る 。 そ の た め 、 G T O に 大電流 を 流す と ィ オ ン注入 し た 領域 の 電圧 降下 が大 き く な り ノ° ヮ一 ロ ス が 大 き い 。 特 に p 型 の 不純 物 で あ る ア ル ミ ニ ウ ム 等 の 、 原 子半径 の 大 き な 不純物 を イ オ ン 注入す る と 陥 が発 生 し や す く 、 高 濃度 の P 型 領域 を 結 晶 欠 陥 な し で は形 成 す る こ と は で き な い 。 そ こ で 、 S i C に お い て 部 分的 な
P n 接 合 を 形 成す る 場合 、 特 に 大電流 を 流す p 型 領域 を 形 成す る 場 合 は 、 ま ず n 型 層 の 上 に 結 晶 性が よ く 欠 陥 の 少 な い p 型 の ェ ピ タ キ シ ャ ル膜 を 形成 す る 。 こ の ェ ピ キ ャ ピ 夕 ル膜 を 選択的 に ェ ツ チ ン ク し て 、 メ サ型 の 部分 的 な p n 接合 を 形 成 し て G T o を 構成 し て い る 。 p 型層 と n 型 層 の 接合部 の 端部 は 、 メ サ の 斜面 あ る い は メ サ の コ 部 の 近傍 に露 出 し て い る 。 成膜後 の G T O の 全表 面 を 絶縁膜で 覆 う こ と に よ り 外部か ら の ィ ォ ン が 半導体 表面 に 付着す る の を 防 ぎ 、 G T O の 長 期 の 信頼性 を 確保 結
し て い る 。
一般 に G T 〇 は 、 ゲ — 卜 と ア ノ ー ド 間 に 逆バ欠イ ア ス 電 圧 を 印 加す る こ と に よ り 主電流 を ゲ一 卜 に 分流 さ せて 夕 ー ン ォ フ で き る と い う 、 電 流 の 制御性 を 有 し て い る 。 そ の 制御 性 を 表す特性 と し て 「最大可制 御 電流」 が あ る 。 最大可 制御 電 流 は G T 0 が制御 で き る 最大 の 電 流 で あ る G T O の 最大 可 制御電流 を 大 き く す る に は 、 タ ー ン オ フ 時 の ォ フ ゲー 卜 電圧 ( ゲー 卜 と ァ ノ ー ド 間 に 印加 す る 逆 方 向 の 電圧) を 高 く し て 主電流 を な る ベ く 多 く ゲ ー ト に 分流 さ せ る 。 オ フ ゲー ト 電圧 を 高 く し て ゲー ト に 分流 さ せ る 主 電 流 を 大 き く す れ ばす る ほ ど 、 最大可 制御 電流 を 大 き く で さ る こ と が知 ら れて い る 。
図 1 3 及 び 図 1 4 に 、 そ れぞれ典型 的 な 第 2 及 び第 3 の 従来例 の S i C の G T O の 断面 図 を 示す 。 図 1 3 に 示 す第 2 の 従来例 の G T O に お い て 、 力 ソ ー ド 端子 K ( 以 下 、 力 ソ ー ド K と 記す) に つ な が る 力 ソ ー ド 電極 2 1 を 下面 に 有す る 高 不純物 濃度 の n 型 S i C の 力 ソ ー ド エ ミ ッ タ 層 1 の 上 に 、 低不純物 濃度 の P 型 S i C の ベ ー ス 層 2 を 形 成す る 。 p 型 べ 一 ス 層 2 の 上 に n 型 ベ ー ス 層 3 を 形成す る 。 n 型 ベ ー ス 層 3 の 全面 に 、 後 の 工程で 中 央領 域 を 残 し て p 型 ア ノ ー ド ェ ミ ッ タ 層 4 と な る p 型 層 を ェ ピ タ キ シ ャ ル成長法 に よ り 形 成す る 。 次 に p 型 層 の ァ ノ — ド エ ミ ツ 夕 層 4 と な る 領域 を 残 し て 、 他 の 領域 を 反 応 性イ オ ン エ ッ チ ン グ法 に よ り n 型 ベー ス 層 3 の 表面 が い く ら か 除去 さ れ る ま で エ ッ チ ン グ し て 、 メ サ型 の ァ ノ ー ド エ ミ ツ 夕 層 4 を 形成す る 。 露 出 し た n 型 べ 一 ス 層 3 の 端部領域 の 、 接合部 J か ら 離れ た部分 に 、 ア ノ ー ド エ ミ ッ タ 層 4 を 取 り 囲 む よ う に 、 n 型 の ゲ ー ト コ ン タ ク ト 領 域 6 を イ オ ン 注入 に よ り 形 成す る 。 ァ ノ 一 ド エ ミ ッ タ 層 4 に ア ノ ー ド 端子 A ( 以下 、 ア ノ ー ド A と 記す) に つ な が る ァソ ー ド 電極 2 0 を 形 成 し 、 ゲー ト コ ン タ ク ト 領 域 6 に ゲー ト 端子 G (以下 、 ゲ ー ト G と 記す) に つ な が る ゲー ト 電極 2 2 を 形成す る 。 最後 に 、 G T O の 表面 に 水 分や N a イ オ ン な ど の イ オ ン が付着す る の を 防止す る た め に 、 電極 を 除 く 全面 に 二酸化 ケ イ 素 ( S i O 2) 等 の 絶 縁膜 1 0 を 形成す る 。
図 1 4 に 示す第 3 の 従来例 の G T O で は 、 各層 及 び各 領域 の 導電 型 が、 前記 図 1 3 に 示す G T O と そ れぞれ逆 に な っ て い る 点 を 除 い て 、 そ の 構 成 は 図 1 3 に 示 す G T
O と 実質 的 に 同 じ で あ る 。
図 1 3 に 示 す G T 0 で は 、 タ ー ン オ フ 時 に ゲー ト G と ア ノ ー ド A 間 に ォ フ ゲー ト 電圧 を 印加 す る 。 ま た 図 1 4 に 示す G T 0 で は 、 タ ー ン オ フ 時 に 力 ソ ー ド K と ゲー ト G 間 に オ フ ゲ一 卜 電圧 を 印 加 す る 。 そ の 結果 、 図 1 3 及 び 図 1 4 の G T 〇 で は と も に 主電流が ゲー ト G に 分流 し G T 0 は 夕 一 ン ォ フ す る 。
図 1 3 の G T o で可制御 電 流 を 大 き く す る た め に オ フ ゲ 一 ト 電庄 を 高 く す る と 、 ア ノ ー ド ェ ミ ッ タ 層 4 と べ一 ス 層 3 の 接合 部 J の 端部領域 T の 近傍 の 絶縁膜 1 0 の 電 界 が高 く な る 。 S i C の 場合 は 、 絶縁破壊電 界が S i に 比 べ約 1 0 倍 と 大 き い の で 、 ベ ー ス 層 3 の 厚 さ は S i の も の に 比 べ 、 数十分 の 1 と 薄 く し て い る 。 そ の た め オ フ ゲ 一 ト 電圧 を 高 く す る と 、 ア ノ ー ド ェ ミ ッ タ 層 4 を 形 成 す る メ サ の 表 面 の 絶縁膜 1 0 (例 え ば S i 〇 2膜) に 高 電 界 が 印加 さ れ 、 絶縁膜 1 0 の 絶縁破壊 が生 じ る お そ れ が あ る 。 ま た'長 期 間 高電界が 印 加 さ れ続 け る と.リ ー ク 電 流 が増 え 、 G T 〇 素子 の ゲー ト 耐電圧 ( ゲー ト G と ァ ノ ー ド A 間 の耐電 圧) が低下 し 、 長期 の 信 頼性 が低下す る と い う 問 題 が あ る 。
図 1 4 の G T 0 で も 可 制御 電 流 を 大 き く す る 対策 と し て オ フ ゲー 卜 電圧 を 高 く す る と 、 力 ソ ー ド ェ ミ ッ タ 層 2 4 と ベ ー ス 層 5 と の 接合部 J の 端部領 域 T の 近傍 の 絶縁 膜 1 0 の 電 界 が高 く な る 。 そ の た め 力 ソ ー ド K と ゲー ト G 間 の 耐電圧 が低下 し 、 長期 の 信頼性 が低下す る
G T 0 の 可 制御 電 流 を 大 き く す る 他 の 対策 と し て 、 ゲ ー ト 電極が設 け ら れて い る べ 一 ス 層 の 不純物濃度 を 上 げ て横方 向 の 抵抗 を 低減す る 方法 、 及 び ベ ー ス 層 を 厚 く す る 方法が特 開 昭 6 1 - 1 8 2 2 6 0 号 公報 に 記載 さ れて い る 。 不純物 濃度 を 上 げて べ一ス 層 の 横方 向 の 抵抗 を 低 減す る と 、 G T O の オ ン 時 に そ の べ 一 ス 層 に 近接す る ェ ミ ッ タ 層 力、 ら 注入 さ れ る キ ヤ リ ァ ( 例 え ば、 図 1 3 の G T O 場合 は ホ ー ル 、 図 1 4 の G T 0 の 場合 は電子 ) の 注 入効 率 が下 が る 。 ま た 、 ゲー ト が設 け ら れ て い る ベ ー ス 層 を 厚 く す る と 、 近接す る エ ミ ッ タ 層 か ら そ の べ ー ス 層 を 通 っ て 、 そ の 下 の ベ ー ス 層 へ到達す る キ ャ リ ア の 数 が 減少す る 。 そ の 結果 、 G T 〇 を タ ー ン オ ン さ せ る た め に 必要 な ゲ一 ト 電 流が大 き く な る 。 ま た オ ン 電圧 も 大 き く な り 、 ノ \° ヮ 一 口 ス が大 き く な る と い う 問題 が あ る
ワ イ ド ギ ヤ ッ プ半 導体 を 用 い た 半 導体装置 の 使 展 向 接合温度 は 、 S i 半 導体 を 用 い た 半 導体装置 の 使用 最 ¾ 接合温度 ( 1 2• 5 t 程度 ) に 比 ベ大 幅 に 高 い 。 例'え ば S i C の 使用 最 高接合温度 は 5 0 0 。c以 上 で あ る 。 し た が つ て 、 ワ イ ド ギ ャ ッ フ 半 導体 を 使用 す る 装置 で は 、 至?皿 力 ら 5 0 0 °C 以 上 の 広 い 温度範 囲 に お い て 、 半導体装置 が所望 の 特性 を 維持す る の が望 ま し い
先行技術文献 の M a t e r ί a 1 S c i e n c e F 0 r u m Vo l s . 389 -3 93 (2002) , pp. 1349-1352に よ れ ば、 S i C の G T O で 使用 温度 が 1 5 0 °C 以 上 に な る と 最大 可制御 電流 が大 幅 に 低下す る と さ れ て い る 。 例 え ば 2 0 0 °C に お い て は 、 室温 時 の 最大可制御 電 流 の 約 6 分 の 1 以 下 と な る 。 こ れ は次 の よ う な 理 由 に よ る も の と 思 わ れ る 。
ま ず理解 を 容 易 に す る た め に 、 S i の G T o の 場合 に つ い て 説 明 す る 。 S i の 場合 、 ァ ク セ プ 夕 と し て ホ ゥ 素 や ア ル ミ ニ ゥ ム が用 い ら れ る 。 ァ ク セ プ タ 準位 はそ れぞ れ 4 5 m e V 及び 6 0 m e V と 浅 く 、 室温 で容 易 に ィ ォ ン ィ匕 し ァ ク セ プ 夕 か ら 正孔 が生 じ る 。 そ の た め 、 室温で ほ と ん どすベ て の 不純物 がィ ォ ン化 し て 正孔 が生 じ て い る 。 S i の 最 mi 接 '口'温度 1 2 5 °C ま で の 使用 に お い て 、 不純物 の ィ ォ ン化 率 が十分高 い の で イ オ ン 化 率が 問題 に な る こ と は ほ と ん ど な い 。
S i C の G T 〇 で も 、 S i の G T O と 同 様 に 、 ァ ク セ プ タ と し て ホ ゥ 素 ゃ ア ル ミ ニ ゥ ム が用 い ら れ る が 、 そ れ ら の ァ ク セ プ タ 準位 はそ れぞれ約 3 0 O m e V 及 び約 2 4 0 m e V と 深 く 、 室温 で の ィ オ ン化 率 は 数 % 以下 と 非 常 に 低 い 。 し か し 、 温度 を あ げ る と イ オ ン ィ匕 率 は大 幅 に 増大す る 。
例 え ば 図 1 3 の G T 〇 に お い て 、 温度 が 1 5 0 °C 以 上 の 高温 に な つ て P 型 の ア ノ ー ド ェ ミ ッ タ 層 4 の イ オ ン化 率 増大す る と 、 ァ ノ ー ド エ ミ ツ 夕 層 4 か ら n 型 の ベ ー ス 層 3 を 経 て ρ 型 の ベ ー ス 層 2 に 注入 さ れ る ホ ー ル の 数 が室温 の と さ に 比 ベ て 大 幅 に 多 く な る 。 ま た 電子 も 多 く な り P 型 べ 一 ス 層 2 で 余剰 キ ャ リ ア ( ホ ー ル及び電子) が増 え る た め 、 最大 可制御 電流 が低下 す る 。 さ ら に 、 1 5 0 °C 以 上 の 高 温で は キ ャ リ ア の ラ イ フ タ イ ム も 長 く な る た め 、 こ れ に よ つ て も 最大可制御電 流 が大 幅 に 低下す る 。 ま た 、 高 温で は p 型 の ァ ノ 一 ド エ ミ ッ タ 層 4 の キ ヤ リ ア 濃度が高 く な る た め に 、 オ フ ゲー ト 電圧 の 印加 時 に 空 乏層 が十分 に広 が ら な く な る 。 こ の よ う な 状態 で は 、 P 型 ァ ノ 一 ド エ ミ ッ タ 層 4 と n 型 ベ ー ス 層 3 の 接合部 J の 近傍 の ア ノ ー ド ェ ミ ッ タ 層 4 の 端部領域 T の 近傍 で 電 界強度 が高 く な り 、 ア ノ ー ド A と ゲー ト G 間 の 耐電圧 ( 約 3 0 V ) が低下す る 。
ま た 図 1 4 の G T O に お い て 上記 の よ う な 状態 に な る と 、 力 ソ ー ド K と ゲー ト G 間 の 耐電圧 (約 3 0 V ) が低 下す る 。 さ ら に 、 ア ノ ー ド ェ ミ ッ タ 層 2 4 の 端 部領域 T の 近傍 の 電 界強度 が高 く な つ て絶縁膜 1 0 の 電 界が高 く な り 、 絶縁破壊 を 起 こ す お そ れが あ る 。 ま た リ ー ク 電流 が増大 し て 、 長期 間 の 使 用 に お け る 信 頼性が低下す る 。 発 明 の 開 示
本発 明 で は 、 メ サ型 の エ ミ ッ 夕 層 を 有す る ワ イ ド ギ ヤ ッ プ半導体 の ゲー ト タ ー ン オ フ サイ リ ス 夕 ( 以下 、 ワ イ ド ギ ャ ッ プ G T 〇 と い う ) に お い て 、 ェ ミ ッ タ 層 と 、 そ の エ ミ ッ タ 層 に 近 接す る 、 ゲー ト が設 け ら れ る ベ ー ス 層 と の 接合部 の 端部近傍 の 絶縁膜 の 電界 を 緩和 す る こ と に よ っ て 可制御 電流 を 大 き く す る 。
前記接合部 の 端部近傍 の 絶縁膜 の 電 界 を 緩和 す る た め に 、 ベ ー ス 層 内 に抵抗値 の 低 い 低抵抗 ゲー ト 領域 を 形 成 す る 。 こ れ に よ り タ ー ン オ フ 時 の 電流 が抵抗値 の 低 い 低 抵抗 ゲ ー ト 領域 を 通 る た め 電圧降下が 少 な く 、 オ フ ゲ一 卜 電圧 を 高 く し て タ ー ン オ フ 時 の ゲー ト 電流 が多 く な つ て も 絶縁膜 の 電界 は あ ま り 高 く な ら な い 。 絶縁膜 の 電界 を 高 く し な い 他 の 方法 と し て 、 接合部近傍 に 電界緩和 領 域 を 形 成す る 方法 が あ る 。 こ れ に よ り 絶縁膜 の 電 界 が緩 和 さ れ る た め 、 オ フ ゲー ト 電圧 を 高 く で き る 。 し た が つ て 主電 流 を 高 い 効率で分流 で き る 。 オ フ ゲー ト 電圧 を 高 く す る こ と が可能 と な る た め 室温以下 の 低温 か ら 5 0 0 °C を 超 え る 高 温 ま で の 広 い 温度範 囲 に お い て 、 大 き な 最 大可 制御電 流 を 維持 で き る 。 オ フ ゲー ト 電圧 を あ ま り 高 く し な い と き は 、 長期 の 信頼性が格段 に 高 く な る 。 前記 接合部 近傍 の 絶縁膜 の 電 界 を 低 く で き る の で G T O の 長 期 間 の 信頼性 を 維持す る こ と が可能 と な る 。
本 発 明 の ワ イ ド ギ ャ ッ プ半 導体 の ゲ ー ト タ ー ン オ フ サ イ リ ス 夕 は 、 一方 の 面 に 第 1 の 電極 を 有 す る 、 n 型 及 び P 型 の い ずれ か 一方 の 導電型 の 第 1 の ェ ミ ッ タ 層 、 及 び 前記 第 1 の エ ミ ッ タ 層 の 他方 の 面 に 設 け ら れ た第 1 の ェ ミ ッ タ 層 の 導 電型 と 異 な る 導 電型 の 第 1 の ベ ー ス 層 を 有 す る 。 こ の ゲー ト タ ー ン オ フ サイ リ ス 夕 は更 に 、 前記第 1 の ベ ー ス 層 の 上 に 設 け ら れ た 第 1 の エ ミ ッ タ 層 と 同 じ 導電型 の 第 2 の ベ ー ス 層 、 前記第 2 の ベ ー ス 層 の 上 に 設 け ら れ た メ サ型 の 、 前記第 1 の ェ ミ ッ タ 層 の 導電 型 と 異 な る 導電型 の 第 2 の ェ ミ ッ タ 層 、 及び前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 に 設 け ら れ た 第 2 の 電極 を 有す る 。 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 と 前記第 2 の ベ ー ス 層 と の 接合 部 の 端部 か ら 離 れ た 領域 に お い て 、 前 記 メ サ型 の 第 2 の ェ ミ ッ タ 層 を 取 り 囲 む よ う に 、 前記接 合部 と の 間 に 前記 第 2 の べ 一 ス 層 を 介在 さ せ つ つ 前 記接 合部 の 端部近傍 か ら 前記 メ サ 型 の 第 2 の エ ミ ッ タ 層 の 底 部 に 至 る 領域 に 、 前記第 2 の ベ ー ス 層 と 同 じ 導電型 で か つ 前記第 2 の べ 一 ス 層 の 不純 物 濃度 よ り 高 い 不純物 濃度 を 有す る 低抵抗 ゲ ー ト 領域 を 形成 し て い る 。 前記低抵抗 ゲー ト 領域端部 に 接 し て第 3 の 電極 が設 け ら れて い る 。
本発 明 に よ れ ば、 第 1 の 導電型 の ベ ー ス 層 内 に 第 1 の 導電型 の 低抵抗 ゲー ト 領域 を 形成 し た こ と に よ り 、 タ ー ン オ フ 時 に は電子流が第 1 の 導電 型 の ベ ー ス 層 か ら 第 1 の 導電型 の 低抵抗 ゲ一 ト 領域及 び第 1 の 導電型 の ゲー ト コ ン タ ク ト 領域 を 通 っ て ゲー ト に 流れ る 。 低抵抗 ゲー ト 領域 は低抵抗値 で あ る の で 、 こ の 電子 流 に よ る 電 流 が大 き い 場合 で も 第 1 の 導電型 の ベ ー ス 層 内 で の 電圧 降下 は 小 さ い 。 従 っ て ア ノ ー ド と ゲー ト 間 に 印加 さ れ る オ フ ゲ ー ト 電圧 は こ の 電圧降下 の 影響 を う け ず 、 大 き な 電流 を 高効率で 流す こ と がで き る 。 そ の 結果 G T O の 可 制御 電 流 を 大 き く で き る 。
本発 明 の 他 の 観点 の ワ イ ド ギ ヤ ッ プ半 導体 の ゲ ー ト 夕 — ン オ フ サ イ リ ス タ は 、 一方 の 面 に 第 1 の 電極 を 有す る n 型 及 び p 型 の い ずれか 一方 の 導 電型 の 第 1 の エ ミ ッ 夕 層 、 及 び前記第 1 の エ ミ ッ タ 層 の 他方 の 面 に 設 け ら れた 第 1 の エ ミ ッ タ 層 の 導電型 と 異 な る 導 電型 の 第 1 の べ一 ス 層 を 有す る 。 こ の G T O は更 に 前 記第 1 の べ 一 ス 層 の 上 に 設 け ら れ た第 1 の ェ ミ ッ タ 層 と 同 じ 導電型 の 第 2 の ベ 一 ス 層 、 及 び前記第 2 の ベ ー ス 層 の 上 に 設 け ら れ た メ サ型 の 、 前記 第 1 の ェ ミ ッ タ 層 の 導 電型 と 異 な る 導 電型 の 第 2 の ェ ミ ッ タ 層 を 有す る 。 こ の G T O は更 に 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 の 中 央領域 に 接触 し 、 前記第 2 の エ ミ ッ 夕 層 の 前記 中 央領域 を 除 く 他 の 領域 で は コ ン タ ク ト 電極 を 介 し て 前記第 2 の ェ ミ ツ 夕 層 に 接す る 第 2 の 電 極 を 有す る 。 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 と 前記第 2 の ベ ー ス 層 と の 接合部 の 端部か ら 離 れ た 領域 に お い て 前 記 メ サ型 の 第 2 の エ ミ ッ 夕 層 を 取 り 囲 む よ う に 、 前記 第 2 の べ 一 ス 層 と 同 じ 導電型 でか つ 前記第 2 の ベ ー ス 層 の 不純物濃度 よ り 高 い 不純物濃度 を 有 す る 低抵抗領域が 設 け ら れて い る 。 前記低抵抗領域端部 に 接 し て第 3 の 電 極 が設 け ら れ て い る 。
本発 明 の 他 の観点 の ワ イ ド ギ ヤ ッ プ半 導体 の ゲ一 ト タ ー ン オ フ サ イ リ ス 夕 は 、 一方 の 面 に 第 1 の 電極 を 有す る n 型及び p 型 の い ずれか 一方 の 導電 型 の 第 1 の エ ミ ッ 夕 層 、 前記第 1 の ェ ミ ツ 夕 層 の 他方 の 面 に 設 け ら れ た 第 1 の エ ミ ッ 夕 層 の 導電 型 と 異 な る 導電 型 の 第 1 の ベ ー ス 層 前記第 1 の ベ ー ス 層 の 上 に 設 け ら れ た 第 1 の エ ミ ッ 夕 層 と 同 じ 導電 型 の 第 2 の ベ ー ス 層 、 前記 第 2 の べ 一 ス 層 の 上 に 設 け ら れ た メ サ型 の 、 前記第 1 の ェ ミ ッ タ 層 の 導電 型 と 異 な る 導 電型 の 第 2 の ェ ミ ツ 夕 層 、 前記第 2 の エ ミ ッ 夕 層 の 上 面 中 央領域 に 設 け ら れ た 、 前記第 2 の ェ ミ ツ 夕 層 と 同 じ 導電 型 で 、 か つ 不純物濃度 が前記第 2 の エ ミ ッ タ 層 よ り 低 い 高 抵抗領域 、 前記第 2 の ェ ミ ッ タ 層 及 び 前記 高 抵抗領域 に 接 し 、 前記 ェ ミ ッ タ 層 と の 接触抵抗 が 極 少 に な る よ う に な さ れ た コ ン タ ク ト 電極、 少な く と も 前記 コ ン タ ク ト 電 極及 び前記 コ ン タ ク ト 電極 の外周 部 で 前記第 2 の ェ ミ ッ タ 層 に 接す る 、 前記 ェ ミ ッ タ 層 と の 接 触抵抗 が前記 コ ン タ ク ト 電極 よ り 大 き い 第 2 の 電極 、 前 記 メ サ型 の 第 2 の ェ ミ ッ タ 層 と 前記第 2 の ベ ー ス 層 と の 接合部 の 端部 か ら 離れ た 領域 に お い て 、 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 を 取 り 囲 む よ う に 設 け ら れた 、 前記第 2 の ベ ー ス 層 と 同 じ 導電型 で か つ 前記第 2 の ベ ー ス 層 の 不 純物 濃度 よ り 高 い 不純物濃度 を 有す る 低抵抗領域 、 及 び 前記低抵抗領域 の 端部 に 接す る 第 3 の 電 極 を 有す る 。
本発 明 に よ れ ば 、 第 2 の 電極 は 、 第 2 の ェ ミ ッ タ 層 の 中 央領域 に の み接 し 、 他 の 領域で は、 半 導体 層 に 対す る 接触抵抗 が前記第 2 の 電極 よ り も 低 い 材料 で 形成 さ れ た コ ン タ ク ト 電極 を 介 し て第 2 の ェ ミ ッ タ 層 に 接 し て レ る そ の た め コ ン タ ク 卜 電極が介在す る 領 域 の 第 2 の 電極 と 第 2 の エ ミ ッ 夕 層 と の 間 の 接触抵抗 は 他 の 部分 よ り 低 い こ れ に よ り 第 2 の 電極か ら 第 2 の エ ミ ッ 夕 層 に 流入す る 電 流 は 、 相対 的 に 抵抗 が高 い 中 央領域 よ り はそ の 周 囲 の コ ン タ ク ト 電極 が介在す る 周 囲 領域 を 多 く 流 れ る 。 G T O で は低抵抗領域 に よ る 電 流 の 制御効 果 は 、 低抵抗領域 に 近 い 部分で は大 き い が、 低抵抗領域 か ら 遠 い 中 央領域 で は低 下す る 。 本発 明 で は 、 低抵抗領 域 に よ る 電流制御 効果 の 高 い 周 囲 領域 に 通電 電流 の 大部 分 を 流 し 、 制御 効 果 の 低 い 中 央領域 の 電 流 を 減 ら す 。 そ の 結果 、 タ ー ン ォ フ 時 の ゲ一 ト か ら の 電 流 の 引 き 抜 き 効 率が高 く な る の で G T O の 可制御電流 が 増大す る 。
本発 明 で は 、 ワ イ ド ギ ャ ッ プ半導体 を 用 い た G T 〇 の ゲ一 ト コ ン タ ク ト 領域 を メ サ型 の エ ミ ッ タ 層 と ベ ー ス 層 と の 接合部 か ら 十分離す こ と に よ り 、 オ フ ゲー ト 電圧 が 高 い 場合で も 前記接合部 の 近傍 あ る い は メ サ コ ー ナ 一 部 近傍 の 絶縁膜 の 電界 が 高 く な ら な い 。 オ フ ゲ ー ト 電圧 を 高 く す る こ と に よ り 、 ア ノ ー ド と 力 ソ ー ド 間 に 流 れ る 電 流 を ゲー ト に 効率 的 に 分流 さ せ る こ と がで き 、 G T 〇 の 可 制御 電流 を 大 き く す る こ と がで き る 。 ま た 絶縁膜 に 高 電界が 印加 さ れな い の で 、 リ ー ク 電 流 が増大す る こ と は な く 長期 間 信頼性 を 維持で き る 。
ゲー ト コ ン タ ク ト 領域 に 隣接 し て 低 抵抗領域 を 形成 し た こ と に よ り 、 タ ー ン オ フ 時 に 低抵抗 領域 を 流れ る 電 流 に よ っ て 生 じ る 電圧 降下 を 小 さ く で き る 。 そ の た め オ フ ゲー ト 電圧 が従来 の も の と 同 じ で あ っ て も 、 従来 の G T O に 比 べて 高効率 で タ ー ン オ フ 電流 を ゲー ト に 分 流 で き る 。 高 温で の 使用 に お い て 、 p 型不純 物 の イ オ ン 化率が 室温 に 比 べ増大 し た り キ ヤ リ ア の ラ イ フ タ イ ム が長 く な つ て も 、 オ フ ゲー ト 電 圧 を 高 く す る こ と がで き る 。 さ ら に 低抵抗領域 に よ り タ ー ン オ フ 時 の ゲ ー ト 電 流 を ゲー ト に 高効率で分流 さ せ る こ と がで き る た め 、 室温以下 の 低 温か ら 5 0 0 °C を 超 え る 高 温 ま で の 広 い 温度 範 囲 に お い て 、 大 き な 可 制御電流 を 有す る と と も に 長期 間 高 い 信 頼 性 を 維持で き る G T 0 が 実現 で き る 。 図 面 の 簡単 な 説 明
図 1 は本発 明 の 第 1 実 施例 の ゲー ト タ ー ン オ フ サイ リ ス タ の 上面 図 で あ る 。
図 2 は本発 明 の 第 1 実 施例 の ゲー ト タ ー ン オ フ サイ リ ス 夕 の 断面 図 で あ る 。
図 3 は本発 明 の 第 2 実 施例 の ゲー ト タ ー ン オ フ サイ リ ス 夕 の 断面 図 で あ る 。
図 4 は本発 明 の 第 3 実施例 の ゲ一 卜 タ ー ン オ フ サイ リ ス 夕 の 断面 図 で あ る 。
図 5 は本発 明 の 第 4 実 施例 の ゲー ト タ ー ン オ フ サ イ リ ス 夕 の 断面 図 で あ る 。
図 6 は本発 明 の 第 5 実 施例 の ゲー ト タ ー ン オ フ サイ リ ス タ の 断面 図 で あ る 。
図 7 は本発 明 の 第 6 実 施例 の ゲー ト タ ー ン オ フ サイ リ ス タ の 断面 図 で あ る 。
図 8 は本発 明 の 第 7 実施 例 の ゲ一 ト タ ー ン オ フ サイ リ ス 夕 の 断面 図 で あ る 。
図 9 は本発 明 の 第 8 実 施例 の ゲー ト タ ー ン オ フ サイ リ ス 夕 の 断面 図 で あ る 。
図 1 0 は本発 明 の 第 9 実施例 の ゲー ト タ ー ン オ フ サ イ リ ス 夕 の 断面 図 で あ る 。
図 1 1 は本発 明 の 第 1 0 実施例 の ゲ ー ト 夕 一 ン ォ フ サ ィ リ ス 夕 の 断面 図 で あ る 。
図 1 2 は本発 明 の 第 1 1 実施 例 の ゲ ー ト タ ー ン オ フ サ ィ リ ス 夕 の 断面 図 で あ る 。
図 1 3 は従来例 の ゲー ト タ ー ン オ フ サイ リ ス 夕 の 断面 図 で あ る 。
図 1 4 は他 の 従来例 の ゲー ト タ ー ン オ フ サ イ リ ス 夕 の 断面 図 で あ る 。 発 明 を 実施す る た め の 最 良 の 形 態
本発 明 の 、 シ リ コ ン カ ーノ イ ド ( 以 下、 S i C ) を 用 い た ゲー ト タ ー ン オ フ サイ リ ス 夕 (以 下、 G T 〇 と 略記 す る ) の 好適 な 実施例 を 図 1 か ら 図 1 2 を 参 照 し て 説 明 す る 。 図 1 は本発 明 の 第 1 実施例 の G T O の 1 つ の 素子 の 上面 図 で あ る 。 図 2 か ら 図 8 は 、 そ れぞれ本発 明 の 各 実施例 の G T O の 1 つ の 素子 ( 単位) の 断面 図で あ る 。 各 図 に お い て 、 図 を 見 易 く す る た め に 断面 に はハ ッ チ を 施 し て い な い 。 各実施例 の G T O の 上 面 図 は基本 的 に 図 1 に 示す も の と 類似 で あ る 。 各 実施例 の G T O の 実 際 の 構成 で は 、 多数 の 素子 (通常数 1 0 〜 数 1 0 0 0 ) が 図 の 左右方 向 に 同 一基板上 で連結 さ れて お り 、 それぞれ の ア ノ ー ド 電極 、 ゲー ト 電極 、 力 ソ ー ド 電極 は 、 そ れぞれ 必要 に 応 じ て 並列 又 は直 列 に 接続 さ れ て い る 。 な お 実 際 の 装置 で は 、 図示 を 省 略 し た が 、 左右 方 向 に 多数 の 素子 が配置 さ れ る と と も に 、 さ ら に 図 の 上 下方 向 に 当 た る 方 向 に も 多数 の 列 が配置 さ れ る こ と が一 般的 で あ る 。 《第 1 実施例 》
本発 明 の 第 1 実施例 の S i C を 用 い た G T 〇 を 図 1 及 び 図 2 を 参照 し て 説 明 す る 。 図 1 は第 1 実施例 の G T O の 、 絶縁膜 1 0 を 設 け る 前 の 上面 を 示 す上面 図 で あ る 。 図 2 は 図 1 の I I— I I断面 図 で あ る 。 図 1 及 び図 2 に お い て 、 本実施例 の G T O は 、 力 ソ ー ド 端子 K ( 以下 、 カ ソ ー ド K ) に つ な が る 力 ソ ー ド 電極 2 1 (第 1 の電極) を 下面 に 有す る 厚 さ が約 3 5 0 m 、 不 純物濃度が 1 0 1 9 c m— 3程度以 上 の 高不純物 濃度 の n 型 (第 1 の 導電型 ) の S i C 半導 体 の カ ソ 一 ド エ ミ ッ タ 層 1 (第 1 の ェ ミ ツ 夕 層 ) を 有す る 。 力 ソ ー ド エ ミ ッ 夕 層 1 の 上 に厚 さ が 約 5 0 m , 不 純物 濃度が 1 0 1 6〜 1 0 1 3 c m — 3程度 の 低 不純物 濃度 の P 型 ( 第 2 の 導電型 ) の S i C 半導体 の ベ — ス 層 2 (第 1 の べ 一 ス 層 ) を 形成す る 。 p 型 ベ ー ス 層 2 の 上 に 厚 さ 数 ; ti m程度 の 薄 い n 型 べ 一 ス 層 3 (第 2 の ベ ー ス 層 ) を 形成す る 。 n 型 ベ ー ス 層 3 の 全面 に 、 後 の 工程で 中 央領 域 を 残 し て P 型 ア ノ ー ド ェ ミ ッ タ 層 4 と す る P 型 層 を ェ ピ タ キ シ ャ ル成長法 に よ り 形成す る 。 次 に p 型 層 の ァ ノ 一 ド エ ミ ッ タ 層 4 (第 2 の ェ ミ ツ 夕 層 ) と な る 領域 を 残 し て 、 他 の 領域 を 反応性 イ オ ン エ ッ チ ン グ 法 に よ り 、 n 型 ベ ー ス 層 3 の 表面 が露 出 し か つ 表 面部 分 が い く ら か 除 去 さ れ る 程度 に 深 く エ ッ チ ン グ し て メ サ 型 の ア ノ ー ド ェ ミ ッ タ 層 4 を 形 成す る 。 露 出 し た n 型 べ 一 ス 層 3 に イ オ ン注入 を し て 順次 n 型 の 低抵抗 ゲ一 ト 領域 5 及 び n 型 の ゲ ー ト コ ン タ ク ト 領域 6 を 、 ア ノ ー ド エ ミ ッ タ 層 4 を 取 り 囲 む よ う に 形成 す る 。 低抵抗 ゲー ト 領域 5 の 不純物濃度 はべ 一 ス 層 3 の 不純物 濃度 の 3 倍以 上 で あ る の が好 ま し い 。 イ オ ン 注入 の 工程 で低抵抗ゲ一 ト 領 域 5 がベ ー ス 層 2 の 上面近傍 に ま で形 成 さ れて も よ い 。 低抵抗ゲ ー ト 領 域 5 は ア ノ ー ド ェ ミ ッ タ 層 4 と ベ ー ス 層 3 の 接合部 J か ら 若干離れて 形 成 さ れ る 。 ゲー ト コ ン タ ク ト 領域 6 は低抵抗ゲー ト 領域 5 よ り 更 に 不純物 濃度 の 高 い 低抵抗領域 で あ り 、 接合部 J か ら 大 き く 離れ た 位置 に 形成 さ れ る 。 ア ノ ー ド ェ ミ ッ タ 層 4 に ア ノ ー ド 端子 A
( 以下 、 ア ノ ー ド A ) に つ な が る ア ノ ー ド 電極 2 0 (第 2 の 電極) を 形 成 し 、 ゲー ト コ ン タ ク ト 領域 6 に ゲー ト 端子 G ( 以下 、 ゲー ト G ) に つ な が る ゲー ト 電極 2 2
(第 3 の 電極) を 形成す る 。 最後 に 成 膜後 の G T O の 表 面 に 水分や N a イ オ ン な ど の イ オ ン が 付着す る の を 防止 す る た め に 、 電極 を 除 く 全面 に 二酸化 ケ イ 素 ( S i O 2 ) 等 の 絶縁膜 1 0 を 形成す る 。 n 型 の 不純物 と し て は窒 素 を 用 レ る こ と が で き る 。 ま た p 型 の 不純物 と し て は ホ ウ 素や ア ル ミ ニ ウ ム を 用 い る こ と が で き る 。
本実施例 の G T O の 構造上 の 特徴 は 、 n 型 ベ ー ス 層 3 内 の n 型 ゲー ト コ ン タ ク ト 領域 6 を 、 p 型 ア ノ ー ド エ ミ ッ 夕 層 4 と n 型 ベ ー ス 層 3 と の 接合部 J カゝ ら 離 し て 、 沿 面距離 を 大 き く と る 点 に あ る 。 他 の特 徴 は 、 n 型 ベ ー ス 層 3 内 の 、 p 型 ア ノ ー ド ェ ミ ッ タ 層 4 と n 型 べ 一 ス 層 3 と の 接合部 J カゝ ら ベ ー ス 層 2 の 方 向 に 所定 の 距離 を 隔 て た 領域 に 、 n 型 の 高 い 不純物濃度 を 有 す る 低抵抗 値 の 低 抵抗ゲー ト 領域 5 を 形成 し て い る 点 に あ る 。 n 型 ゲー ト コ ン タ ク ト 領域 6 と 、 メ サ M の 斜面 に 露 出 す る p 型 ァ ノ 一 ド エ ミ ッ タ 層 4 と n 型 ベ ー ス 層 3 と の 接合部 J の 端部 J E と の 間 の 距離 は 、 2 mカゝ ら 1 0 m程度で あ る 。 ま た 、 n 型低抵抗ゲ ー ト 領域 5 は 、 n 型 ベ ー ス 層 3 の 上 面 か ら 0 . 3 な い し 5 程度 の 深 さ で 形成 さ れて い る 。
本実施例 で は 図 2 に示す よ う に 、 n 型低抵抗ゲー ト 領 域 5 を メ サ M の 底面 M B の 下方 に の み 形成す る の が好 ま し い 。 し か し n 型低抵抗 ゲー ト 領域 5 を 、 図 2 の 延長部 5 E に示す よ う に 、 p 型 ァ ノ 一 ド エ ミ ッ タ 層 4 の 下部 の n 型 ベ ー ス 層 3 内 に ま で 少 し 延長 し て も 良 い 。 低抵抗 ゲ — ト 領域 に 5 の 延長部 5 E を 長 く す る と 、 G T O の 、 最 大 可制御電流 、 最小 点弧電流及 びオ ン 電圧 が大 き く な り 耐電圧 は低 く な る 。 逆 に 低抵抗 ゲー ト 領域 5 を 図 2 に 示 す 長 さ よ り も 短 く す る と 、 G T O の 最 大可 制御電 流 、 最 小 点弧電流 及 びオ ン 電圧が小 さ く な り 、 耐電圧 は 高 く な る 。 特 に 高 耐電圧 を 必要 と す る 場合 に は、 n 型低抵抗 ゲ ー ト 領域 5 を 短 く し て ア ノ ー ド ェ ミ ッ タ 層 4 か ら 離す の が望 ま し い 。
本実施例 の G T O の 動作 を 以下 に 説 明す る 。 ア ノ ー ド A の 電位が力 ソ ー ド K の 電位 よ り 高 い 状態 で 、 ゲ ー ト G の 電位 を ア ノ ー ド A の 電位 よ り 低 く し て ア ノ ー ド A と ゲ — ト G 間 に 順 ノ ィ ァ ス 電圧 を 印 加す る と 、 ア ノ ー ド A か ら ゲー ト G に 電流 が流れ る 。 こ の 状態 で は ア ノ ー ド エ ミ ッ タ 層 4 か ら ホ ー ル が n 型 ベ ー ス 層 3 に 注入 さ れ て P 型 の ベー ス 層 2 に 入 る と 共 に 、 電子が n 型 の 力 ソ ー ド エ ミ ッ タ 層 1 カゝ ら P 型 の ベ ー ス 層 2 に 注入 さ れ 、 G T O は 夕 ー ン オ ン し て オ ン 状態 と な る 。 ア ノ ー ド A と ゲー ト G 間 に 逆ノ ィ ァ ス 電圧 を 印カ卩 し 、 力 ソ ー ド K 力 ら ア ノ ー ド A に 流れ る 電子流 を ゲー ト G に 分流す る と 、 G T O は 夕 一 ン オ フ す る 。
本実施例 の G T O で は 、 n 型 ゲー ト コ ン タ ク ト 領域 6 が 、 メ サ型 の p 型 ア ノ ー ド ェ ミ ッ タ 層 4 と n 型 ベ ー ス 層 3 と の 接合部 J か ら 離れて い る 。 そ の た め 、 ゲー ト G と ァ ノ ー ド A 間 の 耐電圧 は両者 間 の 沿面 距離 で決 ま ら ず 、 S i C が本来有す る p 型 ア ノ ー ド エ ミ ッ 夕 層 4 内 の 絶縁 破 壊電 界 に よ っ て 決 ま る 。 S i C は高 い 絶縁破壊電界 を 有 す る の で本実施例 の G T O は高 耐電圧 を 有す る 。 ま た 高 温時 に p 型 の ア ノ ー ド エ ミ ッ 夕 層 4 の イ オ ン化 率 が高 く な り ホ ー ル濃度 が大 き く な つ て も 高 耐電圧 を 維持 で き る 。 '
n 型 ベ ー ス 層 3 内 に n 型低抵抗 ゲー ト 領域 5 を 形 成 し た こ と に よ り 、 タ ー ン オ フ 時 に は電子 流 が n 型 ベ ー ス 層 3 か ら n 型 低抵抗 ゲー ト 領域 5 及 び n 型 ゲ一 ト コ ン 夕 ク ト 領域 6 を 通 っ て ゲー ト G に 流 れ る 。 n 型低抵抗 ゲー ト 領 域 5 は不純物濃度 が高 く 低抵抗 値 で あ る の で 、 こ の 電 子 流が大 き い 場合 で も n 型 ベ ー ス 層 3 内 で の 電圧 降下 が 小 さ く 、 接合部 J 近傍 の 絶縁膜 1 0 に 印加 さ れ る 電界 は 高 く な ら な い 。 そ の た め 、 ア ノ ー ド A と ゲー 卜 G 間 に 印 加 さ れ る ォ フ ゲー ト 電圧 は こ の 電圧 降 下 の 影 響 を あ ま り う けず オ フ ゲー ト 電圧 を 高 く す る こ と がで き る 。 オ フ ゲ — ト 電圧 を 高 く す る こ と に よ り 、 大 き な 電子流 を 高効率 で流す こ と がで き る 。 そ の 結果 、 本実施例 の G T O は可 制御 電 流 を 大 き く で さ る 。 本実施例 の G T O を 5 0 0 °C 程度 の 高温で 用 い た と さ 、 P 型 ァ ノ ー ド エ ミ ッ タ 層 4 の ホ ー ル 濃度 が増加 し て n 型 ベ ー ス 層 3 に 注入 さ れ る ホ 一 ル が増加 し た り 、 温度 上 昇 に よ り ホ 一 ルゃ 電子 の ラ イ フ タ イ ム が長 く な つ て も 、 本実施例 の G T O で は オ フ ゲ一 ト 電圧 を 高 く す る こ と に よ り 最大可 制御 電流 を 大 き く で き る 。 接合部 J 近傍 の 絶縁膜 に 印加 さ れ る 電 界 を 低 く で き る の で 、 長期 間 の 信頼性 を 維持 で さ る 。
本実施例 の G T 0 の 具体例 で は 、 ゲー ト G と ア ノ ー ド A 間 の 耐電圧 は 1 5 0 V で あ り 、 図 9 及 び 図 1 0 に 示す 従来例 の G T 0 の 約 3 0 V に 比 べ る と 大幅 な 高 耐電圧化 が実現 で き た 。 最大可制御電流 を 上 げ る た め に タ ー ン ォ フ 時 の ゲ 卜 電圧 を あ げて も 前記接合 部 J 近傍 の 絶縁膜 0 に 向 界 が 印加 さ れず、 絶縁破壊 を 生 じ に く い 。 高 電界が 印加 さ れ な い た め 、 ゲー ト G と ァ ノ 一 ド A 間 の リ ー ク 電 流 が増 加 し て •7 — 卜 G と ァ ノ ー ド A 間 の 耐圧が低 下す る こ と が な く 、 長期 間 高 い 信頼性 を 維持 で き る 。 · 本実施例 で は 、 ァ ノ ー ド エ ミ ッ 夕 層 4 を ェ ピ タ キ シ ャ ル成長 法 に よ り 形成 し て い る 。 ェ ピ タ キ シ ャ ル成長法 で は 、 結 晶 欠 陥 が非 常 に 少 な い の で n 型 ベ ー ス 層 3 に ホ ー ル を 十 分注入 で き る 。 そ の た め オ ン 電圧が 3 . 7 V と 小 さ く な る と と も に 損失 を 小 さ く で き る 。 例 え ば、 結 晶 欠 陥 の 多 い イ オ ン注入法 に よ り ア ノ ー ド ェ ミ ッ タ 層 を 形 成 し た 場 合 に は オ ン 電圧 は 7 . 5 V で あ っ た 。
図 2 に 示す例 で は、 メ サ型 の ア ノ ー ド ェ ミ ッ タ 層 4 の 斜面 の ベ ー ス 層 3 の 面 に 対す る 角 度 は 1 0 5 度程度で あ る が 、 こ の 角 度 は 1 4 0 度 か ら 5 5 度程度 の 範 囲 で あ れ ば本実 施例 を 適用 で き る 。
《第 2 実施例 》
図 3 は本発 明 の 第 2 実施例 の 、 S i C を 用 い た G T O の 断面 図 で あ る 。 図 3 に お い て 、 本実施例 の G T O は 、 図 2 に 示す 前記第 1 実施例 の G T O と 比 べ る と 、 各層 の 導電型 の p 型 と n 型 が入れ替 わ つ て い る 。 下面 に ァ ノ 一 ド A に つ な が る ア ノ ー ド 電極 2 0 (第 1 の 電極) を 有す る 、 厚 さ が約 3 5 0 / m の p 型 ア ノ ー ド ェ ミ ッ タ 層 4 A (第 1 の ェ ミ ッ タ 層 ) の 上 面 に 、 厚 さ 約 5 0 m の 低不 純物 濃度 の n 型 S i C の ベ ー ス 層 2 A (第 1 の べ 一 ス 層 ) を 形 成す る 。 ベ 一 ス 層 2 A の 上 に 厚 さ 数 / m の 薄 い p 型 ベ ー ス 層 3 A (第 2 の ベ ー ス 層 ) を 形 成 し 、 p 型 べ ー ス 層 3 A の 全面 に 、 後 の 工 程 で 中 央 領域 を 残 し て n 型 力 ソ ー ド ェ ミ ッ タ 層 1 A と す る n 型 層 を ェ ピ タ キ シ ャ ル 成長 法 に よ っ て形成す る 。 次 に n 型 層 の 、 力 ソ ー ド エ ミ ッ 夕 層 1 A (第 2 の ェ ミ ツ 夕 層 ) と な る 領域 を 残 し て 他 の 領域 を 反応性イ オ ン エ ッ チ ン グ法 で p 型 ベ ー ス 層 3 A の 表 面が 露 出 し か つ 表面 部 分が い く ら か 除去 さ れ る 程度 に 深 く エ ッ チ ン グ し て メ サ 型 の カ ソ ー ド エ ミ ッ 夕 層 1 A を 形 成す る 。 そ し て カ ソ 一 ド エ ミ ツ 夕 層 1 A の 上 に カ ソ ー ド 電極 2 1 (第 2 の 電極 ) を 形成す る 。 露 出 し た P 型 ベ 一 ス 層 3 A に イ オ ン注入 に よ り p 型 の 高 不純物 濃度 を 有す る 低抵抗値 の 低抵抗 ゲ ー ト 領域 5 A 及 び p 型 の ゲー ト コ ン タ ク ト 領域 6 A を カ ソ 一 ド エ ミ ッ タ 層 1 A を 取 り 囲 む よ う に 順次重 ね て 形 成 す る 。 ゲー ト コ ン タ ク ト 領域 6 A に ゲー ト 電極 2 2 ( 第 3 の 電極) を 形 成す る 。 最後 に 電極 を 除 く 全面 に S i 0 2の 絶縁膜 1 0 を 形 成す る 。
本 実施例 の G T O で は 、 ゲー ト 電極 2 2 と 力 ソ ー ド 電 極 2 1 が近接 し て い る の で 、 ア ノ ー ド A の 電位が カ ソ 一 ド K の 電位 よ り 高 い 状態 で 、 力 ソ ー ド K と ゲ ー ト G 間 に 順ノ ィ ァ ス 電圧 を 印 カ卩す る と 、 ゲー ト G か ら 力 ソ ー ド K に 電 流が流れ る 。 そ の 結果 、 ア ノ ー ド ェ ミ ッ タ 層 4 A か ら ホ ール が n 型 ベ ー ス 層 2 A に 注入 さ れて p 型 の ベ ー ス 層 3 に 入 る と 共 に 、 電子 が n 型 力 ソ ー ド エ ミ ッ 夕 層 1 A か ら ρ 型 べ 一 ス 層 ·3 A に 注入 さ れ、 G T O は タ ー ン オ ン し て オ ン 状態 と な る 。 力 ソ ー ド K と ゲ ー ト G 間 に 逆ノ ィ ァ ス 電圧 を 印加 し 、 ア ノ ー ド A 力 ら カ ソ ー ド K に 流 れ る 電流 を ゲ ー ト G に 分流 さ せ る と 、 G T O は タ ー ン オ フ す る 。
本 実施例 の S i C を 用 い た G T O で は、 p 型 ベ ー ス 層 3 A 内 に n 型 の 低抵抗ゲ ー ト 領域 5 A を 形 成 し た こ と に よ り 、 タ ー ン オ フ 時 に 、 ア ノ ー ド A か ら ゲ ー ト G に 流 れ る 電流 は 、 低抵抗 ゲー ト 領域 5 A 及 び ゲー ト コ ン タ ク ト 領域 6 A を 通 る 。 低抵抗 ゲ一 ト 領域 5 A は低抵抗 値 で あ る の で 電 圧降下が小 さ く 、 ゲー ト G に 大 き な 電流 を 流す こ と が で き る 。 従 っ て 前 記 の 第 1 実施 例 と 実 質 的 に 同 様 の 作用 に よ り 、 タ ー ン オ フ 時及びオ フ 状態 の 時 に 、 n 型 力 ソ ー ド エ ミ ッ 夕 層 1 A と p 型 べ一 ス 層 3 A と の 接合部 J 近傍 の 絶縁膜 1 0 の 電 界 を 小 さ く で き る 。 ま た 、 夕 一 ン オ フ 時 の オ フ ゲー ト 電圧 を 上 げ る こ と に よ り 、 高 温時 で も 室温 の と き と ほ ぼ 同 じ 最大可制御 電流 を 実現 で き る
《第 3 実施例 》
図 4 は本発 明 の 第 3 実施例 の 、 S i C を 用 い た G T O の 断面 図 で あ る 。 図 に お い て 本実施例 の G T O で は 、 p 型 ア ノ ー ド エ ミ ッ 夕 層 4 と n 型 ベ ー ス 層 3 と の 接 合部 J の 端部近傍 を 少 な く と も 含 み 、 メ サ M の コ ー ナ ー 部 M C 近傍か ら ゲー ト 電極 2 2 の 方へ広 が る p 型 の 領域 7 を n 型 ベ ー ス 層 3 内 に 形 成 し て い る 。 そ の 他 の 構 成 は 図 2 に 示す前記 第 1 実施例 の G T O と 同 じ で あ る 。 p 型 の 領域 7 を 形成す る こ と に よ り 、 タ ー ン オ フ 時 の オ フ ゲ ー ト 電 圧 を 大 き く し た 場合 で も 、 p 型 ア ノ ー ド ェ ミ ッ タ 層 4 と n 型 ベ ー ス 層 3 の 接合部 J の 端部 の メ サ コ ー ナ ー 部 M C 近傍 の 絶縁膜 1 0 の 電界強度 を 緩和 す る こ と がで き る 。 そ の 結果 ゲ一 ト G と ァ ノ ー ド A 間 の 耐電圧 を 上 げ る こ と がで き る と と も に 、 可制御 電流 を 大 き く す る こ と が で き る 。 ま た 、 絶縁膜 1 0 に 印 加 さ れ る 電 界強度 を 下 げ る こ と がで き る の で 、 絶縁膜 1 0 の 劣化 を 防 ぐ こ と が で き る そ の た め 長期 の 使用 に お い て も ゲー ト G と ア ノ ー ド A 間 の 漏 れ電流 の 増大等 を 引 き 起 こ すお そ れ が な く 、 長期 間 高 い 信 頼性 を 維持 で き る 。 本実施例 の G T O の 具体例 で は 、 ゲー ト G と ア ノ ー ド A と の 間 の 耐電圧 は 2 0 5 V で あ り 、 第 1 実 施例 の G T 〇 の 耐電圧 ( 1 5 0 V ) よ り も 高 い 耐電圧が得 ら れ た 。
《第 4 実施例 》
図 5 は本発 明 の 第 4 実施例 の 、 3 1 0 を 用 ぃ た 0 丁 〇 の 断面 図 で あ る 。 図 に お い て 、 本実施 例 の G T O で は 、 n 型低抵抗 ゲ ー ト 領域 5 が 、 n 型 ベ ー ス 層 3 の 端部領域 の 、 p 型 ア ノ ー ド エ ミ ッ 夕 層 4 を 除 く 部分 に 設 け ら れて い る 。 n 型低抵抗 ゲー ト 領域 5 は 、 p 型 ア ノ ー ド ェ ミ ツ 夕 層 4 を 形成 す る た め の メ サ エ ッ チ ン グ用 の マ ス ク を 用 い て 、 n 型 べ 一 ス 層 3 内 に セ ル フ ァ ラ イ ン に よ り 形 成 さ れ る 。 従 っ て n 型 低抵抗 ゲー ト 領域 5 の パ タ ー ン を 形 成 す る た め の プ ロ セ ス を 省 略'で き る 。 本 実施例 で は 、 前記 第 3 実 施例 と 同 様 に 、 p 型 ア ノ ー ド ェ ミ ッ タ 層 4 と n 型 ベ ー ス 層 3 と の 接合部 J の 端部近傍 を 少 な く と も 含 み 、 メ サ M の メ サ コ 一 ナ 一 部 M C の 近傍 か ら ゲ ー ト 電 極 2 2 の 方 に 広 が る p 型 の 領域 7 を 前 記 n 型 低抵抗 ゲー ト 領域 5 内 に 形成 し て い る 。 そ の 他 の 構成 は 図 2 に 示す 前記第
1 実施例 の も の と 同 じ で あ る 。 P 型 の 領域 7 を 設 け る こ と に よ っ て 、 メ サ コ ー ナ 一 部 M C 近傍 で 高 不純物 濃度 の p 型 ァ ノ ー ド エ ミ ッ タ 層 4 と 高 不純物 濃度 の n 型 低抵抗 ゲ ー ト 領域 5 の 接合 が形 成 さ れ る の を 回 避 し 、 メ サ M の 底 面 で 接合 が形成 さ れ る よ う に す る 。 そ の 結果 メ サ コ 一 ナ 一 部 M C 近傍 の 絶縁膜 1 0 の 電 界強度 が緩和 さ れて 、 オ フ ゲー ト 電圧 を 高 く す る こ と がで き る 。 p 型 の 領域 7 を 、 メ サ コ ー ナ一 部 M C を 覆 う よ う に 大 き く し 、 ァ ノ ー ド エ ミ ッ タ 層 4 と つ な が る よ う に 形成 し て も よ い 。 本実 施例 の 具体例 に よ る と 、 ゲー ト G と ア ノ ー ド A 間 の 耐電 圧 は 1 3 0 V で あ り 、 前記第 1 実施例 の G T O の 耐電圧
( 1 5 0 V ) よ り 低 も の の 、 従来 の G T O (約 3 0 V ) よ り 大 幅 に 高 い 耐電圧が得 ら れ た 。 耐電圧が高 い の で ゲ一 ト 電圧 を あ げ る こ と に よ り 可 制 御 電流 を 大 き く す る こ と が で き る 。 本実施例 4 の G T 〇 で は 、 前記 第 1 か ら 第 3 実施例 の G T O に 設 け ら れて い る ゲ ー ト コ ン タ ク ト 領域 6 A を 設 け て い な い 。 従 っ て 構 成が簡 単で あ り 製 造 コ ス ト が安 い 。
《第 5 実施例 》 ·
図 6 は本発 明 の 第 5 実施例 の 、 S i C を 用 い た G T O の 断面 図 で あ る 。 図 6 に お い て 、 本実 施例 の G T O は 、 図 4 に 示す 前 記第 3 実施例 の G T 〇 か ら n 型低抵抗ゲー ト 領域 5 を 除 い た 構成 を 有す る 。 第 3 実施例 の G T O に お い て n 型 低抵抗 ゲー ト 領域 5 を 形 成 す る 工程で は 、 n 型 ベ ー ス 層 3 に イ オ ン注入 を 行 っ て 高 不純 物 濃度 の n 型 層 を 形成す る 。 こ の と き 、 n 型 ベ ー ス 層 3 及 び n 型低抵 抗 ゲ ー ト 領域 5 に 結 晶 欠 陥 が生 じ や す い 。 そ の 結果 、 ゲ ー ト · ア ノ ー ド 間 の 表面 の リ ー ク 電流 が増 え る 。 本実施 例 で は n 型低抵抗ゲー ト 領域 5 を 設 け な い の で 、 n 型 べ ー ス 層 3 に 結 晶 欠 陥 に よ る 前記 の 問 題 は 生 じ な い 。
本実施例 で は 図 4 に 示す前記第 3 実施 例 の G T O と 同 様 に P 型 ア ノ ー ド エ ミ ッ 夕 層 4 と n 型 ベ ー ス 層 3 と の 接 合部 J の 端部近傍 を 少 な く と も 含 み 、 メ サ M の コ ー ナ 一 部 M C の 近傍 か ら ゲ ー ト 電極 2 2 の 方 へ広 が る 電界強度 緩和 用 の P 型 の 領域 7 を n 型 ペ ー ス 層 3 内 に 形成 し て い る 。 本実施例 に お い て も 前記第 4 実施例 の 場合 と 同 様 に P 型 の 領域 7 を メ サ コ ー ナ ー 部 M C を 覆 う よ う に 大 き く し 、 ァ ノ 一 ド エ ミ ッ タ 層 4 と つ な が る よ う に 形成 し て も よ い 。 こ の 構成 に よ り 、 オ フ ゲ一 ト 電圧 を 高 く し て も メ サ コ 一 ナ 一部 M C 近傍 の 電界強度 が高 く な る こ と は な く 従 っ て 絶縁膜 1 0 の 電界強度 も 高 く な る こ と は な い 。 そ の た め 絶縁膜 1 0 の 劣化 が避 け ら れ る 。 本実施例 の G T 〇 の 具体例 で は 、 ゲ ー ト 電極 2 2 と ア ノ ー ド 電極 2 1 と の 間 の 耐電圧 は 2 1 0 V で あ っ た 。 オ フ ゲー ト 電圧 を 高 く す る こ と がで き る の で 、 可制御 電流 の 大 き い G T O が 実現 で き る 。
《第 6 実 施例》
図 7 は本発 明 の 第 6 実施例 の 、 S i C を 用 い た G T O の 断面 図 で あ る 。 本 実施例 の G T 〇 で は 、 カ ゾ ー ド 電極
2 1 を 下 面 に 有す る 高不純物 濃度 の n 型 S i C の カ ソ 一 ド エ ミ ツ 夕 層 1 の 上 に p 型 べ 一 ス 層 2 を ェ ピ タ キ シ ャ ル 成長法 に よ り 形成す る 。 次 に 、 p 型 ベ ー ス 層 2 の 両端部 領域 に n 型低抵抗ゲー ト 領域 5 を 形成す る 。 次 に P 型 べ ー ス 層 2 と n 型低抵抗 ゲ ー ト 領域 5 の 全面 に 、 後 の 工程 を 経 て n 型 べ 一 ス 層 3 及 び p 型 ァ ノ ー ド エ ミ ッ タ 層 4 と な る n 型 ベ ー ス 層 及 び p 型 ア ノ ー ド エ ミ ッ 夕 層 を ェ ピ タ キ シ ャ ル 成長法 に よ り 順 次積層 す る 。 n 型 ベ ー ス 層 及び P 型 ァ ノ 一 ド エ ミ ツ 夕 層 の 両端部領域 を 、 反 応性イ オ ン エ ッ チ ン グ法 に よ り 、 n 型低抵抗 ゲー ト 領域 5 の 面 が露 出 す る ま で エ ッ チ ン グ し 、 メ サ斜面 M S を 有 す る メ サ型 の n 型 ベ ー ス 層 3 及び p 型 ァ ノ 一 ド エ ミ ッ タ 層 4 を 形成 す る 。 本実施例 の 構成 に よ れ ば、 p 型 ア ノ ー ド ェ ミ ッ タ 層 4 と n 型 ベ ー ス 層 3 の メ サ斜面 M S に 露 出 す る 接合部 J E を 、 電界集 中 が生 じ やす い メ サ コ ー ナ ー 部 M C の 近 傍 か ら 離 し て十分 な 沿 面 距離 を と る こ と がで き る 。 そ の た め 、 オ フ ゲー ト 電圧 を 高 く す る こ と が で き る の で 、 可 制御 電流 の 大 き い G T 〇 を 実現 で き る 。 前記 第 1 か ら 第 4 実施例 の 場合 の よ う に 、 n 型 ベ ー ス 層 3 内 の 深 い 部分 ま で イ オ ン 打 ち 込 み を し て n 型低抵抗 ゲ一 卜 領域 5 を n 型 ベ ー ス 層 3 内 に 形成す る 場 合 、 n 型 ベ ー ス 層 3 に 結 晶 欠 陥 が生 じ や す い 。 こ れ に 対 し て 、 前 記 の 反 応性 エ ッ チ ン グ法 に よ り n 型 ベ ー ス 層 3 を 形成す る 場合 に は 、 n 型 ベ ー ス 層 3 に 結 晶 欠 陥 が発 生 し な い 。 p 型 ベ ー ス 層 2 内 に n 型 低抵抗ゲ一 卜 領域 5 を 生成す る と き の み ィ オ ン注 入 を 行 う の で 、 イ オ ン 注 入 の 工程 が少 な く G T O の 製造 工程 を 簡略化 で き る 。
S i C の G T O の 場合 、 例 え ば S i の G T 0 に 比 べ て n 型 ベ ー ス 層 3 の 不純物 濃度 が高 い 。 そ の た め 、 オ フ 時 に n 型 べ一 ス 層 3 内 に 空 乏層 が あ ま り 広 が ら な い 。 し た が っ て 、 3 1 < の 丁 0 で は 、 S i の G T O で 問 題 と な つ て い る 低抵抗ゲー ト 領域 の 端部 へ の 電界集 中 が生 じ な い こ と 力 ら 、 ア ノ ー ド 電極 2 0 と 力 ソ ー ド 電極 2 1 間 の 耐電圧 を 高 く す る こ と がで き る 。
《第 7 実施例 》
図 8 は本発 明 の 第 7 実施例 の 、 1 (: を 用 ぃ た 0 丁 〇 の 断面 図 で あ る 。 本実施例 の G T 〇 は 、 両端部 の n 型 低 抵抗 ゲ ー ト 領域 5 の 間 の 主電 流 が流 れ る 活性領域 内 に お い て 、 p 型 べ 一 ス 層 2 の 表面 近傍 に 、 少 な く と も 1 つ の n 型低抵抗 ゲ ー ト 小領域 5 5 を 形 成 し て い る 。 そ の 他 の 構成 は 図 7 に 示す も の と 同 じ で あ る 。 本実施例 の G T O で は 、 タ ー ン オ フ 時 に n 型 力 ソ ー ド エ ミ ッ 夕 層 1 カゝ ら p 型 ベ ー ス 層 2 に 注入 さ れ る 電子流 の 大部分 を 、 活 性領域 内 に 形 成 し た n 型低抵抗 ゲー ト 領域 5 5 に よ っ て 左右 の ゲー ト 電極 2 2 に 有効 に 分流 さ せ る こ と がで き る 。 こ れ に よ り 可制御 電流 の 大 き い G T 〇 が実現 で き る 。 使用 温 度が 1 5 0 を 超 え る 高温時 に キ ャ リ ア (電子及 びホ ー ル) の ラ イ フ タ イ ム が長 く な つ た り 、 p 型 ア ノ ー ド エ ミ ッ タ 層 4 の イ オ ン化率が上昇 し て ホ ー ル濃度 が増 加 し n 型 ベ ー ス 層 3 を 通 っ て p 型 ベ ー ス 層 2 に 流入す る ホ ー ル が増加 し た 場合 で も 、 可制御電流 が 小 さ く な る こ と は ほ と ん ど な い 。
前記第 1 か ら 第 7 実施例 に お い て 、 n 型 の 層 及 び領域 を P 型 の 層 及 び領域 に 置 き 換 え 、 p 型 の 層 及び領域 を n 型 の 層 及び領域 に 置 き 変 え る こ と に よ り 構成 さ れ る G T 〇 に も 本発 明 の 構成 を 適用 で き る 。
《第 8 実施例》
図 9 は本発 明 の 第 8 実施例 の 、 S i C を 用 い た G T O の 断面 図 で あ る 。 図 に お い て 、 メ サ型 の ァ ノ 一 ド エ ミ ツ タ 層 4 の 上面 の 中 央部 を 除 く 領域 に ア ノ ー ド コ ン タ ク ト 電極 6 1 を 形成 し て い る 。 ア ノ ー ド A に つ な が る ァ ノ ー ド 電極 6 0 は 、 ア ノ ー ド ェ ミ ッ タ 層 4 の 中 央領域 に お い て の み ア ノ ー ド ェ ミ ッ タ 層 4 に 接 し て い る 。 ア ノ ー ド ェ ミ ッ タ 層 4 の 中 央領域 を 除 く 周 囲 領域 で は 、 ア ノ ー ド 電 極 6 0 は ア ノ ー ド コ ン タ ク ト 電極 6 1 を 介 し て ア ノ ー ド ェ ミ ッ タ 層 4 に 接 し て い る 。 ア ノ ー ド コ ン タ ク ト 電極 6 1 に は ニ ッ ケル を 用 い 、 ア ノ ー ド 電極 6 0 に は 、 半 導体 層 に 対す る 接触抵抗 がニ ッ ケ ル よ り も 高 い 金 を 用 い る 。 当 技術分野 に お い て 、 S i C 半 導体層 に 金属膜 を 形 成 し た と き の 両者 間 の 接触抵抗 は 、 金属 の 電気伝導性 と は別 に 、 金属 の 種類及 び金属膜 の 成膜後 の 熱処理 に よ り 異 な る こ と が知 ら れて い る 。 前 記 接触抵抗 の 低 い 金属 に は 二 ッ ケ ル 、 チ タ ン 、 ア ル ミ ニ ウ ム 、 タ ン グ ス テ ン及 び こ れ ら の 金属 の 複合膜が あ る 。 接触抵抗 の 高 い 金属 に は 金 等 が あ る 。 本実施例 で は ニ ッ ケ ル に よ る ア ノ ー ド コ ン タ ク ト 電極 6 1 を 少 な く と も 左右 2 つ の 領域 に 分割 し て 設 け て 適切 な熱処 理 を し て い る 。 2 つ の 領域 の ア ノ ー ド コ ン タ ク ト 電極 6 1 の 隙 間 は 1 ミ ク ロ ン 力 ら 2 0 ミ ク ロ ン 程 度 で あ る 。 そ の 他 の 構成 は 図 6 に 示す 前記第 5 実施例 と 類似で あ る 。 図 9 に お い て は 、 メ サ型 の ア ノ ー ド ェ ミ ツ タ 層 4 の 側 面 と ベ ー ス 層 3 の 表面 と の 角 度が約 9 0 度 で あ る が、 こ の 角 度 が 1 4 0 度カゝ ら 5 0 度程度 の 範 囲 に あ る 場合 で も 本 実施例 を 適用 可能で あ る 。
本実施例 で は 、 ア ノ ー ド コ ン タ ク ト 電極 6 1 に 接触抵 抗 の 低 い ニ ッ ケ ル を 用 い た こ と に よ り 、 ア ノ ー ド コ ン 夕 ク ト 層 と ア ノ ー ド エ ミ ッ 夕 層 4 と の 接触抵抗 が低 く な る そ の た め 、 オ ン電流 ( ホ ー ル電流) は ア ノ ー ド 電 極 6 0 が ア ノ ー ド ェ ミ ッ タ 層 4 に 直 接接 し て い る 領域 を ほ と ん ど 流れず、 ア ノ ー ド コ ン タ ク ト 電極 6 1 の 部分 を 通 っ て ア ノ ー ド ェ ミ ッ タ 層 4 に 流れ る 。 し た が っ て 、 ア ノ ー ド コ ン タ ク ト 電 極 6 1 の 下方 を 集 中 的 に 電 流 が流れ て 、 ァ ノ ー ド コ ン タ ク ト 電極 6 1 の な い 部分 の 電流 密度 は 小 さ く な る 。
力 ソ ー ド ェ ミ ッ タ 層 1 か ら 流入す る 電子流 は 、 ホ ー ル 電流 の 流れ て い る 領域 を 流 れ る た め 、 電子流 も ァ ノ 一 ド コ ン タ ク ト 電 極 6 1 の 存在す る 領域 に 片寄 る 。 し た が つ て 、 電子流 に お け る 電子が余剰 に 存在す る 領域 は ゲ 一 卜 コ ン タ ク ト 領 域 6 に 近 づ く 。 そ の た め タ ー ン オ フ 時 に は 効率 的 に 電子 を ゲ ー ト G か ら 引 き 抜 く こ と がで き 、 可 制 御電流 が大 き く な る 。 本実施例 の 場合 、 可制御 電 流 は標 準的 な 従来例 に 比 べ 5 5 % 大 き く な つ た 。
本実施例 で は、 ア ノ ー ド コ ン タ ク ト 電極 6 1 を 分割 し て 設 け る 構成 に し た が 、 ア ノ ー ド 電極 6 0 を 同 様 に 分割 し て も よ い 。 ま た ボ ン デ ィ ン グ上 問 題 な け れ ばア ノ ー ド 電極 6 0 を 設 けず 、 ア ノ ー ド コ ン タ ク ト 電極 6 1 の み を 設 け る 構成 に し て も 同 様 の 効果が得 ら れ る 。
《第 9 実施例 》
図 1 0 は本発 明 の 第 9 実施例 の 、 S i C を 用 い た G T 〇 の 断面 図 で あ る 。 図 に お い て 、 ニ ッ ケ ル等 の 電気接触 抵抗 の 低 い 材料 に よ る ア ノ ー ド コ ン タ ク ト 電極 7 1 が、 ア ノ ー ド エ ミ ッ 夕 層 4 の 上 に 形成 さ れ て い る 。 ア ノ ー ド エ ミ ッ 夕 層 4 の 表面 中 央領域 に は低不純物 濃度 の p 型 の 領域 7 3 を 設 け て い る 。 ア ノ ー ド コ ン タ ク ト 電極 7 1 の 上 に ァ ノ 一 ド 電極 7 0 が形成 さ れ て い る 。 ア ノ ー ド 電極 7 0 は ア ノ ー ド コ ン タ ク ト 電極 7 1 よ り 大 き く な さ れ 、 そ の 端部 は ァ ノ 一 ド エ ミ ッ タ 層 4 の 周 辺部 に 直接接 し て い る 。 そ の 他 の 構 成 は 前記第 8 実施例 の も の と 同 様 で あ る 。 P 型 の 領域 7 3 は低不純物 濃度 な の で 、 こ の 領域 7 3 と ア ノ ー ド コ ン タ ク ト 電極 7 1 と の 接触抵抗 は 高 い 。 ま た領域 7 3 内 の 抵抗 も 周 囲 の ア ノ ー ド エ ミ ッ 夕 層 4 に 比 べ る と 高 い 。 そ の 結果前記第 8 実施 例 と 同 様 に 、 ホ ー ル電流 は 中 央部 を 避 け て 左右 に 分割 さ れて 流 れ る 。 し た が っ て 電子流 も 左 右 に 分か れ て 流れ る 。 分流す る 電子流 に よ る 電子 が余剰 に 存在す る 領域 はゲー ト コ ン タ ク ト 領 域 6 に 近 づ く 。 そ の た め P 型 ベ ー ス 層 2 の 中 央領域 で は 電子密度 が減 少す る 。 そ の 結果ゲー ト か ら 電子 を 効 率 的 に 引 き 抜 く こ と が で き る た め 可 制御 電 流が増加す る 。 図 1 0 に お い て は 、 メ サ型 の ア ノ ー ド ェ ミ ッ タ 層 4 の 側面 と べ 一 ス 層 3 の 表 面 と の 角 度 が約 9 0 度 で あ る が 、 こ の 角 度 が 1 4 0 度 か ら 5 0 度程度 の 範 囲 に あ る 場合 で も 本 実施例 を 適用 可能 で あ る 。
《第 1 0 実施例》
図 1 1 は本発 明 の 第 1 0 実施例 の 、 S i C を 用 い た G T O の 断面 図 で あ る 。 本実施例 の G T O が第 9 実 施例 の も の と 異 な る 点 は 、 低不純物濃度 の !) 型 の 領域 7 3 の 代 わ り に 高不純物濃度 の n 型 の 領域 8 3 を 形 成 し て い る 点 で あ る 。 そ の 他 の 構 成 は 図 1 0 に 示す 前記第 9 実施例 の も の と 同 様 で あ る 。 こ の 構成 に お い て も ア ノ ー ド ェ ミ ツ 夕 層 4 の 中 央領域 を 電流 が流れ に く く な り 、 ホ ー ル電 流 は ァ ノ ー ド エ ミ ッ 夕 層 4 内 で左右 に 分割 さ れ て 流 れ る 。 そ の た め 電子流 も 左右 の 領域 を 分 か れ て 流 れ る 。 そ の 結 果分流 さ れ た 電子流 の 流路がゲー ト コ ン タ ク ト 領 域 6 に 近 づ く た め 制 御効 率 が 良 く な り 可 制御 電流 が 向 上 す る 。 n 型 の 領域 8 3 は 、 ゲー ト コ ン タ ク ト 領域 6 の 形 成時 に イ オ ン 注入 に よ り 同 時 に 形成す る こ と が可 能 で あ る の で 形 成工程 が簡単 に な る 。 《第 1 1 実施 例》
図 1 2 は本発 明 の 第 1 1 実施例 の 、 3 1 < を用 ぃ た 0 T O 断面 図 で あ る 。 本実施例 で は 、 高 不純物 濃度 の n 型 の 領域 9 3 を n 型 の ベ ー ス 層 3 の 表面 中 央領域 に 設 けて い る 。 そ の 他 の 構成 は 図 1 0 に 示す 前 記第 9 の実施例 の も の と 同 様 で あ る 。 こ の構成 で は 、 ア ノ ー ド エ ミ ッ 夕 層 4 か ら 力 ソ ー ド ェ ミ ッ タ 層 1 に 向 か っ て流 れ る ホ ー ル電 流 の 流れ がベ ー ス 層 3 の 中 央領域 に 形 成 し た n 型 の 領域 9 3 に よ り 妨 げ ら れ 、 ベー ス 層 3 内 で 左右 に 分か れ る 。 そ の 結果 、 前記第 8 実施例 と 同 様 の 作用 に よ り 可 制御電 流 を 大 き く す る こ と が で き る 。 産業上 の 利 用 可能性
本発 明 は 、 広 い 温度 範 囲 に お い て大 電流 の 遮断 が可能 な ワ イ ド ギ ャ ッ プ半 導体 を 用 い た ゲ一 ト タ ー ン オ フ サイ リ ス 夕 に 利用 可能 で あ る 。

Claims

請求 の 範 囲
1 . 一方 の 面 に 第 1 の 電 極 を 有す る 、 n 型 及び p 型 の い ず れか 一方 の 導電型 の 第 1 の エ ミ ッ タ 層 、
前 記第 1 の ェ ミ ツ 夕 層 の 他方 の 面 に 設 け ら れた 第 1 の エ ミ ッ 夕 層 の 導電型 と 異な る 導電型 の 第 1 の ベ ー ス 層 、 前 記第 1 の べ 一 ス 層 の 上 に 設 け ら れ た 第 1 の エ ミ ッ タ 層 と 同 じ 導電型 の 第 2 の ベ ー ス 層 、
前 記第 2 の ベ ー ス 層 の 上 に 設 け ら れ た メ サ型 の 、 前記 第 1 の エ ミ ッ 夕 層 の 導電型 と 異 な る 導電型 の 第 2 の エ ミ ッ 夕 層 、
前 記 メ サ型 の 第 2 の エ ミ ッ タ 層 に 設 け ら れ た 第 2 の 電 極 、
前記 メ サ型 の 第 2 の エ ミ ッ 夕 層 と 前 記第 2 の ベ ー ス 層 と の 接合部 の 端部 か ら 離れ た 領域 に お い て 、 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 を 取 り 囲 む よ う に 設 け ら れ、 前記接 合部 と の 間 に 前記第 2 の ベ ー ス 層 を 介在 さ せ つ つ 前記接 合部 の 端部近傍か ら 前記 メ サ型 の 第 2 の エ ミ ッ タ 層 の 底 部 に 至 る 領域 に 形成 し た 、 前記第 2 の ベ ー ス 層 と 同 じ 導 電型 で か つ 前記第 2 の ベ ー ス 層 の 不純 物 濃度 よ り 高 い 不 純物 濃度 を 有 す る 低抵抗 ゲー ト 領域 、 及 び
前記低抵抗 ゲー ト 領域端部 に 接す る 第 3 の 電極 を 有す る ワ イ ド ギ ャ ッ プ半 導体 の ゲー ト 夕 一 ン ォ フ サ イ リ ス 夕 。
2 . 前記低抵抗ゲー ト 領域 の 、 前記 第 3 の 電極 と の 接 合部近傍 の 不純物濃度 を 前記低抵抗 ゲ ー ト 領域 の 不純 物 濃度 よ り 高 く し て 低抵抗領域 と し た こ と を 特徴 と す る 請 求項 1 記載 の ワ イ ド ギ ャ ッ プ半 導体 の ゲー ト タ ー ン オ フ サ イ リ ス タ 。
3 . 前記低抵抗ゲー ト 領域が、 前記第 2 の ェ ミ ッ タ 層 と 前 記第 2 の ベ ー ス 層 と の 接合近傍 の 第 2 の ベ ー ス 層 内 に 設 け ら れて い る 請求項 1 記載 の ワ イ ド ギ ャ ッ プ半 導体 の ゲ ー ト タ ー ン オ フ サイ リ ス タ 。
4 . 前記第 2 の ベ ー ス 層 と 前記第 2 の ェ ミ ッ タ 層 と の 接合部 の 端部近傍 の 前記第 2 の ベ ー ス 層 内 に 設 け ら れた 前記第 2 の エ ミ ッ タ 層 と 同 じ 導電型 の 領域 を 更 に 有す る
3¾求項 1 記載 の ワ イ ド ギ ャ ッ プ半 導体 の ゲー ト タ ー ン ォ フ サ イ リ ス 夕
5 . . 前記第 2 の ベ ー ス 層 の 表 面 近傍 の 、 前記 メ サ型 の 第 2 ェ ミ ッ タ 層 と 第 2 の ベ ー ス 層 と の 接合部 近傍 を 含 む メ サ の 底部 に 、 前記接合部 の 端部 と の 間 に 前記第 2 の ェ ミ ッ タ 層 と 同 じ 導電型 の 領域 を 介在 さ せて 前記 第 2 の べ — ス 層 と 同 じ 導電型 の低抵抗 ゲ ー ト 領域 を 設 け た こ と を 特徴 と す る 請求項 1 記載 の ワ イ ド ギ ャ ッ プ半 導体 の ゲ ー ト タ ー ン オ フ サイ リ ス 夕 。
6 . 前記第 2 の ベ ー ス 層 の 表面近傍 の 、 前 記 メ サ型 の 第 2 エ ミ ッ 夕 層 と 第 2 の べ 一 ス 層 と の 接合部 か ら 離れ た 位置 に 設 け ら れ た 、 前記第 2 の ベ ー ス 層 と 同 じ 導電型 の 低抵抗領域
前記低抵抗領域 に 接す る 第 3 の 電極 、 及び
前記第 2 の ベ ー ス 層 と 前記第 2 の ェ ミ ッ タ 層 と の 接合 部 の 端部近傍 の 前記第 2 の ベ ー ス 層 内 に 設 け ら れ た 、 前 記第 2 の エ ミ ッ タ 層 と 同 じ 導電型 の 領 域
を 有す る 請求項 1 記 載 の ワ イ ド ギ ャ ッ プ半 導体 の ゲ一 ト タ ー ン オ フ サ イ リ ス タ 。
7 . 前記第 2 の ベ ー ス 層 が メ サ型 に 形成 さ れ、 前記第 2 の ベ ー ス 層 と 同 じ 導電型 の 低抵抗ゲ ー ト 領 域が 前記 メ サ型 の 第 2 の べ 一 ス 層 を 取 り 囲 む よ う に 、 前記第 1 の べ — ス 層 内 に 形成 さ れ て い る 請求項 1 記 載 の ワ イ ド ギ ヤ ッ プ半導体 の ゲ一 ト タ ー ン オ フ サ イ リ ス 夕 。
8 . 前記低抵抗ゲ ー ト 領域 の 内 側 に 形成 さ れた 、 前記 低抵抗 ゲ ー ト 領域 と 同 じ 導電型 の 少 な く と も 1 つ の 低抵 抗 小 領域 を 有す る 請求項 1 又 は 7 記載 の ワ イ ド ギ ャ ッ プ 半導体 の ゲ一 ト タ ー ン オ フ サイ リ ス 夕 。
9 . 前記第 1 の ェ ミ ッ タ 層 が n 型 の 力 ソ ー ド ェ ミ ッ タ 層 で あ り 、 前記第 1 の べ 一 ス 層 が ; 型 の ベ ー ス 層 で あ り 前記第 2 の ベ ー ス 層 が n 型 の ベ ー ス 層 で あ り 、 前 記第 2 の ェ ミ ッ タ 層 が P 型 の ア ノ ー ド エ ミ ッ 夕 層 で あ り 、 前記 低抵抗 ゲー ト 領域 が n 型 で あ り 、
前記第 1 、 第 2 及 び第 3 の 電極がそ れぞれ 、 力 ソ ー ド 電極 、 ア ノ ー ド 電極及びゲー ト 電極 で あ る 請求項 1 記載 の ワ イ ド ギ ヤ ッ プ半導体 の ゲー ト タ ー ン オ フ サイ リ ス 夕
1 0 . 前記第 1 の ェ ミ ッ タ 層 が p 型 の ア ノ ー ド ェ ミ ツ 夕 層 で あ り 、 前記第 1 の ベ ー ス 層 が n 型 の ベ ー ス 層 で あ り 、 前記第 2 の べ 一 ス 層 が p 型 の ベ ー ス 層 で あ り 、 前記 第 2 の ェ ミ ッ タ 層 が n 型 の 力 ソ ー ド ェ ミ ッ タ 層 で あ り 、 前記低抵抗 ゲー ト 領域が P 型 で あ り 、
前記第 1 、 第 2 及 び第 3 の 電極 がそ れぞれ 、 ア ノ ー ド 電極 、 力 ソ ー ド 電極及びゲー ト 電極で あ る 請求項 1 記載 の ワ イ ド ギ ャ ッ プ半導体 の ゲー ト タ ー ン オ フ サイ リ ス 夕
1 1 . ワ イ ド ギ ャ ッ プ半 導体が シ リ コ ン カ ー ノ イ ト
( S i C ) で あ る 請求項 1 に 記載 の ワ イ ド ギ ャ ッ プ半 導 体 の ゲー ト 夕 一 ン オ フ サ イ リ ス タ 。
1 2 . 前記低抵抗ゲー ト 領域 の 不純 物 濃度 が 、 前記 べ ー ス 領域 の 不純物 濃度 の 3 倍以 上で あ る こ と を 特徴 と す る 請求項 1 又 は 8 に 記載 の ワ イ ド ギ ャ ッ プ半 導体 の ゲー ト タ ー ン オ フ サイ リ ス 夕 。
1 3 . —方 の 面 に 第 1 の 電極 を 有す る 、 n 型及 び p 型 の い ずれか 一 方 の 導電型 の 第 1 の エ ミ ッ 夕 層 、 前記第 1 の ェ ミ ッ タ 層 の 他方 の 面 に 設 け ら れた 第 1 の ェ ミ ッ タ 層 の 導電型 と 異 な る 導電型 の 第 1 の ベ ー ス 層 、 前記第 1 の ベ ー ス 層 の 上 に 設 け ら れ た第 1 の エ ミ ッ 夕 層 と 同 じ 導電型 の 第 2 の ベ ー ス 層 、
前記第 2 の ベー ス 層 の 上 に 設 け ら れ た メ サ型 の 、 前記 第 1 の エ ミ ッ タ 層 の 導電型 と 異 な る 導電型 の 第 2 の エ ミ ッ 夕 層 、
前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 に 、 前記第 2 の ェ ミ ツ 夕 層 の 中 央領域 を 除 く 他 の 領域で接 し て い る コ ン タ ク ト 電極 、
前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 と 前記第 2 の ベ ー ス 層 と の 接合部 の 端部 か ら 離 れ た 領域 に お い て 、 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 を取 り 囲 む よ う に 設 け ら れた 、 前記 第 2 の ベ ー ス 層 と 同 じ 導電型でか つ 前記第 2 の ベ ー ス 層 の 不純物濃度 よ り 高 い 不純物濃度 を 有 す る 低抵抗領域 、 及 び
前記低抵抗領域 の 端部 に 接す る 第 2 の 電 極
を 有す る ワ イ ド ギ ャ ッ プ半導体 の ゲー ト タ ー ン オ フ サ イ リ ス タ 。
1 4 . 一方 の 面 に 第 1 の 電極 を 有す る 、 n 型及 び p 型 の い ずれか 一方 の 導 電型 の 第 1 の エ ミ ッ タ 層 、
前 記第 1 の エ ミ ッ タ 層 の 他方 の 面 に 設 け ら れ た 第 1 の ェ ミ ッ タ 層 の 導電型 と 異 な る 導電型 の 第 1 の ベ ー ス 層 、 前記第 1 の ベ ー ス 層 の 上 に 設 け ら れ た 第 1 の ェ ミ ッ タ 層 と 同 じ 導電型 の 第 2 の ベ ー ス 層 、
前記第 2 の ベ ー ス 層 の 上 に 設 け ら れ た メ サ型 の 、 前記 第 1 の ェ ミ ッ タ 層 の 導電型 と 異 な る 導 電 型 の 第 2 の エ ミ ッ タ 層 、
前記第 2 の ェ ミ ッ タ 層 の 上 面 中 央領域 に 設 け ら れ た 、 前記第 2 の ェ ミ ツ 夕 層 と 同 じ 導電型 で 、 か つ 不純物濃度 が前記第 2 の エ ミ ッ タ 層 よ り 低 い 高抵抗 領域 、
前記第 2 の エ ミ ッ タ 層 及 び前記 高抵抗領域 に 接 す る コ ン タ ク ト 電極 、
少 な く と も 前記 コ ン タ ク ト 電極及び前 記 コ ン タ ク ト 電 極 の 外 周 部 で 前記第 2 の ェ ミ ツ 夕 層 に 接 す る 、 前記 エ ミ ッ 夕 層 と の 接触抵抗 が前記 コ ン タ ク ト 電 極 よ り 大 き い 第 2 の 電極 、
前記 メ サ型 の 第 2 の エ ミ ッ 夕 層 と 前 記 第 2 の ベ ー ス 層 と の 接合部 の 端部カゝ ら 離れた 領域 に お い て 、 前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 を 取 り 囲 む よ う に 設 け ら れた 、 前記 第 2 の ベ ー ス 層 と 同 じ 導 電型 で か つ 前 記 第 2 の べ 一 ス 層' の 不純物濃度 よ り 高 い 不純物濃度 を 有 す る 低抵抗 領域 、 及 び
前記低抵抗領域 の 端部 に 接す る 第 3 の 電極
を 有 す る ワ イ ド ギ ャ ッ プ半 導体 の ゲ ー ト タ ー ン ォ フ サ イ リ ス 夕 。
1 5 . 前記 メ サ型 の第 2 の ェ ミ ッ タ 層 の 上面 中 央領域 に 設 け ら れ た 、 前記 第 2 の ェ ミ ツ 夕 層 と 異 な る 導電型 の 領域及 び
前記第 2 の ェ ミ ッ タ 層 及び前記領域 に 少 な く と も コ ン タ ク ト 電極 を 介 し て対 向す る 第 2 の 電 極
を 有す る 請求項 1 、 1 3 及び 1 4 の い ずれか に 記載 の ゲ ー ト タ ー ン オ フ サ イ リ ス 夕 。
1 6 . 前記 第 2 の ベ ー ス 層 の 表面 中 央領域 に 設 け ら れ た 、 前記第 2 の ベ ー ス 層 と 同 じ 導電 型 で 、 不純物 濃度が 前記第 2 の ベ ー ス 層 よ り 高 い 高不純 物 領域 、
前記第 2 の ベ ー ス 層 及び前記高 不 純 物領域 の 上 に 設 け ら れ た メ サ型 の 、 前記第 1 の ェ ミ ッ タ 層 と 異 な る 導電型 の 第 2 の ェ ミ ツ 夕 層 、 及 び
前記 メ サ型 の 第 2 の ェ ミ ッ タ 層 に 少 な く と も コ ン タ ク ト 電極 を 介 し て 接す る 第 2 の 電極
を 有す る 請求項 1 、 1 3 及び 1 4 の い ず れか に 記載 の ゲ— ト タ ー ン オ フ サイ リ ス タ 。
PCT/JP2004/005046 2003-04-09 2004-04-07 ゲートターンオフサイリスタ WO2004090990A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/552,268 US20070120145A1 (en) 2003-04-09 2004-04-07 Gate turn-off thyristor
JP2005505310A JP4338701B2 (ja) 2003-04-09 2004-04-07 ゲートターンオフサイリスタ
EP04726292A EP1619724A4 (en) 2003-04-09 2004-04-07 GATE-CUT-OUT THYRISTOR

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003-105650 2003-04-09
JP2003105650 2003-04-09

Publications (1)

Publication Number Publication Date
WO2004090990A1 true WO2004090990A1 (ja) 2004-10-21

Family

ID=33156888

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/005046 WO2004090990A1 (ja) 2003-04-09 2004-04-07 ゲートターンオフサイリスタ

Country Status (4)

Country Link
US (1) US20070120145A1 (ja)
EP (1) EP1619724A4 (ja)
JP (2) JP4338701B2 (ja)
WO (1) WO2004090990A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007013087A (ja) * 2005-05-31 2007-01-18 Toshiba Corp 電界効果トランジスタおよびサイリスタ
WO2008088019A1 (ja) * 2007-01-17 2008-07-24 The Kansai Electric Power Co., Inc. バイポーラ型半導体素子
JP2008546172A (ja) * 2005-05-18 2008-12-18 クリー インコーポレイテッド 双方向阻止能力を有する高電圧炭化珪素デバイス及びその作製方法
JP2009038257A (ja) * 2007-08-02 2009-02-19 Texas Instr Japan Ltd 半導体装置及びその駆動方法
EP1883972B1 (en) * 2005-05-18 2019-01-16 Cree, Inc. Silicon carbide device and method of fabricating the same
CN112003484A (zh) * 2020-08-21 2020-11-27 中国科学院合肥物质科学研究院 一种多个晶闸管变流器并联的最大输出电流计算方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110114022A1 (en) * 2007-12-12 2011-05-19 Veeco Instruments Inc. Wafer carrier with hub
US8021487B2 (en) * 2007-12-12 2011-09-20 Veeco Instruments Inc. Wafer carrier with hub
JP5726898B2 (ja) * 2009-12-22 2015-06-03 アーベーベー・テヒノロギー・アーゲー パワー半導体デバイス
JP2011151136A (ja) * 2010-01-20 2011-08-04 Kansai Electric Power Co Inc:The バイポーラ半導体装置
JP2011258656A (ja) * 2010-06-07 2011-12-22 Kansai Electric Power Co Inc:The バイポーラ半導体素子
CN103367140B (zh) * 2013-07-08 2015-08-26 华中科技大学 一种基于碳化硅的脉冲功率半导体开关的制造方法
CN108039367B (zh) * 2017-11-27 2020-09-25 西安理工大学 一种基于n长基区碳化硅晶闸管及其制作方法
JP6827433B2 (ja) * 2018-03-02 2021-02-10 株式会社東芝 半導体装置
CN108630749A (zh) * 2018-05-09 2018-10-09 西安理工大学 一种超高压碳化硅晶闸管及其制备方法
CN114388651B (zh) * 2021-12-15 2022-12-27 西安理工大学 具有高通流能力的SiC双HEJ-LTT及制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0064614A2 (en) * 1981-04-30 1982-11-17 Kabushiki Kaisha Toshiba Improved emitter structure for semiconductor devices
JPS62147769A (ja) * 1985-12-20 1987-07-01 Fuji Electric Co Ltd Gtoサイリスタ
JPH04180678A (ja) * 1990-02-15 1992-06-26 Fuji Electric Co Ltd ゲートターンオフサイリスタおよびその製造方法
JPH0548083A (ja) * 1991-08-09 1993-02-26 Toshiba Corp 電力用半導体素子
JPH08250708A (ja) * 1995-03-09 1996-09-27 Toshiba Corp 電力用半導体装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5673441A (en) * 1979-11-21 1981-06-18 Toshiba Corp Semiconductor device
JPH0682833B2 (ja) * 1985-02-08 1994-10-19 株式会社東芝 サイリスタの製造方法
JPH067592B2 (ja) * 1986-07-14 1994-01-26 株式会社日立製作所 ゲ−トタ−ンオフサイリスタ
US5005065A (en) * 1989-04-06 1991-04-02 General Electric Company High current gate turn-off thyristor
US5539217A (en) * 1993-08-09 1996-07-23 Cree Research, Inc. Silicon carbide thyristor
US5967795A (en) * 1995-08-30 1999-10-19 Asea Brown Boveri Ab SiC semiconductor device comprising a pn junction with a voltage absorbing edge
JP3534056B2 (ja) * 2000-08-31 2004-06-07 日産自動車株式会社 炭化珪素半導体装置の製造方法
JP3754628B2 (ja) * 2001-04-25 2006-03-15 関西電力株式会社 パワー半導体素子回路及びこれを用いたインバータ装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0064614A2 (en) * 1981-04-30 1982-11-17 Kabushiki Kaisha Toshiba Improved emitter structure for semiconductor devices
JPS62147769A (ja) * 1985-12-20 1987-07-01 Fuji Electric Co Ltd Gtoサイリスタ
JPH04180678A (ja) * 1990-02-15 1992-06-26 Fuji Electric Co Ltd ゲートターンオフサイリスタおよびその製造方法
JPH0548083A (ja) * 1991-08-09 1993-02-26 Toshiba Corp 電力用半導体素子
JPH08250708A (ja) * 1995-03-09 1996-09-27 Toshiba Corp 電力用半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1619724A4 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008546172A (ja) * 2005-05-18 2008-12-18 クリー インコーポレイテッド 双方向阻止能力を有する高電圧炭化珪素デバイス及びその作製方法
EP1883972B1 (en) * 2005-05-18 2019-01-16 Cree, Inc. Silicon carbide device and method of fabricating the same
JP2007013087A (ja) * 2005-05-31 2007-01-18 Toshiba Corp 電界効果トランジスタおよびサイリスタ
WO2008088019A1 (ja) * 2007-01-17 2008-07-24 The Kansai Electric Power Co., Inc. バイポーラ型半導体素子
JP2008177274A (ja) * 2007-01-17 2008-07-31 Kansai Electric Power Co Inc:The バイポーラ型半導体素子
JP2009038257A (ja) * 2007-08-02 2009-02-19 Texas Instr Japan Ltd 半導体装置及びその駆動方法
JP4605194B2 (ja) * 2007-08-02 2011-01-05 日本テキサス・インスツルメンツ株式会社 半導体装置及びその駆動方法
CN112003484A (zh) * 2020-08-21 2020-11-27 中国科学院合肥物质科学研究院 一种多个晶闸管变流器并联的最大输出电流计算方法

Also Published As

Publication number Publication date
EP1619724A4 (en) 2008-11-12
EP1619724A1 (en) 2006-01-25
US20070120145A1 (en) 2007-05-31
JP4338701B2 (ja) 2009-10-07
JP2009055063A (ja) 2009-03-12
JPWO2004090990A1 (ja) 2006-07-06

Similar Documents

Publication Publication Date Title
US9576841B2 (en) Semiconductor device and manufacturing method
US9825126B2 (en) Semiconductor device
US9076838B2 (en) Insulated gate bipolar transistor with mesa sections between cell trench structures and method of manufacturing
JP7190144B2 (ja) 超接合炭化珪素半導体装置および超接合炭化珪素半導体装置の製造方法
JP6524666B2 (ja) 半導体装置
JP2008016747A (ja) トレンチmos型炭化珪素半導体装置およびその製造方法
WO2004090990A1 (ja) ゲートターンオフサイリスタ
JP6282088B2 (ja) 半導体装置及びその製造方法
JP6120525B2 (ja) 炭化珪素半導体装置
US20080246055A1 (en) Semiconductor component including a monocrystalline semiconductor body and method
JPWO2011161721A1 (ja) 電力用半導体装置
JP5321377B2 (ja) 電力用半導体装置
JP4088011B2 (ja) 半導体装置及びその製造方法
JP2010109031A (ja) 半導体装置及びその製造方法
TWI702722B (zh) 半導體裝置及半導體裝置之製造方法
JP5556862B2 (ja) トレンチmos型炭化珪素半導体装置の製造方法
KR101550798B1 (ko) 래치업 억제구조를 가지는 전력용 반도체 장치 및 그 제조방법
CN112951905B (zh) 一种SiC逆导型绝缘栅双极型晶体管器件及其制造方法
JP2003264288A (ja) 半導体装置
WO2023233802A1 (ja) 半導体装置の製造方法
US11476326B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP3969256B2 (ja) 半導体装置の製造方法
JP2008004680A (ja) 半導体装置及び半導体装置の製造方法
KR102319595B1 (ko) 반도체 소자 및 그 제조 방법
JP2009152522A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005505310

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2004726292

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2004726292

Country of ref document: EP

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 2007120145

Country of ref document: US

Ref document number: 10552268

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 10552268

Country of ref document: US