WO2003077312A1 - Semiconductor device using semiconductor chip - Google Patents

Semiconductor device using semiconductor chip Download PDF

Info

Publication number
WO2003077312A1
WO2003077312A1 PCT/JP2003/001994 JP0301994W WO03077312A1 WO 2003077312 A1 WO2003077312 A1 WO 2003077312A1 JP 0301994 W JP0301994 W JP 0301994W WO 03077312 A1 WO03077312 A1 WO 03077312A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor chip
die pad
die
chip
semiconductor
Prior art date
Application number
PCT/JP2003/001994
Other languages
English (en)
French (fr)
Inventor
Shinji Isokawa
Tomoji Yamaguchi
Original Assignee
Rohm Co.,Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2002063684A external-priority patent/JP3924481B2/ja
Priority claimed from JP2002237349A external-priority patent/JP3913138B2/ja
Application filed by Rohm Co.,Ltd. filed Critical Rohm Co.,Ltd.
Priority to AU2003211644A priority Critical patent/AU2003211644A1/en
Priority to US10/506,826 priority patent/US7242033B2/en
Priority to KR1020037016753A priority patent/KR100951626B1/ko
Priority to DE10392365T priority patent/DE10392365T5/de
Publication of WO2003077312A1 publication Critical patent/WO2003077312A1/ja
Priority to US11/810,724 priority patent/US20070246731A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/27011Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
    • H01L2224/27013Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83143Passive alignment, i.e. self alignment, e.g. using surface energy, chemical reactions, thermal equilibrium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Definitions

  • the present invention relates to a semiconductor device using a semiconductor chip, in which the semiconductor chip is bonded to a die pad portion, and the semiconductor chip is further packaged by a molding portion made of synthetic resin. It is a thing.
  • the upper surface of the chip-shaped insulating substrate is electrically connected to a die pad portion made of a metal film and a pair of electrode terminals, and to the one electrode terminal.
  • the semiconductor chip, which has been die-bonded to the die pad portion, is electrically connected to the other electrode terminal.
  • a heating / melting diponting agent such as a solder paste is used.
  • An appropriate amount of the die bonding agent is applied to the surface of the die pad, a semiconductor chip is placed on the diponing agent, and in this state, the die bonding agent is heated once. It adopts a method of melting and then solidifying.
  • the die pad portion is a rectangle similar to the rectangle in the semiconductor chip to be bonded to this, but the size is much larger than that of the semiconductor chip. , There was a problem as described below.
  • the semiconductor chip floats on the melted die bonding agent, while the melted die bonding agent is The semiconductor chip which is in a state of floating on the surface of the die pad portion due to the wide spread of the melted diponding agent on the side of the die pad portion, It moves along the surface so as to be offset from the center, and it is fixed to the die pad by solidification of the melt die bonding agent at such a position shifted from the center. If the semiconductor chip is supplied to a portion that is offset from the center of the die pad, the state of the offset from the center is not corrected, and the die pad remains at the off-center position. It will be fixed to the department.
  • the semiconductor chip when the semiconductor chip is to be die-ponded to the die pad portion, the semiconductor chip is arranged such that the corners are always oriented in a substantially constant direction from each corner in the semiconductor chip in plan view.
  • the semiconductor chip mounted in a floating state in the melted die bonding agent is free to rotate in any direction in plan view, It can not be aligned uniformly, and it will be fixed with respect to the die pad part with the direction of the corner shifted.
  • the semiconductor device is an LED using a light emitting diode chip as the semiconductor chip
  • a light source is used because of the positional deviation from the center of the light emitting diode chip as described above and the deviation of the corner.
  • the position of the light source is displaced, the directivity of the light from the light emitting diode chip is changed, which causes a problem that the directivity of the light is large. Disclosure of the invention
  • a rectangular die pad made of a metal film and a pair of electrode terminals made of a metal film are formed on the surface of an insulating substrate, and a rectangular semiconductor chip is formed on the surface of the die pad.
  • the length dimension and the width dimension of the rectangle of the die pad portion are It is characterized in that the length dimension and the width dimension in the rectangle of the semiconductor chip are multiplied by 0.50 to 1.50.
  • the length dimension and the width dimension in the rectangle are set to 0.50 to 1.50 of the length dimension and the width dimension in the rectangle of the semiconductor chip.
  • the side surfaces of the semiconductor chip are mounted in a non-parallel orientation with respect to the side surfaces of the semiconductor chip, or the semiconductor chip is mounted on the semiconductor chip. Since the surface tension of the molten diponting agent acts simultaneously on each side of the semiconductor chip and the die pad when it is placed at a position offset from the center of the die pad, as described in detail below. In the self-alignment by the surface tension, the rectangular semiconductor chip has the respective side surfaces and the respective side surfaces of the rectangular die pad portion. The semiconductor chip is automatically corrected so that each corner in the semiconductor chip faces in the same direction or in substantially the same direction, and the semiconductor chip is correctly centered on the die pad portion. It will be automatically corrected to be positioned.
  • each side of the semiconductor chip can be made parallel or parallel to each side of the die pad portion, each corner of the semiconductor chip can be made to be in the same direction or in the same direction.
  • the mold for packaging the chip is smaller than in the conventional case, which in turn reduces the size of the semiconductor device. It is possible to reduce the weight.
  • the semiconductor device when the semiconductor device is a chip-type LED in which the semiconductor chip is a light emitting diode chip and the mold portion is light transmissive, displacement of the light source position and light The change in directivity can be reduced, and the light directivity can be reduced.
  • a narrow extension extending integrally outward from the die pad may be partially provided around the die pad.
  • a part of the die bonding agent coated on the surface of the die pad portion spreads on the surface of the narrow extension, and the spreading height of the die bonding agent on the surface of the die pad portion.
  • the inclination of the semiconductor chip can be reduced, and furthermore, the depth of insertion of the semiconductor chip with respect to the dicing agent becomes shallow, and the semiconductor chip It is possible to reduce the occurrence of electrical shock in the die and, in the case where the semiconductor chip is a light emitting diode chip, it is possible to avoid a decrease in the amount of light emitted from the light emitting diode chip.
  • the die pad portion may be provided with a recess in such a size that the semiconductor chip is not fitted in the recess.
  • a portion of the die bonding agent applied to the surface of the die portion enters the recess, and the height of the die bonding agent raised on the surface of the die pad portion is the height of the self bonding with the die bonding agent. Since the height of the semiconductor chip can be lowered under the condition that the wrinkles are secured, the floating height from the die pad portion of the semiconductor chip can be reduced, the unevenness of the height can be reduced, and the inclination of the semiconductor chip can be reduced. In addition, since the depth of the semiconductor chip into the die bonding agent is shallow, the semiconductor chip may have an electrical shock. And can be reduced.
  • a die pad made of a metal film and a pair of electrode terminals made of a metal film are formed on the surface of the insulating substrate, and the surface of the die pad is square in plan view.
  • the die pad portion is viewed in plan view.
  • the semiconductor chip has a circular shape with a diameter approximating the diagonal dimension, and a narrow conductor pattern of a metal film is provided between the die pad and one of the electrode terminals. It is characterized by being
  • the die bonding agent melts, and while the semiconductor chip floats on the melted diponing agent, the melted dipping agent is the surface of the die pad portion.
  • the alloy spreads throughout the entire surface of the semiconductor chip, and the entire surface of the semiconductor chip and the four side surfaces are also alloyed, and the outer periphery of the die pad portion and the four of the semiconductor chip The surface tension in the molten die bonding agent acts on each side.
  • the die pad portion is a circle having a diameter close to the diagonal dimension of the semiconductor chip, and the melted diponing
  • the semiconductor chip which is in the state of being floated in the agent causes the self-flaming phenomenon that the surface tension with respect to each of the four side faces moves to the same position. Even if it is supplied to an off-center part, it is automatically corrected so that it is located at the center or approximately the center of the die pad by the self-alignment phenomenon of surface tension with respect to each of the four sides. It will be.
  • a part of the melted die bonding agent spreads in the direction of the narrow conductor pattern of the metal film which connects the die pad portion to one of the electrode terminals.
  • an outward bulging portion is partially formed at the location of the narrow connecting portion of the outer periphery, and the bulging portion spreading in the direction of the narrow conductor pattern.
  • the surface tension by the melted die bonding agent also acts between the semiconductor chip and the side surface of the semiconductor chip, and the semiconductor chip floating in the melted die bonding agent has a surface on each side surface.
  • the self-alignment phenomenon in which the tension tends to be equal to one another is automatically corrected such that one of the four corners of the semiconductor chip is directed to the narrow conductor pattern. become.
  • the semiconductor chip is automatically corrected (ie, self-aligned) so as to be positioned at or near the center of the die pad portion, one of the corners is in the direction of the narrow conductor pattern. It will be automatically corrected (selves) to turn to
  • the semiconductor chip is connected to one electrode terminal at the center or substantially center position of the die pad portion, and one corner of the semiconductor chip is the die package. Since the direction of the corner can be always aligned in the same direction and die bonding can be performed toward the direction of the narrow conductor pattern connected to the diode portion, displacement of the die pad portion from the center of the semiconductor chip and the corner Misalignment can be reduced.
  • the semiconductor chip and the other electrode terminal are electrically connected by wire bonding with a metal wire or the like, the possibility of connection error not only can be reliably reduced, but also this semiconductor chip
  • the portion is packaged in a mold portion of synthetic resin, the mold portion can be made smaller by an amount corresponding to a small deviation between the both, and the semiconductor device can be miniaturized and lightened.
  • the self-alignment of centering or substantially centering the semiconductor chip in the die pad portion, and directing one corner of the semiconductor chip in the direction of the narrow conductor pattern can be reliably achieved by making the diameter of the die pad 0.6 to 0.5 times the diagonal dimension of the semiconductor chip.
  • the die pad portion may be formed in a front view in plan view.
  • the narrow conductor pattern is arranged in a substantially straight line so as to be located between the pair of electrode terminals, and the conductor pattern of the narrow width is, in plan view, an array of the pair of electrode terminals in the outer periphery of the die pad portion.
  • the width and length dimensions of the semiconductor device can be set so that the four side surfaces are the same as the four side surfaces. This can be made smaller than when both the electrode terminals are aligned and inclined, which offers the advantage of being able to reduce the size and weight of the semiconductor device.
  • the semiconductor device is a chip-type LED in which the semiconductor chip is a light emitting diode chip and the mold portion is light transmissive, displacement of the light source position and light Changes in directivity can be reduced, and parametrization of light directivity can be reduced.
  • the die pad portion is provided with a recess in such a size that the semiconductor chip is not fitted in the recess.
  • the die pad portion is provided with a recess in such a size that the semiconductor chip is not fitted in the recess.
  • a die pad portion made of a metal plate and a pair of electrode terminals made of a metal plate are provided, and in the die pad portion, a semiconductor chip made square or substantially square in plan view
  • the die pad portion has a diagonal dimension of the semiconductor chip in plan view.
  • a narrow conductor pattern made of a metal plate integrally connecting the die pad portion and one of the electrode terminals is obtained.
  • the die pad portion is arranged in a substantially straight line so as to be located between the pair of electrode terminals in a plan view, and the narrow conductor pattern is seen in a plan view; Providing the outer periphery of the die pad at a position shifted by 45 degrees with respect to the array of the pair of electrode terminals;
  • a chip type LED whose semiconductor chip is a light emitting diode chip and whose mold portion is light transmissive.
  • FIG. 1 is a cutaway front view showing a chip-type LED according to a first embodiment.
  • FIG. 2 is a plan view of FIG.
  • FIG. 3 is a perspective view showing a chip-type LED according to the first embodiment.
  • FIG. 4 is an exploded perspective view of the first embodiment.
  • FIG. 5 is a V-V cross-sectional view of FIG.
  • FIG. 6 is a sectional front view showing a state in which the light emitting diode chip is bonded to the insulating substrate in the first embodiment.
  • FIG. 7 is a plan view of FIG.
  • FIG. 8 is a perspective view showing a first modification of the first embodiment.
  • FIG. 9 is a perspective view showing a second modification of the first embodiment.
  • FIG. 10 is a perspective view showing a third modification of the first embodiment.
  • FIG. 1 is a perspective view showing a fourth modification of the first embodiment.
  • Fig. 12 is a cross-sectional view taken along the line X I I-X I I of Fig. 11.
  • FIG. 13 is a front view in vertical section of a chip-type LED according to a second embodiment.
  • FIG. 14 is a plan view of FIG.
  • FIG. 15 is an exploded perspective view of the chip-type LED according to the second embodiment.
  • FIG. 16 is a cross-sectional view taken along line XV I-XV I of FIG.
  • FIG. 17 is an enlarged view of an essential part of FIG.
  • Fig. 18 is a cross-sectional view taken along line XV I I-XV I I in Fig. 17.
  • Figure 19 is a cross-sectional view of Figure 18 of X I-X I X.
  • FIG. 20 is a plan view showing a modification of the second embodiment.
  • FIG. 21 is an exploded perspective view of a chip-type LED according to the third embodiment.
  • Fig. 2 2 is a plan view of Fig. 2 1.
  • FIG. 23 is a front elevational view showing a modified example of the third embodiment. Detailed Description of the Preferred Embodiment
  • 1 to 7 show a first embodiment.
  • reference numeral 1 denotes a chip-type LED as one embodiment of the semiconductor device.
  • This chip-shaped ED 1 is provided with a chip-shaped insulating substrate 1, and on the upper surface of the insulating substrate 2, a rectangular die pad 3 made of a metal film, and a pair of left and right terminal electrodes 4, A thin conductive pattern 6 is formed of a metal film which electrically connects one of the terminal electrodes 4 and the die pad portion 3.
  • the chip-type LED 1 is wire-bonded between the light emitting diode chip 7 and the other terminal electrode 5, and the light emitting diode chip 7 which is duponded to the upper surface of the die pad 3.
  • a thin metal wire 8 and a mold portion 9 made of a transparent synthetic resin such as transparent for packaging the light emitting diode chip 6 and the wiring pattern 6 are provided.
  • the terminal electrodes 4 and 5 extend from the upper surface to the end surface and the lower surface of the insulating substrate 2.
  • the light emitting diode chip 7 when the light emitting diode chip 7 is bonded to the die pad portion 3 on the upper surface of the insulating substrate 2, it is configured as described below.
  • the light emitting die chip 7 has a length dimension L 0 and a width dimension W 0 Since the die pad portion 3 has a length dimension L.sub.1 and a width dimension W.sub.1 equal to the length dimension L.sub.0 and the width dimension W.sub.0 of the light emitting diode chip 7 in a rectangle, it is approximately Apply an appropriate amount of solder paste H onto the upper surface of the die pad 3 in an equal congruent or nearly congruent rectangle, and then over the solder paste H, as shown in FIG. Then, as shown in FIG. 4, the light emitting diode chip 7 is placed, and in this state, it is heated to a temperature above the melting point of the solder and then cooled to solidify the solder.
  • the rectangular light emitting diode chip 7 is shown in FIG. 5 with respect to the rectangular light emitting diode chip 3 as shown by a two-dot chain line in FIG. Heating is performed when the side surface is mounted in a non-parallel orientation to each side surface of the die pad portion 3 or when the light emitting diode chip 7 is placed at a position offset from the center of the die pad portion 3. Since the surface tension in the melted solder simultaneously acts on the side surfaces of the light emitting diode chip 7 and the die pad portion 3, the rectangular light emitting diode chip 7 is The orientation is automatically corrected so that each side is parallel or substantially parallel to each side of the rectangular die pad 3, and the light emitting die 1. It becomes Rukoto is automatically corrected so as to be positioned exactly in the center of Daipa' de unit 3.
  • the light emitting diode chip 7 is fixed by solidification of the molten solder while maintaining the posture corrected as described above.
  • the above-mentioned automatic correction of the surface tension of the heat-melted solder by the self-alignment of the surface tension is a rectangular length dimension L 1 and a width dimension of the die pad 3.
  • W 1 is in the range of 0.50 to 1.50 times the rectangular length dimension L 0 and width dimension W 0 in the light emitting diode chip 7, and
  • the ratio was in the range of 0.65 to 1.35, and most preferably in the range of 0.55 to 0.25.
  • die bonding agents other than solder paste such as conductive paste.
  • the die pad part 3 in the insulation substrate 2 is constructed.
  • the deviation from the center of the die pad 3 in the light emitting diode chip 7 can be reduced by the self bonding of the die bonding agent. Since each side can be made parallel or parallel to each side in the die pad portion 3, the width dimension in the molding portion 9 for packaging the light emitting diode chip 7 and the insulating substrate is smaller than in the conventional case. As a result, the chip type LED 1 can be made smaller and lighter, and the dispersion of the directivity of the light emitted from the light emitting diode chip 6 can be made smaller.
  • a conductor pattern 6 for electrically connecting the die pad portion 3 and one of the terminal electrodes 4 is straight as shown by a two-dot chain line A in FIG.
  • a solid line without making a straight line, the length of the conductor pattern 6 is lengthened by inclining obliquely, and the contact area with the mold portion 9 for packaging the conductor pattern 6 is increased. Therefore, it is possible to reliably reduce the infiltration of humidity and the like in the air along the conductor pattern 6.
  • the number of conductor patterns is not limited to one, and may be two, conductor pattern 6 shown by a solid line in FIG. 7 and conductor pattern 6 a shown by a two-dot chain line.
  • FIG. 8 shows a first modification of the first embodiment.
  • a narrow extension portion 3 a integrally extending outward from the die pad 3 is formed at each corner of the die pad 3 formed in a rectangular shape on the upper surface of the insulating substrate 2. Is provided.
  • the surface of the die pad 3 is coated.
  • the light emitting diode chip 7 is placed on the solder paste ⁇ H and then heated and melted, a part of the molten solder spreads on the surface of the narrow extension 3a, so this spread
  • the height of the rising edge of the molten solder on the surface of the die pad portion 3 can be lowered under the condition where the self-alignment due to the surface tension of the molten solder is secured.
  • the narrow extension 3 a with respect to the die pad 3 is formed in the die pad 3.
  • a plurality of the narrow extension portions 3a may be provided by die pads, or a third modification of the first embodiment. Even when the extension portions 3a are provided on one side surface of the portion 3 and the extension portions 3a are also used as the conductor pattern 6, the elevation of the molten solder on the surface of the die pad portion 3 is increased. Can be lowered under the condition that the cell surface tension of the molten solder is maintained.
  • FIG. 11 and FIG. 12 show the 4th modification in 1st Embodiment.
  • the recess 3 b is formed in the die pad 3 formed in a rectangular shape on the upper surface of the insulating substrate 2, and the light emitting diode chip 7 is not fitted in the recess 3 b. In addition, it is provided.
  • FIGS. 13 to 19 show a second embodiment.
  • reference numeral 1 1 denotes a chip-type LED
  • the chip-type LED 1 1 is provided with a chip-type insulating substrate 1 2
  • the insulating substrate 1 2 has a diameter D on the upper surface thereof.
  • a die pad portion 13 is formed of a circular metal film, and at the both ends, one electrode terminal 14 of the metal film and the other electrode terminal 15 are also formed.
  • this insulating substrate 1 On the upper surface of 2, a conductor pattern 16 of narrow width similarly made of a metal film is formed so as to electrically connect the one electrode terminal 14 and the die pad portion 13 with the conductor pattern 16. It is done.
  • the chip-shaped ED 1 1 has a light emitting diode chip 17 which has been dropped on the upper surface of the die pad portion 13, an electrode on the upper surface of the light emitting diode chip 17 and the other electrode terminal 1 5.
  • the light emitting diode chip 17 is a square or a substantially square whose one side has a length dimension B in plan view.
  • the two electrode terminals 1 4 and 1 5 extend from the upper surface of the insulating substrate 12 to the end surface and the lower surface.
  • the diameter D of the die pad portion 13 is the square or substantially square Make a dimension close to the diagonal dimension S in the light emitting diode chip 7 of
  • solder paste H is applied to the upper surface of the die pad 13, and the light emitting diode 1 is placed on the solder paste H.
  • the light emitting diode chip 17 can be supplied simply by simply placing it on the solder paste ⁇ H, correctly positioning it in the center of the die pad 13, and in the light emitting diode chip 1 7 It is not necessary to align the corner direction correctly in a certain direction.
  • the whole is heated to a temperature higher than the melting point of the solder, so that the solder paste H is once melted and then cooled to room temperature and solidified.
  • the light emitting diode chip 17 floats on the melted solder paste H, while the melted solder paste H is a surface of the die pad 13
  • the alloy spreads throughout the entire surface of the light emitting diode chip 17 and also spreads over the entire bottom surface and the four side surfaces of the light emitting diode chip 17, and the outer peripheral edge of the die pad 13
  • the surface tension in the melted solder paste ⁇ H acts between each of the four sides of the diode chip 17.
  • the die pad portion 13 is a circle having a diameter D approximate to a diagonal dimension S in the light emitting diode chip 17.
  • the light emitting diode chip 1 7 in a floating state in the molten solder paste ⁇ H is moved to a position where the surface tensions on the four side surfaces become equal to each other. Since the light emitting phenomenon occurs, even if the light emitting diode chip 1 7 is supplied to a portion shifted from the center of the die pad portion 13, the cell tension of the surface tension with respect to each of the four side surfaces is Due to the phenomenon, it will be automatically corrected to be located at the center or almost center in the die pad section 1 3.
  • a part of the melted solder paste H is a narrow conductive pattern connecting the die pad 13 to one of the electrode terminals 14 as shown in FIGS. 17 and 18.
  • an outward bulge h is partially formed at the location of the narrow conductor pattern 16 of the outer periphery.
  • the surface tension by the melted solder paste H also acts between the expanded portion h expanded in the direction of the narrow conductor pattern 16 and the side surface of the light emitting diode chip 17.
  • the light emitting diode chip 7 which is in a floating state on the melted solder paste ⁇ H is a self-alignment phenomenon in which the surface tensions on the respective side surfaces try to be equal to each other.
  • One corner of the corners Serial automatically become Osamu Tadashisa is possible to face the direction of the conductor pattern 1 6 narrow.
  • the light emitting diode chip 7 is automatically corrected to be positioned at or near the center of the die pad 13 as shown in FIG. 17, FIG. 18 and FIG.
  • the one corner is automatically corrected so as to be directed to the narrow conductor pattern 16.
  • the light emitting diode chip 17 is positioned at the center or substantially center of the die pad portion 1 3 connected to one of the electrode terminals 14.
  • the corners of the light emitting diode chip 17 can be aligned in the same direction at all times so that one corner of the light emitting diode chip 17 is directed to the direction of the narrow conductor pattern 16 connected to the die pad 13.
  • the diameter D in the die pad portion 13 is 0.6 times (lower limit value) to 1.5 times (upper limit) of the diagonal dimension S in the light emitting diode chip 17.
  • FIG. 20 shows a modification of the second embodiment.
  • the chip-type LED 1 1 ′ of this modification has the electrode terminals 1 4 ′ at both ends of the insulating substrate 1 2 ′ in plan view of the die pad portion 1 3 ′ on the top surface of the chip-type insulating substrate 1 2 ′. , 1 5 'are arranged on the center line C, in other words, the one electrode terminal 1 4' and the other electrode terminal 1 5 'are disposed with the die pad portion 1 3' between them.
  • a thin conductor pattern 1 6 ′ connecting between the die pad portion 1 3 ′ and the one electrode terminal 1 4 ′ is arranged in a substantially straight line in a plan view.
  • a center line connecting the two electrode terminals 1 4 ′ and 15 5 ′ (:, a ball, a row of the two electrode terminals 1 4 ′ and 15 5 ′
  • the light emitting diode chip 1 7 ′ is placed on the upper surface of the die pad portion 1 3 ′ ′ with 0 ° 4 Die bonding with solder paste ⁇ H, wire bonding between the electrode on the top surface of the light emitting diode chip 1 7 ′ and the other electrode terminal 1 5 ′ with a metal wire 1 8 ′, and Of the upper surface of the insulating substrate 12 ', the light emitting diode chip 1 7', the narrow conductor pattern 16 'and the metal wire 18' are formed by a molded portion 19 'made of transparent synthetic resin. It is packaged.
  • the solder paste H is applied to the upper surface of the die pad 13 1 ', and the light emitting diode chip 1 7' is placed thereon, the solder paste H is heated and melted. Automatically, so that the light emitting diode chip 1 7 ′ is positioned at or near the center of the die pad portion 1 3 ′ by the self-fluxing phenomenon due to the surface tension of the melted solder paste ⁇ H
  • the light emitting diode chip 1 7 ′ can be fixed as it can be fixed automatically in such a way that one corner of the light emitting diode chip 1 can be fixed to the direction of the narrow conductor pattern 1 6 ′.
  • two parallel side surfaces are central lines C connecting both electrode terminals 1 4 ′ and 1 5 ′, that is, both electrode terminals 1 4 ′ and 1 5 ′ Parallel or almost parallel to the array That one, the other two sides both electrode terminals of the four sides 1 4 ', 1 5' so as to become the center line C perpendicular or nearly perpendicular connecting Daibondi
  • the width dimension F and the length dimension E of the chip-type LED 1 1 ′ are shown in FIG. As shown, it can be smaller than when it is inclined.
  • FIGS. 21 and 12 show a third embodiment of the present invention.
  • the pair of both electrode terminals and the die pad portion are not made of the metal film formed on the insulating substrate, without using the insulating substrate. It is a case where it is made of a relatively thin metal plate.
  • both the one electrode terminal 24 formed by integrally connecting the circular die pad portions 23 through the narrow conductor pattern 2 6 and the other electrode terminal 25 are made of a metal plate.
  • the light emitting diode chip 27 is die-bonded on the upper surface of the die pad portion 23 using a solder paste H in the same manner as in the above-described embodiments, and the light emitting diode chip 27 is Wire bonding between the electrode on the top surface and the other electrode terminal 25 with a metal wire 2 8, and further, the portions of the light emitting diode chip 27, the narrow conductor pattern 26 and the metal wire 28 are used. It is packaged in a transparent or other light transmitting synthetic resin mold portion 2 9.
  • the other electrode terminal 25 can be extended and directly bonded to the light emitting diode chip 27.
  • the wire bonding by the metal wire can be omitted.
  • the diameter D of the die pad portion 2 3 is 0.6 times the diagonal dimension of the light emitting diode chip 2 7 (lower limit value) ) It is preferable to increase by 1.5 times (upper limit), and it is particularly preferable to increase by 0.8 times (lower limit) to 1.2 times (upper limit). Also in the third embodiment, as in the modification shown in FIG. 20 in the second embodiment, the conductor pattern 26 having a narrow width is viewed in plan view from the outer periphery of the die pad portion 23.
  • the width dimension and the length dimension of the chip-type LED 21 can be reduced and the size can be reduced by providing the electrode terminals 2 4 and 2 5 at a position shifted by 0 ° with respect to the array of 0 4.
  • the target semiconductor device is a chip type LED using a light emitting diode chip, but the present invention is not limited to this and substantially the same configuration as this chip type LED It goes without saying that the present invention can be applied to other semiconductor devices formed by connecting two or more other electrode terminals to one semiconductor chip as well as, for example, a transistor and the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Device Packages (AREA)

Description

曰月 糸田
半導体チップを使用した半導体装置 発明の背景
1 . 発明の属する技術分野
本発明は、 半導体チップを使用した半導体装置のうち、 前記半導体チップを、 ダイパッ ド部に対してダイボンディ ングし、 更に、 この半導体チップを合成樹脂 製のモールド部にてパッケージして成る半導体装置に関するものである。
2 . 関連技術の説明
一般に、 この種の半導体装置においては、 チップ型に形成した絶縁基板の上面 に、 金属膜によるダイパッ ド部と一対の電極端子とを、 一方の電極端子に前記ダ ィパッ ド部が電気的に接続するように形成し、 前記ダイパッ ド部に対してダイポ ンディ ングした半導体チップと、 他方の電極端子との間を電気的に接続するとい う構成にしている。
そして、 この構成の半導体装置において、 その半導体チップを、 一方の電極端 子に電気的に接続するダイパッ ド部に対してダイボンディ ングするに際しては、 半田ペース 卜等の加熱溶融性のダイポンディ ング剤を使用し、 このダイボンディ ング剤の適宜量を、 前記ダイパッ ド部の表面に塗着し、 このダイポンデイ ング剤 の上に、 半導体チップを載せ、 この状態で、 前記ダイボンディ ング剤を、 加熱に て一旦溶融したのち凝固するという方法を採用している。
この場合において、 従来は、 前記ダイパッ ド部を、 これにダイボンディ ングす る半導体チップにおける矩形と相似の矩形にしているものの、 その大きさを、 前 記半導体チップより遥かに大きく していることにより、 以下に述べるような問題 があった。
すなわち、 前記半導体チップのダイパッ ド部へのダイボンディ ングに際しては 、 平面視において、 この半導体チップをダイパッ ド部における中心又は略中心に ダイボンディ ングすることが必要であるが、 前記ダイパッ ド部の表面に塗着した ダイボンディ ング剤を加熱にて溶融したとき、 半導体チップはこの溶融したダイ ポンデイ ング剤に浮かんだ状態になる一方、 溶融したダイボンディ ング剤は、 前 記ダイパッ ド部の表面を四方に大きく広がることにより、 この溶融したダイポン ディ ング剤の四方への広がリに伴って、 これに浮かんだ状態になっている半導体 チップは、 前記ダイパッ ド部の表面に沿って中心からずれるように移動し、 この ように中心からずれ移動した位置において、 前記溶融ダイボンディ ング剤の凝固 にてダイパッ ド部に対して固定されることになるし、 また、 ダイパッ ド部に対し て半導体チップが、 ダイパッ ド部の中心からずれた部位に供給された場合には、 この中心からずれた状態は修正されることなく、 中心からずれたままの位置にお いてダイパッ ド部に対して固定されることになる。
これに加えて、 前記半導体チップのダイパッ ド部へのダイポンディ ングに際し て、 前記半導体チップは、 平面視において、 当該半導体チップにおける各コーナ か常に略一定の方向を向くようにコーナの方向を揃えてダイボンディ ングするこ とが必要であるが、 前記溶融したダイボンディ ング剤に浮かんだ状態に載ってい る半導体チップは、 平面視において任意の方向に自由に回転することになるから 、 そのコーナの方向に一定に揃えることができずに、 コーナの方向がずれた姿勢 のままでダイパッ ド部に対して固定されることになる。
このような半導体チップにおける中心からの位置ずれ及びコーナの方向ずれの ために、 当該半導体チップと他方の電極端子との間を、 金属線によるワイヤボン ディ ング等にて電気的に接続する場合に、 半導体チップにおける所定の電極部に 接続することができないとか、 金属線の途中が半導体チップに対して接触したり する等の接続ミスが発生するおそれが大きいばかりか、 この半導体チップの部分 を合成樹脂のモールド部にてパッケージする場合には、 このモールド部における 大きさを、 前記した両方のずれを見込んで大きく しなければならず、 半導体装置 の大型化及び重量のァップを招来するのである。
特に、 前記半導体装置が、 前記半導体チップと して発光ダイオー ドチップを使 用した L E Dである場合には、 前記したような発光ダイォー ドチップにおける中 心からの位置ずれ及びコーナの方向ずれのために、 光源の位置が変位するととも に、 発光ダイオー ドチップからの光の指向性が変化するから、 光の指向性のパラ 付きが大きいという問題があつた。 発明の開示
本発明は、 これらの問題を解消することを技術的課題とするものである。 本発明の第 1 の局面においては、 絶縁基板の表面に金属膜による矩形のダイパ ッ ド部と金属膜による一対の電極端子とを形成し、 このダイパッ ド部の表面に、 矩形の半導体チップを、 ダイボンディ ング剤にてダイボンディ ングし、 この半導 体チップを、 合成樹脂製のモール ド部にてパッケージして成る半導体装置におい て、 前記ダイパッ ド部の矩形における長さ寸法及び幅寸法が、 前記半導体チップ の矩形における長さ寸法及び幅寸法の 0 . 5 0 〜 1 . 5 0倍にされていることを 特徴としている。
このように、 絶縁基板の表面に形成したダイパッ ド部において、 その矩形にお ける長さ寸法及び幅寸法を、 半導体チップの矩形における長さ寸法及び幅寸法の 0 . 5 0〜 1 . 5 0倍にしたことにより、 前記半導体チップを、 前記ダイパッ ド 部に対して、 当該半導体チップにおける各側面がダイパッ ド部における各側面に 対して非平行の向き姿勢で載せられているか、 或いは、 半導体チップが前記ダイ パッ ド部の中心からずれた位置に載せられている場合に、 溶融したダイポンディ ング剤の表面張力が半導体チップ及びダイパッ ド部の各側面に同時に作用するか ら、 以下において詳しく述べるように、 この表面張力によるセルファライメン 卜 にて、 前記矩形の半導体チップは、 その各側面が矩形のダイパッ ド部における各 側面と平行又は略平行になる姿勢の向き、 つまり、 半導体チップにおける各コー ナが同じ方向又は略同じ方向を向くように自動的に修正されるとともに、 当該半 導体チップをダイパッ ド部における中心に正確に位置するように自動的に修正さ れることになる。
絶縁基板におけるダイパッ ド部に対する半導体チップのダイボンディ ングに際 して、 ダイボンディ ング剤の表面張力によるセルファライメン トにて、 半導体チ ップにおけるダイパッ ド部の中心からのずれを小さくすることができるとともに 、 半導体チップにおける各側面をダイパッ ド部における各側面に対して平行又は 平行に近づけることができるというように、 半導体チップにおける各コーナを同 じ方向又は同じ方向に近づけることができるから、 この半導体チップをパッケ一 ジするモール ド部を、 従来の場合よりも小さく、 ひいては、 半導体装置を小型 - 軽量化できるのである。
特に、 前記した第 1 の局面において、 半導体装置が、 その半導体チップを発光 ダイオー ドチップにし、 且つ、 そのモールド部を光透過性にしたチップ型 L E D である場合には、 光源位置の変位及び光の指向性の変化を小さくできて、 光の指 向性のパラ付きを小さくできるのである。
また、 前記第 1 の局面においては、 前記ダイパッ ド部の周囲に、 当該ダイパッ ド部から一体的に外向きに延びる細幅の延長部を、 部分的に設けるという構成に することによリ、 前記ダイパッ ド部の表面に塗着したダイボンディ ング剤の一部 は、 前記細幅の延長部の表面に広がり、 この広がりによって、 前記ダイパッ ド部 の表面におけるダイボンディ ング剤の盛リ上がり高さを、 当該ダイボンディ ング 剤によるセルファライメン 卜を確保した状態のもとで、 低くできるから、 半導体 チップにおけるダイパッ ド部からの浮き上がリ高さを低くできるとともに、 高さ の不揃いを低減でき、 且つ、 半導体チップの傾きを小さくでき、 しかも、 ダイポ ンディ ング剤に対する半導体チップのめリ込み深さが浅くなって、 半導体チップ に電気的ショ一卜が発生することを低減でき、 且つ、 半導体チップが発光ダイォ 一ドチップである場合には、 当該発光ダイォー ドチップからの発光量が低下する ことを回避できる。
更にまた、 前記第 1 の局面においては、 前記ダイパッ ド部に、 凹み部を、 当該 凹み部内に前記半導体チップが嵌まることがない大きさにして設けるという構成 にすることによリ、 前記ダイパッ ド部の表面に塗着したダイボンディ ング剤の一 部は、 前記凹み部に入って、 前記ダイパッ ド部の表面におけるダイボンディ ング 剤の盛り上がリ高さを、 当該ダイボンディ ング剤によるセルファライメン 卜を確 保した状態のもとで、 低くできるから、 半導体チップにおけるダイパッ ド部から の浮き上がり高さを低くできるとともに、 高さの不揃いを低減でき、 且つ、 半導 体チップの傾きを小さくでき、 しかも、 ダイボンディ ング剤に対する半導体チッ プのめリ込み深さが浅くなつて、 半導体チップに電気的ショー 卜が発生すること を低減できる。
もちろん、 前記ダイパッ ド部に、 前記細幅の延長部を設けることの構成と、 凹 み部を設けることの構成とを組み合わせた形態にすることによリ、 これら単独の 効果を相乗的に助長できることはいうまでもない。
次に、 本発明の第 2の局面においては、 絶縁基板の表面に金属膜によるダイパ ッ ド部と金属膜による一対の電極端子とを形成し、 このダイパッ ド部の表面に、 平面視で正方形又は略正方形にした半導体チップを、 ダイボンディ ング剤にてダ ィボンディ ングし、 この半導体チップを、 合成樹脂製のモールド部にてパッケ一 ジして成る半導体装置において、 前記ダイパッ ド部は、 平面視で前記半導体チッ プにおける対角寸法に近似する直径の円形にされ、 このダイパッ ド部と一方の電 極端子との間に、 これらを一体的に連接する金属膜による細幅の導体パターンが 設けられていることを特徴としている。
この構成において、 一方の電極端子におけるダイパッ ド部の表面に、 加熱溶融 性のダイボンディ ング剤を塗着したのちこれに半導体チップを載せ、 この状態で 、 全体を、 前記ダイボンディング剤の融点よりも高い温度に加熱する。
この加熱にて前記ダイボンディ ング剤は溶融することによリ、 前記半導体チッ プは、 この溶融したダイポンデイ ング剤に浮かんだ状態になる一方、 溶融したダ ィポンディ ング剤は、 前記ダイパッ ド部における表面の全体にわたって合金化し ながら広がると共に、 前記半導体チップの底面及び四つの各側面の全体にわたつ ても合金化しながら広がリ、 前記ダイパッ ド部における外周縁と、 前記半導体チ ップにおける四つの各側面との間には、 前記溶融したダイボンディ ング剤におけ る表面張力が働くことになる。
この場合において、 半導体チップが正方形又は略正方形であるのに対して、 前 記ダイパッ ド部は、 前記半導体チップにおける対角寸法に近似した直径の円形で あることによリ、 前記溶融したダイポンディ ング剤に浮かんだ状態になつている 半導体チップには、 その四つの各側面に対する表面張力が互いに等しくなる位置 まで移動するというセルファライメン 卜現象が発生するから、 前記半導体チップ は、 前記ダイパッ ド部の中心からずれた部位に供給されていても、 その四つの各 側面に対する表面張力のセルファライメン 卜現象によリ、 ダイパッ ド部における 中心又は略中心に位置するように自動的に修正されることになる。
これに加えて、 前記溶融したダイボンディ ング剤の一部は、 前記ダイパッ ド部 を一方の電極端子に繋ぐ金属膜による細幅の導体パターンの方向にも広がって、 溶融した半田ペース 卜の外周には、 当該外周のうち前記細幅の連接部の個所に外 向への膨み部が部分的にでき、 この細幅の導体パターンの方向に広がった膨み部 と前記半導体チップの側面との間にも溶融したダイボンディ ング剤による表面張 力が働くことによリ、 前記溶融したダイボンディ ング剤に浮かんだ状態になって いる半導体チップは、 その各側面に対する表面張力が互いに等しくなろうとする セルファライメン 卜現象にて、 当該半導体チップにおける四つのコーナのうち一 つのコーナが前記細幅の導体パタ一ンの方向に向くように自動的に修正されるこ とになる。
すなわち、 前記半導体チップは、 ダイパッ ド部における中心又は略中心に位置 するように自動的に修正 (セルファライメン 卜) されると同時に、 その一つのコ —ナが前記細幅の導体パターンの方向に向くように自動的に修正 (セルファライ メン 卜) されることになる。
そして、 前記溶融したダイボンディ ング剤を冷却にて凝固することにより、 半 導体チップを、 一方の電極端子に連接するダイパッ ド部における中心又は略中心 の位置に、 当該半導体チップにおける一つのコーナがダイパッ ド部に繋がる細幅 の導体パターンの方向に向かうようにコーナの方向を常に同じ方向に揃えてダイ ボンディ ングすることができるから、 前記半導体チップにおけるダイパッ ド部の 中心からの位置ずれ及びコーナの方向ずれを小さくできる。
その結果、 半導体チップと他方の電極端子との間を、 金属線によるワイヤポン ディ ング等にて電気的に接続する場合に、 接続ミスが発生するおそれを確実に低 減できるばかりか、 この半導体チップの部分を合成樹脂のモールド部にてパッケ —ジする場合には、 このモールド部を前記両方のずれが小さい分だけ小さくでき て、 半導体装置の小型 ■ 軽量を図ることができる。
前記したように、 半導体チップをダイパッ ド部における中心又は略中心に位置 することのセルファライメン トを、 及び、 半導体チップをその一つのコーナが前 記細幅の導体パターンの方向に向かせることのセルファライメン 卜は、 前記ダイ パッ ド部の直径を、 半導体チップにおける対角寸法の 0 . 6倍〜 1 . 5倍にする ことによつて確実に達成できる。
また、 前記第 2の局面においては、 前記ダイパッ ド部を、 平面視において、 前 記一対の電極端子の間に位置するように略一直線状に並べて配設し、 且つ、 前記 細幅の導体パターンを、 平面視において、 前記ダイパッ ド部における外周のうち 前記一対の電極端子の並び列に対して 4 5度ずれた部位に設けるという構成にす ることにより、 前記半導体チップは、 ダイボンディ ング剤を溶融したとき当該半 導体チップにおける一つのコーナが前記 4 5度の導体パターンの方向を向くこと になるから、 前記半導体チップを、 当該半導体チップにおける四つの各側面のう ち互いに平行な二つの側面が両電極端子の並び列と平行又は略平行に、 他の二つ の側面か両電極端子の並び列と直角又は略直角になるようにしてダイポンディ ン グすることかでき、 この半導体装置における幅寸法及び長さ寸法を、 前記四つの 側面が両電極端子の並び列と傾斜している場合よリも小さくできるから、 半導体 装置をよリ小型 · 軽量化できる利点がある。
更にまた、 この第 2の局面においても、 半導体装置が、 その半導体チップを発 光ダイォー ドチップにし、 且つ、 そのモールド部を光透過性にしたチップ型 L E Dである場合、 光源位置の変位及び光の指向性の変化を小さくでき、 光の指向性 のパラ付きを小さくできる。
もちろん、 この第 2の局面においても、 前記第 1 の局面の場合と同様に、 前記 ダイパッ ド部に、 凹み部を、 当該凹み部内に前記半導体チップが嵌まることがな い大きさにして設けることによリ、 半導体チップにおけるダイパッ ド部からの浮 き上がり高さの不揃いを低減でき、 且つ、 半導体チップの傾きを小さくでき、 し かも、 半導体チップに電気的ショー 卜が発生することができる。
そして、 本発明の第 3の局面においては、 金属板製のダイパッ ド部と金属板製 の一対の電極端子とを備え、 前記ダイパッ ド部に、 平面視で正方形又は略正方形 にした半導体チップを、 ダイボンディ ング剤にてダイボンディ ングし、 この半導 体チップを、 合成樹脂製のモールド部にてパッケージして成る半導体装置におい て、 前記ダイパッ ド部は、 平面視で前記半導体チップにおける対角寸法に近似す る直径の円形にされ、 このダイパッ ド部と一方の電極端子との間に、 これらを一 体的に連接する金属板製の細幅の導体パターンが設けられていることを特徴とす るものであり、 これにより、 絶縁基板を使用しない金属板を使用した半導体装置 にでぎる。 この第 3の局面においては、 前記第 2の局面と同様に、
i . 前記ダイパッ ド部の直径を、 半導体チップにおける対角寸法の 0 · 6倍〜 1 . 5倍にすること。
iに 前記ダイパッ ド部を、 平面視において、 前記一対の電極端子の間に位置する ように略一直線状に並べて配設し、 且つ、 前記細幅の導体パターンを、 平面視に おいて、 前記ダイパッ ド部における外周のうち前記一対の電極端子の並び列に対 して 4 5度ずれた部位に設けること、
iH . 半導体装置を、 その半導体チップを発光ダイオー ドチップにし、 且つ、 その モールド部を光透過性にしたチップ型 L E Dにすること。
に適用できることはもちろんである。
本発明の他の目的、 特徴及び利点は、 以下添付図面に基づいて説明する実施形 態の説明から明らかとなろう。 図面の簡単な説明
図 1 は、 第 1 実施形態によるチップ型 L E Dを示す縱断正面図である。
図 2 は、 図 1 の平面図である。
図 3は、 前記第 1 実施形態によるチップ型 L E Dを示す斜視図である。
図 4は、 前記第 1 実施形態における分解斜視図である。
図 5は、 図 4の V— V視断面図である。
図 6は、 前記第 1 実施形態において絶縁基板に発光ダイォ— ドチップをダイポ ンディ ングした状態を示す縱断正面図である。
図 7は、 図 6の平面図である。
図 8は、 前記第 1 実施形態における第 1 の変形例を示す斜視図である。
図 9は、 前記第 1 実施形態における第 2 の変形例を示す斜視図である。
図 1 0 は、 前記第 1 実施形態における第 3の変形例を示す斜視図である。 図 1 〗 は、 前記第 1 実施形態における第 4の変形例を示す斜視図である。 図 1 2 は、 図 1 1 の X I I — X I I 視断面図である。
図 1 3は、 第 2実施形態によるチップ型 L E Dの縦断正面図である。
図 1 4は、 図 1 3の平面図である。 図 1 5は、 前記第 2の実施形態によるチップ型 L E Dの分解斜視図である。 図 1 6は、 図 1 5の XV I - XV I 視断面図である。
図 1 7は、 図 1 4の要部拡大図である。
図 1 8 は、 図 1 7の XV I I I - XV I I I 視断面図である。
図 1 9 は、 図 1 7の X I X - X I X 視断面図である。
図 2 0は、 前記第 2実施形態における変形例を示す平面図である。
図 2 1 は、 前記第 3実施形態によるチップ型 L E Dの分解斜視図である。 図 2 2 は、 図 2 1 の平面図である。
図 2 3は、 前記第 3実施形態における変形例を示す縦断正面図である。 好適な実施形態の詳細な説明
図 1 〜図 7は、 第 1 実施形態を示す。
この図において、 符号 1 は、 半導体装置としての一つの実施形態であるところ のチップ型 L E Dを示す。
このチップ型し E D 1 は、 チップ型にした絶縁基板 1 を備え、 この絶縁基板 2 の上面には、 金属膜による矩形のダイパッ ド部 3 と、 同じく金属膜による左右一 対の端子電極 4 , 5 とが形成されているとともに、 一方の端子電極 4 と前記ダイ パッ ド部 3とを電気的に接続する金属膜による細幅の導体バターン 6が形成され ている。
更に、 前記チップ型 L E D 1 は、 前記ダイパッ ド部 3の上面にダイポンディ ン グした発光ダイ才一 ドチップ 7と、 この発光ダイオー ドチップ 7 と前記他方の端 子電極 5 との間をワイヤボンディ ングした細い金属線 8 と、 前記発光ダイォー ド チップ 6及び配線パターン 6の部分をパッケージする透明等の光透過性合成樹脂 製のモールド部 9 とを備えている。
なお、 前記両端子電極 4 , 5は、 絶縁基板 2 の上面から端面及び下面にわたる ように延びている。
そして、 前記絶縁基板 2上面におけるダイパッ ド部 3 に対して発光ダイォー ド チップ 7をダイボンディ ングするに際しては、 以下に述べるように構成する。 前記発光ダイ才ー ドチップ 7は、 一般的に言って、 長さ寸法 L 0で幅寸法 W 0 の矩形であるから、 前記ダイパッ ド部 3を、 その長さ寸法 L 1 及び幅寸法 W 1 を 、 前記発光ダイォー ドチップ 7の矩形における長さ寸法 L 0及び幅寸法 W 0 と等 しいか、 略等しく した合同又は略合同の矩形にして、 このダイパッ ド部 3の上面 に、 図 3に示すように、 半田ペース ト Hの適宜量を塗着し、 次いで、 この半田べ 一ス ト Hの上に、 図 4 に示すように、 前記発光ダイオー ドチップ 7を載せ、 この 状態で、 半田の溶融点以上の温度に加熱したのち冷却して半田を凝固するという ようにする。
このように構成することによリ、 前記矩形の発光ダイオー ドチップ 7を、 前記 矩形のダイパッ ド部 3に対して、 図 5に二点鎖線で示すように、 当該発光ダイ才 — ドチップ 7における各側面がダイパッ ド部 3における各側面に対して非平行の 向き姿勢で載せられているか、 或いは、 発光ダイオー ドチップ 7か前記ダイパッ ド部 3の中心からずれた位置に載せられている場合に、 加熱溶融した半田におけ る表面張力が発光ダイ才一 ドチップ 7及びダイパッ ド部 3の各側面に同時に作用 するから、 この表面張力によるセルファライメン 卜にて、 前記矩形の発光ダイ才 — ドチップ 7は、 その各側面が矩形のダイパッ ド部 3 における各側面と平行又は 略平行になる姿勢の向きに自動的に修正されるとともに、 当該発光ダイ才一 ドチ ップ 7がダイパッ ド部 3 における中心に正確に位置するように自動的に修正され ることになる。
そして、 前記発光ダイォー ドチップ 7 は、 前記のように修正された姿勢のまま で、 溶融半田の凝固にて固定される。
この場合において、 本発明者達の実験によると、 加熱溶融した半田における表 面張力のセルファライメン 卜による前記した自動的な修正は、 前記ダイパッ ド 3 における矩形の長さ寸法 L 1 及び幅寸法 W 1 を、 前記発光ダイォー ドチップ 7に おける矩形の長さ寸法 L 0及び幅寸法 W 0の 0 . 5 0〜 1 . 5 0倍の範囲内にし た場合において確実に達成できるのであり、 好ま しくは、 0 . 6 5〜 1 . 3 5倍 の範囲内で、 最も好ましいのは、 0 . 7 5〜 . 2 5倍の範囲内であった。 また 、 導電性ペース 卜等の半田ペース ト以外のダイボンディ ング剤についても同様で あった。
つまリ、 このように構成することにより、 絶緣基板 2 におけるダイパッ ド部 3 に対する発光ダイオー ドチップ 7のダイボンディ ングに際して、 ダイボンディ ン グ剤のセルファライメン トにより、 発光ダイオー ドチップ 7におけるダイパッ ド 部 3の中心からのずれを小さくすることができるとともに、 発光ダイォ一 ドチッ プ 7 における各側面をダイパッ ド部 3 における各側面に対して平行又は平行に近 づけることができるから、 この発光ダイォー ドチップ 7をパッケージするモール ド部 9及び絶緣基板における幅寸法を、 従来の場合よりも小さくでき、 ひいては 、 チップ型 L E D 1 を小型 · 軽量化できるとともに、 発光ダイォ一 ドチップ 6 か ら発射される光の指向性のバラ付きを小さくできる。
なお、 本第 1 の実施形態においては、 前記ダイパッ ド部 3と一方の端子電極 4 とを電気的に接続する導体パターン 6を、 図 2 に二点鎖線 Aで示すように、 真つ 直ぐな直線な直線にすることなく、 実線で示すように、 斜めに傾斜することによ リ、 この導体パターン 6の長さを長く し、 これをパッケージするモールド部 9 と の密着面積を増大するようにして、 この導体バターン 6を伝って大気中の湿度等 が侵入することを確実に低減できるように構成している。
この場合、 前記導体パターンは、 一本にすることに限らず、 図 7に実線で示す 導体パターン 6 と、 二点鎖線で示す導体バターン 6 aとの二本にしても良い。 図 8 は、 前記第 1 実施形態における第 1 の変形例を示す。
この第 1 の変形例は、 前記絶縁基板 2 における上面に矩形に形成したダイパッ ド部 3における各隅角部に、 当該ダイパッ ド部 3から一体的に外向きに延びる細 幅の延長部 3 aを設けたものである。
このように、 ダイパッ ド部 3に、 当該ダイパッ ド部 3から一体的に外向きに延 びる細幅の延長部 3 aを部分的に設けることにょリ、 このダイパッ ド部 3の表面 に塗着した半田ペース 卜 Hを、 これに発光ダイオー ドチップ 7を載せたのち加熱 溶融したとき、 この溶融半田の一部が、 前記細幅の延長部 3 aの表面に広がるこ とになるから、 この広がりによって、 前記ダイパッ ド部 3の表面における溶融半 田の盛リ上がり高さを、 当該溶融半田の表面張力によるセルファライメン トを確 保した状態のもとで、 低くできるのである。
この場合、 第 1 実施形態における第 2の変形例としては、 前記ダイパッ ド部 3 に対する細幅の延長部 3 aを、 図 9 に示すように、 前記ダイパッ ド部 3における 各側面の部分に設けるという構成するか、 或いは、 第 1 実施形態における第 3の 変形例としては、 図 1 0 に示すように、 前記細幅の延長部 3 aの複数本を、 ダイ パッ ド部 3における一つの側面に設け、 この各延長部 3 aを、 前記導体パターン 6 と兼用にするという構成にすることによっても、 前記ダイパッ ド部 3の表面に おける溶融半田の盛り上がリ高さを、 当該溶融半田の表面張力によるセルファラ ィメン 卜を確保した状態のもとで、 低くできるのである。
そして、 図 1 1 及び図 1 2 は、 第 1 実施形態における第 4の変形例を示す。 この第 4の変形例は、 前記絶縁基板 2 における上面に矩形に形成したダイパッ ド部 3に、 凹み部 3 bを、 当該凹み部 3 b内に前記発光ダイォー ドチップ 7が嵌 まることがない大きさにして設けるものである。
このように構成することにより、 前記ダイパッ ド部 3の表面に塗着した半田べ, —ス ト Hを、 これに発光ダイオー ドチップ 7を載せたのち加熱溶融したとき、 こ の溶融半田の一部が、 前記凹み部 3 bに入ることになるから、 これによつて、 ά 記ダイパッ ド部 3の表面における溶融半田の盛り上がリ高さを、 当該溶融半田の 表面張力によるセルファライメン 卜を確保した状態のもとで、 低くできるの "^あ る。
次に、 図 1 3〜図 1 9 は、 第 2実施形態を示す。
これらの図において、 符号 1 1 は、 チップ型 L E Dを示し、 このチップ型 L E D 1 1 は、 チップ型にした絶縁基板 1 2 を備え、 この絶緣基板 1 2 には、 その上 面に直径 Dの円形した金属膜によるダイパッ ド部 1 3が形成されているとともに 、 その両端部に同じく金属膜による一方の電極端子 1 4 と、 他方の電極端子 1 5 とが形成され、 更に、 この絶縁基板 1 2の上面には、 同じく金属膜による細幅の 導体パターン 1 6 が、 当該導体パターン 1 6 にて前記一方の電極端子 1 4と前記 ダイパッ ド部 1 3 とを電気的に連接するように形成されている。
また、 前記チップ型し E D 1 1 は、 前記ダイパッ ド部 1 3の上面にダイポンデ イ ングした発光ダイオー ドチップ 1 7 と、 この発光ダイオー ドチップ 1 7の上面 における電極と前記他方の電極端子 1 5 との間をワイヤポンディ ングした金属線 1 8 と、 前記絶縁基板 1 2 における上面のうち前記発光ダイオー ドチップ 1 7、 細幅の導体パターン 1 6及び金属線 1 8の部分をパッケージする透明等の光透過 性合成樹脂製のモールド部 1 9 とを備えてぉリ、 前記発光ダイォー ドチップ 1 7 は、 平面視において、 一辺の長さ寸法を Bにした正方形又は略正方形である。 なお、 前記両電極端子 1 4 , 1 5 は、 絶縁基板 1 2の上面から端面及び下面に わたるように延びている。
そして、 前記絶縁基板 1 2の上面におけるダイパッ ド部 1 3の上面に、 前記発 光ダイオー ドチップ 1 7をダイボンディ ングにするに際しては、 前記ダイパッ ド 部 1 3における直径 Dを、 前記正方形又は略正方形の発光ダイ才ー ドチップ 7に おける対角寸法 Sに近似した寸法にする。
次いで、 前記ダイパッ ド部 1 3の上面に、 図 1 5及び図 1 6 に示すように、 半 田ペース ト Hの適宜量を塗着し、 この半田ペース 卜 Hの上に、 前記発光ダイォ一 ドチップ 7を供給 ■ 載置する。
なお、 この発光ダイォ一 ドチップ 1 7の供給に際しては、 只単に半田ペース 卜 Hの上に載せるだけで良く、 ダイパッ ド部 1 3の中心に正しく位置決めすること 、 及び、 発光ダイォ一 ドチップ 1 7 におけるコーナの方向を一定の方向に正しく 揃えることを必要としない。
次いで、 全体を、 前記半田の溶融点よリも高い温度に加熱することにより、 前 記半田ペース 卜 Hを一旦溶融したのち、 常温に冷却して凝固する。
前記半田ペース ト Hの加熱 · 溶融により、 前記発光ダイォー ドチップ 1 7は、 この溶融した半田ペース 卜 Hに浮かんだ状態になる一方、 溶融した半田ペース 卜 Hは、 前記ダイパッ ド部 1 3における表面の全体にわたって合金化しながら広が ると共に、 前記発光ダイォ一 ドチップ 1 7の底面及び四つの各側面の全体にわた つても合金化しながら広がり、 前記ダイパッ ド部 1 3における外周縁と、 前記発 光ダイオー ドチップ 1 7における四つの各側面との間には、 前記溶融した半田べ —ス 卜 Hにおける表面張力が働く ことになる。
この場合において、 発光ダイオー ドチップ 1 7が正方形又は略正方形であるの に対して、 前記ダイパッ ド部 1 3は、 前記発光ダイオー ドチップ 1 7における対 角寸法 Sに近似した直径 Dの円形であることにより、 前記溶融した半田ペース 卜 Hに浮かんだ状態になっている発光ダイオー ドチップ 1 7 には、 その四つの各側 面に対する表面張力か互いに等しくなる位置まで移動するというセルファライメ ン 卜現象が発生するから、 前記発光ダイ才ー ドチップ 1 7 は、 前記ダイパッ ド部 1 3の中心からずれた部位に供給されていても、 その四つの各側面に対する表面 張力のセルファライメン ト現象にょリ、 ダイパッ ド部 1 3 における中心又は略中 心に位置するように自動的に修正されることになる。
これに加えて、 前記溶融した半田ペース ト Hの一部は、 図 1 7及び図 1 8 に示 すように、 前記ダイパッ ド部 1 3を一方の電極端子 1 4に繋ぐ細幅の導体パター ン 1 6の方向にも広がって、 この溶融した半田ペース ト Hの外周には、 当該外周 のうち前記細幅の導体パターン 1 6の個所に外向への膨み部 hが部分的にでき、 この細幅の導体パターン 1 6の方向に広がった膨み部 hと前記発光ダイォー ドチ ップ 1 7の側面との間にも溶融した半田ペース 卜 Hによる表面張力が働くことに ょリ、 前記溶融した半田ペース 卜 Hに浮かんだ状態になっている発光ダイォー ド チップ〗 7 は、 その各側面に対する表面張力が互いに等しくなろうとするセルフ ァライメン ト現象にて、 当該発光ダイオー ドチップ 1 7における四つのコーナの うち一つのコーナが前記細幅の導体パターン 1 6の方向に向くように自動的に修 正されることになる。
すなわち、 前記発光ダイォ一 ドチップ 7は、 図 1 7、 図 1 8及び図 1 9に示す ように、 ダイパッ ド部 1 3における中心又は略中心に位置するように自動的に修 正されると同時に、 その一つのコーナが前記細幅の導体パターン 1 6の方向に向 くように自動的に修正されることになる。
そして、 前記溶融した半田ペース 卜 Hを冷却にて凝固することにより、 前記発 光ダイオー ドチップ 1 7を、 一方の電極端子 1 4に連接するダイパッ ド部 1 3 に おける中心又は略中心の位置に、 当該発光ダイオー ドチップ 1 7における一つの コーナがダイパッ ド部 1 3に繋がる細幅の導体パターン 1 6の方向に向かうよう にコーナの方向を常に同じ方向に揃えてダイボンディ ングすることができる。 ところで、 本発明者の実験によると、 前記ダイパッ ド部 1 3 における直径 Dは 、 前記発光ダイ才一 ドチップ 1 7における対角寸法 Sの 0 . 6倍 (下限値) 〜 1 . 5倍 (上限値) にした場合に、 溶融した半田ペース 卜の表面張力によるセルフ ァライメン ト現象を確実に得ることができるのでぁリ、 特に、 好ましいのは、 0 . 8倍 (下限値) 〜 1 . 2倍 (上限値) であった。 従って、 本発明の請求の範囲において 「半導体チップにおける対角寸法に近似 する直径」 とは、 これらの範囲のことを意味する。
次に、 図 2 0は、 前記第 2実施形態における変形例を示す。
この変形例のチップ型 L E D 1 1 ' は、 チップ型絶縁基板 1 2 ' の上面におけ るダイパッ ド部 1 3 ' を、 平面視において、 前記絶緣基板 1 2 ' の両端における 電極端子 1 4 ' , 1 5 ' を結ぶ中心線 C上の部位に配設し、 換言すると、 前記一 方の電極端子 1 4 ' 及び他方の電極端子 1 5 ' を、 その間にダイパッ ド部 1 3 ' を位置するように、 平面視において略一直線状に並べて配設する一方、 前記ダイ パッ ド部 1 3 ' と前記一方の電極端子 1 4 ' との間を繋ぐ細幅の導体パターン 1 6 ' を、 平面視において、 前記ダイパッ ド部 1 3 ' における外周のうち前記両電 極端子 1 4 ' , 1 5 ' を結ぶ中心線(:、 つまリ、 前記両電極端子 1 4 ' , 1 5 ' の並び列に対して 0 = 4 5度ずれた部位に設け、 前記ダイパッ ド部 1 3 ' の上面 に発光ダイオー ドチップ 1 7 ' を前記と同様に半田ペース 卜 Hにてダイボンディ ングし、 この発光ダイオー ドチップ 1 7 ' の上面における電極と前記他方の電極 端子 1 5 ' との間を金属線 1 8 ' にてワイヤボンディ ングし、 更に、 前記絶縁基 板 1 2 ' における上面のうち前記発光ダイオー ドチップ 1 7 ' 、 細幅の導体バタ —ン 1 6 ' 及び金属線 1 8 ' の部分を透明合成樹脂製のモールド部 1 9 ' にてパ ッケージしたものである。
この構成によると、 ダイパッ ド部 1 3 ' の上面に半田ペース 卜 Hを塗着し、 こ れに発光ダイオー ドチップ 1 7 ' を載せたのち、 前記半田ペース 卜 Hを加熱 ' 溶 融することによリ、 この溶融した半田ペース 卜 Hの表面張力によるセルファライ メン 卜現象にて、 前記発光ダイォー ドチップ 1 7 ' を、 ダイパッ ド部 1 3 ' にお ける中心又は略中心に位置するように自動的に修正できると同時に、 その一つの コーナが前記細幅の導体パターン 1 6 ' の方向に向くように自動的に修正でき、 その状態で、 固定できることにより、 前記発光ダイオー ドチップ 1 7 ' を、 図 2 0の平面視において、 その四つの各側面のうち互いに平行な二つの側面が両電極 端子 1 4 ' , 1 5 ' を結ぶ中心線 C、 つまり、 両電極端子 1 4 ' , 1 5 ' の並び 列と平行又は略平行になる一方、 四つの側面のうち他の二つの側面が両電極端子 1 4 ' , 1 5 ' を結ぶ中心線 Cと直角又は略直角になるようにしてダイボンディ ングすることができるから、 このチップ型 L E D 1 1 ' における幅寸法 F及び長 さ寸法 Eを、 前記四つの側面が両電極端子 1 4 ' , 1 5 ' の並び列と前記した図 1 4 に示すように傾斜している場合よリも小さくできる。
そして、 図 2 1 及び図 1 2 は、 本発明における第 3実施形態を示す。
この第 3実施の形態によるチップ型 L E D 2 1 は、 一対の両電極端子及びダイ パッ ド部を、 絶縁基板に形成した金属膜にすることに代えて、 前記絶縁基板を使 用することなく、 比較的薄い板厚さの金属板製にした場合である。
すなわち、 細幅の導体パターン 2 6 を介して円形のダイパッ ド部 2 3を一体的 に連接して成る一方の電極端子 2 4と、 他方の電極端子 2 5 との両方を、 金属板 製にして、 前記ダイパッ ド部 2 3の上面に発光ダイ才ー ドチップ 2 7を、 前記し た各実施形態と同様に、 半田ペース ト Hを使用してダイボンディ ングし、 この発 光ダイォー ドチップ 2 7の上面における電極と前記他方の電極端子 2 5 との間を 金属線 2 8 にてワイヤボンディ ングし、 更に、 前記発光ダイォー ドチップ 2 7、 細幅の導体パターン 2 6及び金属線 2 8の部分を透明等の光透過性合成樹脂製の モールド部 2 9 にてパッケージしたものである。
この構成によると、 絶緣基板を使用しない金属板を使用したチップ型 L E D 2 1 にすることができる。
この第 3実施形態においては、 発光ダイ才一 ドチップ 2 7と他方の電極端子 1 5 との間を金属線 2 8 にてワイヤボンディ ングすることに代えて、 図 2 3 に示す 変形例のように、 他方の電極端子 2 5を延長して、 発光ダイォ一 ドチップ 2 7に 対して直接に接合することができ、 これにより、 金属線によるワイヤボンディ ン グを省略したものに構成することができる。
また、 この第 3実施形態においても、 前記第 2実施形態の場合と同様に、 前記 ダイパッ ド部 2 3 における直径 Dを、 前記発光ダイオー ドチップ 2 7 における対 角寸法の 0 . 6倍 (下限値) 〜 1 . 5倍 (上限値) にすることが好ま しく、 特に 好ましいのは、 0 . 8倍 (下限値) 〜 1 . 2倍 (上限値) にすることであり、 更 にまた、 この第 3実施形態においても、 前記第 2実施形態において図 2 0 に示す 変形例と同様に、 細幅の導体パターン 2 6を、 平面視において、 前記ダイパッ ド 部 2 3 における外周のうち前記両電極端子 2 4 , 2 5を結ぶ中心線、 つまリ、 前 記両電極端子 2 4 , 2 5の並び列に対して 0 = 4 5度ずれた部位に設けることに より、 チップ型 L E D 2 1 における幅寸法及び長さ寸法を縮小でき、 小型化でき る。
なお、 前記した各実施形態は、 目的とする半導体装置が、 発光ダイオー ドチッ プを使用したチップ型 L E Dの場合であつたが、 本発明は、 これに限らず、 この チップ型 L E Dと略同じ構成のダイォー ドは勿論こと、 例えば、 トランジスタ一 等のように、 一つの半導体チップに対して二つ以上の他方の電極端子を接続して 成る他の半導体装置にも適用できることはいうまでもない。

Claims

言青求 の 範囲
1 . 絶縁基板の表面に金属膜による矩形のダイパッ ド部と金属膜による一対の電 極端子とを形成し、 このダイパッ ド部の表面に、 矩形の半導体チップを、 ダイポ ンデイ ング剤にてダイボンディ ングし、 この半導体チップを、 合成樹脂製のモ一 ルド部にてパッケージして成る半導体装置において、
前記ダイパッ ド部の矩形における長さ寸法及び幅寸法が、 前記半導体チップの 矩形における長さ寸法及び幅寸法の 0 . 5 0〜 1 . 5 0倍にされていることを特 徴とする半導体チップを使用した半導体装置。
2 . 前記半導体チップが発光ダイ才一 ドチップであり、 前記モールド部が光透過 性であることを特徴とする前記請求項 1 に記載した半導体チップを使用した半導 体装置。
3 . 前記ダイパッ ド部の周囲に、 当該ダイパッ ド部から一体的に外向きに延びる 細幅の延長部を部分的に設けることを特徴とする前記請求項 1 又は 2 に記載した 半導体チップを使用した半導体装置。
4 . 前記ダイパッ ド部に、 凹み部を、 当該凹み部内に前記半導体チップが嵌まる ことがない大きさにして設けることを特徴とする前記請求項 1 又は 2 に記載した 半導体チップを使用した半導体装置。
5 . 前記ダイパッ ド部の周囲に、 当該ダイパッ ド部から一体的に外向きに延びる 細幅の延長部を部分的に設ける一方、 前記ダイパッ ド部に、 凹み部を、 当該凹み 部内に前記半導体チップが嵌まることがない大きさにして設けることを特徴とす る前記請求項 1 又は 2に記載した半導体チップを使用した半導体装置。
6 . 絶縁基板の表面に金属膜によるダイパッ ド部と金属膜による一対の電極端子 とを形成し、 このダイパッ ド部の表面に、 平面視で正方形又は略正方形にした半 導体チップを、 ダイボンディ ング剤にてダイボンディ ングし、 この半導体チップ を、 合成樹脂製のモールド部にてパッケージして成る半導体装置において、 前記ダイパッ ド部は、 平面視で前記半導体チップにおける対角寸法に近似する 直径の円形にされ、 このダイパッ ド部と一方の電極端子との間に、 これらを一体 的に連接する金属膜による細幅の導体パターンが設けられていることを特徴とす る半導体チップを使用した半導体装置。
7 . 前記ダイパッ ド部の直径が、 半導体チップにおける対角寸法の 0 . 6倍〜 1
. 5倍であることを特徴とする前記請求項 6 に記載した半導体チップを使用した 半導体装置。
8 . 前記半導体チップが発光ダイオー ドチップであり、 前記モールド部が光透過 性であることを特徴とする前記請求項 6又は 7 に記載した半導体チップを使用し た半導体装置。
9 . 前記一方の電極端子及び他方の電極端子が、 その間にダイパッ ド部が位置す るように、 平面視において略一直線状に並べて配設され、 前記細幅の導体バタ一 ンが、 平面視において前記ダイパッ ド部における外周のうち前記両電極端子の並 び列に対して 4 5度ずれた部位に設けられていることを特徴とする前記請求項 6 又は 7 に記載した半導体チップを使用した半導体装置。
1 0 . 前記半導体チップが発光ダイオー ドチップで、 前記モールド部が光透過性 であり、 前記一方の電極端子及び他方の電極端子が、 その間にダイパッ ド部が位 置するように、 平面視において略一直線状に並べて配設され、 前記細幅の導体パ ターンが、 平面視において前記ダイパッ ド部における外周のうち前記両電極端子 の並び列に対して 4 5度ずれた部位に設けられていることを特徴とする前記請求 項 6又は 7に記載した半導体チップを使用した半導体装置。
1 1 . 前記ダイパッ ド部に、 凹み部を、 当該凹み部内に前記半導体チップが嵌ま ることがない大きさにして設けることを特徴とする前記請求項 6又は 7に記載し た半導体チップを使用した半導体装置。
1 2 . 金属板製のダイパッ ド部と金属板製の一対の電極端子とを備え、 前記ダイ パッ ド部に、 平面視で正方形又は略正方形にした半導体チップを、 ダイボンディ ング剤にてダイボンディ ングし、 この半導体チップを、 合成樹脂製のモールド部 にてパッケージして成る半導体装置において、 前記ダイパッ ド部は、 平面視で前 記半導体チップにおける対角寸法に近似する直径の円形にされ、 このダイパッ ド 部と一方の電極端子との間に、 これらを一体的に連接する金属板製の細幅の導体 パターンが設けられていることを特徴とする半導体チップを使用した半導体装置
PCT/JP2003/001994 2002-03-08 2003-02-24 Semiconductor device using semiconductor chip WO2003077312A1 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
AU2003211644A AU2003211644A1 (en) 2002-03-08 2003-02-24 Semiconductor device using semiconductor chip
US10/506,826 US7242033B2 (en) 2002-03-08 2003-02-24 Semiconductor device using LED chip
KR1020037016753A KR100951626B1 (ko) 2002-03-08 2003-02-24 반도체 칩을 사용한 반도체 장치
DE10392365T DE10392365T5 (de) 2002-03-08 2003-02-24 Halbleitervorrichtung mit einem Halbleiterchip
US11/810,724 US20070246731A1 (en) 2002-03-08 2007-06-07 Semiconductor device using semiconductor chip

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2002063684A JP3924481B2 (ja) 2002-03-08 2002-03-08 半導体チップを使用した半導体装置
JP2002-63684 2002-03-08
JP2002-237349 2002-08-16
JP2002237349A JP3913138B2 (ja) 2002-08-16 2002-08-16 半導体チップを使用した半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/810,724 Division US20070246731A1 (en) 2002-03-08 2007-06-07 Semiconductor device using semiconductor chip

Publications (1)

Publication Number Publication Date
WO2003077312A1 true WO2003077312A1 (en) 2003-09-18

Family

ID=27806946

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/001994 WO2003077312A1 (en) 2002-03-08 2003-02-24 Semiconductor device using semiconductor chip

Country Status (7)

Country Link
US (2) US7242033B2 (ja)
KR (1) KR100951626B1 (ja)
CN (1) CN100524703C (ja)
AU (1) AU2003211644A1 (ja)
DE (1) DE10392365T5 (ja)
TW (1) TWI258193B (ja)
WO (1) WO2003077312A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8614109B2 (en) 2008-11-13 2013-12-24 Nichia Corporation Semiconductor light-emitting apparatus and method of fabricating the same

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7426225B2 (en) * 2004-02-19 2008-09-16 Sumitomo Electric Industries, Ltd. Optical sub-assembly having a thermo-electric cooler and an optical transceiver using the optical sub-assembly
EP1816685A4 (en) * 2004-10-27 2010-01-13 Kyocera Corp LIGHT EMITTING ELEMENT PLATE, BEARING CAPACITOR FOR LIGHT EMITTING ELEMENTS, LIGHT EMITTING DEVICE AND LIGHTING DEVICE
US9070850B2 (en) 2007-10-31 2015-06-30 Cree, Inc. Light emitting diode package and method for fabricating same
US8669572B2 (en) * 2005-06-10 2014-03-11 Cree, Inc. Power lamp package
CN101852349B (zh) * 2005-12-22 2012-08-29 松下电器产业株式会社 具有led的照明器具
US7675145B2 (en) * 2006-03-28 2010-03-09 Cree Hong Kong Limited Apparatus, system and method for use in mounting electronic elements
US8748915B2 (en) 2006-04-24 2014-06-10 Cree Hong Kong Limited Emitter package with angled or vertical LED
US7635915B2 (en) 2006-04-26 2009-12-22 Cree Hong Kong Limited Apparatus and method for use in mounting electronic elements
JP5225273B2 (ja) * 2006-07-14 2013-07-03 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 光学要素と位置合わせされた電子−光学部品の取り付け
TWI321857B (en) * 2006-07-21 2010-03-11 Epistar Corp A light emitting device
US8735920B2 (en) * 2006-07-31 2014-05-27 Cree, Inc. Light emitting diode package with optical element
US8367945B2 (en) * 2006-08-16 2013-02-05 Cree Huizhou Opto Limited Apparatus, system and method for use in mounting electronic elements
TWM312020U (en) * 2006-12-04 2007-05-11 Lighthouse Technology Co Ltd Light emitting diode package structure
KR101119172B1 (ko) * 2007-02-05 2012-03-21 삼성전자주식회사 발광 다이오드 모듈 및 이를 구비한 표시 장치
US9711703B2 (en) 2007-02-12 2017-07-18 Cree Huizhou Opto Limited Apparatus, system and method for use in mounting electronic elements
CN101388161A (zh) * 2007-09-14 2009-03-18 科锐香港有限公司 Led表面安装装置和并入有此装置的led显示器
USD634863S1 (en) 2008-01-10 2011-03-22 Cree Hong Kong Limited Light source of light emitting diode
JP2009194267A (ja) * 2008-02-18 2009-08-27 Panasonic Corp 半導体装置、その製造方法、およびそれを用いた電子機器
JP5202042B2 (ja) * 2008-03-10 2013-06-05 シチズン電子株式会社 Ledランプ
CN102047397B (zh) * 2008-06-12 2013-10-16 三菱综合材料株式会社 使用锡焊膏进行的基板与焊件的接合方法
US8791471B2 (en) * 2008-11-07 2014-07-29 Cree Hong Kong Limited Multi-chip light emitting diode modules
US8368112B2 (en) 2009-01-14 2013-02-05 Cree Huizhou Opto Limited Aligned multiple emitter package
US20110037083A1 (en) * 2009-01-14 2011-02-17 Alex Chi Keung Chan Led package with contrasting face
JP5340763B2 (ja) * 2009-02-25 2013-11-13 ローム株式会社 Ledランプ
KR101047603B1 (ko) * 2009-03-10 2011-07-07 엘지이노텍 주식회사 발광 소자 패키지 및 그 제조방법
US8610156B2 (en) * 2009-03-10 2013-12-17 Lg Innotek Co., Ltd. Light emitting device package
US8089075B2 (en) * 2009-04-17 2012-01-03 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. LFCC package with a reflector cup surrounded by a single encapsulant
US8101955B2 (en) * 2009-04-17 2012-01-24 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. PLCC package with a reflector cup surrounded by an encapsulant
JP5585013B2 (ja) * 2009-07-14 2014-09-10 日亜化学工業株式会社 発光装置
CN102054827B (zh) * 2009-10-30 2013-01-23 沈育浓 发光二极管晶元封装体及其封装方法
JP5383611B2 (ja) * 2010-01-29 2014-01-08 株式会社東芝 Ledパッケージ
US9722157B2 (en) 2010-04-09 2017-08-01 Rohm Co., Ltd. LED module
US9012938B2 (en) 2010-04-09 2015-04-21 Cree, Inc. High reflective substrate of light emitting devices with improved light output
KR101101018B1 (ko) * 2010-06-21 2011-12-29 김재구 리드선이 개량된 다이오드 패키지 및 그 제조방법
JP2012080085A (ja) 2010-09-10 2012-04-19 Nichia Chem Ind Ltd 支持体及びそれを用いた発光装置
EP2448028B1 (en) 2010-10-29 2017-05-31 Nichia Corporation Light emitting apparatus and production method thereof
JP2012119637A (ja) * 2010-12-03 2012-06-21 Sumitomo Electric Device Innovations Inc 光半導体装置の製造方法
US10522518B2 (en) * 2010-12-23 2019-12-31 Bench Walk Lighting, LLC Light source with tunable CRI
US8773006B2 (en) * 2011-08-22 2014-07-08 Lg Innotek Co., Ltd. Light emitting device package, light source module, and lighting system including the same
CN107425103B (zh) 2011-08-22 2019-12-27 Lg伊诺特有限公司 发光器件封装件和光装置
US8564004B2 (en) 2011-11-29 2013-10-22 Cree, Inc. Complex primary optics with intermediate elements
US9093621B2 (en) 2011-12-28 2015-07-28 Nichia Corporation Molded package for light emitting device
JP2013247340A (ja) * 2012-05-29 2013-12-09 Toyoda Gosei Co Ltd 発光装置
KR102037866B1 (ko) * 2013-02-05 2019-10-29 삼성전자주식회사 전자장치
WO2014175856A1 (en) * 2013-04-22 2014-10-30 Empire Technology Development, Llc Opto-mechanical alignment
US9601670B2 (en) 2014-07-11 2017-03-21 Cree, Inc. Method to form primary optic with variable shapes and/or geometries without a substrate
USD737784S1 (en) * 2014-07-30 2015-09-01 Kingbright Electronics Co., Ltd. LED component
US10622522B2 (en) 2014-09-05 2020-04-14 Theodore Lowes LED packages with chips having insulated surfaces
US9589940B2 (en) 2014-11-07 2017-03-07 Nichia Corporation Light emitting device
USD758977S1 (en) * 2015-06-05 2016-06-14 Kingbright Electronics Co. Ltd. LED component
USD751998S1 (en) * 2015-09-18 2016-03-22 Revolution Display, Llc LED tile
JP6572757B2 (ja) 2015-11-30 2019-09-11 日亜化学工業株式会社 発光装置
USD774475S1 (en) * 2016-02-19 2016-12-20 Kingbright Electronics Co. Ltd. LED component
JP6842246B2 (ja) 2016-05-26 2021-03-17 ローム株式会社 Ledモジュール
JP6519549B2 (ja) * 2016-08-02 2019-05-29 日亜化学工業株式会社 発光装置
JP2018074057A (ja) * 2016-11-01 2018-05-10 住友電工デバイス・イノベーション株式会社 半導体レーザキャリア組立体、光半導体装置、及び光半導体装置の製造方法
US11721657B2 (en) * 2019-06-14 2023-08-08 Stmicroelectronics Pte Ltd Wafer level chip scale package having varying thicknesses
JP2023044026A (ja) * 2021-09-17 2023-03-30 東芝ライテック株式会社 車両用照明装置、および車両用灯具

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6223119A (ja) * 1985-07-24 1987-01-31 Hitachi Ltd 半導体装置
JPH01157424U (ja) * 1988-04-06 1989-10-30
JPH07106350A (ja) * 1993-09-30 1995-04-21 Nec Corp 半導体装置
JPH08321634A (ja) * 1995-05-26 1996-12-03 Stanley Electric Co Ltd 表面実装型発光ダイオード
EP1156535A1 (en) * 1999-12-09 2001-11-21 Rohm Co., Ltd. Light-emitting chip device with case and method of manufacture thereof
JP2001358367A (ja) * 2000-06-13 2001-12-26 Rohm Co Ltd チップ型発光素子

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01157424A (ja) 1987-12-14 1989-06-20 Olympus Optical Co Ltd 光学素子の成形方法とその装置
KR100462105B1 (ko) * 1996-12-26 2004-12-17 가부시키가이샤 히타치세이사쿠쇼 수지밀봉형 반도체장치의 제조방법
US6054716A (en) * 1997-01-10 2000-04-25 Rohm Co., Ltd. Semiconductor light emitting device having a protecting device
WO1998035382A1 (en) * 1997-02-10 1998-08-13 Matsushita Electronics Corporation Resin sealed semiconductor device and method for manufacturing the same
EP1089335A4 (en) * 1998-05-20 2002-02-06 Rohm Co Ltd SEMICONDUCTOR DEVICE
US6872661B1 (en) * 1998-06-10 2005-03-29 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation and die attach pad array

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6223119A (ja) * 1985-07-24 1987-01-31 Hitachi Ltd 半導体装置
JPH01157424U (ja) * 1988-04-06 1989-10-30
JPH07106350A (ja) * 1993-09-30 1995-04-21 Nec Corp 半導体装置
JPH08321634A (ja) * 1995-05-26 1996-12-03 Stanley Electric Co Ltd 表面実装型発光ダイオード
EP1156535A1 (en) * 1999-12-09 2001-11-21 Rohm Co., Ltd. Light-emitting chip device with case and method of manufacture thereof
JP2001358367A (ja) * 2000-06-13 2001-12-26 Rohm Co Ltd チップ型発光素子

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8614109B2 (en) 2008-11-13 2013-12-24 Nichia Corporation Semiconductor light-emitting apparatus and method of fabricating the same
US8735934B2 (en) 2008-11-13 2014-05-27 Nichia Corporation Semiconductor light-emitting apparatus and method of fabricating the same

Also Published As

Publication number Publication date
CN1545730A (zh) 2004-11-10
TW200305958A (en) 2003-11-01
US7242033B2 (en) 2007-07-10
KR100951626B1 (ko) 2010-04-09
AU2003211644A1 (en) 2003-09-22
CN100524703C (zh) 2009-08-05
DE10392365T5 (de) 2005-04-21
TWI258193B (en) 2006-07-11
US20050156187A1 (en) 2005-07-21
KR20040089459A (ko) 2004-10-21
US20070246731A1 (en) 2007-10-25

Similar Documents

Publication Publication Date Title
WO2003077312A1 (en) Semiconductor device using semiconductor chip
JP3924481B2 (ja) 半導体チップを使用した半導体装置
US5729051A (en) Tape automated bonding type semiconductor device
KR100214561B1 (ko) 버틈 리드 패키지
US6858919B2 (en) Semiconductor package
US7224073B2 (en) Substrate for solder joint
US6369454B1 (en) Semiconductor package and method for fabricating the same
US5731631A (en) Semiconductor device with tape automated bonding element
US7662672B2 (en) Manufacturing process of leadframe-based BGA packages
KR100508682B1 (ko) 더미 와이어를 이용한 열방출형 적층 칩 패키지
US9520374B2 (en) Semiconductor device, substrate and semiconductor device manufacturing method
US20080036060A1 (en) Semiconductor chip packages and assemblies with chip carrier units
JP2001015679A (ja) 半導体装置及びその製造方法
KR20050002220A (ko) 적층형 볼 그리드 어레이 패키지 및 그 제조방법
US6501160B1 (en) Semiconductor device and a method of manufacturing the same and a mount structure
JP3150253B2 (ja) 半導体装置およびその製造方法並びに実装方法
JP3913138B2 (ja) 半導体チップを使用した半導体装置
JP2003023133A (ja) リードフレームおよびそれを用いた樹脂封止型半導体装置ならびにその製造方法
JP3864263B2 (ja) 発光半導体装置
KR100246367B1 (ko) 반도체 패키지 및 그 제조방법
US20230245994A1 (en) Method of manufacturing semiconductor devices and corresponding semiconductor device
US6541844B2 (en) Semiconductor device having substrate with die-bonding area and wire-bonding areas
JPH08181168A (ja) 半導体装置
JPS63107126A (ja) 半導体装置
JP2003282805A (ja) 半導体チップを使用した半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ OM PH PL PT RO RU SC SD SE SG SK SL TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1020037016753

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 20038008084

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 10506826

Country of ref document: US

122 Ep: pct application non-entry in european phase
REG Reference to national code

Ref country code: DE

Ref legal event code: 8607