TWI808965B - 鈦層或含鈦層的蝕刻液組成物以及蝕刻方法 - Google Patents

鈦層或含鈦層的蝕刻液組成物以及蝕刻方法 Download PDF

Info

Publication number
TWI808965B
TWI808965B TW107111086A TW107111086A TWI808965B TW I808965 B TWI808965 B TW I808965B TW 107111086 A TW107111086 A TW 107111086A TW 107111086 A TW107111086 A TW 107111086A TW I808965 B TWI808965 B TW I808965B
Authority
TW
Taiwan
Prior art keywords
etching solution
etching
solution composition
titanium
acid
Prior art date
Application number
TW107111086A
Other languages
English (en)
Other versions
TW201842233A (zh
Inventor
佐佐木遼
高橋秀樹
橫山大雅
Original Assignee
日商關東化學股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商關東化學股份有限公司 filed Critical 日商關東化學股份有限公司
Publication of TW201842233A publication Critical patent/TW201842233A/zh
Application granted granted Critical
Publication of TWI808965B publication Critical patent/TWI808965B/zh

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23FNON-MECHANICAL REMOVAL OF METALLIC MATERIAL FROM SURFACE; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL; MULTI-STEP PROCESSES FOR SURFACE TREATMENT OF METALLIC MATERIAL INVOLVING AT LEAST ONE PROCESS PROVIDED FOR IN CLASS C23 AND AT LEAST ONE PROCESS COVERED BY SUBCLASS C21D OR C22F OR CLASS C25
    • C23F1/00Etching metallic material by chemical means
    • C23F1/10Etching compositions
    • C23F1/14Aqueous compositions
    • C23F1/16Acidic compositions
    • C23F1/20Acidic compositions for etching aluminium or alloys thereof
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09KMATERIALS FOR MISCELLANEOUS APPLICATIONS, NOT PROVIDED FOR ELSEWHERE
    • C09K13/00Etching, surface-brightening or pickling compositions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23FNON-MECHANICAL REMOVAL OF METALLIC MATERIAL FROM SURFACE; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL; MULTI-STEP PROCESSES FOR SURFACE TREATMENT OF METALLIC MATERIAL INVOLVING AT LEAST ONE PROCESS PROVIDED FOR IN CLASS C23 AND AT LEAST ONE PROCESS COVERED BY SUBCLASS C21D OR C22F OR CLASS C25
    • C23F1/00Etching metallic material by chemical means
    • C23F1/10Etching compositions
    • C23F1/14Aqueous compositions
    • C23F1/32Alkaline compositions
    • C23F1/38Alkaline compositions for etching refractory metals
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23FNON-MECHANICAL REMOVAL OF METALLIC MATERIAL FROM SURFACE; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL; MULTI-STEP PROCESSES FOR SURFACE TREATMENT OF METALLIC MATERIAL INVOLVING AT LEAST ONE PROCESS PROVIDED FOR IN CLASS C23 AND AT LEAST ONE PROCESS COVERED BY SUBCLASS C21D OR C22F OR CLASS C25
    • C23F1/00Etching metallic material by chemical means
    • C23F1/44Compositions for etching metallic material from a metallic material substrate of different composition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32134Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by liquid etching only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Weting (AREA)
  • ing And Chemical Polishing (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本發明提供一種鈦或鈦合金蝕刻液組成物以及使 用該蝕刻液組成物之蝕刻方法,該蝕刻液組成物用於選擇性地蝕刻處理已形成在氧化物半導體層上的鈦層或含鈦層。
本發明的蝕刻液組成物,其用於蝕刻氧化物半導體上的鈦層或含鈦層,該前述蝕刻液組成物包含:含有銨離子之化合物、過氧化氫及鹼性化合物;並且,該蝕刻液組成物的pH值是7~11。

Description

鈦層或含鈦層的蝕刻液組成物以及蝕刻方法
本發明關於一種鈦層或含鈦層的蝕刻液組成物以及使用該蝕刻液組成物之蝕刻方法,該蝕刻液組成物用於選擇性地蝕刻處理已形成在氧化物半導體層上的鈦層或含鈦層。
液晶顯示裝置的開關元件等所使用的薄膜電晶體(Thin Film Transistor,以下也稱作「TFT」),其一般具備位於玻璃等基板上的閘極電極及覆蓋此閘極電極之閘極絕緣膜、以及形成在同一閘極絕緣膜上的一部分上之半導體層,而且,具有在同一半導體層與前述閘極絕緣膜二者上形成有源極電極或汲極電極之構造。這種構造稱為底閘極頂接觸型(Bottom Gate Top Contact,以下也稱為BGTC型、逆堆疊(inverted-staggered)型),是在將非晶質矽用於半導體層所製成的TFT中被廣泛使用的構造。由於能夠將使用非晶質矽所製成的TFT生產線和裝置加以轉用,故在將氧化物半導體用於半導體層之TFT的製造方面進行了最興盛的研究。另外,以往使用閘極電極位於頂部之頂閘極頂接觸型(Top Gate Top Contact,即TGTC型、共平面(coplanar)型)。
作為源極電極或汲極電極的佈線材料,使用銅和鋁等。雖然電極的形成是藉由對佈線材料進行蝕刻來實行,但最近為了保護佈線材料及提升其與閘極絕緣膜的密接性、防止電遷移,會將鈦或鈦合金、與佈線材料製成積層膜來成膜後加以蝕刻。
關於TFT,至今為止,從半導體層的材料方面來看,廣泛使用:使用多晶矽而成的TFT及使用非晶質矽而成的TFT。不過,近年來,將IGZO(由銦、鎵、鋅構成的氧化物)等氧化物半導體用於半導體層所製成的TFT受到了關注。
使用氧化物半導體所製成的TFT,其相較於至今為止的TFT,具有電子移動率(electron mobility)較高還有較能夠減少消耗電力等優良的特性。然而,氧化物半導體,其相較於多晶矽及非晶質矽,在蝕刻時,無法取得與蝕刻對象的電極材料之間的選擇性,因此不易加工。
在BGTC型TFT中,有關電極形成的方法,能夠分為蝕刻停止層(etch stop layer,ESL)型(第1圖)及後通道蝕刻(back channel etch,BCE)型(第2圖)。蝕刻停止層型,其是在半導體層與電極之間額外形成稱作蝕刻停止層的層,藉此防止蝕刻對半導體層造成損傷,但步驟會變得繁雜且耗費成本。另一方面,後通道蝕刻型,其是不形成蝕刻停止層的方法,但會對氧化物半導體造成損傷,因此蝕刻方法會受限。
鈦或鈦合金的蝕刻,其通常利用乾式蝕刻或濕式蝕刻來進行,但乾式蝕刻的設備費用高,並且,若不是蝕刻停止層型,則無法避免對半導體層造成損傷。另一方面,濕式蝕刻會壓低成本而可大量生產。 然而,鈦或鈦合金的基底的氧化物半導體容易因蝕刻而造成損傷,因此現在幾乎都是利用蝕刻停止層型來進行氧化物半導體層上的電極的形成。在專利文獻1中,作為IGZO上的銅的蝕刻液,記載了一種蝕刻液,其包含:過氧化氫、不含氟之酸、膦酸系化合物,但完全沒有針對鈦的蝕刻作研究。另外,在專利文獻2中,作為IGZO上的銅的蝕刻液,記載了一種蝕刻液,其包含:過氧化氫、酸、氟離子供給源、亞甲基磺酸(methylene sulfonic acid)系化合物、過氧化氫穩定劑,且有針對鈦的蝕刻作研究,但該蝕刻液是將pH值作成5以下的酸性蝕刻液。
另一方面,作為鈦、含鈦金屬化合物或鈦合金的蝕刻液,以往,已知有含有氟離子之酸性蝕刻液以及含有過氧化氫之蝕刻液。 作為含有過氧化氫之鈦或鈦合金的蝕刻液,提出有下述蝕刻液:含有過氧化氫、有機胺系鹼性化合物及水溶性有機溶劑之蝕刻液(專利文獻3);含有過氧化氫、螯合劑及氫氧化銨(氨(NH3 ,ammonia)溶解所產生)或無機酸鹽之蝕刻液(專利文獻4);含有過氧化氫、有機酸鹽及水之蝕刻液(專利文獻5);含有過氧化氫、氨化合物及表面均勻劑之蝕刻液(專利文獻6);含有過氧化氫、含氮膦酸系螯合劑、鹼金屬氫氧化物及有機酸之蝕刻液(專利文獻7);含有過氧化氫、含羥基之膦酸、鹼性化合物及源自無機酸的陰離子物種之蝕刻液(專利文獻8);含有過氧化氫、鹼金屬矽酸鹽或雙膦酸鹽及鹼性化合物之蝕刻液(專利文獻9);含有過氧化氫、含羥基之膦酸、鹼性化合物、陰離子物種及銅防蝕劑之蝕刻液(專利文獻10);以及含有過氧化氫、磷酸、膦酸及氫氧化銨之蝕刻液(專利文獻11)。 然而,在任一文獻中都完全沒有針對選擇性地蝕刻已形成在氧化物半導體層上的鈦、含鈦金屬化合物或鈦合金作研究。另外,專利文獻7〜11所記載的膦酸、雙膦酸鹽、磷酸,其是為了提升過氧化氫的穩定性而添加作為螯合劑。 [先前技術文獻] (專利文獻)
專利文獻1:日本特開2016-108659號公報 專利文獻2:日本特開2016-111342號公報 專利文獻3:日本特開2013-33942號公報 專利文獻4:日本特開2002-155382號公報 專利文獻5:國際公開號WO2010/029867號公報 專利文獻6:日本特開2014-107434號公報 專利文獻7:國際公開號WO2015/002272號公報 專利文獻8:日本特許第5344051號 專利文獻9:日本特開2016-27186號公報 專利文獻10:國際公開號WO2009/081884號公報 專利文獻11:日本特許第4471094號
[發明所欲解決的問題] 有鑑於上述以往的問題,本發明所欲解決的問題在於提供一種蝕刻液以及使用該蝕刻液之蝕刻方法,該蝕刻液會抑制對氧化物半導體層造成的損傷並且蝕刻已形成在氧化物半導體層上的鈦層或含鈦層。
[用以解決問題的技術手段] 本發明的發明人為了解決上述問題而進行研究時,面臨了利用以往所使用的鈦層或含鈦層用的蝕刻液會對氧化物半導體層造成無法忽視的損傷等問題。另外,在不會對氧化物半導體層造成損傷的pH值區域中,會無法獲得對於鈦(Ti)為充分的蝕刻速率。為了解決此問題而重複進行認真研究後,發現藉由在銨離子及鹼性化合物的存在下調整含有過氧化氫之蝕刻液的pH值,能夠保持鈦的蝕刻速率,並且,能夠抑制對氧化物半導體層造成的損傷,另外,還發現藉由添加含有磷原子之含氧酸及/或其離子、及/或添加胺基羧酸及/或羧酸,能夠更加抑制對氧化物半導體層造成的損傷,進一步推進研究的結果,而至於完成本發明。
亦即,本發明是關於以下發明。 [1]一種蝕刻液組成物,其用於蝕刻氧化物半導體上的鈦層或含鈦層,該蝕刻液組成物包含:含有銨離子之化合物、過氧化氫及鹼性化合物;並且,該蝕刻液組成物的pH值是7~11。 [2]如[1]所述之蝕刻液組成物,其中,該蝕刻液組成物進一步包含:含有磷原子之含氧酸及/或其離子。 [3]如[1]或[2]所述之蝕刻液組成物,其中,該蝕刻液組成物進一步包含:胺基羧酸及/或羧酸。 [4]如[1]~[3]中任一項所述之蝕刻液組成物,其中,該蝕刻液組成物進一步包含銅防蝕劑。
[5]如[1]~[4]中任一項所述之蝕刻液組成物,其中,該銨離子的濃度是0.01〜1.00mol/L。 [6]如[1]~[5]中任一項所述之蝕刻液組成物,其中,含有銨離子之化合物是從由硫酸銨、磷酸銨、醋酸銨、硝酸銨、氯化銨、琥珀酸銨及氫氧化銨(氨(NH3 ,ammonia)溶解所產生)所組成之群組中選出的一種或二種以上的化合物。 [7]如[1]~[6]中任一項所述之蝕刻液組成物,其中,含有銨離子之化合物是從由硫酸銨、磷酸銨、醋酸銨、硝酸銨、氯化銨及琥珀酸銨所組成之群組中選出的一種或二種以上的化合物。 [8]如[1]~[7]中任一項所述之蝕刻液組成物,其中,鹼性化合物是從由無機鹼金屬化合物、四級胺氫氧化物及胺所組成之群組中選出。
[9]如[2]~[8]中任一項所述之蝕刻液組成物,其中,含有磷原子之含氧酸或其離子的濃度是0.0001〜1.0mol/L。 [10]如[2]~[9]中任一項所述之蝕刻液組成物,其中,含有磷原子之含氧酸或其離子是從磷酸、膦酸、多齒膦酸、次膦酸、亞磷酸及其衍生物選出的一種或二種以上的化合物或其游離的離子。 [11]如[1]~[10]中任一項所述之蝕刻液組成物,其中,該蝕刻液組成物包含:0.1〜40質量%的含有銨離子之化合物、5〜30質量%的過氧化氫及0.05〜50質量%的鹼性化合物。
[12]如[1]~[11]中任一項所述之蝕刻液組成物,其中,氧化物半導體是從由下述所組成之群組中選出:以銦、鎵、鋅為主要成分之金屬氧化物IGZO;以銦、鋅為主要成分之金屬氧化物IZO;及,以鎵、鋅為主要成分之金屬氧化物GZO。 [13]一種蝕刻方法,其是蝕刻鈦層或含鈦層的方法,該蝕刻方法包含下述步驟:使用[1]~[12]中任一項所述之蝕刻液組成物來蝕刻氧化物半導體上的鈦層或含鈦層。 [14]一種薄膜電晶體的製造方法,包含下述步驟:使用[1]~[12]中任一項所述之蝕刻液組成物來蝕刻氧化物半導體上的鈦層或含鈦層。
[發明的功效] 若依據本發明,則能夠提供一種蝕刻液組成物以及使用該蝕刻液組成物之蝕刻方法,該蝕刻液組成物可抑制對氧化物半導體層造成的損傷並且可蝕刻處理已形成在氧化物半導體層上的鈦層或含鈦層。
特別是,若依據本發明的蝕刻方法,則藉由在銨離子及鹼性化合物的存在下來使過氧化氫在pH值為7〜11下作用,能夠抑制對氧化物半導體層造成的損傷,並且,能夠以充分的蝕刻速率來蝕刻鈦。因此,能夠在至今為止不可能的後通道蝕刻型中蝕刻IGZO等氧化物半導體層上的鈦層或含鈦層,而可大幅減低成本。
進一步,若依據本發明的蝕刻方法,則藉由在銨離子及鹼性化合物的存在下來使過氧化氫在pH值為7〜11下作用之外,還添加含有磷原子之含氧酸及/或其離子、及/或添加胺基羧酸及/或羧酸,能夠以充分的蝕刻速率來蝕刻鈦,而且還能夠更加抑制對氧化物半導體層造成的損傷。
以下,基於本發明的較佳實施方式來詳細說明本發明。 本發明的蝕刻液組成物,其是用於選擇性地蝕刻氧化物半導體上的鈦層或含鈦層之蝕刻液組成物。
氧化物半導體層,其主要由含有銦、鎵、鋅及錫等的材料所構成,作為具體例,能夠舉出銦鎵鋅氧化物(IGZO)、銦鋅氧化物(IZO)、鎵鋅氧化物(GZO)等,但並不限於這些氧化物。在本發明中,較佳的氧化物半導體層是IGZO。
在本發明中,鈦層及含鈦層可藉由在氧化物半導體上實行濺鍍等來形成。在本說明書中,鈦層是指由鈦所構成之層。作為含鈦層,能夠舉出例如鈦鎢合金(TiW)、鈦鉬合金(TiMo)等Ti合金層以及氮化鈦(TiN)等以Ti為主要成分之金屬化合物層。
本發明的蝕刻液組成物,其包含:含有銨離子之化合物、過氧化氫及鹼性化合物。 含有銨離子之化合物,其只要是在溶液中能夠游離銨離子(NH4 + )之化合物則無特別限定,但較佳是氫氧化銨及銨鹽。特別是銨鹽,其還能夠期待有緩衝作用,而能夠抑制溶液的pH值變動,因此較佳。作為銨鹽,能夠包含銨的無機酸鹽及有機酸鹽。作為銨鹽,不限於這些鹽類,但能夠舉出例如硫酸銨、磷酸銨、醋酸銨、硝酸銨、氯化銨、琥珀酸銨、草酸銨、酒石酸銨、碳酸銨等。特別是,硫酸銨、磷酸銨、醋酸銨、氯化銨、硝酸銨、以及琥珀酸銨,其對氧化物半導體層的損傷性低,故較佳。此處所示的銨鹽,其不只包含僅由銨離子與陰離子所組成之鹽,還包含具有銨離子與陰離子以外的離子之鹽。作為示例,磷酸銨包含磷酸二氫銨、磷酸氫二銨。一般而言,已知各種有機酸溶液會溶解ITO等透明導電膜,但與這些見解相反,包含有機酸的銨鹽之本發明的蝕刻液組成物,其對IGZO等氧化物半導體層的損傷性低。
含有銨離子之化合物,其能夠使用一種或組合二種以上來使用。相較於其他銨鹽,碳酸銨的損傷抑制效果較小。因此,本發明在一個實施方式中並未包含碳酸銨。 含有銨離子之化合物的含量,較佳是0.01質量%以上,更佳是0.1〜10質量%,特佳是0.5〜5質量%。較佳是以銨離子換算為0.01mol/L以上,更佳是0.01〜1.00mol/L,特佳是0.05〜0.8mol/L。藉由增大含有銨離子之化合物的濃度,能夠增加鈦的蝕刻速率,另一方面,即便在相同的pH值,若銨離子濃度增大,則IGZO的損傷會傾向於緩緩增加。因此,蝕刻液中的銨離子的濃度特佳是1.00mol/L以下。由增大選擇比的觀點來看,較佳是銨離子濃度較低。
作為本發明的蝕刻液組成物所包含的鹼性化合物,其並無限定,但能夠舉出無機鹼性化合物、四級胺氫氧化物、胺(一級胺、二級胺、三級胺、四級胺)等。具體而言,能夠舉出:氫氧化鈉、氫氧化鉀等鹼金屬氫氧化物;四甲基氫氧化銨(TMAH)、胺基甲醇、三乙醇胺及膽鹼等。 由TFT製造用途的觀點來看,較佳是四級胺氫氧化物及胺。 鹼性化合物的含量,其只要不會將本發明的蝕刻液組成物的pH值增大到大於11,則無特別限定,但較佳是0.01質量%以上,更佳是0.05〜50.0質量%,更佳是0.1〜15質量%。氫氧化銨具有相對大的pH值變動效果,因此也會作為鹼性化合物來作用。例如,作為含有銨離子之化合物,在含有銨鹽之本發明的蝕刻液組成物中,能夠將氫氧化銨作為鹼性化合物一起使用。在此情況下,銨離子濃度需要考慮二者的總濃度。
本發明的蝕刻液組成物所包含的過氧化氫的含量,其根據鈦層及含鈦層的種類、膜厚及目標選擇比等來適當調節,並無特別限定,但較佳是1質量%以上,更佳是5.0〜30.0質量%,更佳是10〜25質量%。 在一個實施方式中,本發明的蝕刻液組成物包含:0.1〜40質量%的含有銨離子之化合物、5〜30質量%的過氧化氫以及0.1〜50質量%的鹼性化合物。
本發明的蝕刻液組成物,其可進一步包含:含有磷原子之含氧酸及/或其離子。含有磷原子之含氧酸的離子,其是從含有磷原子之含氧酸游離的離子。藉由包含:含有磷原子的含氧酸及/或其離子,能夠更加抑制對氧化物半導體層造成的損傷。雖然含有磷原子之含氧酸及/或其離子抑制氧化物半導體層損傷的理由尚不明朗,但認為其原因在於,含有磷原子之含氧酸及/或其離子的氧原子會對氧化物半導體基板表面進行吸附。 作為含有磷原子之含氧酸,其並無限定,但能夠舉出磷酸、膦酸、多齒膦酸、次膦酸、亞磷酸及其衍生物等。作為膦酸的具體例,能夠舉出1-羥基乙烷-1,1-二膦酸(HEDP)及胺基三亞甲基膦酸(ATMP)、阿崙磷酸(alendronic acid)、苯基膦酸、2-膦酸丁烷-1,2,4-三羧酸(PBTC)、乙二胺四亞甲基膦酸(EDTMP)等。作為含有磷原子之含氧酸衍生物,有磷酸酯和膦酸酯,且能夠舉出磷酸三乙酯和苯基膦酸二甲酯等。特別是,磷酸、HEDP及ATMP,其對氧化物半導體層的損傷性低而較佳。另外,作為多齒膦酸的具體例,能夠舉出雙膦酸鹽。多齒膦酸也會作為螯合劑來作用,而有抑制過氧化氫分解的效果。
並且,含有磷原子之含氧酸,其可以是對前述任意銨鹽添加磷酸、膦酸、次膦酸、雙膦酸鹽、亞磷酸及其衍生物等而成。舉例而言,但不限於此,能夠舉出磷酸二氫銨和磷酸三銨等。如此能夠獲得與另外將含有磷原子的含氧酸及/或其離子添加至含有銨離子的化合物中的情況同樣的對氧化物半導體層的損傷抑制效果。 含有磷原子之含氧酸及/或其離子,其能夠使用一種或組合二種以上來使用。 含有磷原子之含氧酸及/或其離子的含量,其並無特別限定,但較佳是1.0mol/L以下,更佳是0.75mol/L以下,進一步較佳是0.0001〜0.5mol/L。
本發明的蝕刻液組成物,其可進一步包含:胺基羧酸及/或羧酸。藉由包含胺基羧酸及/或羧酸,能夠更加抑制對氧化物半導體層造成的損傷。 作為胺基羧酸,其並無限定,但能夠舉出反-1,2-環己二胺四乙酸(cyDTA)、乙二胺四乙酸(EDTA)、二乙三胺五乙酸(diethylenetriaminepenta‐acetic acid)、乙二胺四丙酸(ethylenediamine tetrapropionic acid)、三乙四胺六乙酸(triethylenetetramine hexaacetic acid)、 1,3-二胺基-羥基丙烷-N,N,N’,N’-四乙酸、丙二胺四乙酸、丁二胺四乙酸、乙二胺二乙酸、乙二胺丙酸、1,6-己二胺-N,N,N’,N’-四乙酸、N,N-雙(2-羥基芐基)乙二胺-N,N-二乙酸、丙二胺四乙酸、1,4,7,10-四氮雜環十二烷四乙酸(1,4,7,10-tetraazacyclododecane tetraacetic acid)、二胺基羥丙烷四乙酸(diaminopropanol tetraacetic acid)、(羥乙基)乙烯-二胺基三乙酸、亞胺二乙酸(iminodiacetic acid)、氮基三乙酸(nitrilotriacetic acid)、羥乙基亞胺二乙酸(hydroxyethyl imino diacetic acid)、二羥乙基甘氨酸(dihydroxyethyl glycine)、穀氨酸二乙酸(glutamic acid diacetic acid)以及羥基乙二胺三乙酸(hydroxyethylenediamine triacetate)等。特別是,cyDTA及EDTA,其對氧化物半導體層的損傷性低而較佳。 胺基羧酸的添加量並無特別限定,但較佳是0.01質量%以上,更佳是0.05〜5質量%,進一步較佳是0.1〜3質量%。
作為羧酸,其並無限定,但能夠舉出琥珀酸、甲酸、乙酸、丙酸、乳酸、甘醇酸、二甘醇酸、丙酮酸、丙二酸、酪酸、羥基乙酸、酒石酸、蘋果酸、馬來酸、富馬酸、吉草酸、戊二酸、衣康酸、己二酸、己酸、檸檬酸、丙三甲酸(propanetricarboxylic acid)、反-鳥頭酸(trans-Aconitic acid)、庚酸、辛酸、月桂酸、肉荳蔻酸、棕櫚酸、硬脂酸、油酸、亞麻油酸(linolic acid)、次亞麻油酸(linolenic acid)、甲苯甲酸(toluic acid)、苯甲酸、苯並三唑-5-羧酸(Benzotriazole-5-carboxylic acid)、1,3-丙酮二羧酸、乙醯苯甲酸(acetylbenzoic acid)、菸鹼酸以及吡啶甲酸(picolinic acid)等。特別是,琥珀酸對氧化物半導體層的損傷性低而較佳。 羧酸的添加量並無特別限定,較佳是0.001質量%以上,更佳是0.005〜5質量%,進一步較佳是0.01〜3質量%。 由更加發揮對氧化物半導體層的損傷抑制效果的觀點來看,較佳是在50℃以上使用含有胺基羧酸及/或羧酸之蝕刻液組成物。
胺基羧酸及/或羧酸,其也會作為螯合劑來作用,因此不只有對氧化物半導體層的損傷抑制效果,還有提升液體穩定性的效果。特別是在製作TFT的電極時,在要蝕刻作為佈線材料的基底來使用的鈦層或含鈦層的情況下,會有佈線材料也就是銅、鋁等金屬溶解在蝕刻溶液中的情況。蝕刻液中的金屬離子,其會催化過氧化氫的分解,而有降低液體穩定性之虞。藉由使這些佈線材料金屬以及由於蝕刻所產生的鈦或含鈦層的殘渣的金屬離子與胺基羧酸及/或羧酸(螯合劑)配位,能夠抑制過氧化氫的分解,而能夠提高液體穩定性。期待同樣的效果,本發明的蝕刻液組成物可進一步包含與胺基羧酸及/或羧酸不同的其他螯合劑。作為其他螯合劑,能夠舉出例如乙二胺、聯吡啶(bipyridine)及葡萄糖酸等。
本發明的蝕刻液組成物,其可進一步包含銅防蝕劑。作為銅防蝕劑,其並無限定,但能夠舉出5-胺基-1H-四唑(ATZ)、3-胺基-1,2,4-三唑(ATA)、三唑(triazole)、咪唑、苯並咪唑(benzimidazole)、苯並三唑(benzotriazole,BTA)、腺嘌呤(adenine)、鳥嘌呤(guanine)、5-苯基四唑以及5-巰基-1-甲基四唑等含氮環狀化合物。
本發明的蝕刻液組成物包含溶劑。溶劑能夠使用水、甲醇和異丙醇等有機溶劑等。 在蝕刻液組成物中,水的含量並無特別限定,但較佳是50〜95質量%,更佳是70〜85質量%。另外,構成蝕刻液組成物的介質可以包含其他成分,但較佳是以水作為主要成分。在此情況下,在構成蝕刻液組成物的介質中,水的含有率是80質量%以上,進一步較佳是90質量%以上。
本發明的蝕刻液組成物的pH值是7〜11。若在此pH值範圍內,則能夠達成下述的極度優良的蝕刻:抑制對氧化物半導體層造成的損傷,並且,鈦的蝕刻速率快。在pH值小於7時,對鈦不具有充分的蝕刻速率,或者,對氧化物半導體層造成的損傷會增加。在pH值大於11時,對氧化物半導體層造成的損傷會增加。另外,在pH值高時,過氧化氫的分解會變快,而會無法獲得對鈦穩定的蝕刻速率。由最高選擇比這點來看,較佳是pH 8.0〜9.0。
本發明的蝕刻液組成物的pH值,其能夠將含有銨離子之化合物、過氧化氫及鹼性化合物的量分別作適當調節來使其成為pH 7~11的範圍。由操作性的容易度來看,較佳是調節鹼性化合物的量。關於pH值的調整,可使用各種無機酸、有機酸及其鹽。
本發明的蝕刻液組成物,其只要不妨礙蝕刻處理鈦層或含鈦層,則在上述成分之外,可包含任意成分。 作為本發明中能夠使用的任意成分,能夠舉出例如界面活性劑等。藉由添加界面活性劑,能夠獲得提升潤濕性和提升面內均勻性的效果。作為界面活性劑,能夠舉出例如陽離子性界面活性劑、陰離子性界面活性劑、兩性界面活性劑及非離子性界面活性劑。
在一實施方式中,本發明的蝕刻液組成物較佳是不含有含氟化合物。含氟化合物會有對氧化物半導體層造成損傷的情況。
如上所述,本發明的蝕刻液組成物,其用於蝕刻氧化物半導體層上的至少一層鈦層或含鈦層,因此鈦層或含鈦層、與氧化物半導體層之間的選擇比越大越好,較佳是10以上,更佳是30以上,特佳是50以上。
在本說明書中,蝕刻液組成物的蝕刻速率(nm/min,奈米/分鐘)定義為單位處理時間(單位:分鐘)相應的膜的蝕刻量(單位:奈米)。本發明的蝕刻液組成物的蝕刻速率並無特別限定,但在蝕刻液組成物包含:含有銨離子之化合物、過氧化氫及鹼性化合物的情況下,對於鈦層及含鈦層,在測定溫度是30℃及35℃的條件下,較佳是在10〜100nm/min的範圍內,更佳是在20〜85nm/min的範圍內,進一步較佳是在25〜75nm/min的範圍內。另外,在測定溫度是50℃的條件下,較佳是在10〜250nm/min的範圍內,更佳是在20〜200nm/min的範圍內,進一步較佳是在30〜150nm/min的範圍內。
鈦層及含鈦層的蝕刻速率,其能夠對應鈦層及含鈦層的厚度和膜質來加以調節。例如,能夠藉由適當調整本發明的蝕刻液組成物的組成及進行蝕刻的溫度中的至少一者來加以調節。
在一實施方式中,本發明關於一種蝕刻方法,其使用上述蝕刻液組成物來蝕刻氧化物半導體層上的鈦層或含鈦層。 在蝕刻中,蝕刻液組成物的溫度並無特別限定,但較佳是25℃以上。由過氧化氫的穩定性和進行穩定蝕刻的觀點來看,更佳是30〜50℃,進一步較佳是30〜40℃。
在本發明的蝕刻方法中,關於將本發明的蝕刻液應用到鈦層或含鈦層的方法並無特別限制,但能夠舉出例如浸漬方法、噴霧方法等。
本發明的蝕刻方法,其特別適合在薄膜電晶體製造時的電極製作步驟中,用於蝕刻氧化物半導體層上的鈦層或含鈦層。
舉出BGTC型薄膜電晶體的電極製作步驟的一個示例來說明,則本發明的蝕刻方法能夠應用到後通道蝕刻(BCE)型TFT的蝕刻。第2圖表示後通道蝕刻(BCE)型的電極形成後的構造,不過,電極形成前,在氧化物半導體層上會形成金屬佈線與鈦層或含鈦層之積層膜。一般而言,為了保護佈線材料及提升密接性的目的,在佈線材料的下方或上下雙方會形成鈦層或含鈦層。由上方開始將其依序加以蝕刻。若依據本發明的蝕刻方法,則能夠在抑制對氧化物半導體層造成損傷的情況下來蝕刻鄰接於氧化物半導體層之鈦層或含鈦層。藉此,能夠省略第1圖的蝕刻停止層型TFT中所設置的蝕刻停止層,因此可以大幅減少成本。 本發明的蝕刻液組成物及蝕刻方法,其在TGTC型薄膜電晶體中也有用。
以上,已基於較佳實施方式而詳細說明本發明,但本發明並非限定於此實施方式,各個構成能夠置換為任何可發揮相同功能者,或者,也能夠附加任意構成。 [實施例]
以下,一併顯示實施例與比較例來進一步詳細表示本發明的發明內容,但本發明並非限定於這些實施例。
在以下的方法中,使用本發明的蝕刻液組成物與用於比較的蝕刻液組成物來進行實驗(關於表中的含有銨離子之化合物的濃度,例如,在(NH4 )2 SO4 的濃度是0.3M時,換算為銨離子則為0.6mol/L)。
[鈦蝕刻速率的評估方法(實施例1〜31及比較例1〜4)] 在玻璃基板上成膜50nm的鈦,然後塗佈光阻並藉由光學微影來進行圖案化後,將此基板切割成10mm×10mm的大小。調製蝕刻液組成物後,在35℃溫浴15分鐘,之後,將切割出來的基板水平地浸漬於約40mL的各蝕刻液組成物中,並在35℃攪拌來進行蝕刻。以目視確認到膜消失後,測量從蝕刻開始到結束的時間(just etching time,JET,正好蝕刻時間),而進行蝕刻速率的計算。蝕刻後的基板利用超純水清洗,並在氮氣流中作乾燥。
[鈦蝕刻速率的評估方法(實施例32〜41及比較例5〜9)] 在玻璃基板上成膜50nm的鈦,然後塗佈光阻並藉由光學微影來進行圖案化後,將此基板切割成10mm×10mm的大小。調製蝕刻液組成物後,在30℃溫浴30分鐘,之後,將切割出來的基板水平地浸漬於約50mL的各蝕刻液組成物中,並在30℃攪拌來進行蝕刻。以目視確認到膜消失後,測量從蝕刻開始到結束的時間(正好蝕刻時間),而進行蝕刻速率的計算。蝕刻後的基板利用超純水清洗,並在氮氣流中作乾燥。
[鈦蝕刻速率的評估方法(實施例42〜43及比較例10)] 在玻璃基板上成膜50nm的鈦,然後塗佈光阻並藉由光學微影來進行圖案化後,將此基板切割成10mm×10mm的大小。調製蝕刻液組成物後,在50℃溫浴30分鐘,之後,將切割出來的基板水平地浸漬於約50mL的各蝕刻液組成物中,並在50℃攪拌來進行蝕刻。以目視確認到膜消失後,測量從蝕刻開始到結束的時間(正好蝕刻時間),而進行蝕刻速率的計算。蝕刻後的基板利用超純水清洗,並在氮氣流中作乾燥。
[IGZO蝕刻速率的評估方法(實施例1〜31及比較例1~4)] 在玻璃基板上成膜50nm的IGZO,然後塗佈光阻並藉由光學微影來進行圖案化後,將此基板切割成10mm×10mm的大小。調製蝕刻液組成物後,在35℃溫浴15分鐘,之後,將基板垂直浸漬於約40mL的各蝕刻液組成物中5分鐘,並在35℃以不攪拌的方式來進行蝕刻。蝕刻後的基板利用超純水清洗,並在氮氣流中作乾燥。光阻的剝除是藉由使用丙酮而在35℃攪拌並浸漬90秒來進行。浸漬丙酮後的基板使用超純水來清洗,並在氮氣流中作乾燥。針對進行蝕刻後的基板,使用探針式輪廓儀(Bruker AXS製,Dektak XT)來測定蝕刻量,而算出蝕刻速率。
[IGZO的蝕刻速率的評估方法(實施例32〜41及比較例5~9)] 在玻璃基板上成膜50nm的IGZO,然後塗佈光阻並藉由光學微影來進行圖案化後,將此基板切割成10mm×10mm的大小。調製蝕刻液組成物後,在30℃溫浴30分鐘,之後,將基板垂直浸漬於約50mL的各蝕刻液組成物中5分鐘,並在30℃以不攪拌的方式來進行蝕刻。蝕刻後的基板利用超純水清洗,並在氮氣流中作乾燥。光阻的剝除是藉由使用丙酮而在35℃攪拌並浸漬90秒來進行。浸漬丙酮後的基板使用超純水來清洗,並在氮氣流中作乾燥。針對進行蝕刻後的基板,使用探針式輪廓儀(Bruker AXS製,Dektak XT)來測定蝕刻量,而算出蝕刻速率。
[IGZO蝕刻速率的評估方法(實施例42〜43及比較例10)] 在玻璃基板上成膜50nm的IGZO,然後塗佈光阻並藉由光學微影來進行圖案化後,將此基板切割成10mm×10mm的大小。光阻的剝除是藉由使用丙酮而在35℃攪拌並浸漬90秒來進行。調製蝕刻液組成物後,在50℃溫浴30分鐘,之後,將基板垂直浸漬於約50mL的各蝕刻液組成物中5分鐘,並在50℃以不攪拌的方式來進行蝕刻。蝕刻後的基板利用超純水清洗,並在氮氣流中作乾燥。蝕刻速率是藉由對蝕刻前後的基板使用能量分散型X射線螢光光譜分析裝置(HITACHI FT9500X)測定蝕刻量來算出。 在使用能量分散型X射線螢光光譜分析裝置的情況下,由於測定原理的差異,相較於使用探針式輪廓儀的情況,在同一蝕刻條件時,蝕刻量的測定值的絕對值會較小, 因此不能比較二者的絕對值。不過,測定值的大小的傾向理所當然是相同的。
表1顯示各實施例1~5所使用的蝕刻液組成物的組成還有蝕刻速率(E/R)、以及鈦與IGZO的蝕刻選擇比。 [表1]
表2顯示實施例6及比較例1和2所使用的蝕刻液組成物的組成還有鈦的蝕刻速率(E/R)。在不包含銨離子之比較例1和2中,蝕刻速率下降。 [表2]
表3顯示實施例7~14所使用的蝕刻液組成物的組成還有IGZO的蝕刻速率(E/R)。並且,為了統一銨離子的含量,在一部分的組成中添加氨。 [表3]
表4顯示實施例15~19所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)以及選擇比。認為銨離子濃度低者傾向於選擇比較大。 [表4]
表5顯示實施例20~24所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)以及選擇比。認為使用任一鹼性化合物都會具有高選擇比而能夠蝕刻鈦。 [表5]
表6顯示實施例25~31及比較例3和4所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)及選擇比。關於pH值大於11.0之蝕刻液組成物,其對IGZO的損傷大。另外,也確認到pH 8.0~9.0的選擇比最大。 [表6]
表7顯示實施例32~34及比較例5所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)以及選擇比。確認到藉由添加含有磷原子之含氧酸會抑制對IGZO的損傷。 [表7]
表8顯示實施例35〜37及比較例6所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)以及選擇比。確認到藉由添加含有磷原子之含氧酸,則即便在草酸根離子這種對IGZO損傷大的陰離子存在時,IGZO的損傷也會受到抑制,特別是,添加HEDP時,相較於不添加含有磷原子之含氧酸的情況,選擇比提升了10倍以上。 [表8]
表9顯示實施例38~41及比較例7~9所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)以及選擇比。確認到藉由對銨鹽添加磷酸或膦酸來取代含有磷原子之含氧酸,會與添加含有磷原子之含氧酸的情況獲得同樣的IGZO的損傷抑制效果。 [表9]
表10顯示實施例42~43及比較例10所使用的蝕刻液組成物的組成還有鈦的蝕刻速率、IGZO的蝕刻速率(E/R)以及選擇比。確認到藉由添加羧酸或胺基羧酸會抑制對IGZO的損傷。 [表10]
[產業上的可利用性] 藉由使用本發明的蝕刻液組成物,能夠以幾乎不會對氧化物半導體造成損傷的方式來蝕刻氧化物半導體上的由鈦組成之層或含有鈦之層。
1:玻璃基板
2:閘極電極
3:半導體層
4:保護膜
5:閘極絕緣膜
6:源極/汲極電極
7:蝕刻停止層
第1圖是表示蝕刻停止層(ESL)型TFT的構造的圖。 第2圖是表示後通道蝕刻(BCE)型TFT的構造的圖。
1:玻璃基板
2:閘極電極
3:半導體層
4:保護膜
5:閘極絕緣膜
6:源極/汲極電極
7:蝕刻停止層

Claims (12)

  1. 一種蝕刻液組成物,其用於蝕刻氧化物半導體上的鈦層或含鈦層,該蝕刻液組成物包含:含有銨離子之化合物、過氧化氫及鹼性化合物;該蝕刻液組成物的pH值是7~11;並且,含有銨離子之化合物是從由硫酸銨((NH4)2SO4)、磷酸銨((NH4)3PO4)、醋酸銨(CH3COONH4)、硝酸銨(NH4NO3)、氯化銨((NH4)Cl)及琥珀酸銨((NH4)2C4H4O4)所組成之群組中選出的一種或二種以上的化合物。
  2. 如請求項1所述之蝕刻液組成物,其中,該蝕刻液組成物進一步包含:含有磷原子之含氧酸及/或其離子。
  3. 如請求項1所述之蝕刻液組成物,其中,該蝕刻液組成物進一步包含:胺基羧酸及/或羧酸。
  4. 如請求項1所述之蝕刻液組成物,其中,該蝕刻液組成物進一步包含銅防蝕劑。
  5. 如請求項1所述之蝕刻液組成物,其中,該銨離子的濃度是0.01~1.00mol/L。
  6. 如請求項1所述之蝕刻液組成物,其中,鹼性化合物是從由無機鹼金屬化合物、四級胺氫氧化物及胺所組成之群組中選出。
  7. 如請求項2所述之蝕刻液組成物,其中,含 有磷原子之含氧酸或其離子的濃度是0.0001~1.0mol/L。
  8. 如請求項2所述之蝕刻液組成物,其中,含有磷原子之含氧酸或其離子是從磷酸、膦酸、多齒膦酸、次膦酸、亞磷酸及其衍生物選出的一種或二種以上的化合物或其游離的離子。
  9. 如請求項1所述之蝕刻液組成物,其中,該蝕刻液組成物包含:0.1~40質量%的含有銨離子之化合物、5~30質量%的過氧化氫及0.1~50質量%的鹼性化合物。
  10. 如請求項1所述之蝕刻液組成物,其中,氧化物半導體是從由下述所組成之群組中選出:以銦、鎵、鋅為主要成分之金屬氧化物IGZO;以銦、鋅為主要成分之金屬氧化物IZO;及,以鎵、鋅為主要成分之金屬氧化物GZO。
  11. 一種蝕刻方法,其是蝕刻鈦層或含鈦層的方法,該蝕刻方法包含下述步驟:使用請求項1~10中任一項所述之蝕刻液組成物來蝕刻氧化物半導體上的鈦層或含鈦層。
  12. 一種薄膜電晶體的製造方法,其包含下述步驟:使用請求項1~10中任一項所述之蝕刻液組成物來蝕刻氧化物半導體上的鈦層或含鈦層。
TW107111086A 2017-03-31 2018-03-30 鈦層或含鈦層的蝕刻液組成物以及蝕刻方法 TWI808965B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017071076 2017-03-31
JP2017-071076 2017-03-31

Publications (2)

Publication Number Publication Date
TW201842233A TW201842233A (zh) 2018-12-01
TWI808965B true TWI808965B (zh) 2023-07-21

Family

ID=63678051

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107111086A TWI808965B (zh) 2017-03-31 2018-03-30 鈦層或含鈦層的蝕刻液組成物以及蝕刻方法

Country Status (7)

Country Link
US (1) US10920326B2 (zh)
JP (1) JP7220142B2 (zh)
KR (1) KR102527728B1 (zh)
CN (1) CN110462799B (zh)
SG (1) SG11201908791SA (zh)
TW (1) TWI808965B (zh)
WO (1) WO2018181896A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020202320A (ja) * 2019-06-12 2020-12-17 関東化学株式会社 過酸化水素分解抑制剤
KR20210100258A (ko) * 2020-02-05 2021-08-17 삼성전자주식회사 식각 조성물 및 이를 이용한 반도체 소자의 제조 방법
JP7449127B2 (ja) 2020-03-11 2024-03-13 株式会社Screenホールディングス 基板処理液、基板処理方法および基板処理装置
KR20220166348A (ko) * 2020-04-14 2022-12-16 엔테그리스, 아이엔씨. 몰리브데넘을 에칭하기 위한 방법 및 조성물
CN111893488A (zh) * 2020-08-04 2020-11-06 深圳市乾行达科技有限公司 蚀刻液及其制备方法
KR20230048318A (ko) * 2020-08-07 2023-04-11 가부시끼가이샤 도꾸야마 반도체 웨이퍼용 처리액
KR102444064B1 (ko) * 2021-08-23 2022-09-16 백영기 금범프 공정의 언더범프메탈층인 티탄합금 박막 에칭 조성물 및 이를 사용한 언더범프메탈층인 티탄합금 박막 에칭방법

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5344051B2 (zh) 1973-11-22 1978-11-25
US5071510A (en) * 1989-09-22 1991-12-10 Robert Bosch Gmbh Process for anisotropic etching of silicon plates
JP4661005B2 (ja) 2000-09-05 2011-03-30 和光純薬工業株式会社 Ti系膜用エッチング剤及びエッチング方法
JP4471094B2 (ja) 2004-05-11 2010-06-02 三菱瓦斯化学株式会社 チタンまたはチタン合金のエッチング液
WO2006137497A1 (ja) * 2005-06-24 2006-12-28 Mitsubishi Gas Chemical Company, Inc. メタル材料用エッチング剤組成物およびそれを用いた半導体デバイスの製造方法
KR20100098409A (ko) 2007-11-22 2010-09-06 간또 가가꾸 가부시끼가이샤 에칭액 조성물
CN101903988B (zh) 2007-12-21 2013-07-31 和光纯药工业株式会社 蚀刻剂、蚀刻方法及蚀刻剂制备液
EP2322692B1 (en) 2008-09-09 2016-10-12 Showa Denko K.K. Etchant for titanium-based metal, tungsten-based metal, titanium-tungsten-based metal or nitrides thereof
JP5396514B2 (ja) 2011-06-30 2014-01-22 富士フイルム株式会社 エッチング方法及びこれに用いられるエッチング液、これを用いた半導体基板製品の製造方法
JP6066552B2 (ja) * 2011-12-06 2017-01-25 関東化學株式会社 電子デバイス用洗浄液組成物
JP6329909B2 (ja) * 2011-12-28 2018-05-23 インテグリス・インコーポレーテッド 窒化チタンを選択的にエッチングするための組成物および方法
US8835326B2 (en) * 2012-01-04 2014-09-16 International Business Machines Corporation Titanium-nitride removal
KR101630654B1 (ko) * 2012-07-20 2016-06-15 후지필름 가부시키가이샤 에칭방법, 이것을 사용한 반도체 기판 제품 및 반도체 소자의 제조방법
JP6198384B2 (ja) 2012-11-28 2017-09-20 富士フイルム株式会社 半導体基板のエッチング方法及び半導体素子の製造方法
EP3004287B1 (en) * 2013-06-06 2021-08-18 Entegris, Inc. Compositions and methods for selectively etching titanium nitride
WO2015002272A1 (ja) * 2013-07-05 2015-01-08 和光純薬工業株式会社 エッチング剤、エッチング方法およびエッチング剤調製液
US20150104952A1 (en) * 2013-10-11 2015-04-16 Ekc Technology, Inc. Method and composition for selectively removing metal hardmask and other residues from semiconductor device substrates comprising low-k dielectric material and copper
WO2015108842A1 (en) 2014-01-14 2015-07-23 Sachem, Inc. Selective metal/metal oxide etch process
KR102150513B1 (ko) * 2014-03-13 2020-09-01 동우 화인켐 주식회사 구리막 및 티타늄막의 식각액 조성물 및 이를 이용한 액정표시장치용 어레이 기판의 제조방법
JP2016027186A (ja) 2014-06-24 2016-02-18 東京応化工業株式会社 チタン又はチタン化合物用の剥離液、及び配線形成方法
JP6531612B2 (ja) 2014-11-27 2019-06-19 三菱瓦斯化学株式会社 液体組成物およびこれを用いたエッチング方法
JP6657770B2 (ja) 2014-11-27 2020-03-04 三菱瓦斯化学株式会社 液体組成物およびこれを用いたエッチング方法
US9976111B2 (en) * 2015-05-01 2018-05-22 Versum Materials Us, Llc TiN hard mask and etch residual removal

Also Published As

Publication number Publication date
JPWO2018181896A1 (ja) 2020-02-27
KR20190133749A (ko) 2019-12-03
WO2018181896A1 (ja) 2018-10-04
JP7220142B2 (ja) 2023-02-09
SG11201908791SA (en) 2019-10-30
KR102527728B1 (ko) 2023-04-28
TW201842233A (zh) 2018-12-01
CN110462799A (zh) 2019-11-15
CN110462799B (zh) 2023-12-26
US20200024750A1 (en) 2020-01-23
US10920326B2 (en) 2021-02-16

Similar Documents

Publication Publication Date Title
TWI808965B (zh) 鈦層或含鈦層的蝕刻液組成物以及蝕刻方法
JP6574221B2 (ja) エッチング液組成物
TWI726995B (zh) 蝕刻液組合物
JP6657770B2 (ja) 液体組成物およびこれを用いたエッチング方法
TWI615508B (zh) 用於銅基金屬膜的蝕刻劑組合物、液晶顯示器用陣列基板的製造方法及液晶顯示器用陣列基板
TWI605108B (zh) 銅膜和鉬含有膜之蝕刻液組合物
CN107227463B (zh) 铜/钼膜或铜/钼合金膜的蚀刻液组合物
TW201610234A (zh) 蝕刻液組成物及蝕刻方法
WO2020062590A1 (zh) 一种铜钼合金膜的化学蚀刻用组合物
TW201817917A (zh) 蝕刻劑組成物
TW201945592A (zh) 用於蝕刻一含銅或銅合金層及含鉬或鉬合金層的多層薄膜之蝕刻液組成物及利用此蝕刻液組成物之蝕刻方法以及利用該蝕刻方法以製造顯示裝置或含igzo半導體的方法
JP2013004871A (ja) 金属エッチング用組成物、および金属エッチング用組成物を用いた半導体装置の製造方法
TWI662691B (zh) 用於液晶顯示器的陣列基板的製造方法
TW202035794A (zh) 蝕刻組合物及利用其的蝕刻方法
KR20170112886A (ko) 구리계 금속막용 식각액 조성물, 이를 이용한 표시장치용 어레이 기판의 제조방법
JP2019176128A (ja) エッチング液
CN107236956B (zh) 用于铜基金属层的蚀刻剂组合物及用其制造显示设备的阵列基板的方法
TW201617437A (zh) 用於銅層及鈦層之蝕刻溶液組成物及使用其製備用於液晶顯示器之陣列基板的方法
KR102562490B1 (ko) 식각액 조성물 및 이를 이용한 금속막 식각 방법
KR102142419B1 (ko) 액정표시장치용 어레이 기판의 제조방법
WO2019186624A1 (ja) エッチング液
TWI840532B (zh) 蝕刻組合物及利用其的蝕刻方法
TWI841746B (zh) 過氧化氫分解抑制劑
KR101170382B1 (ko) 박막 트랜지스터 액정표시장치용 식각조성물
KR102142420B1 (ko) 액정표시장치용 어레이 기판의 제조방법