TWI760771B - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TWI760771B
TWI760771B TW109120036A TW109120036A TWI760771B TW I760771 B TWI760771 B TW I760771B TW 109120036 A TW109120036 A TW 109120036A TW 109120036 A TW109120036 A TW 109120036A TW I760771 B TWI760771 B TW I760771B
Authority
TW
Taiwan
Prior art keywords
bonding material
semiconductor wafer
die bonding
semiconductor
back surface
Prior art date
Application number
TW109120036A
Other languages
English (en)
Other versions
TW202123389A (zh
Inventor
浅田智之
福田絵理
津波大介
Original Assignee
日商三菱電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商三菱電機股份有限公司 filed Critical 日商三菱電機股份有限公司
Publication of TW202123389A publication Critical patent/TW202123389A/zh
Application granted granted Critical
Publication of TWI760771B publication Critical patent/TWI760771B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/52Mounting semiconductor bodies in containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02371Disposition of the redistribution layers connecting the bonding area on a surface of the semiconductor or solid-state body with another surface of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04026Bonding areas specifically adapted for layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05558Shape in side view conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3205Shape
    • H01L2224/32052Shape in top view
    • H01L2224/32053Shape in top view being non uniform along the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3205Shape
    • H01L2224/32052Shape in top view
    • H01L2224/32056Shape in top view comprising protrusions or indentations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1011Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10156Shape being other than a cuboid at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10158Shape being other than a cuboid at the passive surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1027IV
    • H01L2924/10272Silicon Carbide [SiC]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Die Bonding (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

本申請案的發明相關的半導體裝置,包括:支持體;半導體晶片,設於支持體之上;以及晶粒接合材,接合半導體晶片的背面與支持體;其中在半導體晶片的背面及與背面連接的側面所形成的角形成有複數個缺口;晶粒接合材遍及複數個缺口而一體設置。

Description

半導體裝置
本發明是關於半導體裝置及半導體晶片。
在專利文獻1揭露一種半導體裝置,其具備半導體晶片、支持半導體晶片的晶粒接合墊、接著半導體晶片與晶粒接合墊的接著劑。在半導體晶片的側面下部設置凹凸側面,晶粒接合時的接著劑的爬升變得良好,即使是小型的半導體晶片,仍可以提升其與晶粒接合墊的密接性。 [先行技術文獻] [專利文獻]
[專利文獻1]日本特開2018-46289號公報
[發明所欲解決的問題]
一般在功率放大用等的半導體裝置,期望效率佳的排熱。因此,將半導體晶片接合於散熱器等的晶粒接合材,以遍及晶片全體背面為佳。藉此,向散熱器的排熱面積可以儘可能擴大。晶粒接合材是否遍及半導體晶片的全體背面,可以藉由例如晶粒接合材中的從半導體晶片伸出的部分的形狀等,以外觀判斷。
然而,晶粒接合材的塗佈量過多的情況,有晶粒接合材爬升至半導體晶片的上表面的可能性。此時,有晶粒接合材到達形成在半導體晶片的上表面的電極之虞。藉此,會發生電極經由晶粒接合材而與散熱器導通的瑕疵。
另一方面,一旦為了抑制晶粒接合材的爬升而減少晶粒接合材的塗佈量,則晶粒接合材變得難以從半導體晶片伸出。藉此,會有無法從外觀確認晶粒接合材是否遍及半導體晶片的全體背面之虞。
本發明是為了解決上述問題而成,其目的是獲得容易確認晶粒接合材的擴展範圍的半導體裝置及半導體晶片。 [用以解決問題的手段]
本申請案的第一發明相關的半導體裝置,包括:支持體;半導體晶片,設於上述支持體之上;以及晶粒接合材,接合上述半導體晶片的背面與上述支持體;其中在上述半導體晶片的上述背面及與上述背面連接的側面所形成的角形成有複數個缺口;上述晶粒接合材遍及上述複數個缺口而一體設置。
本申請案的第二發明相關的半導體裝置,包括:支持體;半導體晶片,設於上述支持體之上;以及晶粒接合材,接合上述半導體晶片的背面與上述支持體;其中上述半導體晶片具有設於上述支持體之上的透明或半透明的半導體基板;在上述半導體基板之與上述支持體對向的背面的外周部,形成有複數個凹部;上述晶粒接合材遍及上述複數個凹部而一體設置。
本申請案的第三發明相關的半導體裝置,包括:支持體;半導體晶片,設於上述支持體之上;以及晶粒接合材,接合上述半導體晶片的背面與上述支持體;其中上述半導體晶片具有設於上述支持體之上的半導體基板;在上述半導體基板的外周部形成有複數個凹部,上述複數個凹部各自從與上述支持體對向的背面至與上述背面對向的上表面而貫通上述半導體基板;上述半導體晶片具有複數個導體,上述複數個導體從上述半導體基板的上述上表面側分別埋入上述複數個凹部;上述晶粒接合材遍及上述複數個凹部而一體設置。
本申請案的第四發明相關的半導體晶片,包括:半導體基板;電極,設於上述半導體基板的上表面;以及背面導體,設於上述半導體基板的背面,上述背面與上述半導體基板的上述上表面對向;其中在上述半導體基板的上述背面及與上述背面連接的側面所形成的角形成有複數個第一缺口;在上述背面導體形成有複數個第二缺口,上述複數個第二缺口分別與上述複數個第一缺口連接且從與上述半導體基板對向的第一面貫通至與上述第一面對向的第二面。 [發明功效]
以本申請案的第一發明相關的半導體裝置,可以從形成於半導體晶片的複數個缺口確認晶粒接合材的狀態。因此,容易確認晶粒接合材的擴展範圍。 以本申請案的第二發明相關的半導體裝置,隔著透明或半透明的半導體基板,可以確認侵入複數個凹部的晶粒接合材。因此,容易確認晶粒接合材的擴展範圍。 以本申請案的第三發明相關的半導體裝置,可以藉由複數個導體與晶粒接合材導通與否來確認晶粒接合材的狀態。因此,容易確認晶粒接合材的擴展範圍。 以本申請案的第四發明相關的半導體晶片,可以從複數個第一缺口及複數個第二缺口來確認晶粒接合材的狀態。因此,容易確認晶粒接合材的擴展範圍。
[用以實施發明的形態]
參照圖式針對本發明實施形態相關的半導體裝置及半導體晶片來作說明。對於相同或對應的元件賦予相同的符號,而有省略重複說明的情況。
實施形態1 第1圖是實施形態1相關的半導體晶片1的斜視圖。第2A圖是實施形態1相關的半導體晶片1的平面圖。第2B圖是實施形態1相關的半導體晶片1的左側面圖。第2C圖是實施形態1相關的半導體晶片1的正面圖。第2D圖是實施形態1相關的半導體晶片1的右側面圖。第2E圖是實施形態1相關的半導體晶片1的下表面圖。
半導體晶片1具備半導體基板10。在半導體基板10的上表面側,形成半導體層。半導體層構成功率放大用半導體元件等的主動元件。在半導體基板10的上表面側,亦可形成電路元件。在半導體基板10的上表面,設置電極20。電極20是成為主動元件或電路元件的電極。
在半導體晶片1形成例如場效電晶體。半導體基板10亦可由SiC形成。又,形成於半導體基板10的主動元件,亦可為例如由GaN形成的高電子移動性電晶體(high electron mobility transistor;HEMT)。此時,電極20包含源極電極21、閘極電極22及汲極電極23。
在背面(與半導體基板10的上表面對向的面)設置背面導體30。背面導體30幾乎覆蓋半導體基板10的全體背面。背面導體30設置在半導體基板10的背面的中央部。半導體基板10的背面的外周部從背面導體30露出。半導體基板10的全體背面亦可被背面導體30覆蓋。
背面導體30亦可與電極20絕緣。又,背面導體30亦可隔著形成在半導體基板10之未圖示的導孔(via hole)而與源極電極21電性連接。
在半導體晶片1的背面及與背面連接的側面所形成的角,形成有複數個缺口12a~12h。複數個缺口12a~12h各自使半導體晶片1的側面中的背面側的一部分有缺口。在半導體晶片1的長邊方向延伸的二個側面,分別形成缺口12a~12c與缺口12e~12g。在半導體晶片1的短邊方向延伸的二個側面,分別形成缺口12d與缺口12h。
缺口12a~12h各自從半導體基板10形成到背面導體30。在半導體基板10的背面(與背面導體30對向的面)及與背面連接的側面形成的角,形成複數個第一缺口。又,在背面導體30形成複數個第二缺口。複數個第二缺口從與半導體基板10對向的第一面至與第一面對向的第二面,分別將背面導體30貫通。複數個第二缺口分別與複數個第一缺口連接。
第3圖是說明實施形態1相關的半導體晶片1的製造方法的圖。第3圖是顯示複數個缺口12a~12h的形成方法。在半導體基板10形成半導體層、電極20及背面導體30之後,在晶圓狀態形成複數個鑽入孔112a~112h。複數個鑽入孔112a~112h配置為分別跨越用來分離晶片的切割道80與成為半導體晶片1的區域。
接下來,沿著切割道80進行切割。藉此,將半導體晶片1從晶圓狀態分離。其結果,鑽入孔112a~112h分別成為缺口12a~12h。
第4圖是比較例相關的半導體晶片1a的斜視圖。第5A圖是比較例相關的半導體晶片1a的平面圖。第5B圖是比較例相關的半導體晶片1a的左側面圖。第5C圖是比較例相關的半導體晶片1a的正面圖。第5D圖是比較例相關的半導體晶片1a的右側面圖。第5E圖是比較例相關的半導體晶片1a的下表面圖。與半導體晶片1的不同點在於,比較例相關的半導體晶片1a未設置缺口12a~12h。
第6A圖是比較例相關的半導體裝置2a的平面圖。第6B圖是比較例相關的半導體裝置2a的正面圖。在半導體裝置2a,半導體晶片1a藉由晶粒接合材40接合於支持體50的上表面。
在半導體裝置2a,為了效率良好的散熱,將晶粒接合材40設置在半導體晶片1a的全體背面。在半導體裝置2a,以外觀檢查晶粒接合材40是否擴展到半導體晶片1a的全體背面。晶粒接合材40是否適切地擴展,是例如從上表面側觀察半導體晶片1a時,根據晶粒接合材40中從半導體晶片1a伸出部分的大小、形狀等作判斷。
在半導體裝置2a,若例如塗佈晶粒接合材40而使其從半導體晶片1a的外周部全體伸出,認為需要多量的晶粒接合材40。此時,如以虛線41圍起的部分,晶粒接合材40有爬升至半導體晶片1a的上表面的可能性。因此,會有電極20與支持體50經由晶粒接合材40導通之虞。
第7A圖是其他比較例相關的半導體裝置2b的平面圖。第7B圖是其他比較例相關的半導體裝置2b的正面圖。與半導體裝置2a比較,在半導體裝置2b的晶粒接合材40的量較少。藉此,可以抑制晶粒接合材40的爬升。然而,一旦減少晶粒接合材40的量,則在半導體晶片1a的外周部容易形成未有晶粒接合材40伸出的部分。此時,從外觀無法確認晶粒接合材40是否擴展到半導體晶片1a的背面全面。
第8圖是實施形態1相關的半導體裝置2的正面圖。半導體裝置2具備支持體50、設於支持體50之上的半導體晶片1、接合半導體晶片1的背面與支持體50的晶粒接合材40。支持體50例如為散熱器。支持體50亦可為基板或封裝體。
半導體晶片1是藉由晶粒接合材40而晶粒接合於支持體50。晶粒接合材40例如為導電性晶粒接合材。晶粒接合材40充填於支持體50的上表面與半導體晶片1的背面之間,將半導體晶片1固定於支持體50。藉由晶粒接合材40,可將來自形成於半導體晶片1的主動元件或電路元件的發熱有效率地向支持體50排熱或散熱。
第9圖是實施形態1相關的缺口12a的放大圖。第10圖是實施形態1相關的缺口12b的放大圖。第11圖是實施形態1相關的缺口12c的放大圖。第9~11圖顯示從半導體晶片1的側面側目視缺口12a~12c及晶粒接合材40的狀態。在各個缺口12a~12h,可以確認晶粒接合材40是否擴展至缺口。也就是,可以確認在各個缺口12a~12h的晶粒接合材40的塗佈量。
接下來,說明在本實施形態的半導體裝置2的檢查方法。首先,以晶粒接合材40接合半導體晶片1的背面與支持體50。接下來,針對各個缺口12a~12h,以目視確認晶粒接合材40是否遍及缺口。
如第9、10圖所示,從缺口12a、12b可以目視晶粒接合材40。因此,可以確認在半導體晶片1的背面,晶粒接合材40遍及至缺口12a、12b。
相對於此,如第11圖所示,從缺口12c則無法目視晶粒接合材40。因此,可以確認在半導體晶片1的背面,晶粒接合材40未遍及至缺口12c。也就是,藉由目視可以確認晶粒接合材40未遍及至設為目標的範圍。設為目標的範圍,是半導體晶片1的背面中的設置晶粒接合材40所需要的範圍。
在第8~11圖,為了說明而顯示晶粒接合材40未從缺口12c露出的例子。實際上,在良品的半導體裝置2,晶粒接合材40是從全部的複數個缺口12a~12h露出。也就是,晶粒接合材40是遍及複數個缺口12a~12h而一體設置。
缺口12a~12h的各自的尺寸,應設定為可以從外觀確認晶粒接合材40是否到達缺口。缺口12a~12h的各自的尺寸,例如是按照在外觀檢查使用的放大鏡的放大倍率而設定。
在本實施形態,是顯示藉由目視進行外觀檢查的例子。不限於此,外觀檢查亦可使用相機等的攝影裝置來實施。
在本實施形態,可以以半導體晶片1的側面側的外觀來確認晶粒接合材40是否遍及半導體晶片1的全體背面或背面中設定為目標的範圍。
又在本實施形態,即使晶粒接合材40未從半導體晶片1伸出也可以作外觀檢查。因此,可以抑制晶粒接合材40的塗佈量。據此,可以抑制晶粒接合材40爬升至半導體基板10的上表面的情況。承上,可以抑制電極20經由晶粒接合材40而與支持體50導通的情況。
另外,在第9圖的例子,晶粒接合材40從缺口12a溢出。然而,由於晶粒接合材40並未到達至設於半導體基板10的上表面的電極20,不構成問題。
根據以上,在本實施形態的半導體裝置2及半導體晶片1,容易藉由缺口12a~12h來確認晶粒接合材40擴展的範圍。藉此,可以確實地確認晶粒接合材40是否遍及設為目標的範圍。在發熱大的功率放大用的半導體晶片1,確保排熱面積為特別重要。又,由於可以抑制電極20與晶粒接合材40接觸,可以提升半導體裝置2的可靠度。又,可以減低晶粒接合材40的消耗量,而可以減低半導體裝置2的製造成本。
又,在半導體晶片1的背面的各邊,形成複數個缺口12a~12h中的至少一個。也就是,在半導體基板10的背面的各邊,形成複數個第一缺口中的至少一個。藉此,可以確實確認晶粒接合材40擴展至半導體晶片1的背面的各邊的情況。
在本實施形態,晶粒接合材40覆蓋半導體晶片1的全體背面。作為其變形例,半導體晶片1的背面的一部分,亦可從晶粒接合材40露出。也就是,依所需要的散熱性能,晶粒接合材40亦可不設置在半導體晶片1的全體背面。又,只要可以有充分的散熱,亦可不設置背面導體30。
在本實施形態,在半導體晶片1形成八個缺口12a~12h。複數個缺口12a~12h的數量只要為複數個即可。複數個缺口12a~12h的配置及數量,亦可按照半導體晶片1的形狀或設置晶粒接合材40的範圍等作變更。又,各個複數個缺口12a~12h,從與半導體基板10的側面或背面垂直的方向看為半橢圓形。複數個缺口12a~12h的形狀不限於此,可以採用以外觀可以確認晶粒接合材40的狀態的所有形狀。
針對以下的實施形態相關的半導體裝置及半導體晶片,亦可適當應用這些變形。另外,針對以下的實施形態相關的半導體裝置及半導體晶片,由於與實施形態1的共通點多,故以與實施形態1的不同點為中心作說明。
實施形態2 第12A圖是實施形態2相關的半導體晶片201的平面圖。第12B圖是實施形態2相關的半導體晶片201的左側面圖。第12C圖是實施形態2相關的半導體晶片201的正面圖。第12D圖是實施形態2相關的半導體晶片201的右側面圖。第12E圖是實施形態2相關的半導體晶片201的下表面圖。
本實施形態的半導體晶片201與實施形態的不同點為形成缺口212a~212h而取代缺口12a~12h。其他的結構則與實施形態1同樣。缺口212a~212h各自從背面至與背面對向的上表面而貫通半導體晶片201。
缺口212a~212h的形成方法與實施形態1的缺口12a~12h同樣。在晶圓狀態形成複數個貫通孔,跨越切割道與成為半導體晶片201的區域。接下來,沿著切割道進行切割,複數個貫通孔成為缺口212a~212h。
第13圖是實施形態2相關的半導體裝置202的平面圖。在半導體裝置202,以晶粒接合材40將半導體晶片201接合於支持體50。
第14圖是實施形態2相關的缺口212a的放大圖。第15圖是實施形態2相關的缺口212b的放大圖。第16圖是實施形態2相關的缺口212c的放大圖。第14~16圖顯示從半導體晶片201的上表面側目視缺口212a~212c及晶粒接合材40的狀態。在各個缺口212a~212h,可以確認晶粒接合材40是否擴展至缺口。
如第14、15圖所示,從缺口212a、212b可以目視晶粒接合材40。因此,可以確認在半導體晶片201的背面,晶粒接合材40遍及至缺口212a、212b。相對於此,如第16圖所示,從缺口212c則無法目視晶粒接合材40。因此,可以確認在半導體晶片201的背面,晶粒接合材40未遍及至缺口212c。
另外,在第13~16圖,為了說明而顯示晶粒接合材40未從缺口212c露出的例子。實際上,在良品的半導體裝置202,晶粒接合材40是從全部的複數個缺口212a~212h露出。
在本實施形態,亦容易藉由缺口212a~212h來確認晶粒接合材40擴展的範圍。又在本實施形態,亦是即使晶粒接合材40未從半導體晶片201伸出仍可進行外觀檢查。因此,可以抑制晶粒接合材40的塗佈量,可以抑制晶粒接合材40爬升至半導體基板10的上表面。依此,可以提升半導體裝置202的可靠度。又,可以減低晶粒接合材40的消耗量,而可以減低半導體裝置202的製造成本。
另外,在第15圖的例子,晶粒接合材40從缺口212b溢出。此情況亦是只要晶粒接合材40未到達至設於半導體基板10的上表面的電極20即可。晶粒接合材40未到達至半導體基板10的上表面的情況,可以從半導體晶片201的側面側以目視確認。
在本實施形態,是從半導體晶片201的上表面進行外觀檢查。不限於此,晶粒接合材40的擴展範圍,亦可以從半導體晶片201的側面側作外觀檢查來判斷。
各個複數個缺口212a~212h,從與半導體基板10的上表面垂直的方向看為半橢圓形。複數個缺口212a~212h的形狀不限於此,可以採用以外觀可以確認晶粒接合材40的狀態的所有形狀。
實施形態3 第17A圖是實施形態3相關的半導體晶片301的平面圖。第17B圖是實施形態3相關的半導體晶片301的左側面圖。第17C圖是實施形態3相關的半導體晶片301的正面圖。第17D圖是實施形態3相關的半導體晶片301的右側面圖。第17E圖是實施形態3相關的半導體晶片301的下表面圖。
本實施形態的半導體晶片301與實施形態的不同點為形成缺口312a~312d而取代缺口12a~12h。其他的結構則與實施形態1同樣。複數個缺口312a~312d各自從背面至與背面對向的上表面而貫通半導體晶片301。又,複數個缺口312a~312d是分別形成在半導體晶片301的背面的全部的角落。也就是,複數個缺口312a~312d形成在半導體晶片301的四個角。
缺口312a~312d的形成方法與實施形態1的缺口12a~12h同樣。在晶圓狀態形成複數個貫通孔,跨越切割道與成為半導體晶片301的區域。接下來,沿著切割道進行切割,複數個貫通孔成為缺口312a~312d。
第18圖是實施形態3相關的半導體裝置302的平面圖。在半導體裝置302,以晶粒接合材40將半導體晶片301接合於支持體50。
第19圖是實施形態3相關的缺口312a的放大圖。第20圖是實施形態3相關的缺口312b的放大圖。第19、20圖顯示從半導體晶片301的上表面側目視缺口312a、312b及晶粒接合材40的狀態。在各個缺口312a~312d,可以確認晶粒接合材40是否擴展至缺口。
如第19圖所示,從缺口312a可以目視晶粒接合材40。因此,可以確認在半導體晶片301的背面,晶粒接合材40遍及至缺口312a。相對於此,如第20圖所示,從缺口312b則無法目視晶粒接合材40。因此,可以確認在半導體晶片301的背面,晶粒接合材40未遍及至缺口312b。
另外,在第18~20圖,為了說明而顯示晶粒接合材40未從缺口312b露出的例子。實際上,在良品的半導體裝置302,晶粒接合材40是從全部的複數個缺口312a~312d露出。
在本實施形態,亦容易藉由缺口312a~312d來確認晶粒接合材40擴展的範圍。又在本實施形態,亦是即使晶粒接合材40未從半導體晶片301伸出仍可進行外觀檢查。因此,可以抑制晶粒接合材40的塗佈量,可以抑制晶粒接合材40爬升至半導體基板10的上表面。依此,可以提升半導體裝置302的可靠度。又,可以減低晶粒接合材40的消耗量,而可以減低半導體裝置302的製造成本。
另外,在第19圖的例子,晶粒接合材40從缺口312a溢出。此情況亦是只要晶粒接合材40未到達至設於半導體基板10的上表面的電極20即可。晶粒接合材40未到達至半導體基板10的上表面的情況,可以從半導體晶片301的側面側以目視確認。
各個複數個缺口312a~312d,從與半導體基板10的上表面垂直的方向看為扇形。複數個缺口312a~312d的形狀不限於此,可以採用以外觀可以確認晶粒接合材40的狀態的所有形狀。
實施形態4 第21A圖是實施形態4相關的半導體晶片401的平面圖。第21B圖是實施形態4相關的半導體晶片401的左側面圖。第21C圖是實施形態4相關的半導體晶片401的正面圖。第21D圖是實施形態4相關的半導體晶片401的右側面圖。第21E圖是實施形態4相關的半導體晶片401的下表面圖。
本實施形態的半導體晶片401具有透明或半透明的半導體基板410而取代半導體基板10。半導體基板410為例如SiC基板。又,在半導體基板410形成複數個凹部412a~412f而取代缺口12a~12h。複數個凹部412a~412f各自從背面至與背面對向的上表面而貫通半導體晶片401。凹部412a~412f形成在比電極20還外側處。其他的結構則與實施形態1同樣。
第22圖是實施形態4相關的半導體裝置402的剖面圖。在半導體裝置402,以晶粒接合材40將半導體晶片401接合於支持體50。半導體基板410設於支持體50之上。在半導體基板410與支持體50之間,設置背面導體30與晶粒接合材40。在半導體基板410的上表面側,設置半導體層414。又,在半導體基板410形成導孔416。導孔416從上表面至背面貫通半導體基板410。
形成有導孔416的半導體基板410的側面,被鍍敷線路覆蓋。鍍敷線路與背面導體30連接。又,在半導體基板410之上,鍍敷線路與源極電極21接觸。藉此,源極電極21經由鍍敷電極、背面導體30及晶粒接合材40,與支持體50電性連接。依此,源極電極21、鍍敷電極、背面導體30、晶粒接合材40及支持體50呈同電位。
示於第22圖的凹部412,是凹部412a~412f的任一個。在形成有凹部412的半導體基板410的側面,未設置鍍敷電極。依此,隔著透明或半透明的半導體基板410,可以以目視確認晶粒接合材是否侵入凹部412。
第23圖是實施形態4相關的半導體裝置402的正面圖。第24圖是實施形態4相關的凹部412a的放大圖。第25圖是實施形態4相關的凹部412b的放大圖。第26圖是實施形態4相關的凹部412c的放大圖。第24~26圖顯示透過半導體基板410而目視凹部412a~412c及晶粒接合材40的狀態。第24~26圖顯示從例如垂直於側面的方向觀看半導體晶片401的狀態。在各個凹部412a~412f,可以確認晶粒接合材40是否進入凹部。
如第24、25圖所示,隔著半導體基板410可以透視進入凹部412a、412b後的晶粒接合材40。依此,可以確認在半導體晶片401的背面,晶粒接合材40是否遍及至凹部412a、412b。相對於此,如第26圖所示,在凹部412c無法目視晶粒接合材40。依此,可以確認在半導體晶片401的背面,晶粒接合材40並未遍及至凹部412c。
另外,在第23~26圖,為了說明而顯示晶粒接合材40未侵入凹部412c露出的例子。實際上,在良品的半導體裝置402,晶粒接合材40是侵入各個複數個凹部412a~412f。晶粒接合材40遍及複數個凹部412a~412f而一體設置。
在本實施形態,容易藉由透明或半透明的半導體基板410及凹部412a~412f來確認晶粒接合材40擴展的範圍。又,即使晶粒接合材40未從半導體晶片401伸出仍可進行外觀檢查。因此,可以抑制晶粒接合材40的塗佈量,可以抑制晶粒接合材40爬升至半導體基板410的上表面。依此,可以提升半導體裝置402的可靠度。又,可以減低晶粒接合材40的消耗量,而可以減低半導體裝置402的製造成本。
在本實施形態,凹部412a~412c沿著半導體基板410的一個長邊延伸。又,凹部412d~412f沿著半導體基板410的另一個長邊延伸。又,凹部412a、412d沿著半導體基板410的一個短邊延伸。又,凹部412c、412f沿著半導體基板410的另一個短邊延伸。如此,沿著半導體基板410的背面的各邊,形成複數個凹部412a~412f之中的至少一個。藉此,可以確認晶粒接合材40擴展至半導體晶片401的背面的各邊。
還有,複數個缺口412a、412c、412d、412f是分別形成在半導體基板410之與支持體50對向的背面的全部的角落。藉此,可以確認晶粒接合材40擴展至半導體晶片401的背面的四個角。
複數個凹部412a~412f的配置、數量及形狀,亦可按照半導體晶片401的形狀或設置晶粒接合材40的範圍等作變更。
作為本實施形態的變形例,複數個凹部412a~412f亦可未貫通半導體基板410。複數個凹部412a~412f只要形成在半導體基板410的背面的外周部即可。
又,半導體基板410,只要是由透過其可以確認晶粒接合材40是否侵入凹部412a~412f的材質來形成即可。
實施形態5 第27A圖是實施形態5相關的半導體晶片501的平面圖。第27B圖是實施形態5相關的半導體晶片501的下表面圖。第28圖是實施形態5相關的半導體晶片501的剖面圖。第28圖是沿A-B直線截斷第27A圖所得的剖面圖。
與實施形態4同樣,在半導體基板410的外周部,形成從背面至與背面對向的上表面而分別貫通半導體基板410的複數個凹部412a~412f。
又,半導體晶片501具有從半導體基板410的上表面側分別埋入複數個凹部412a~412f的複數個導體560a~560f。複數個導體560a~560f的下端,分別設於半導體基板410的上表面與背面之間。複數個導體560a~560f的下端,遠離半導體基板410的背面。又,各個複數個導體560a~560f是與半導體晶片501的電極20隔開。
導體560a具有主要部561a與加寬部562a,主要部561a設於凹部412a的內部,加寬部562a設於半導體基板410的上表面。加寬部562a的寬度比凹部412a還寬。針對導體560b~560f,亦同。
第29圖是實施形態5相關的半導體裝置502的剖面圖。在半導體裝置502,是以晶粒接合材40將半導體晶片501接合於支持體50。
第30圖是實施形態5相關的凹部412a的放大圖。第31圖是實施形態5相關的凹部412b的放大圖。第32圖是實施形態5相關的凹部412c的放大圖。在本實施形態亦與實施形態4同樣,可以以目視從半導體晶片501的側面側確認進入凹部412a~412f的晶粒接合材40之有無。依此,可以獲得與實施形態4同樣的效果。
又如第30、31圖所示,導體560a、560b分別與晶粒接合材40接觸。依此,導體560a、560b與支持體50導通。相對於此,如第32圖所示,導體560c未與晶粒接合材40接觸。依此,導體560c未與支持體50導通。
因此,在本實施形態,依導體560a~560f與支持體50的導通之有無,可以確認晶粒接合材40是否擴展至半導體晶片501的背面中的設為目標的範圍。
另外,在第29~32圖,為了說明而顯示導體560c未與晶粒接合材40接觸的例子。實際上,在良品的半導體裝置502,複數個導體560a~560f是各自與晶粒接合材40接觸。晶粒接合材40遍及複數個凹部412a~412f而一體設置。
在本實施形態,是可以以導通檢查確認晶粒接合材40的塗佈狀態。依此,可以刪減藉由目視的確認步驟。在刪減藉由目視的確認步驟的情況,半導體基板410亦可不是透明或半透明。又,亦可組合導通檢查與外觀檢查來確認晶粒接合材40的擴展範圍。
又,使用加寬部562a作為導通檢查的電極之下,可以容易地實施導通檢查。
另外,已在各實施形態說明的技術特徵,亦可加以適當組合而使用。
1,1a,201,301,401,501:半導體晶片 2,2a,2b,202,302,402,502:半導體裝置 10,410:半導體基板 12a~12h,212a~212h,312a~312d:缺口 20:電極 21:源極電極 22:閘極電極 23:汲極電極 30:背面導體 40:晶粒接合材 41:虛線 50:支持體 80:切割道 112a~112h:鑽入孔 412,412a~412f:凹部 414:半導體層 416:導孔 560a~560f:導體 561a:主要部 562a:加寬部
第1圖是實施形態1相關的半導體晶片的斜視圖。 第2A圖是實施形態1相關的半導體晶片的平面圖。 第2B圖是實施形態1相關的半導體晶片的左側面圖。 第2C圖是實施形態1相關的半導體晶片的正面圖。 第2D圖是實施形態1相關的半導體晶片的右側面圖。 第2E圖是實施形態1相關的半導體晶片的下表面圖。 第3圖是說明實施形態1相關的半導體晶片的製造方法的圖。 第4圖是比較例相關的半導體晶片的斜視圖。 第5A圖是比較例相關的半導體晶片的平面圖。 第5B圖是比較例相關的半導體晶片的左側面圖。 第5C圖是比較例相關的半導體晶片的正面圖。 第5D圖是比較例相關的半導體晶片的右側面圖。 第5E圖是比較例相關的半導體晶片的下表面圖。 第6A圖是比較例相關的半導體裝置的平面圖。 第6B圖是比較例相關的半導體裝置的正面圖。 第7A圖是其他比較例相關的半導體裝置的平面圖。 第7B圖是其他比較例相關的半導體裝置的正面圖。 第8圖是實施形態1相關的半導體裝置的正面圖。 第9圖是實施形態1相關的缺口的放大圖。 第10圖是實施形態1相關的缺口的放大圖。 第11圖是實施形態1相關的缺口的放大圖。 第12A圖是實施形態2相關的半導體晶片的平面圖。 第12B圖是實施形態2相關的半導體晶片的左側面圖。 第12C圖是實施形態2相關的半導體晶片的正面圖。 第12D圖是實施形態2相關的半導體晶片的右側面圖。 第12E圖是實施形態2相關的半導體晶片的下表面圖。 第13圖是實施形態2相關的半導體裝置的平面圖。 第14圖是實施形態2相關的缺口的放大圖。 第15圖是實施形態2相關的缺口的放大圖。 第16圖是實施形態2相關的缺口的放大圖。 第17A圖是實施形態3相關的半導體晶片的平面圖。 第17B圖是實施形態3相關的半導體晶片的左側面圖。 第17C圖是實施形態3相關的半導體晶片的正面圖。 第17D圖是實施形態3相關的半導體晶片的右側面圖。 第17E圖是實施形態3相關的半導體晶片的下表面圖。 第18圖是實施形態3相關的半導體裝置的平面圖。 第19圖是實施形態3相關的缺口的放大圖。 第20圖是實施形態3相關的缺口的放大圖。 第21A圖是實施形態4相關的半導體晶片的平面圖。 第21B圖是實施形態4相關的半導體晶片的左側面圖。 第21C圖是實施形態4相關的半導體晶片的正面圖。 第21D圖是實施形態4相關的半導體晶片的右側面圖。 第21E圖是實施形態4相關的半導體晶片的下表面圖。 第22圖是實施形態4相關的半導體裝置的剖面圖。 第23圖是實施形態4相關的半導體裝置的正面圖。 第24圖是實施形態4相關的凹部的放大圖。 第25圖是實施形態4相關的凹部的放大圖。 第26圖是實施形態4相關的凹部的放大圖。 第27A圖是實施形態5相關的半導體晶片的平面圖。 第27B圖是實施形態5相關的半導體晶片的下表面圖。 第28圖是實施形態5相關的半導體晶片的剖面圖。 第29圖是實施形態5相關的半導體裝置的剖面圖。 第30圖是實施形態5相關的凹部的放大圖。 第31圖是實施形態5相關的凹部的放大圖。 第32圖是實施形態5相關的凹部的放大圖。
1:半導體晶片
10:半導體基板
12a~12h:缺口
20:電極

Claims (7)

  1. 一種半導體裝置,包括:支持體;半導體晶片,設於上述支持體之上;以及晶粒接合材,接合上述半導體晶片的背面與上述支持體;其中上述半導體晶片具有設於上述支持體之上的透明或半透明的半導體基板;在上述半導體基板之與上述支持體對向的背面的外周部,形成有複數個凹部;上述晶粒接合材遍及上述複數個凹部而一體設置。
  2. 如請求項1之半導體裝置,其中上述晶粒接合材侵入各個上述複數個凹部。
  3. 如請求項1或2之半導體裝置,其中上述複數個凹部中的至少一個是沿著上述半導體基板的上述背面的各邊形成。
  4. 如請求項1或2之半導體裝置,其中上述複數個凹部分別形成在上述半導體基板的上述背面的全部的角。
  5. 一種半導體裝置,包括:支持體;半導體晶片,設於上述支持體之上;以及晶粒接合材,接合上述半導體晶片的背面與上述支持體;其中上述半導體晶片具有設於上述支持體之上的半導體基板;在上述半導體基板的外周部形成有複數個凹部,上述複數個凹部各自從與上述支持體對向的背面至與上述背面對向的上表面而貫通上述半導體基板;上述半導體晶片具有複數個導體,上述複數個導體從上述半導體基板的上述上表面側分別埋入上述複數個凹部; 上述晶粒接合材遍及上述複數個凹部而一體設置。
  6. 如請求項5之半導體裝置,其中上述複數個導體各自與上述晶粒接合材接觸。
  7. 如請求項5或6之半導體裝置,其中上述複數個導體各自與上述半導體晶片的電極相隔。
TW109120036A 2019-08-27 2020-06-15 半導體裝置 TWI760771B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/JP2019/033462 2019-08-27
PCT/JP2019/033462 WO2021038712A1 (ja) 2019-08-27 2019-08-27 半導体装置および半導体チップ

Publications (2)

Publication Number Publication Date
TW202123389A TW202123389A (zh) 2021-06-16
TWI760771B true TWI760771B (zh) 2022-04-11

Family

ID=74683908

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109120036A TWI760771B (zh) 2019-08-27 2020-06-15 半導體裝置

Country Status (7)

Country Link
US (1) US20220223558A1 (zh)
JP (1) JP7173361B2 (zh)
KR (1) KR102556121B1 (zh)
CN (1) CN114270482A (zh)
DE (1) DE112019007675T5 (zh)
TW (1) TWI760771B (zh)
WO (1) WO2021038712A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005353740A (ja) * 2004-06-09 2005-12-22 Toshiba Corp 半導体素子及び半導体装置
TW200950046A (en) * 2008-05-23 2009-12-01 Xintec Inc Electronics device package and fabrication method thereof
TW201327732A (zh) * 2011-12-21 2013-07-01 Xintec Inc 晶片封裝體及其製作方法
TW201407825A (zh) * 2012-08-15 2014-02-16 Epistar Corp 發光元件
TW201421740A (zh) * 2008-12-12 2014-06-01 Toshiba Kk 發光元件以及其製造方法
TW201434184A (zh) * 2013-02-19 2014-09-01 Toshiba Kk 半導體發光裝置及發光裝置
TW201538655A (zh) * 2014-01-29 2015-10-16 Hitachi Chemical Co Ltd 黏著劑組成物、使用黏著劑組成物之半導體裝置的製造方法、及固態成像元件
TW201714922A (zh) * 2015-05-25 2017-05-01 Konica Minolta Inc 聚醯亞胺薄膜、聚醯亞胺薄膜之製造方法、可撓性印刷基板、可撓性顯示器用基板、可撓性顯示器用前面板、led照明裝置及有機電致發光顯示裝置
TW201733165A (zh) * 2016-03-15 2017-09-16 晶元光電股份有限公司 半導體裝置及其製造方法
TW201841309A (zh) * 2016-12-21 2018-11-16 日商大日本印刷股份有限公司 貫通電極基板、半導體裝置及貫通電極基板之製造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2587081B1 (fr) * 1985-09-11 1988-04-15 Bp Chimie Sa Dispositif doseur de type rotatif permettant de delivrer des substances granulaires
US4956694A (en) * 1988-11-04 1990-09-11 Dense-Pac Microsystems, Inc. Integrated circuit chip stacking
JPH0550731U (ja) * 1991-12-05 1993-07-02 オリジン電気株式会社 絶縁基板,それを用いた半導体装置および回路装置
JPH06260723A (ja) * 1993-03-03 1994-09-16 Mitsubishi Electric Corp 半導体レーザ装置
US5891761A (en) * 1994-06-23 1999-04-06 Cubic Memory, Inc. Method for forming vertical interconnect process for silicon segments with thermally conductive epoxy preform
JP2853700B2 (ja) * 1997-03-12 1999-02-03 日本電気株式会社 半導体装置
SG111069A1 (en) * 2002-06-18 2005-05-30 Micron Technology Inc Semiconductor devices including peripherally located bond pads, assemblies, packages, and methods
SG107595A1 (en) * 2002-06-18 2004-12-29 Micron Technology Inc Semiconductor devices and semiconductor device components with peripherally located, castellated contacts, assembles and packages including such semiconductor devices or packages and associated methods
US6855572B2 (en) * 2002-08-28 2005-02-15 Micron Technology, Inc. Castellation wafer level packaging of integrated circuit chips
US8053898B2 (en) * 2009-10-05 2011-11-08 Samsung Electronics Co., Ltd. Connection for off-chip electrostatic discharge protection
KR101697573B1 (ko) * 2010-11-29 2017-01-19 삼성전자 주식회사 반도체 장치, 그 제조 방법, 및 상기 반도체 장치를 포함하는 반도체 패키지
US9117804B2 (en) * 2013-09-13 2015-08-25 United Microelectronics Corporation Interposer structure and manufacturing method thereof
JP2017050489A (ja) * 2015-09-04 2017-03-09 株式会社東芝 半導体パッケージおよび半導体パッケージの製造方法
TWI610413B (zh) * 2017-03-15 2018-01-01 南茂科技股份有限公司 半導體封裝結構、半導體晶圓及半導體晶片
JP2018046289A (ja) 2017-11-21 2018-03-22 エイブリック株式会社 半導体装置およびその製造方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005353740A (ja) * 2004-06-09 2005-12-22 Toshiba Corp 半導体素子及び半導体装置
TW200950046A (en) * 2008-05-23 2009-12-01 Xintec Inc Electronics device package and fabrication method thereof
TW201421740A (zh) * 2008-12-12 2014-06-01 Toshiba Kk 發光元件以及其製造方法
TW201327732A (zh) * 2011-12-21 2013-07-01 Xintec Inc 晶片封裝體及其製作方法
TW201407825A (zh) * 2012-08-15 2014-02-16 Epistar Corp 發光元件
TW201434184A (zh) * 2013-02-19 2014-09-01 Toshiba Kk 半導體發光裝置及發光裝置
TW201538655A (zh) * 2014-01-29 2015-10-16 Hitachi Chemical Co Ltd 黏著劑組成物、使用黏著劑組成物之半導體裝置的製造方法、及固態成像元件
TW201714922A (zh) * 2015-05-25 2017-05-01 Konica Minolta Inc 聚醯亞胺薄膜、聚醯亞胺薄膜之製造方法、可撓性印刷基板、可撓性顯示器用基板、可撓性顯示器用前面板、led照明裝置及有機電致發光顯示裝置
TW201733165A (zh) * 2016-03-15 2017-09-16 晶元光電股份有限公司 半導體裝置及其製造方法
TW201841309A (zh) * 2016-12-21 2018-11-16 日商大日本印刷股份有限公司 貫通電極基板、半導體裝置及貫通電極基板之製造方法

Also Published As

Publication number Publication date
JP7173361B2 (ja) 2022-11-16
CN114270482A (zh) 2022-04-01
WO2021038712A1 (ja) 2021-03-04
US20220223558A1 (en) 2022-07-14
TW202123389A (zh) 2021-06-16
KR102556121B1 (ko) 2023-07-14
JPWO2021038712A1 (zh) 2021-03-04
DE112019007675T5 (de) 2022-06-15
KR20220006598A (ko) 2022-01-17

Similar Documents

Publication Publication Date Title
JP4688526B2 (ja) 半導体装置及びその製造方法
JP4539773B2 (ja) 半導体装置およびその製造方法
TWI470755B (zh) 佈線板及其製造方法,及具有佈線板之半導體裝置
JP2004134762A (ja) 半導体装置
JP2002141463A (ja) 半導体モジュール
KR20150031162A (ko) 반도체 패키지 및 반도체 장치
JP6380946B2 (ja) 半導体装置および半導体装置の製造方法
KR20240024876A (ko) 반도체 패키지 및 그 제조 방법
US9601573B2 (en) Semiconductor device for reducing propagation time of gate input signals
US9601572B2 (en) Semiconductor device for reducing gate wiring length
TWI760771B (zh) 半導體裝置
JP2012064855A (ja) 半導体装置
JP2006121004A (ja) パワーic
TW201440224A (zh) 具有改良金屬接觸之功率金屬氧化物半導體電晶體
JP2021128962A (ja) 半導体モジュール
JP7029778B2 (ja) 半導体素子及びその製造方法
JP7343427B2 (ja) 半導体装置
JP2004158739A (ja) 樹脂封止型半導体装置およびその製造方法
KR20170085055A (ko) 광전 반도체 소자 및 광전 반도체 소자를 포함하는 장치
WO2022202242A1 (ja) 半導体装置、および、半導体装置の製造方法
US20240038651A1 (en) Circuit board arrangement
JP2011108800A (ja) 横型igbt及び横型igbtの製造方法
US10535578B2 (en) Semiconductor devices, and a method for forming a semiconductor device
JP2023055205A (ja) 半導体デバイス及び半導体デバイスの製造方法
JP2005012209A (ja) 半導体装置の信号バスラインレイアウト構造及びその方法