TWI744100B - 可變電阻式記憶裝置及其製造方法 - Google Patents

可變電阻式記憶裝置及其製造方法 Download PDF

Info

Publication number
TWI744100B
TWI744100B TW109140480A TW109140480A TWI744100B TW I744100 B TWI744100 B TW I744100B TW 109140480 A TW109140480 A TW 109140480A TW 109140480 A TW109140480 A TW 109140480A TW I744100 B TWI744100 B TW I744100B
Authority
TW
Taiwan
Prior art keywords
variable resistance
memory
memory cell
members
vertical
Prior art date
Application number
TW109140480A
Other languages
English (en)
Other versions
TW202127656A (zh
Inventor
矢野勝
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Publication of TW202127656A publication Critical patent/TW202127656A/zh
Application granted granted Critical
Publication of TWI744100B publication Critical patent/TWI744100B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • H10B63/845Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0007Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0026Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0028Word-line or row circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • H10B63/34Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors of the vertical channel field-effect transistor type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/066Shaping switching materials by filling of openings, e.g. damascene method
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/823Device geometry adapted for essentially horizontal current flow, e.g. bridge type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/10Resistive cells; Technology aspects
    • G11C2213/18Memory cell being a nanowire having RADIAL composition
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/50Resistive cell structure aspects
    • G11C2213/52Structure characterized by the electrode material, shape, etc.
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/75Array having a NAND structure comprising, for example, memory cells in series or memory elements in series, a memory element being a memory cell in parallel with an access transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/78Array wherein the memory cells of a group share an access device, all the memory cells of the group having a common electrode and the access device being not part of a word line or a bit line driver
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

提供一種具有改良後的三維構造的可變電阻式記憶裝置。本發明的可變電阻式記憶體,包含:複數個支柱,沿著基板主表面的垂直方向延伸;複數個位元線,沿著水平方向延伸;以及記憶單元,形成於複數個支柱與複數個位元線的交叉處;其中,記憶單元包含:閘極絕緣膜,形成於支柱的外圍;半導體膜,形成於閘極絕緣膜的外圍並提供通道區域;以及可變電阻元件,形成於半導體膜的外圍。可變電阻元件的外圍之第一電極區域及與該第一電極區域對向的第二電極區域分別與鄰接的一對位元線電氣連接。

Description

可變電阻式記憶裝置及其製造方法
本發明是關於使用可變電阻式記憶單元的可變電阻式記憶裝置,特別是關於包含可變電阻式記憶單元的陣列之三維構造。
可變電阻式隨機存取記憶體(以下,略稱為「可變電阻式記憶體」)能夠依照列位址以及行位址隨機選擇記憶單元,從選擇的記憶單元當中讀取資料,或是將資料寫入選擇的記憶單元。為了謀求高度整合,以三維構造來製造可變電阻式記憶體的技術,舉例來說,在專利文獻(美國專利申請公開第2017/0330916號公報)已有揭示。專利文獻的可變電阻式記憶體,如第1圖所示,包含:支柱10,沿著垂直方向延伸,作為位元線;字元線30A、30B,沿著水平方向延伸;以及互補型電阻記憶元件20A、20B,形成於支柱10與字元線30A、30B的交叉處。互補型電阻記憶元件20A、20B分別包含第一半導體氧化膜21,作為可變電阻元件;導電膜22,作為中間電極;以及第二半導體氧化膜23,作為可變電阻元件。藉由讓互補型電阻記憶元件20A、20B物理上分離,而抑制記憶元件間不期望的潛洩電流(sneak current)的產生。但為了保持作為可變電 阻元件的可靠性,就必須將該等半導體氧化膜以均質、一定的膜厚、且具有良好再現性的方式來形成。然而,為此的製造工程並不容易,於是就有可能導致製造成本增加或良率下降。
本發明的目的在於解決像這樣的既有課題,並提供一種具有改善後的三維構造的可變電阻式記憶裝置。
關於本發明的可變電阻式記憶裝置包含:複數個垂直構件,沿著基板主表面的垂直方向延伸,並由第一導電型的半導體材料所構成;複數個水平構件,沿著該基板主表面的水平方向延伸,並由半導體材料所構成;以及記憶單元,形成於該複數個垂直構件與該複數個水平構件的各個交叉處;其中,該記憶單元,包含:閘極絕緣膜,形成於該垂直構件的外圍;半導體膜,形成於該閘極絕緣膜的外圍,並由第二導電型的半導體材料所構成;以及可變電阻膜,形成於該半導體膜的外圍;其中,形成於該可變電阻膜的外圍之第一電極區域,以及與該第一電極區域對向的第二電極區域,分別與鄰接的一對水平構件電氣連接。
根據本發明,在複數個垂直構件與複數個水平構件的各個交叉處形成記憶單元,並構成記憶單元使得在可變電阻膜的外圍形成的第一電極區域與第二電極區域分別與一對水平構件電氣連接,便能夠提供一種可變電阻式記憶裝置,讓記憶單元陣列的三維構造變得比以前還要簡易,並讓製造工程變得容易。
10:支柱
20A,20B:互補型電阻記憶元件
21:第一半導體氧化膜
22:導電膜
23:第二半導體氧化膜
30A,30B:字元線
100:可變電阻式記憶體
110:記憶單元陣列
120:列選擇電路
130:行選擇電路
140:感測電路
150:寫入/讀取偏壓電路
160:控制電路
170:內部資料匯流排
200:支柱
210,210A,210B:位元線
220:記憶單元
222:閘極絕緣膜
224:半導體膜
226:可變電阻元件
230,232,234:層間絕緣膜
240:開口
250:材料層
260,280:多晶矽材料
270:絕緣材料
300:矽基板
310:記憶單元陣列
320:周邊電路
330:絕緣層
340:導電層
BL0,BL1,BL2,BL3,BL4:位元線
BL0_0,BL0_1,BL1_0,BL1_1,BL2_0,BL2_1:位元線
Control:控制訊號
DQ:輸出端
GND:電位
K0,K1:電流路徑
MC0,MC1,MC2,MC3:記憶單元
MC1_0,MC1_1,MC2_0,MC2_1:記憶單元
R0,R1:電阻成分(可變電阻)
Vbl:讀取電壓
Vr:重置寫入電壓
Vs:設定寫入電壓
WL0,WL1,WL2,WL3,WL4,WL5:字元線
第1圖表示既有的三維構造的可變電阻式記憶體的概略構成。
第2圖為一方塊圖,表示關於本發明實施例的可變電阻式記憶體的電氣構成。
第3圖表示關於本發明實施例的可變電阻式記憶體的記憶單元陣列一部分的概略構成,第3圖的(A)為立體圖,第3圖的(B)為平面圖。
第4圖的(A)為第3圖的(B)的A-A線概略截面圖,第4圖的(B)至(D)說明本實施例的記憶單元陣列的製造工程。
第5圖的(E)至(H)說明本實施例的記憶單元陣列的製造工程。
第6圖的(I)至(K)說明本實施例的記憶單元陣列的製造工程。
第7圖的(A)與(B)表示本實施例中,記憶單元被選擇後的存取用電晶體以及可變電阻元件的連接關係。
第8圖的(A)與(B)表示本發明第二實施例的記憶單元陣列的構成。
第9圖概要地表示本發明第二實施例的記憶單元陣列的三維構造。
第10圖表示本發明第二實施例的支柱與字元線的連接例。
第11圖為一概略截面圖,表示將關於本發明實施例的記憶單元陣列的三維構造積層在基板上之例。
本發明提供一種包含堆疊記憶單元陣列(意即,具有三維構造的記憶單元陣列)的可變電阻式記憶體。本發明的可變電阻式記憶體,不但具備隨機存取記憶單元的功能之外,還具備同時存取複數個記憶單元的功能。以三維構造形成的記憶單元,包含在一 對位元線之間的一個存取用電晶體,以及形成於其兩側的可變電阻元件。列方向的記憶單元,在鄰接的記憶單元之間共享位元線,進行記憶單元的選擇,使得一側的記憶單元被選擇時,另一側的記憶單元為未選擇,防止連接選擇記憶單元的選擇位元線上,形成不期望的潛洩路徑(sneak path)。
另外,本發明的三維構造記憶單元陣列,可以應用於交錯式陣列或是交錯式記憶體。交錯式陣列被用來當作設備,該設備是用來構成作為AI硬體的類神經網路(neural network)。
第2圖表示本實施例的可變電阻式記憶體之電氣構成的方塊圖。本實施例的可變電阻式記憶體100,包含:具有三維構造的記憶單元陣列110、列選擇電路120、行選擇電路130、感測電路140、寫入/讀取偏壓電路150、控制電路160、連接各部的內部資料匯流排170。
第3圖的(A)概要地表示本實施例的記憶單元陣列110的一部分的立體圖,第3圖的(B)為其概略平面圖。圖式例示了四個記憶單元。記憶單元陣列110包含:複數個支柱200(圖式為四根支柱),沿著未圖式的基板(例如:矽基板)主表面的垂直方向延伸;複數個位元線210(圖式為六根位元線),沿著水平方向延伸,且與複數個支柱200交叉;可變電阻式記憶單元220,形成於複數個支柱200與複數個位元線210的交叉處。
支柱200舉例來說,由N型多晶矽材料所構成,支柱200與對應的字元線電氣連接。支柱200外圍的整體,如第3圖的(B) 所示,以固定的膜厚形成閘極絕緣膜222(例如,氧化矽膜),且閘極絕緣膜222外圍的整體形成包含P型多晶矽材料所構成的半導體膜224。半導體膜224作為存取用電晶體的通道區域,當從支柱200施加電場之後形成反轉層。另外,半導體膜224外圍的整體形成有可變電阻元件226。可變電阻元件226包含:內側的電極層、外側的電極層及形成於該等電極層之間的交換層(switching layer)。交換層的材料為金屬氧化物,例如HfO2
位元線210舉例來說,由N型多晶矽材料所構成,在與支柱200的交叉處與可變電阻元件226外側的電極層電氣連接。第4圖的(A)表示第3圖的(B)的記憶單元陣列的A-A線截面圖。
參照第4圖的(B)~(D)、第5圖的(E)~(H)、第6圖的(I)~(K),說明如第3圖所示的記憶單元的製造方法。首先,如第4圖的(B)所示,在基板(省略圖示)上依序形成層間絕緣膜230、下層側的位元線210A、層間絕緣膜232、上層側的位元線210B以及層間絕緣膜234。位元線210A、210B為N+多晶矽層,層間絕緣膜230、232、234例如為氧化矽或氮化矽等。
接著,利用微影步驟在層間絕緣膜234上形成罩幕層。罩幕層的形狀以及尺寸規定支柱200的外形,舉例來說,若支柱200為圓柱狀,則罩幕層以圓形的相反圖案來形成。利用罩幕層,藉由非等向性蝕刻來對積層的層間絕緣膜230、232、234以及位元線210A、210B進行蝕刻,形成如第4圖的(C)所示的圓筒狀的開口240。
接著,除去罩幕層,如第4圖的(D)所示,全面形成可變電阻元件的材料層250。該材料層250包含外側的電極層、交換層(例如,氧化鉿(HfOX))、以及內側的電極層。接著,形成罩幕層(省略圖示),利用該光罩對材料層250進行非等向性蝕刻與/或等向性蝕刻,如第5圖的(E)所示,於開口240的側壁形成可變電阻元件226。
接著,除去罩幕層,如第5圖的(F)所示,全面形成P+多晶矽材料260;接著,形成罩幕層(省略圖示),利用該光罩對多晶矽材料260進行非等向性蝕刻與/或等向性蝕刻,如第5圖的(G)所示,於開口240的側壁,及可變電阻元件226的內側形成半導體層224。
接著,除去罩幕層,如第5圖的(H)所示,全面形成SiO2等的絕緣材料270,接著,形成罩幕層(省略圖示),利用該光罩對絕緣材料270進行非等向性蝕刻與/或等向性蝕刻,如第6圖的(I)所示,於開口240的側壁,及半導體層224的內側形成閘極絕緣膜222。
接著,除去罩幕層,如第6圖的(J)所示,全面形成N+多晶矽材料280,將多晶矽材料280進行回蝕或平坦化,形成如第6圖的(K)所示的支柱200。另外,上述製造步驟是先形成位元線210A、210B,再形成支柱200,但並不以此為限,也可以先形成支柱200、其周圍的閘極絕緣膜222、半導體膜224以及可變電阻元件226之後,再形成位元線210。另外,本實施例的記憶單元陣列, 並不限於上述的製造方法,也可以用其他的製造步驟來製造。
再次參照第2圖。列選擇電路120基於來自控制電路160的列位址選擇字元線,對選擇的字元線施加電壓。在列方向延伸的複數個字元線與對應的支柱200電氣連接。行選擇電路130基於來自控制電路160的行位址選擇位元線。感測電路140在讀取操作時,感測由列選擇電路120以及行選擇電路130所選擇的記憶單元的位元線對流通的電流或電壓,並將表示該感側結果的資料透過內部資料匯流排170輸出到控制電路160。寫入/讀取偏壓電路150在讀取操作時,對選擇記憶單元的位元線對施加用以讀取操作的偏壓,或是在寫入操作時,基於從控制電路160接收的寫入資料,對選擇記憶單元的位元線對施加設定或重置的偏壓。
控制電路160由硬體及/或軟體所構成,控制各部的運作。某實施態樣中,控制電路160包含ROM(唯讀記憶體)/RAM(隨機存取記憶體)的微控制器、微處理器、或是狀態機。舉例來說,藉由執行儲存於ROM/RAM當中的軟體,以控制讀取操作、寫入操作(設定、重置)等。另外,控制電路160藉由內部資料匯流排170與各部連接,將接收自外部的資料(包含位址)提供給各部,或是將接收自感測電路140的讀取資料輸出到外部。
針對本實施例的可變電阻式記憶體的詳細運作進行說明。第7圖的(A)、(B)表示某記憶單元被選擇後的存取用電晶體與可變電阻元件的連接關係。此處,我們假設透過列選擇電路120選擇與記憶單元MC0的支柱200連接的字元線WL0,並且透過行選 擇電路130選擇位元線對BL0/BL1。當某個正電壓施加在字元線WL0後,電場透過閘極絕緣膜222施加在半導體層224,半導體層224整體反轉為N型,形成有通道區域。其結果為,半導體層224透過可變電阻元件226外側的第一電極區域與位元線BL0電氣連接;另外,透過與可變電阻元件226外側的第一電極區域對向的第二電極區域與位元線BL1電氣連接。
位元線BL0與半導體層224之間的電流路徑K0當中,形成有可變電阻元件226組成的電阻成分R0;位元線BL1與半導體層224之間的電流路徑K1當中,形成有可變電阻元件226組成的電阻成分R1。第7圖的(B)為第7圖的(A)之等效電路圖,選擇記憶單元MC0包含在一對位元線BL0/BL1之間的一個存取用電晶體,以及在該存取用電晶體兩側的二個可變電阻R0、R1,而構成了1R1T1R的記憶單元。
列方向鄰接選擇記憶單元MC0的記憶單元MC1,與選擇記憶單元MC0共享位元線BL1,位元線WL1為未選擇(對位元線WL1施加GND電位或比臨界值更低的電壓),半導體層224當中並不會形成反轉層,記憶單元MC1的存取用電晶體維持斷開。因此,位元線BL1事實上與未選擇記憶單元MC1隔離,避免形成潛洩電流路徑。
另外,行方向鄰接選擇記憶單元MC0的記憶單元MC2,與選擇記憶單元MC0共享位元線對BL0/BL1,位元線WL2為未選擇,位元線對BL0/BL1與半導體層224之間形成有PN障壁, 存取用電晶體維持斷開。因此,位元線對BL0/BL1事實上與未選擇記憶單元MC2隔離(在行方向共享位元線對BL0/BL1的其他未選擇記憶單元亦同),避免形成潛洩電流路徑。
針對選擇記憶單元MC0的寫入操作進行說明。寫入/讀取偏壓電路150基於來自控制電路160的寫入資料,對選擇記憶單元MC0進行設定寫入或重置寫入。在設定寫入時,列選擇電路120對選擇字元線WL0施加寫入電壓Vset,對未選擇字元線施加GND。寫入/讀取偏壓電路150對一側的選擇位元線BL0施加設定寫入電壓Vs(Vset>Vs),對另一側的選擇位元線BL1施加GND。藉此,從位元線BL0向位元線BL1施加電壓,可變電阻元件226的電流路徑K0、K1上的電阻成分R0、R1被編程為低電阻狀態。
在重置寫入時,對位元線對BL0/BL1施加與設定寫入時相異極性的電壓。換言之,列選擇電路120對選擇字元線WL0施加寫入電壓Vrset,對未選擇字元線施加GND。寫入/讀取偏壓電路150對一側的選擇位元線BL0施加GND,對另一側的選擇位元線BL1施加重置寫入電壓Vr(Vrset>Vr)。藉此,從位元線BL1向位元線BL0施加電壓,可變電阻元件226的是電流路徑K1、K0上的電阻成分R1、R0被編程為高電阻狀態。
在選擇記憶單元MC0的讀取操作時,列選擇電路120對選擇字元線WL0施加讀取電壓Vread,對未選擇字元線施加GND。寫入/讀取偏壓電路150對一側的選擇位元線BL0施加讀取電壓Vb1,對另一側的選擇位元線BL1施加GND。若可變電阻元件為 低電阻狀態(設定),則大電流從選擇位元線BL0流到選擇位元線BL1;若可變電阻元件為高電阻狀態(重置),則小電流從選擇位元線BL0流到選擇位元線BL1。感測電路140感測選擇位元線對BL0/BL1之間的電流或電壓,把感測結果相對應的資料「0」、「1」作為讀取資料,透過內部資料匯流排170輸出到控制電路160。
上述實施例中,利用可變電阻元件226的二個電阻成分R0、R1進行設定或重置,並且讀取其電阻成分R0、R1的電阻狀態,但也可以將電阻成分R0、R1的任何一方固定為低電阻狀態,把其餘的電阻成分視為可變電阻元件來使用。舉例來說,把電阻成分R0固定為低電阻狀態(設定),將電阻成分R1編程為設定或是重置。舉例來說,會利用比平常設定/重置時使用的寫入電壓還要大的形成(forming)電壓,將電阻成分R0固定為低電阻狀態(設定)。當位元線BL0對電阻成分R0施加形成電壓之後,由於形成電壓扣除電阻成分R0之後的電壓下降後電壓,被施加在電阻成分R1,因此電阻成分R1並不會固定在低電阻狀態(設定)。在形成後,電阻成分R1可以利用比形成電壓還低的設定寫入電壓或重置寫入電壓,進行設定或是重置。
針對本發明的第二實施例進行說明。上述實施例中,表示隨機存取一個記憶單元之例,而第二實施例則是關於能夠同時存取複數個記憶單元的陣列構成。這樣的陣列構成適合所謂的交錯式陣列。
第8圖表示第二實施例的記憶單元陣列一部分的電 路構成。配置於列方向的記憶單元MC0~MC3與字元線WL0、WL1交互連接,字元線WL0被選擇之後,如第8圖的(A)所示,記憶單元MC0、MC2的存取用電晶體導通(意即,於半導體層224形成有反轉層)。另一方面,字元線WL1被選擇之後,如第8圖的(B)所示,記憶單元MC1、MC3的存取用電晶體導通。寫入/讀取偏壓電路150對被選擇的位元線對的一側的位元線施加讀取電壓Vbl、設定寫入電壓Vs、重置寫入電壓Vr,將另一側的位元線虛接地。
由列選擇電路120選擇一個字元線之後,連接選擇字元線的複數個記憶單元的存取用電晶體同時導通,能夠一次讀取記憶於複數個記憶單元中的複數個資料,或是一次對複數個記憶單元寫入複數個資料。舉例來說,此般複數個資料的輸入輸出,能夠利用在交錯式陣列的行列運算。
即使在列方向鄰接的記憶單元之間共享位元線,但由於選擇記憶單元之間存在未選擇記憶單元,未選擇記憶單元的存取用電晶體斷開,因此選擇記憶單元的位元線對並不會被未選擇記憶單元干涉,而能夠施加期望的偏壓。另外,雖然在此並未圖示,但在行方向共享位元線的未選擇記憶體的存取用電晶體同樣也斷開,因此選擇記憶單元的選擇位元線對並不會被未選擇記憶單元干涉,而能抑制不期望的潛洩電流路徑形成。
第9圖立體地表示第8圖所示的陣列構成,此處示意堆疊的垂直方向的二段位元線。陣列的基本操作與第8圖的情況相同。當選擇字元線WL0選擇記憶單元MC2_0、MC2_1之後,記憶 單元MC2_0、MC2_1的存取用電晶體導通,位元線對BL1_0/BL2_0以及位元線對BL1_1/BL2_1被選擇。當選擇字元線WL1選擇記憶單元MC1_0、MC1_1之後,記憶單元MC1_0、MC1_1的存取用電晶體導通,位元線對BL0_0/BL1_0以及位元線對BL0_1/BL1_1被選擇。
第10圖為一概略立體圖,表示記憶單元陣列的支柱與字元線的較佳連接例。字元線WL0與列方向配置的複數個支柱200的上端部間隔一個連接,字元線WL1與沒有連接字元線WL0的支柱200的下端部間隔一個連接。字元線WL0、WL1可以是導電性的多晶矽或金屬層。藉由讓支柱200在支柱200的上下方向交互地連接字元線WL0、WL1,與字元線WL0、WL1配線在同一平面的情況比較起來,能夠謀求記憶單元陣列的高度整合,並減少記憶單元陣列在水平方向佔有的面積。
第11圖為一概略截面圖,表示將本實施例的記憶單元陣列積層在基板上之例。舉例來說,使用矽基板300作為基板,在該矽基板300上形成三維構造的記憶單元陣列310。矽基板300的表面或其內部形成有列選擇電路120、行選擇電路130、感測電路140、寫入/讀取偏壓電路150以及控制電路160等的周邊電路320。記憶單元陣列310的選擇支柱200、選擇位元線210以及選擇字元線等,透過多層配線構造與周邊電路320的列選擇電路120、行選擇電路130、感測電路140、寫入/讀取偏壓電路150以及控制電路160電氣連接。多層配線構造包含複數個導電層(多晶矽層以及金屬 層)、複數個層間絕緣膜、形成於層間絕緣膜的通孔(或接觸孔)、以及形成於通孔內的插塞接點(plug contact)等,能夠與垂直方向積層的位元線或字元線以及周邊電路320電氣連接。
某一個實施態樣中,矽基板300上形成有絕緣層330,絕緣層330上形成有導電層340,導電層340上形成有記憶單元陣列310。導電層340提供記憶單元陣列310共同的源極(GND電位)或電源線。導電層340是由n型多晶矽層所構成,或是由金屬層與n型多晶矽層的積層所構成。如此,藉由在矽基板300形成周邊電路320,在其上方積層記憶單元陣列310,能夠縮小記憶體晶片的二維面積。
詳述了關於本發明較佳的實施形態,但本發明並非限定於特定的實施形態,在申請專利範圍所記載的發明要旨的範圍內,可進行各種的變形/變更。
110:記憶單元陣列
200:支柱
210:位元線
220:記憶單元
222:閘極絕緣膜
224:半導體膜
226:可變電阻元件

Claims (11)

  1. 一種可變電阻式記憶裝置,包含: 複數個垂直構件,沿著基板主表面的垂直方向延伸,並由第一導電型的半導體材料所構成; 複數個水平構件,沿著該基板主表面的水平方向延伸,並由半導體材料所構成;以及 記憶單元,形成於該複數個垂直構件與該複數個水平構件的各個交叉處; 其中,該記憶單元,包含: 閘極絕緣膜,形成於該垂直構件的外圍; 半導體膜,形成於該閘極絕緣膜的外圍,並由第二導電型的半導體材料所構成;以及 可變電阻膜,形成於該半導體膜的外圍; 其中,形成於該可變電阻膜的外圍之第一電極區域及與該第一電極區域對向的第二電極區域分別與鄰接的一對水平構件電氣連接。
  2. 如請求項1之可變電阻式記憶裝置, 其中,當電壓從該垂直構件透過該閘極絕緣膜施加於半導體層時,在該半導體層形成通道,該一對水平構件透過該第一電極區域、該通道及該第二電極區域電氣連接。
  3. 如請求項1之可變電阻式記憶裝置, 其中,該複數個垂直構件、該複數個水平構件及該半導體層,由多晶矽材料所構成。
  4. 如請求項1之可變電阻式記憶裝置, 其中,該複數個垂直構件以二維的方式配置;該複數個水平構件以垂直方向配置;該複數個記憶單元以三維的方式配置。
  5. 如請求項1之可變電阻式記憶裝置,更包含: 列選擇裝置,基於列位址訊號選擇垂直構件; 行選擇裝置,基於行位址訊號選擇水平構件;以及 控制裝置,藉由該列選擇裝置及該行選擇裝置控制所選擇的記憶單元的讀取或寫入; 其中,該控制裝置對連接於選擇記憶單元的該一對水平構件的一側施加讀取電壓或寫入電壓,對另一側施加基準電壓或GND。
  6. 如請求項5之可變電阻式記憶裝置, 其中,該複數個垂直構件與對應的字元線連接,該複數個水平構件與對應的位元線連接; 其中,藉由該列選擇裝置選擇字元線,以及該行選擇裝置選擇位元線,以選擇記憶單元; 其中,列方向奇數號的垂直構件的一側的邊緣,與水平方向延伸的第一字元線電氣連接;列方向偶數號的垂直構件的該一側的邊緣對向的另一側的邊緣,與水平方向延伸的第二字元線電氣連接。
  7. 如請求項5之可變電阻式記憶裝置, 其中,該複數個垂直構件與對應的字元線連接,該複數個水平構件與對應的位元線連接; 其中,藉由該列選擇裝置選擇字元線,以及該行選擇裝置選擇位元線,以選擇記憶單元; 其中,列方向的記憶單元共享位元線,同一列的複數個記憶單元包含第一組記憶單元與第二組記憶單元,第一組記憶單元與第二組記憶單元交替設置; 其中,第一組記憶單元與第一字元線電氣連接,第二組記憶單元與第二字元線電氣連接; 其中,當第一組記憶單元被選擇後,第二組記憶單元為未選擇,當第二組記憶單元被選擇後,第一組記憶單元為未選擇。
  8. 如請求項1之可變電阻式記憶裝置,更包含: 基板;以及 周邊電路,形成於該基板的表面或基板內; 其中,該周邊電路上,形成有該複數個垂直構件以及該複數個水平構件; 其中,該複數個垂直構件以及該複數個水平構件,透過多層配線構造與該周邊電路電氣連接; 其中,該周邊電路包含列選擇電路以及行選擇電路,該列選擇電路基於列位址訊號選擇垂直構件,該行選擇電路基於行位址訊號選擇水平構件。
  9. 如請求項1之可變電阻式記憶裝置, 其中,該可變電阻膜更包含該第一電極區域、該第二電極區域、及形成於該第一電極區域與該第二電極區域之間的交換層,該交換層的材料為金屬氧化物。
  10. 一種製造方法,為請求項1至9任何一項之可變電阻式記憶裝置的製造方法,包含以下步驟: 準備基板,在該基板上形成該複數個水平構件、及分別與該複數個水平構件絕緣的層間絕緣膜; 形成貫通該水平構件以及該層間絕緣膜的開口; 在該開口側壁的整個周圍形成該可變電阻膜; 在該可變電阻膜的開口側壁的整個周圍形成該半導體膜; 在該半導體膜的開口側壁的整個周圍形成該閘極絕緣膜;以及 在該閘極絕緣膜的開口內形成該垂直構件。
  11. 如請求項10之製造方法, 其中,該基板包含矽基板與絕緣層;該矽基板表面形成有該列選擇裝置、該行選擇裝置、以及該控制裝置的周邊電路;該絕緣層上形成有記憶單元,該記憶單元包含該複數個水平構件、該複數個垂直構件、以及該可變電阻膜。
TW109140480A 2020-01-06 2020-11-19 可變電阻式記憶裝置及其製造方法 TWI744100B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-000228 2020-01-06
JP2020000228A JP6985431B2 (ja) 2020-01-06 2020-01-06 抵抗変化型記憶装置

Publications (2)

Publication Number Publication Date
TW202127656A TW202127656A (zh) 2021-07-16
TWI744100B true TWI744100B (zh) 2021-10-21

Family

ID=76609146

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109140480A TWI744100B (zh) 2020-01-06 2020-11-19 可變電阻式記憶裝置及其製造方法

Country Status (5)

Country Link
US (1) US11329102B2 (zh)
JP (1) JP6985431B2 (zh)
KR (1) KR102471884B1 (zh)
CN (1) CN113078183B (zh)
TW (1) TWI744100B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11289157B1 (en) * 2020-09-04 2022-03-29 Winbond Electronics Corp. Memory device
KR102624196B1 (ko) * 2021-10-06 2024-01-11 한양대학교 산학협력단 3차원 저항 변화 메모리
WO2023105763A1 (ja) * 2021-12-10 2023-06-15 キオクシア株式会社 メモリデバイス

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7983065B2 (en) * 2009-04-08 2011-07-19 Sandisk 3D Llc Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines
US9093369B2 (en) * 2012-06-07 2015-07-28 Samsung Electronics Co., Ltd. Three-dimensional resistive random access memory devices, methods of operating the same, and methods of fabricating the same
US9754665B2 (en) * 2016-01-29 2017-09-05 Sandisk Technologies Llc Vacancy-modulated conductive oxide resistive RAM device including an interfacial oxygen source layer
TW201944537A (zh) * 2018-04-10 2019-11-16 旺宏電子股份有限公司 垂直通道記憶體中的自對準二矽矽化物位元線與源極線著陸墊

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011027723A1 (en) * 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2012077174A1 (ja) * 2010-12-06 2012-06-14 株式会社日立製作所 不揮発性記憶装置およびその製造方法
KR20140068627A (ko) * 2012-11-28 2014-06-09 삼성전자주식회사 가변저항막을 갖는 저항 메모리 소자 및 그 제조방법
US9520485B2 (en) * 2014-05-21 2016-12-13 Macronix International Co., Ltd. 3D independent double gate flash memory on bounded conductor layer
KR101646365B1 (ko) * 2014-10-27 2016-08-08 한양대학교 산학협력단 3차원 크로스바-포인트 수직 다층 구조의 상보적 저항 스위칭 메모리 소자
JP2016092044A (ja) * 2014-10-30 2016-05-23 株式会社東芝 半導体記憶装置の製造方法
US9524980B2 (en) * 2015-03-03 2016-12-20 Macronix International Co., Ltd. U-shaped vertical thin-channel memory
US9466610B1 (en) 2015-03-24 2016-10-11 Macronix International Co., Ltd. Method of fabricating three-dimensional gate-all-around vertical gate structures and semiconductor devices, and three-dimensional gate-all-round vertical gate structures and semiconductor devices thereof
US9825100B2 (en) * 2015-08-31 2017-11-21 Toshiba Memory Corporation Nonvolatile semiconductor memory device
US9704878B2 (en) 2015-10-08 2017-07-11 Samsung Electronics Co., Ltd. Nonvolatile memory devices and methods of forming same
JP2017168698A (ja) * 2016-03-17 2017-09-21 東芝メモリ株式会社 半導体記憶装置
US9859338B2 (en) * 2016-03-21 2018-01-02 Winbond Electronics Corp. Three-dimensional resistive memory
KR102295524B1 (ko) * 2017-03-27 2021-08-30 삼성전자 주식회사 메모리 소자
US10290681B2 (en) * 2017-09-21 2019-05-14 Sandisk Technologies Llc Array of hole-type surround gate vertical field effect transistors and method of making thereof
JP6910907B2 (ja) * 2017-09-25 2021-07-28 ルネサスエレクトロニクス株式会社 半導体装置
US10115895B1 (en) * 2017-09-26 2018-10-30 Sandisk Technologies Llc Vertical field effect transisitors having a rectangular surround gate and method of making the same
JP2019165114A (ja) * 2018-03-20 2019-09-26 東芝メモリ株式会社 抵抗変化型記憶装置
KR102575476B1 (ko) * 2018-07-11 2023-09-07 삼성전자주식회사 비휘발성 메모리 장치의 데이터 저장 방법, 데이터 소거 방법 및 이를 수행하는 비휘발성 메모리 장치
US20200194668A1 (en) * 2018-12-14 2020-06-18 Sandisk Technologies Llc Interfacial resistive memory gate stack transistor cell and methods of manufacturing the same
US11251200B2 (en) * 2019-05-23 2022-02-15 Tokyo Electron Limited Coaxial contacts for 3D logic and memory

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7983065B2 (en) * 2009-04-08 2011-07-19 Sandisk 3D Llc Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines
US9093369B2 (en) * 2012-06-07 2015-07-28 Samsung Electronics Co., Ltd. Three-dimensional resistive random access memory devices, methods of operating the same, and methods of fabricating the same
US9754665B2 (en) * 2016-01-29 2017-09-05 Sandisk Technologies Llc Vacancy-modulated conductive oxide resistive RAM device including an interfacial oxygen source layer
TW201944537A (zh) * 2018-04-10 2019-11-16 旺宏電子股份有限公司 垂直通道記憶體中的自對準二矽矽化物位元線與源極線著陸墊

Also Published As

Publication number Publication date
KR20210089082A (ko) 2021-07-15
TW202127656A (zh) 2021-07-16
CN113078183B (zh) 2023-10-27
US20210210553A1 (en) 2021-07-08
JP6985431B2 (ja) 2021-12-22
US11329102B2 (en) 2022-05-10
CN113078183A (zh) 2021-07-06
KR102471884B1 (ko) 2022-11-28
JP2021111635A (ja) 2021-08-02

Similar Documents

Publication Publication Date Title
TWI744100B (zh) 可變電阻式記憶裝置及其製造方法
US9530824B2 (en) Monolithic three dimensional memory arrays with staggered vertical bit line select transistors and methods therfor
KR100997288B1 (ko) 수직 자기형 비휘발성 메모리 장치 및 그 제조 방법
CN103137862B (zh) 存储器装置及其制造方法
TWI591633B (zh) 記憶體裝置
US7382646B2 (en) Memory architecture containing a high density memory array of semi-volatile or non-volatile memory elements
US11257865B2 (en) Resistive memory
CN113053894A (zh) 半导体存储装置
US9196356B2 (en) Stackable non-volatile memory
JP2002208682A (ja) 磁気半導体記憶装置及びその製造方法
US10355129B2 (en) Vertical transistors with sidewall gate air gaps and methods therefor
TWI771611B (zh) 電阻式記憶體
US11386950B2 (en) Stacked DRAM memory device for improving integration density and reducing bit line capacitance
US7692950B2 (en) Semiconductor memory device
TWI753663B (zh) 可變電阻式記憶體裝置及其製造方法
JP2015076556A (ja) メモリ装置、書込方法、読出方法
CN113488503A (zh) 存储器器件、集成电路器件及其方法
US9646880B1 (en) Monolithic three dimensional memory arrays formed using sacrificial polysilicon pillars
US10541273B2 (en) Vertical thin film transistors with isolation
JP2000031297A (ja) Sram用のスタティックセル
JPH0878635A (ja) 半導体記憶装置