TWI732935B - 層疊晶片之製造方法 - Google Patents
層疊晶片之製造方法 Download PDFInfo
- Publication number
- TWI732935B TWI732935B TW106131129A TW106131129A TWI732935B TW I732935 B TWI732935 B TW I732935B TW 106131129 A TW106131129 A TW 106131129A TW 106131129 A TW106131129 A TW 106131129A TW I732935 B TWI732935 B TW I732935B
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- wafers
- laminated
- thickness
- manufacturing
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 18
- 235000012431 wafers Nutrition 0.000 claims abstract description 210
- 238000000034 method Methods 0.000 claims abstract description 19
- 238000005259 measurement Methods 0.000 claims abstract description 18
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 7
- 238000005520 cutting process Methods 0.000 description 20
- 239000004065 semiconductor Substances 0.000 description 7
- 230000001681 protective effect Effects 0.000 description 6
- 238000003754 machining Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 238000009826 distribution Methods 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 239000012530 fluid Substances 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 230000003595 spectral effect Effects 0.000 description 2
- 238000001228 spectrum Methods 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 150000002367 halogens Chemical class 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/52—Mounting semiconductor bodies in containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/12—Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Grinding Of Cylindrical And Plane Surfaces (AREA)
- Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
- Dicing (AREA)
Abstract
[課題]提供可以製造特定厚度一致之層疊晶片的新穎的層疊晶片之製造方法。 [解決手段]其係複數晶片被層疊的層疊晶片之製造方法,具備:晶片形成步驟,其係研削晶圓之背面而使晶圓變薄,將晶圓分割成複數晶片;測量步驟,其係測量在該晶片形成步驟所取得之各晶片之厚度;及晶片層疊步驟,其係以層疊複數晶片之時成為特定厚度之方式,根據在該測量步驟所測量出之各晶片之厚度,選擇應層疊之複數晶片而予以層疊。
Description
[0001] 本發明係關於層疊複數晶片而構成的層疊晶片之製造方法。
[0002] 為了實現半導體裝置之更小型化,高積體化,在厚度方向重疊複數半導體晶片而以貫通電極(TSV:Through Silicon Via)等連接之三次元安裝技術。在該技術中,為了抑制最終製造出的層疊晶片之厚度,使用以研削等方法變薄的半導體晶片。 [0003] 然而,當構成層疊晶片之半導體晶片之厚度具有偏差時,難以形成特定之厚度一致的層疊晶片。於是,提案有於以研削等之方法使成為半導體晶片之晶圓變薄之前,使表面側之樹脂層平坦化,抑制由於研削所引起的厚度偏差之方法(例如,參照專利文獻1)。 [先前技術文獻] [專利文獻] [0004] [專利文獻1]日本特開2008-182015號公報
[發明所欲解決之課題] [0005] 但是,在上述方法中,因需要準備與研削裝置不同的切刃切削用之切削裝置(切刃切削裝置),故製造成本容易變高。再者,即使在該方法中,亦無法完全抑制厚度之偏差。 [0006] 本發明係鑒於如此之問題點而創作出,其目的在於提供可以製造特定厚度一致的層疊晶片之嶄新的層疊晶片之製造方法。 [用以解決課題之手段] [0007] 若藉由本發明之一態樣時,提供一種層疊晶片之製造方法,其係複數晶片被層疊之層疊晶片之製造方法,具備:晶片形成步驟,其係研削晶圓之背面而使晶圓變薄,將晶圓分割成複數晶片;測量步驟,其係測量在該晶片形成步驟所取得之各晶片之厚度;及晶片層疊步驟,其係以層疊複數晶片之時成為特定厚度之方式,根據在該測量步驟所測量出之各晶片之厚度,選擇應層疊之複數晶片而予以層疊。 [0008] 在本發明之一態樣中,在該晶片形成步驟中,沿著交叉之複數分割預定線而在晶圓形成分割用之構造之後,研削晶圓之背面,依此使晶圓變薄而分割成複數晶片即可。 [發明效果] [0009] 在與本發明之一態樣有關的層疊晶片之製造方法中,因以於層疊複數晶片之時,成為特定厚度之方式,根據各晶片之厚度,選擇應層疊之複數晶片而予以層疊,故可以製造出特定厚度一致的層疊晶片。
[0011] 參照附件圖面,針對與本發明之一態樣有關之實施型態進行說明。與本實施型態有關之層疊晶片之製造方法包含晶片形成步驟(參照圖2(A)、圖2(B)、圖3(A))、測量步驟(參照圖3(B))及晶片層疊步驟(參照圖4(A)、圖4(B))。 [0012] 晶片形成步驟,其係研削晶圓之背面而使晶圓變薄,再者,將晶圓分割成複數晶片。在測量步驟中,測量在晶片形成步驟所取得之各晶片之厚度。在晶片層疊步驟中,根據各晶片之厚度,選擇應層疊之複數晶片而予以層疊。以下,針對與本實施型態有關之層疊晶片之製造方法予以詳細敘述。 [0013] 圖1為示意性表示在本實施型態中所使用之晶圓之構成例的斜視圖。如圖1所示般,本實施型態之晶圓11使用矽(Si)等之半導體材料而形成圓盤狀。晶圓11之表面11a側以被配列成格子狀之分割預定線(切割道)13被區劃成複數區域,在各區域形成IC、LSI等之裝置15。 [0014] 另外,在本實施型態中,雖然使用矽等之半導體材料所構成之圓盤狀之晶圓11,但是晶圓11之材質、形狀、大小、構造等不受限制。例如,亦可以使用陶瓷、樹脂、金屬等之材料所構成之晶圓11。同樣,裝置15之種類、數量、大小、配置等也不受限制。 [0015] 與本實施型態有關之層疊晶片之製造方法中,首先,進行分割上述晶圓11而形成複數晶片之晶片形成步驟。圖2(A)係示意性表示在晶片形成步驟中,在晶圓之表面側形成分割用之溝(分割用之構造)之樣子的一部分剖面側面圖。分割用之溝使用例如圖2(A)所示之切削裝置2而被形成。
切削裝置2具備吸引、保持晶圓11之挾盤載置台4。挾盤載置台4與馬達等之旋轉驅動源(無圖示)連結,在與垂直方向大概平行之旋轉軸之周圍旋轉。再者,在挾盤載置台4之下方,設置加工進給機構(無圖示),挾盤載置台4係藉由該加工進給機構在加工進給方向(水平之第1方向)移動。
挾盤載置台4之上面之一部分成為吸引、保持晶圓11之背面11b側之保持面4a。保持面4a通過被形成在挾盤載置台4之內部之吸引路(無圖示)等而被連接於吸引源(無圖示)。藉由使保持面4a作用吸引源之負壓,晶圓11被吸引、保持於挾盤載置台4。
在挾盤載置台4之上方,配置有用以切削晶圓11之切削單元6。切削單元6具備成為與水平方向大概平行之旋轉軸的主軸8。在主軸8之一端側,安裝環狀之切削刀10。在主軸8之另一端側,連結馬達等之旋轉驅動源(無圖示),被安裝於主軸8之切削刀10藉由從該旋轉驅動源傳遞的力而旋轉。
切削單元6被支撐於升降機構(無圖示)及分度進給機構(無圖示),藉由升降機構在垂直方向移動(升降),藉由分度進給機構,在與加工進給方向成垂直之分度進給方向(水平的第2方向)移動。
於使用該切削裝置2而形成分割用之溝之時,首先,使晶圓11之背面11b側接觸於挾盤載置台4之保持面4a,使吸引源之負壓作用。依此,晶圓11在表面11a側露
出於上方之狀態下,被保持於挾盤載置台4。另外,即使在晶圓11之背面11b,事先黏貼切割膠帶等亦可。
接著,使挾盤載置台4旋轉,使任意之分割預定線13與加工進給方向成平行。並且,使挾盤載置台4和切削單元6相對性移動,使切削刀10對準任意之分割預定線13之延長線上。之後,使旋轉之切削刀10之下端下降至較晶圓11之表面11a低且較背面11b高之位置,使挾盤載置台4在加工進給方向移動。
依此,使切削刀10切入晶圓11,可以形成沿著對象之分割預定線13之分割用之溝(分割用之構造)17(半切割)。另外,上述動作係重複至沿著所有的分割預定線13而形成分割用之溝17為止。
於形成分割用之溝17之後,研削背面11b使晶圓11變薄,分割成複數晶片。圖2(B)示意性表示在晶片形成步驟中,晶圓之背面被研削之樣子的一部分剖面側面圖。背面11b之研削使用例如圖2(B)所示之研削裝置22而進行。
研削裝置22具備吸引、保持晶圓11之挾盤載置台24。挾盤載置台24與馬達等之旋轉驅動源(無圖示)連結,在與垂直方向大概平行之旋轉軸之周圍旋轉。再者,在挾盤載置台24之下方,設置有移動機構(無圖示),挾盤載置台24藉由該移動機構在水平方向移動。
挾盤載置台24之上面之一部分成為吸引、保持晶圓11之表面11a側之保持面24a。保持面24a通過被形成在挾盤載置台24之內部之吸引路(無圖示)等而被連接於吸引源(無圖示)。藉由使保持面24a作用吸引源之負壓,晶圓11被吸引、保持於挾盤載置台24。 [0026] 在挾盤載置台24之上方,配置有研削單元26。研削單元26具備被支撐於升降機構(無圖示)之主軸殼(無圖示)。在主軸殼收容主軸28,在主軸28之下端部,固定圓盤狀之支架30。 [0027] 在支架30之下面,安裝與支架30大概相同直徑之研削輪32。研削輪32具備不鏽鋼、鋁等之金屬材料所形成的輪基台34。輪基台34之下面,環狀地配列複數研削砥石36。 [0028] 在主軸28之上端側(基端側),連結馬達等之旋轉驅動源(無圖示),研削輪32藉由該旋轉驅動源傳遞之力,在與垂直方向大概平行的旋轉軸之附近旋轉。研削單元26之內部或附近,設置有用以對晶圓11等供給純水等之研削液之噴嘴(無圖示)。 [0029] 於使用該研削裝置22研削晶圓11之背面11b之前,在上述晶圓11之表面11a側黏貼保護構件。保護構件21係持有與晶圓11同等之直徑的圓形薄膜(膠帶),在其表面21a側設置有具有黏接力之糊層。 [0030] 因此,若使該表面21a側密接於被加工物11之表面11a側時,可以在被加工物11之表面11a側黏貼保護構件21。藉由在被加工物11之表面11a側黏貼保護構件21,可以緩和於研削等之時施加的衝擊,保護被形成在晶圓11之表面11a側的裝置15等。另外,在晶圓11之背面11b黏貼切割膠帶等之情況,先除去該些。 [0031] 在晶圓11之表面11a側黏貼保護構件21之後,使被黏貼於晶圓11之保護構件21之背面21b接觸於挾盤載置台24之保持面24a,使作用吸引源之負壓。依此,晶圓11在背面11a側露出於上方之狀態下,被吸引、保持於挾盤載置台24。 [0032] 接著,使挾盤載置台24移動至研削單元26之下方。而且,如圖2(B)所示般,分別使挾盤載置台24和研削輪32旋轉,一面對晶圓11之背面11b等供給研削液,一面使主軸殼(主軸28、研削輪32)下降。 [0033] 主軸殼之下降速度(下降量)被調整成研削砥石36之下面被抵接於晶圓11之背面11b側之程度。依此,可以研削背面11b側而使晶圓11變薄。該研削係一面使用例如非接觸式之厚度測量器38(參照圖3(B))測量晶圓11之厚度,一面持續使晶圓11薄化至特定厚度(最終厚度)為止。另外,即使使用接觸式之厚度測量器取代非接觸式之厚度測量器38亦可。 [0034] 當晶圓11被薄化至特定厚度(最終厚度)時,在背面11b側,露出分割用之溝17,晶圓11係以該分割用之溝17為境界分割成複數晶片。圖3(A)示意性表示被分割成複數晶片之晶圓11之斜視圖。如圖3(A)所示般,於分割晶圓11取得複數晶片19之時,晶片形成步驟結束。 [0035] 在晶片形成步驟之後,進行用以測量各晶片19之厚度的測量步驟。圖3(B)示意性地表示在測量步驟中測量各晶片19之厚度之樣子的一部分剖面側面圖。該測量步驟接著使用研削裝置22而進行。 [0036] 如上述般,在挾盤載置台24之上方,配置利用光之非接觸式之厚度測量器38。厚度測量器38具備放射測量用之光的光源(無圖示)。該光源係例如SLD(超發光二極體)或LED、鹵素燈等,放射在透過晶圓11之特定之波長範圍持有強度分布之光。 [0037] 如上述般,因測量用之光穿透晶圓11,故被照射至晶圓11之測量用之光之一部分,在晶圓11之背面11b側被反射,另外,被照射至晶圓11之測量用之光之另外的一部分在晶圓11之表面11a側被反射。依此,在背面11b側被反射之光和在表面11a被反射之光的干涉光,以因應背面11b和表面11a之光路差(相當於晶圓11之厚度)等的複數波長互相加強。 [0038] 上述干涉光射入例如以被設置在厚度測量器38之內部的繞射光柵等之分光單元(無圖示)。在分光單元之附近,配置檢測出以分光單元被分光之光的強度分布的線感測器(無圖示)。與以線感測器取得之干涉光之強度分布有關之資訊,被送至例如厚度測量器38之控制單元(無圖示)。 [0039] 如上述般,以線感測器所取得之資訊,包含相當於以複數波長互相加強的干涉光之分光光譜的資訊。依此,藉由以例如控制單元,將線感測器所取得之資訊(干涉光之分光光譜)予以傅立葉轉換(以高速傅立葉為代表)等,可以取得與背面11b相對於表面11a之高度(即是,晶圓11之厚度)有關的資訊。 [0040] 於使用該厚度測量器38測量晶片19之厚度之時,例如,一面從厚度測量器38朝向晶圓11之背面11b照射測量用之光,一面使挾盤載置台24和厚度測量器38相對性移動。依此,對各晶片19照射測量用之光,可以測量其厚度。另外,即使使用接觸式之厚度測量器,和厚度測量器38之測量原理不同的非接觸式之厚度測量器等亦可。例如,當測量、記錄所有的晶片19之厚度時,測量步驟結束。 [0041] 於測量步驟之後,進行根據各晶片19之厚度,選擇應層疊之複數晶片19而予以層疊的晶片層疊步驟。圖4(A)為示意性地表示在晶圓層疊步驟中被選擇之複數晶片的側面圖,圖4(B)為示意性地表示在晶片層疊步驟中層疊複數晶片之樣子的側面圖。 [0042] 另外,在本實施型態中,雖然針對在厚度方向重疊3個晶片19a、19b、19c而製造層疊晶片31之情況予以說明,但是重疊之晶片19的數量並不受限制。即是,即使重疊2個晶片19而製造層疊晶片亦可,即使重疊4個以上之晶片19而製造層疊晶片亦可。 [0043] 例如,在將層疊晶片31之厚度設定成T之情況下,根據在測量步驟測量、記錄之各晶片19之厚度,如圖4(A)所示般,選擇各個的厚度t1、t2、t3之和成為T之3個晶片19a、19b、19c。藉由重疊該些3個晶片19a、19b、19c而予以固定,可以如圖4(B)所示般,製造厚度為T之層疊晶片31。 [0044] 另外,在本實施型態中,雖然針對僅考慮晶片19a、19b、19c之厚度的例予以說明,但是在層疊晶片包含晶片以外之構成要素(例如,連接各晶片之黏接劑等)之情況下,考慮其構成要素之厚度後,選擇應層疊的複數晶片。 [0045] 如上述般,在與本實施型態有關的層疊晶片之製造方法中,因以於層疊複數晶片19之時,成為特定厚度T之方式,根據各晶片19之厚度,選擇應層疊之複數晶片19a、19b、19c而予以層疊,故可以製造出特定厚度T一致的層疊晶片31。 [0046] 另外,本發明並不限定於上述實施型態之記載,能夠做各種變更而加以實施。例如,在上述實施型態之晶片形成步驟中,雖然在晶圓11之表面11a側形成分割用之溝17,之後,研削晶圓11之背面11b,依此使晶圓11變薄,同時分割成複數晶片19,但是即使使用其他方法,將晶圓分割成複數晶片亦可。 [0047] 例如,使具有穿透性之雷射束聚光於晶圓之內部,形成成為分割之起點的改質層(分割用之構造),之後,研削晶圓之背面,依此使晶圓變薄,同時利用研削之時施加的力而可以將晶圓分割成複數晶片。 [0048] 同樣,即使使具有穿透性之雷射束聚光於晶圓之內部,形成成為分割之起點的改質層,之後,以研削以外之方法賦予力而將晶圓分割成複數晶片亦可。在此情況下,亦可以於形成成為分割之起點之改質層之前,研削晶圓之背面而使晶圓變薄。 [0049] 再者,即使使用具有吸收性之雷射束或切削刀而切斷晶圓,分割成複數晶片亦可。另外,在此情況下,於切斷晶圓而分割成複數晶片之前,即使研削晶圓之背面而使晶圓變薄亦可。 [0050] 其他,與上述實施型態有關之構造、方法等只要不脫離本發明之目的的範圍,可以做適當變更而加以實施。
[0051]11‧‧‧晶圓11a‧‧‧表面11b‧‧‧背面13‧‧‧分割預定線(縫隙)15‧‧‧裝置17‧‧‧分割用之溝(分割用之構造)19、19a、19b、19c‧‧‧晶片21‧‧‧保護構件21a‧‧‧表面21b‧‧‧背面
31:層疊晶片
2:切削裝置
4:挾盤載置台
4a:保持面
6:切削單元
8:主軸
10:切削刀
22:研削裝置
24:挾盤載置台
24a:保持面
26:研削單元
28:主軸
30:支架
32:研削輪
34:輪基台
36:研削砥石
38:厚度測量器
[0010] 圖1為示意性表示晶圓之構成例的斜視圖。 圖2(A)為示意性表示在晶片形成步驟中在晶圓之表面側形成分割用之溝之樣子的一部分剖面側面圖,圖2(B)為示意性地表示在晶片形成步驟中,晶圓之背面被研削之樣子的一部分剖面側面圖。 圖3(A)為示意性地表示分割成複數晶片之晶圓的斜視圖,圖3(B)為示意性地表示在測量步驟中測量各晶片之厚度之樣子的一部分剖面側面圖。 圖4(A)為示意性地表示在晶圓層疊步驟中被選擇之複數晶片的側面圖,圖4(B)為示意性地表示在晶片層疊步驟中層疊複數晶片之樣子的側面圖。
11‧‧‧晶圓
11a‧‧‧表面
11b‧‧‧背面
15‧‧‧裝置
19‧‧‧晶片
21‧‧‧保護構件
21a‧‧‧表面
21b‧‧‧背面
22‧‧‧切削裝置
24‧‧‧挾盤載置台
24a‧‧‧保持面
38‧‧‧厚度測量器
Claims (2)
- 一種層疊晶片之製造方法,其係複數晶片被層疊的層疊晶片之製造方法,其特徵在於,具備: 晶片形成步驟,其係研削晶圓之背面而使晶圓變薄,將晶圓分割成複數晶片; 測量步驟,其係測量在該晶片形成步驟所取得之各晶片之厚度;及 晶片層疊步驟,其係以層疊複數晶片之時成為特定厚度之方式,根據在該測量步驟所測量出之各晶片之厚度,選擇應層疊之複數晶片而予以層疊。
- 如請求項1所記載之層疊晶片之製造方法,其中 在該晶片形成步驟中,沿著交叉之複數分割預定線而在晶圓形成分割用之構造之後,研削晶圓之背面,依此使晶圓變薄而分割成複數晶片。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016-203071 | 2016-10-14 | ||
JP2016203071A JP6707292B2 (ja) | 2016-10-14 | 2016-10-14 | 積層チップの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201826445A TW201826445A (zh) | 2018-07-16 |
TWI732935B true TWI732935B (zh) | 2021-07-11 |
Family
ID=61954623
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106131129A TWI732935B (zh) | 2016-10-14 | 2017-09-12 | 層疊晶片之製造方法 |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP6707292B2 (zh) |
KR (1) | KR102315783B1 (zh) |
CN (1) | CN107958848B (zh) |
TW (1) | TWI732935B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008218599A (ja) * | 2007-03-02 | 2008-09-18 | Disco Abrasive Syst Ltd | ウェーハの加工方法および加工装置 |
TW201438085A (zh) * | 2013-03-18 | 2014-10-01 | Disco Corp | 晶圓之加工方法(四) |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4704319A (en) * | 1984-11-23 | 1987-11-03 | Irvine Sensors Corporation | Apparatus and method for fabricating modules comprising stacked circuit-carrying layers |
US4617160A (en) * | 1984-11-23 | 1986-10-14 | Irvine Sensors Corporation | Method for fabricating modules comprising uniformly stacked, aligned circuit-carrying layers |
TW503531B (en) * | 2000-09-28 | 2002-09-21 | Toshiba Corp | Multi-layered semiconductor apparatus |
TW479339B (en) * | 2001-03-01 | 2002-03-11 | Advanced Semiconductor Eng | Package structure of dual die stack |
JP2003007653A (ja) | 2001-06-26 | 2003-01-10 | Disco Abrasive Syst Ltd | 半導体ウェーハの分割システム及び分割方法 |
JP4769048B2 (ja) * | 2005-08-23 | 2011-09-07 | 株式会社ディスコ | 基板の加工方法 |
JP2008182015A (ja) | 2007-01-24 | 2008-08-07 | Disco Abrasive Syst Ltd | ウエーハの研削方法 |
JP4875532B2 (ja) * | 2007-04-03 | 2012-02-15 | 株式会社ディスコ | 切削加工装置 |
JP5122854B2 (ja) * | 2007-04-13 | 2013-01-16 | 株式会社ディスコ | デバイスの研削方法 |
JP5096556B2 (ja) | 2007-04-17 | 2012-12-12 | アイメック | 基板の薄層化方法 |
JP4980140B2 (ja) * | 2007-05-25 | 2012-07-18 | 株式会社ディスコ | ウェーハの研削加工方法 |
JP2013084717A (ja) * | 2011-10-07 | 2013-05-09 | Tokyo Electron Ltd | 三次元実装装置 |
JP2013138077A (ja) | 2011-12-28 | 2013-07-11 | Tokyo Electron Ltd | 三次元実装装置 |
JP5930840B2 (ja) * | 2012-05-22 | 2016-06-08 | 株式会社ディスコ | 板状物の加工方法 |
JP5995616B2 (ja) * | 2012-09-05 | 2016-09-21 | 株式会社ディスコ | ウエーハの加工方法 |
JP5902114B2 (ja) * | 2013-03-22 | 2016-04-13 | 株式会社東芝 | 半導体装置及びその製造方法 |
CN103413785B (zh) * | 2013-08-02 | 2015-08-26 | 南通富士通微电子股份有限公司 | 芯片切割方法及芯片封装方法 |
JP2015041687A (ja) * | 2013-08-21 | 2015-03-02 | 株式会社ディスコ | ウエーハの加工方法 |
JP2015176937A (ja) | 2014-03-14 | 2015-10-05 | マイクロン テクノロジー, インク. | 半導体装置の製造方法 |
JP2015233077A (ja) * | 2014-06-10 | 2015-12-24 | 株式会社ディスコ | ウエーハの加工方法 |
JP6389660B2 (ja) * | 2014-07-04 | 2018-09-12 | 株式会社ディスコ | 研削方法 |
JP2016178100A (ja) | 2015-03-18 | 2016-10-06 | マイクロン テクノロジー, インク. | 半導体装置の製造方法 |
-
2016
- 2016-10-14 JP JP2016203071A patent/JP6707292B2/ja active Active
-
2017
- 2017-09-12 TW TW106131129A patent/TWI732935B/zh active
- 2017-10-12 KR KR1020170132578A patent/KR102315783B1/ko active IP Right Grant
- 2017-10-12 CN CN201710945668.7A patent/CN107958848B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008218599A (ja) * | 2007-03-02 | 2008-09-18 | Disco Abrasive Syst Ltd | ウェーハの加工方法および加工装置 |
TW201438085A (zh) * | 2013-03-18 | 2014-10-01 | Disco Corp | 晶圓之加工方法(四) |
Also Published As
Publication number | Publication date |
---|---|
TW201826445A (zh) | 2018-07-16 |
CN107958848B (zh) | 2023-07-07 |
JP6707292B2 (ja) | 2020-06-10 |
CN107958848A (zh) | 2018-04-24 |
JP2018064078A (ja) | 2018-04-19 |
KR102315783B1 (ko) | 2021-10-20 |
KR20180041592A (ko) | 2018-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102163441B1 (ko) | 웨이퍼의 가공 방법 | |
JP5307593B2 (ja) | 積層ウェーハの分割方法 | |
TWI677039B (zh) | 晶圓的加工方法 | |
JP6608694B2 (ja) | ウエーハの加工方法 | |
KR101779622B1 (ko) | 피가공물의 연삭 방법 | |
JP2017054888A (ja) | ウエーハの加工方法 | |
JP2014209523A (ja) | ウェーハの加工方法 | |
JP2013258234A (ja) | 光デバイスの加工方法 | |
TW201806011A (zh) | 晶圓的加工方法 | |
US10431496B2 (en) | Device chip package manufacturing method | |
JP2015041687A (ja) | ウエーハの加工方法 | |
TWI732935B (zh) | 層疊晶片之製造方法 | |
JP6042662B2 (ja) | ウェーハの加工方法 | |
JP5907805B2 (ja) | 表面保護テープ及びウエーハの加工方法 | |
JP2020205358A (ja) | 半導体ウェーハの製造方法 | |
JP6095521B2 (ja) | 分割方法 | |
JP2014033159A (ja) | ウエーハの加工方法 | |
JP6105872B2 (ja) | ウエーハの加工方法 | |
JP6764327B2 (ja) | ワークの加工方法 | |
JP6188492B2 (ja) | ウェーハの分割方法 | |
JP2016025116A (ja) | ウエーハの加工方法 | |
JP2014033155A (ja) | ウエーハの加工方法 | |
JP6105873B2 (ja) | ウエーハの加工方法 | |
JP6105874B2 (ja) | ウエーハの加工方法 | |
JP2017181064A (ja) | ウェーハ研削装置、測定装置及び測定方法 |