TWI715956B - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TWI715956B
TWI715956B TW108111827A TW108111827A TWI715956B TW I715956 B TWI715956 B TW I715956B TW 108111827 A TW108111827 A TW 108111827A TW 108111827 A TW108111827 A TW 108111827A TW I715956 B TWI715956 B TW I715956B
Authority
TW
Taiwan
Prior art keywords
wiring
transistor
signal
circuit
period
Prior art date
Application number
TW108111827A
Other languages
English (en)
Other versions
TW201942895A (zh
Inventor
木村肇
梅崎敦司
Original Assignee
日商半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源研究所股份有限公司 filed Critical 日商半導體能源研究所股份有限公司
Publication of TW201942895A publication Critical patent/TW201942895A/zh
Application granted granted Critical
Publication of TWI715956B publication Critical patent/TWI715956B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Thin Film Transistor (AREA)
  • Vehicle Body Suspensions (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
  • Control Of El Displays (AREA)

Abstract

提供一種半導體裝置,其中降低在選擇期間中輸出到閘極信號線的信號的延遲或失真。半導體裝置包括閘極信號線、向閘極信號線輸出選擇信號和非選擇信號的第一和第二閘極驅動電路以及電連接到閘極信號線並且被提供這兩種信號的畫素。在選擇閘極信號線的期間中,第一和第二閘極驅動電路均向閘極信號線輸出選擇信號。在沒有選擇閘極信號線的期間中,第一和第二閘極驅動電路其中之一向閘極信號線輸出非選擇信號,而另一個閘極驅動電路既不向閘極信號線輸出選擇信號也不向閘極信號線輸出非選擇信號。

Description

半導體裝置
本發明的技術領域涉及包括閘極驅動電路的半導體裝置。
有源矩陣顯示裝置包括:畫素部分,包含提供有用作開關的元件(例如電晶體)的多個畫素;以及驅動電路,包含源極驅動電路和閘極驅動電路。當用作開關的元件導通時,源極驅動電路將視頻信號輸出到提供有該元件的畫素。閘極驅動電路控制用作開關的元件的開/關。
閘極驅動電路設置在靠近畫素部分。在閘極驅動電路設置成靠近畫素部分的一側的情況下,畫素部分的區域可能偏向顯示裝置的一側。因此,已經提出一種顯示裝置,它具有將閘極驅動電路在畫素部分中分成右和左的結構。
圖58示出參考文獻1中公開的顯示裝置的結構。在圖58所示的顯示裝置中,第一閘極驅動電路5108和第二閘極驅動電路5110對稱地設置在顯示區域的右和左周邊區域中。
第一閘極驅動電路5108設置在顯示區域的左周邊區域中。第一閘極驅動電路5108包括多個移位暫存器(SRC1和SRC3至SRCn+1),其輸出端子連接到奇數編號閘極線(GL1和GL3至GLn+1)。第二閘極驅動電路5110設置在顯示區域的右周邊區域中。第二閘極驅動電路5110包括多個移位暫存器(SRC2、SRC4、...和SRCn),其輸出端子連接到偶數編號閘極線(GL2、GL4...和GLn)。
第一閘極驅動電路5108控制源極驅動電路5112與設置在畫素部分5102的奇數編號列中的畫素之間的電連接。第二閘極驅動電路5110控制源極驅動電路5112與設置在畫素部分5102的偶數編號列中的畫素之間的電連接。
[專利文獻]
參考文獻1:日本公開專利申請案No.2003-076346
如同參照圖58所述的顯示裝置中那樣,在具有將閘極驅動電路在畫素部分中分成右和左的結構的顯示裝置中,信號在選擇閘極線的期間(這種期間又稱作選擇期間)中從第一閘極驅動電路和第二閘極驅動電路其中之一輸出到閘極線(又稱作閘極信號線)。另外,在沒有選擇閘極線的期間(這種期間又稱作非選擇期間)中,沒有信號從第一閘極驅動電路和第二閘極驅動電路輸出到閘極線。
本發明的一個實施例的一個目的是提供一種半導體裝置,其中降低在選擇期間中輸出到閘極信號線的信號的延遲或失真。
本發明的一個實施例的一個目的是提供一種半導體裝置,其中抑制第一閘極驅動電路和第二閘極驅動電路中包含的電晶體的退化。
本發明的一個實施例的一個目的是提供一種半導體裝置,其中閘極信號線的電位的上升時間或下降時間較短。
本發明的一個實施例是一種半導體裝置,它包括閘極信號線、向閘極信號線輸出選擇信號和非選擇信號的第一閘極驅動電路和第二閘極驅動電路,以及電連接到閘極信號線並且被提供選擇信號和非選擇信號的多個畫素。在選擇閘極信號線的期間中,第一閘極驅動電路和第二閘極驅動電路均向閘極信號線輸出選擇信號。在沒有選擇閘極信號線的期間中,第一閘極驅動電路和第二閘極驅動電路其中之一向閘極信號線輸出非選擇信號,而第一閘極驅動電路和第二閘極驅動電路中的另一個既不向閘極信號線輸出選擇信號也不向閘極信號線輸出非選擇信號。
第一閘極驅動電路和第二閘極驅動電路可提供有包括設置在其間的多個畫素的畫素部分。
半導體裝置可包括用於將視頻信號寫到與對其輸出選擇信號的閘極信號線對應的畫素的源極驅動電路。
在本發明的一個實施例中,有可能提供一種半導體裝置,其中降低在選擇期間中輸出到閘極信號線的信號的延 遲或失真。
在本發明的一個實施例,有可能提供一種半導體裝置,其中抑制第一閘極驅動電路和第二閘極驅動電路中包含的電晶體的退化。
在本發明的一個實施例中,有可能提供一種半導體裝置,其中閘極信號線的電位的上升時間或下降時間較短。
10A‧‧‧電路
10B‧‧‧電路
10C‧‧‧電路
10D‧‧‧電路
11‧‧‧佈線
50‧‧‧畫素部分
51‧‧‧第一閘極驅動電路
52‧‧‧第二閘極驅動電路
54‧‧‧閘極線
100A‧‧‧電路
100B‧‧‧電路
100C‧‧‧電路
100D‧‧‧電路
101A‧‧‧開關
101B‧‧‧開關
101C‧‧‧開關
101D‧‧‧開關
102A‧‧‧開關
102B‧‧‧開關
102C‧‧‧開關
102D‧‧‧開關
111‧‧‧佈線
112A‧‧‧佈線
112B‧‧‧佈線
112C‧‧‧佈線
112D‧‧‧佈線
113A‧‧‧佈線
113B‧‧‧佈線
113C‧‧‧佈線
113D‧‧‧佈線
114A‧‧‧佈線
114B‧‧‧佈線
115A‧‧‧佈線
115B‧‧‧佈線
116A‧‧‧佈線
116B‧‧‧佈線
117A‧‧‧佈線
117B‧‧‧佈線
118A‧‧‧佈線
118B‧‧‧佈線
121A‧‧‧路徑
121B‧‧‧路徑
122A‧‧‧路徑
122B‧‧‧路徑
200A‧‧‧電路
200B‧‧‧電路
201A‧‧‧電晶體
201B‧‧‧電晶體
201pA‧‧‧電晶體
201pB‧‧‧電晶體
202A‧‧‧電晶體
202B‧‧‧電晶體
202pA‧‧‧電晶體
202pB‧‧‧電晶體
203A‧‧‧電容器
203B‧‧‧電容器
204A‧‧‧電晶體
204B‧‧‧電晶體
205A‧‧‧電晶體
205B‧‧‧電晶體
206A‧‧‧電晶體
206B‧‧‧電晶體
207A‧‧‧電晶體
207B‧‧‧電晶體
211A‧‧‧二極體
211B‧‧‧二極體
212A‧‧‧二極體
212B‧‧‧二極體
300A‧‧‧電路
300B‧‧‧電路
301A‧‧‧電晶體
301B‧‧‧電晶體
301pA‧‧‧電晶體
301pB‧‧‧電晶體
302A‧‧‧電晶體
302B‧‧‧電晶體
302pA‧‧‧電晶體
302pB‧‧‧電晶體
400A‧‧‧電路
400B‧‧‧電路
401A‧‧‧電晶體
401B‧‧‧電晶體
401pA‧‧‧電晶體
401pB‧‧‧電晶體
402A‧‧‧電晶體
402B‧‧‧電晶體
402pA‧‧‧電晶體
402pB‧‧‧電晶體
403A‧‧‧電阻器
403B‧‧‧電阻器
404A‧‧‧電晶體
404B‧‧‧電晶體
405A‧‧‧電晶體
405B‧‧‧電晶體
406A‧‧‧電晶體
406B‧‧‧電晶體
407A‧‧‧電晶體
407B‧‧‧電晶體
408A‧‧‧電晶體
408B‧‧‧電晶體
409A‧‧‧電晶體
409B‧‧‧電晶體
500A‧‧‧電路
500B‧‧‧電路
501A‧‧‧電晶體
501B‧‧‧電晶體
502A‧‧‧電晶體
502B‧‧‧電晶體
901‧‧‧導電層
902‧‧‧半導體層
903‧‧‧導電層
904‧‧‧導電層
905‧‧‧接觸孔
1001‧‧‧電路
1002,1002a,1002b‧‧‧電路
1003_1‧‧‧電路
1003_2‧‧‧電路
1004‧‧‧畫素部分
1005‧‧‧端子
1006‧‧‧基底
1100A‧‧‧暫存器
1100B‧‧‧暫存器
1101A_1-1101A_N‧‧‧觸發器電路
1101B_1-1101B_N‧‧‧觸發器電路
1111_1-1111_N‧‧‧佈線
1112‧‧‧佈線
1112A‧‧‧佈線
1112B‧‧‧佈線
1113‧‧‧佈線
1113A‧‧‧佈線
1113B‧‧‧佈線
1114‧‧‧佈線
1114A‧‧‧佈線
1114B‧‧‧佈線
1115‧‧‧佈線
1115A‧‧‧佈線
1115B‧‧‧佈線
1116‧‧‧佈線
1116A‧‧‧佈線
1116B‧‧‧佈線
1119‧‧‧佈線
1119A‧‧‧佈線
1119B‧‧‧佈線
2001‧‧‧電路
2002‧‧‧電路
2002_1-2002_N‧‧‧電路
2003_1-2003_k‧‧‧電晶體
2004_1-2004_k‧‧‧佈線
2005_1-2005_k‧‧‧佈線
2006A‧‧‧閘極驅動電路
2006B‧‧‧閘極驅動電路
2007‧‧‧畫素部分
2008_1-2008_k‧‧‧源極線
2014_1-2014_k‧‧‧信號
2015_1-2015_k‧‧‧信號
3000‧‧‧保護電路
3001,3002‧‧‧電晶體
3003‧‧‧電晶體
3004‧‧‧電晶體
3005‧‧‧電容器
3006‧‧‧電阻器
3007‧‧‧電容器
3008‧‧‧電阻器
3011‧‧‧佈線
3012‧‧‧佈線
3013‧‧‧佈線
3020‧‧‧畫素
3021‧‧‧電晶體
3022‧‧‧液晶元件
3023‧‧‧電容器
3031‧‧‧佈線
3032‧‧‧佈線
3033‧‧‧佈線
3034‧‧‧電極
3100‧‧‧閘極驅動電路
3101a‧‧‧端子
3101b‧‧‧端子
3101c‧‧‧端子
3101d‧‧‧端子
3102_1,3102_2‧‧‧閘極線
5000‧‧‧殼體
5001‧‧‧顯示部分
5002‧‧‧顯示部分
5003‧‧‧喇叭
5004‧‧‧LED燈
5005‧‧‧操作按鍵
5006‧‧‧連接端子
5007‧‧‧感測器
5008‧‧‧話筒
5009‧‧‧開關
5010‧‧‧紅外埠
5011‧‧‧媒體讀取部分
5012‧‧‧支架
5013‧‧‧耳機
5015‧‧‧快門按鈕
5016‧‧‧影像接收部分
5017‧‧‧充電器
5018‧‧‧支承底座
5019‧‧‧外部連接埠
5020‧‧‧指標裝置
5021‧‧‧讀取器/寫入器
5022‧‧‧殼體
5023‧‧‧顯示部分
5024‧‧‧遠端控制項
5025‧‧‧喇叭
5026‧‧‧顯示面板
5027‧‧‧預製浴缸
5028‧‧‧顯示面板
5029‧‧‧車體
5030‧‧‧天花板
5031‧‧‧顯示面板
5032‧‧‧鉸鏈
5102‧‧‧畫素部分
5108‧‧‧第一閘極驅動電路
5110‧‧‧第二閘極驅動電路
5112‧‧‧源極驅動電路
5260‧‧‧基底
5261‧‧‧絕緣層
5262‧‧‧半導體層
5262a-5262e‧‧‧區域
5263‧‧‧絕緣層
5264‧‧‧導電層
5265‧‧‧絕緣層
5266‧‧‧導電層
5267‧‧‧絕緣層
5268‧‧‧導電層
5269‧‧‧絕緣層
5270‧‧‧EL層
5271‧‧‧導電層
5300‧‧‧基底
5301‧‧‧導電層
5302‧‧‧絕緣層
5303a,5303b‧‧‧半導體層
5304‧‧‧導電層
5305‧‧‧絕緣層
5306‧‧‧導電層
5307‧‧‧液晶層
5308‧‧‧導電層
5350,5351‧‧‧區域
5352‧‧‧基底
5353‧‧‧區域
5354‧‧‧絕緣層
5355‧‧‧區域
5356‧‧‧絕緣層
5357‧‧‧導電層
5358‧‧‧絕緣層
5359‧‧‧導電層
5392‧‧‧驅動電路
5393‧‧‧畫素部分
5400‧‧‧基底
5401‧‧‧導電層
5402‧‧‧絕緣層
5403a,5403b‧‧‧半導體層
5404‧‧‧導電層
5405‧‧‧絕緣層
5406‧‧‧導電層
5407‧‧‧液晶層
5408‧‧‧絕緣層
5409‧‧‧導電層
5410‧‧‧基底
6111‧‧‧佈線
6112‧‧‧佈線
6113‧‧‧佈線
6114‧‧‧佈線
6115‧‧‧佈線
6116‧‧‧佈線
6200‧‧‧電路
6201‧‧‧電晶體
6202‧‧‧電晶體
6301‧‧‧電晶體
6302‧‧‧電晶體
6401‧‧‧電晶體
6402‧‧‧電晶體
附圖包括:圖1A示出半導體裝置的結構範例,以及圖1B是示出半導體裝置的操作範例的時序圖;圖2A至圖2C各示出半導體裝置的操作範例;圖3A至圖3C各示出半導體裝置的操作範例;圖4A示出閘極驅動電路的結構範例,以及圖4B示出閘極驅動電路的操作範例;圖5A至圖5I是與閘極驅動電路的操作範例對應的示意圖;圖6A至圖6L是各示出閘極驅動電路的操作範例的時序圖;圖7A至圖7L是各示出閘極驅動電路的操作範例的時序圖;圖8A至圖8F是各示出閘極驅動電路的操作範例的時序圖;圖9A示出閘極驅動電路的結構範例,以及圖9B示 出閘極驅動電路的操作範例。
圖10A和圖10B各示出閘極驅動電路的結構範例,以及圖10C示出閘極驅動電路的操作範例;圖11A至圖11C各示出閘極驅動電路的結構範例;圖12A至圖12H各示出閘極驅動電路的操作範例;圖13A至圖13E各示出閘極驅動電路的操作範例;圖14A示出閘極驅動電路的結構範例,以及圖14B示出閘極驅動電路的操作範例。
圖15A至圖15E各示出閘極驅動電路的操作範例;圖16A和圖16B各示出半導體裝置的電路圖的範例;圖17是示出半導體裝置的操作範例的時序圖;圖18A和圖18B各示出半導體裝置的操作範例;圖19A和圖19B各示出半導體裝置的操作範例;圖20A和圖20B各示出半導體裝置的操作範例;圖21A和圖21B各示出半導體裝置的操作範例;圖22是示出半導體裝置的操作範例的時序圖;圖23是示出半導體裝置的操作範例的時序圖;圖24A和圖24B各示出半導體裝置的電路圖的範例;圖25A和圖25B各示出半導體裝置的電路圖的範例;圖26示出半導體裝置的電路圖的範例;圖27是示出半導體裝置的操作範例的時序圖; 圖28A和圖28B各示出半導體裝置的操作範例;圖29A和圖29B各示出半導體裝置的操作範例;圖30是示出半導體裝置的操作範例的時序圖;圖31A和圖31B各示出半導體裝置的電路圖的範例;圖32A和圖32B各示出半導體裝置的操作範例;圖33A和圖33B各示出半導體裝置的操作範例;圖34A和圖34B各示出半導體裝置的操作範例;圖35A和圖35B各示出半導體裝置的操作範例;圖36A和圖36B各示出半導體裝置的電路圖的範例;圖37A和圖37B各示出半導體裝置的電路圖的範例;圖38A和圖38B各示出半導體裝置的電路圖的範例;圖39A至圖39F各示出半導體裝置的電路圖的範例;圖40A至圖40D各示出半導體裝置的電路圖的範例;圖41A和圖41B各示出半導體裝置的電路圖的範例;圖42A和圖42B各示出半導體裝置的操作範例;圖43A和圖43B各示出半導體裝置的操作範例;圖44A和圖44B各示出半導體裝置的操作範例; 圖45A和圖45B各示出半導體裝置的操作範例;圖46A至圖46D各示出顯示裝置的結構範例,以及圖46E示出畫素的結構範例;圖47示出移位暫存器的電路圖的範例;圖48示出移位暫存器的電路圖的範例;圖49是示出移位暫存器的操作範例的時序圖;圖50A、圖50C和圖50D各示出源極驅動電路的結構範例,以及圖50B是示出源極驅動電路的操作範例的時序圖;圖51A至圖51G各示出保護電路的電路圖的範例;圖52A和圖52B各示出包括保護電路的半導體裝置的結構範例;圖53A和圖53B各示出顯示裝置的結構範例,以及圖53C示出電晶體的結構範例;圖54A至圖54C各示出顯示裝置的結構範例;圖55是半導體裝置的佈局圖;圖56A至圖56H各示出電子裝置的範例;圖57A至圖57D各示出電子裝置的範例,以及圖57E至圖57H各示出半導體裝置的應用;圖58示出顯示裝置的結構範例;圖59是作為比較範例的半導體裝置的電路圖;圖60A和圖60B各示出電路模擬的計算結果;以及圖61示出電路模擬的計算結果。
下面參照附圖來描述本發明的實施例的範例。注意,本發明並不局限於以下描述。本領域的技術人員易於理解,本發明的模式和細節能夠按照各種方式來修改,而沒有背離本發明的精神和範圍。因此,本發明不應當被理解為局限於以下實施例的描述。注意,在參照附圖的描述中,表示相同部分的參考標號在一些情況下共同用於不同附圖中。此外,在一些情況下,相同的陰影圖案應用於相似部分,並且相似部分在不同附圖中不一定由參考標號來表示。
注意,實施例的內容能夠適當地相互組合。另外,實施例的內容能夠適當地相互替換。
此外,在本說明書中,使用術語“第k個”(k是自然數)以便避免元件之間的混淆,但並不是限制元件的數量。
術語“電壓”一般表示兩個點的電位之間的差(又稱作電位差)。但是,在電子電路中,在電路圖等中,在一些情況下使用一個點的電位與用作參考的電位(又稱作參考電位)之間的差。此外,在一些情況下,伏特(V)用作電壓和電位的單位。因此,在本說明書中,一個點的電位與參考電位之間的差在一些情況下用作該點的電壓,除非另加說明。
注意,在本說明書中,電晶體具有至少三個端子(源極、汲極和閘極),並且具有其中一個端子的電位控制另 外兩個端子之間的傳導的結構。此外,電晶體的源極和汲極可彼此互換,取決於電晶體的結構、操作條件等。
源極是源電極的一部分或整體或者源佈線的一部分或整體。用作源電極和源佈線的導電層在一些情況下稱作源極,而沒有區分源電極和源佈線。源極是汲電極的一部分或整體或者汲佈線的一部分或整體。用作汲電極和汲佈線的導電層在一些情況下稱作汲極,而沒有區分汲電極和汲佈線。閘極是閘電極的一部分或整體或者閘佈線的一部分或整體。用作閘電極和閘佈線的導電層在一些情況下稱作閘極,而沒有區分閘電極和閘佈線。
注意,在本說明書中,“A和B相連接”的描述除了表示A和B直接連接的情況之外,還表示A和B電連接的情況。具體來說,“A和B相連接”的描述表示A和B具有就電路操作而言的相同節點是可接受的情況,例如下列情況:A和B通過用作開關的元件、如電晶體來連接,並且A和B在該元件導通時具有基本相同的電位;A和B通過電阻器連接,並且在電阻器的相對端所產生的電位差不影響包括A和B的電路的操作;等等。
注意,在本說明書中使用的術語“基本上”考慮了各種誤差,例如因雜訊引起的誤差、因過程變化引起的誤差、因製造元件的步驟的變化引起的誤差或者測量誤差。
注意,在本說明書中,L電平信號(又稱作L信號)的電位由V1表示,而H電平信號(又稱作H信號)的電位由V2表示(V2>V1)。另外,在使用描述“L電平信號的電 位”、“L電平電位”或“電壓V1”的情況下,電位基本上為V1。在使用描述“H電平信號的電位”、“H電平電位”或“電壓V2”的情況下,電位基本上為V2。
(實施例1)
在這個實施例中,參照圖1A和圖1B、圖2A至圖2C以及圖3A至圖3C來描述包括閘極驅動電路(又稱作閘極驅動)的半導體裝置。
圖1A示出包括閘極驅動電路的半導體裝置的結構範例。圖1B是示出該半導體裝置的操作範例的時序圖。注意,除了閘極驅動電路之外,該半導體裝置還可包括源極驅動電路(又稱作源極驅動)、控制電路等。
在圖1A,半導體裝置包括畫素部分50、第一閘極驅動電路51、第二閘極驅動電路52以及連接到第一閘極驅動電路51和第二閘極驅動電路52的閘極線54(又稱作閘極信號線)。在圖1A,示出半導體裝置中包含的閘極線G1至Gm(m為自然數)之中的閘極線Gi至Gi+2(i是1至(m-2)中的任一個)。
在選擇閘極線54的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸入到閘極線54。當H信號按照這種方式從閘極驅動電路51和閘極驅動電路52輸入時,閘極線54的電位的上升時間或下降時間能夠縮短,並且輸出到閘極線54的信號的延遲或失真能夠降低。
相比之下,在沒有選擇閘極線54的情況下,L信號 從閘極驅動電路51和閘極驅動電路52其中之一輸出到閘極線54,而沒有信號從閘極驅動電路51和閘極驅動電路52中的另一個輸出到閘極線54。因此,該另一個閘極驅動電路中包含的電晶體的一些或全部能夠關斷。
接下來,下面描述圖1A所示的半導體裝置的操作範例。圖2A至圖2C示出第k幀中的半導體裝置的操作範例。圖3A至圖3C示出第(k+1)幀中的半導體裝置的操作範例。
注意,圖2A至圖2C以及圖3A至圖3C中,各箭頭指示閘極驅動電路(第一閘極驅動電路51或第二閘極驅動電路52)將信號輸出到閘極線54,而各X指示閘極驅動電路沒有向閘極線54輸出信號。
在這裏,各箭頭的方向根據從閘極驅動電路輸出到閘極線54的信號的種類來適當使用。在閘極驅動電路向閘極線54輸出信號(例如非選擇信號)的情況下,各箭頭的方向是從閘極線54到閘極驅動電路的方向。在閘極驅動電路向閘極線54輸出與上述信號(例如非選擇信號)不同的信號(例如選擇信號)的情況下,各箭頭的方向是從閘極驅動電路到閘極線54的方向。
在如圖2A所示的第k幀(與圖1B中的期間k_i對應)中選擇閘極線Gi但沒有選擇閘極線Gi+1和Gi+2的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸出到閘極線Gi。另外,L信號從閘極驅動電路51輸出到閘極線Gi+1和Gi+2,但是沒有信號從閘極驅動電路52輸出到 閘極線Gi+1和Gi+2。因此,閘極驅動電路52中包含的電晶體的一些或全部能夠關斷。
然後,在如圖3A所示的第(k+1)幀(與圖1B中的期間k+1_i對應)中選擇閘極線Gi但沒有選擇閘極線Gi+1和Gi+2的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸出到閘極線Gi。另外,沒有信號從閘極驅動電路51輸出到閘極線Gi+1和Gi+2,但L信號從閘極驅動電路52輸出到閘極線Gi+1和Gi+2。因此,閘極驅動電路51中包含的電晶體的一些或全部能夠關斷。
類似地,在如圖2B所示的第k幀中選擇閘極線Gi+1但沒有選擇閘極線Gi和Gi+2的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸出到閘極線Gi+1。另外,L信號從閘極驅動電路51輸出到閘極線Gi和Gi+2,但是沒有信號從閘極驅動電路52輸出到閘極線Gi和Gi+2。因此,閘極驅動電路52中包含的電晶體的一些或全部能夠關斷。
然後,在如圖3B所示的第(k+1)幀中選擇閘極線Gi+1但沒有選擇閘極線Gi和Gi+2的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸出到閘極線Gi+1。另外,沒有信號從閘極驅動電路51輸出到閘極線Gi和Gi+2,但是L信號從閘極驅動電路52輸出到閘極線Gi和Gi+2。因此,閘極驅動電路51中包含的電晶體的一些或全部能夠關斷。
類似地,在如圖2C所示的第k幀中選擇閘極線Gi+2 但沒有選擇閘極線Gi和Gi+1的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸出到閘極線Gi+2。另外,L信號從閘極驅動電路51輸出到閘極線Gi和Gi+1,但是沒有信號從閘極驅動電路52輸出到閘極線Gi和Gi+1。因此,閘極驅動電路52中包含的電晶體的一些或全部能夠關斷。
然後,在如圖3C所示的第(k+1)幀中選擇閘極線Gi+2但沒有選擇閘極線Gi和Gi+1的情況下,H信號從閘極驅動電路51和閘極驅動電路52輸出到閘極線Gi+2。另外,沒有信號從閘極驅動電路51輸出到閘極線Gi和Gi+1,但是L信號從閘極驅動電路52輸出到閘極線Gi和Gi+1。因此,閘極驅動電路51中包含的電晶體的一些或全部能夠關斷。
由於沒有信號按照這種方式從閘極驅動電路51和閘極驅動電路52其中之一輸出到沒有選擇的閘極線54,所以閘極驅動電路中的該其中之一中包含的電晶體的一些或全部能夠關斷。相應地,能夠抑制電晶體的退化。
(實施例2)
在這個實施例中,描述閘極驅動電路的結構和操作。
<閘極驅動電路的結構>
參照圖4A來描述閘極驅動電路的結構。
圖4A示出閘極驅動電路的結構範例。閘極驅動電路 包括電路10A和電路10B。注意,雖然圖4A示出閘極驅動電路包括兩個電路10A和10B的情況,但是閘極驅動電路可包括其中包含電路10A和10B的三個或更多電路。
電路10A和電路10B連接到佈線11。
信號從電路10A或電路10B輸入到佈線11,並且佈線11用作信號線。注意,信號可從與電路10A和電路10B不同的電路輸入到佈線11。
注意,在圖4A所示的閘極驅動電路用於包括畫素部分的顯示裝置的情況下,佈線11延伸到畫素部分,並且連接到畫素部分所包含的畫素中的電晶體(例如開關電晶體或選擇電晶體)的閘極。在那種情況下,佈線11用作閘極線(又稱作閘極信號線)、掃描線或電源線。
備選地,固定電壓從電路10A或電路10B施加到佈線11,並且佈線11用作電源線。注意,電壓可從與電路10A和電路10B不同的電路施加到佈線11。
接下來描述電路10A和電路10B的功能。
電路10A具有控制向佈線11輸出信號(例如選擇信號或非選擇信號)的定時的功能。備選地,電路10A具有控制沒有向佈線11輸出信號的定時的功能。備選地,電路10A具有在某個期間向佈線11輸出信號(例如非選擇信號)以及在不同期間向佈線11輸出不同信號(例如選擇信號)的功能。備選地,電路10A具有在某個期間向佈線11輸出信號(例如選擇信號或非選擇信號)以及在不同期間沒有 向佈線11輸出信號的功能。
如上所述,電路10A用作驅動電路或控制電路。注意,電路10A可向佈線11輸出不同信號。在那種情況下,電路10A能夠向佈線11輸出三種或更多種信號。
電路10B具有控制向佈線11輸出信號(例如選擇信號或非選擇信號)的定時的功能。備選地,電路10B具有控制沒有向佈線11輸出信號的定時的功能。備選地,電路10B具有在某個期間向佈線11輸出信號(例如非選擇信號)以及在不同期間向佈線11輸出不同信號(例如選擇信號)的功能。備選地,電路10B具有在某個期間向佈線11輸出信號(例如選擇信號或非選擇信號)以及在不同期間沒有向佈線11輸出信號的功能。
如上所述,電路10B用作驅動電路或控制電路。注意,電路10B可向佈線11輸出不同信號。在那種情況下,電路10B能夠向佈線11輸出三種或更多種信號。
<閘極驅動電路的操作>
參照圖4B以及圖5A至圖5I來描述圖4A的閘極驅動電路的操作。
圖4B示出該閘極驅動電路的操作範例。圖4B示出在該閘極驅動電路的各操作中的電路10A的輸出信號OUTA和電路10B的輸出信號OUTB。圖5A至圖5I是與圖4A的閘極驅動電路的操作範例對應的示意圖。
注意,圖4A的閘極驅動電路能夠通過一些情況的適 當組合來執行圖4B所示的九個操作,這些情況如下:電路10A和電路10B均向佈線11輸出信號(例如非選擇信號);電路10A和電路10B均向佈線11輸出與這些信號不同的信號(例如選擇信號);以及電路10A和電路10B均沒有向佈線11輸出信號(例如既沒有非選擇信號也沒有選擇信號)。
在這個實施例中,描述九個操作。注意,圖4A的閘極驅動電路不一定執行全部九個操作,而是能夠有選擇地執行九個操作的一些。另外,圖4A的驅動電路可執行與九個操作不同的操作。
注意,在圖4B,圓圈指示電路(電路10A或電路10B)向佈線11輸出信號(例如非選擇信號)。雙圓圈指示電路向佈線11輸出與該信號不同的信號(例如選擇信號)。X指示電路沒有向佈線11輸出信號(例如既沒有非選擇信號也沒有選擇信號)。
注意,在圖5A至圖5I的示意圖中,各箭頭指示電路(電路10A或電路10B)向佈線11輸出信號,而各X指示電路沒有向佈線11輸出信號。在這裏,各箭頭的方向根據從電路輸出到佈線11的信號的種類來適當使用。在電路向佈線11輸出信號(例如非選擇信號)的情況下,各箭頭的方向是從佈線11到電路的方向。在電路向佈線11輸出與上述信號(例如非選擇信號)不同的信號(例如選擇信號)的情況下,各箭頭的方向是從電路到佈線11的方向。
注意,在圖5A至圖5I的示意圖中,各箭頭的方向不 是指示電流的方向和電流的產生,而是指示電路(電路10A或電路10B)向佈線11輸出信號。電流的方法由佈線11的電位來確定。在從電路所輸出的信號的電位基本等於佈線11的電位時,在一些情況下沒有產生電流或者電流量極小。
下面描述圖4A的閘極驅動電路的操作範例。
在圖5A的操作1中,電路10A向佈線11輸出信號(例如非選擇信號),並且電路10B向佈線11輸出信號(例如非選擇信號)。在圖5B的操作2中,電路10A向佈線11輸出信號(例如非選擇信號),而電路10B沒有向佈線11輸出信號。在圖5C的操作3中,電路10A沒有向佈線11輸出信號,而電路10B向佈線11輸出信號(例如非選擇信號)。在圖5D的操作4中,電路10A沒有向佈線11輸出信號,並且電路10B沒有向佈線11輸出信號。
在圖5E的操作5中,電路10A向佈線11輸出不同信號(例如選擇信號),並且電路10B向佈線11輸出不同信號(例如選擇信號)。在圖5F的操作6中,電路10A向佈線11輸出不同信號(例如選擇信號),而電路10B沒有向佈線11輸出信號。在圖5G的操作7中,電路10A沒有向佈線11輸出信號,而電路10B向佈線11輸出不同信號(例如選擇信號)。在圖5H的操作8中,電路10A向佈線11輸出信號(例如非選擇信號),並且電路10B向佈線11輸出不同信號(例如選擇信號)。在圖5I的操作9中,電路10A向佈線11輸出不同信號(例如非選擇信號),而 電路10B向佈線11輸出信號(例如非選擇信號)。
如上所述,圖4A的閘極驅動電路能夠執行各種操作。然後描述各操作的優點。
在操作1和操作5中,當電路10A和電路10B向佈線11輸出同一信號時,在佈線11的電位中不容易產生雜訊,使得能夠穩定佈線11的電位。例如,能夠防止不應當最初寫入的信號(例如輸入到不同列的畫素的視頻信號)被寫到與佈線11連接的畫素。備選地,能夠防止連接到佈線11的畫素中保持的視頻信號的電位發生變化。相應地,顯示裝置的顯示品質能夠得到提高。
在操作1和操作5中,當電路10A和電路10B向佈線11輸出同一信號時,能夠使佈線11的電位的變化較陡(例如,能夠縮短佈線11的電位的上升時間或下降時間)。因此,佈線11的電位的失真能夠降低。例如,能夠防止不應當最初寫入的信號(例如輸入到前一列的畫素的視頻信號)被寫到與佈線11連接的畫素。相應地,串音能夠降低。因此,顯示裝置的顯示品質能夠得到提高。
在操作8和操作9中,當電路10A和電路10B向佈線11輸出不同信號(例如選擇信號和非選擇信號)時,佈線11的電位能夠是處於從電路10A所輸出的信號的電位與從電路10B所輸出的信號的電位之間的電位。因此,能夠以高準確性來控制佈線11的電位。
在操作2、3、6和7中,當電路10A和電路10B其中之一向佈線11輸出信號時,電路10A和電路10B中的 另一個沒有輸出信號。因此,沒有輸出信號的電路中包含的電晶體能夠關斷。相應地,能夠抑制電晶體的退化。
在操作4中,電路10A和電路10B沒有向佈線11輸出信號;因此,電路10A和電路10B中包含的電晶體能夠關斷。相應地,能夠抑制電晶體的退化。
由於如上所述能夠在操作2、3、4、6和7中抑制電晶體的退化,所以諸如非單晶半導體(例如非晶半導體或微晶半導體)、有機半導體或氧化物半導體之類的易退化材料能夠用作電晶體的半導體層。因此,當製造半導體裝置時,能夠減少步驟的數量,能夠提高產量,或者能夠降低成本。另外,由於便利化製造半導體裝置的方法,所以顯示裝置的尺寸能夠減小。
由於在操作2、3、4、6和7中能夠抑制電晶體的退化,所以不需要考慮到電晶體的退化而增加電晶體的通道寬度。因此,電晶體的通道寬度能夠減小,使得佈局面積能夠減小。具體來說,在這個實施例中的閘極驅動電路用於顯示裝置的情況下,閘極驅動電路的佈局面積能夠減小;因此,畫素的解析度能夠提高。
另外,由於能夠如上所述在操作2、3、4、6和7中減小電晶體的通道寬度,所以閘極驅動電路的負載能夠減小。因此,用於向這個實施例中的閘極驅動電路提供信號等的電路(例如外部電路)的電流供應能力能夠降低。因此,用於提供信號等的電路的尺寸能夠減小,或者用於提供信號等的電路的IC晶片的數量能夠減少。此外,由於 閘極驅動電路的負載能夠減小,所以閘極驅動電路的功率消耗能夠降低。
接下來,下面描述當圖4A的閘極驅動電路的操作是圖5A至圖5I所示的操作1至9的一些的組合時的時序圖。
在這裏,示出圖4A的閘極驅動電路的操作的時序圖包括多個期間。在各期間或者從某個期間到不同期間的過渡期間中,圖4A的閘極驅動電路能夠執行圖5A至圖5I所示的操作1至9的任一個。圖4A的閘極驅動電路可執行與圖5A至圖5I所示操作1至9不同的操作。
圖6A至圖6L是各示出該閘極驅動電路的操作範例的時序圖。在圖6A至圖6L的時序圖中,依次提供期間a、期間b和期間c,並且提供期間d。注意,雖然期間a至d在圖6A至圖6L中依次提供,但是期間a至d的順序並不局限於此。另外,時序圖可包括與期間a至d不同的期間。
在圖6A至圖6L的時序圖中,各實線指示電路(電路10A或電路10B)向佈線11輸出信號,而虛線指示電路沒有向佈線11輸出信號。
參照圖6A所示的時序圖來描述圖4A的閘極驅動電路在期間a、從期間a到期間b的過渡期間、期間b、從期間b到期間c的過渡期間、期間c以及期間d中的操作。
在期間a、從期間b到期間c的過渡期間、期間c和 期間d中,圖4A的閘極驅動電路執行圖5B的操作2。換言之,在期間a、從期間b到期間c的過渡期間、期間c和期間d,電路10A向佈線11輸出信號(例如非選擇信號),而電路10B沒有向佈線11輸出信號。
在從期間a到期間b的過渡期間和期間b中,圖4A的閘極驅動電路執行圖5F的操作6。換言之,在從期間a到期間b的過渡期間和期間b,電路10A向佈線11輸出不同信號(例如選擇信號),而電路10B沒有向佈線11輸出信號。
這樣,在期間a、從期間a到期間b的過渡期間、期間b、從期間b到期間c的過渡期間、期間c和期間d,電路10B沒有向佈線11輸出信號。因此,能夠抑制電路10B中包含的電晶體的退化。此外,通過簡單電路設計、例如提供開關以便不輸出信號或者使電路10B中的電晶體關斷,電路10B的功率消耗能夠降低。
注意,在圖6A所示的時序圖中,電路10A在期間a、從期間a到期間b的過渡期間、期間b、從期間b到期間c的過渡期間、期間c和期間d中的至少一個期間不需要向佈線11輸出信號。
如圖6B所示,電路10B可在從期間a到期間b的過渡期間中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6C所示,電路10B可在期間a中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的 過渡期間中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6D所示,電路10B可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6E所示,電路10B可在期間a中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6F所示,電路10B可在從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6G所示,電路10B可在從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號),並且可在期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6H所示,電路10B可在從期間b到期間c的過渡期間和期間c中向佈線11輸出信號(例如非選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6I所示,電路10B可在從期間b到期間c的過渡期間和期間c中向佈線11輸出信號(例如非選擇信號),並且可在期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6J所示,電路10B可在從期間a到期間b的過 渡期間中向佈線11輸出不同信號(例如選擇信號),並且可在從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6K所示,電路10B可在期間a以及從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖6L所示,電路10B可在期間a、從期間b到期間c的過渡期間和期間c中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
注意,在以上描述中,選擇信號和非選擇信號是從電路10A和電路10B所輸出的信號的範例,並且可以是任何信號,只要它們相互不同。
接下來,描述當圖4A的閘極驅動電路的操作是圖5A至圖5I所示的操作1至9的一些的組合時、與圖6A至圖6L的時序圖不同的時序圖。
圖7A至圖7L是各示出該閘極驅動電路的操作範例的時序圖。
參照圖7A所示的時序圖來描述圖4A的閘極驅動電路在期間a、從期間a到期間b的過渡期間、期間b、從 期間b到期間c的過渡期間、期間c以及期間d中的操作。
在期間a、從期間b到期間c的過渡期間、期間c和期間d中,圖4A的閘極驅動電路執行圖5C的操作3。換言之,在期間a、從期間b到期間c的過渡期間、期間c和期間d,電路10A沒有向佈線11輸出信號,而電路10B向佈線11輸出信號(例如非選擇信號)。
在從期間a到期間b的過渡期間和期間b中,圖4A的閘極驅動電路執行圖5G的操作7。換言之,在從期間a到期間b的過渡期間和期間b,電路10A沒有向佈線11輸出信號,而電路10B向佈線11輸出不同信號(例如選擇信號)。
這樣,在期間a、從期間a到期間b的過渡期間、期間b、從期間b到期間c的過渡期間、期間c和期間d,電路10A沒有向佈線11輸出信號。因此,能夠抑制電路10A中包含的電晶體的退化。此外,通過簡單電路設計、例如提供開關以便不輸出信號或者使電路10A中的電晶體關斷,電路10A的功率消耗能夠降低。
注意,在圖7A所示的時序圖中,電路10B在期間a、從期間a到期間b的過渡期間、期間b、從期間b到期間c的過渡期間、期間c和期間d中的至少一個期間不需要向佈線11輸出信號。
如圖7B所示,電路10A可在從期間a到期間b的過渡期間中向佈線11輸出不同信號(例如選擇信號)。因 此,能夠使佈線11的電位的變化較陡。
如圖7C所示,電路10A可在期間a中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7D所示,電路10A可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7E所示,電路10A可在期間a中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7F所示,電路10A可在從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7G所示,電路10A可在從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號),並且可在期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7H所示,電路10A可在從期間b到期間c的過渡期間和期間c中向佈線11輸出信號(例如非選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7I所示,電路10A可在從期間b到期間c的過渡期間和期間c中向佈線11輸出信號(例如非選擇信號), 並且可在期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7J所示,電路10A可在從期間a到期間b的過渡期間中向佈線11輸出不同信號(例如選擇信號),並且可在從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7K所示,電路10A可在期間a以及從期間b到期間c的過渡期間中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
如圖7L所示,電路10A可在期間a、從期間b到期間c的過渡期間和期間c中向佈線11輸出信號(例如非選擇信號),並且可在從期間a到期間b的過渡期間和期間b中向佈線11輸出不同信號(例如選擇信號)。因此,能夠使佈線11的電位的變化較陡。
注意,在以上描述中,選擇信號和非選擇信號是從電路10A和電路10B所輸出的信號的範例,並且可以是任何信號,只要它們相互不同。
接下來,下面描述當圖4A的閘極驅動電路的操作是圖5A至圖5I所示的操作1至9的一些的組合時的與圖6A至圖6L以及圖7A至圖7L的時序圖不同的時序圖。
圖8A至圖8E是各示出該閘極驅動電路的操作範例 的時序圖。
圖8A至圖8C的時序圖包括期間T1和期間T2。另外,在圖8A和圖8C,交替期間T1和期間T2;但是,如圖8B所示,可交替多個期間T1和多個期間T2。此外,可提供與期間T1和期間T2不同的期間。
參照圖8A的時序圖來描述圖4A的閘極驅動電路在期間T1和期間T2中的操作。
在期間T1,使用圖6A所示的時序圖。因此,在期間T1,能夠抑制電路10B中包含的電晶體的退化。此外,在期間T2,使用圖7A所示的時序圖。因此,在期間T2,能夠抑制電路10A中包含的電晶體的退化。
這樣,在圖8A,交替其中能夠抑制電路10B所包含的電晶體的退化的期間T1以及其中能夠抑制電路10A所包含的電晶體的退化的期間T2。
在這裏,在電路10A和電路10B具有相似結構的情況下,當使期間T1的長度和期間T2的長度基本相等時,電路10A中包含的電晶體的退化程度以及電路10B中包含的電晶體的退化程度能夠基本相等。因此,即使當電路10A的操作和電路10B的操作通過交替提供期間T1和期間T2來切換時,也能夠使佈線11的電位的變化基本相等。
因此,在圖4A的閘極驅動電路用於包括保持視頻信號的畫素的顯示裝置並且視頻信號通過佈線11的電位來改變的情況(例如饋通或電容耦合)下,即使在切換電路 10A的操作和電路10B的操作時,也能夠使連接到佈線11的畫素中保持的視頻信號的變化基本相等。因此,能夠使畫素的亮度、透射率等等在電路10A與電路10B之間基本相等。相應地,顯示品質能夠得到提高。
在期間T1,可使用圖6A至圖6L所示時序圖的任一個,以及在期間T2,可使用圖7A至圖7L所示時序圖的任一個。例如,如圖8C所示,在期間T1,可使用圖6K的時序圖,以及在期間T2,可使用圖7K的時序圖。
接下來,參照圖8D來描述示出在圖6A至圖6L、圖7A至圖7L以及圖8A和圖8C所示的期間d中的圖4A的閘極驅動電路的操作範例的時序圖。
圖8D是示出在期間d中的閘極驅動電路的操作範例的時序圖。
在圖6A至圖6L、圖7A至圖7L以及圖8A和圖8C所示的時序圖中,期間d分為多個期間。例如,如圖8D所示,期間d分為兩個期間d1和d2。注意,期間d的劃分數量並不局限於此,期間d而是可分為三個或更多期間。另外,在圖8D,交替期間d1和期間d2;但是,可交替多個期間d1和多個期間d2。
參照圖8D的時序圖來描述圖4A的閘極驅動電路在期間d1和期間d2中的操作。
在期間d1,閘極驅動電路執行圖5B的操作2。換言之,在期間d1,電路10A向佈線11輸出信號,而電路10B沒有向佈線11輸出信號。在期間d2,閘極驅動電路 執行圖5C的操作3。換言之,在期間d2,電路10A沒有向佈線11輸出信號,而電路10B向佈線11輸出信號。
由於信號能夠按照這種方式輸入到電路10A和電路10B所包含的電晶體的閘極,所以能夠抑制電晶體的退化。因此,即使當切換電路10A的操作和電路10B的操作時,也能夠使佈線11的電位的變化基本相等。
因此,在圖4A的閘極驅動電路用於包括保持視頻信號的畫素的顯示裝置並且視頻信號通過佈線11的電位(例如饋通或電容耦合)來改變的情況下,即使當切換電路10A的操作和電路10B的操作時,也能夠使連接到佈線11的畫素中保持的視頻信號的變化基本相等。因此,能夠使畫素的亮度、透射率等等在電路10A與電路10B之間基本相等。相應地,顯示品質能夠得到提高。
接下來描述示出圖4A的閘極驅動電路的不同操作範例的時序圖。
在圖6A至圖6L、圖7A至圖7L以及圖8A、圖8C和圖8D中,電路10A中的輸出信號OUTA的電位以及電路10B中的輸出信號OUTB的電位在各期間中是固定的。備選地,在某個期間,輸出信號的電位可具有多個值。例如,如圖8E所示,在期間d,電路10A中的輸出信號OUTA的電位以及電路10B中的輸出信號OUTB的電位可以各具有交替的兩個值。
在期間d中的輸出信號OUTA的電位和輸出信號OUTB的電位可按照類似方式來改變。
如上所述,圖4A的閘極驅動電路能夠執行各種操作。
<閘極驅動電路的不同結構>
接下來參照圖9A來描述與圖4A的結構不同的閘極驅動電路的結構。
圖9A示出閘極驅動電路的結構範例。該閘極驅動電路包括電路10A、電路10B、電路10C和電路10D。電路10C和電路10D可具有與電路10A或電路10B的功能相似的功能。
注意,圖9A的閘極驅動電路能夠通過下列情況的適當組合來執行各種操作,這些情況如下:電路10A至10D向佈線11輸出信號(例如非選擇信號);電路10A至10D向佈線11輸出與這些信號不同的信號(例如選擇信號);以及電路10A至10D沒有向佈線11輸出信號(例如既沒有非選擇信號也沒有選擇信號)。
雖然圖9A示出閘極驅動電路包括連接到佈線11的四個電路(電路10A至10D)的情況,但是這個實施例中的閘極驅動電路的結構並不局限於這種結構。這個實施例中的閘極驅動電路可包括N(N為自然數)個電路。注意,N個電路可具有與電路10A或電路10B的功能相似的功能。
<閘極驅動電路的操作>
參照圖9B來描述圖9A的閘極驅動電路的操作。圖 9B示出閘極驅動電路的操作範例。
在操作1中,電路10A向佈線11輸出信號(例如非選擇信號),而電路10B至10D沒有向佈線11輸出信號。在操作2中,電路10B向佈線11輸出信號(例如非選擇信號),而電路10A、10C和10D沒有向佈線11輸出信號。在操作3中,電路10C向佈線11輸出信號(例如非選擇信號),而電路10A、10B和10D沒有向佈線11輸出信號。在操作4中,電路10D向佈線11輸出信號(例如非選擇信號),而電路10A至10C沒有向佈線11輸出信號。
在操作5中,電路10A和10C向佈線11輸出信號(例如非選擇信號),而電路10B和10D沒有向佈線11輸出信號。在操作6中,電路10B和10D向佈線11輸出信號(例如非選擇信號),而電路10A和10C沒有向佈線11輸出信號。在操作7中,電路10A至10D向佈線11輸出信號(例如非選擇信號)。在操作8中,電路10A至10D沒有向佈線11輸出信號。
在操作9中,電路10A向佈線11輸出不同信號(例如選擇信號),而電路10B至10D沒有向佈線11輸出信號。在操作10中,電路10B向佈線11輸出不同信號(例如選擇信號),而電路10A、10C和10D沒有向佈線11輸出信號。在操作11中,電路10C向佈線11輸出不同信號(例如選擇信號),而電路10A、10B和10D沒有向佈線11輸出信號。在操作12中,電路10D向佈線11輸出不同信號(例如選擇信號),而電路10A至10C沒有向佈線11輸出 信號。
在操作13中,電路10A和10C向佈線11輸出不同信號(例如選擇信號),而電路10B和10D沒有向佈線11輸出信號。在操作14中,電路10B和10D向佈線11輸出不同信號(例如選擇信號),而電路10A和10C沒有向佈線11輸出信號。在操作15中,電路10A至10D向佈線11輸出不同信號(例如選擇信號)。
如上所述,圖9A的閘極驅動電路能夠執行各種操作。
隨著這個實施例中的閘極驅動電路所包含的電路(例如電路10A和電路10B)的數量變得更大,即,指示電路數量的N變得更大,則來自電路的信號的輸出頻率能夠降低。因此,能夠抑制電路中包含的電晶體的退化。注意,當N變得過大時,電路的尺寸增加;因此,N小於6,最好小於4,更理想地為2。
在這個實施例中的閘極驅動電路用於顯示裝置的情況下,N最好為偶數,目的在於左側的顯示裝置的框架和右側的顯示裝置的框架基本相等。另外,N最好是偶數,目的在於一側的電路數量和另一側的電路數量相等,其中畫素部分設置在這兩側之間。
(實施例3)
在這個實施例中,描述閘極驅動電路的結構和操作。
<閘極驅動電路的結構>
下面描述閘極驅動電路的結構。
圖10A和圖10B以及圖11A和圖11B各示出閘極驅動電路的結構範例。閘極驅動電路包括電路100A和電路100B。
電路100A包括開關101A和開關102A。開關101A連接在佈線112A與佈線111之間。開關102A連接在佈線113A與佈線111之間。
電路100B包括開關101B和開關102B。開關101B連接在佈線112B與佈線111之間。開關102B連接在佈線113B與佈線111之間。
在這裏,如圖10B和圖11B所示,佈線112A與佈線111之間的路徑稱作路徑121A;佈線113A與佈線111之間的路徑稱作路徑122A;佈線112B與佈線111之間的路徑稱作路徑121B;佈線113B與佈線111之間的路徑稱作路徑122B。
注意,術語“A與B之間的路徑”可包括開關連接在A與B之間的情況。與開關不同的元件(例如電晶體、二極體、電阻器或電容器)或電路(例如緩衝器電路、反相器電路或移位暫存器)可連接在A與B之間。備選地,元件(例如電阻器或電晶體)可與A和B之間的開關串聯或並聯連接。
注意,電路100A、電路100B和佈線111分別對應於實施例2中的電路10A、電路10B和佈線11,並且具有 分別與電路10A、電路10B和佈線11的功能相似的功能。
接下來描述佈線112A、佈線113A、佈線112B和佈線113B。
在時鐘信號CK1輸入到佈線112A和佈線112B的情況下,佈線112A和佈線112B用作信號線或時鐘信號線(又稱作時鐘線或時鐘提供線)。在固定電壓施加到佈線112A和佈線112B的情況下,佈線112A和佈線112B用作電源線。
注意,在相同信號或相同電壓輸入到佈線112A和佈線112B的情況下,佈線112A和佈線112B可相互連接。在那種情況下,如圖11A所示,一個佈線112可用作佈線112A和佈線112B。備選地,不同信號或不同電壓可輸入到佈線112A和佈線112B。
在電壓V1(例如電源電壓、參考電壓、地電壓或者負電源電位)施加到佈線113A和113B的情況下,佈線113A和佈線113B用作電源線或地。備選地,在信號輸入到佈線113A和佈線113B的情況下,佈線113A和佈線113B用作信號線。
注意,在相同信號或相同電壓輸入到佈線113A和佈線113B的情況下,佈線113A和佈線113B可相互連接。在那種情況下,如圖11A所示,一個佈線113可用作佈線113A和佈線113B。備選地,不同信號或不同電壓可輸入到佈線113A和佈線113B。
接下來描述開關101A、開關102A、開關101B和開關102B。
開關101A具有控制使佈線112A和佈線111開始傳導的定時的功能。備選地,開關101A具有控制將佈線112A的電位提供給佈線111的定時的功能。備選地,開關101A具有控制向佈線111提供將要輸入到佈線112A的信號、電壓等(例如時鐘信號CK1、時鐘信號CK2或電壓V2)的定時的功能。備選地,開關101A具有控制沒有向佈線111提供信號、電壓等的定時的功能。備選地,開關101A具有控制向佈線111提供H信號(例如時鐘信號CK1)的定時的功能。備選地,開關101A具有控制向佈線111提供L信號(例如時鐘信號CK1)的定時的功能。備選地,開關101A具有控制升高佈線111的電位的定時的功能。備選地,開關101A具有控制降低佈線111的電位的定時的功能。備選地,開關101A具有控制保持佈線111的電位的定時的功能。
注意,在時鐘信號CK2對應於時鐘信號CK1的反相信號的情況下,時鐘信號CK1和時鐘信號CK2最好是通過信號的反相所得到的信號或者是基本180°異相的信號。
時鐘信號CK1或時鐘信號CK2可以是平衡信號或者不平衡信號。平衡信號是在一個週期中信號處於H電平的期間和信號處於L電平的期間具有基本相同長度的信號。不平衡信號是在一個週期中信號處於H電平的期間和信號處於L電平的期間具有不同長度的信號。
注意,在時鐘信號CK1和時鐘信號CK2是不平衡信號並且時鐘信號CK2不是時鐘信號CK1的反相信號的情況下,時鐘信號CK1處於H電平的期間和時鐘信號CK2處於H電平的期間可具有基本相同長度。
開關102A具有控制使佈線113A和佈線111開始傳導的定時的功能。備選地,開關102A具有控制將佈線113A的電位提供給佈線111的定時的功能。備選地,開關102A具有控制向佈線111提供將要輸入到佈線113A的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,開關102A具有控制沒有向佈線111提供信號、電壓等的定時的功能。備選地,開關102A具有控制向佈線111提供電壓V1的定時的功能。備選地,開關102A具有控制降低佈線111的電位的定時的功能。備選地,開關102A具有控制保持佈線111的電位的定時的功能。
開關101B具有控制使佈線112B和佈線111開始傳導的定時的功能。備選地,開關101B具有控制將佈線112B的電位提供給佈線111的定時的功能。備選地,開關101B具有控制向佈線111提供將要輸入到佈線112B的信號、電壓等(例如時鐘信號CK1、時鐘信號CK2或電壓V2)的定時的功能。備選地,開關101B具有控制沒有向佈線111提供信號、電壓等的定時的功能。備選地,開關101B具有控制向佈線111提供H信號(例如時鐘信號CK1)的定時的功能。備選地,開關101B具有控制向佈線 111提供L信號(例如時鐘信號CK1)的定時的功能。備選地,開關101B具有控制升高佈線111的電位的定時的功能。備選地,開關101B具有控制降低佈線111的電位的定時的功能。備選地,開關101B具有控制保持佈線111的電位的定時的功能。
開關102B具有控制使佈線113B和佈線111開始傳導的定時的功能。備選地,開關102B具有控制將佈線113B的電位提供給佈線111的定時的功能。備選地,開關102B具有控制向佈線111提供將要輸入到佈線113B的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,開關102B具有控制沒有向佈線111提供信號、電壓等的定時的功能。備選地,開關102B具有控制向佈線111提供電壓V1的定時的功能。備選地,開關102B具有控制降低佈線111的電位的定時的功能。備選地,開關102B具有控制保持佈線111的電位的定時的功能。
<閘極驅動電路的操作>
接下來,下面描述圖10A的閘極驅動電路的操作範例。
圖10C示出圖10A的閘極驅動電路的操作範例。圖10C示出在閘極驅動電路的各操作中的開關101A、開關102A、開關101B和開關102B的狀態(通和斷)。通過這些開關的通和斷的組合,圖10A的閘極驅動電路能夠執行各 種操作。
參照圖10C、圖12A至圖12H以及圖13A至圖13E來描述圖10A的閘極驅動電路的各操作。在這裏,描述圖10A的閘極驅動電路用於執行實施例2中的圖5A至5G所示的操作1至7的操作。
首先描述圖10A的閘極驅動電路用於執行圖5A的操作1的操作。
如圖12A的操作1a所示,開關101A接通,使得佈線112A和佈線111開始傳導。因此,將佈線112A的電位(例如時鐘信號CK1)提供給佈線111。開關102A接通,使得佈線113A和佈線111開始傳導。因此,將佈線113A的電位(例如電壓V1)提供給佈線111。開關101B接通,使得佈線112B和佈線111開始傳導。因此,將佈線112B的電位(例如時鐘信號CK1)提供給佈線111。開關102B接通,使得佈線113B和佈線111開始傳導。因此,將佈線113B的電位(例如電壓V1)提供給佈線111。
因此,電位從電路100A和電路100B提供給佈線111,使得能夠執行圖5A的操作1。
在圖12A的操作1a中,開關101A和開關101B可關斷,如同圖12B的操作1b中那樣。備選地,在圖12A的操作1a中,開關102A和開關102B可關斷,如同圖12C的操作1c中那樣。備選地,在圖12A的操作1a中,開關101A、開關102A、開關101B和開關102B的任一個可關斷。備選地,在圖12A的操作1a中,開關101A和開關 102B可關斷。備選地,在圖12A的操作1a中,開關101B和開關102A可關斷。
隨後描述圖10A的閘極驅動電路用於執行圖5B的操作2的操作。
如圖12D的操作2a所示,開關101A接通,使得佈線112A和佈線111開始傳導。因此,將佈線112A的電位(例如時鐘信號CK1)提供給佈線111。開關102A接通,使得佈線113A和佈線111開始傳導。因此,將佈線113A的電位(例如電壓V1)提供給佈線111。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B關斷,使得佈線113B和佈線111停止傳導。
因此,電位從電路100A提供給佈線111,而沒有從電路100B向佈線111提供電位,使得能夠執行圖5B的操作2。
注意,在圖12D的操作2a中,開關102A可關斷,如同圖12E的操作2b中那樣。備選地,在圖12D的操作2a中,開關101A可關斷,如同圖12F的操作2c中那樣。
接下來描述圖10A的閘極驅動電路用於執行圖5C的操作3的操作。
如圖12G的操作3a所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A關斷,使得佈線113A和佈線111停止傳導。開關101B接通,使得佈線112B和佈線111開始傳導。因此,將佈線112B的電 位(例如時鐘信號CK1)提供給佈線111。開關102B接通,使得佈線113B和佈線111開始傳導。因此,將佈線113B的電位(例如電壓V1)提供給佈線111。
因此,沒有從電路100A向佈線111提供電位,但是電位從電路100B提供給佈線111,使得能夠執行圖5C的操作3。
注意,在圖12G的操作3a中,開關102B可關斷,如同圖12H的操作3b中那樣。備選地,在圖12G的操作3a中,開關101B可關斷,如同圖13A的操作3c中那樣。
接下來描述圖10A的閘極驅動電路用於執行圖5D的操作4的操作。
如圖13B的操作4a所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A關斷,使得佈線113A和佈線111停止傳導。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B關斷,使得佈線113B和佈線111停止傳導。
因此,沒有從電路100A和電路100B向佈線111提供電位,使得能夠執行圖5D的操作4。
接下來描述圖10A的閘極驅動電路用於執行圖5E的操作5的操作。
如圖13C的操作5a所示,開關101A接通,使得佈線112A和佈線111開始傳導。因此,將佈線112A的不同電位(例如時鐘信號CK2)提供給佈線111。開關102A 關斷,使得佈線113A和佈線111停止傳導。開關101B接通,使得佈線112B和佈線111開始傳導。因此,將佈線112B的不同電位(例如時鐘信號CK2)提供給佈線111。開關102B關斷,使得佈線113B和佈線111停止傳導。
因此,不同電位從電路100A和電路100B提供給佈線111,使得能夠執行圖5E的操作5。
接下來描述圖10A的閘極驅動電路用於執行圖5F的操作6的操作。
如圖13D的操作6a所示,開關101A接通,使得佈線112A和佈線111開始傳導。因此,將佈線112A的不同電位(例如時鐘信號CK2)提供給佈線111。開關102A關斷,使得佈線113A和佈線111停止傳導。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B關斷,使得佈線113B和佈線111停止傳導。
因此,不同電位從電路100A提供給佈線111,而沒有從電路100B向佈線111提供電位,使得能夠執行圖5F的操作6。
接下來描述圖10A的閘極驅動電路用於執行圖5G的操作7的操作。
如圖13E的操作7a所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A關斷,使得佈線113A和佈線111停止傳導。開關101B接通,使得佈線112B和佈線111開始傳導。因此,將佈線112B的不同電位(例如時鐘信號CK2)提供給佈線111。開關102B關 斷,使得佈線113B和佈線111停止傳導。
因此,沒有從電路100A向佈線111提供電位,但是不同電位從電路100B提供給佈線111,使得能夠執行圖5G的操作7。
通過如上所述控制開關101A、開關102A、開關101B和開關102B的通和斷,能夠執行實施例2中參照圖5A至圖5G所述的閘極驅動電路的操作。
注意,在圖12A的操作1a、圖12D的操作2a和圖12G的操作3a中,最好是,佈線112A的電位和佈線112B的電位基本相等。另外,最好是,佈線113A的電位和佈線113B的電位基本相等。例如,例如,在電壓V1施加到佈線113A和佈線113B的情況下,時鐘信號CK1最好處於L電平。
在圖13C的操作5a、圖13D的操作6a和圖13E的操作7a中,在佈線113A和佈線113B的電位的每個為V1的情況下,最好是,佈線112A和佈線112B的電位的每個基本為V2。例如,輸入到佈線112A和佈線112B的時鐘信號CK2最好處於H電平。
描述實施例2中的圖10A的閘極驅動電路用於得到圖6A至圖6L以及圖7A至圖7L所示的時序圖的操作。
注意,實施例2中參照圖5A至圖5I來描述圖4A的閘極驅動電路在給定期間中的操作;但是,為了執行該操作,圖10A的閘極驅動電路能夠在該給定期間中執行圖10C所示的操作的任一個。例如,為了執行圖5A所示的 操作1,圖10A的閘極驅動電路能夠執行圖10C所示的操作1a、1b和1c(與圖12A至圖12C對應)的任一個。
首先描述圖10A的閘極驅動電路用於得到圖6A所示時序圖的操作。
如實施例2所述,在期間a、從期間b到期間c的過渡期間、期間c和期間d中,圖10A的閘極驅動電路執行圖5B的操作2。因此,為了執行操作2,在期間a、從期間b到期間c的過渡期間、期間c和期間d中,圖10A的閘極驅動電路能夠執行圖10C所示的操作2a、2b和2c(與圖12D至圖12F對應)的任一個。
在從期間a到期間b的過渡期間和期間b中,圖10A的閘極驅動電路執行圖5F的操作6。因此,為了執行操作6,在從期間a到期間b的過渡期間和期間b中,圖10A的閘極驅動電路能夠執行圖10C所示的操作6a(與圖13D對應)。
這樣,圖10A的閘極驅動電路能夠執行與圖6A所示時序圖對應的操作。
注意,在圖6A所示的時序圖中,在期間a以及從期間b到期間c的過渡期間中電路100B向佈線111輸出信號(例如非選擇信號)的情況下,圖10A的閘極驅動電路能夠執行例如圖10C所示的操作1a、1b和1c(與圖12A至圖12C對應)的任一個。
注意,在圖6A所示的時序圖中,在從期間a到期間b的過渡期間和期間b中電路100B向佈線111輸出不同 信號(例如選擇信號)的情況下,圖10A的閘極驅動電路能夠執行例如圖10C所示的操作5a(與圖12C對應)。
這樣,圖10A的閘極驅動電路能夠執行與圖6K所示時序圖對應的操作。
類似地,當圖10A的閘極驅動電路執行圖10C所示操作的任一個時,能夠得到圖6B至圖6J以及圖6L所示的時序圖。
隨後描述圖10A的閘極驅動電路用於得到圖7A所示時序圖的操作。
如實施例2所述,在期間a、從期間b到期間c的過渡期間、期間c和期間d中,圖10A的閘極驅動電路執行圖5C的操作3。因此,為了執行操作3,在期間a、從期間b到期間c的過渡期間、期間c和期間d中,圖10A的閘極驅動電路能夠執行圖10C所示的操作3a、3b和3c(與圖12G、圖12H和圖13A對應)的任一個。
在從期間a到期間b的過渡期間和期間b中,圖10A的閘極驅動電路執行圖5G的操作7。因此,為了執行操作7,在從期間a到期間b的過渡期間和期間b中,圖10A的閘極驅動電路能夠執行圖10C所示的操作7a(與圖13E對應)。
這樣,圖10A的閘極驅動電路能夠執行與圖7A所示時序圖對應的操作。
注意,在圖7A所示的時序圖中,在期間a以及從期間b到期間c的過渡期間中電路100A向佈線111輸出信 號(例如非選擇信號)的情況下,圖10A的閘極驅動電路能夠執行例如圖10C所示的操作1a、1b和1c(與圖12A至圖12C對應)的任一個。
注意,在圖7A所示的時序圖中,在從期間a到期間b的過渡期間和期間b中電路100A向佈線111輸出不同信號(例如選擇信號)的情況下,圖10A的閘極驅動電路能夠執行例如圖10C所示的操作5a(與圖13C對應)。
這樣,圖10A的閘極驅動電路能夠執行與圖7K所示時序圖對應的操作。
類似地,當圖10A的閘極驅動電路執行圖10C所示操作的任一個時,能夠得到圖7B至圖7J以及圖7L所示的時序圖。
當圖10A的閘極驅動電路執行如上所述的圖10C所示操作的組合時,能夠得到圖6A至圖6L以及圖7A至圖7L所示的時序圖。
<閘極驅動電路的結構>
接下來,下面描述與圖10A的結構不同的閘極驅動電路的結構。在這裏,描述閘極驅動電路包括功能與電路100A或電路100B的功能相似的N(N為自然數)個電路的情況。
圖11C示出閘極驅動電路的結構範例。閘極驅動電路包括電路100A、電路100B、電路100C和電路100D。電路100C和電路100D具有與電路100A或電路100B的功 能相似的功能。
電路100C包括開關101C和開關102C。開關101C連接在佈線112C與佈線111之間。開關102C連接在佈線113C與佈線111之間。開關101C具有與開關101A或開關101B的功能相似的功能。開關102C具有與開關102A或開關102B的功能相似的功能。佈線112C具有與佈線112A或佈線112B的功能相似的功能,並且被提供與提供給佈線112A或佈線112B的信號或電壓相似的信號或電壓。佈線113C具有與佈線113A或佈線113B的功能相似的功能,並且被提供與提供給佈線113A或佈線113B的信號或電壓相似的信號或電壓。
電路100D包括開關101D和開關102D。開關101D連接在佈線112D與佈線111之間。開關102D連接在佈線113D與佈線111之間。開關101D具有與開關101A或開關101B的功能相似的功能。開關102D具有與開關102A或開關102B的功能相似的功能。佈線112D具有與佈線112A或佈線112B的功能相似的功能,並且被提供與提供給佈線112A或佈線112B的信號或電壓相似的信號或電壓。佈線113D具有與佈線113A或佈線113B的功能相似的功能,並且被提供與提供給佈線113A或佈線113B的信號或電壓相似的信號或電壓。
圖14A示出閘極驅動電路的不同結構範例。閘極驅動電路包括電路100A和電路100B。
除了開關101A和開關102A之外,電路100A還包括 開關103A。開關103A連接在佈線113A與佈線111之間。開關103A能夠執行與開關102A的操作相似的操作。
除了開關101B和開關102B之外,電路100B還包括開關103B。開關103B連接在佈線113B與佈線111之間。開關103B能夠執行與開關102B的操作相似的操作。
<閘極驅動電路的操作>
參照圖14B以及圖15A至圖15E來描述圖14A的閘極驅動電路的操作。在這裏,描述圖14A的閘極驅動電路用於執行實施例2中的圖5A至5G所示的操作1至7的操作。
首先描述圖14A的閘極驅動電路用於執行圖5A的操作1的操作。
如圖14B的操作1d所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A和開關103A接通,使得佈線113A和佈線111開始傳導。因此,將佈線113A的電位(例如電壓V1)提供給佈線111。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B和開關103B接通,使得佈線113B和佈線111開始傳導。因此,將佈線113B的電位(例如電壓V1)提供給佈線111。
注意,在圖14B的操作1d中,開關103A和開關 103B可關斷,如同圖14B的操作1e中那樣。備選地,在圖14B的操作1d中,開關102A和開關102B可關斷,如同圖12C的操作1f中那樣。備選地,在圖14B的操作1d、1e和1f中,開關101A或開關101B可關斷。
隨後描述圖14A的閘極驅動電路用於執行圖5B的操作2的操作。
如圖14B的操作2d所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A和開關103A接通,使得佈線113A和佈線111開始傳導。因此,將佈線113A的電位(例如電壓V1)提供給佈線111。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B和開關103B關斷,使得佈線113B和佈線111停止傳導。
注意,在圖14B的操作2d中,開關103A可關斷,如同圖14B的操作2e(與圖15A對應)中那樣。備選地,在圖14B的操作2d中,開關102A可關斷,如同圖14B的操作2f(與圖15B對應)中那樣。備選地,在圖14B的操作2d、2e和2f中,開關101A可關斷。
接下來描述圖14A的閘極驅動電路用於執行圖5C的操作3的操作。
如圖14B的操作3d所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A和開關103A關斷,使得佈線113A和佈線111停止傳導。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B和開關103B接通,使得佈線113B和佈線111開始傳導。 因此,將佈線113B的電位(例如電壓V1)提供給佈線111。
注意,在圖14B的操作3d中,開關103B可關斷,如同圖14B的操作3e(與圖15C對應)中那樣。備選地,在圖14B的操作3d中,開關102B可關斷,如同圖14B的操作3f(與圖15D對應)中那樣。備選地,在圖14B的操作3d、3e和3f中,開關101B可關斷。
接下來描述圖14A的閘極驅動電路用於執行圖5D的操作4的操作。
如圖14B的操作4d所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A和開關103A關斷,使得佈線113A和佈線111停止傳導。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B和開關103B關斷,使得佈線113B和佈線111停止傳導。
接下來描述圖14A的閘極驅動電路用於執行圖5E的操作5的操作。
如圖14B的操作5b(與圖15E對應)所示,開關101A接通,使得佈線112A和佈線111開始傳導。因此,將佈線112A的電位(例如時鐘信號CK1)提供給佈線111。開關102A和開關103A關斷,使得佈線113A和佈線111停止傳導。開關101B接通,使得佈線112B和佈線111開始傳導。因此,將佈線112B的電位(例如時鐘信號CK1)提供給佈線111。開關102B和開關103B關斷,使得佈線113B和佈線111停止傳導。
接下來描述圖14A的閘極驅動電路用於執行圖5F的操作6的操作。
如圖14B的操作6b所示,開關101A接通,使得佈線112A和佈線111開始傳導。因此,將佈線112A的電位(例如時鐘信號CK1)提供給佈線111。開關102A和開關103A關斷,使得佈線113A和佈線111停止傳導。開關101B關斷,使得佈線112B和佈線111停止傳導。開關102B和開關103B關斷,使得佈線113B和佈線111停止傳導。
接下來描述圖14A的閘極驅動電路用於執行圖5B的操作7的操作。
如圖14B的操作7b所示,開關101A關斷,使得佈線112A和佈線111停止傳導。開關102A和開關103A關斷,使得佈線113A和佈線111停止傳導。開關101B接通,使得佈線112B和佈線111開始傳導。因此,將佈線112B的電位(例如時鐘信號CK1)提供給佈線111。開關102B和開關103B關斷,使得佈線113B和佈線111停止傳導。
通過如上所述控制開關101A、開關102A、開關103A、開關101B、開關102B和開關103B的通和斷,能夠執行實施例2中參照圖5A至圖5G所述的閘極驅動電路的操作。
(實施例4)
在這個實施例中,描述包括以上實施例的任一個中所述的閘極驅動電路的半導體裝置。
<半導體裝置的結構>
參照圖16A來描述這個實施例中的半導體裝置的結構範例。圖16A示出半導體裝置的電路圖的範例。圖16A所示的半導體裝置包括在閘極驅動電路中包含的電路200A和電路200B。
電路200A包括電晶體201A、電晶體202A和電路300A。電路200B包括電晶體201B、電晶體202B和電路300B。
注意,在圖16A,電晶體201A、電晶體202A、電晶體201B和電晶體202B描述為n通道電晶體。n通道電晶體在閘極與源極之間的電位差Vgs超過閾值電壓Vth時導通。
這些電晶體可以是p通道電晶體。p通道電晶體在閘極與源極之間的電位差Vgs低於閾值電壓Vth時導通。
電晶體201A的第一端子連接到佈線112A。電晶體201A的第二端子連接到佈線111。電晶體202A的第一端子連接到佈線113A。電晶體202A的第二端子連接到佈線111。電路300A連接到佈線113A、佈線114A、佈線115A、佈線116A、電晶體201A的閘極和電晶體202A的閘極。注意,電路300A不一定連接到所有佈線113A、佈線114A、佈線115A和佈線116A,而是電路300A在一些 情況下沒有連接到佈線113A、佈線114A、佈線115A和佈線116A的任一個。
注意,其中電晶體201A的閘極和電路300A相互連接的部分稱作節點A1,而其中電晶體202A的閘極和電路300A相互連接的部分稱作節點A2。另外,節點A1的電位又稱作電位Va1,而節點A2的電位又稱作電位Va2。
電晶體201B的第一端子連接到佈線112B。電晶體201B的第二端子連接到佈線111。電晶體202B的第一端子連接到佈線113B。電晶體202B的第二端子連接到佈線111。電路300B連接到佈線113B、佈線114B、佈線115B、佈線116B、電晶體201B的閘極和電晶體202B的閘極。注意,電路300B不一定連接到所有佈線113B、佈線114B、佈線115B和佈線116B,而是電路300B在一些情況下沒有連接到佈線113B、佈線114B、佈線115B和佈線116B的任一個。
注意,其中電晶體201B的閘極和電路300B相互連接的部分稱作節點B1,而其中電晶體202B的閘極和電路300B相互連接的部分稱作節點B2。另外,節點B1的電位又稱作電位Vb1,而節點B2的電位又稱作電位Vb2。
接下來描述佈線111、佈線114A、佈線115A、佈線116A、佈線114B、佈線115B和佈線116B。
信號OUTA從電路200A輸出到佈線111,並且信號OUTB從電路200B輸出到佈線111。
佈線111延伸到畫素部分,並且用作閘極信號線(又 稱作閘極線)、掃描線或信號線。因此,信號OUTA和信號OUTB各對應於閘極信號、掃描信號或選擇信號。
在半導體裝置包括多個電路200A的情況下,佈線111可連接到處於不同級(例如下一級)的電路200A中的佈線114A。在那種情況下,信號OUTA對應於傳輸信號或開始信號。另外,在半導體裝置包括多個電路200A的情況下,佈線111可連接到處於不同級(例如前一級)的電路200A中的佈線116A。在那種情況下,信號OUTA對應於重置信號。
在半導體裝置包括多個電路200B的情況下,佈線111可連接到處於不同級(例如下一級)的電路200B中的佈線114B。在那種情況下,信號OUTB對應於傳輸信號或開始信號。另外,在半導體裝置包括多個電路200B的情況下,佈線111可連接到處於不同級(例如前一級)的電路200B中的佈線116B。在那種情況下,信號OUTB對應於重置信號。
開始信號SP輸入到佈線114A和佈線114B。因此,佈線114A和佈線114B用作信號線。
此外,在半導體裝置包括多個電路200A的情況下,佈線114A可連接到處於不同級(例如前一級)的電路200A中的佈線111。在那種情況下,佈線114A用作閘極信號線(又稱作閘極線)、掃描線或信號線。因此,開始信號SP對應於閘極信號、掃描信號或選擇信號。
此外,在半導體裝置包括多個電路200B的情況下, 佈線114B可連接到處於不同級(例如前一級)的電路200B中的佈線111。在那種情況下,佈線114B用作閘極信號線(又稱作閘極線)、信號線或掃描線。因此,開始信號SP對應於閘極信號、選擇信號或掃描信號。
注意,在相同信號輸入到佈線114A和佈線114B的情況下,佈線114A和佈線114B可相互連接。在那種情況下,一個佈線可用作佈線114A和佈線114B。備選地,不同信號可輸入到佈線114A和佈線114B。
信號SELA輸入到佈線115A,而信號SELB輸入到佈線115B。
信號SELA和信號SELB最好是通過信號的反相所得到的信號或者是基本180°異相的信號。在信號SELA和信號SELB的每個是每一個給定期間(例如每一個幀期間)在H電平與L電平之間重複移位元的信號的情況下,信號SELA和信號SELB的每個對應於控制信號、時鐘信號或時鐘控制信號。因此,佈線115A和佈線115B用作信號線、控制線或時鐘信號線(又稱作時鐘線或時鐘提供線)。信號SELA和信號SELB的每個可以是每幾個期間、每次輸入電源電壓時或者以隨機方式在H電平與L電平之間重複移位元的信號。在同一期間中,信號SELA和信號SELB可處於H電平或L電平。
重置信號RE輸入到佈線116A和佈線116B。因此,佈線116A和佈線116B用作信號線。
此外,在半導體裝置包括多個電路200A的情況下, 佈線116A可連接到處於不同級(例如下一級)的電路200B中的佈線111。在那種情況下,佈線116A用作閘極信號線(又稱作閘極線)、信號線或掃描線。因此,重置信號RE對應於閘極信號、選擇信號或掃描信號。
此外,在半導體裝置包括多個電路200B的情況下,佈線116B可連接到處於不同級(例如下一級)的電路200B中的佈線111。在那種情況下,佈線116B用作閘極信號線(又稱作閘極線)、信號線或掃描線。因此,重置信號RE對應於閘極信號、選擇信號或掃描信號。
注意,在相同信號輸入到佈線116A和佈線116B的情況下,佈線116A和佈線116B可相互連接。在那種情況下,一個佈線可用作佈線116A和佈線116B。備選地,不同信號可輸入到佈線116A和佈線116B。
接下來描述電晶體201A、電晶體202A、電路300A、電晶體201B、電晶體202B和電路300B。
電晶體201A具有與實施例3中所述的開關101A的功能相似的功能。備選地,電晶體201A可具有執行自舉操作(bootstrap operation)的功能。備選地,電晶體201A可具有通過自舉操作來升高節點A1的電位的功能。
這樣,電晶體201A用作開關、緩衝器等等。注意,電晶體201A可按照節點A1的電位來控制。
電晶體202A具有與實施例3中所述的開關102A的功能相似的功能。注意,電晶體202A可按照節點A2的電位來控制。
電路300A具有控制節點A1的電位或者節點A2的電位的功能。備選地,電路300A具有控制向節點A1或節點A2提供信號、電壓等的定時的功能。備選地,電路300A具有控制沒有向節點A1或節點A2提供信號、電壓等的定時的功能。備選地,電路300A具有控制向節點A1或節點A2提供H信號或電壓V2的定時的功能。備選地,電路300A具有控制向節點A1或節點A2提供L信號或電壓V1的定時的功能。備選地,電路300A具有控制升高節點A1的電位或者節點A2的電位的定時的功能。備選地,電路300A具有控制降低節點A1的電位或者節點A2的電位的定時的功能。備選地,電路300A具有控制保持節點A1的電位或者節點A2的電位的定時的功能。備選地,電路300A具有控制將節點A1或節點A2設置為處於浮動狀態的定時的功能。
注意,電路300A可按照開始信號SP、信號SELA或重置信號RE來控制。備選地,電路300A可按照與上述信號(開始信號SP、信號SELA或重置信號RE)不同的信號(例如信號OUTA、時鐘信號CK1或時鐘信號CK2)來控制。
電晶體201B具有與實施例3中所述的開關101B的功能相似的功能。備選地,電晶體201B可具有執行自舉操作的功能。備選地,電晶體201B可具有通過自舉操作來升高節點B1的電位的功能。
這樣,電晶體201B用作開關、緩衝器等等。注意, 電晶體201B可按照節點B1的電位來控制。
電晶體202B具有與實施例3中所述的開關102B的功能相似的功能。注意,電晶體202B可按照節點B2的電位來控制。
電路300B具有控制節點B1的電位或者節點B2的電位的功能。備選地,電路300B具有控制向節點B1或節點B2提供信號、電壓等的定時的功能。備選地,電路300B具有控制沒有向節點B1或節點B2提供信號、電壓等的定時的功能。備選地,電路300B具有控制向節點B1或節點B2提供H信號或電壓V2的定時的功能。備選地,電路300B具有控制向節點B1或節點B2提供L信號或電壓V1的定時的功能。備選地,電路300B具有控制升高節點B1的電位或者節點B2的電位的定時的功能。備選地,電路300B具有控制降低節點B1的電位或者節點B2的電位的定時的功能。備選地,電路300B具有控制保持節點B1的電位或者節點B2的電位的定時的功能。備選地,電路300B具有控制將節點B1或節點B2設置為處於浮動狀態的定時的功能。
注意,電路300B可按照開始信號SP、信號SELB或重置信號RE來控制。備選地,電路300B可按照與上述信號(開始信號SP、信號SELB或重置信號RE)不同的信號(例如信號OUTB、時鐘信號CK1或時鐘信號CK2)來控制。
<半導體裝置的操作>
參照圖17所示的時序圖來描述圖16A的半導體裝置的操作範例。圖18A和圖18B、圖19A和圖19B、圖20A和圖20B以及圖21A和圖21B各示出圖16A的半導體裝置的操作範例,以及圖22和圖23是各示出圖16A的半導體裝置的操作範例的時序圖。注意,省略與以上實施例中所述部分共同的部分的描述。
首先,如圖18A所示,在期間a1,開始信號SP設置在H電平。在開始信號SP設置在H電平時的定時,電路300A開始向節點A1提供H信號或電壓V2。因此,節點A1的電位升高。這時,由於節點A1的電位升高,所以電路300A向節點A2提供L信號或電壓V1。因此,節點A2的電位降低,並且設置在L電平。然後,電晶體202A關斷,使得佈線113A和佈線111停止傳導。
節點A1的電位則連續升高。在節點A1的電位升高到V1+Vth201A(Vth201A是電晶體201A的閾值電壓)之後,電晶體201A導通,使得佈線112A和佈線111開始傳導。然後,處於L電平的時鐘信號CK1通過電晶體201A提供給佈線111。相應地,信號OUTA設置在L電平。
此後,節點A1的電位進一步升高。然後,電路300A停止向節點A1提供信號或電壓,使得電路300A和節點A1停止傳導。因此,節點A1設置為處於浮動狀態,使得節點A1的電位保持在V1+Vth201A+Vx(Vx為正數)。
注意,在期間a1,代替停止向節點A1提供信號或電 壓,電路300A而是可連續向節點A1提供電壓V1+Vth201A+Vx。
相比之下,在期間a1,在開始信號SP設置在H電平時的定時,電路300B開始向節點B1提供H信號或電壓V2。因此,節點B1的電位升高。這時,由於信號SELB處於L電平或者節點B1的電位升高,所以電路300B向節點B2提供L信號或電壓V1。因此,節點B2的電位降低,並且設置在L電平。然後,電晶體202B關斷,使得佈線113B和佈線111停止傳導。
節點B1的電位則連續升高。在節點B1的電位升高到V1+Vth201B(Vth201B是電晶體201B的閾值電壓)之後,電晶體201B導通,使得佈線112B和佈線111開始傳導。然後,處於L電平的時鐘信號CK1通過電晶體201B提供給佈線111。相應地,信號OUTB設置在L電平。
此後,節點B1的電位進一步升高。然後,電路300B停止向節點B1提供信號或電壓,使得電路300B和節點B1停止傳導。因此,節點B1設置為處於浮動狀態,使得節點B1的電位保持在V1+Vth201B+Vx。
注意,在期間a1,代替停止向節點B1提供信號或電壓,電路300B而是可連續向節點B1提供電壓V1+Vth201B+Vx。
隨後,如圖18B所示,在期間b1,開始信號SP設置在L電平。因此,保持電路300A沒有向節點A1提供信號或電壓的狀態。因此,節點A1保持在浮動狀態,使得 節點A1的電位保持在V1+Vth201A+Vx。也就是說,由於電晶體201A保持為導通,所以佈線112A和佈線111保持在傳導狀態。
由於節點A1的電位保持為在期間a1中升高的電平,所以保持電路300A向節點A2提供L信號或電壓V1的狀態。因此,電晶體202A保持關斷,使得佈線113A和佈線111保持在非傳導狀態。
這時,時鐘信號CK1的電平從L電平升高到H電平。然後,處於H電平的時鐘信號CK1通過電晶體201A提供給佈線111,使得佈線111的電位升高。然後,節點A1的電位由於電晶體201A的閘極與電晶體201A的第二端子之間的寄生電容而升高到V2+Vth202A+Vx(Vth202A是電晶體202A的閾值電壓),因為節點A1保持在浮動狀態。這是所謂的自舉操作。因此,佈線111的電位升高到V2,使得信號OUTA設置在H電平。
相比之下,在期間b1,開始信號SP設置在L電平,使得保持電路300B沒有向節點B1提供信號或電壓的狀態。因此,節點B1保持在浮動狀態,使得節點B1的電位保持在V1+Vth201B+Vx。也就是說,由於電晶體201B保持為導通,所以佈線112B和佈線111保持在傳導狀態。
由於信號SELB處於L電平或者節點B1的電位保持為在期間a1中升高的電平,所以保持電路300B向節點B2提供L信號或電壓V1的狀態。因此,電晶體202B保 持關斷,使得佈線113B和佈線111保持在非傳導狀態。
這時,時鐘信號CK1的電平從L電平升高到H電平。然後,處於H電平的時鐘信號CK1通過電晶體201B提供給佈線111,使得佈線111的電位升高。然後,節點B1的電位由於電晶體201B的閘極與電晶體201B的第二端子之間的寄生電容而升高到V2+Vth202B+Vx(Vth202B是電晶體202B的閾值電壓),因為節點B1保持在浮動狀態。這是所謂的自舉操作。因此,佈線111的電位升高到V2,使得信號OUTB設置在H電平。
隨後,如圖19A所示,在期間c1,重置信號RE設置在H電平。在重置信號RE設置在H電平時的定時,電路300A向節點A1提供L信號或電壓V1。因此,節點A1的電位降低為電壓V1。然後,電晶體201A關斷,使得佈線112A和佈線111停止傳導。由於節點A1的電位降低,所以電路300A向節點A2提供H信號或電壓V2。因此,節點A1的電位升高。然後,電晶體202A導通,使得佈線113A和佈線111開始傳導。因此,電壓V1通過電晶體202A提供給佈線111。因此,佈線111的電位降低,使得信號OUTA設置在L電平。
注意,在期間c1,時鐘信號CK1設置在L電平時的定時可能比電晶體201A關斷時的定時要早。因此,在電晶體201A關斷之前,最好是處於L電平的時鐘信號CK1通過電晶體201A提供給佈線111。當電晶體201A的通道寬度增加時,信號OUTA的下降時間能夠縮短。
在期間c1,對於佈線111,存在如下三種情況:電壓V1通過電晶體202A提供給佈線111的情況;處於L電平的時鐘信號CK1通過電晶體201A提供給佈線111的情況;以及電壓V1通過電晶體202A提供給佈線111,並且處於L電平的時鐘信號CK1通過電晶體201A提供給佈線111的情況。
相比之下,在期間c1,在重置信號RE設置在H電平時的定時,電路300B向節點B1提供L信號或電壓V1。因此,節點B1的電位降低為電壓V1。然後,電晶體201B關斷,使得佈線112B和佈線111停止傳導。由於信號SELB保持在L電平,所以保持電路300B向節點B2提供L信號或電壓V1的狀態。因此,節點B2的電位保持在L電平。然後,電晶體202B保持關斷,使得佈線113B和佈線111保持在非傳導狀態。
注意,在期間c1,時鐘信號CK1設置在L電平時的定時可能比電晶體201B關斷時的定時要早。因此,在電晶體201B關斷之前,最好是處於L電平的時鐘信號CK1通過電晶體201B提供給佈線111。當電晶體201B的通道寬度增加時,信號OUTB的下降時間能夠縮短。
隨後,如圖19B所示,在期間d1,保持電路300A向節點A1提供L信號或電壓V1的狀態。因此,節點A1的電位保持在L電平。然後,電晶體201A保持關斷,使得佈線112A和佈線111保持在非傳導狀態。
另外,保持電路300A向節點A2提供H信號或電壓 V2的狀態。因此,節點A2的電位保持在H電平。然後,電晶體202A保持導通,使得佈線113A和佈線111保持在傳導狀態。因此,保持電壓V1通過電晶體202A提供給佈線111的狀態。
相比之下,在期間d1,保持電路300B向節點B1提供L信號或電壓V1的狀態。因此,節點B1的電位保持在L電平。然後,電晶體201B保持關斷,使得佈線112B和佈線111保持在非傳導狀態。
另外,保持電路300B向節點B2提供L信號或電壓V1的狀態。因此,節點B2的電位保持在L電平。然後,電晶體202B保持關斷,使得佈線113B和佈線111保持在非傳導狀態。
隨後,半導體裝置在期間a2中的操作與半導體裝置在期間a1中的操作相似,如圖20A所示。注意,半導體裝置在期間a2中的操作與半導體裝置在期間a1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
隨後,半導體裝置在期間b2中的操作與半導體裝置在期間b1中的操作相似,如圖20B所示。注意,半導體裝置在期間b2中的操作與半導體裝置在期間b1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
接下來參照圖21A來描述半導體裝置在期間c2中的操作。半導體裝置在期間c2中的操作與半導體裝置在期 間c1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
由於信號SELA設置在L電平,所以電路300A向節點A2提供L信號或電壓V1。因此,電晶體202A關斷,使得佈線113A和佈線111停止傳導。
相比之下,由於SELB設置在H電平,所以電路300B向節點B2提供H信號或電壓V2。因此,電晶體202B導通,使得佈線113B和佈線111開始傳導。然後,電壓V1通過電晶體202B提供給佈線111。
注意,在期間c2,時鐘信號CK1設置在L電平時的定時可能比電晶體201A關斷時的定時要早。因此,在電晶體201A關斷之前,最好是處於L電平的時鐘信號CK1通過電晶體201A提供給佈線111。當電晶體201A的通道寬度增加時,信號OUTA的下降時間能夠縮短。
注意,在期間c2,時鐘信號CK1設置在L電平時的定時可能比電晶體201B關斷時的定時要早。因此,在電晶體201B關斷之前,最好是處於L電平的時鐘信號CK1通過電晶體201B提供給佈線111。當電晶體201B的通道寬度增加時,信號OUTB的下降時間能夠縮短。
在期間c2,對於佈線111,存在如下三種情況:電壓V1通過電晶體202B提供給佈線111的情況;處於L電平的時鐘信號CK1通過電晶體201B提供給佈線111的情況;以及電壓V1通過電晶體202B提供給佈線111,並且處於L電平的時鐘信號CK1通過電晶體201B提供給佈線 111的情況。
接下來參照圖21B來描述半導體裝置在期間d2中的操作。半導體裝置在期間d2中的操作與半導體裝置在期間c1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
由於信號SELA設置在L電平,所以電路300A向節點A2提供L信號或電壓V1。因此,電晶體202A關斷,使得佈線113A和佈線111停止傳導。
相比之下,由於SELB設置在H電平,所以電路300B向節點B2提供H信號或電壓V2。因此,電晶體202B導通,使得佈線113B和佈線111開始傳導。然後,電壓V1通過電晶體202B提供給佈線111。
電晶體202A和電晶體202B如上所述交替導通,使得能夠抑制電晶體特性的退化。因此,諸如非單晶半導體(例如非晶半導體或微晶半導體)、有機半導體或氧化物半導體之類的易退化材料能夠用作電晶體的半導體層。相應地,當製造半導體裝置時,能夠減少步驟的數量,能夠提高產量,或者能夠降低成本。另外,在這個實施例中的半導體裝置用於顯示裝置的情況下,便利化製造半導體裝置的方法,使得顯示裝置的尺寸能夠減小。
由於能夠抑制電晶體的退化,所以不需要考慮到電晶體的退化而增加電晶體的通道寬度。因此,電晶體的通道寬度能夠減小,使得佈局面積能夠減小。具體來說,在這個實施例中的半導體裝置用於顯示裝置的情況下,閘極驅 動電路的佈局面積能夠減小;因此,畫素的解析度能夠提高。此外,由於電晶體的通道寬度能夠減小,所以閘極驅動電路的負載能夠減小。因此,包括閘極驅動電路的驅動電路的功率消耗能夠降低。
在期間b1和期間b2,處於H電平的時鐘信號CK1通過電晶體201A和電晶體201B提供給佈線111;因此,提供給佈線111的上升時間或下降時間能夠縮短。因此,能夠防止不同列中的畫素的視頻信號被寫到所選列的畫素。相應地,串音能夠降低。因此,顯示裝置的顯示品質能夠得到提高。
由於提供給佈線111的信號的上升時間或下降時間能夠縮短,所以在掃描信號對應於開始信號等的情況下,閘極驅動電路的驅動頻率能夠提高。因此,在這個實施例中的半導體裝置用於顯示裝置的情況下,顯示裝置的尺寸能夠增加或者畫素的解析度能夠提高。
注意,在期間T1中的信號OUTA和信號OUTB的波形對應於圖6K的時序圖。作為期間T1中的信號OUTA和信號OUTB的波形,能夠使用圖6A至圖6L的波形。
注意,在期間T2中的信號OUTA和信號OUTB的波形對應於圖7K的時序圖。作為期間T2中的信號OUTA和信號OUTB的波形,能夠使用圖7A至圖7L的波形。
注意,時鐘信號CK1能夠是不平衡信號。圖22是示出在一個週期中時鐘信號CK1處於H電平的期間的長度比時鐘信號CK1處於L電平的期間的長度更短的時候的 半導體裝置的操作範例的時序圖。在圖22的時序圖中,信號OUTA的下降時間和信號OUTB的下降時間能夠縮短,因為處於L電平的時鐘信號CK1能夠在期間c1或期間c2中提供給佈線111。具體來說,在佈線111形成為延長到畫素部分的情況下,能夠防止不應當最初寫入的視頻信號被寫到畫素。備選地,在一個週期中時鐘信號CK1處於H電平的期間的長度可比時鐘信號CK1處於L電平的期間的長度更長。
注意,在半導體裝置中,能夠使用多相時鐘信號。例如,在半導體裝置中能夠使用n相(n為自然數)時鐘信號。n相時鐘信號是其週期被移位1/n週期的n個時鐘信號。圖23是示出在半導體裝置中使用三相時鐘信號時的半導體裝置的操作範例的時序圖。
注意,n變得越長,則時鐘頻率變得越低。因此,功率消耗能夠降低。但是,當n是過大時,信號的數量增加;因此,佈局面積增加或者外部電路的尺寸增加。相應地,n小於8,最好小於6,更理想地為4或3。
注意,在期間c1、期間d1、期間c2或期間d2,電晶體202A和電晶體202B能夠同時導通。因此,當電壓V1通過電晶體202A和電晶體202B提供給佈線111時,佈線111中的雜訊能夠降低。相應地,能夠得到幾乎不受雜訊影響的半導體裝置。
注意,在期間a1、期間b1、期間a2或期間b2,電晶體201A和電晶體201B其中之一能夠導通。例如,在期 間a1和期間b1,電晶體201A能夠導通,而電晶體201B能夠關斷。備選地,在期間a2和期間b2,電晶體201A能夠關斷,而電晶體201B能夠導通。因此降低使電晶體201A導通的頻率以及使電晶體2011B導通的頻率。相應地,能夠抑制電晶體的退化。
為了執行這種驅動方法,例如,最好是,輸入到佈線114B的信號在期間T1中保持在L電平,並且輸入到佈線114A的信號在期間T2中保持在L電平。作為另一個範例,最好是,具有在期間T1中按照信號SELA使節點A1的電位保持在L電平的功能的電路設置在電路200A中,而具有在期間T2中按照信號SELB使節點B1的電位保持在L電平的功能的電路設置在電路200B中。
<電晶體的尺寸>
接下來描述電晶體的尺寸、如電晶體的通道寬度或者電晶體的通道長度。注意,電晶體的通道寬度又能夠稱作電晶體的W/L(W是通道寬度,以及L是通道長度)比。
最好是,電晶體201A的通道寬度基本等於電晶體201B的通道寬度。備選地,最好是,電晶體202A的通道寬度基本等於電晶體202B的通道寬度。
通過以這種方式使電晶體具有基本相同的通道寬度,電晶體能夠具有基本相同的電流提供能力或者基本相同的退化程度。相應地,即使當切換被選擇的電晶體時,輸出信號OUT的波形也能夠基本相同。
由於類似原因,最好是,電晶體201A的通道長度基本等於電晶體201B的通道長度。備選地,最好是,電晶體202A的通道長度基本等於電晶體202B的通道長度。
注意,在連接到被驅動的電晶體201A或電晶體201B的閘極信號線的負載是較大的情況下,最好是,電晶體201A的通道寬度比電路200A中包含的其他電晶體要大,或者電晶體201B的通道寬度比電路200B中包含的其他電晶體要大。
注意,在驅動電晶體201A或電晶體201B所經由的閘極信號線的負載是較大的情況下,最好是,使電晶體201A或電晶體201B的通道寬度較大。具體來說,電晶體201A的通道寬度和電晶體201B的通道寬度的每個最好為1000至30000μm,更理想地為2000至20000μm,進一步最好為3000至8000μm或10000至18000μm。
<半導體裝置的結構>
接下來參照圖16B、圖24A和圖24B以及圖25A和圖25B來描述這個實施例中與圖16A的半導體裝置的結構範例不同的半導體裝置的電路圖的範例。
圖16B、圖24A和圖24B以及圖25A和圖25B各示出半導體裝置的電路圖的範例。
圖16B所示的半導體裝置具有一種結構,其中電容器203A連接在圖16A所示的半導體裝置所包含的電晶體201A的閘極與電晶體201A的第二端子之間。備選地,圖 16B所示的半導體裝置具有一種結構,其中電容器203B連接在圖16A所示的半導體裝置所包含的電晶體201B的閘極與電晶體201B的第二端子之間。
通過這種結構,節點A1的電位或節點B1的電位在自舉操作中可能升高。因此,能夠使電晶體201A的閘極與源極之間的電位差Vga大於電晶體201B的閘極與源極之間的電位差Vgs。相應地,能夠使電晶體201A或電晶體201B的通道寬度較小。備選地,信號OUT或信號OUTB的下降時間或上升時間能夠縮短。
例如,MOS電容器能夠用作電容器203A和電容器203B的每個。注意,電容器203A和電容器203B的每個的一個電極的材料最好是與電晶體201A和電晶體201B的閘極的每個的材料相似的材料。備選地,電容器203A和電容器203B的每個的另一個電極的材料最好是與電晶體201A和電晶體201B的源極或汲極的每個的材料相似的材料。通過這種材料,佈局面積能夠減小,或者電容值能夠增加。
注意,最好是,電容器203A的電容值和電容器203B的電容值基本相等。備選地,最好是,其中電容器203A的一個電極與另一個電極重疊的面積和其中電容器203B的一個電極與另一個電極重疊的面積基本相等。通過這種結構,在信號從電路200A輸入到佈線111的情況與信號從電路200B輸入到佈線111的情況之間,輸入到佈線111的信號的波長能夠基本相等。
另外,在圖16A和圖16B所示的半導體裝置中,如圖24A所示,電晶體201A可用二極體211A取代。二極體211A的一個電極(例如正電極)連接到節點A1,而二極體211A的另一個電極(如負電極)連接到佈線111。備選地,電晶體202A可用二極體212A取代。二極體212A的一個電極(例如正電極)連接到佈線111,而二極體212A的另一個電極(如負電極)連接到節點A2。
此外,電晶體201B可用二極體211B取代。二極體211B的一個電極(例如正電極)連接到節點B1,而二極體211B的另一個電極(如負電極)連接到佈線111。備選地,電晶體202B可用二極體212B取代。二極體212B的一個電極(例如正電極)連接到佈線111,而二極體212B的另一個電極(如負電極)連接到節點B2。
在圖16A和圖16B所示的半導體裝置中,如圖24B所示,電晶體201A的第一端子可連接到節點A1。另外,電晶體202A的第一端子可連接到節點A2,而電晶體202A的閘極可連接到佈線111。
電晶體201B的第一端子可連接到結節B1。另外,電晶體202B的第一端子可連接到節點B2,而電晶體202B的閘極可連接到佈線111。
接下來參照圖25A和圖25B來描述除了信號OUTA之外還產生傳輸信號或者除了信號OUTB之外還產生傳輸信號的半導體裝置的範例。
在半導體裝置包括多個電路(包括電路200A和電路 200B)的情況下,當傳輸信號沒有輸入到佈線111而是作為開始信號輸入到下一級的電路時,與信號OUTA或信號OUTB相比,傳輸信號的延遲或失真能夠進一步降低。因此,半導體裝置能夠由其延遲或失真被降低的信號來驅動,使得半導體裝置的輸出信號的延遲能夠降低。備選地,能夠使將電力儲存在節點A1或節點B1中的定時更早,使得能夠使操作範圍更廣。另外,傳輸信號可輸出到佈線111。
因此,在圖16A和圖16B以及圖24A和圖24B所示的半導體裝置中,如圖25A所示,電路200A可包括電晶體204A。電晶體204A的第一端子連接到佈線112A;電晶體204A的第二端子連接到佈線117A;電晶體204A的閘極連接到節點A1。另外,電路200B可包括電晶體204B。電晶體204B的第一端子連接到佈線112B;電晶體204B的第二端子連接到佈線117B;電晶體204B的閘極連接到節點B1。
備選地,在圖16A和圖16B以及圖24A和圖24B所示的半導體裝置中,如圖25B所示,電路200A可包括電晶體205A。電晶體205A的第一端子連接到佈線113A;電晶體205A的第二端子連接到佈線117A;電晶體205A的閘極連接到節點A2。另外,電路200B可包括電晶體205B。電晶體205B的第一端子連接到佈線113B;電晶體205B的第二端子連接到佈線117B;電晶體205B的閘極連接到節點B2。
注意,電晶體204A最好具有與電晶體201A的功能相似的功能並且與電晶體201A相同的極性。電晶體205A最好具有與電晶體202A的功能相似的功能並且與電晶體202A相同的極性。電晶體204B最好具有與電晶體201B的功能相似的功能並且與電晶體201B相同的極性。電晶體205B最好具有與電晶體202B的功能相似的功能並且與電晶體202B相同的極性。注意,電晶體204A、電晶體204B、電晶體205A和電晶體205B可以是n通道電晶體或者p通道電晶體。
注意,在半導體裝置中包括的多個電路相互連接的情況下,佈線117A可在不同級(例如下一級)連接到半導體裝置的佈線114A。另外,佈線117B可在不同級(例如下一級)連接到半導體裝置的佈線114B。通過這種結構,佈線117A和佈線117B用作信號線。
注意,在半導體裝置中包括的多個電路相互連接的情況下,佈線117A可在不同級(例如前一級)連接到半導體裝置的佈線116A。另外,佈線117B可在不同級(例如前一級)連接到半導體裝置的佈線116B。此外,佈線117A可延伸到畫素部分。此外,佈線117B可延伸到畫素部分。通過這種結構,佈線117A和佈線117B用作閘極信號線或掃描線。
<半導體裝置的結構>
接下來參照圖26來描述這個實施例中與圖16A和圖 16B、圖24A和圖24B以及圖25A和圖25B的半導體裝置的結構範例不同的半導體裝置的電路圖的範例。
圖26所示的半導體裝置具有一種結構,其中電晶體207A和電晶體207B設置在圖16A所示的半導體裝置中。
電晶體207A的第一端子連接到佈線113A。電晶體207A的第二端子連接到佈線111。電晶體207A的閘極連接到電路300A。電晶體207B的第一端子連接到佈線113B。電晶體207B的第二端子連接到佈線111。電晶體207B的閘極連接到電路300B。
注意,其中電晶體207A的閘極和電路300A相互連接的部分稱作節點A3,而其中電晶體207B的閘極和電路300B相互連接的部分稱作節點B3。
注意,電晶體207A最好具有與電晶體202A的功能相似的功能。電晶體207B最好具有與電晶體202B的功能相似的功能。
<半導體裝置的操作>
參照圖27所示的時序圖來描述圖26的半導體裝置的操作範例。圖28A和圖28B以及圖29A和圖29B各示出圖26的半導體裝置的操作範例。
電晶體202A和電晶體207A每個閘極選擇期間或者每半個時鐘信號CK1週期在期間T1中交替導通。例如,在期間d1中時鐘信號CK1處於H電平的期間中,如圖 28A所示,電晶體202A導通,而電晶體207A關斷。相比之下,在期間d1中時鐘信號CK1處於L電平的期間中,如圖28B所示,電晶體202A關斷,而電晶體207A導通。
電晶體202B和電晶體207B每個閘極選擇期間或者每半個時鐘信號CK1週期在期間T2中交替導通。例如,在期間d2中時鐘信號CK1處於H電平的期間中,如圖29A所示,電晶體202B導通,而電晶體207B關斷。相比之下,在期間d2中時鐘信號CK1處於L電平的期間中,如圖29B所示,電晶體202B關斷,而電晶體207B導通。
這樣,電晶體202A和電晶體207A在期間T1中交替導通,而電晶體202B和電晶體207B在期間T2中交替導通。相應地,電晶體導通的期間能夠縮短;因此,能夠抑制電晶體的退化。
對其輸入時鐘信號CK2(例如時鐘信號CK1的反相信號)的佈線可連接到節點A2和節點A3其中之一。另外,對其輸入時鐘信號CK2的佈線可連接到節點B2和節點B3其中之一。
備選地,電晶體202A、電晶體207A、電晶體202B和電晶體207B可在同一期間(例如期間b1或期間b2)中導通。備選地,電晶體202A、電晶體207A、電晶體202B和電晶體207B中的兩個或更多可在同一期間(例如期間a1或期間a2)中導通。
使電晶體202A和電晶體207A導通的順序可設置成給定順序。另外,使電晶體202B和電晶體207B導通的順序可設置成給定順序。
接下來參照圖30來描述示出圖26的半導體裝置與圖27所示的操作範例不同的操作範例的時序圖。
電晶體202A、電晶體207A、電晶體202B和電晶體207B可在幀期間中依次導通。圖30中,在期間T1,電晶體202A導通的期間稱作期間T1a,而電晶體207A導通的期間稱作期間T1b。另外,在期間T2,電晶體202B導通的期間稱作期間T2a,而電晶體207B導通的期間稱作期間T2b。
注意,雖然圖30的時序圖示出期間T1a、期間T2a、期間T1b和期間T2b按照該順序來提供的情況,但是這些期間的順序可設置成給定順序。例如,期間T1a、期間T1b、期間T2a和期間T2b可按照該順序來提供;可提供多個這些期間的每個;或者這樣期間可按照隨機方式來提供。
在期間T1a的期間d1中,節點A2的電位設置在H電平,而節點A3的電位(節點A3的電位又稱作電位Va3)、節點B2的電位和節點B3的電位(B3的電位又稱作電位Vb3)設置在L電平。因此,如圖28A所示,電晶體202A導通,而電晶體207A、電晶體202B和電晶體207B關斷。
在期間T1b的期間d1,節點A3的電位設置在H電 平,而節點A2的電位、節點B2的電位和節點B3的電位設置在L電平。因此,如圖28B所示,電晶體207A導通,而電晶體202A、電晶體202B和電晶體207B關斷。
在期間T2a的期間d2,節點B2的電位設置在H電平,而節點A2的電位、節點A3的電位和節點B3的電位設置在L電平。因此,如圖29A所示,電晶體202B導通,而電晶體202A、電晶體207A和電晶體207B關斷。
在期間T2b的期間d2,節點B3的電位設置在H電平,而節點A2的電位、節點A3的電位和節點B2的電位設置在L電平。因此,如圖29B所示,電晶體207B導通,而電晶體202A、電晶體207A和電晶體202B關斷。
當圖26所示的半導體裝置執行上述操作時,電晶體導通的期間能夠縮短。備選地,用於控制電晶體的導通和關斷的信號的頻率能夠降低,使得功率消耗能夠降低。
可提供多個電晶體。多個電晶體的每個的第一端子連接到佈線113A,而多個電晶體的每個的第二端子連接到佈線111。多個電晶體具有與電晶體202A或電晶體207A的功能相似的功能。例如,多個電晶體可在閘極選擇期間或者幀期間中依次導通。
另外,可提供多個電晶體。多個電晶體的每個的第一端子連接到佈線113B,而多個電晶體的每個的第二端子連接到佈線111。多個電晶體具有與電晶體202B或電晶體207B的功能相似的功能。例如,多個電晶體可在閘極選擇期間或者幀期間中依次導通。
通過提供這類多個電晶體,電晶體導通的期間能夠縮短;因此,能夠抑制電晶體的退化。
(實施例5)
在這個實施例中,描述包括以上實施例的任一個中所述的閘極驅動電路的半導體裝置。
<半導體裝置的結構>
參照圖31A和圖31B來描述這個實施例中的半導體裝置的結構。圖31A和圖31B各示出半導體裝置的電路圖的範例。
在圖31A,電路300A包括電晶體301A、電晶體302A和電路400A。電路300B包括電晶體301B、電晶體302B和電路400B。
參照圖31A來描述電晶體301A、電晶體302A、電路400A、電晶體301B、電晶體302B和電路400B的結構範例。在這裏,電晶體301A、電晶體302A、電晶體301B和電晶體302B描述為n通道電晶體。注意,這些電晶體可以是p通道電晶體。
電晶體301A的第一端子連接到佈線114A。電晶體301A的第二端子連接到節點A1。電晶體301A的閘極連接到佈線114A。電晶體302A的第一端子連接到佈線113A。電晶體302A的第二端子連接到節點A1。電晶體302A的閘極連接到佈線116A。電路400A連接到佈線 115A、節點A1、佈線113A和節點A2。
電晶體301B的第一端子連接到佈線114B。電晶體301B的第二端子連接到節點B1。電晶體301B的閘極連接到佈線114B。電晶體302B的第一端子連接到佈線113B。電晶體302B的第二端子連接到節點B1。電晶體302B的閘極連接到佈線116B。電路400B連接到佈線115B、節點B1、佈線113B和節點B2。
接下來描述電晶體301A、電晶體302A、電路400A、電晶體301B、電晶體302B和電路400B的功能的範例。
電晶體301A具有控制使佈線114A和節點A1開始傳導的定時的功能。備選地,電晶體301A具有控制將佈線114A的電位提供給節點A1的定時的功能。備選地,電晶體301A具有控制向節點A1提供將要輸入到佈線114A的信號、電壓等(例如開始信號SP、時鐘信號CK1、時鐘信號CK2、信號SELA、信號SELB或電壓V2)的定時的功能。備選地,電晶體301A具有控制沒有向節點A1提供信號、電壓等的定時的功能。備選地,電晶體301A具有控制向節點A1提供H信號或電壓V2的定時的功能。備選地,電晶體301A具有控制升高節點A1的電位的定時的功能。備選地,電晶體301A具有控制將節點A1設置為處於浮動狀態的定時的功能。
如上所述,電晶體301A用作開關、整流器元件、二極體、二極體連接電晶體等等。注意,電晶體301A可按 照開始信號SP來控制。
電晶體302A具有控制使佈線113A和節點A1開始傳導的定時的功能。備選地,電晶體302A具有控制將佈線113A的電位提供給節點A1的定時的功能。備選地,電晶體302A具有控制向節點A1提供將要輸入到佈線113A的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體302A具有控制向節點A1提供電壓V1的定時的功能。備選地,電晶體302A具有控制降低節點A1的電位的定時的功能。備選地,電晶體302A具有控制保持節點A1的電位的定時的功能。
如上所述,電晶體302A用作開關。注意,電晶體302A可按照重置信號RE來控制。
電路400A具有控制節點A2的電位的功能。備選地,電路400A具有控制向節點A2提供信號、電壓等的定時的功能。備選地,電路400A具有控制沒有向節點A2提供信號、電壓等的定時的功能。備選地,電路400A具有控制向節點A2提供H信號或電壓V2的定時的功能。備選地,電路400A具有控制向節點A2提供L信號或電壓V1的定時的功能。備選地,電路400A具有控制升高節點A2的電位的定時的功能。備選地,電路400A具有控制降低節點A2的電位的定時的功能。備選地,電路400A具有控制保持節點A2的電位的定時的功能。
如上所述,電路400A用作控制電路。注意,電路400A可按照信號SELA或者節點A1的電位來控制。
電晶體301B具有控制使佈線114B和節點B1開始傳導的定時的功能。備選地,電晶體301B具有控制將佈線114B的電位提供給節點B1的定時的功能。備選地,電晶體301B具有控制向節點B1提供將要輸入到佈線114B的信號、電壓等(例如開始信號SP、時鐘信號CK1、時鐘信號CK2、信號SELA、信號SELB或電壓V2)的定時的功能。備選地,電晶體301B具有控制沒有向節點B1提供信號、電壓等的定時的功能。備選地,電晶體301B具有控制向節點B1提供H信號或電壓V2的定時的功能。備選地,電晶體301B具有控制升高節點B1的電位的定時的功能。備選地,電晶體301B具有控制將節點B1設置為處於浮動狀態的定時的功能。
如上所述,電晶體301B用作開關、整流器元件、二極體、二極體連接電晶體等等。注意,電晶體301B可按照開始信號SP來控制。
電晶體302B具有控制使佈線113B和節點B1開始傳導的定時的功能。備選地,電晶體302B具有控制將佈線113B的電位提供給節點B1的定時的功能。備選地,電晶體302B具有控制向節點B1提供將要輸入到佈線113B的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體302B具有控制向節點B1提供電壓V1的定時的功能。備選地,電晶體302B具有控制降低節點B1的電位的定時的功能。備選地,電晶體302B具有控制保持節點B1的電位的定時的功能。
如上所述,電晶體302B用作開關。注意,電晶體302B可按照重置信號RE來控制。
電路400B具有控制節點B2的電位的功能。備選地,電路400B具有控制向節點B2提供信號、電壓等的定時的功能。備選地,電路400B具有控制沒有向節點B2提供信號、電壓等的定時的功能。備選地,電路400B具有控制向節點B2提供H信號或電壓V2的定時的功能。備選地,電路400B具有控制向節點B2提供L信號或電壓V1的定時的功能。備選地,電路400B具有控制升高節點B2的電位的定時的功能。備選地,電路400B具有控制降低節點B2的電位的定時的功能。備選地,電路400B具有控制保持節點B2的電位的定時的功能。
如上所述,電路400B用作控制電路。注意,電路400B可按照信號SELB或者節點B1的電位來控制。
接下來參照圖31B來描述電路400A和電路400B的結構範例。
電路400A包括電晶體401A和電晶體402A。電路400B包括電晶體401B和電晶體402B。
參照圖31B來描述電晶體401A、電晶體402A、電晶體401B和電晶體402B的結構範例。在這裏,電晶體401A、電晶體402A、電晶體401B和電晶體402B描述為n通道電晶體。注意,這些電晶體可以是p通道電晶體。
電晶體401A的第一端子連接到佈線115A。電晶體401A的第二端子連接到節點A2。電晶體401A的閘極連 接到佈線115A。電晶體402A的第一端子連接到佈線113A。電晶體402A的第二端子連接到節點A2。電晶體402A的閘極連接到節點A1。
電晶體401B的第一端子連接到佈線115B。電晶體401B的第二端子連接到節點B2。電晶體401B的閘極連接到佈線115B。電晶體402B的第一端子連接到佈線113B。電晶體402B的第二端子連接到節點B2。電晶體402B的閘極連接到節點B1。
接下來描述電晶體401A、電晶體402A、電晶體401B和電晶體402B的功能的範例。
電晶體401A具有控制使佈線115A和節點A2開始傳導的定時的功能。備選地,電晶體401A具有控制將佈線115A的電位提供給節點A2的定時的功能。備選地,電晶體401A具有控制向節點A2提供將要輸入到佈線115A的信號、電壓等(例如信號SELA或電壓V2)的定時的功能。備選地,電晶體401A具有控制沒有向節點A2提供信號或電壓的定時的功能。備選地,電晶體401A具有控制向節點A2提供H信號、電壓V2等的定時的功能。備選地,電晶體401A具有控制升高節點A2的電位的定時的功能。
如上所述,電晶體401A用作開關、整流器元件、二極體、二極體連接電晶體等等。注意,電晶體401A可按照信號SELA來控制。
電晶體402A具有控制使佈線113A和節點A2開始傳 導的定時的功能。備選地,電晶體402A具有控制將佈線113A的電位提供給節點A2的定時的功能。備選地,電晶體402A具有控制向節點A2提供將要輸入到佈線113A的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體402A具有控制向節點A2提供電壓V1的定時的功能。備選地,電晶體402A具有控制降低節點A2的電位的定時的功能。備選地,電晶體402A具有控制保持節點A2的電位的定時的功能。
如上所述,電晶體402A用作開關。注意,電晶體402A可按照節點A1的電位或者佈線111的電位來控制。
電晶體401B具有控制使佈線115B和節點B2開始傳導的定時的功能。備選地,電晶體401B具有控制將佈線115B的電位提供給節點B2的定時的功能。備選地,電晶體401B具有控制向節點B2提供將要輸入到佈線115B的信號、電壓等(例如信號SELB或電壓V2)的定時的功能。備選地,電晶體401B具有控制沒有向節點B2提供信號或電壓的定時的功能。備選地,電晶體401B具有控制向節點B2提供H信號、電壓V2等的定時的功能。備選地,電晶體401B具有控制升高節點B2的電位的定時的功能。
如上所述,電晶體401B用作開關、整流器元件、二極體、二極體連接電晶體等等。注意,電晶體401B可按照信號SELB來控制。
電晶體402B具有控制使佈線113B和節點B2開始傳 導的定時的功能。備選地,電晶體402B具有控制將佈線113B的電位提供給節點B2的定時的功能。備選地,電晶體402B具有控制向節點B2提供將要輸入到佈線113B的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體402B具有控制向節點B2提供電壓V1的定時的功能。備選地,電晶體402B具有控制降低節點B2的電位的定時的功能。備選地,電晶體402B具有控制保持節點B2的電位的定時的功能。
如上所述,電晶體402B用作開關。注意,電晶體402B可按照節點B1的電位或者佈線111的電位來控制。
<半導體裝置的操作>
接下來參照圖32A和圖32B、圖33A和圖33B、圖34A和圖34B以及圖35A和圖35B來描述圖31B的半導體裝置的操作範例。圖32A、圖32B、圖33A、圖33B、圖34A、圖34B、圖35A和圖35B分別對應於實施例4所述的期間a1、期間b1、期間c1、期間d1、期間a2、期間b2、期間c2和期間d2中的半導體裝置的示意圖。
注意,參照圖17的時序圖來描述與圖16A的半導體裝置的部分同樣的圖31B的半導體裝置的部分的操作。
首先,如圖32A所示,在期間a1,開始信號SP設置在H電平。因此,電晶體301A導通,使得佈線114A和節點A1開始傳導。然後,處於H電平的開始信號SP通過電晶體301A提供給節點A1,使得節點A1的電位升 高。
在節點A1的電位變成V2-Vth301A(它通過從電晶體301A的閘極的電位(例如電壓V2)減去電晶體301A的閾值電壓(Vth301A)來得到)之後,電晶體301A關斷。因此,佈線114A和節點A1停止傳導,使得節點A1的電位升高。當節點A1的電位升高時,電晶體402A導通;因此,佈線113A和節點A2開始傳導。然後,電壓V1通過電晶體402A提供給節點A2。
另外,在期間a1,信號SELA設置在H電平。因此,電晶體401A導通,使得佈線115A和節點A2開始傳導。相應地,處於H電平的信號SELA通過電晶體401A提供給節點A2。在這裏,在使電晶體402A的電流提供能力高於電晶體401A的電流提供能力(例如,使電晶體402A的通道寬度大於電晶體401A的通道寬度)時,節點A2的電位設置在L電平。
注意,在期間a1,重置信號RE設置在L電平。因此,電晶體302A關斷,使得佈線113A和節點A1停止傳導。
相比之下,在期間a1,開始信號SP設置在H電平。因此,電晶體301B導通,使得佈線114B和節點B1開始傳導。然後,處於H電平的開始信號SP通過電晶體301B提供給節點B1,使得節點B1的電位升高。
在節點B1的電位變成V2-Vth301B(它通過從電晶體301B的閘極的電位(例如電壓V2)減去電晶體301B的閾值 電壓(Vth301B)來得到)之後,電晶體301B關斷。因此,佈線114B和節點B1停止傳導,使得節點B1的電位升高。當節點B1的電位升高時,電晶體402B導通;因此,佈線113B和節點B2開始傳導。然後,電壓V1通過電晶體402B提供給節點B2。
另外,在期間a1,信號SELB設置在L電平。因此,電晶體401B關斷,使得佈線115B和節點B2停止傳導。相應地,節點B2的電位設置在L電平。
注意,在期間a1,重置信號RE設置在L電平。因此,電晶體302B關斷,使得佈線113B和節點B1停止傳導。
隨後,如圖32B所示,在期間b1,開始信號SP設置在L電平。因此,電晶體301A保持關斷,使得佈線114A和節點A1保持在非傳導狀態。
另外,在期間b1,重置信號RE保持在L電平。因此,電晶體302A保持關斷,使得佈線113A和節點A1保持在非傳導狀態。節點A1的電位通過自舉操作來升高。因此,電晶體402A保持導通,使得佈線113A和節點A2保持在傳導狀態。
另外,在期間b1,信號SELA保持在H電平。因此,電晶體401A保持導通,使得佈線115A和節點A2保持在傳導狀態。相應地,節點A2的電位保持在L電平。
相比之下,在期間b1,當開始信號SP設置在L電平時,電晶體301B保持關斷;因此,佈線114B和節點B1 保持在非傳導狀態。
另外,在期間b1,重置信號RE保持在L電平。因此,電晶體302B保持關斷,使得佈線113B和節點B1保持在非傳導狀態。節點B1的電位通過自舉操作來升高。因此,電晶體402B保持導通,使得佈線113B和節點B2保持在傳導狀態。
此外,在期間b1,信號SELB設置在L電平。因此,電晶體401B保持關斷,使得佈線115B和節點B2保持在非傳導狀態。相應地,節點B2的電位保持在L電平。
隨後,如圖33A所示,在期間c1,開始信號SP保持在L電平。因此,電晶體301A保持關斷,使得佈線114A和節點A1保持在非傳導狀態。
另外,在期間c1,重置信號RE設置在H電平。因此,電晶體302A導通,使得佈線113A和節點A1開始傳導。然後,電壓V1通過電晶體302A提供給節點A1,使得節點A1的電位降低並且設置在L電平。當節點A1的電位設置在L電平時,電晶體402A關斷;因此,佈線113A和節點A2停止傳導。
此外,在期間c1,信號SELA保持在H電平。因此,電晶體401A保持導通,使得佈線115A和節點A2保持在傳導狀態。然後,處於H電平的信號SELA通過電晶體401A提供給節點A2,使得節點A2的電位升高並且設置在H電平。
相比之下,在期間c1,開始信號SP設置在L電平。 因此,電晶體301B保持關斷,使得佈線114B和節點B1保持在非傳導狀態。
另外,在期間c1,重置信號RE設置在H電平。因此,電晶體302B導通,使得佈線113B和節點B1開始傳導。然後,電壓V1通過電晶體302B提供給節點B1,使得節點B1的電位降低並且設置在L電平。當節點B1的電位設置在L電平時,電晶體402B關斷;因此,佈線113B和節點B2停止傳導。
此外,在期間c1,信號SELB保持在L電平。因此,電晶體401B保持關斷,使得佈線115B和節點B2保持在非傳導狀態。相應地,節點B2設置為處於浮動狀態,使得節點B2的電位保持在L電平。
隨後,如圖33B所示,在期間d1,開始信號SP保持在L電平。因此,電晶體301A保持關斷,使得佈線114A和節點A1保持在非傳導狀態。
另外,在期間d1,重置信號RE設置在L電平。因此,電晶體302A關斷,使得佈線113A和節點A1保持在非傳導狀態。然後,節點A1設置為處於浮動狀態,使得節點A1的電位保持在L電平。因此,電晶體402A保持關斷,使得佈線113A和節點A2保持在非傳導狀態。
此外,在期間d1,信號SELA保持在H電平。因此,電晶體401A保持導通,使得佈線115A和節點A2保持在傳導狀態。然後,處於H電平的信號SELA通過電晶體401A提供給節點A2,使得節點A2的電位升高並且設 置在H電平。
相比之下,在期間d1,開始信號SP設置在L電平。因此,電晶體301B保持關斷,使得佈線114B和節點B1保持在非傳導狀態。
另外,在期間d1,重置信號RE設置在L電平。因此,電晶體302B關斷,使得佈線113B和節點B1保持在非傳導狀態。然後,節點B1設置為處於浮動狀態,使得節點B1的電位保持在L電平。因此,電晶體402B保持關斷,使得佈線113B和節點B2保持在非傳導狀態。
此外,在期間d1,信號SELB保持在L電平。因此,電晶體401B保持關斷,使得佈線115B和節點B2保持在非傳導狀態。相應地,節點A2設置為處於浮動狀態,使得節點B2的電位保持在L電平。
接下來參照圖34A來描述半導體裝置在期間a2中的操作。半導體裝置在期間a2中的操作與圖32A所示的半導體裝置在期間a1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
因此,電晶體401A關斷,使得佈線115A和節點A2停止傳導。
相比之下,電晶體401B導通,使得佈線115B和節點B2開始傳導。因此,處於H電平的信號SELB通過電晶體401B提供給節點B2。在這裏,在使電晶體402B的電流提供能力高於電晶體401B的電流提供能力(例如,使電晶體402B的通道寬度大於電晶體401B的通道寬度) 時,節點B2的電位設置在L電平。
接下來參照圖34B來描述半導體裝置在期間b2中的操作。半導體裝置在期間b2中的操作與圖32B所示的半導體裝置在期間b1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
因此,電晶體401A保持關斷,使得佈線115A和節點A2保持在非傳導狀態。
相比之下,電晶體401B保持導通,使得佈線115B和節點B2保持在傳導狀態。
接下來參照圖35A來描述半導體裝置在期間c2中的操作。半導體裝置在期間c2中的操作與圖33A所示的半導體裝置在期間c1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
因此,電晶體401A保持關斷,使得佈線115A和節點A2停止傳導。然後,節點A2設置為處於浮動狀態,使得節點A2的電位保持在L電平。
相比之下,電晶體401B保持導通,使得佈線115B和節點B2保持在傳導狀態。因此,處於H電平的信號SELB通過電晶體401B提供給節點B2,使得節點B2的電位升高。
接下來參照圖35B來描述半導體裝置在期間d2中的操作。半導體裝置在期間d2中的操作與圖33B所示的半導體裝置在期間d1中的操作的不同之處在於,信號SELA設置在L電平,而信號SELB設置在H電平。
因此,電晶體401A保持關斷,使得佈線115A和節點A2停止傳導。然後,節點A2設置為處於浮動狀態,使得節點A2的電位保持在L電平。
相比之下,電晶體401B保持導通,使得佈線115B和節點B2保持在傳導狀態。因此,處於H電平的信號SELB通過電晶體401B提供給節點B2,使得節點B2的電位保持在H電平。
<電晶體的尺寸>
接下來描述電晶體的尺寸、如電晶體的通道寬度或者電晶體的通道長度。
最好是,電晶體301A的通道寬度基本等於電晶體301B的通道寬度。備選地,最好是,電晶體302A的通道寬度基本等於電晶體302B的通道寬度。備選地,最好是,電晶體401A的通道寬度基本等於電晶體401B的通道寬度。備選地,最好是,電晶體402A的通道寬度基本等於電晶體402B的通道寬度。
通過以這種方式使電晶體具有基本相同的通道寬度,電晶體能夠具有基本相同的電流提供能力或者基本相同的退化程度。相應地,即使當切換被選擇的電晶體時,輸出信號OUT的波形也能夠基本相同。
由於類似原因,最好是,電晶體301A的通道長度基本等於電晶體301B的通道長度。備選地,最好是,電晶體302A的通道長度基本等於電晶體302B的通道長度。 備選地,最好是,電晶體401A的通道長度基本等於電晶體401B的通道長度。備選地,最好是,電晶體402A的通道長度基本等於電晶體402B的通道長度。
具體來說,電晶體301A的通道寬度和電晶體301B的通道寬度的每個最好為500至3000μm,更理想地為800至2500μm,進一步最好為1000至2000μm。
電晶體302A的通道寬度和電晶體302B的通道寬度的每個最好為100至3000μm,更理想地為300至2000μm,進一步最好為300至1000μm。
電晶體401A的通道寬度和電晶體401B的通道寬度的每個最好為100至2000μm,更理想地為200至1500μm,進一步最好為300至700μm。
電晶體402A的通道寬度和電晶體402B的通道寬度的每個最好為300至3000μm,更理想地為500至2000μm,進一步最好為700至1500μm。
<半導體裝置的結構>
接下來參照圖36A和圖36B、圖37A和圖37B、圖38A和圖38B、圖39A至圖39F、圖40A至圖40D以及圖41A和圖41B來描述這個實施例中與圖31B的半導體裝置的結構範例不同的半導體裝置的電路圖的範例。
圖36A和圖36B、圖37A和圖37B、圖38A和圖38B、圖39A至圖39F、圖40A至圖40D以及圖41A和圖41B各示出半導體裝置的電路圖的範例。
圖36A所示的半導體裝置具有一種結構,其中圖31B所示半導體裝置中包含的電晶體202A的第一端子、圖31B所示半導體裝置中包含的電晶體302A的第一端子以及圖31B所示半導體裝置中包含的電晶體402A的第一端子連接到不同佈線。備選地,圖36A所示的半導體裝置具有一種結構,其中圖31B所示半導體裝置中包含的電晶體202B的第一端子、圖31B所示半導體裝置中包含的電晶體302B的第一端子以及圖31B所示半導體裝置中包含的電晶體402B的第一端子連接到不同佈線。
在圖36A,佈線113A分為多個佈線113A_1至113A_3。佈線113B分為多個佈線113B_1至113B_3。電晶體202A的第一端子連接到佈線113A_1。電晶體302A的第一端子連接到佈線113A_2。電晶體402A的第一端子連接到佈線113A_3。電晶體202B的第一端子連接到佈線113B_1。電晶體302B的第一端子連接到佈線113B_2。電晶體402B的第一端子連接到佈線113B_3。
注意,佈線113A_1至113A_3具有與佈線113A的功能相似的功能。佈線113B_1至113B_3具有與佈線113B的功能相似的功能。例如,諸如電壓V1之類的電壓能夠提供給佈線113A_1至113A_3以及佈線113B_1至113B_3。備選地,不同電壓或者不同信號可提供給佈線113A_1至113A_3。備選地,不同電壓或者不同信號可提供給佈線113B_1至113B_3。
另外,在圖31B和圖36A所示的結構中,如圖37A 所示,電晶體302A可用二極體312A取代。二極體312A的一個電極(例如正電極)連接到節點A1,而二極體312A的另一個電極(如負電極)連接到佈線116A。備選地,電晶體402A可用二極體412A取代。二極體412A的一個電極(例如正電極)連接到節點A2,而二極體412A的另一個電極(如負電極)連接到節點A1。
此外,電晶體302B可用二極體312B取代。二極體312B的一個電極(例如正電極)連接到節點B1,而二極體312B的另一個電極(如負電極)連接到佈線116B。備選地,電晶體402B可用二極體412B取代。二極體412B的一個電極(例如正電極)連接到節點B2,而二極體412B的另一個電極(如負電極)連接到節點B1。
此外,在圖31B和圖36A所示的結構中,如圖37B所示,電晶體302A的第一端子可連接到佈線116A,而電晶體302A的閘極可連接到節點A1。備選地,電晶體402A的第一端子可連接到節點A1,而電晶體402A的閘極可連接到節點A2。
此外,電晶體302B的第一端子可連接到佈線116B,而電晶體302B的閘極可連接到節點B1。備選地,電晶體402B的第一端子可連接到節點B1,而電晶體402B的閘極可連接到節點B2。
在圖31B、圖36A、圖37A和圖37B所示的結構中,如圖38A所示,電晶體402A的閘極可連接到佈線111。另外,電晶體402B的閘極可連接到佈線111。
此外,在圖31B、圖36A、圖37A和圖37B以及圖38A所示的結構中,如圖38B所示,電晶體301A的第一端子可連接到佈線118A,而電晶體301A的閘極可連接到佈線114A。此外,電晶體301B的第一端子可連接到佈線118B,而電晶體301B的閘極可連接到佈線114B。
備選地,電晶體301A的第一端子可連接到佈線114A,而電晶體301A的閘極可連接到佈線118A。此外,電晶體301B的第一端子可連接到佈線114B,而電晶體301B的閘極可連接到佈線118B。
注意,在電壓V2施加到佈線118A和佈線118B的情況下,佈線118A和佈線118B用作電源線。備選地,時鐘信號CK2可輸入到佈線118A和佈線118B。備選地,不同信號或不同電壓可輸入到佈線118A和佈線118B。
注意,在相同電壓輸入到佈線118A和佈線118B的情況下,佈線118A和佈線118B可相互連接。在那種情況下,一個佈線可用作佈線118A和佈線118B。
在圖31B、圖36A、圖37A和圖37B以及圖38A和圖38B所示的結構中,如圖39A所示,電晶體401A可用電阻器403A取代。電阻器403A連接在佈線115A與節點A2之間。另外,如圖39B所示,電晶體401B可用電阻器403B取代。電阻器403B連接在佈線115B與節點B2之間。
通過圖39A和圖39B所示的結構,在期間c1和期間d1,處於L電平的信號SELB能夠提供給節點B2。備選 地,在期間c2和期間d2,處於L電平的信號SELA能夠提供給節點A2。因此,節點A2的電位和節點B2的電位能夠是固定的,使得能夠得到幾乎不受雜訊影響的半導體裝置。
此外,在圖31B、圖36A、圖37A和圖37B以及圖38A和圖38B所示的結構中,如圖39C所示,可提供電晶體404A。電晶體404A的第一端子連接到佈線115A;電晶體404A的第二端子連接到節點A2;電晶體404A的閘極連接到節點A2。此外,如圖39D所示,可提供電晶體404B。電晶體404B的第一端子連接到佈線115B;電晶體404B的第二端子連接到節點B2;電晶體404B的閘極連接到節點B2。
通過圖39C和圖39D所示的結構,如同圖39A和圖39B中那樣,節點A2的電位和節點B2的電位能夠是固定的,使得能夠得到幾乎不受雜訊影響的半導體裝置。
此外,在圖31B、圖36A、圖37A和圖37B、圖38A和圖38B以及圖39A至圖39D所示的結構中,如圖39E所示,電路400A可包括電晶體404A和電晶體406A。電晶體405A的第一端子連接到佈線115A;電晶體405A的第二端子連接到節點A2;電晶體405A的閘極連接到其中電晶體401A的第二端子和電晶體402A的第二端子相互連接的部分。電晶體406A的第一端子連接到佈線113A;電晶體406A的第二端子連接到節點A2;電晶體406A的閘極連接到節點A1。
此外,如圖39F所示,電路400B可包括電晶體405B和電晶體406B。電晶體405B的第一端子連接到佈線115B;電晶體405B的第二端子連接到節點B2;電晶體405B的閘極連接到其中電晶體401B的第二端子和電晶體402B的第二端子相互連接的部分。電晶體406B的第一端子連接到佈線113B;電晶體406B的第二端子連接到節點B2;電晶體406B的閘極連接到節點B1。
通過圖39E和圖39F所示的結構,節點A2的電位或節點B2的電位能夠設置成V2,使得信號的幅度能夠增加。
備選地,電晶體401A的第一端子和電晶體405A的第一端子可連接到不同佈線。例如,在圖40A,佈線115A分為多個佈線115A_1和115A_2;電晶體401A的第一端子連接到佈線115A_1;電晶體405A的第一端子連接到佈線115A_2。在那種情況下,信號SELA可輸入到佈線115A_1和115A_2其中之一,而電壓V2可提供給佈線115A_1和115A_2中的另一個。
備選地,電晶體401B的第一端子和電晶體405B的第一端子可連接到不同佈線。例如,在圖40B,佈線115B分為多個佈線115B_1和115B_2;電晶體401B的第一端子連接到佈線115B_1;電晶體405B的第一端子連接到佈線115B_2。在那種情況下,信號SELB可輸入到佈線115B_1和115B_2其中之一,而電壓V2可提供給佈線115B_1和115B_2中的另一個。
通過圖40A和圖40B所示的結構,在期間c1和期間d1,處於L電平的信號SELB能夠提供給節點B2。備選地,在期間c2和期間d2,處於L電平的信號SELA能夠提供給節點A2。因此,節點A2的電位和節點B2的電位能夠是固定的,使得能夠得到幾乎不受雜訊影響的半導體裝置。
此外,在圖31B、圖36A、圖37A和圖37B、圖38A和圖38B以及圖39A至圖39D所示的結構中,如圖40C所示,電路400A可包括電晶體407A、電晶體408A和電晶體409A。電晶體407A的第一端子連接到佈線118A;電晶體407A的第二端子連接到節點A2;電晶體407A的閘極連接到佈線118A。電晶體408A的第一端子連接到佈線113A;電晶體408A的第二端子連接到節點A2;電晶體408A的閘極連接到節點A1。電晶體409A的第一端子連接到佈線113A;電晶體409A的第二端子連接到節點A2;電晶體409A的閘極連接到佈線115A。
如圖40D所示,電路400B可包括電晶體407B、電晶體408B和電晶體409B。電晶體407B的第一端子連接到佈線118B;電晶體407B的第二端子連接到節點B2;電晶體407B的閘極連接到佈線118B。電晶體408B的第一端子連接到佈線113B;電晶體408B的第二端子連接到節點B2;電晶體408B的閘極連接到節點B1。電晶體409B的第一端子連接到佈線113B;電晶體409B的第二端子連接到節點B2;電晶體409B的閘極連接到佈線115B。
通過圖40C和圖40D所示的結構,在期間c1和期間d1,處於L電平的信號SELB能夠提供給節點B2。備選地,在期間c2和期間d2,處於L電平的信號SELA能夠提供給節點A2。因此,節點A2的電位和節點B2的電位能夠是固定的,使得能夠得到幾乎不受雜訊影響的半導體裝置。
此外,在圖31B、圖36A、圖37A和圖37B、圖38A和圖38B、圖39A至圖39F以及圖40A至圖40D所示的結構中,如圖41A所示,可提供電晶體206A和電路500A。電路500A包括電晶體501A和電晶體502A。
電晶體206A的第一端子連接到佈線113A。電晶體206A的第二端子連接到節點A1。電晶體501A的第一端子連接到佈線118A。電晶體501A的第二端子連接到電晶體206A的閘極。電晶體501A的閘極連接到佈線118A。電晶體502A的第一端子連接到佈線113A。電晶體502A的第二端子連接到電晶體206A的閘極。電晶體502A的閘極連接到節點A1。
如圖41A所示,可提供電晶體206B和電路500B。電路500B包括電晶體501B和電晶體502B。
電晶體206B的第一端子連接到佈線113B。電晶體206B的第二端子連接到節點B1。電晶體501B的第一端子連接到佈線118B。電晶體501B的第二端子連接到電晶體206B的閘極。電晶體501B的閘極連接到佈線118B。電晶體502B的第一端子連接到佈線113B。電晶體502B 的第二端子連接到電晶體206B的閘極。電晶體502B的閘極連接到節點B1。
注意,在圖41A,其中電晶體206A的閘極、電晶體501A的第二端子和電晶體502A的第二端子相互連接的部分稱作節點A3。另外,其中電晶體206B的閘極、電晶體501B的第二端子和電晶體502B的第二端子相互連接的部分稱作節點B3。
另外,電晶體502A的閘極可連接到佈線111。此外,電晶體502B的閘極可連接到佈線111。
作為另一個範例,如圖41B所示,可消除電路500A,並且電晶體206A的閘極可連接到節點A2。另外,可消除電路500B,並且電晶體206B的閘極可連接到節點B2。通過圖41B所示的結構,可使電路的尺寸更小,使得佈局面積能夠減小或者功率消耗能夠降低。
接下來參照圖41A和圖41B來描述電晶體206A、電路500A、電晶體501A、電晶體502A、電晶體206B、電路500B、電晶體501B和電晶體502B的功能的範例。
電晶體206A具有控制使佈線113A和節點A1開始傳導的定時的功能。備選地,電晶體206A具有控制將佈線113A的電位提供給節點A1的定時的功能。備選地,電晶體206A具有控制向節點A1提供將要輸入到佈線113A的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體206A具有控制向節點A1提供電壓V1的定時的功能。備選地,電晶體206A具有控制降低節 點A1的電位的定時的功能。備選地,電晶體206A具有控制保持節點A1的電位的定時的功能。
這樣,電晶體206A用作開關。注意,電晶體206A可按照節點A3的電位來控制。
電路500A具有控制節點A3的電位的功能。備選地,電路500A具有控制向節點A3提供信號、電壓等的定時的功能。備選地,電路500A具有控制沒有向節點A3提供信號、電壓等的定時的功能。備選地,電路500A具有控制向節點A3提供H信號或電壓V2的定時的功能。備選地,電路500A具有控制向節點A3提供L信號或電壓V1的定時的功能。備選地,電路500A具有控制升高節點A3的電位的定時的功能。備選地,電路500A具有控制降低節點A3的電位的定時的功能。備選地,電路500A具有控制保持節點A3的電位的定時的功能。備選地,電路500A具有使節點A1的電位反相並且控制向節點A3輸出經反相的電位的定時的功能。
如上所述,電路500A用作控制電路或反相器電路。注意,電路500A可按照節點A1的電位來控制。
電晶體501A具有控制使佈線118A和節點A3開始傳導的定時的功能。備選地,電晶體501A具有控制將佈線118A的電位提供給節點A3的定時的功能。備選地,電晶體501A具有控制向節點A3提供將要輸入到佈線118A的信號、電壓等(例如電壓V2)的定時的功能。備選地,電晶體501A具有控制沒有向節點A3提供信號、電壓等的定 時的功能。備選地,電晶體501A具有控制向節點A3提供H信號或電壓V2的定時的功能。備選地,電晶體501A具有控制升高節點A3的電位的定時的功能。
如上所述,電晶體501A用作開關、整流器元件、二極體、二極體連接電晶體等等。
電晶體502A具有控制使佈線113A和節點A3開始傳導的定時的功能。備選地,電晶體502A具有控制將佈線113A的電位提供給節點A3的定時的功能。備選地,電晶體502A具有控制向節點A3提供將要輸入到佈線113A的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體502A具有控制向節點A3提供電壓V1的定時的功能。備選地,電晶體502A具有控制降低節點A3的電位的定時的功能。備選地,電晶體502A具有控制保持節點A3的電位的定時的功能。
如上所述,電晶體502A用作開關。
電晶體206B具有控制使佈線113B和節點B1開始傳導的定時的功能。備選地,電晶體206B具有控制將佈線113B的電位提供給節點B1的定時的功能。備選地,電晶體206B具有控制向節點B1提供將要輸入到佈線113B的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體206B具有控制向節點B1提供電壓V1的定時的功能。備選地,電晶體206B具有控制降低節點B1的電位的定時的功能。備選地,電晶體206B具有控制保持節點B1的電位的定時的功能。
如上所述,電晶體206B用作開關。注意,電晶體206B可按照節點B3的電位來控制。
電路500B具有控制節點B3的電位的功能。備選地,電路500B具有控制向節點B3提供信號、電壓等的定時的功能。備選地,電路500B具有控制沒有向節點B3提供信號、電壓等的定時的功能。備選地,電路500B具有控制向節點B3提供H信號或電壓V2的定時的功能。備選地,電路500B具有控制向節點B3提供L信號或電壓V1的定時的功能。備選地,電路500B具有控制升高節點B3的電位的定時的功能。備選地,電路500B具有控制降低節點B3的電位的定時的功能。備選地,電路500B具有控制保持節點B3的電位的定時的功能。備選地,電路500B具有使節點B1的電位反相並且控制向節點3輸出經反相的電位的定時的功能。
如上所述,電路500B用作控制電路或反相器電路。注意,電路500B可按照節點B1的電位來控制。
電晶體501B具有控制使佈線118B和節點B3開始傳導的定時的功能。備選地,電晶體501B具有控制將佈線118B的電位提供給節點B3的定時的功能。備選地,電晶體501B具有控制向節點B3提供將要輸入到佈線118B的信號、電壓等(例如電壓V2)的定時的功能。備選地,電晶體501B具有控制沒有向節點B3提供信號、電壓等的定時的功能。備選地,電晶體501B具有控制向節點B3提供H信號或電壓V2的定時的功能。備選地,電晶體 501B具有控制升高節點B3的電位的定時的功能。
如上所述,電晶體501B用作開關、整流器元件、二極體、二極體連接電晶體等等。
電晶體502B具有控制使佈線113B和節點B3開始傳導的定時的功能。備選地,電晶體502B具有控制將佈線113B的電位提供給節點B3的定時的功能。備選地,電晶體502B具有控制向節點B3提供將要輸入到佈線113B的信號、電壓等(例如時鐘信號CK2或電壓V1)的定時的功能。備選地,電晶體502B具有控制向節點B3提供電壓V1的定時的功能。備選地,電晶體502B具有控制降低節點B3的電位的定時的功能。備選地,電晶體502B具有控制保持節點B3的電位的定時的功能。
如上所述,電晶體502B用作開關。
<半導體裝置的操作>
接下來參照圖42A和圖42B、圖43A和圖43B、圖44A和圖44B以及圖45A和圖45B來描述圖41A的半導體裝置的操作。圖42A、圖42B、圖43A、圖43B、圖44A、圖44B、圖45A和圖45B分別對應於期間a1、期間b1、期間c1、期間d1、期間a2、期間b2、期間c2和期間d2中的半導體裝置的示意圖。
在期間a1、期間b1、期間a2和期間b2,節點A1具有H電平電位。因此,與電路400A相似,電路500A向節點A3輸出L信號。然後,電晶體206A關斷,使得佈 線113A和節點A1停止傳導。
具體來說,在期間a1、期間b1、期間a2和期間b2,電晶體502A導通,使得佈線113A和節點A3開始傳導。因此,電壓V1通過電晶體502A提供給節點A3。這時,電晶體501A導通,使得佈線118A和節點A3開始傳導。因此,電壓V2通過電晶體501A提供給節點A3。
在這裏,在使電晶體502A的電流提供能力高於電晶體501A的電流提供能力(例如,使電晶體502A的通道寬度大於電晶體501A的通道寬度)時,節點A3的電位設置在L電平。
在期間a1、期間b1、期間a2和期間b2,節點B1具有H電平電位。因此,與電路400B相似,電路500B向節點B3輸出L信號。然後,電晶體206B關斷,使得佈線113B和節點B1停止傳導。
具體來說,在期間a1、期間b1、期間a2和期間b2,電晶體502B導通,使得佈線113B和節點B3開始傳導。因此,電壓V1通過電晶體502B提供給節點B3。這時,電晶體501B導通,使得佈線118B和節點B3開始傳導。因此,電壓V2通過電晶體501B提供給節點B3。
在這裏,在使電晶體502B的電流提供能力高於電晶體501B的電流提供能力(例如,使電晶體502B的通道寬度大於電晶體501B的通道寬度)時,節點B3的電位設置在L電平。
在期間c1、期間d1、期間c2和期間d2,節點A1具 有L電平電位。因此,與電路400A相似,電路500A向節點A3輸出H信號。然後,電晶體206A導通,使得佈線113A和節點A1開始傳導。然後,電壓V1通過電晶體206A提供給節點A1。
具體來說,在期間c1、期間d1、期間c2和期間d2,電晶體502A關斷,使得佈線113A和節點A3停止傳導。這時,電晶體501A導通,使得佈線118A和節點A3開始傳導。因此,電壓V2通過電晶體501A提供給節點A3。
另外,在期間c1、期間d1、期間c2和期間d2,節點B1具有L電平電位。因此,與電路400B相似,電路500B向節點B3輸出H信號。然後,電晶體206B導通,使得佈線113B和節點B1開始傳導。然後,電壓V1通過電晶體206B提供給節點B1。
具體來說,在期間c1、期間d1、期間c2和期間d2,電晶體502B關斷,使得佈線113B和節點B3停止傳導。這時,電晶體501B導通,使得佈線118B和節點B3開始傳導。因此,電壓V2通過電晶體501B提供給節點B3。
這樣,在期間c1和期間d1,電晶體206A導通,使得佈線113A和節點A1開始傳導。然後,電壓V1通過電晶體206A提供給節點A1。因此,節點A1的電位能夠是固定的,使得能夠得到幾乎不受雜訊影響的半導體裝置。
另外,在期間c2和期間d2,電晶體206B導通,使得佈線113B和節點B1開始傳導。然後,電壓V1通過電晶體206B提供給節點B1。因此,節點B1的電位能夠是 固定的,使得能夠得到幾乎不受雜訊影響的半導體裝置。
<電晶體的尺寸>
接下來描述電晶體的尺寸、如電晶體的通道寬度或者電晶體的通道長度。
最好是,電晶體501A的通道寬度基本等於電晶體501B的通道寬度。備選地,最好是,電晶體502A的通道寬度基本等於電晶體502B的通道寬度。
通過以這種方式使電晶體具有基本相同的通道寬度,電晶體能夠具有基本相同的電流提供能力或者基本相同的退化程度。相應地,即使當切換被選擇的電晶體時,輸出信號OUT的波形也能夠基本相同。
由於類似原因,最好是,電晶體501A的通道長度基本等於電晶體501B的通道長度。備選地,最好是,電晶體502A的通道長度基本等於電晶體502B的通道長度。
具體來說,電晶體501A的通道寬度和電晶體501B的通道寬度的每個最好為100至2000μm,更理想地為200至1500μm,進一步最好為300至700μm。
電晶體502A的通道寬度和電晶體502B的通道寬度的每個最好為300至3000μm,更理想地為500至2000μm,進一步最好為700至1500μm。
注意,在圖31B、圖36A、圖37A和圖37B、圖38A和圖38B、圖39A至圖39F、圖40A至圖40D以及圖41A和圖41B所示的結構中,電晶體302A的第二端子可連接 到佈線111,並且電晶體302B的第二端子可連接到佈線111。備選地,可提供用於得到這種連接關係的電晶體。通過這種結構,信號OUTA的下降時間和信號OUTB的下降時間能夠縮短。
備選地,在圖31B、圖36A、圖37A和圖37B、圖38A和圖38B、圖39A至圖39F、圖40A至圖40D以及圖41A和圖41B所示的結構中,電晶體302A的第一端子可連接到佈線118A;電晶體30A的第二端子可連接到節點A2;電晶體302A的閘極可連接到佈線116A。另外,電晶體302B的第一端子可連接到佈線118B;電晶體302B的第二端子可連接到節點B2;電晶體302B的閘極可連接到佈線116B。備選地,可提供用於得到這種連接關係的電晶體。通過這種結構,反向偏壓可施加到電晶體302A和電晶體302B,使得能夠抑制各電晶體的退化。
注意,在圖31B、圖36A、圖37A和圖37B、圖38A和圖38B、圖39A至圖39F、圖40A至圖40D以及圖41A和圖41B所示的結構中,如圖36B所示,電晶體可以是p通道電晶體。
在圖36B,電晶體201pA、電晶體202pA、電晶體301pA、電晶體302pA、電晶體401pA和電晶體402pA是p通道電晶體,並且具有分別與圖36A的電晶體201A、電晶體202A、電晶體301A、電晶體302A、電晶體401A和電晶體402A的功能相似的功能。
此外,在圖36B,電晶體201pB、電晶體202pB、電 晶體301pB、電晶體302pB、電晶體401pB和電晶體402pB是p通道電晶體,並且具有分別與圖36A的電晶體201B、電晶體202B、電晶體301B、電晶體302B、電晶體401B和電晶體402B的功能相似的功能。
注意,在電晶體是p通道電晶體的情況下,將電壓V1提供給佈線113A和佈線113B。在那種情況下,示出信號OUTA、信號OUTB、時鐘信號CK1、開始信號SP、重置信號RE、信號SELA、信號SELB、節點A1的電位、節點A2的電位、節點B1的電位和節點B2的電位的時序圖對應於圖17的時序圖的反相。
(實施例6)
在這個實施例中,參照圖46A至圖46E、圖47、圖48和圖49來描述閘極驅動電路(又稱作閘極驅動)以及包括閘極驅動電路的顯示裝置。
<顯示裝置的結構>
參照圖46A至圖46D來描述顯示裝置的結構範例。圖46A至圖46D的顯示裝置包括電路1001、電路1002、電路1003_1、電路1003_2、畫素部分1004和端子1005。
從電路1003_1和電路1003_2延伸的多個佈線設置在畫素部分1004之上。多個佈線用作閘極線(又稱作閘極信號線)、掃描線或信號線。另外,從電路1002延伸的多個 佈線設置在畫素部分1004之上。多個佈線用作視頻信號線、資料線、信號線或源極線(又稱作源極信號線)。畫素設置成對應於從電路1003_1和電路1003_2延伸的多個佈線以及從電路1002延伸的多個佈線。
除了上述佈線之外,用作電源線、電容器線等的佈線可設置在畫素部分1004之上。
電路1001具有控制向電路1002、電路1003_1和電路1003_2提供信號、電壓、電流等的定時的功能。備選地,電路1001具有控制電路1002、電路1003_1和電路1003_2的功能。如上所述,電路1001用作控制器、控制電路、定時發生器、電源電路或者調整器。
電路1002具有控制向畫素部分1004提供視頻信號的定時的功能。備選地,電路1002具有控制畫素部分1004中包含的畫素的亮度、透射率等的功能。如上所述,電路1002用作源極驅動電路或信號線驅動電路。
電路1003_1具有與上述實施例中所述的電路10A、電路100A或電路200A的功能相似的功能。另外,電路1003_2具有與上述實施例中所述的電路10B、電路100B或電路200B的功能相似的功能。如上所述,電路1003_1和電路1003_2各用作閘極驅動電路。
注意,如圖46A和圖46B所示,電路1001和電路1002可使用與其上形成畫素部分1004的基底1006不同的基底(例如半導體基底或SOI基底)來形成。另外,電路1003_1和電路1003_2可使用與畫素部分1004相同的基 底來形成。
在電路1003_1和電路1003_2的驅動頻率低於電路1001和電路1002的驅動頻率的情況下,遷移率低的電晶體可用作電路1003_1和電路1003_2中包含的電晶體。因此,非單晶半導體(例如非晶半導體或微晶半導體)、有機半導體或氧化物半導體能夠用於電路1003_1和電路1003_2中包含的電晶體的半導體層。相應地,當製造半導體裝置時,能夠減少步驟的數量,能夠提高產量,或者能夠降低成本。另外,在這個實施例中的半導體裝置用於顯示裝置的情況下,便利化用於製造半導體裝置的方法,使得顯示裝置的尺寸能夠增加。
注意,如圖46A、圖46C和圖46D所示,電路1003_1和電路1003_2可以隔著畫素部分1004彼此相向。例如,如圖46A所示,電路1003_1設置在畫素部分1004的左側,而電路1003_2設置在畫素部分1004的右側。備選地,如圖46B所示,電路1003_1和電路1003_2可設置在畫素部分1004的同一側(例如左側或右側)。
注意,在圖46A和圖46B所示的結構中,如圖46C所示,電路1002可設置在與畫素部分1004相同的基底1006之上。
注意,在圖46A至圖46C所示的結構中,如圖46D所示,電路1002的一部分(例如電路1002a)可設置在其上設置畫素部分1004的基底1006之上,而電路1002的另一部分(例如電路1002b)可設置在與基底1006不同的基底 之上。在那種情況下,作為電路1002a,最好使用具有較低驅動頻率的電路,例如開關、移位暫存器或選擇器。
接下來參照圖46E來描述顯示裝置的畫素部分中包含的畫素。圖46E示出畫素的結構範例。
畫素3020包括電晶體3021、液晶元件3022和電容器3023。電晶體3021的第一端子連接到佈線3031。電晶體3021的第二端子連接到液晶元件3022的一個電極以及電容器3023的一個電極。電晶體3021的閘極連接到佈線3032。液晶元件3022的另一個電極連接到電極3034。電容器3023的另一個電極連接到佈線3033。
視頻信號從圖46A至圖46D所示的電路1002輸入到佈線3031。因此,佈線3031用作信號線、視頻信號線或者源極線(又稱作源極信號線)。
閘極信號、掃描信號或選擇信號從圖46A至圖46D所示的電路1003_1和電路1003_2輸入到佈線3032。因此,佈線3032用作閘極線(又稱作閘極信號線)、掃描線或信號線。
恆定電壓從圖46A至圖46D所示的電路1001提供給佈線3033和電極3034。因此,佈線3033用作電源線或電容器線。此外,電極3034用作公共電極或者相對電極。
注意,可將預充電電壓提供給佈線3031。預充電電壓的電平最好設置成基本等於提供給電極3034的電壓的電平。備選地,信號可輸入到佈線3033。這樣,施加到 液晶元件3022的電壓受到控制,使得能夠降低視頻信號的幅度,並且能夠執行反相驅動。備選地,信號輸入到電極3034,使得能夠執行幀反相驅動。
電晶體3021具有控制使佈線3031和液晶元件3022的一個電極開始傳導的定時的功能。備選地,電晶體3021具有控制將視頻信號寫到畫素的定時的功能。這樣,電晶體3021用作開關。
電容器3023具有保持液晶元件3022的該一個電極的電位與佈線3033的電位之間的差的功能。備選地,電容器3023具有保持施加到液晶元件3022的電壓以使得電壓的電平是恆定的功能。這樣,電容器3023用作儲存電容器。
<移位暫存器的結構>
接下來,描述顯示裝置中包含的閘極驅動電路的結構。具體來說,參照圖47和圖48來描述閘極驅動電路中包含的移位暫存器的結構。圖47和圖48是移位暫存器的電路圖的範例。
在圖47,移位暫存器1100A包括多個觸發器電路1101A_1至1101A_N(N為自然數)。注意,圖16A所示半導體裝置中包含的電路200A能夠用於圖47所示觸發器電路1101A_1至1101A_N的每個。
另外,移位暫存器1100B包括多個觸發器電路1101B_1至1101B_N(N為自然數)。注意,圖16A所示半 導體裝置中包含的電路200B能夠用於圖47所示觸發器電路1101B_1至1101B_N的每個。
移位暫存器1100A連接到佈線1111_1至1111_N、佈線1112A、佈線1113A、佈線1114A、佈線1115A、佈線1116A和佈線1119A。在觸發器1101A_i(i是1至N中的任一個)中,佈線111、佈線112A、佈線113A、佈線114A、佈線115A和佈線116A分別連接到佈線1111_i、佈線1112A、佈線1113A、佈線1111_i-1、佈線1115A和佈線1111_i+1。
注意,在佈線112A連接到佈線1112A和佈線1119A其中之一的情況下,與佈線112A連接的部分可在奇數級的觸發器電路與偶數級的觸發器電路之間改變。
另外,移位暫存器1100B連接到佈線1111_1至1111_N、佈線1112B、佈線1113B、佈線1114B、佈線1115B、佈線1116B和佈線1119B。在觸發器1101B_i(i是1至N中的任一個)中,佈線111、佈線112B、佈線113B、佈線114B、佈線115B和佈線116B分別連接到佈線1111_i、佈線1112B、佈線1113B、佈線1111_i-1、佈線1115B和佈線1111_i+1。
注意,在佈線112B連接到佈線1112B和佈線1119B其中之一的情況下,與佈線112B連接的部分可在奇數級的觸發器電路與偶數級的觸發器電路之間改變。
移位暫存器1100A向佈線1111_1至1111_N輸出信號GOUTA_1至GOUTA_N。信號GOUTA_1至GOUTA_N 是分別從觸發器1101A_1至1101A_N所輸出的信號,並且對應於信號OUTA。移位暫存器1100B向佈線1111_1至1111_N輸出信號GOUTB_1至GOUTB_N。信號GOUTB_1至GOUTB_N是分別從觸發器1101B_1至1101B_N所輸出的信號,並且對應於信號OUTB。因此,佈線1111_1至1111_N具有與佈線111的功能相似的功能。
信號GCK1輸入到佈線1112A和佈線1112B,而信號GCK2輸入到佈線1119A和佈線1119B。信號GCK1和信號GCK2分別對應於時鐘信號CK1和時鐘信號CK2。因此,佈線1112A和佈線1119A具有與佈線112A的功能相似的功能,而佈線1112B和佈線1119B具有與佈線112B的功能相似的功能。
將電壓V1提供給佈線1113A和佈線1113B。因此,佈線1113A具有與佈線113A的功能相似的功能,而佈線1113B具有與佈線113B的功能相似的功能。
信號GSP輸入到佈線1114A和佈線1114B。信號GSP對應於開始信號SP。因此,佈線1114A具有與佈線114A的功能相似的功能,而佈線1114B具有與佈線114B的功能相似的功能。
信號SELA輸入到佈線1115A,而信號SELB輸入到佈線1115B。因此,佈線1115A具有與佈線115A的功能相似的功能,而佈線1115B具有與佈線115B的功能相似的功能。
信號GRE輸入到佈線1116A和佈線1116B。信號GRE對應於重置信號RE。因此,佈線1116A具有與佈線116A的功能相似的功能,而佈線1116B具有與佈線116B的功能相似的功能。
注意,在相同信號或相同電壓輸入到佈線1112A和佈線1112B的情況下,佈線1112A和佈線1112B可相互連接。在那種情況下,如圖48所示,一個佈線(一個佈線1112)可用作佈線1112A和佈線1112B。備選地,不同信號或不同電壓可輸入到佈線1112A和佈線1112B。
在相同信號或相同電壓輸入到佈線1113A和佈線1113B的情況下,佈線1113A和佈線1113B可相互連接。在那種情況下,如圖48所示,一個佈線(一個佈線1113)可用作佈線1113A和佈線1113B。備選地,不同信號或不同電壓可輸入到佈線1113A和佈線1113B。
在相同信號或相同電壓輸入到佈線1114A和佈線1114B的情況下,佈線1114A和佈線1114B可相互連接。在那種情況下,如圖48所示,一個佈線(一個佈線1114)可用作佈線1114A和佈線1114B。備選地,不同信號或不同電壓可輸入到佈線1114A和佈線1114B。
在相同信號或相同電壓輸入到佈線1116A和佈線1116B的情況下,佈線1116A和佈線1116B可相互連接。在那種情況下,如圖48所示,一個佈線(一個佈線1116)可用作佈線1116A和佈線1116B。備選地,不同信號或不同電壓可輸入到佈線1116A和佈線1116B。
在相同信號或相同電壓輸入到佈線1119A和佈線1119B的情況下,佈線1119A和佈線1119B可相互連接。在那種情況下,如圖48所示,一個佈線(一個佈線1119)可用作佈線1119A和佈線1119B。備選地,不同信號或不同電壓可輸入到佈線1119A和佈線1119B。
<移位暫存器的操作>
參照圖49來描述移位暫存器的操作範例。圖49是示出移位暫存器的操作範例的時序圖。圖49示出信號GCK1、信號GCK2、信號GSP、信號GRE、信號SELA、信號SELB、信號GOUTA_1至GOUTA_N以及信號GOUTB_1至GOUTB_N。
首先描述觸發器1101A_i在第k(k為自然數)幀中的操作以及觸發器1101B_i在第(k-1)幀中的操作。
首先,信號GOUTA_i-1和信號GOUTB_i設置在H電平。然後,觸發器1101A_i和觸發器1101B_i開始實施例4所述的在期間a1中的操作。因此,觸發器1101A_i向佈線1111_i輸出L信號,並且觸發器1101B_i向佈線1111_i輸出L信號。
然後,在對信號GCK1和信號GCK2反相時,觸發器1101A_i和觸發器1101B_i開始實施例4所述的在期間b1中的操作。因此,觸發器1101A_i向佈線1111_i輸出H信號,並且觸發器1101B_i向佈線1111_i輸出H信號。
然後,當信號GCK1和信號GCK2再次反相時,信號 GOUTA_i+1和信號GOUTB_i+1設置在H電平。此後,觸發器1101A_i和觸發器1101B_i開始實施例4所述的在期間c1中的操作。因此,觸發器1101A_i向佈線1111_i輸出L信號,而觸發器1101B_i沒有向佈線1111_i輸出信號。
然後,在信號GOUTA_i-1和信號GOUTB_i再次設置在H電平之前,觸發器1101A_i和觸發器1101B_i執行實施例4所述的在期間d1中的操作。因此,觸發器1101A_i向佈線1111_i輸出L信號,而觸發器1101B_i沒有向佈線1111_i輸出信號。
首先描述觸發器1101A_i在第(k+1)幀中的操作以及觸發器1101B_i在第k幀中的操作。
首先,信號GOUTA_i-1和信號GOUTB_i設置在H電平。然後,觸發器1101A_i和觸發器1101B_i開始實施例4所述的在期間a2中的操作。因此,觸發器1101A_i向佈線1111_i輸出L信號,並且觸發器1101B_i向佈線1111_i輸出L信號。
然後,在對信號GCK1和信號GCK2反相時,觸發器1101A_i和觸發器1101B_i開始實施例4所述的在期間b2中的操作。因此,觸發器1101A_i向佈線1111_i輸出H信號,並且觸發器1101B_i向佈線1111_i輸出H信號。
然後,當信號GCK1和信號GCK2再次反相時,信號GOUTA_i+1和信號GOUTB_i+1設置在H電平。此後,觸發器1101A_i和觸發器1101B_i開始實施例4所述的在期 間c2中的操作。因此,觸發器1101A_i沒有向佈線1111_i輸出信號,而觸發器1101B_i向佈線1111_i輸出L信號。
然後,在信號GOUTA_i-1和信號GOUTB_i再次設置在H電平之前,觸發器1101A_i和觸發器1101B_i執行實施例4所述的在期間d2中的操作。因此,觸發器1101A_i沒有向佈線1111_i輸出信號,而觸發器1101B_i向佈線1111_i輸出L信號。
(實施例7)
在這個實施例中,參照圖50A至圖50D來描述源極驅動電路(又稱作源極驅動)。
圖50A示出源極驅動電路的結構範例。源極驅動電路包括電路2001和電路2002。電路2002包括多個電路2002_1至2002_N(N為自然數)。電路2002_1至2002_N包括多個電晶體2003_1至2003_k(k為自然數)。電晶體2003_1至2003_k能夠是n通道電晶體或p通道電晶體。備選地,電晶體2003_1至2003_k能夠用作CMOS開關。
以電路2002_1為例來描述源極驅動電路中包含的電路2002_1至2002_N的連接關係。電路2002_1中包含的電晶體2003_1至2003_k的第一端子分別連接到佈線2004_1至2004_k。電晶體2003_1至2003_k的第二端子分別連接到源極線2008_1至2008_k(圖50B中由S1、S2和Sk表示)。電晶體2003_1至2003_k的閘極連接到佈線 2005_1。
電路2001具有控制向佈線2005_1以及佈線2005_2至2005_N依次輸出H信號的定時的功能或者依次選擇電路2002_1至2002_N的功能。這樣,電路2001用作移位暫存器。
電路2001能夠按照不同順序向佈線2005_1至2005_N輸出H信號。備選地,電路2001能夠按照不同順序來選擇2002_1至2002_N。這樣,電路2001用作解碼器。
電路2002_1具有控制使佈線2004_1至2004_k和源極線2008_1至2008_k開始傳導的定時的功能。備選地,電路2001_1具有控制將佈線2004_1至2004_k的電位提供給源極線2008_1至2008_k的定時的功能。這樣,電路2002_1用作選擇器。注意,電路2002_2至2002_N具有與電路2002_1的功能相似的功能。
電晶體2003_1至2003_N各具有控制使佈線2004_1至2004_k和源極線2008_1至2008_k開始傳導的定時的功能。例如,電晶體2003_1具有控制使佈線2004_1和源極線2008_1開始傳導的定時的功能。備選地,電晶體2003_1至2003_N各具有控制將佈線2004_1至2004_k的電位提供給源極線2008_1至2008_k的定時的功能。例如,電晶體2003_1具有控制使佈線2004_1的電位提供給源極線2008_1的定時的功能。這樣,電晶體2003_1至2003_N各用作開關。
注意,在與視頻信號對應的信號、例如與視頻信號對應的類比信號輸入到佈線2004_1至2004_k的情況下,佈線2004_1至2004_k用作信號線。備選地,數位信號、類比電壓或者類比電流可輸入到佈線2004_1至2004_k。
接下來參照圖50B的時序圖來描述圖50A所示的源極驅動電路的操作範例。
圖50B示出信號2015_1至2015_N以及信號2014_1至2014_k。信號2015_1至2015_N是電路2001的輸出信號。信號2014_1至2014_k分別輸入到佈線2004_1至2004_k。
注意,源極驅動電路的一個操作期間對應於顯示裝置中的一個閘極選擇期間。一個閘極選擇期間例如分為期間T0至TN。期間T0是預充電電壓同時施加到所選列的畫素的期間,並且又稱作預充電期間。期間T1至TN的每個是將視頻信號寫到所選列的畫素的期間,並且又稱作寫入期間。
首先,在期間T0,電路2001向佈線2005_1至2005_N輸出H信號。然後,電晶體2003_1至2003_k在電路2002_1中導通,使得佈線2004_1至2004_k和源極線2008_1至2008_k開始傳導。這時,預充電電壓Vp施加到佈線2004_1至2004_k。因此,預充電電壓Vp通過電晶體2003_1至2003_k輸出到源極線2008_1至2008_k。將預充電電壓Vp寫到所選列的畫素,使得對所選列的畫素預充電。
在期間T1至TN,電路2001依次向佈線2005_1至2005_N輸出H信號。例如,在期間T1,電路2001向佈線2005_1輸出H信號。然後,電晶體2003_1至2003_k導通,使得佈線2004_1至2004_k和源極線2008_1至2008_k開始傳導。這時,資料(S1)至資料(Sk)分別輸入到佈線2004_1至2004_k。資料(S1)至資料(Sk)分別通過電晶體2003_1至2003_k輸入到所選列中第一至第k行的畫素。這樣,在期間T1至TN,視頻信號逐行依次寫到所選列中的k行的畫素。
當視頻信號如上所述逐行寫到多行的畫素時,能夠減少將視頻信號寫到畫素所需的視頻信號的數量或者佈線的數量。因此,在其上形成畫素部分的基底與外部電路之間的連接的數量能夠減少,使得能夠實現產量的提高、可靠性的提高、元件數量的減少或者成本的降低。
備選地,在將視頻信號逐行寫到多行的畫素時,寫入時間能夠延長。因此,能夠防止視頻信號的寫入的不足,使得顯示品質能夠得到提高。
注意,當使k變大時,到外部電路的連接的數量能夠減少。但是,如果k過大,則將信號寫到畫素的時間會縮短。因此,k最好為6或以上,更理想地為3或以上,進一步最好為2。
具體來說,在畫素的顏色要素的數量為n(n為自然數)時,k=n或k=n×d(d為自然數)是較佳的。例如,在畫素分為紅色(R)、綠色(G)和藍色(B)三種顏色要素的情況 下,k=3或k=3×d是較佳的。
例如,在畫素分為m個(m為自然數)子畫素的情況下,k=m或k=m×d是較佳的。例如,在畫素分為兩個子畫素的情況下,k=2是較佳的。備選地,在畫素的顏色要素的數量為n的情況下,k=m×n或k=m×n×d是較佳的。
參照圖50C來描述源極驅動電路的不同結構範例。注意,在電路2001和電路2002的驅動頻率低的情況下,電路2001和電路2002可使用單晶半導體來形成。因此,電路2001和電路2002能夠使用與畫素部分2007相同的基底來形成,如圖50C所示。通過這種結構,在其上形成畫素部分的基底與外部電路之間的連接的數量能夠減少,使得能夠實現產量的提高、可靠性的提高、元件數量的減少或者成本的降低。
當閘極驅動電路2006A和閘極驅動電路2006B也使用與畫素部分2007相同的基底來形成時,到外部電路的連接的數量能夠進一步減少。注意,閘極驅動電路2006A對應於以上實施例中所述的電路10A、電路100A或電路200A,而閘極驅動電路2006B對應於以上實施例中所述的電路10B、電路100B或電路200B。
參照圖50D來描述源極驅動電路的不同結構範例。如圖50D所示,電路2001可使用與其上形成畫素部分2007的基底不同的基底來形成,而電路2002可使用與畫素部分2007相同的基底來形成。通過這種結構,在其上形成畫素部分的基底與外部電路之間的連接的數量能夠減少, 使得能夠實現產量的提高、可靠性的提高、元件數量的減少或者成本的降低。此外,由於使用與畫素部分2007相同的基底來形成的電路的數量減少,所以幀能夠減小。
(實施例8)
在顯示裝置中,保護電路在一些情況下設置用於閘極線或源極線,以便防止設置在畫素中的元件(例如電晶體、顯示元件或電容器)被靜電放電(ESD)、雜訊等損壞。
在這個實施例中,描述保護電路的結構以及包括保護電路的半導體裝置的結構。
參照圖51A至圖51G來描述保護電路的電路圖的範例。
圖51A所示的保護電路3000可用作保護電路。提供圖51A所示的保護電路3000,以便防止設置在與佈線3011連接的畫素中的元件被靜電放電、雜訊等損壞。保護電路3000包括電晶體3001和電晶體3002。電晶體3001和3002能夠是n通道電晶體或p通道電晶體。
電晶體3001的第一端子連接到佈線3012。電晶體3001的第二端子連接到佈線3011。電晶體3001的閘極連接到佈線3011。電晶體3002的第一端子連接到佈線3013。電晶體3002的第二端子連接到佈線3011。電晶體3002的閘極連接到佈線3013。
將信號(例如掃描信號、視頻信號、時鐘信號、開始信號、重置信號或選擇信號)和電壓(例如負電源電位、地 電壓或正電源電位)提供給佈線3011。將高電源電位VDD提供給佈線3012。將低高電源電位VSS(或地電壓)提供給佈線3013。
當佈線3011的電位處於低電源電位VSS與高電源電位VDD之間時,電晶體3011和電晶體3002關斷。因此,將提供給佈線3011的信號或電壓提供給連接到佈線3011的畫素。
由於靜電等的不利影響,高於高電源電位VDD的電位或者低於低電源電位VSS的電位在一些情況下提供給佈線3011。在那種情況下,設置在與佈線3011連接的畫素中的元件可能被高於高電源電位VDD的電位或者低於低電源電位VSS的電位損壞。
為了防止這種靜電放電,在高於高電源電位VDD的電位因靜電等的不利影響而提供給佈線3011的情況下,電晶體3001導通。然後,由於佈線3011中的電荷通過電晶體3001傳遞到佈線3012,所以佈線3011的電位降低。
在高於低電源電位VSS的電位因靜電等的不利影響而提供給佈線3011的情況下,電晶體3002導通。然後,由於佈線3011中的電荷通過電晶體3002傳遞到佈線3013,所以佈線3011的電位升高。
當保護電路3000如上所述設置時,能夠防止與佈線3011連接的畫素中設置的元件被靜電等損壞。
注意,圖51B或圖51C所示的保護電路3000可用作 保護電路。圖51B所示的結構對應於一種結構,其中從圖51A所示的結構消除電晶體3002和佈線3013。圖51C所示的結構對應於一種結構,其中從圖51的結構消除電晶體3001和佈線3012。
圖51D所示的保護電路3000可用作保護電路。圖51D所示的結構對應於一種結構,其中電晶體3003串聯連接在圖51A所示結構中的佈線3011與佈線3012之間,並且電晶體3004串聯連接在佈線3011與佈線3013之間。
在圖51D,電晶體3003的第一端子連接到佈線3012;電晶體3003的第二端子連接到電晶體3001的第一端子;並且電晶體3003的閘極連接到電晶體3001的第一端子。電晶體3004的第一端子連接到佈線3013;電晶體3004的第二端子連接到電晶體3002的第一端子;電晶體3004的閘極連接到佈線3013。
圖51E所示的保護電路3000可用作保護電路。圖51E所示的結構對應於一種結構,其中電晶體3001的閘極連接到圖51D所示結構中的電晶體3003的閘極,並且電晶體3002的閘極連接到電晶體3004的閘極。
圖51F所示的保護電路3000可用作保護電路。圖51F所示的結構對應於一種結構,其中電晶體3001和電晶體3003並聯連接在圖51A所示結構中的佈線3011與佈線3012之間,並且電晶體3002和電晶體3004並聯連接在佈線3011與佈線3013之間。
在圖51F,電晶體3003的第一端子連接到佈線3012;電晶體3003的第二端子連接到佈線3011;電晶體3003的閘極連接到佈線3011。電晶體3004的第一端子連接到佈線3013;電晶體3004的第二端子連接到佈線3011;電晶體3004的閘極連接到佈線3013。
圖51G所示的保護電路3000可用作保護電路。圖51G所示的結構對應於一種結構,其中電容器3005和電阻器3006並聯連接在圖51A所示結構中的電晶體3001的閘極與電晶體3001的第一端子之間,並且電容器3007和電阻器3008並聯連接在電晶體3002的閘極與電晶體3002的第一端子之間。
通過圖51Q所示的結構,能夠防止保護電路30000本身的損壞或退化。
例如,在將高於電源電位的電壓提供給佈線3011的情況下,電晶體3001的閘極與電晶體3001的源極之間的電位差Vgs升高。因此,電晶體3001導通,使得佈線3011的電位降低。但是,由於高電壓施加在電晶體3001的閘極與電晶體3001的第二端子之間,所以電晶體3001可能被損壞或者退化。為了防止電晶體3001的損壞或退化,電晶體的閘極電壓使用電容器3005來升高,並且電晶體3001的閘極與電晶體3001的源極之間的電位差Vgs降低。
具體來說,當電晶體3001導通時,電晶體3001的第一端子的電壓暫態升高。然後,通過電容器3005的電容 耦合,電晶體3001的閘極電壓升高。這樣,電晶體3001的閘極與電晶體3001的源極之間的電位差Vgs能夠降低,使得能夠抑制電晶體3001的損壞或退化。
類似地,在將低於電源電位的電壓提供給佈線3011的情況下,電晶體的第一端子的電壓暫態降低。然後,通過電容器3007的電容耦合,電晶體3002的閘極電壓降低。這樣,電晶體3002的閘極與電晶體3002的源極之間的電位差Vgs能夠降低,使得能夠抑制電晶體3002的損壞或退化。
接下來參照圖52A和圖52B來描述提供有保護電路的半導體裝置的結構。
圖52A示出其中保護電路設置在閘極線中的半導體裝置的結構範例。在圖52A,閘極線3102_1和閘極線3102_2每個對應於圖51A至圖51G的佈線3011。
佈線3012和佈線3013連接到與閘極驅動電路3100連接的佈線的任一個。通過這種結構,閘極驅動電路的電源電壓能夠用作用於操作保護電路300的電源電壓,使得電源電壓的種類以及用於向保護電路3000提供電源電壓的佈線的數量能夠減少。
圖52B示出一種半導體裝置的結構範例,其中保護電路設置在從外部、如FPC向其提供信號或電壓的端子中。在圖52B,佈線3012和佈線3013能夠連接到外部端子的任一個。例如,在佈線3012連接到端子3101a的情況下,在設置於端子3101a的保護電路中,能夠消除電晶 體3001。類似地,在佈線3013連接到端子3101b的情況下,在設置於端子3101b的保護電路中,能夠消除電晶體3002。對於設置在端子3101c和端子3101d中的保護電路,情況也會是這樣。
通過這種結構,電晶體的數量能夠減少,使得佈局面積能夠減小。
(實施例9)
在這個實施例中,參照圖53A至圖53C來描述包括電晶體和顯示元件的顯示裝置的結構以及電晶體的結構。
例如,場效電晶體或雙極電晶體能夠用作電晶體。薄膜電晶體(又稱作TFT)能夠用作場效電晶體。另外,場效電晶體可以是頂閘電晶體或底閘電晶體。通道蝕刻電晶體或底接觸電晶體(又稱作倒置共面電晶體)能夠用作底閘電晶體。此外,場效電晶體可具有n型或p型導電。
注意,場效電晶體例如包括:閘電極;半導體層,其中包括源區、通道區和汲區;以及閘絕緣層,在截面圖中設置在閘電極與半導體層之間。半導體層使用半導體膜或半導體基底來形成。
用於半導體膜或半導體基底的半導體材料的範例包括非晶半導體、微晶半導體、單晶半導體和多晶半導體。另外,氧化物半導體可用作半導體材料。
作為氧化物半導體,能夠使用四成分金屬氧化物(例如In-Sn-Ga-Zn-O基金屬氧化物)、三成分金屬氧化物(例 如In-Ga-Zn-O基金屬氧化物、In-Sn-Zn-O基金屬氧化物、In-Al-Zn-O基金屬氧化物、Sn-Ga-Zn-O基金屬氧化物、Al-Ga-Zn-O基金屬氧化物或者Sn-Al-Zn-O基金屬氧化物)或者二成分金屬氧化物(例如In-Zn-O基金屬氧化物、Sn-Zn-O基金屬氧化物、Al-Zn-O基金屬氧化物、Zn-Mg-O基金屬氧化物、Sn-Mg-O基金屬氧化物、In-Mg-O基金屬氧化物、In-Ga-O基金屬氧化物或者In-Sn-O基金屬氧化物)。In-O基金屬氧化物、Sn-O基金屬氧化物、Zn-O基金屬氧化物等等能夠用作氧化物半導體。此外,作為氧化物半導體,能夠使用在能夠用作該氧化物半導體的金屬氧化物中包含SiO2的氧化物半導體。
作為氧化物半導體,能夠使用由InMO3(ZnO)m(m>0)所表示的材料。在這裏,M表示從Ga、Al、Mn或Co中選取的一種或多種金屬元素。例如,M能夠是Ga、Ga和Al、Ga和Mn、Ga和Co等等。
圖53A和圖53B示出包括電晶體和顯示元件的結構範例。頂閘電晶體用作圖53A的電晶體,而底閘電晶體用作圖53B的電晶體。
圖53A示出基底5260、設置在基底5260之上的絕緣層5261、設置在絕緣層5261之上並且提供有區域5262a至5262e的半導體層5262、設置成覆蓋半導體層5262的絕緣層5263、設置在半導體層5262和絕緣層5263之上的導電層5264、設置在絕緣層5263和導電層5264之上並且提供有開口的絕緣層5265以及設置在絕緣層5265之 上以及在設置於絕緣層5265的開口中的導電層5266。
圖53B示出基底5300、設置在基底5300之上的導電層5301、設置成覆蓋導電層5301的絕緣層5302、設置在導電層5301和絕緣層5302之上的半導體層5303a、設置在半導體層5303a之上的半導體層5303b、設置在半導體層5303b和絕緣層5302之上的導電層5304、設置在絕緣層5302和導電層5304之上並且提供有開口的絕緣層5305以及設置在絕緣層5305之上以及在設置於絕緣層5305的開口中的導電層5306。
圖53C示出電晶體的不同結構範例。圖53C示出包括區域5353和區域5355的半導體基底5352、設置在半導體基底5352之上的絕緣層5356、設置在半導體基底5352之上的絕緣層5354、設置在絕緣層5356之上的導電層5357、設置在絕緣層5354、絕緣層5356和導電層5357之上並且提供有開口的絕緣層5358以及設置在絕緣層5358之上以及在設置於絕緣層5358的開口中的導電層5359。在圖53C,電晶體在區域5350和區域5351的每個中形成。圖53C所示的電晶體的結構可適用於圖53A和圖53B所示的電晶體。
注意,如圖53A所示,顯示裝置可包括:絕緣層5267,設置在導電層5266和絕緣層5265之上,並且提供有開口;導電層5268,設置在絕緣層5267之上並且在設置於絕緣層5267的開口中;絕緣層5269,設置在絕緣層5267和導電層5268之上,並且提供有開口;EL層 5270,設置在絕緣層5269之上並且在設置於絕緣層5269的開口中;以及導電層5271,設置在絕緣層5269和EL層5270之上。對於圖53B的顯示裝置,情況會是這樣。
注意,如圖53B所示,顯示裝置可包括:液晶層5307,設置在絕緣層5305和導電層5306之上;以及導電層5308,設置在液晶層5307之上。對於圖53A的顯示裝置,情況會是這樣。
絕緣層5261用作基膜。絕緣層5354用作元件隔離層(例如場氧化膜)。絕緣層5263、絕緣層5302和絕緣層5356的每個用作閘絕緣膜。導電層5264、導電層5301和導電層5357的每個用作閘電極。絕緣層5265、絕緣層5267、絕緣層5305和絕緣層5358的每個用作層間膜或平坦化膜。導電層5266、導電層5304和導電層5359的每個用作佈線、電晶體的電極、電容器的電極等等。導電層5268和導電層5306的每個用作畫素電極、反射電極等等。絕緣層5269用作隔牆。導電層5271和導電層5308的每個用作相對電極、公共電極等等。
作為基底5260和基底5300的每個,可使用玻璃基底、石英基底、半導體基底(例如矽基底或單晶基底)、SOI基底、塑膠基底、金屬基底、不銹鋼基底、包括不銹鋼箔的基底、鎢基底、包括鎢箔的基底、柔性基底等等。
作為玻璃基底,可使用鋇硼矽酸鹽玻璃基底、鋁硼矽酸鹽玻璃基底等等。對於柔性基底,可使用諸如由聚對苯二甲酸乙二醇酯(PET)、聚萘二甲酸乙二醇酯(PEN)或聚醚 碸(PES)或丙烯酸所代表的塑膠之類的柔性合成樹脂。備選地,可使用貼合膜(使用聚丙烯、聚酯、乙烯基、聚氟乙烯、聚氯乙烯等等形成)、包括纖維材料的紙張、基礎材料膜(使用聚酯、聚醯胺、聚醯亞胺、無機汽相沈積膜、紙張等形成)等等。
作為半導體基底5352,可使用具有n型導電的單晶矽基底。備選地,單晶矽基底的一部分或整體可用作半導體基底5352。區域5353是其中將雜質元素添加到半導體基底5352的區域,並且用作井。例如,在半導體基底5352具有p型導電的情況下,區域5353具有n型導電,並且用作n井。在半導體基底5352具有n型導電的情況下,區域5353具有p型導電,並且用作p井。區域5355是其中將雜質元素添加到半導體基底5352的區域,並且用作源區或汲區。注意,LDD(輕摻雜汲極)區可在半導體基底5352中形成。
對於絕緣層5261,能夠使用包含氧或氮的絕緣膜、例如氧化矽膜、氮化矽膜、氧氮化矽(SiOxNy)(x>y>0)膜或者氧化氮化矽(SiNxOy)(x>y>0)膜的單層結構、分層結構等。在絕緣層5261具有兩層結構的情況下,例如,能夠使用其中氮化矽膜形成為第一絕緣層並且氧化矽膜形成為第二絕緣層的絕緣層。在絕緣層5261具有三層結構的情況下,例如,能夠使用其中氧化矽膜形成為第一絕緣層、氮化矽膜形成為第二絕緣層以及氧化矽膜形成為第三絕緣層的絕緣層。
對於半導體層5262、半導體層5303a和半導體層5303b的每個,能夠使用非單晶半導體(例如非晶矽、多晶矽或微晶矽)、單晶半導體、化合物半導體或氧化物半導體(例如ZnO、InGaZnO、SiGe、GaAs、IZO(氧化銦鋅)、ITO(氧化銦錫)、SnO、TiO或AlZnSnO(AZTO))、有機半導體、碳奈米管等等。
區域5262a是沒有將雜質元素添加到半導體層5262的本質區,並且用作通道區。注意,可將雜質元素添加到區域5262a。添加到區域5262a的雜質元素的濃度最好低於添加到區域5262b、區域5262c、區域5262d或區域5262e的雜質元素的濃度。區域5262b和區域5262d的每個是以比區域5262c和區域5262e更低的濃度將雜質元素添加到半導體層5262的區域,並且用作LDD(輕摻雜汲極)區。注意,可消除區域5262b和區域5262d。區域5262c和區域5262e的每個是以高濃度將雜質元素添加到半導體層5262的區域,並且用作源區或汲區。
半導體層5303b是對其添加作為雜質元素的磷等的半導體層,並且具有n型導電。注意,在氧化物半導體或化合物半導體用於半導體層5303a的情況下,可消除半導體層5303b。
對於絕緣層5263和絕緣層5356的每個,最好使用包含氧或氮的絕緣膜、例如氧化矽膜、氮化矽膜、氧氮化矽(SiOxNy)(x>y>0)膜或者氧化氮化矽(SiNxOy)(x>y>0)膜的單層結構或分層結構。
作為導電層5264、導電層5266、導電層5268、導電層5271、導電層5301、導電層5304、導電層5306、導電層5308、導電層5357和導電層5359的每個,最好使用具有單層結構或分層結構的導電膜等等。對於導電膜,最好使用由下列元素所組成的組、包含從該組所選的一種元素的單層膜、使用包含從該組所選的一種或多種元素的化合物所形成的膜等,下列元素如:鋁(Al)、鉭(Ta)、鈦(Ti)、鉬(Mo)、鎢(W)、釹(Nd)、鉻(Cr)、鎳(Ni)、鉑(Pt)、金(Au)、銀(Ag)、銅(Cu)、錳(Mn)、鈷(Co)、鈮(Nb)、矽(Si)、鐵(Fe)、鈀(Pd)、碳(C)、鈧(Sc)、鋅(Zn)、鎵(Ga)、銦(In)、錫(Sn)、鋯(Zr)和鈰(Ce)。注意,單層膜或化合物可包含磷(P)、硼(B)、砷(As)、氧(O)等等。
包含從該多種元素中選取的一種或多種元素的化合物(例如合金)、包含氮以及從該多種元素中選取的一種或多種元素的化合物(例如氮化物膜)、包含矽以及從該多種元素中選取的一種或多種元素的化合物(例如矽化物膜)、奈米管材料等等能夠用作該化合物。氧化銦錫(ITO)、氧化銦鋅(IZO)、包含氧化矽的氧化銦錫(ITSO)、氧化鋅(ZnO)、氧化錫(SnO)、氧化鎘錫(CTO)、鋁釹(Al-Nd)、鋁鎢(Al-W)、鋁鋯(Al-Zr)、鋁鈦(Al-Ti)、鋁鈰(Al-Ce)、鎂銀(Mg-Ag)、鉬鈮(Mo-Nb)、鉬鎢(Mo-W)、鉬鉭(Mo-Ta)等等能夠用作合金。氮化鈦、氮化鉭、氮化鉬等等能夠用於氮化膜。矽化鎢、矽化鈦、矽化鎳、鋁矽、鉬矽等等能夠用於矽化物膜。碳奈米管、有機奈米管、無機奈米管或金 屬奈米管等等能夠用作奈米管材料。
對於絕緣層5265、絕緣層5267、絕緣層5269、絕緣層5305和絕緣層5358的每個,最好使用具有單層結構或分層結構等等的絕緣層。作為絕緣層,能夠使用:包含氧或氮的膜,例如氧化矽膜、氮化矽膜、氧氮化矽(SiOxNy)(x>y>0)膜或氧化氮化矽(SiNxOy)(x>y>0)膜;包含諸如菱形碳(DLC)之類的碳的膜;使用包含諸如矽氧烷樹酯、環氧樹酯、聚醯亞胺、聚醯胺、聚乙烯苯酚、苯並環丁烯或丙烯酸之類的有機材料所形成的膜;等等。
EL層5270包括使用發光材料所形成的發光層。除了發光層之外,EL層5270還可包括使用電洞注入材料所形成的電洞注入層、使用電洞傳輸材料所形成的電洞傳輸層、使用電子傳輸材料所形成的電子傳輸層、使用電子注入材料所形成的電子注入層、其中混合多個這些材料的層等等。導電層5268、EL層5270和導電層5271形成有機EL元件。
液晶層5307包括液晶,其中包含多個液晶分子。液晶分子的狀態主要由施加到畫素電極與相對電極之間的電壓來確定,並且液晶的透射率發生改變。例如,電控雙折射液晶(又稱作ECB液晶)、對其添加二色性色素的液晶(又稱作GH液晶)、聚合物分散液晶、盤狀液晶等等能夠用作該液晶。呈現藍相的液晶材料可用作該液晶。呈現藍相的液晶包含例如其中包括呈現藍相的液晶和手性試劑的液晶成分。呈現藍相的液晶具有1ms或以下的短回應時 間,並且是光學各向同性的;因此,不需要定向處理(alignment treatment),並且視角依賴性小。因此,通過呈現藍相的液晶,操作速度能夠得到提高。
注意,用作定向膜的絕緣層、用作突出部分的絕緣層等等可設置在絕緣層5305和導電層5306之上。
注意,用作濾色器、黑矩陣或突出部分的絕緣層等可在導電層5308之上形成。用作定向膜的絕緣層可在導電層5308之下形成。
以上實施例的任一個中所述的閘極驅動電路和半導體裝置能夠適用於這個實施例的顯示裝置。另外,這個實施例中所述的電晶體能夠在以上實施例的任一個所述的閘極驅動電路和半導體裝置中使用。具體來說,甚至在非單晶半導體、如非晶半導體或微晶半導體、有機半導體、氧化物半導體等等用於電晶體的半導體層的情況下,通過以上實施例的任一個中所述的閘極驅動電路和半導體裝置的結構也能夠得到抑制電晶體的退化的優點。
(實施例10)
在這個實施例中,參照圖54A至圖54C來描述顯示裝置的結構。作為顯示裝置的結構範例,圖54A示出顯示裝置的頂視圖,而圖54B和圖54C示出沿圖54A的截線A-B所截取的截面圖。
在圖54A,驅動電路5392和畫素部分5393在基底5400之上形成。驅動電路5392包括閘極驅動電路、源極 驅動電路等等。
圖54B示出基底5400、設置在基底5400之上的導電層5401、設置成覆蓋導電層5401的絕緣層5402、設置在導電層5401和絕緣層5402之上的半導體層5403a、設置在半導體層5403a之上的半導體層5403b、設置在半導體層5403b和絕緣層5402之上的導電層5404、設置在絕緣層5402和導電層5404之上並且提供有開口的絕緣層5405、設置在絕緣層5405之上並且在絕緣層5405的開口中的導電層5406、設置在絕緣層5405和導電層5406之上的絕緣層5408、設置在絕緣層5405之上的液晶層5407、設置在液晶層5407和絕緣層5408之上的導電層5409以及設置在導電層5409之上的基底5410。
導電層5401用作閘電極。絕緣層5402用作閘絕緣膜。導電層5404用作佈線、電晶體的電極、或者電容器的電極。絕緣層5405用作層間膜或平坦化膜。導電層5406用作佈線、畫素電極或反射電極。絕緣層5408用作密封層。導電層5409用作相對電極或公共電極。
在這裏,在一些情況下,寄生電容在驅動電路5392與導電層5409之間產生。相應地,從驅動電路5392所輸出的信號或者各節點的電位發生失真或延遲,並且增加驅動電路5392的功率消耗。
相比之下,當如圖54B所示的用作密封層並且具有比液晶層更低的介電常數的絕緣層5408在驅動電路5392之上形成時,能夠減小在驅動電路5392與導電層5409之間 所產生的寄生電容。因此,能夠降低從驅動電路5392所輸出的信號或者各節點的電位的失真、延遲等等。備選地,驅動電路5392的功率消耗能夠降低。
如圖54C所示,當用作密封層的絕緣層5408在驅動電路5392的一部分之上形成時,能夠得到類似效果。注意,在寄生電容的不利影響不成問題的情況下,沒有必要提供絕緣層5408。
注意,雖然在這個實施例中描述了提供有包括液晶層的液晶元件的顯示裝置,但是除了液晶元件之外,EL元件、電泳元件等等也能夠用作顯示裝置中的顯示元件。
由於在這個實施例的顯示裝置中能夠減小驅動電路的寄生電容,所以能夠降低各節點的電位或輸出信號的失真或延遲。因此,沒有必要提高電晶體的電流提供能力,使得電晶體的通道寬度能夠減小。因此,驅動電路的佈局面積能夠減小,使得顯示裝置的框架能夠減小,或者顯示裝置能夠具有更高清晰度。
(實施例11)
在這個實施例中,描述半導體裝置的佈局圖(又稱作頂視圖)。例如,圖55是圖31B所示半導體裝置的佈局圖。
圖55所示的半導體裝置包括導電層901、半導體層902、導電層903、導電層904和接觸孔905。注意,可形成不同導電層、不同接觸孔、絕緣膜等等。例如,可形成 用於將導電層901和導電層903相互連接的接觸孔。
導電層901包括用作閘電極或佈線的部分。半導體層902包括用作電晶體的半導體層的部分。導電層903包括用作佈線、源極或汲極的部分。導電層904包括用作透明電極、畫素電極或佈線的部分。導電層901和導電層904能夠通過接觸孔905相互連接,或者導電層903和導電層904能夠通過接觸孔905相互連接。
注意,當半導體層902設置在導電層901和導電層903相互重疊的部分時,導電層901與導電層903之間的寄生電容能夠減小,使得雜訊能夠降低。由於類似原因,半導體層902可設置在導電層901和導電層904相互重疊的部分或者在導電層903與導電層904相互重疊的部分。
注意,當導電層904在導電層901的一部分之上形成並且通過接觸孔905連接到導電層901時,佈線電阻能夠降低。
當導電層903和904在導電層901的一部分之上形成、導電層901通過接觸孔905連接到導電層904並且導電層903能夠通過不同接觸孔905連接到導電層904時,佈線電阻能夠進一步降低。
當導電層904在導電層903的一部分之上形成並且導電層903通過接觸孔905連接到導電層904時,佈線電阻能夠降低。
當導電層901或導電層903在導電層904的一部分之下形成並且導電層904通過接觸孔905連接到導電層901 或導電層903時,佈線電阻能夠降低。
(實施例12)
在這個實施例中,參照圖56A至圖56H以及圖57A至圖57H來描述包括以上實施例的任一個中所述的閘極驅動電路、半導體裝置或顯示裝置的電子裝置的範例以及半導體裝置的應用。
圖56A至圖56H以及圖57A至圖57D示出電子裝置的範例。這些電子裝置包括殼體5000、顯示部分5001、喇叭5003、LED燈5004、操作按鍵5005、連接端子5006、感測器5007、話筒5008和等等。注意,操作按鍵5005包括電源開關或操作開關。感測器5007具有測量力、位移、位置、速度、加速度、角速度、旋轉頻率、距離、光、液體、磁性、溫度、化學物質、聲、時間、硬度、電場、電流、電壓、電力、輻射、流率、濕度、梯度、振盪、氣味或紅外線的功能。
圖56A示出移動電腦,它除了上述元件之外還包括開關5009、紅外埠5010等等。圖56B示出提供有儲存媒體(例如DVD再現裝置)的可攜式影像再生裝置,它除了上述元件之外還包括顯示部分5002、儲存媒體讀取部分5011等等。圖56C示出眼鏡式顯示器,它除了上述元件之外還包括顯示部分5002、支架5012、耳機5013等等。圖56D示出可攜式遊戲機,它除了上述元件之外還包括儲存媒體讀取部分5011等等。
圖56E示出投影機,它除了上述元件之外還包括光源5033、投影透鏡5034等等。圖56F示出可攜式遊戲機,它除了上述元件之外還包括顯示部分5002、儲存媒體讀取部分5011等等。圖56G示出電視接收器,它除了上述元件之外還包括調諧器、影像處理部分等等。圖56H示出可攜式電視接收器,它除了上述元件之外還能夠包括能夠傳送和接收信號的充電器5017等等。
圖57A示出顯示器,它除了上述元件之外還包括支承底座5018等等。圖57B示出相機,它除了上述元件之外還包括外部連接埠5019、快門按鈕5015、影像接收部分5016等等。圖57C示出電腦,它除了上述元件之外還包括指標裝置5020、外部連接埠5019、讀取器/寫入器5021等等。圖57D示出行動電話,它除了上述元件之外還包括天線、行動電話和移動終端的一段(1seg數位電視廣播)部分接收服務的調諧器等等。
圖56A至圖56H以及圖57A至圖57D所示的電子裝置除了上述功能之外還能夠具有各種功能。
圖56A至圖56H以及圖57A至57D所示的電子裝置可具有例如:在顯示部分顯示資訊(例如靜止影像、運動影像或文字影像)的功能;觸摸面板功能;顯示日曆、日期、時間等的功能;採用軟體(例如程式)來控制處理的功能;無線通信功能;採用無線通信功能連接到各種電腦網路的功能;採用無線通信功能來傳送和接收資料的功能;讀取儲存媒體中儲存的程式或資料並且在顯示部分顯示程 式或資料的功能。
此外,包括多個顯示部分的電子裝置可具有主要在一個顯示部分顯示影像資訊而同時在另一個顯示部分顯示文字資訊的功能、通過在考慮視差的情況下顯示影像在多個顯示部分來顯示三維影像的功能等等。
此外,包括影像接收部分的電子裝置可具有拍攝靜止影像的功能、拍攝運動影像的功能、自動或手動校正拍攝的影像的功能、將拍攝的影像儲存在儲存媒體(外部儲存媒體或者結合在電子裝置中的儲存媒體)中的功能、在顯示部分顯示拍攝的影像的功能等等。
這個實施例中所述的電子裝置各包括用於顯示某種資訊的顯示部分。通過在這個實施例中的電子裝置的顯示部分中採用以上實施例中所述的閘極驅動電路、半導體裝置或顯示裝置,應用這個實施例的電子裝置,可以實現可靠性的提高、產量的提高、成本的降低、顯示部分尺寸的減小、顯示部分的清晰度提高等等。
接下來參照圖57E至圖57H來描述半導體裝置的應用。
參照圖57E和圖57F的每個來描述半導體裝置結合在建築物結構中的範例。參照圖57G和圖57H的每個來描述半導體裝置結合在運動車輛中的範例。
在圖57E,半導體裝置結合在作為建築物結構的牆壁上。在圖57E,半導體裝置包括殼體5022、顯示部分5023、作為操作部分的遠端控制項5024、喇叭5025等 等。半導體裝置結合在建築物結構的牆壁中,並且可在無需較大空間的情況下提供。
在圖57F,半導體裝置結合在作為建構結構的預製浴缸5027中。半導體裝置中包含的顯示面板5026結合在預製浴缸5027中,使得洗浴者能夠觀看顯示面板5026。
注意,雖然圖57E和圖57F示出牆壁和預製浴缸單元作為建構結構的範例,但是半導體裝置能夠設置在各種建構結構中。
在圖57G,半導體裝置結合在汽車的車體5029的顯示面板5028中,並且能夠按需求顯示與汽車的運行相關的資訊或者從汽車內部或外部輸入的資訊。注意,半導體裝置可具有導航功能。
在圖57H,半導體裝置結合在客機中。圖57H示出在為客機座位上方的天花板5030提供顯示面板5031時的使用模式。顯示面板5031通過鉸鏈5032結合在天花板5030中,並且乘客能夠通過拉直鉸鏈5032來觀看顯示面板5031。顯示面板5031具有通過乘客的操作來顯示資訊的功能。
注意,雖然車輛和飛機在圖57G和圖57H中示為運動車輛,但是半導體裝置能夠設置用於各種車輛,例如兩輪車輛、四輪車輛(包括汽車、公共汽車等)、火車(包括單軌、鐵路等)和船隻。
[範例1]
在這個範例中,執行電路模擬,以便檢驗輸出到閘極信號線的信號的延遲或失真在包括兩個閘極驅動電路的半導體裝置中降低。
在電路模擬中,使用實施例5中參照圖31B所述的半導體裝置。在圖31B所示的半導體裝置中,佈線111對應於閘極信號線,而電路200A和200B對應於閘極驅動電路。
另外,圖59是用作比較範例的半導體裝置的電路圖。在圖59,電路6200包括電晶體6201、電晶體6202、電晶體6301、電晶體6302、電晶體6401和電晶體6402。
電晶體6201的第一端子連接到佈線6112。電晶體6201的第二端子連接到佈線6111。電晶體6201的閘極連接到節點C1。電晶體6202的第一端子連接到佈線6113。電晶體6202的第二端子連接到佈線6111。電晶體6202的閘極連接到節點C2。
電晶體6301的第一端子連接到佈線6114。電晶體6301的第二端子連接到節點C1。電晶體6301的閘極連接到佈線6114。電晶體6302的第一端子連接到佈線6113。電晶體6302的第二端子連接到節點C1。電晶體6302的閘極連接到佈線6116。電晶體6401的第一端子連接到佈線6115。電晶體6401的第二端子連接到節點C2。電晶體6401的閘極連接到佈線6115。電晶體6402的第一端子連接到佈線6113。電晶體6402的第二端子連接到節點C2。 電晶體6402的閘極連接到電晶體6201的閘極。
圖60A、圖60B和圖61示出電路模擬的結果。注意,PSpice用作計算軟體。假定電晶體的閾值電壓為5V,並且電晶體的場效遷移率為1cm2/Vs。此外,假定時鐘信號CK1的電壓幅度為30V(H電平電位為30V,而L電平電位為0V),並且地電壓為0V。
在這裏,圖31B的電晶體201A和電晶體201B以及圖59的電晶體6201具有相同特性。類似地,圖31B的電晶體202A和電晶體202B以及圖59的電晶體6202具有相同特性;圖31B的電晶體301A和電晶體301B以及圖59的電晶體6301具有相同特性;圖31B的電晶體302A和電晶體302B以及圖59的電晶體6302具有相同特性;圖31B的電晶體401A和電晶體401B以及圖59的電晶體6401具有相同特性;圖31B的電晶體402A和電晶體402B以及圖59的電晶體6402具有相同特性。
相同電壓輸入到圖31B的佈線113A和佈線113B以及圖59的佈線6113。類似地,相同開始脈衝SP輸入到圖31B的佈線114A和佈線114B以及圖59的佈線6114;相同重置信號RE輸入到圖31B的佈線116A和佈線116B以及圖59的佈線6116。另外,信號SELA輸入到佈線115A,而信號SELB輸入到佈線115B。固定電壓輸入到佈線6115。
圖60A示出使用圖31所示的電路圖的電路模擬的結果。圖60B示出使用圖59所示的電路圖的電路模擬的結 果。圖60A示出節點A1的電位Va1、節點A2的電位Va2、節點B1的電位Vb1、節點B2的電位Vb2和佈線111的輸出信號OUT的電位。另外,圖60B示出節點C1的電位Vc1、節點C2的電位Vc2和信號線6111的輸出信號OUT的電位。
通過使用圖61,將圖60A中的佈線111的輸出信號OUT的電位與圖60B中的信號線6111的輸出信號OUT的電位進行比較。
如圖61所示,得到證實,與輸出到圖60B的信號線6111的輸出信號OUT的延遲相比,輸出到圖60A的佈線111的輸出信號OUT的延遲進一步降低。
本申請基於2010年9月9日向日本專利局提交的日本專利申請序號2010-201621,通過引用將其完整內容結合於此。
111‧‧‧佈線
112A‧‧‧佈線
112B‧‧‧佈線
113A‧‧‧佈線
113B‧‧‧佈線
114A‧‧‧佈線
114B‧‧‧佈線
115A‧‧‧佈線
115B‧‧‧佈線
116A‧‧‧佈線
116B‧‧‧佈線
117A‧‧‧佈線
117B‧‧‧佈線
200A‧‧‧電路
200B‧‧‧電路
201A‧‧‧電晶體
201B‧‧‧電晶體
202A‧‧‧電晶體
202B‧‧‧電晶體
204A‧‧‧電晶體
204B‧‧‧電晶體
202B‧‧‧電晶體
300A‧‧‧電路
300B‧‧‧電路
A1、A2‧‧‧節點
B1、B2‧‧‧節點

Claims (4)

  1. 一種顯示裝置,包括第1閘極驅動電路、第2閘極驅動電路、該第1閘極驅動電路與該第2閘極驅動電路之間的畫素部分、和閘極線,該第1閘極驅動電路包括第1電晶體~第8電晶體,該第2閘極驅動電路包括第9電晶體~第16電晶體,該第1電晶體的源極或汲極中的一者與該閘極線電連接,該第1電晶體的源極或汲極中的另一者與第1佈線電連接,該第2電晶體的源極或汲極中的一者與該閘極線電連接,該第2電晶體的源極或汲極中的另一者與第2佈線電連接,該第3電晶體的源極或汲極中的一者電連接於該第2電晶體的閘極,該第3電晶體的源極或汲極中的另一者電連接於第3佈線,該第4電晶體的源極或汲極中的一者電連接於該第2電晶體的閘極,該第4電晶體的源極或汲極中的另一者電連接於該第2佈線, 該第4電晶體的閘極電連接於該第1電晶體的閘極,該第5電晶體的源極或汲極中的一者電連接於該第3電晶體的閘極,該第5電晶體的源極或汲極中的另一者電連接於該第3佈線,該第5電晶體的閘極電連接於該第3佈線,該第6電晶體的源極或汲極中的一者電連接於該第3電晶體的閘極,該第6電晶體的源極或汲極中的另一者電連接於該第2佈線,該第6電晶體的閘極電連接於該第1電晶體的閘極,該第7電晶體的源極或汲極中的一者電連接於該第1電晶體的閘極,該第7電晶體的源極或汲極中的另一者電連接於第4佈線,該第7電晶體的閘極電連接於該第4佈線,該第8電晶體的源極或汲極中的一者電連接於該第1電晶體的閘極,該第8電晶體的源極或汲極中的另一者電連接於該第2佈線,該第8電晶體的閘極電連接於第5佈線,該第9電晶體的源極或汲極中的一者與該閘極線電連接,該第9電晶體的源極或汲極中的另一者與第6佈線電 連接,該第10電晶體的源極或汲極中的一者與該閘極線電連接,該第10電晶體的源極或汲極中的另一者與第7佈線電連接,該第11電晶體的源極或汲極中的一者電連接於該第10電晶體的閘極,該第11電晶體的源極或汲極中的另一者電連接於第8佈線,該第12電晶體的源極或汲極中的一者電連接於該第10電晶體的閘極,該第12電晶體的源極或汲極中的另一者電連接於該第7佈線,該第12電晶體的閘極電連接於該第9電晶體的閘極,該第13電晶體的源極或汲極中的一者電連接於該第11電晶體的閘極,該第13電晶體的源極或汲極中的另一者電連接於該第8佈線,該第13電晶體的閘極電連接於該第8佈線,該第14電晶體的源極或汲極中的一者電連接於該第11電晶體的閘極,該第14電晶體的源極或汲極中的另一者電連接於該第7佈線, 該第14電晶體的閘極電連接於該第9電晶體的閘極,該第15電晶體的源極或汲極中的一者電連接於該第9電晶體的閘極,該第15電晶體的源極或汲極中的另一者電連接於第9佈線,該第15電晶體的閘極電連接於該第9佈線,該第16電晶體的源極或汲極中的一者電連接於該第9電晶體的閘極,該第16電晶體的源極或汲極中的另一者電連接於該第7佈線,該第16電晶體的閘極電連接於第10佈線。
  2. 一種顯示裝置,包括第1閘極驅動電路、第2閘極驅動電路、該第1閘極驅動電路與該第2閘極驅動電路之間的畫素部分、和閘極線,該第1閘極驅動電路包括第1電晶體~第8電晶體,該第2閘極驅動電路包括第9電晶體~第16電晶體,該第1電晶體的源極或汲極中的一者與該閘極線電連接,該第1電晶體的源極或汲極中的另一者與第1佈線電連接,該第2電晶體的源極或汲極中的一者與該閘極線電連 接,該第2電晶體的源極或汲極中的另一者與第2佈線電連接,該第3電晶體的源極或汲極中的一者電連接於該第2電晶體的閘極,該第3電晶體的源極或汲極中的另一者電連接於第3佈線,該第4電晶體的源極或汲極中的一者電連接於該第2電晶體的閘極,該第4電晶體的源極或汲極中的另一者電連接於該第2佈線,該第4電晶體的閘極電連接於該第1電晶體的閘極,該第5電晶體的源極或汲極中的一者電連接於該第3電晶體的閘極,該第5電晶體的源極或汲極中的另一者電連接於該第3佈線,該第5電晶體的閘極電連接於該第3佈線,該第6電晶體的源極或汲極中的一者電連接於該第3電晶體的閘極,該第6電晶體的源極或汲極中的另一者電連接於該第2佈線,該第6電晶體的閘極電連接於該第1電晶體的閘極,該第7電晶體的源極或汲極中的一者電連接於該第1電晶體的閘極, 該第7電晶體的源極或汲極中的另一者電連接於第4佈線,該第7電晶體的閘極電連接於該第4佈線,該第8電晶體的源極或汲極中的一者電連接於該第1電晶體的閘極,該第8電晶體的源極或汲極中的另一者電連接於該第2佈線,該第8電晶體的閘極電連接於第5佈線,該第9電晶體的源極或汲極中的一者與該閘極線電連接,該第9電晶體的源極或汲極中的另一者與第6佈線電連接,該第10電晶體的源極或汲極中的一者與該閘極線電連接,該第10電晶體的源極或汲極中的另一者與第7佈線電連接,該第11電晶體的源極或汲極中的一者電連接於該第10電晶體的閘極,該第11電晶體的源極或汲極中的另一者電連接於第8佈線,該第12電晶體的源極或汲極中的一者電連接於該第10電晶體的閘極,該第12電晶體的源極或汲極中的另一者電連接於該第7佈線, 該第12電晶體的閘極電連接於該第9電晶體的閘極,該第13電晶體的源極或汲極中的一者電連接於該第11電晶體的閘極,該第13電晶體的源極或汲極中的另一者電連接於該第8佈線,該第13電晶體的閘極電連接於該第8佈線,該第14電晶體的源極或汲極中的一者電連接於該第11電晶體的閘極,該第14電晶體的源極或汲極中的另一者電連接於該第7佈線,該第14電晶體的閘極電連接於該第9電晶體的閘極,該第15電晶體的源極或汲極中的一者電連接於該第9電晶體的閘極,該第15電晶體的源極或汲極中的另一者電連接於第9佈線,該第15電晶體的閘極電連接於該第9佈線,該第16電晶體的源極或汲極中的一者電連接於該第9電晶體的閘極,該第16電晶體的源極或汲極中的另一者電連接於該第7佈線,該第16電晶體的閘極電連接於第10佈線,輸入至該第3佈線的信號與輸入至該第8佈線的信號 不同,輸入至該第1佈線的信號與輸入至該第6佈線的信號相同。
  3. 如申請專利範圍第1或2項的顯示裝置,其中,該第1佈線與該第6佈線電連接。
  4. 如申請專利範圍第1或2項的顯示裝置,其中,該第2佈線與該第7佈線電連接。
TW108111827A 2010-09-09 2011-09-06 半導體裝置 TWI715956B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010201621 2010-09-09
JP2010-201621 2010-09-09

Publications (2)

Publication Number Publication Date
TW201942895A TW201942895A (zh) 2019-11-01
TWI715956B true TWI715956B (zh) 2021-01-11

Family

ID=45806224

Family Applications (9)

Application Number Title Priority Date Filing Date
TW109145808A TWI746326B (zh) 2010-09-09 2011-09-06 半導體裝置
TW100132083A TWI537925B (zh) 2010-09-09 2011-09-06 半導體裝置
TW105142501A TWI614743B (zh) 2010-09-09 2011-09-06 半導體裝置
TW105109499A TWI575502B (zh) 2010-09-09 2011-09-06 半導體裝置
TW106124161A TWI615832B (zh) 2010-09-09 2011-09-06 半導體裝置
TW108111827A TWI715956B (zh) 2010-09-09 2011-09-06 半導體裝置
TW112118789A TW202336720A (zh) 2010-09-09 2011-09-06 顯示裝置
TW110124130A TWI810597B (zh) 2010-09-09 2011-09-06 顯示裝置
TW106143221A TWI663590B (zh) 2010-09-09 2011-09-06 半導體裝置

Family Applications Before (5)

Application Number Title Priority Date Filing Date
TW109145808A TWI746326B (zh) 2010-09-09 2011-09-06 半導體裝置
TW100132083A TWI537925B (zh) 2010-09-09 2011-09-06 半導體裝置
TW105142501A TWI614743B (zh) 2010-09-09 2011-09-06 半導體裝置
TW105109499A TWI575502B (zh) 2010-09-09 2011-09-06 半導體裝置
TW106124161A TWI615832B (zh) 2010-09-09 2011-09-06 半導體裝置

Family Applications After (3)

Application Number Title Priority Date Filing Date
TW112118789A TW202336720A (zh) 2010-09-09 2011-09-06 顯示裝置
TW110124130A TWI810597B (zh) 2010-09-09 2011-09-06 顯示裝置
TW106143221A TWI663590B (zh) 2010-09-09 2011-09-06 半導體裝置

Country Status (5)

Country Link
US (10) US9035923B2 (zh)
JP (14) JP5839896B2 (zh)
KR (7) KR101931929B1 (zh)
CN (2) CN105845093B (zh)
TW (9) TWI746326B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8736315B2 (en) * 2011-09-30 2014-05-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US20140218274A1 (en) * 2013-02-07 2014-08-07 Innolux Corporation Display panel
US9583063B2 (en) 2013-09-12 2017-02-28 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2015187672A (ja) * 2014-03-27 2015-10-29 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
US10235956B2 (en) * 2014-04-22 2019-03-19 Sharp Kabushiki Kaisha Active-matrix substrate and display device including the same
JP6521794B2 (ja) 2014-09-03 2019-05-29 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
US9940866B2 (en) * 2015-06-01 2018-04-10 Apple Inc. Electronic device having display with curved edges
CN105161066B (zh) * 2015-10-10 2018-11-23 深圳市华星光电技术有限公司 Goa驱动电路及其驱动方法
CN105528987B (zh) * 2016-02-04 2018-03-27 重庆京东方光电科技有限公司 栅极驱动电路及其驱动方法和显示装置
KR20180004370A (ko) 2016-07-01 2018-01-11 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
CN106531100B (zh) * 2016-12-15 2019-04-02 昆山龙腾光电有限公司 显示装置及驱动方法
EP3580744A1 (en) * 2017-02-09 2019-12-18 L-3 Technologies, Inc. Fault-tolerant liquid crystal displays for avionics systems
CN106652881B (zh) * 2017-03-14 2019-11-22 中山东颐光电科技有限公司 一种显示模组及其驱动方法
WO2018190206A1 (ja) * 2017-04-11 2018-10-18 シャープ株式会社 表示装置
CN106950775A (zh) * 2017-05-16 2017-07-14 京东方科技集团股份有限公司 一种阵列基板和显示装置
WO2019021878A1 (ja) * 2017-07-24 2019-01-31 シャープ株式会社 表示装置およびその駆動方法
CN107634072B (zh) * 2017-10-25 2020-04-03 厦门天马微电子有限公司 阵列基板及显示面板
KR102559086B1 (ko) * 2017-12-12 2023-07-24 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 표시장치
CN108535924B (zh) * 2018-04-19 2019-05-31 深圳市华星光电技术有限公司 液晶显示装置及其驱动方法
CN111223459B (zh) * 2018-11-27 2022-03-08 元太科技工业股份有限公司 移位寄存器以及栅极驱动电路
CN109445137B (zh) * 2018-12-25 2020-04-14 惠科股份有限公司 一种显示装置的制造方法、修复方法和显示装置
TWI682379B (zh) * 2018-12-25 2020-01-11 友達光電股份有限公司 閘極驅動電路及其顯示面板
CN111708230B (zh) * 2020-06-30 2022-09-30 厦门天马微电子有限公司 一种显示面板及显示装置
TWI763235B (zh) 2021-01-06 2022-05-01 友達光電股份有限公司 顯示面板
US11699391B2 (en) 2021-05-13 2023-07-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display apparatus, and electronic device
CN115762419B (zh) * 2021-09-03 2024-10-18 乐金显示有限公司 栅极驱动器以及包括栅极驱动器的显示装置
CN116564217A (zh) * 2022-01-28 2023-08-08 群创光电股份有限公司 电子装置
TWI831343B (zh) * 2022-08-25 2024-02-01 聚積科技股份有限公司 發光二極體顯示裝置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200521913A (en) * 2003-12-17 2005-07-01 Lg Philips Lcd Co Ltd Gate driving apparatus and method for liquid crystal display
TW200818089A (en) * 2006-10-13 2008-04-16 Au Optronics Corp Gate driver and driving method of liquid crystal display device
TW200905436A (en) * 2007-07-27 2009-02-01 Niko Semiconductor Co Ltd Gate electrode driving circuit with active voltage clamp
US20090261339A1 (en) * 2008-04-18 2009-10-22 Tung-Chang Tsai Gate driver on array of a display and method of making device of a display

Family Cites Families (90)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02214817A (ja) 1989-02-16 1990-08-27 Hitachi Ltd 液晶表示装置およびその駆動方法
JPH02253232A (ja) 1989-03-28 1990-10-12 Toshiba Corp マトリクス形表示パネルの駆動回路
JP3240837B2 (ja) 1994-05-24 2001-12-25 ソニー株式会社 表示用半導体装置
TW581906B (en) 1995-10-14 2004-04-01 Semiconductor Energy Lab Display apparatus and method
JP3800863B2 (ja) 1999-06-02 2006-07-26 カシオ計算機株式会社 表示装置
JP2001100696A (ja) * 1999-09-29 2001-04-13 Sanyo Electric Co Ltd アクティブマトリックス型el表示装置
US6856307B2 (en) * 2000-02-01 2005-02-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and method of driving the same
US7129918B2 (en) * 2000-03-10 2006-10-31 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving electronic device
JP2002032048A (ja) * 2000-05-09 2002-01-31 Sharp Corp 画像表示装置およびそれを用いた電子機器
TWI267049B (en) 2000-05-09 2006-11-21 Sharp Kk Image display device, and electronic apparatus using the same
SG114502A1 (en) 2000-10-24 2005-09-28 Semiconductor Energy Lab Light emitting device and method of driving the same
KR100733879B1 (ko) * 2000-12-30 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치
JP4310939B2 (ja) 2001-06-29 2009-08-12 カシオ計算機株式会社 シフトレジスタ及び電子装置
JP2003114646A (ja) 2001-08-03 2003-04-18 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法。
KR100803163B1 (ko) 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치
JP4302535B2 (ja) 2002-04-08 2009-07-29 サムスン エレクトロニクス カンパニー リミテッド ゲート駆動回路及びこれを有する液晶表示装置
KR100796298B1 (ko) * 2002-08-30 2008-01-21 삼성전자주식회사 액정표시장치
WO2004057561A1 (ja) 2002-12-19 2004-07-08 Semiconductor Energy Laboratory Co., Ltd. 発光装置の駆動方法、および電子機器
US7369111B2 (en) * 2003-04-29 2008-05-06 Samsung Electronics Co., Ltd. Gate driving circuit and display apparatus having the same
TWI277934B (en) * 2003-10-28 2007-04-01 Novatek Microelectronics Corp Liquid crystal display panel and driving circuit thereof
US8144146B2 (en) * 2004-05-21 2012-03-27 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US7332742B2 (en) 2004-06-29 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
EP1820180B1 (en) * 2004-12-06 2014-10-15 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus using the same
KR101137880B1 (ko) 2004-12-31 2012-04-20 엘지디스플레이 주식회사 쉬프트 레지스터 및 그 구동 방법
KR100674976B1 (ko) * 2005-06-03 2007-01-29 삼성전자주식회사 공유 회로를 이용하는 평판 표시 장치의 게이트 라인 구동장치 및 방법
KR20060134758A (ko) * 2005-06-23 2006-12-28 엘지.필립스 엘시디 주식회사 쉬프트 레지스터와 이를 이용한 액정표시장치
KR101166819B1 (ko) 2005-06-30 2012-07-19 엘지디스플레이 주식회사 쉬프트 레지스터
KR20070013013A (ko) * 2005-07-25 2007-01-30 삼성전자주식회사 표시 장치
JP5291874B2 (ja) * 2005-10-18 2013-09-18 株式会社半導体エネルギー研究所 半導体装置、シフトレジスタ、表示装置
US9153341B2 (en) 2005-10-18 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Shift register, semiconductor device, display device, and electronic device
KR101157940B1 (ko) * 2005-12-08 2012-06-25 엘지디스플레이 주식회사 게이트 구동회로 및 이의 리페어방법
KR20070070928A (ko) * 2005-12-29 2007-07-04 삼성전자주식회사 구동 장치 및 이를 포함하는 액정 표시 장치
KR101197058B1 (ko) * 2006-02-20 2012-11-06 삼성디스플레이 주식회사 표시 장치의 구동 장치
JP4997795B2 (ja) 2006-03-10 2012-08-08 カシオ計算機株式会社 マトリックス表示装置の駆動回路及びそれを備えたマトリックス表示装置
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
JP5386069B2 (ja) 2006-06-02 2014-01-15 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR101272337B1 (ko) 2006-09-01 2013-06-07 삼성디스플레이 주식회사 부분 화면 표시가 가능한 표시장치 및 그 구동방법
TW200822038A (en) 2006-09-01 2008-05-16 Int Rectifier Corp High voltage gate driver IC with multi-function gating
US20080055200A1 (en) 2006-09-01 2008-03-06 Dong Young Lee High voltage gate driver ic with multi-function gating
JP3950912B2 (ja) * 2006-09-21 2007-08-01 株式会社日立製作所 表示装置
JP4932415B2 (ja) 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
JP5116277B2 (ja) 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
TWI749346B (zh) 2006-09-29 2021-12-11 日商半導體能源研究所股份有限公司 顯示裝置和電子裝置
JP2008129289A (ja) * 2006-11-20 2008-06-05 Sharp Corp 液晶表示装置および液晶駆動方法
JP2008140490A (ja) 2006-12-04 2008-06-19 Seiko Epson Corp シフトレジスタ、走査線駆動回路、電気光学装置及び電子機器
US20080211760A1 (en) * 2006-12-11 2008-09-04 Seung-Soo Baek Liquid Crystal Display and Gate Driving Circuit Thereof
TWI354262B (en) * 2006-12-14 2011-12-11 Au Optronics Corp Gate driving circuit and driving circuit unit ther
KR101326075B1 (ko) * 2007-01-12 2013-11-07 삼성디스플레이 주식회사 액정 표시 장치 및 이의 구동 방법
CN101568954B (zh) 2007-01-31 2012-05-30 夏普株式会社 显示装置
KR101337256B1 (ko) 2007-02-14 2013-12-05 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
US7814345B2 (en) 2007-02-28 2010-10-12 Hewlett-Packard Development Company, L.P. Gate drive voltage selection for a voltage regulator
JP4912186B2 (ja) 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP2008251094A (ja) 2007-03-30 2008-10-16 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
KR101307414B1 (ko) * 2007-04-27 2013-09-12 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 액정 표시 장치
JP2008276849A (ja) 2007-04-27 2008-11-13 Mitsubishi Electric Corp 画像表示装置および半導体装置
KR101493276B1 (ko) * 2007-05-09 2015-02-16 삼성디스플레이 주식회사 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법
JP4968681B2 (ja) 2007-07-17 2012-07-04 Nltテクノロジー株式会社 半導体回路とそれを用いた表示装置並びにその駆動方法
TWI357531B (en) * 2007-09-19 2012-02-01 Au Optronics Corp Gate-driving type liquid crystal display and pixel
US8937614B2 (en) 2007-11-06 2015-01-20 Nlt Technologies, Ltd. Bidirectional shift register and display device using the same
JP5224241B2 (ja) * 2007-11-06 2013-07-03 Nltテクノロジー株式会社 双方向シフトレジスタ、それを用いた表示装置
TWI370438B (en) 2007-12-14 2012-08-11 Novatek Microelectronics Corp Pixel driving method and circuit
JP4981928B2 (ja) 2007-12-28 2012-07-25 シャープ株式会社 表示駆動回路及び表示装置
EP2226938A4 (en) 2007-12-28 2011-07-20 Sharp Kk SEMICONDUCTOR DEVICE AND DISPLAY DEVICE
JP2009205706A (ja) 2008-02-26 2009-09-10 Sony Corp シフトレジスタ回路および表示装置ならびに電子機器
KR101408260B1 (ko) 2008-04-25 2014-06-18 엘지디스플레이 주식회사 액정표시장치의 게이트 구동 회로
KR101366851B1 (ko) * 2008-04-25 2014-02-24 엘지디스플레이 주식회사 액정표시장치
US8248352B2 (en) 2008-04-25 2012-08-21 Lg Display Co., Ltd. Driving circuit of liquid crystal display
US9129576B2 (en) 2008-05-06 2015-09-08 Himax Technologies Limited Gate driving waveform control
JP5527647B2 (ja) 2008-05-26 2014-06-18 Nltテクノロジー株式会社 シフトレジスタ
JP2010033038A (ja) * 2008-06-30 2010-02-12 Nec Electronics Corp 表示パネル駆動方法及び表示装置
CN101620841A (zh) 2008-06-30 2010-01-06 恩益禧电子股份有限公司 显示面板驱动方法及显示装置
JP5434007B2 (ja) 2008-08-01 2014-03-05 カシオ計算機株式会社 フリップフロップ回路、シフトレジスタ及び電子機器
KR101493491B1 (ko) 2008-09-03 2015-03-05 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
JP2010086640A (ja) 2008-10-03 2010-04-15 Mitsubishi Electric Corp シフトレジスタ回路
US8232947B2 (en) * 2008-11-14 2012-07-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR101671544B1 (ko) 2008-11-21 2016-11-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치 및 전자 기기
KR101020627B1 (ko) 2008-12-18 2011-03-09 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
TWI398838B (zh) * 2008-12-31 2013-06-11 Innolux Corp 移位暫存單元、掃描驅動電路、顯示裝置及移位暫存單元之控制方法
KR101544052B1 (ko) 2009-02-11 2015-08-13 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
TWI386742B (zh) * 2009-04-14 2013-02-21 Au Optronics Corp 液晶顯示器及其液晶顯示面板的驅動方法
JP2010266490A (ja) * 2009-05-12 2010-11-25 Sony Corp 表示装置
CN102414735B (zh) 2009-06-25 2015-02-25 株式会社半导体能源研究所 显示设备和电子设备
JP5299776B2 (ja) * 2009-06-30 2013-09-25 Nltテクノロジー株式会社 液晶表示素子、表示装置及びその駆動方法
CN101609718B (zh) 2009-07-20 2012-06-27 友达光电股份有限公司 移位寄存器
KR101590945B1 (ko) * 2009-11-17 2016-02-19 삼성디스플레이 주식회사 액정 표시 장치
KR101752834B1 (ko) * 2009-12-29 2017-07-03 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치
KR20120075166A (ko) 2010-12-28 2012-07-06 삼성모바일디스플레이주식회사 액정표시장치 및 그의 구동 방법
US9029794B2 (en) * 2012-03-15 2015-05-12 Varian Medical Systems, Inc. X-ray matrix imager based on a multiple-gate-line driving scheme and a shared-gate-line driving scheme
KR101744598B1 (ko) 2014-12-31 2017-06-13 엔에이치엔엔터테인먼트 주식회사 통합 결제 서비스를 제공하는 클라우드 서비스 방법 및 시스템

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200521913A (en) * 2003-12-17 2005-07-01 Lg Philips Lcd Co Ltd Gate driving apparatus and method for liquid crystal display
TW200818089A (en) * 2006-10-13 2008-04-16 Au Optronics Corp Gate driver and driving method of liquid crystal display device
TW200905436A (en) * 2007-07-27 2009-02-01 Niko Semiconductor Co Ltd Gate electrode driving circuit with active voltage clamp
US20090261339A1 (en) * 2008-04-18 2009-10-22 Tung-Chang Tsai Gate driver on array of a display and method of making device of a display

Also Published As

Publication number Publication date
US20190279586A1 (en) 2019-09-12
JP2023051948A (ja) 2023-04-11
JP2022009004A (ja) 2022-01-14
JP7196354B2 (ja) 2022-12-26
US11501728B2 (en) 2022-11-15
TW202336720A (zh) 2023-09-16
US12100366B2 (en) 2024-09-24
US20120062528A1 (en) 2012-03-15
JP2012078805A (ja) 2012-04-19
CN102402933B (zh) 2016-06-22
JP6110462B2 (ja) 2017-04-05
JP2022163161A (ja) 2022-10-25
JP7441929B2 (ja) 2024-03-01
KR20210063288A (ko) 2021-06-01
JP6259148B2 (ja) 2018-01-10
TWI746326B (zh) 2021-11-11
CN105845093A (zh) 2016-08-10
TW201717188A (zh) 2017-05-16
TW202215409A (zh) 2022-04-16
KR20180136920A (ko) 2018-12-26
JP2021063989A (ja) 2021-04-22
TW202141461A (zh) 2021-11-01
US9035923B2 (en) 2015-05-19
KR101931929B1 (ko) 2018-12-24
KR102374792B1 (ko) 2022-03-17
CN105845093B (zh) 2018-09-21
KR102257153B1 (ko) 2021-05-27
US11688358B2 (en) 2023-06-27
CN102402933A (zh) 2012-04-04
US10957267B2 (en) 2021-03-23
TW201942895A (zh) 2019-11-01
TWI614743B (zh) 2018-02-11
JP6559924B1 (ja) 2019-08-14
JP7015409B2 (ja) 2022-02-02
JP2019207418A (ja) 2019-12-05
TWI615832B (zh) 2018-02-21
TWI810597B (zh) 2023-08-01
KR102465577B1 (ko) 2022-11-10
US20170116942A1 (en) 2017-04-27
KR20220155241A (ko) 2022-11-22
JP6960514B2 (ja) 2021-11-05
KR102061050B1 (ko) 2019-12-31
JP2017107221A (ja) 2017-06-15
US10510310B2 (en) 2019-12-17
US20180286337A1 (en) 2018-10-04
US20190108806A1 (en) 2019-04-11
JP7124243B1 (ja) 2022-08-23
KR20220038027A (ko) 2022-03-25
US10140942B2 (en) 2018-11-27
TW201624462A (zh) 2016-07-01
JP2019191586A (ja) 2019-10-31
TW201824242A (zh) 2018-07-01
TW201236005A (en) 2012-09-01
JP5839896B2 (ja) 2016-01-06
US20230335073A1 (en) 2023-10-19
TW201738874A (zh) 2017-11-01
US10304402B2 (en) 2019-05-28
US20200118507A1 (en) 2020-04-16
US9552761B2 (en) 2017-01-24
JP2017198997A (ja) 2017-11-02
US20150339971A1 (en) 2015-11-26
TWI663590B (zh) 2019-06-21
JP2022122970A (ja) 2022-08-23
JP2024059742A (ja) 2024-05-01
US20230052898A1 (en) 2023-02-16
KR20230141665A (ko) 2023-10-10
JP6811890B1 (ja) 2021-01-13
JP2021021952A (ja) 2021-02-18
TWI575502B (zh) 2017-03-21
JP2016076288A (ja) 2016-05-12
US9990894B2 (en) 2018-06-05
KR20120026453A (ko) 2012-03-19
TWI537925B (zh) 2016-06-11
US20210210039A1 (en) 2021-07-08
KR20200001577A (ko) 2020-01-06
JP2022064931A (ja) 2022-04-26
KR102580713B1 (ko) 2023-09-21

Similar Documents

Publication Publication Date Title
KR102580713B1 (ko) 반도체 장치