TWI711165B - 半導體裝置及電子裝置 - Google Patents

半導體裝置及電子裝置 Download PDF

Info

Publication number
TWI711165B
TWI711165B TW104136754A TW104136754A TWI711165B TW I711165 B TWI711165 B TW I711165B TW 104136754 A TW104136754 A TW 104136754A TW 104136754 A TW104136754 A TW 104136754A TW I711165 B TWI711165 B TW I711165B
Authority
TW
Taiwan
Prior art keywords
electrode
transistor
insulating film
film
addition
Prior art date
Application number
TW104136754A
Other languages
English (en)
Other versions
TW201626550A (zh
Inventor
野田耕生
Original Assignee
日商半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源研究所股份有限公司 filed Critical 日商半導體能源研究所股份有限公司
Publication of TW201626550A publication Critical patent/TW201626550A/zh
Application granted granted Critical
Publication of TWI711165B publication Critical patent/TWI711165B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8258Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using a combination of technologies covered by H01L21/8206, H01L21/8213, H01L21/822, H01L21/8252, H01L21/8254 or H01L21/8256
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明的一個實施方式的目的是提供一種適合於微型化和高密度化的半導體裝置。本發明的一個實施方式包括具有凸部的第一電極、凸部上的第一絕緣體、覆蓋第一電極及第一絕緣體的第二絕緣體以及第二絕緣體上的第二電極,第二電極包括隔著第一絕緣體及第二絕緣體與第一電極重疊的第一區域以及隔著第二絕緣體與第一電極重疊的第二區域,第二電極的周邊部設置在第一區域中。

Description

半導體裝置及電子裝置
本發明的一個實施方式係關於一種電容元件以及包括電容元件的半導體裝置。
本發明的一個實施方式不侷限於上述技術領域。本說明書等所公開的發明的技術領域係關於一種物體、方法或製造方法。另外,本發明的一個實施方式係關於一種製程(process)、機器(machine)、產品(manufacture)或組合物(composition of matter)。因此,明確而言,作為本說明書所公開的本發明的一個實施方式的技術領域的例子可以舉出半導體裝置、顯示裝置、液晶顯示裝置、發光裝置、照明設備、蓄電裝置、記憶體裝置、攝像裝置、這些裝置的驅動方法和這些裝置的製造方法。
注意,在本說明書等中,半導體裝置是指藉由利用半導體特性而能夠工作的所有裝置。除了電晶體等半導體元件,半導體電路、算術裝置或記憶體裝置也是半導體裝置的一個實施方式。攝像裝置、顯示裝置、液晶顯示裝置、發光裝置、電光裝置、發電裝置(包括薄膜太陽能電池或有機薄膜太陽能電池等)及電子裝置有時包括半導體裝置。
使用半導體材料構成電晶體的技術受到關注。該電晶體被廣泛地應用於積體電路(IC)、影像顯示裝置(簡單地記載為顯示裝置)等電子裝置。作為可以用於電晶體的半導體材料,矽類半導體材料被廣泛地周知,而作為其他材料,氧化物半導體受到關注。
例如,公開了作為氧化物半導體使用氧化鋅或In-Ga-Zn類氧化物半導體來製造電晶體的技術(參照專利文獻1及專利文獻2)。
近年來,隨著電子裝置的高功能化、小型化或輕量化,對高密度地集成有被微型化的電晶體等半導體元件的積體電路的要求提高。
例如,公開了Tri-Gate(三閘極)電晶體和具有COB(capacitor-over-bitline:位元線上電容器)結構的MIM電容元件(非專利文獻1)。
[專利文獻1]日本專利申請公開第2007-123861號公報
[專利文獻2]日本專利申請公開第2007-96055號公報
[非專利文獻1]R. Brain et al.,”A 22nm High Performance Embedded DRAM SoC Technology Featuring Tri-gate Transistors and MIMCAP COB”,2013 SYMPOSIUM ON VLSI TECHNOLOGY 2-1
本發明的一個實施方式的目的之一是提供一種適合於微型化和高密度化的半導體裝置。
另外,本發明的一個實施方式的目的之一是使半導體裝置具有良好的電特性。另外,本發明的一個實施方式的目的之一是提供一種可靠性高的半導體裝置。此外,本發明的一個實施方式的目的之一是提供一種具有新穎結構的半導體裝置。
注意,這些目的的記載不妨礙其他目的的存在。此外,本發明的一個實施方式並不需要實現所有上述目的。另外,從說明書、圖式以及申請專利範圍等的記載得知並衍生上述以外的目的。
本發明的一個實施方式包括具有凸部的第一電極、凸部上的第一絕緣體、覆蓋第一電極及第一絕緣體的第二絕緣體以及第二絕緣體上的第二電 極,第二電極的周邊部包括隔著第一絕緣體及第二絕緣體與第一電極重疊的區域。
另外,“周邊部”是指由沿著一個物體的側面的端部構成的區域。尤其是,在本說明書中的包括電容元件的結構中,該“周邊部”是指一個物體的端部中的有可能發生洩漏電流(也稱為邊洩漏電流)的區域。例如,“第二電極的周邊部”是指包括和第一電極之間有可能發生洩漏電流的第二電極的端部的區域。
本發明的一個實施方式包括具有凸部的第一電極、凸部上的第一絕緣體、覆蓋第一電極及第一絕緣體的第二絕緣體以及第二絕緣體上的第二電極,第二電極包括隔著第一絕緣體及第二絕緣體與第一電極重疊的第一區域以及隔著第二絕緣體與第一電極重疊的第二區域,第二電極的周邊部設置在第一區域中。
另外,在上述結構中,第一電極與電晶體電連接。
另外,在上述結構中,電晶體包括第三電極,第三電極設置在用於第一電極的導電體中。
另外,本發明的一個實施方式是包括上述結構、以及顯示裝置、麥克風、揚聲器、操作鍵、觸控面板及天線中的至少一個的電子裝置。
根據本發明的一個實施方式,可以提供一種適合於微型化和高密度化的半導體裝置。
另外,本發明的一個實施方式可以提供一種具有良好的電特性的半導體裝置。另外,本發明的一個實施方式可以提供一種可靠性高的半導體裝置。此外,本發明的一個實施方式可以提供一種具有新穎結構的半導體裝置。注意,這些效果的記載不妨礙其他效果的存在。此外,本發明的一個實施方式並不需要具有所有上述效果。另外,從說明書、圖式以及申請專利範圍等的記載得知並衍生上述以外的效果。
100‧‧‧電晶體
101‧‧‧半導體基板
102‧‧‧半導體膜
103a‧‧‧低電阻層
103b‧‧‧低電阻層
104‧‧‧閘極絕緣膜
105‧‧‧閘極電極
105a‧‧‧閘極電極
105b‧‧‧閘極電極
110‧‧‧佈線
111a‧‧‧佈線
111b‧‧‧佈線
121‧‧‧絕緣膜
122‧‧‧絕緣膜
200‧‧‧電晶體
201‧‧‧絕緣膜
202‧‧‧絕緣膜
203a‧‧‧氧化物半導體層
203b‧‧‧氧化物半導體層
203c‧‧‧氧化物半導體層
204a‧‧‧電極
204b‧‧‧電極
205‧‧‧閘極絕緣膜
206‧‧‧閘極電極
206a‧‧‧導電體
206b‧‧‧導電體
207‧‧‧絕緣膜
208‧‧‧絕緣膜
209a‧‧‧低電阻區域
209b‧‧‧低電阻區域
250‧‧‧佈線
300‧‧‧電容元件
301‧‧‧絕緣膜
302‧‧‧電極
302a‧‧‧導電層
302A‧‧‧導電膜
302b‧‧‧導電層
302B‧‧‧導電膜
302C‧‧‧導電膜
302c‧‧‧導電膜
303‧‧‧障壁層
303A‧‧‧障壁膜
303B‧‧‧障壁層
304‧‧‧絕緣體
305‧‧‧電極
305A‧‧‧導電膜
305a‧‧‧導電體
305b‧‧‧導電體
306‧‧‧絕緣膜
307‧‧‧佈線
308‧‧‧佈線
310‧‧‧接觸孔
319‧‧‧光阻遮罩
320‧‧‧光阻遮罩
325‧‧‧光阻遮罩
330‧‧‧光阻遮罩
340‧‧‧中間層
350‧‧‧佈線
700‧‧‧基板
706a‧‧‧半導體
706b‧‧‧半導體
706c‧‧‧半導體
712‧‧‧絕緣體
714a‧‧‧導電體
714b‧‧‧導電體
716a‧‧‧導電體
716b‧‧‧導電體
718‧‧‧絕緣體
719‧‧‧發光元件
720‧‧‧絕緣體
721‧‧‧絕緣體
731‧‧‧端子
732‧‧‧FPC
733a‧‧‧佈線
734‧‧‧密封材料
735‧‧‧驅動電路
736‧‧‧驅動電路
737‧‧‧像素
741‧‧‧電晶體
742‧‧‧電容元件
743‧‧‧切換元件
744‧‧‧信號線
750‧‧‧基板
751‧‧‧電晶體
752‧‧‧電容元件
753‧‧‧液晶元件
754‧‧‧掃描線
755‧‧‧信號線
781‧‧‧導電體
782‧‧‧發光層
783‧‧‧導電體
784‧‧‧分隔壁
791‧‧‧導電體
792‧‧‧絕緣體
793‧‧‧液晶層
794‧‧‧絕緣體
795‧‧‧隔離物
796‧‧‧導電體
797‧‧‧基板
800‧‧‧RF裝置標籤
801‧‧‧通信器
802‧‧‧天線
803‧‧‧無線信號
804‧‧‧天線
805‧‧‧整流電路
806‧‧‧恆壓電路
807‧‧‧解調變電路
808‧‧‧調變電路
809‧‧‧邏輯電路
810‧‧‧記憶體電路
811‧‧‧ROM
901‧‧‧外殼
902‧‧‧外殼
903‧‧‧顯示部
904‧‧‧顯示部
905‧‧‧麥克風
906‧‧‧揚聲器
907‧‧‧操作鍵
908‧‧‧觸控筆
911‧‧‧外殼
912‧‧‧外殼
913‧‧‧顯示部
914‧‧‧顯示部
915‧‧‧連接部
916‧‧‧操作鍵
921‧‧‧外殼
922‧‧‧顯示部
923‧‧‧鍵盤
924‧‧‧指向裝置
931‧‧‧外殼
932‧‧‧冷藏室門
933‧‧‧冷凍室門
941‧‧‧外殼
942‧‧‧外殼
943‧‧‧顯示部
944‧‧‧操作鍵
945‧‧‧透鏡
946‧‧‧連接部
951‧‧‧車體
952‧‧‧車輪
953‧‧‧儀表板
954‧‧‧燈
1189‧‧‧ROM介面
1190‧‧‧基板
1191‧‧‧ALU
1192‧‧‧ALU控制器
1193‧‧‧指令解碼器
1194‧‧‧中斷控制器
1195‧‧‧時序控制器
1196‧‧‧暫存器
1197‧‧‧暫存器控制器
1198‧‧‧匯流排介面
1199‧‧‧ROM
1200‧‧‧記憶元件
1201‧‧‧電路
1202‧‧‧電路
1203‧‧‧開關
1204‧‧‧開關
1206‧‧‧邏輯元件
1207‧‧‧電容元件
1208‧‧‧電容元件
1209‧‧‧電晶體
1210‧‧‧電晶體
1213‧‧‧電晶體
1214‧‧‧電晶體
1220‧‧‧電路
2001‧‧‧基板
2004‧‧‧插頭
2100‧‧‧電晶體
2200‧‧‧電晶體
2201‧‧‧絕緣膜
2202‧‧‧佈線
2203‧‧‧插頭
2204‧‧‧層間絕緣膜
2207‧‧‧絕緣膜
2211‧‧‧半導體基板
2212‧‧‧絕緣膜
2213‧‧‧閘極電極
2214‧‧‧閘極絕緣膜
2215‧‧‧源極區域及汲極區域
2300‧‧‧電晶體
2301‧‧‧雜質區域
2302‧‧‧雜質區域
2303‧‧‧閘極電極
2304‧‧‧閘極絕緣膜
2305‧‧‧側壁絕緣膜
2400‧‧‧光電二極體
2401‧‧‧導電膜
2402‧‧‧導電膜
2403:導電膜
2500:光電二極體
2501:導電膜
2502:導電膜
2503:半導體層
2504:插頭
3001:佈線
3002:佈線
3003:佈線
3004:佈線
3005:佈線
4000:RF裝置標籤
5100:結晶部
5120:基板
5161:區域
在圖式中:圖1A和1B是說明根據實施方式的電容元件的俯視圖及剖面結構的圖;圖2A和2B是說明根據實施方式的電容元件的剖面結構的圖
圖3A和3B是說明根據實施方式的電容元件的俯視圖及剖面結構的圖;圖4A至4E是說明根據實施方式的電容元件的製造方法例子的圖;圖5A至5D是說明根據實施方式的電容元件的製造方法例子的圖;圖6A至6D是說明根據實施方式的電容元件的製造方法例子的圖;圖7A和7B是根據實施方式的半導體裝置的結構例子及電路圖;圖8是根據實施方式的電晶體的結構例子;圖9A至9C是說明根據實施方式的電晶體的俯視圖及剖面結構的圖;圖10A至10C是說明根據實施方式的電晶體的俯視圖及剖面結構的圖;圖11A和11B是根據實施方式的電晶體的結構例子;圖12A和12B是根據實施方式的電晶體的結構例子;圖13A至13C是說明根據實施方式的半導體裝置的製造方法例子的圖;圖14A和14B是說明根據實施方式的半導體裝置的製造方法例子的圖;圖15是根據實施方式的半導體裝置的結構例子;圖16A和16B是根據實施方式的半導體裝置的結構例子;圖17A至17D是CAAC-OS的剖面的Cs校正高解析度TEM影像以及CAAC-OS的剖面示意圖;圖18A至18D是CAAC-OS的平面的Cs校正高解析度TEM影像;圖19A至19C是說明CAAC-OS以及單晶氧化物半導體的XRD結構分析的圖;圖20A和20B是示出CAAC-OS的電子繞射圖案的圖;圖21是示出藉由照射電子的In-Ga-Zn氧化物的結晶部的變化的圖;圖22A至22D是示出半導體裝置的一個實施方式的剖面圖及電路圖;圖23是示出半導體裝置的一個實施方式的剖面圖;圖24A和24B是示出半導體裝置的一個實施方式的剖面圖;圖25是示出半導體裝置的一個實施方式的電路圖;圖26是根據實施方式的RF裝置標籤的結構例子;圖27是根據實施方式的CPU的結構例子; 圖28是根據實施方式的記憶元件的電路圖;圖29A至29C是根據實施方式的顯示裝置的剖面圖、俯視圖及電路圖;圖30A和30B是根據實施方式的顯示裝置的剖面圖及電路圖;圖31A至3lF是根據實施方式的電子裝置;圖32A至32F是根據實施方式的RF裝置標籤的使用例子。
參照圖式對實施方式進行詳細的說明。注意,本發明不侷限於下面說明,所屬技術領域的普通技術人員可以很容易地理解一個事實就是其方式及詳細內容在不脫離本發明的精神及其範圍的情況下可以被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在下面所示的實施方式所記載的內容中。
注意,在以下說明的發明的結構中,在不同的圖式之間共同使用相同的元件符號來表示相同的部分或具有相同功能的部分,而省略其重複說明。另外,當表示具有相同功能的部分時有時使用相同的陰影線,而不特別附加元件符號。
注意,在本說明書所說明的各個圖式中,有時為了明確起見,誇大表示各構成要素的大小、層的厚度或區域。因此,本發明並不一定限定於圖式中的尺寸。
在本說明書等中使用的“第一”、“第二”等序數詞是為了避免構成要素的混淆而附記的,而不是為了在數目方面上進行限定的。
電晶體是半導體元件的一種,可以進行電流或電壓的放大、控制導通或非導通的切換工作等。本說明書中的電晶體包括IGFET(Insulated Gate Field Effect Transistor:絕緣閘場效電晶體)和薄膜電晶體(TFT:Thin Film Transistor)。
在本說明書中,“平行”是指兩條直線形成的角度為-10°以上且10°以下的狀態。因此,也包括該角度為-5°以上且5°以下的狀態。另外,“大致 平行”是指兩條直線形成的角度為-30°以上且30°以下的狀態。此外,“垂直”是指兩條直線的角度為80°以上且100°以下的狀態。因此,也包括該角度為85°以上且95°以下的狀態。另外,“大致垂直”是指兩條直線形成的角度為60°以上且120°以下的狀態。
在本說明書中,六方晶系包括三方晶系和菱方晶系。
另外,根據情況或狀態,可以互相調換“膜”和“層”。例如,有時可以將“導電層”調換為“導電膜”。此外,有時可以將“絕緣膜”調換為“絕緣層”。
實施方式1
[結構例子]
圖1A示出電容元件300的俯視圖的一個例子。圖1B是對應於圖1A所示的點劃線A-B的剖面圖。
電容元件300設置在絕緣膜301上且包括含有導電層302a及導電層302b的第一電極302、障壁層303、絕緣體304以及第二電極305。
作為導電層302a及導電層302b可以使用金屬材料、合金材料、或金屬氧化物材料等的導電材料。較佳為使用兼具耐熱性和導電性的鎢或鉬等高熔點材料,尤其佳為使用鎢。另外,導電層302a與導電層302b既可以使用不同材料又可以使用相同材料形成。
另外,藉由在導電層302a上以導電層302a的一部分露出的方式形成導電層302b,第一電極302成為其表面具有起伏的形狀。另外,雖然使用導電層302a及導電層302b形成具有的凹凸部的第一電極302,但是也可以對一個層的導電層或層疊有三個層以上的多個層的導電層進行加工形成具有凹凸形狀的第一電極302。另外,導電層302b只要設置在重疊於第二電極305的周邊部的區域,就可以適當地設計導電層302b的最適形狀。例如,雖然在圖1A和1B中示出導電層302b為具有開口部的四角形的島狀的例子,但是導電層302b既可以為多角形又可以為圓形。
障壁層303設置在導電層302b的上面。藉由設置障壁層303,可以減少電容元件300的形狀不良。另外,作為障壁層303,可以使用氧化矽膜、鎵氧化物膜等的絕緣膜,或者氧化物半導體膜等的半導體膜。
絕緣體304以覆蓋導電層302a、導電層302b以及障壁層303的方式設置。絕緣體304例如可以利用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧氮化鋁、氮氧化鋁、氮化鋁等,以疊層或單層設置。
第二電極305隔著障壁層303及絕緣體304設置在第一電極302上。作為第二電極305可以使用金屬材料、合金材料、或金屬氧化物材料等的導電材料。較佳為使用兼具耐熱性和導電性的鎢或鉬等高熔點材料,尤其佳為使用鎢。
另外,第二電極305以其周邊部隔著障壁層303及絕緣體304與導電層302b重疊的方式設置。
在電容元件300中,第二電極305的周邊部隔著障壁層303與導電層302b重疊。因此,在第二電極305的周邊部,至少借助於障壁層303的厚度,第二電極305與第一電極302之間的間隔擴大。因此,能夠抑制根據本發明的一個實施方式的電容元件300的形狀不良,而提供可靠性高的電容元件。
在電容元件300中,因為第一電極302具有起伏,所以可以形成立體形狀的電容元件。由此,可以提高電容元件的每投影面積的電容,而能夠實現半導體裝置的小面積化、高集成化以及微細化。
以上是對於結構例子的說明。
〈應用例子1〉
此外,作為本實施方式的應用例子,如圖2A及2B所示可以層疊使用多個電容元件300。在圖2A中電容元件300被並聯連接,在圖2B中電容元件300被串聯連接。另外,雖然圖2A及2B示出層疊兩個電容元件300的 情況,但是根據必要可以層疊三個以上的電容元件300。
由於該結構,可以形成立體形狀的電容元件。由此,可以提高電容元件的每投影面積的電容,而能夠實現半導體裝置的小面積化、高集成化以及微細化。
〈變形例子1〉
另外,作為本實施方式的變形例子,如圖3A及3B所示可以在電容元件300的第一電極302的槽部中使用導電層302b設置凸部。另外,適當地設計凸部的最適形狀即可。例如,除了條紋(格子)狀之外,也可以是島狀如四棱臺、多棱臺、圓錐臺、多角柱、圓柱。另外,凸部並不一定必需要整齊地形成,也可以不規則地形成。
藉由具有凸部,可以進一步提高電容元件的每投影面積的電容,而能夠實現半導體裝置的小面積化、高集成化以及微細化。
〔製造方法例子〕
以下,參照圖4A至4E、圖5A至5D以及圖6A至6D說明圖3A和3B所示的電容元件的製造方法的一個例子。
首先,在絕緣膜301上形成導電膜302A(圖4A)。另外,絕緣膜301例如可以利用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧氮化鋁、氮氧化鋁、氮化鋁等,以疊層或單層設置。絕緣膜301可以藉由濺射法、CVD(Chemical Vapor Deposition:化學氣相沉積)法(包括熱CVD法、MOCVD(Metal Organic CVD:有機金屬CVD)法、PECVD(Plasma Enhanced CVD:電漿CVD)法等)、MBE(Molecular Beam Epitaxy:分子束磊晶)法、ALD(Atomic Layer Deposition:原子層沉積)法或PLD(Pulsed Laser Deposition:脈衝雷射沉積)法等形成。尤其是,當藉由CVD法、較佳為藉由電漿CVD法形成該絕緣膜301時,可以提高覆蓋性,所以是較佳的。另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
另外,作為導電膜302A,較佳為使用選自鉭、鎢、鈦、鉬、鉻、鈮等 的金屬或以這些金屬為主要成分的合金材料或化合物材料。另外,還可以使用添加有磷等雜質的多晶矽。此外,還可以使用金屬氮化物膜和上述金屬膜的疊層結構。作為金屬氮化物,可以使用氮化鎢、氮化鉬或氮化鈦。藉由設置金屬氮化物膜,可以提高金屬膜的緊密性,從而能夠防止剝離。
導電膜302A可以藉由濺射法、蒸鍍法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)等形成。另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
接著,藉由光微影法等在導電膜302A上形成光阻遮罩319,來去除該導電膜302A的不需要的部分。然後,去除光阻遮罩319,由此可以形成導電層302a(圖4B)。
在此,對被加工膜的加工方法進行說明。當對被加工膜進行微細加工時,可以使用各種微細加工技術。例如,也可以採用對藉由光微影法等形成的光阻遮罩進行縮小處理的方法。另外,也可以藉由光微影法等形成假圖案,在該假圖案處形成側壁之後去除假圖案,將殘留的側壁用作光阻遮罩,對被加工膜進行蝕刻。此外,為了實現高縱橫比,作為被加工膜的蝕刻較佳為利用各向異性乾蝕刻。另外,也可以使用由無機膜或金屬膜構成的硬遮罩。
作為用來形成光阻遮罩的光,例如可以使用i線(波長365nm)、g線(波長436nm)、h線(波長405nm)或將這些光混合的光。此外,還可以使用紫外線、KrF雷射或ArF雷射等。此外,也可以利用液浸曝光技術進行曝光。作為用於曝光的光,也可以使用極紫外光(EUV:Extreme Ultra-Violet)或X射線。此外,代替用於曝光的光,也可以使用電子束。當使用極紫外光、X射線或電子束時,可以進行極其精細的加工,所以是較佳的。注意,在藉由利用電子束等光束進行掃描而進行曝光時,不需要光罩。
也可以在形成將成為光阻遮罩的光阻膜之前,形成具有提高被加工膜與光阻膜的密接性的功能的有機樹脂膜。可以利用旋塗法等以覆蓋其下層的步階而使其表面平坦化的方式形成該有機樹脂膜,而可以降低形成在該有機樹脂膜的上層的光阻遮罩的厚度的偏差。尤其是,在進行微細的加工 時,作為該有機樹脂膜較佳為使用具有對用於曝光的光的反射防止膜的功能的材料。作為具有這種功能的有機樹脂膜,例如有BARC(Bottom Anti Reflection Coating:底部抗反射塗料)膜等。在去除光阻遮罩的同時或在去除光阻遮罩之後去除該有機樹脂膜即可。
接著,在導電層302a上形成導電膜302B及障壁膜303A。另外,導電膜302B可以與導電膜302A同樣地形成。另外,作為障壁膜303A,可以使用氧化矽膜、鎵氧化物膜等的絕緣膜,或者氧化物半導體膜等的半導體膜(圖4C)。
障壁膜303A可以藉由例如濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法、ALD法或PLD法等形成。尤其是,當藉由CVD法、較佳為藉由電漿CVD法形成障壁膜303A時,可以提高覆蓋性,所以是較佳的。另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
然後,藉由與上述相同的方法形成光阻遮罩320,藉由蝕刻去除障壁膜303A及導電膜302B的不需要的區域。然後,藉由去除光阻遮罩320,形成障壁層303及導電層302b(圖4D)。另外,藉由形成導電層302b,形成用作電容元件300的一個電極的第一電極302。
另外,可以對障壁膜303A和導電膜302B分別進行蝕刻。此時,可以首先利用光阻遮罩320形成障壁層303,然後將所形成的障壁層303用作硬遮罩對導電膜302B進行蝕刻。
另外,可以將導電膜形成得足夠厚,在其上形成障壁膜,而對一個層的導電膜進行加工以形成具有凸部的第一電極302。注意,作為加工可以使用半蝕刻等的方法。例如,如圖5A及5B所示,在障壁膜303A及形成得足夠厚的導電膜302C上形成光阻遮罩330,進行加工來形成障壁層303B及導電膜302c。接著,如圖5C及5D所示,形成光阻遮罩320,並且障壁層303B及導電膜302c的一部分被剝離。在對導電膜302c還進行加工的情況下,利用定時蝕刻進行加工即可,定時蝕刻是從導電膜302C的蝕刻速率算出對應於所希望的蝕刻量的處理時間,而使用計時器途中停止蝕刻的方法。藉 由上述方法可以使第一電極302設置有如圖5D所示的凸部。
此外,藉由利用被稱作半色調曝光法,即使用具備半透明部分的曝光罩的曝光方法,可以使用一個遮罩對第一電極302進行加工。另外,在用來形成第一電極302的光微影製程中,也可以適用包含由衍射光柵圖樣構成的具有光1降低功能的輔助圖案的光罩或中間遮罩(reticle)。
接著,藉由與上述同樣地使用光阻遮罩,在第一電極302及障壁層303上形成絕緣體304。絕緣體304可以與絕緣膜301同樣地形成(圖4E)。
在絕緣體304上形成導電膜305A(圖6A)。作為導電膜305A,可以與導電膜302A同樣地形成。然後,藉由與上述同樣地方法形成光阻遮罩325,藉由蝕刻去除導電膜305A的不需要的區域形成第二電極305。此時,除了導電膜305A,還削掉絕緣體304的表面,而絕緣體304的不重疊於第二電極305的區域的厚度比重疊於第二電極305的區域的厚度薄。再者,因為在乾蝕刻時暴露於電漿或在濕蝕刻時暴露於所使用的蝕刻劑等,所以在絕緣體304的表面產生損傷。因此,在沒有障壁層303的情況下,在第二電極305的周邊部的區域中容易發生洩漏電流。因此,藉由設置障壁層303,在第一電極302和第二電極305之間有適當的距離,而可以形成能夠實現高集成化及微細化的可靠性高的電容元件300(圖6B)。
接著,形成覆蓋電容元件300的絕緣膜306。絕緣膜306可以與絕緣膜301等同樣的材料及方法形成(圖6C)。
另外,可以形成用來將所形成的電容元件300電連接到其他半導體元件的佈線308(圖6D)。另外,作為佈線308可以使用金屬材料、合金材料、或金屬氧化物材料等的導電材料。尤其是,較佳為使用鋁或銅等低電阻導電材料形成。藉由使用上述材料可以降低佈線電阻。
藉由上述製程,可以製造本發明的一個實施方式的電容元件。另外,可以同樣地形成圖1A及1B的結構。
另外,在本實施方式中,描述本發明的一個實施方式。或者,在其他 實施方式中,描述本發明的一個實施方式。但是,本發明的一個實施方式不侷限於此。就是說,在本實施方式及其他實施方式中,因為記載有各種各樣的發明的方式,所以本發明的一個實施方式不侷限於特定的方式。例如,雖然作為本發明的一個實施方式示出電容元件的第一電極上包括障壁層的情況的例子,但是本發明的一個實施方式不侷限於此。根據情況或狀態,也可以在電容元件的第一電極上包括各種各樣的層。另外,例如,根據情況或狀態,在本發明的一個實施方式中,也可以在電容元件的第一電極上不包括障壁層。
實施方式2
[結構例子]
圖7A及7B示出使用本發明的一個實施方式的電容元件的半導體裝置(記憶體裝置)的一個例子。另外,圖7B是將圖7A表示為電路圖的圖。
圖7A及7B所示的半導體裝置包括第一電晶體100、第二電晶體200以及電容元件300。作為電容元件300,可以使用在實施方式1中說明的電容元件。
第二電晶體200是其通道形成在包含氧化物半導體的半導體層中的電晶體。因為第二電晶體200的關態電流小,所以藉由將該電晶體用於半導體裝置(記憶體裝置),可以長期保持存儲內容。換言之,因為可以形成不需要更新工作或更新工作的頻率極低的半導體裝置(記憶體裝置),所以可以充分降低功耗。
在圖7B中,佈線3001與第一電晶體100的源極電極電連接,佈線3002與第一電晶體100的汲極電極電連接。此外,佈線3003與第二電晶體200的源極電極和汲極電極中的一個電連接,佈線3004與第二電晶體200的閘極電極電連接。再者,第一電晶體100的閘極電極及第二電晶體200的源極電極和汲極電極中的另一個與電容元件300的電極中的一個電連接,佈線3005與電容元件300的電極中的另一個電連接。
藉由將圖7A所示的半導體裝置配置為矩陣狀,可以構成記憶體裝置(記 憶單元陣列)。
本發明的一個實施方式的半導體裝置包括第一電極具有凸部的電容元件300,由此能夠實現小面積化及高集成化。另外,因為在電容元件300中,形成在第一電極上的凸部的頂面重疊於第二電極的端部的區域中的電極之間的距離至少比形成在第一電極上的凸部側面的電極之間的距離長,所以可以防止電極之間的短路。
如圖7A所示,半導體裝置包括第一電晶體100、第二電晶體200以及電容元件300。第二電晶體200設置在第一電晶體100的上方,在第一電晶體100與第二電晶體200之間設置有電容元件300。
第一電晶體100設置在半導體基板101上,並且包括:半導體基板101的一部分的半導體膜102;閘極絕緣膜104;閘極電極105;以及用作源極區域或汲極區域的低電阻層103a及低電阻層103b。
第一電晶體100可以為p通道型或n通道型,而根據電路結構或驅動方法使用適當的電晶體即可。
半導體膜102的形成通道的區域或其附近的區域、用作源極區域或汲極區域的低電阻層103a及低電阻層103b等較佳為包含矽類半導體等半導體,更佳為包含單晶矽。另外,也可以使用包含Ge(鍺)、SiGe(矽鍺)、GaAs(砷化鎵)、GaAlAs(鎵鋁砷)等的材料形成。也可以使用對晶格施加應力,改變晶面間距而控制有效質量的矽。此外,第一電晶體100也可以是使用GaAs和GaAlAs等的HEMT(High Electron Mobility Transistor:高電子移動率電晶體)。
在低電阻層103a及低電阻層103b中,除了應用於半導體膜102的半導體材料之外,還包含砷、磷等賦予n型導電性的元素或硼等賦予p型導電性的元素。
作為閘極電極105,可以使用包含砷、磷等賦予n型導電性的元素或硼等賦予p型導電性的元素的矽等半導體材料、金屬材料、合金材料或金屬 氧化物材料等導電材料。為了調整電晶體的臨界電壓,較佳為利用閘極電極調整功函數,明確而言作為閘極電極較佳為使用氮化鈦或氮化鉭等材料。為了兼具導電性和埋入性,作為閘極電極較佳為使用鎢或鋁等金屬材料的疊層,尤其在耐熱性方面上較佳為使用鎢。
在此,作為第一電晶體100也可以使用如圖8所示的電晶體。圖8的點劃線的左側示出第一電晶體100的通道長度方向的剖面,點劃線的右側示出第一電晶體100的通道寬度方向的剖面。在圖8所示的第一電晶體100中,形成通道的半導體膜102(半導體基板101的一部分)具有凸形狀。另外,以隔著閘極絕緣膜104覆蓋半導體膜102的側面及頂面的方式設置閘極電極105a及閘極電極105b。另外,閘極電極105a可以使用調整功函數的材料。因為利用半導體基板的凸部,所以這種第一電晶體100也被稱為FIN型電晶體。另外,也可以以與凸部的上表面接觸的方式具有用作用來形成凸部的遮罩的絕緣膜。此外,雖然在此示出對半導體基板的一部分進行加工來形成凸部的情況,但是也可以對SOI基板進行加工來形成具有凸部的半導體膜。
以覆蓋第一電晶體100的方式依次層疊有絕緣膜121、絕緣膜122以及絕緣膜301。
絕緣膜121用作使因設置在其下方的第一電晶體100等而產生的步階平坦化的平坦化膜。為了提高平坦性,也可以藉由利用化學機械拋光(CMP:Chemical Mechanical Polishing)法等的平坦化處理使絕緣膜121的頂面平坦化。
另外,在絕緣膜121、絕緣膜122以及絕緣膜301中埋入有與電容元件300或第二電晶體200電連接的佈線110等。此外,在本說明書等中,電極和電連接到該電極的佈線也可以是一個構成要素。就是說,有時佈線的一部分用作電極,或者電極的一部分用作佈線。
作為各佈線(佈線308等)的材料可以使用金屬材料、合金材料、或金屬氧化物材料等的導電材料。較佳為使用兼具耐熱性和導電性的鎢或鉬等高熔點材料,尤其佳為使用鎢。尤其是,較佳為使用鋁或銅等低電阻導 電材料形成。藉由使用上述材料可以降低佈線電阻。
在絕緣膜301的上部及佈線308的上部設置有電容元件300的第一電極302。第一電極302與佈線308電連接。
在電容元件300的第一電極302上設置有障壁層303及絕緣體304,在絕緣體304上設置有電容元件300的第二電極305。
此外,電容元件300以埋入在絕緣膜306中的方式設置,絕緣膜306的頂面較佳為被平坦化。
在絕緣膜306上形成絕緣膜。另外,雖然在本實施方式中形成絕緣膜201及絕緣膜202的兩個層,但是也可以是單層或三個層以上的疊層。
作為絕緣膜202,較佳為使用藉由加熱使一部分氧脫離的氧化物材料。
作為藉由加熱使氧脫離的氧化物材料,較佳為使用包含超過化學計量組成的氧的氧化物。包含超過化學計量組成的氧的氧化物膜藉由加熱使一部分氧脫離。包含超過化學計量組成的氧的氧化物膜在熱脫附譜(TDS:Thermal Desorption Spectroscopy)分析中,換算為氧原子的氧的脫離量為1.0×1018atoms/cm3以上,較佳為3.0×1020atoms/cm3以上。注意,上述TDS分析時的膜的表面溫度較佳為100℃以上且700℃以下或100℃以上且500℃以下。
例如,作為這種材料,較佳為使用包含氧化矽或氧氮化矽的材料。另外,也可以使用金屬氧化物。注意,在本說明書中,“氧氮化矽”是指在其組成中氧含量多於氮含量的材料,而“氮氧化矽”是指在其組成中氮含量多於氧含量的材料。
在絕緣膜202上設置有第二電晶體200。
電極204a和電極204b中的一個用作源極電極,另一個用作汲極電極。
電極204a及電極204b使用選自鋁、鈦、鉻、鎳、銅、釔、鋯、鉬、銀、鉭和鎢中的金屬或以這些元素為主要成分的合金以單層結構或疊層結構形成。例如,可以舉出包含矽的鋁膜的單層結構、在鈦膜上層疊鋁膜的雙層結構、在鎢膜上層疊鋁膜的雙層結構、在銅-鎂-鋁合金膜上層疊銅膜的雙層結構、在鈦膜上層疊銅膜的雙層結構、在鎢膜上層疊銅膜的雙層結構、依次層疊鈦膜或氮化鈦膜、鋁膜或銅膜以及鈦膜或氮化鈦膜的三層結構以及依次層疊鉬膜或氮化鉬膜、鋁膜或銅膜以及鉬膜或氮化鉬膜的三層結構等。另外,也可以使用包含氧化銦、氧化錫或氧化鋅的透明導電材料。
作為閘極絕緣膜205,例如可以使用包含氧化矽、氧氮化矽、氮氧化矽、氧化鋁、氧化鉿、氧化鉭、氧化鋯、鋯鈦酸鉛(PZT)、鈦酸鍶(SrTiO3)或(Ba,Sr)TiO3(BST)等所謂的high-k材料的絕緣膜的單層或疊層。另外,例如也可以對這些絕緣膜添加氧化鋁、氧化鉍、氧化鍺、氧化鈮、氧化矽、氧化鈦、氧化鎢、氧化釔、氧化鋯。此外,也可以對這些絕緣膜進行氮化處理。還可以在上述絕緣膜上層疊氧化矽、氧氮化矽或氮化矽。
另外,與絕緣膜202同樣,作為閘極絕緣膜205較佳為使用包含比滿足化學計量組成的氧多的氧的氧化物絕緣膜。
此外,藉由將特定的材料用於閘極絕緣膜,在特定的條件下閘極絕緣膜俘獲電子,由此可以增大臨界電壓。例如,如氧化矽及氧化鉿的疊層膜那樣,作為閘極絕緣膜的一部分使用氧化鉿、氧化鋁、氧化鉭等電子俘獲能階多的材料,在更高溫度(比半導體裝置的使用溫度或保管溫度高的溫度、或者125℃以上且450℃以下,典型的是150℃以上且300℃以下)下,將閘極電極的電位保持為高於源極電極或汲極電極的電位的狀態10毫秒以上,典型的是1分鐘以上,電子從半導體膜向閘極電極移動,其一部分被電子俘獲能階俘獲。
像這樣,使電子俘獲能階俘獲所需要的電子的電晶體的臨界電壓向正一側漂移。藉由控制閘極電極的電壓可以控制電子的俘獲量,由此可以控制臨界電壓。另外,俘獲電子的處理在電晶體的製造過程中進行即可。
例如,在形成與電晶體的源極電極或汲極電極連接的佈線之後、前製 程(晶圓處理)結束之後、晶圓切割製程之後或者封裝之後等發貨之前的任一個步驟進行俘獲電子的處理即可。不管在上述哪一種情況下,都較佳的是在該處理之後不將電晶體放置在125℃以上的溫度下1小時以上。
包括導電體206a及導電體206b的閘極電極206例如可以使用選自鋁、鉻、銅、鉭、鈦、鉬、鎢中的金屬、以上述金屬為成分的合金或組合上述金屬元素的合金等而形成。另外,也可以使用選自錳、鋯中的一個或多個的金屬。此外,也可以使用以摻雜有磷等雜質元素的多晶矽為代表的半導體、鎳矽化物等矽化物。例如,可以舉出在鋁膜上層疊鈦膜的雙層結構、在氮化鈦膜上層疊鈦膜的雙層結構、在氮化鈦膜上層疊鎢膜的雙層結構、在氮化鉭膜或氮化鎢膜上層疊鎢膜的雙層結構以及依次層疊鈦膜、該鈦膜上的鋁膜和其上的鈦膜的三層結構等。此外,也可以使用組合鋁與選自鈦、鉭、鎢、鉬、鉻、釹、鈧中的一種或多種的合金膜或它們的氮化膜。
另外,閘極電極206也可以使用銦錫氧化物、包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦鋅氧化物、添加有氧化矽的銦錫氧化物等透光導電材料。此外,也可以採用上述透光導電材料與上述金屬的疊層結構。
在此,示出可以應用於第二電晶體200的電晶體的結構例子。圖9A是以下所例示的電晶體的頂面示意圖,圖9B、圖9C分別是沿著圖9A中的切斷線A1-A2、B1-B2切斷時的剖面示意圖。另外,圖9B相當於電晶體的通道長度方向上的剖面,圖9C相當於電晶體的通道寬度方向上的剖面。
另外,如圖9C所示,藉由在電晶體的通道寬度方向上的剖面中閘極電極206與氧化物半導體層203b的頂面及側面對置,不但在氧化物半導體層203b的頂面附近,而且在側面附近也形成通道,實效的通道寬度增大,可以增高開啟狀態下的電流(通態電流)。尤其是,在氧化物半導體層203b的寬度極小(例如,50nm以下,較佳為30nm以下,更佳為20nm以下)的情況下,形成通道的區域的比例增大到氧化物半導體層203b的內部。因此,越進行微型化,越有助於通態電流。
另外,如圖10A至10C所示,也可以縮小閘極電極206的寬度。在此 情況下,例如,也可以以電極204a、電極204b和閘極電極206等為遮罩對氧化物半導體層203b等引入氬、氫、磷、硼等雜質。其結果,也可以在氧化物半導體層203b等中設置低電阻區域209a、低電阻區域209b。另外,不一定必須要設置低電阻區域209a、低電阻區域209b。此外,不但在圖9A至9C中的結構,而且在其他結構中也可以縮小閘極電極206的寬度。
圖11A和11B所示的電晶體與圖9A至9C所例示的電晶體之間的不同之處主要在於:在圖11A和11B所示的電晶體中,氧化物半導體層203c接觸於電極204a及電極204b的底面。
藉由採用這種結構,當形成構成氧化物半導體層203a、氧化物半導體層203b及氧化物半導體層203c的各膜時,不接觸於大氣且連續地進行成膜,所以可以降低各膜之間的介面缺陷。
另外,雖然上面說明以與氧化物半導體層203b接觸的方式設置氧化物半導體層203a及氧化物半導體層203c的結構,但是也可以採用不設置氧化物半導體層203a和氧化物半導體層203c中的一個或兩個的結構。
另外,與圖9A至9C示出的結構同樣,在圖11A和11B示出的結構也可以縮小閘極電極206的寬度。圖12A和12B示出此時的例子。此外,不但圖9A至9C及圖11A和11B示出的結構,而且在其他結構中也可以縮小閘極電極206的寬度。
注意,通道長度例如是指電晶體的俯視圖中的半導體(或在電晶體處於開啟狀態時,在半導體中電流流過的部分)和閘極電極重疊的區域或者形成通道的區域中的源極(源極區域或源極電極)和汲極(汲極區域或汲極電極)之間的距離。另外,在一個電晶體中,通道長度不一定在所有的區域中具有相同的值。也就是說,一個電晶體的通道長度有時不具有唯一的值。因此,在本說明書中,通道長度是形成通道的區域中的任一個值、最大值、最小值或平均值。
通道寬度例如是指半導體(或在電晶體處於開啟狀態時,在半導體中電流流過的部分)和閘極電極重疊的區域或者形成通道的區域中的源極和 汲極相對的部分的長度。另外,在一個電晶體中,通道寬度不一定在所有的區域中具有相同的值。也就是說,一個電晶體的通道寬度有時不具有唯一的值。因此,在本說明書中,通道寬度是形成通道的區域中的任一個值、最大值、最小值或平均值。
另外,根據電晶體的結構,有時實際上形成通道的區域中的通道寬度(下面稱為實效的通道寬度)和電晶體的俯視圖所示的通道寬度(下面稱為外觀上的通道寬度)不同。例如,在具有立體結構的電晶體中,有時因為實效的通道寬度大於電晶體的俯視圖所示的外觀上的通道寬度,所以不能忽略其影響。例如,在具有微型且立體的結構的電晶體中,有時形成在半導體的側面的通道區域的比例大於形成在半導體的頂面的通道區域的比例。在此情況下,實際上形成通道的實效的通道寬度大於俯視圖所示的外觀上的通道寬度。
在具有立體結構的電晶體中,有時難以藉由實測估計實效的通道寬度。例如,為了根據設計值估計實效的通道寬度,需要預先知道半導體的形狀作為假定。因此,當半導體的形狀不清楚時,難以正確地測量實效的通道寬度。
於是,在本說明書中,有時在電晶體的俯視圖中將作為半導體和閘極電極重疊的區域中的源極和汲極相對的部分的長度的外觀上的通道寬度稱為“圍繞通道寬度(SCW:Surrounded Channel Width)”。此外,在本說明書中,在簡單地表示“通道寬度”時,有時是指圍繞通道寬度或外觀上的通道寬度。或者,在本說明書中,在簡單地表示“通道寬度”時,有時表示實效的通道寬度。注意,藉由取得剖面TEM影像等並對其影像進行分析等,可以決定通道長度、通道寬度、實效的通道寬度、外觀上的通道寬度、圍繞通道寬度等的值。
另外,在藉由計算求得電晶體的場效移動率或每個通道寬度的電流值等時,有時使用圍繞通道寬度進行計算。在此情況下,有時得到與使用實效的通道寬度進行計算時不同的值。
以上是對第二電晶體200的說明。
覆蓋第二電晶體200的絕緣膜207及絕緣膜208也可以用作障壁膜或覆蓋其下層的凹凸形狀的平坦化膜。
以上是對結構例子的說明。
[製造方法例子]
以下,參照圖13A至13C、圖14A及14B以及圖15說明上述結構例子所示的半導體裝置的製造方法的一個例子。
首先,準備半導體基板101。作為半導體基板101,例如可以使用單晶矽基板(包括p型半導體基板或n型半導體基板)、以碳化矽或氮化鎵為材料的化合物半導體基板等。另外,作為半導體基板101,也可以使用SOI基板。以下,對作為半導體基板101使用單晶矽的情況進行說明。
接著,在半導體基板101中形成元件分離層。元件分離層可以利用LOCOS(Local Oxidation of Silicon:矽局部氧化)法或STI(Shallow Trench Isolation:淺溝槽隔離)法等形成。
另外,當在同一基板上形成p型電晶體和n型電晶體時,也可以在半導體基板101的一部分形成n井或p井。例如,也可以對n型半導體基板101添加賦予p型導電性的硼等雜質元素形成p井,在同一基板上形成n型電晶體和p型電晶體。
接著,在半導體基板101上形成成為閘極絕緣膜104的絕緣膜。例如,也可以在表面氮化處理之後進行氧化處理,使矽與氮化矽之間的介面氧化而形成氧氮化矽膜。例如,在NH3氛圍中以700℃在表面上形成熱氮化矽膜,然後進行氧自由基氧化,由此得到氧氮化矽膜。
該絕緣膜也可以藉由濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法,ALD法或PLD法等形成。
接著,形成成為閘極電極105的導電膜。作為導電膜,較佳為使用選 自鉭、鎢、鈦、鉬、鉻、鈮等的金屬或以這些金屬為主要成分的合金材料或化合物材料。另外,還可以使用添加有磷等雜質的多晶矽。此外,還可以使用金屬氮化物膜和上述金屬膜的疊層結構。作為金屬氮化物,可以使用氮化鎢、氮化鉬或氮化鈦。藉由設置金屬氮化物膜,可以提高金屬膜的緊密性,從而能夠防止剝離。另外,也可以設置控制閘極電極105的功函數的金屬膜。
導電膜可以藉由濺射法、蒸鍍法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)等形成。另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
接著,藉由光微影法等在該導電膜上形成光阻遮罩,來去除該導電膜的不需要的部分。然後,去除光阻遮罩,由此可以形成閘極電極105。
在此,對被加工膜的加工方法進行說明。當對被加工膜進行微細加工時,可以使用各種微細加工技術。例如,也可以採用對藉由光微影法等形成的光阻遮罩進行縮小處理的方法。另外,也可以藉由光微影法等形成假圖案,在該假圖案處形成側壁之後去除假圖案,將殘留的側壁用作光阻遮罩,對被加工膜進行蝕刻。此外,為了實現高縱橫比,作為被加工膜的蝕刻較佳為利用各向異性乾蝕刻。另外,也可以使用由無機膜或金屬膜構成的硬遮罩。
作為用來形成光阻遮罩的光,例如可以使用i線(波長365nm)、g線(波長436nm)、h線(波長405nm)或將這些光混合的光。此外,還可以使用紫外線、KrF雷射或ArF雷射等。此外,也可以利用液浸曝光技術進行曝光。作為用於曝光的光,也可以使用極紫外光或X射線。此外,代替用於曝光的光,也可以使用電子束。當使用極紫外光、X射線或電子束時,可以進行極其精細的加工,所以是較佳的。注意,在藉由利用電子束等光束進行掃描而進行曝光時,不需要光罩。
也可以在形成將成為光阻遮罩的光阻膜之前,形成具有提高被加工膜與光阻膜的密接性的功能的有機樹脂膜。可以利用旋塗法等以覆蓋其下層的步階而使其表面平坦化的方式形成該有機樹脂膜,而可以降低形成在該 有機樹脂膜的上層的光阻遮罩的厚度的偏差。尤其是,在進行微細的加工時,作為該有機樹脂膜較佳為使用具有對用於曝光的光的反射防止膜的功能的材料。作為具有這種功能的有機樹脂膜,例如有BARC(Bottom Anti Reflection Coating:底部抗反射塗料)膜等。在去除光阻遮罩的同時或在去除光阻遮罩之後去除該有機樹脂膜即可。
在形成閘極電極105之後,也可以形成覆蓋閘極電極105的側面的側壁。在形成比閘極電極105的厚度厚的絕緣膜之後,進行各向異性蝕刻,只殘留閘極電極105的側面部分的該絕緣膜,由此可以形成側壁。
在形成側壁的同時,成為閘極絕緣膜104的絕緣膜也被蝕刻,由此在閘極電極105及側壁的下部形成閘極絕緣膜104。另外,也可以在形成閘極電極105之後以閘極電極105或用來形成閘極電極105的光阻遮罩為蝕刻遮罩對該絕緣膜進行蝕刻,由此形成閘極絕緣膜104。此外,也可以將該絕緣膜用作閘極絕緣膜104而不對該絕緣膜進行蝕刻。
接著,對半導體基板101的不設置閘極電極105(及側壁)的區域添加磷等賦予n型導電性的元素或硼等賦予p型導電性的元素。此時的剖面示意圖相當於圖13A。
接著,在形成絕緣膜121之後,進行用來使上述賦予導電性的元素活化的第一加熱處理。
絕緣膜121例如可以利用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧氮化鋁、氮氧化鋁、氮化鋁等,以疊層或單層設置。另外,當使用包含氧和氫的氮化矽(SiNOH)時,因為可以增大藉由加熱脫離的氫量,所以是較佳的。此外,使用使TEOS(Tetra-Ethyl-Ortho-Silicate:四乙氧基矽烷)或矽烷等與氧或一氧化二氮等起反應而形成的步階覆蓋性良好的氧化矽。
絕緣膜121可以藉由例如濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法、ALD法或PLD法等形成。尤其是,當藉由CVD法、較佳為藉由電漿CVD法形成該絕緣膜時,可以提高覆蓋性,所以是較佳的。 另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
可以在稀有氣體或氮氣體等惰性氣體氛圍下或者在減壓氛圍下,例如以400℃以上且低於基板的應變點的溫度進行第一加熱處理。
在此階段形成了第一電晶體100。
接著,藉由CMP法等使絕緣膜121的頂面平坦化。
接著,在絕緣膜121中形成到達低電阻層103a、低電阻層103b及閘極電極105等的開口部。然後,以埋入開口部的方式形成導電膜,以使絕緣膜121的頂面露出的方式對該導電膜進行平坦化處理,由此形成佈線111a、佈線111b以及佈線110等。例如藉由濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法、ALD法或PLD法等形成導電膜。
接著,在絕緣膜121上形成導電膜。然後,藉由與上述同樣的方法形成光阻遮罩,藉由蝕刻去除導電膜的不需要的部分。然後,在藉由去除光阻遮罩而形成佈線之後,還形成絕緣膜122,直到佈線的頂面露出藉由利用CMP法等進行平坦化,來形成埋入佈線。另外,也可以利用鑲嵌法形成。另外,作為絕緣膜122,可以使用與絕緣膜121同樣的材料及方法形成。
接著,在形成絕緣膜301之後,在絕緣膜301中形成到達連接於佈線110的佈線的接觸孔,並且使用與佈線110同樣的材料及方法形成佈線308。此時的剖面示意圖相當於圖13B。
接著,以連接於佈線308的方式形成電容元件300。其製造方法在實施方式1中說明的製造方法例子中示出。形成電容元件300時的剖面示意圖相當於圖13C。
接著,形成成為覆蓋電容元件300的絕緣膜306的絕緣膜。成為絕緣膜306的絕緣膜可以使用與絕緣膜121等同樣的材料及方法形成。
另外,在形成成為絕緣膜306的絕緣膜之後,為了提高頂面的平坦性,也可以進行使用CMP法等的平坦化處理形成絕緣膜306。
接著,形成成為絕緣膜201及絕緣膜202的絕緣膜。例如藉由濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法、ALD法或PLD法等形成成為絕緣膜201及絕緣膜202的絕緣膜。尤其是,當利用CVD法,較佳為利用電漿CVD法來形成該絕緣膜時,可以提高覆蓋性,所以是較佳的。此外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
另外,為了使成為絕緣膜202的絕緣膜含有過量氧,例如,在氧氛圍下進行成為絕緣膜202的絕緣膜的形成即可。或者,可以對成膜後的成為絕緣膜202的絕緣膜引入氧而形成含有過量氧的區域。或者,還可以組合上述兩種方法。
例如,對成膜之後的成為絕緣膜202的絕緣膜引入氧(至少包含氧自由基、氧原子、氧離子中的任一個)而形成包含過量氧的區域。作為氧的引入方法,可以使用離子植入法、離子摻雜法、電漿浸沒離子佈植技術、電漿處理等。
引入氧的處理可以使用含有氧的氣體進行。作為含有氧的氣體,可以使用氧、一氧化二氮、二氧化氮、二氧化碳及一氧化碳等。此外,在引入氧的處理中,也可以使含有氧的氣體包含稀有氣體,例如可以使用二氧化碳、氫和氬的混合氣體。
另外,在形成成為絕緣膜202的絕緣膜之後,為了提高頂面的平坦性,進行使用CMP法等的平坦化處理形成絕緣膜202。
接著,依次形成成為氧化物半導體層203a的氧化物半導體膜和成為氧化物半導體層203b的氧化物半導體膜。較佳的是以不接觸於大氣的方式連續地形成該氧化物半導體膜。
較佳的是在形成成為氧化物半導體層203b的氧化物半導體膜之後進行 加熱處理。以250℃以上且650℃以下,較佳為300℃以上且500℃以下的溫度,在惰性氣體氛圍下、包含10ppm以上的氧化氣體的氛圍下或者減壓狀態下進行加熱處理,即可。另外,在惰性氣體氛圍下進行加熱處理之後,為了填補脫離的氧,也可以在包含10ppm以上的氧化氣體的氛圍下進行加熱處理。加熱處理既可以在形成成為氧化物半導體層203b的氧化物半導體膜之後立即進行,又可以在對成為氧化物半導體層203b的氧化物半導體膜進行加工來形成島狀氧化物半導體層203b之後進行。藉由加熱處理,氧從絕緣膜202供應到氧化物半導體層,而可以減少氧化物半導體層中的氧缺陷。
然後,在成為氧化物半導體層203b的氧化物半導體膜上形成用作硬遮罩的導電膜且藉由與上述方法同樣的方法形成光阻遮罩,藉由蝕刻去除導電膜的不需要的部分。然後,以導電膜為遮罩,藉由蝕刻去除氧化物半導體膜的不需要的部分。然後去除光阻遮罩,由此可以形成島狀氧化物半導體層203a和島狀的氧化物半導體層203b的疊層結構。另外,也可以將用作硬遮罩的導電膜用作後面形成的電極204a及204b的一部分。
接著,在絕緣膜202、島狀的氧化物半導體層203a以及島狀的氧化物半導體層203b上形成光阻遮罩,而形成穿過絕緣膜202、絕緣膜201、絕緣膜306、絕緣體304、障壁層303的接觸孔310(參照圖14A)。
接著,形成導電膜。另外,導電膜可以藉由例如濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法、ALD法或PLD法等形成。尤其是,當藉由CVD法、較佳為藉由電漿CVD法形成該導電膜時,可以提高覆蓋性,所以是較佳的。另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法。
接著,藉由與上述同樣的方法在導電膜上形成光阻遮罩,藉由蝕刻去除導電膜的不需要的部分。然後,藉由去除光阻遮罩,可以同時形成電極204a、電極204b以及將電極204a和電容元件300的第一電極302藉由接觸孔310連接的佈線307。
接著,依次形成成為氧化物半導體層203c的氧化物半導體膜及絕緣 膜。藉由與上述同樣的方法在絕緣膜上形成光阻遮罩,藉由蝕刻去除絕緣膜及氧化物半導體膜的不需要的部分。然後藉由去除光阻遮罩,形成氧化物半導體層203c及閘極絕緣膜205。
接著,形成導電膜,並且形成包括導電體206a及導電體206b的閘極電極206。
在此階段形成第二電晶體200。
接著,形成絕緣膜207且根據必要形成絕緣膜208。絕緣膜207及絕緣膜208可以藉由例如濺射法、CVD法(包括熱CVD法、MOCVD法、PECVD法等)、MBE法、ALD法或PLD法等形成。尤其是,當藉由CVD法、較佳為藉由電漿CVD法形成該絕緣膜時,可以提高覆蓋性,所以是較佳的。另外,為了減少電漿所導致的損傷,較佳為利用熱CVD法、MOCVD法或ALD法(參照圖14B)。
藉由上述製程,可以製造本發明的一個實施方式的半導體裝置。
〈變形例子1〉
此外,作為本實施方式的變形例子,如圖15所示可以將電容元件300的位置設置於第二電晶體200的上方。明確而言,在第一電晶體100上形成第二電晶體200之後,形成電容元件300即可。另外,藉由佈線250使第一電晶體100與第二電晶體200連接。此外,在層間絕緣膜中形成接觸孔,以到達在與第二電晶體200的電極204b相同的層中形成的佈線。並且,藉由在接觸孔中形成佈線350,將電容元件300、第一電晶體100以及第二電晶體200電連接即可。
〈變形例子2〉
另外,如圖16A及16B所示,也可以採用使用同一個導電層設置第二電晶體200的源極電極和汲極電極中的一個及電容元件300的第一電極的結構。因此,在圖式中示出的電極204b具有被用作第二電晶體200的源極電極和汲極電極中的一個及電容元件300的第一電極的功能。
明確地說明圖16A。將用作電極204b的導電膜形成得足夠厚。藉由與上述同樣的方法形成光阻遮罩,而去除導電膜的不需要的部分。接著,在去除光阻遮罩之後,形成成為氧化物半導體層203c及障壁層303的氧化物半導體膜。與上述同樣地形成光阻遮罩,去除氧化物半導體膜的不需要的部分。藉由去除光阻遮罩,形成氧化物半導體層203c及障壁層303。
接著,藉由將氧化物半導體層203c及障壁層303用作遮罩,對用作電極204b的導電膜以不到達絕緣膜202的方式進行半蝕刻,可以形成用作第二電晶體200的源極電極和汲極電極中的一個及電容元件300的第一電極的電極204b。
接著,形成絕緣體304(閘極絕緣膜205)。在絕緣體304上形成導電膜,與上述同樣地形成光阻遮罩,去除導電膜的不需要的部分,來可以同時形成第二電晶體200和電容元件300。
明確地說明圖16B。形成用作第二電晶體200的源極電極和汲極電極中的一個並用作電容元件300的第一電極的一部分的電極204b。接著,在形成成為電容元件300的第一電極的凸部的導電層302b及障壁層303之後,形成成為氧化物半導體層203c並成為中間層340的氧化物半導體膜、成為絕緣體304並成為閘極絕緣膜205的絕緣膜、成為包括導電體305a及導電體305b的第二電極305並成為包括導電體206a及導電體206b的閘極電極206的導電膜。藉由與上述同樣地形成光阻遮罩,去除氧化物半導體膜、絕緣膜以及導電膜的不需要的部分,可以同時形成第二電晶體200和電容元件300。
藉由採用圖16A或圖16B的結構,可以減少或不增加製程個數及遮罩個數地提供適應於微細化及高密度化的半導體裝置。
本實施方式的至少一部分可以與本說明書所記載的其他實施方式適當地組合而實施。
實施方式3
在本實施方式中,說明能夠適用於本發明的一個實施方式的半導體裝置的半導體膜的氧化物半導體。
〈氧化物半導體的結構〉
下面,對氧化物半導體的結構進行說明。
氧化物半導體被分為單晶氧化物半導體和非單晶氧化物半導體。作為非單晶氧化物半導體有CAAC-OS(C Axis Aligned Crystalline Oxide Semiconductor:c軸配向結晶氧化物半導體)、多晶氧化物半導體、nc-OS(nanocrystalline Oxide Semiconductor:奈米晶氧化物半導體)、a-like OS(amorphous like Oxide Semiconductor)以及非晶氧化物半導體等。
從其他觀點看來,氧化物半導體被分為非晶氧化物半導體和結晶氧化物半導體。作為結晶氧化物半導體有單晶氧化物半導體、CAAC-OS、多晶氧化物半導體以及nc-OS等。
作為非晶結構的定義,一般而言,已知:它處於亞穩態並沒有被固定化,具有各向同性而不具有不均勻結構等。也可以換句話說為非晶結構的鍵角不固定,具有短距離秩序性而不具有長距秩序性。
從相反的觀點來看,不能將實質上穩定的氧化物半導體稱為完全非晶(completely amorphous)氧化物半導體。另外,不能將不具有各向同性(例如,在微小區域中具有週期結構)的氧化物半導體稱為完全非晶氧化物半導體。注意,a-like OS在微小區域中具有週期結構,但是同時具有空洞(也稱為void),並具有不穩定結構。因此,a-like OS在物性上近乎於非晶氧化物半導體。
〈CAAC-OS〉
首先,對CAAC-OS進行說明。
CAAC-OS是包含多個c軸配向的結晶部的氧化物半導體之一。
在利用穿透式電子顯微鏡(TEM:Transmission Electron Microscope) 觀察所得到的CAAC-OS的明視野影像與繞射圖案的複合分析影像(也稱為高解析度TEM影像)中,觀察到多個結晶部。然而,在高解析度TEM影像中,觀察不到結晶部與結晶部之間的明確的邊界,亦即晶界(grain boundary)。因此,可以說在CAAC-OS中,不容易發生起因於晶界的電子移動率的降低。
下面,對利用TEM觀察的CAAC-OS進行說明。圖17A示出從大致平行於樣本面的方向觀察所得到的CAAC-OS的剖面的高解析度TEM影像。利用球面像差校正(Spherical Aberration Corrector)功能得到高解析度TEM影像。將利用球面像差校正功能所得到的高解析度TEM影像特別稱為Cs校正高解析度TEM影像。例如可以使用日本電子株式會社製造的原子解析度分析型電子顯微鏡JEM-ARM200F等得到Cs校正高解析度TEM影像。
圖17B示出將圖17A中的區域(1)放大的Cs校正高解析度TEM影像。由圖17B可以確認到在結晶部中金屬原子排列為層狀。各金屬原子層具有反映了形成CAAC-OS膜的面(也稱為被形成面)或CAAC-OS的頂面的凸凹的配置並以平行於CAAC-OS的被形成面或頂面的方式排列。
如圖17B所示,CAAC-OS具有特有的原子排列。圖17C是以輔助線示出特有的原子排列的圖。由圖17B和圖17C可知,一個結晶部的尺寸為1nm以上且3nm以下左右,由結晶部與結晶部之間的傾斜產生的空隙的尺寸為0.8nm左右。因此,也可以將結晶部稱為奈米晶(nc:nanocrystal)。注意,也可以將CAAC-OS稱為具有CANC(C-Axis Aligned nanocrystals:c軸配向奈米晶)的氧化物半導體。
在此,根據Cs校正高解析度TEM影像,將基板5120上的CAAC-OS的結晶部5100的配置示意性地表示為沉積磚塊或塊體的結構(圖17D)。在圖17C中觀察到的在結晶部與結晶部之間產生傾斜的部分相當於圖17D所示的區域5161。
圖18A示出從大致垂直於樣本面的方向觀察所得到的CAAC-OS的平面的Cs校正高解析度TEM影像。圖18B至圖18D分別示出將圖18A中的區域(1)、區域(2)和區域(3)放大的Cs校正高解析度TEM影像。由圖18B 至圖18D可知在結晶部中金屬原子排列為三角形狀、四角形狀或六角形狀。但是,在不同的結晶部之間金屬原子的排列沒有規律性。
接著,說明使用X射線繞射(XRD:X-Ray Diffraction)裝置進行分析的CAAC-OS。例如,當利用out-of-plane法分析包含InGaZnO4結晶的CAAC-OS的結構時,如圖19A所示,在繞射角(2θ)為31°附近時常出現峰值。由於該峰值來源於InGaZnO4結晶的(009)面,由此可知CAAC-OS中的結晶具有c軸配向性,並且c軸朝向大致垂直於被形成面或頂面的方向。
注意,當利用out-of-plane法分析CAAC-OS的結構時,除了2θ為31°附近的峰值以外,有時在2θ為36°附近時也出現峰值。2θ為36°附近的峰值9B
表示CAAC-OS中的一部分包含不具有c軸配向性的結晶。較佳的是,在利用out-of-plane法分析的CAAC-OS的結構中,在2θ為31°附近時出現峰值而在2θ為36°附近時不出現峰值。
另一方面,當利用從大致垂直於c軸的方向使X射線入射到樣本的in-plane法分析CAAC-OS的結構時,在2θ為56°附近時出現峰值。該峰值來源於InGaZnO4結晶的(110)面。在CAAC-OS中,即使將2θ固定為56°附近並在以樣本面的法線向量為軸(Φ軸)旋轉樣本的條件下進行分析(Φ掃描),也如圖19B所示的那樣觀察不到明確的峰值。相比之下,在InGaZnO4的單晶氧化物半導體中,在將2θ固定為56°附近來進行Φ掃描時,如圖19C所示的那樣觀察到來源於相等於(110)面的結晶面的六個峰值。因此,由使用XRD的結構分析可以確認到CAAC-OS中的a軸和b軸的配向沒有規律性。
接著,說明利用電子繞射進行分析的CAAC-OS。例如,當對包含InGaZnO4結晶的CAAC-OS在平行於樣本面的方向上入射束徑為300nm的電子線時,可能會獲得圖20A所示的繞射圖案(也稱為選區穿透式電子繞射圖案)。在該繞射圖案中包含起因於InGaZnO4結晶的(009)面的斑點。因此,由電子繞射也可知CAAC-OS所包含的結晶部具有c軸配向性,並且c軸朝向大致垂直於被形成面或頂面的方向。另一方面,圖20B示出對相同的樣本在垂直於樣本面的方向上入射束徑為300nm的電子線時的繞射圖案。由圖20B 觀察到環狀的繞射圖案。因此,由電子繞射也可知CAAC-OS所包含的結晶部的a軸和b軸不具有配向性。可以認為圖20B中的第一環起因於InGaZnO4結晶的(010)面和(100)面等。另外,可以認為圖20B中的第二環起因於(110)面等。
如上所述,CAAC-OS是結晶性高的氧化物半導體。因為氧化物半導體的結晶性有時因雜質的混入或缺陷的生成等而降低,所以從相反的觀點來看,可以說CAAC-OS是雜質或缺陷(氧缺陷等)少的氧化物半導體。
此外,雜質是指氧化物半導體的主要成分以外的元素,諸如氫、碳、矽和過渡金屬元素等。例如,與氧的鍵合力比構成氧化物半導體的金屬元素強的矽等元素會奪取氧化物半導體中的氧,由此打亂氧化物半導體的原子排列,導致結晶性下降。另外,由於鐵或鎳等的重金屬、氬、二氧化碳等的原子半徑(或分子半徑)大,所以會打亂氧化物半導體的原子排列,導致結晶性下降。
當氧化物半導體包含雜質或缺陷時,其特性有時因光或熱等會發生變動。包含於氧化物半導體的雜質有時會成為載子陷阱或載子發生源。另外,氧化物半導體中的氧缺陷有時會成為載子陷阱或因俘獲氫而成為載子發生源。
雜質及氧缺陷少的CAAC-OS是載子密度低的氧化物半導體。明確而言,該氧化物半導體的載子密度小於8×1011/cm3,較佳為小於1×1011/cm3,更佳為小於1×1010/cm3,且是1×10-9/cm3以上。將這樣的氧化物半導體稱為高純度本質或實質上高純度本質的氧化物半導體。CAAC-OS的雜質濃度和缺陷態密度低。亦即,可以說CAAC-OS是具有穩定特性的氧化物半導體。
〈nc-OS〉
接著說明nc-OS。
在nc-OS的高解析度TEM影像中有能夠觀察到結晶部的區域和觀察不到明確的結晶部的區域。nc-OS所包含的結晶部的尺寸大多為1nm以上且10nm以下或1nm以上且3nm以下。注意,有時將其結晶部的尺寸大於10nm 且是100nm以下的氧化物半導體稱為微晶氧化物半導體。例如,在nc-OS的高解析度TEM影像中,有時無法明確地觀察到晶界。注意,奈米晶的來源有可能與CAAC-OS中的結晶部相同。
在nc-OS中,微小的區域(例如1nm以上且10nm以下的區域,特別是1nm以上且3nm以下的區域)中的原子排列具有週期性。另外,nc-OS在不同的結晶部之間觀察不到結晶定向的規律性。因此,在膜整體中觀察不到配向性。所以,有時nc-OS在某些分析方法中與a-like OS或非晶氧化物半導體沒有差別。例如,當利用使用其束徑比結晶部大的X射線的out-of-plane法對nc-OS進行結構分析時,檢測不到表示結晶面的峰值。在使用其束徑比結晶部大(例如,50nm以上)的電子射線對nc-OS進行電子繞射時,觀察到類似光暈圖案的繞射圖案。另一方面,在使用其束徑近於結晶部或者比結晶部小的電子射線對nc-OS進行奈米束電子繞射時,觀察到斑點。另外,在nc-OS的奈米束電子繞射圖案中,有時觀察到如圓圈那樣的(環狀的)亮度高的區域。而且,在nc-OS的奈米束電子繞射圖案中,有時還觀察到環狀的區域內的多個斑點。
如此,由於在結晶部(奈米晶)之間結晶定向都沒有規律性,所以也可以將nc-OS稱為包含RANC(Random Aligned nanocrystals:無規配向奈米晶)的氧化物半導體或包含NANC(Non-Aligned nanocrystals:無配向奈米晶)的氧化物半導體。
nc-OS是規律性比非晶氧化物半導體高的氧化物半導體。因此,nc-OS的缺陷態密度比a-like OS或非晶氧化物半導體低。但是,在nc-OS中的不同的結晶部之間觀察不到晶體配向的規律性。所以,nc-OS的缺陷態密度比CAAC-OS高。
〈a-like OS〉
a-like OS是具有介於nc-OS與非晶氧化物半導體之間的結構的氧化物半導體。
在a-like OS的高解析度TEM影像中有時觀察到空洞。另外,在高解析度TEM影像中,有能夠明確地觀察到結晶部的區域和不能觀察到結晶部 的區域。
由於a-like OS包含空洞,所以其結構不穩定。為了證明與CAAC-OS及nc-OS相比a-like OS具有不穩定的結構,下面示出電子照射所導致的結構變化。
作為進行電子照射的樣本,準備a-like OS(表示為樣本A)、nc-OS(表示為樣本B)和CAAC-OS(表示為樣本C)。每個樣本都是In-Ga-Zn氧化物。
首先,取得各樣本的高解析度剖面TEM影像。由高解析度剖面TEM影像可知,每個樣本都具有結晶部。
注意,如下那樣決定將哪個部分作為一個結晶部。例如,已知InGaZnO4結晶的單位晶格具有包括三個In-O層和六個Ga-Zn-O層的九個層在c軸方向上以層狀層疊的結構。這些彼此靠近的層的間隔與(009)面的晶格表面間隔(也稱為d值)是幾乎相等的,由結晶結構分析求出其值為0.29nm。由此,可以將晶格條紋的間隔為0.28nm以上且0.30nm以下的部分作為InGaZnO4結晶部。每個晶格條紋對應於InGaZnO4結晶的a-b面。
圖21示出調查了各樣本的結晶部(22個部分至45個部分)的平均尺寸的例子。注意,結晶部尺寸對應於上述晶格條紋的長度。由圖21可知,在a-like OS中,結晶部根據電子的累積照射量逐漸變大。明確而言,如圖21中的(1)所示,可知在利用TEM的觀察初期尺寸為1.2nm左右的結晶部(也稱為初始晶核)在累積照射量為4.2×108e-/nm2時生長到2.6nm左右。另一方面,可知nc-OS和CAAC-OS在開始電子照射時到電子的累積照射量為4.2×108e-/nm2的範圍內,結晶部的尺寸都沒有變化。明確而言,如圖21中的(2)及(3)所示,可知無論電子的累積照射量如何,nc-OS及CAAC-OS的平均結晶部尺寸都分別為1.4nm左右及2.1nm左右。
如此,有時電子照射引起a-like OS中的結晶部的生長。另一方面,可知在nc-OS和CAAC-OS中,幾乎沒有電子照射所引起的結晶部的生長。也就是說,a-like OS與CAAC-OS及nc-OS相比具有不穩定的結構。
此外,由於a-like OS包含空洞,所以其密度比nc-OS及CAAC-OS低。具體地,a-like OS的密度為具有相同組成的單晶氧化物半導體的78.6%以上且小於92.3%。nc-OS的密度及CAAC-OS的密度為具有相同組成的單晶氧化物半導體的92.3%以上且小於100%。注意,難以形成其密度小於單晶氧化物半導體的密度的78%的氧化物半導體。
例如,在原子數比滿足In:Ga:Zn=1:1:1的氧化物半導體中,具有菱方晶系結構的單晶InGaZnO4的密度為6.357g/cm3。因此,例如,在原子數比滿足In:Ga:Zn=1:1:1的氧化物半導體中,a-like OS的密度為5.0g/cm3以上且小於5.9g/cm3。另外,例如,在原子數比滿足In:Ga:Zn=1:1:1的氧化物半導體中,nc-OS的密度和CAAC-OS的密度為5.9g/cm3以上且小於6.3g/cm3
注意,有時不存在相同組成的單晶氧化物半導體。此時,藉由以任意比例組合組成不同的單晶氧化物半導體,可以估計出相當於所希望的組成的單晶氧化物半導體的密度。根據組成不同的單晶氧化物半導體的組合比例使用加權平均計算出相當於所希望的組成的單晶氧化物半導體的密度即可。注意,較佳的是儘可能減少所組合的單晶氧化物半導體的種類來計算密度。
如上所述,氧化物半導體具有各種結構及各種特性。注意,氧化物半導體例如可以是包括非晶氧化物半導體、a-like OS、nc-OS和CAAC-OS中的兩種以上的疊層膜。
實施方式4
在本實施方式中,參照圖式說明利用本發明的一個實施方式的電晶體的半導體裝置的結構的一個例子。
[剖面結構]
圖22A示出本發明的一個實施方式的半導體裝置的剖面圖。圖22A所示的半導體裝置在下部包括使用第一半導體材料的電晶體2200,而在上部包括使用第二半導體材料的電晶體2100。注意,點劃線的左側表示電晶體 的通道長度方向的剖面,而點劃線的右側表示電晶體的通道寬度方向的剖面。
注意,電晶體2100也可以採用設置有背閘極的結構。
第一半導體材料和第二半導體材料較佳為具有彼此不同的能隙的材料。例如,可以將氧化物半導體以外的半導體材料(矽(包含應變矽)、鍺、矽鍺、碳化矽、砷化鎵、砷化鋁鎵、磷化銦、氮化鎵、有機半導體等)用於第一半導體材料,並且將氧化物半導體用於第二半導體材料。作為氧化物半導體以外的材料使用單晶矽等的電晶體容易進行高速工作。另一方面,使用氧化物半導體的電晶體的關態電流小。
電晶體2200可以是n通道電晶體和p通道電晶體中的任一個,根據電路使用適合的電晶體即可。另外,除了使用包含氧化物半導體的根據本發明的一個實施方式的電晶體之外,半導體裝置的材料及結構等具體結構不侷限於在此所示的結構。
在圖22A所示的結構中,在電晶體2200上隔著絕緣膜2201及絕緣膜2207設置有電晶體2100。在電晶體2200與電晶體2100之間設置有多個佈線2202。此外,藉由埋入各種絕緣膜中的多個插頭2203電連接設置在該絕緣膜上及下的佈線或電極。此外,還設置有覆蓋電晶體2100的層間絕緣膜2204。
如此,藉由層疊兩種電晶體,可以減少電路的佔有面積,而可以高密度地設置多個電路。
在此,在將矽類半導體材料用於設置在下層的電晶體2200時,設置在電晶體2200的半導體膜的附近的絕緣膜中的氫具有使矽的懸空鍵終結而提高電晶體2200的可靠性的效果。另一方面,在將氧化物半導體用於設置在上層的電晶體2100時,設置在電晶體2100的半導體膜附近的絕緣膜中的氫有可能成為在氧化物半導體中生成載子的原因之一,所以有時引起電晶體2100的可靠性的下降。因此,當在使用矽類半導體材料的電晶體2200上層疊使用氧化物半導體的電晶體2100時,在它們之間設置具有防止氫的 擴散的功能的絕緣膜2207是特別有效的。藉由利用絕緣膜2207將氫封閉在下層,可以提高電晶體2200的可靠性,此外,由於從下層到上層的氫的擴散得到抑制,所以同時可以提高電晶體2100的可靠性。
絕緣膜2207例如可以使用氧化鋁、氧氮化鋁、氧化鎵、氧氮化鎵、氧化釔、氧氮化釔、氧化鉿、氧氮化鉿、釔安定氧化鋯(YSZ)等。
此外,也可以在電晶體2100上以覆蓋包括氧化物半導體膜的電晶體2100的方式形成具有防止氫的混入的功能的障壁膜。障壁膜可以使用與絕緣膜2207相同的材料,特別較佳為使用氧化鋁膜。氧化鋁膜的不使氫、水分等雜質和氧透過膜的遮斷(阻擋)效果高。因此,藉由作為覆蓋電晶體2100的障壁膜使用氧化鋁膜,可以防止氧從電晶體2100中的氧化物半導體膜脫離,還可以防止水及氫混入氧化物半導體膜。
另外,電晶體2200不僅是平面型電晶體,而且還可以是各種類型的電晶體。例如,可以是FIN(鰭)型、TRI-GATE(三閘極)型電晶體等。圖22D示出此時的剖面圖的例子。在半導體基板2211上設置有絕緣膜2212。半導體基板2211具有頂端細的凸部(也稱為鰭)。此外,也可以在凸部上設置有絕緣膜。該絕緣膜用作避免當形成凸部時半導體基板2211被蝕刻的遮罩。另外,凸部可以是頂端不細的形狀,例如該凸部也可以是大致長方體或頂端粗的形狀。在半導體基板2211的凸部上設置有閘極絕緣膜2214,且在該閘極絕緣膜2214上設置有閘極電極2213。雖然在本實施方式中閘極電極2213為單層結構,但是不侷限於此,也可以為雙層以上的疊層。在半導體基板2211中形成有源極區域及汲極區域2215。另外,雖然在此示出了半導體基板2211具有凸部的例子,但是根據本發明的一個實施方式的半導體裝置不侷限於此。例如,也可以加工SOI基板形成具有凸部的半導體區域。
[電路結構例子]
在上述結構中,藉由改變電晶體2100及電晶體2200的電極的連接結構,可以構成各種電路。下面說明藉由使用本發明的一個實施方式的半導體裝置來可以實現的電路結構的例子。
圖22B所示的電路圖示出所謂的CMOS電路的結構,其中將p通道電晶體2200和n通道電晶體2100串聯連接且將各閘極連接。
圖22C所示的電路圖示出將電晶體2100和電晶體2200的各源極和汲極連接的結構。藉由採用該結構,可以將其用作所謂的類比開關。
此外,圖23示出由將第一半導體材料用於通道的電晶體2200及電晶體2300構成CMOS電路時的半導體裝置的剖面圖。
電晶體2300包括用作源極區域或汲極區域的雜質區域2301、閘極電極2303、閘極絕緣膜2304以及側壁絕緣膜2305。此外,電晶體2300可以在側壁絕緣膜2305的下方設置有用作LDD區域的雜質區域2302。作為圖23的其他構成要素可以援用圖22A的說明。
電晶體2200及電晶體2300較佳為其極性彼此不同的電晶體。例如,在電晶體2200為p通道型電晶體的情況下,電晶體2300較佳為n通道型電晶體。
此外,在圖22A及圖23所示的半導體裝置中還可以設置例如光電二極體等光電轉換元件。
光電二極體也可以使用單晶半導體或多晶半導體形成。因為使用單晶半導體或多晶半導體的光電二極體的光檢測靈敏度較高,所以是較佳的。
圖24A示出在基板2001中設置光電二極體2400時的剖面圖。光電二極體2400包括用作陽極和陰極中的一個的導電膜2401、用作陽極和陰極中的另一個的導電膜2402、使導電膜2402與插頭2004電連接的導電膜2403。導電膜2401至導電膜2403可以藉由將雜質注入到基板2001而製造。
在圖24A中,雖然以向垂直於基板2001的方向電流流過的方式設置光電二極體2400,但是也可以向平行於基板2001的方向電流流過地設置光電二極體2400。
圖24B是在電晶體2100的上層設置光電二極體2500時的半導體裝置的剖面圖。光電二極體2500包括用作陽極和陰極中的一個的導電膜2501、用作陽極和陰極中的另一個的導電膜2502、半導體層2503。此外,光電二極體2500藉由插頭2504與電晶體2100電連接。
在圖24B中,也可以將光電二極體2500設置在與電晶體2100相同的層中。另外,也可以將光電二極體2500設置在電晶體2200與電晶體2100之間的層中。
作為圖24A及24B的其他構成要素的詳細說明可以援用圖22A及圖23的記載。
光電二極體2400或光電二極體2500也可以使用能夠吸收輻射產生電荷的材料形成。作為能夠吸收輻射而產生電荷的材料,有硒、碘化鉛、碘化汞、砷化鎵、CdTe或CdZn等。
例如,在光電二極體2400或光電二極體2500使用硒形成時,可以實現如下光電轉換元件,亦即除了可見光、紫外光以外,對X射線、伽瑪射線等較寬的波長區域也具有光吸收係數的光電轉換元件。
〈記憶體裝置〉
圖25示出半導體裝置(記憶體裝置)的一個例子,該半導體裝置(記憶體裝置)使用本發明的一個實施方式的電晶體,即使在沒有電力供應的情況下也能夠保持存儲內容,並且,對寫入次數也沒有限制。
圖25所示的半導體裝置與實施方式1所示的記憶體裝置之間的不同之處在於沒有設置電晶體100。在此情況下也可以藉由與上述相同的工作進行資料的寫入及保持工作。
接著,對圖25所示的半導體裝置的資料的讀出進行說明。在電晶體200成為導電狀態時,處於浮動狀態的佈線3003和電容元件300導通,且在佈線3003和電容元件300之間再次分配電荷。其結果是,佈線3003的電位產生變化。佈線3003的電位的變化量根據電容元件300的電極中的一個的 電位(或積累在電容元件300中的電荷)而具有不同的值。
例如,在電容元件300的電極中的一個的電位為V,電容元件300的電容為C,佈線3003所具有的電容成分為CB,再次分配電荷之前的佈線3003的電位為VB0時,再次分配電荷之後的佈線3003的電位為(CB×VB0+C×V)/(CB+C)。因此,在假定作為記憶單元的狀態,電容元件300的電極中的一個的電位成為兩種狀態,亦即V1和V0(V1>V0)時,可以知道保持電位V1時的佈線3003的電位(=(CB×VB0+C×V1)/(CB+C))高於保持電位V0時的佈線3003的電位(=(CB×VB0+C×V0)/(CB+C))。
藉由對佈線3003的電位和規定的電位進行比較,可以讀出資料。
在此情況下,可以將使用上述第一半導體材料的電晶體用於用來驅動記憶單元的驅動電路,並在該驅動電路上作為電晶體200層疊使用第二半導體材料的電晶體。
在本實施方式所示的半導體裝置中,藉由使用其通道形成區域包含氧化物半導體的關態電流極小的電晶體,可以極長期地保持存儲內容。換言之,因為不需要進行更新工作,或者,可以使更新工作的頻率變得極低,所以可以充分降低功耗。另外,即使在沒有電力供給的情況下(注意,較佳的是固定電位),也可以長期保持存儲內容。
另外,在本實施方式所示的半導體裝置中,資料的寫入不需要高電壓,而且也沒有元件劣化的問題。由於例如不需要如習知的非揮發性記憶體那樣地對浮動閘極注入電子或從浮動閘極抽出電子,因此不會發生如閘極絕緣膜的劣化等的問題。換言之,在根據所公開的發明的一個實施方式的半導體裝置中,對重寫的次數沒有限制,這限制是習知的非揮發性記憶體所具有的問題,所以可靠性得到極大提高。再者,根據電晶體的導電狀態或關閉狀態而進行資料寫入,而可以容易實現高速工作。
可以將本實施方式所示的記憶體裝置應用於例如LSI諸如CPU(Central Processing Unit:中央處理器)、DSP(Digital Signal Processor:數位信號處理器)、定製LSI、PLD(Programmable Logic Device:可程式邏輯裝 置)等、RF-ID(Radio Frequency Identification:射頻識別)標籤。
以上,本實施方式所示的結構、方法等可以與其他實施方式所示的結構、方法等適當地組合而使用。
實施方式5
在本實施方式中,參照圖26說明包括上述實施方式所例示的電晶體或記憶體裝置的RF裝置標籤。
本實施方式的RF裝置標籤在其內部包括記憶體電路,在該記憶體電路中儲存所需要的資料,並使用非接觸單元諸如無線通訊向外部發送資料和/或從外部接受資料。由於具有這種特徵,RF裝置標籤可以被用於藉由讀取物品等的個體資訊來識別物品的個體識別系統等。注意,鑒於這些用途,要求極高的可靠性。
參照圖26說明RF裝置標籤的結構。圖26是示出RF裝置標籤的結構實例的塊圖。
如圖26所示,RF裝置標籤800包括接收從與通信器801(也稱為詢問器、讀取器/寫入器等)連接的天線802發送的無線信號803的天線804。RF裝置標籤800還包括整流電路805、恆壓電路806、解調變電路807、調變電路808、邏輯電路809、記憶體電路810、ROM811。另外,在包括在解調變電路807中的具有整流作用的電晶體中,也可以使用充分地抑制反向電流的材料,諸如氧化物半導體。由此,可以抑制起因於反向電流的整流作用的降低並防止解調變電路的輸出飽和,也就是說,可以使解調變電路的輸入和解調變電路的輸出之間的關係靠近於線性關係。注意,資料傳輸方法大致分成如下三種方法:將一對線圈相對地設置並利用互感進行通信的電磁耦合方法;利用感應場進行通信的電磁感應方法;以及利用電波進行通信的電波方法。在本實施方式所示的RF裝置標籤800中可以使用上述任何方法。
接著,說明各電路的結構。天線804與連接於通信器801的天線802 之間進行無線信號803的發送及接受。在整流電路805中,對藉由由天線804接收無線信號來生成的輸入交流信號進行整流,例如進行半波倍壓整流,並由設置在後級的電容元件使被整流的信號平滑化,由此生成輸入電位。另外,整流電路805的輸入一側或輸出一側也可以設置限制器電路。限制器電路是在輸入交流信號的振幅大且內部生成電壓大時進行控制以不使一定以上的電力輸入到後級的電路中的電路。
恆壓電路806是由輸入電位生成穩定的電源電壓而供應到各電路的電路。恆壓電路806也可以在其內部包括重設信號產生電路。重設信號產生電路是利用穩定的電源電壓的上升而生成邏輯電路809的重設信號的電路。
解調變電路807是藉由包封檢測對輸入交流信號進行解調並生成解調信號的電路。此外,調變電路808是根據從天線804輸出的資料進行調變的電路。
邏輯電路809是分析解調信號並進行處理的電路。記憶體電路810是保持被輸入的資料的電路,並包括行解碼器、列解碼器、存儲區域等。此外,ROM811是保持識別號碼(ID)等並根據處理進行輸出的電路。
注意,根據需要可以適當地設置或省略上述各電路。
在此,可以將上述實施方式所示的記憶體裝置用於記憶體電路810。因為根據本發明的一個實施方式的記憶體裝置即使在關閉電源的狀態下也可以保持資料,所以適用於RF裝置標籤。再者,因為根據本發明的一個實施方式的記憶體裝置的資料寫入所需要的電力(電壓)比習知的非揮發性記憶體低得多,所以也可以不產生資料讀出時和寫入時的最大通信距離的差異。再者,根據本發明的一個實施方式的記憶體裝置可以抑制由於資料寫入時的電力不足引起誤動作或誤寫入的情況。
此外,因為根據本發明的一個實施方式的記憶體裝置可以用作非揮發性記憶體,所以還可以應用於ROM811。在此情況下,較佳的是生產者另外準備用來對ROM811寫入資料的指令而防止使用者自由地重寫。由於生產者在出貨之前寫入識別號碼,可以僅使出貨的良品具有識別號碼而不使所製 造的所有RF裝置標籤具有識別號碼,由此不發生出貨後的產品的識別號碼不連續的情況而可以容易根據出貨後的產品進行顧客管理。
本實施方式的至少一部分可以與本說明書所記載的其他實施方式適當地組合而實施。
實施方式6
在本實施方式中,說明至少可以使用上述實施方式所說明的電晶體且包含上述實施方式所說明的記憶體裝置的CPU。
圖27是示出將在上述實施方式中說明的電晶體用於至少其一部分的CPU的結構的一個例子的塊圖。
圖27所示的CPU在基板1190上具有:ALU1191(ALU:Arithmetic logic unit:算術邏輯單元)、ALU控制器1192、指令解碼器1193、中斷控制器1194、時序控制器1195、暫存器1196、暫存器控制器1197、匯流排介面1198(Bus I/F)、能夠重寫的ROM1199以及ROM介面1189(ROM I/F)。作為基板1190使用半導體基板、SOI基板、玻璃基板等。ROM1199及ROM介面1189也可以設置在不同的晶片上。當然,圖27所示的CPU只不過是簡化其結構而表示的一個例子,所以實際上的CPU根據其用途具有各種各樣的結構。例如,也可以以包括圖27所示的CPU或算術電路的結構為核心,設置多個該核心並使其同時工作。另外,在CPU的內部算術電路或資料匯流排中能夠處理的位元數例如可以為8位元、16位元、32位元、64位元等。
藉由匯流排介面1198輸入到CPU的指令在輸入到指令解碼器1193並被解碼之後,輸入到ALU控制器1192、中斷控制器1194、暫存器控制器1197、時序控制器1195。
ALU控制器1192、中斷控制器1194、暫存器控制器1197、時序控制器1195根據被解碼的指令進行各種控制。明確而言,ALU控制器1192生成用來控制ALU1191的工作的信號。另外,中斷控制器1194在執行CPU的程式時,根據其優先度或遮罩的狀態來判斷來自外部的輸入/輸出裝置或週邊電 路的中斷要求而對該要求進行處理。暫存器控制器1197生成暫存器1196的位址,並根據CPU的狀態來進行暫存器1196的讀出或寫入。
另外,時序控制器1195生成用來控制ALU1191、ALU控制器1192、指令解碼器1193、中斷控制器1194以及暫存器控制器1197的工作時序的信號。例如,時序控制器1195具有根據參考時脈信號CLK1生成內部時脈信號CLK2的內部時脈發生器,並將內部時脈信號CLK2供應到上述各種電路。
在圖27所示的CPU中,在暫存器1196中設置有記憶單元。作為暫存器1196的記憶單元,可以使用上述實施方式所示的電晶體。
在圖27所示的CPU中,暫存器控制器1197根據來自ALU1191的指令進行暫存器1196中的保持工作的選擇。換言之,暫存器控制器1197在暫存器1196所具有的記憶單元中選擇由正反器保持資料還是由電容元件保持資料。在選擇由正反器保持資料的情況下,對暫存器1196中的記憶單元供應電源電壓。在選擇由電容元件保持資料的情況下,對電容元件進行資料的重寫,而可以停止對暫存器1196中的記憶單元供應電源電壓。
圖28是可以用作暫存器1196的記憶元件的電路圖的一個例子。記憶元件1200包括當關閉電源時丟失存儲資料的電路1201、當關閉電源時不丟失存儲資料的電路1202、開關1203、開關1204、邏輯元件1206、電容元件1207以及具有選擇功能的電路1220。電路1202包括電容元件1208、電晶體1209及電晶體1210。另外,記憶元件1200根據需要還可以包括其他元件諸如二極體、電阻元件或電感器等。
在此,電路1202可以使用上述實施方式所示的記憶體裝置。在停止對記憶元件1200供應電源電壓時,接地電位(0V)或使電晶體1209關閉的電位繼續輸入到電路1202中的電晶體1209的閘極電極。例如,電晶體1209的閘極電極藉由電阻器等負載接地。
在此示出開關1203為具有一導電型(例如,n通道型)的電晶體1213,而開關1204為具有與此相反的導電型(例如,p通道型)的電晶體1214的例子。這裡,開關1203的第一端子對應於電晶體1213的源極電極和汲極 電極中的一個,開關1203的第二端子對應於電晶體1213的源極電極和汲極電極中的另一個,並且開關1203的第一端子與第二端子之間的導通或非導通(亦即,電晶體1213的開啟狀態或關閉狀態)由輸入到電晶體1213的閘極電極的控制信號RD選擇。開關1204的第一端子對應於電晶體1214的源極電極和汲極電極中的一個,開關1204的第二端子對應於電晶體1214的源極電極和汲極電極中的另一個,並且開關1204的第一端子與第二端子之間的導通或非導通(亦即,電晶體1214的開啟狀態或關閉狀態)由輸入到電晶體1214的閘極電極的控制信號RD選擇。
電晶體1209的源極電極和汲極電極中的一個電連接到電容元件1208的一對電極中的一個及電晶體1210的閘極電極。在此,將連接部分稱為節點M2。電晶體1210的源極電極和汲極電極中的一個電連接到能夠供應低電源電位的佈線(例如,GND線),而另一個電連接到開關1203的第一端子(電晶體1213的源極電極和汲極電極中的一個)。開關1203的第二端子(電晶體1213的源極電極和汲極電極中的另一個)電連接到開關1204的第一端子(電晶體1214的源極電極和汲極電極中的一個)。開關1204的第二端子(電晶體1214的源極電極和汲極電極中的另一個)電連接到能夠供應電源電位VDD的佈線。開關1203的第二端子(電晶體1213的源極電極和汲極電極中的另一個)、開關1204的第一端子(電晶體1214的源極電極和汲極電極中的一個)、邏輯元件1206的輸入端子和電容元件1207的一對電極中的一個彼此電連接。在此,將連接部分稱為節點M1。可以對電容元件1207的一對電極中的另一個輸入固定電位。例如,可以輸入低電源電位(GND等)或高電源電位(VDD等)。電容元件1207的一對電極中的另一個電連接到能夠供應低電源電位的佈線(例如,GND線)。可以對電容元件1208的一對電極中的另一個輸入固定電位。例如,可以輸入低電源電位(GND等)或高電源電位(VDD等)。電容元件1208的一對電極中的另一個電連接到能夠供應低電源電位的佈線(例如,GND線)。
當積極地利用電晶體或佈線的寄生電容等時,可以不設置電容元件1207及電容元件1208。
控制信號WE輸入到電晶體1209的第一閘極電極。開關1203及開關1204的第一端子與第二端子之間的導電狀態或非導電狀態由與控制信號WE不同 的控制信號RD選擇,當一個開關的第一端子與第二端子之間處於導電狀態時,另一個開關的第一端子與第二端子之間處於非導電狀態。
對應於保持在電路1201中的資料的信號被輸入到電晶體1209的源極電極和汲極電極中的另一個。圖28示出從電路1201輸出的信號輸入到電晶體1209的源極電極和汲極電極中的另一個的例子。由邏輯元件1206使從開關1203的第二端子(電晶體1213的源極電極和汲極電極中的另一個)輸出的信號的邏輯值反轉而成為反轉信號,將其經由電路1220輸入到電路1201。
另外,雖然圖28示出從開關1203的第二端子(電晶體1213的源極電極和汲極電極中的另一個)輸出的信號經由邏輯元件1206及電路1220輸入到電路1201的例子,但是不侷限於此。也可以不使從開關1203的第二端子(電晶體1213的源極電極和汲極電極中的另一個)輸出的信號的邏輯值反轉而輸入到電路1201。例如,當在電路1201內存在其中保持使從輸入端子輸入的信號的邏輯值反轉的信號的節點時,可以將從開關1203的第二端子(電晶體1213的源極電極和汲極電極中的另一個)輸出的信號輸入到該節點。
在圖28所示的用於記憶元件1200的電晶體中,電晶體1209以外的電晶體可以使用其通道形成在由氧化物半導體以外的半導體構成的層中或基板1190中的電晶體。例如,可以使用其通道形成在矽層或矽基板中的電晶體。此外,也可以作為用於記憶元件1200的所有的電晶體使用其通道形成在氧化物半導體膜中的電晶體。或者,記憶元件1200還可以包括電晶體1209以外的其通道由氧化物半導體膜形成的電晶體,並且作為剩下的電晶體可以使用其通道形成在由氧化物半導體以外的半導體構成的層中或基板1190中的電晶體。
圖28所示的電路1201例如可以使用正反器電路。另外,作為邏輯元件1206例如可以使用反相器或時脈反相器等。
在根據本發明的一個實施方式的半導體裝置中,在不向記憶元件1200供應電源電壓的期間,可以由設置在電路1202中的電容元件1208保持儲 存在電路1201中的資料。
另外,其通道形成在氧化物半導體膜中的電晶體的關態電流極小。例如,其通道形成在氧化物半導體膜中的電晶體的關態電流比其通道形成在具有結晶性的矽中的電晶體的關態電流低得多。因此,藉由將該電晶體用作電晶體1209,即使在不向記憶元件1200供應電源電壓的期間也可以長期間地儲存電容元件1208所保持的信號。因此,記憶元件1200在停止供應電源電壓的期間也可以保持存儲內容(資料)。
另外,由於該記憶元件是以藉由設置開關1203及開關1204進行預充電工作為特徵的記憶元件,因此它可以縮短在再次開始供應電源電壓之後直到電路1201再次保持原來的資料為止的時間。
另外,在電路1202中,由電容元件1208保持的信號被輸入到電晶體1210的閘極電極。因此,在再次開始向記憶元件1200供應電源電壓之後,可以將由電容元件1208保持的信號轉換為電晶體1210的狀態(開啟狀態或關閉狀態),並從電路1202讀出。因此,即使對應於保持在電容元件1208中的信號的電位有些變動,也可以準確地讀出原來的信號。
藉由將這種記憶元件1200用於處理器所具有的暫存器或快取記憶體等記憶體裝置,可以防止記憶體裝置內的資料因停止電源電壓的供應而消失。另外,在再次開始供應電源電壓之後在短時間內記憶體裝置可以恢復到停止供應電源之前的狀態。因此,在整個處理器或構成處理器的一個或多個邏輯電路中在短時間內也可以停止電源,從而可以抑制功耗。
在本實施方式中,雖然對將記憶元件1200用於CPU的例子進行說明,但是也可以將記憶元件1200應用於LSI諸如DSP(Digital Signal Processor:數位信號處理器)、定製LSI、PLD(Programmable Logic Device:可程式邏輯裝置)等、RF-ID(Radio Frequency Identification:射頻識別)標籤。
本實施方式的至少一部分可以與本說明書所記載的其他實施方式適當地組合而實施。
實施方式7
在本實施方式中,參照圖29A至29C以及圖30A和30B說明本發明的一個實施方式的顯示裝置。
作為用於顯示裝置的顯示元件,可以使用液晶元件(也稱為液晶顯示元件)、發光元件(也稱為發光顯示元件)等。發光元件在其範疇內包括其亮度由電流或電壓控制的元件,明確而言,包括無機EL(Electroluminescence:電致發光)元件、有機EL元件等。下面,作為顯示裝置的一個例子對使用EL元件的顯示裝置(EL顯示裝置)及使用液晶元件的顯示裝置(液晶顯示裝置)進行說明。
另外,下面示出的顯示裝置包括密封有顯示元件的面板及在該面板中安裝有包括控制器的IC等的模組。
另外,下面示出的顯示裝置是指影像顯示裝置或光源(包括照明設備)。此外,顯示裝置還包括:安裝有連接器諸如FPC或TCP的模組;在TCP的端部設置有印刷線路板的模組;或者藉由COG方式將IC(積體電路)直接安裝到顯示元件的模組。
圖29A至29C是根據本發明的一個實施方式的EL顯示裝置的一個例子。圖29A示出EL顯示裝置的像素的電路圖。圖29B是示出EL顯示裝置整體的俯視圖。此外,圖29C是對應於圖29B中的點劃線M-N的一部分的M-N剖面。
圖29A是用於EL顯示裝置的像素的電路圖的一個例子。
在本說明書等中,有時即使不指定主動元件(電晶體、二極體等)、被動元件(電容元件、電阻元件等)等所具有的所有端子的連接位置,所屬技術領域的普通技術人員也能夠構成發明的一個實施方式。就是說,即使未指定連接位置,也可以說發明的一個實施方式是明確的,並且,當在本說明書等記載有指定連接位置的內容時,有時可以判斷為在本說明書等中 記載有該方式。尤其是,在端子的連接位置有多個的情況下,不一定必須要將該端子的連接位置限於指定的部分。因此,有時藉由僅指定主動元件(電晶體、二極體等)、被動元件(電容元件、電阻元件等)等所具有的一部分的端子的連接位置,就能夠構成發明的一個實施方式。
在本說明書等中,只要至少指定某個電路的連接位置,有時所屬技術領域的普通技術人員就能夠指定發明。或者,只要當至少指定某個電路的功能,有時所屬技術領域的普通技術人員就能夠指定發明。也就是說,只要指定功能,就可以說發明的一個實施方式是明確的。並且,被指定功能的發明的一個實施方式有時可以被判斷為在本說明書等中記載有該方式。或者,即使不指定某個電路的功能,只要指定其連接位置,該電路就可以被判斷為所公開的發明的一個實施方式而構成發明的一個實施方式。或者,即使不指定某個電路的連接位置,只要指定其功能,該電路就可以被判斷為所公開的發明的一個實施方式而構成發明的一個實施方式。
圖29A所示的EL顯示裝置包含切換元件743、電晶體741、電容元件742、發光元件719。
另外,由於圖29A等是電路結構的一個例子,所以還可以追加設置電晶體。與此相反,在圖29A的各節點中,也可以不另外設置電晶體、開關、被動元件等。
電晶體741的閘極電極與切換元件743的第一端子及電容元件742的一個電極電連接。電晶體741的源極電極與電容元件742的另一個電極及發光元件719的一個電極電連接。電晶體741的汲極電極被供應電源電位VDD。切換元件743的第二端子與信號線744電連接。發光元件719的另一個電極被供應恆電位。另外,恆電位為等於或低於接地電位GND的電位。
作為切換元件743,較佳為使用電晶體。藉由使用電晶體,可以減小像素的面積,由此可以提供解析度高的EL顯示裝置。作為切換元件743,使用藉由與電晶體741同一製程形成的電晶體,由此可以提高EL顯示裝置的生產率。作為電晶體741或/及切換元件743,例如可以適用上述電晶體。
圖29B是EL顯示裝置的俯視圖。EL顯示裝置包括基板700、基板750、密封材料734、驅動電路735、驅動電路736、像素737以及FPC732。密封材料734以包圍像素737、驅動電路735以及驅動電路736的方式配置在基板700與基板750之間。另外,驅動電路735或/及驅動電路736也可以配置在密封材料734的外側。
圖29C是對應於圖29B的點劃線M-N的一部分的EL顯示裝置的剖面圖。
圖29C示出電晶體741,該電晶體741包括:基板700上的絕緣體712;絕緣體712上的半導體706a及半導體706b;與半導體706a及半導體706b接觸的導電體716a及導電體716b;半導體706b、導電體716a及導電體716b上的半導體706c及絕緣體718;絕緣體718上的與半導體706c重疊的導電體714a及導電體714b。注意,電晶體741的結構只是一個例子,也可以採用與圖29C所示的結構不同的結構。
因此,在圖29C所示的電晶體741中,導電體714a及導電體714b具有閘極電極的功能,絕緣體718具有閘極絕緣體的功能,導電體716a具有源極電極的功能,導電體716b具有汲極電極的功能。
在圖29C中,作為電容元件742,可以使用與上述實施方式所示的具有立體結構的電容元件300相同的結構的電容元件。藉由使用具有上述結構的電容元件,可以形成立體結構的電容元件。由此,可以提高電容元件的每投影面積的電容,而能夠實現EL顯示裝置的小面積化、高集成化以及微細化。
此外,可以使用用於電晶體741的膜製造電容元件742。導電體716a及電容元件742的第一電極較佳為使用相同的導電體。此時,可以藉由同一製程形成導電體716a及電容元件742的第一電極。另外,導電體714a及導電體714b較佳為使用與電容元件742的第二電極相同的導電體。此時,可以藉由同一製程形成導電體714a、導電體714b以及電容元件742的第二電極。
圖29C所示的電容元件742是相對於佔有面積的電容大的電容元件。 因此,圖29C是顯示品質高的EL顯示裝置。
在電晶體741及電容元件742上配置有絕緣體720。在此,絕緣體720也可以具有到達用作電晶體741的源極電極的導電體716a的開口部。在絕緣體720上配置有導電體781。導電體781也可以藉由絕緣體720中的開口部與電晶體741電連接。
在導電體781上配置有到達導電體781的開口部的分隔壁784。在分隔壁784上配置有在分隔壁784的開口部中與導電體781接觸的發光層782。在發光層782上配置有導電體783。導電體781、發光層782和導電體783重疊的區域被用作發光元件719。
至此,說明了EL顯示裝置的例子。接著,將說明液晶顯示裝置的例子。
圖30A是示出液晶顯示裝置的像素的結構例子的電路圖。圖30A及30B所示的像素包括電晶體751、電容元件752、在一對電極之間填充有液晶的元件(液晶元件)753。
電晶體751的源極電極和汲極電極中的一個與信號線755電連接,電晶體751的閘極電極與掃描線754電連接。
電容元件752的一個電極與電晶體751的源極電極和汲極電極中的另一個電連接,電容元件752的另一個電極與供應共用電位的佈線電連接。
液晶元件753的一個電極與電晶體751的源極電極和汲極電極中的另一個電連接,液晶元件753的另一個電極與供應共用電位的佈線電連接。此外,供應到與上述電容元件752的另一個電極電連接的佈線的共用電位與供應到與液晶元件753的另一個電極電連接的共用電位可以不同。
假設液晶顯示裝置的俯視圖與EL顯示裝置相同來進行說明。圖29B示出對應於沿著圖30B的點劃線M-N的液晶顯示裝置的剖面圖。在圖30B中,FPC732藉由端子731與佈線733a連接。佈線733a也可以使用與構成電晶體751的導電體或半導體同種的導電體或半導體。
電晶體751參照關於電晶體741的記載。電容元件752參照關於電容元件742的記載。注意,圖30B示出具有對應於圖29C所示的電容元件742之結構的電容元件752之結構,但是電容元件752之結構不侷限於此。
當將氧化物半導體用於電晶體751的半導體時,可以實現關態電流極小的電晶體。因此,保持在電容元件752中的電荷不容易洩漏,而可以長期間保持施加到液晶元件753的電壓。因此,當顯示動作少的動態影像、靜止圖像時,藉由使電晶體751處於關閉狀態,不需要用來使電晶體751工作的電力,由此可以實現低功耗的液晶顯示裝置。另外,因為可以縮小電容元件752的佔有面積,所以可以提供一種開口率高的液晶顯示裝置或高解析度液晶顯示裝置。
在電晶體751及電容元件752上配置有絕緣體721。在此,絕緣體721具有到達電晶體751的開口部。在絕緣體721上配置有導電體791。導電體791藉由絕緣體721中的開口部與電晶體751電連接。
在導電體791上配置有用作配向膜的絕緣體792。在絕緣體792上配置有液晶層793。在液晶層793上配置有用作配向膜的絕緣體794。在絕緣體794上配置有隔離物795。在隔離物795及絕緣體794上配置有導電體796。在導電體796上配置有基板797。
藉由採用上述結構,可以提供一種包括佔有面積小的電容元件的顯示裝置。或者,可以提供一種顯示品質高的顯示裝置。或者,可以提供一種高解析度顯示裝置。
例如,在本說明書等中,顯示元件、作為包括顯示元件的裝置的顯示裝置、發光元件以及作為包括發光元件的裝置的發光裝置可以採用各種方式或者包括各種元件。顯示元件、顯示裝置、發光元件或發光裝置例如包括白色、紅色、綠色或藍色等的發光二極體(LED:Light Emitting Diode)、電晶體(根據電流而發光的電晶體)、電子發射元件、液晶元件、電子墨水、電泳元件、柵光閥(GLV)、電漿顯示器(PDP)、使用微機電系統(MEMS)的顯示元件、數位微鏡裝置(DMD)、數位微快門(DMS)、IMOD(干涉測量 調節)元件、快門方式的MEMS顯示元件、光干涉方式的MEMS顯示元件、電潤濕(electrowetting)元件、壓電陶瓷顯示器或使用碳奈米管的顯示元件等中的至少一個。除此以外,還可以包括其對比度、亮度、反射率、透射率等因電或磁作用而變化的顯示媒體。
作為使用EL元件的顯示裝置的一個例子,有EL顯示器等。作為使用電子發射元件的顯示裝置的一個例子,有場致發射顯示器(FED:Field Emission Display)或SED方式平面型顯示器(SED:Surface-conduction Electron-emitter Display:表面傳導電子發射顯示器)等。作為使用液晶元件的顯示裝置的一個例子,有液晶顯示器(透射式液晶顯示器、半透射式液晶顯示器、反射式液晶顯示器、直觀式液晶顯示器、投射式液晶顯示器)等。作為使用電子墨水、電子粉流體(在日本註冊的商標)或電泳元件的顯示裝置的一個例子,有電子紙等。注意,當實現半透射型液晶顯示器或反射式液晶顯示器時,使像素電極的一部分或全部具有作為反射電極的功能即可。例如,使像素電極的一部分或全部包含鋁、銀等即可。並且,此時也可以將SRAM等記憶體電路設置在反射電極下。由此,可以進一步降低功耗。
注意,當使用LED時,也可以在LED的電極或氮化物半導體下配置石墨烯或石墨。石墨烯或石墨也可以為層疊有多個層的多層膜。如此,藉由設置石墨烯或石墨,可以更容易地在其上形成氮化物半導體,如具有結晶的n型GaN半導體等。並且,在其上設置具有結晶的p型GaN半導體等,能夠構成LED。此外,也可以在石墨烯或石墨與具有晶體的n型GaN半導體之間設置AlN層。可以利用MOCVD形成LED所包括的GaN半導體。注意,當設置石墨烯時,可以以濺射法形成LED所包括的GaN半導體。
實施方式8
根據本發明的一個實施方式的半導體裝置可以用於顯示裝置、個人電腦或具備儲存媒體的影像再現裝置(典型的是,能夠播放儲存媒體如數位影音光碟(DVD:Digital Versatile Disc)等並具有可以顯示該影像的顯示器的裝置)中。另外,作為可以使用根據本發明的一個實施方式的半導體裝置的電子裝置,可以舉出行動電話、包括可攜式的遊戲機、可攜式資 料終端、電子書閱讀器終端、拍攝裝置諸如視頻攝影機或數位相機等、護目鏡型顯示器(頭戴式顯示器)、導航系統、音頻再生裝置(汽車音響系統、數位聲訊播放機等)、影印機、傳真機、印表機、多功能印表機、自動櫃員機(ATM)以及自動販賣機等。圖31A至31F示出這些電子裝置的具體例子。
圖31A是可攜式遊戲機,該可攜式遊戲機包括外殼901、外殼902、顯示部903、顯示部904、麥克風905、揚聲器906、操作鍵907以及觸控筆908等。注意,雖然圖31A所示的可攜式遊戲機包括兩個顯示部903和顯示部904,但是可攜式遊戲機所包括的顯示部的個數不限於此。
圖31B是可攜式資料終端,該可攜式資料終端包括第一外殼911、第二外殼912、第一顯示部913、第二顯示部914、連接部915、操作鍵916等。第一顯示部913設置在第一外殼911中,第二顯示部914設置在第二外殼912中。而且,第一外殼911和第二外殼912由連接部915連接,由連接部915可以改變第一外殼911和第二外殼912之間的角度。第一顯示部913的影像也可以根據連接部915所形成的第一外殼911和第二外殼912之間的角度切換。另外,也可以對第一顯示部913和第二顯示部914中的至少一個使用附加有位置輸入功能的顯示裝置。另外,可以藉由在顯示裝置中設置觸控面板來附加位置輸入功能。或者,也可以藉由在顯示裝置的像素部中設置被稱為光感測器的光電轉換元件來附加位置輸入功能。
圖31C是膝上型個人電腦,該膝上型個人電腦包括外殼921、顯示部922、鍵盤923以及指向裝置924等。
圖31D是電冷藏冷凍箱,該電冷藏冷凍箱包括外殼931、冷藏室門932、冷凍室門933等。
圖31E是視頻攝影機,該視頻攝影機包括第一外殼941、第二外殼942、顯示部943、操作鍵944、透鏡945、連接部946等。操作鍵944及透鏡945設置在第一外殼941中,顯示部943設置在第二外殼942中。而且,第一外殼941和第二外殼942由連接部946連接,由連接部946可以改變第一外殼941和第二外殼942之間的角度。顯示部943的影像也可以根據連接部946所形成的第一外殼941和第二外殼942之間的角度切換。
圖31F是汽車,該汽車包括車體951、車輪952、儀表板953及燈954等。
本實施方式的至少一部分可以與本說明書所記載的其他實施方式適當地組合而實施。
實施方式9
在本實施方式中,參照圖32A至32F說明根據本發明的一個實施方式的RF裝置標籤的使用例子。RF裝置標籤的用途廣泛,例如可以設置於物品諸如鈔票、硬幣、有價證券類、不記名證券類、證書類(駕駛執照、居民卡等,參照圖32A)、儲存媒體(DVD、錄影帶等,參照圖32B)、包裝用容器類(包裝紙、瓶子等,參照圖32C)、車輛類(自行車等,參照圖32D)、個人物品(包、眼鏡等)、食物類、植物類、動物類、人體、衣服、生活用品類、包括藥品或藥劑的醫療品、電子裝置(液晶顯示裝置、EL顯示裝置、電視機或行動電話)等或者各物品的裝運標籤(參照圖32E和32F)等。
當將根據本發明的一個實施方式的RF裝置標籤4000固定到物品時,將其附著到物品的表面上或者填埋於物品中。例如,當固定到書本時,將RF裝置標籤嵌入在書本的紙張裡,而當固定到有機樹脂的包裝時,將RF裝置標籤填埋於有機樹脂內部。根據本發明的一個實施方式的RF裝置標籤4000實現了小型、薄型以及輕量,所以即使在固定到物品中也不會影響到該物品的設計性。另外,藉由將根據本發明的一個實施方式的RF裝置標籤4000設置於鈔票、硬幣、有價證券類、不記名證券類或證書類等,可以賦予識別功能。藉由利用該識別功能可以防止偽造。另外,可以藉由在包裝用容器類、儲存媒體、個人物品、食物類、衣服、生活用品類或電子裝置等中設置根據本發明的一個實施方式的RF裝置標籤4000,可以提高檢品系統等系統的運行效率。另外,藉由在車輛類中安裝根據本發明的一個實施方式的RF裝置標籤4000,可以防止盜竊等而提高安全性。
如上所述,藉由將根據本發明的一個實施方式的RF裝置標籤應用於在本實施方式中列舉的各用途,可以降低包括資料的寫入或讀出等的工作的 功耗,因此能夠使最大通信距離長。另外,即使在關閉電力供應的狀態下,也可以在極長的期間保持資料,所以上述RF裝置標籤適用於寫入或讀出的頻率低的用途。
本實施方式的至少一部分可以與本說明書所記載的其他實施方式適當地組合而實施。
300‧‧‧電容元件
301‧‧‧絕緣膜
302‧‧‧電極
302a‧‧‧導電層
302b‧‧‧導電層
303‧‧‧障壁層
304‧‧‧絕緣體
305‧‧‧電極

Claims (13)

  1. 一種半導體裝置,包括:包括凸部的一第一電極;該凸部上的一第一絕緣膜;該第一電極及該第一絕緣膜上的一第二絕緣膜;以及該第二絕緣膜上的包括島形的一第二電極,其中該第一絕緣膜與該第一電極的該凸部的頂面接觸,其中該第二絕緣膜覆蓋該第一電極的該凸部的側面,其中,該第二電極的周邊部包括隔著該第一絕緣膜及該第二絕緣膜與該第一電極重疊的一區域。
  2. 一種半導體裝置,包括:包括一第一凸部及一第二凸部的一第一電極;該第一凸部上的一第一絕緣膜;該第二凸部上的一第二絕緣膜;該第一電極、該第一絕緣膜以及該第二絕緣膜上的一第三絕緣膜;以及該第三絕緣膜上的一第二電極,其中該第一絕緣膜與該第一電極的該第一凸部的頂面接觸,其中該第三絕緣膜覆蓋該第一電極的該第一凸部及該第二凸部的側面,其中,該第二電極包括隔著該第一絕緣膜及該第三絕緣膜與該第一電極重疊的一區域,該第二電極的周邊部被設置在該區域中,並且,該第二電極被該第一電極圍繞。
  3. 根據申請專利範圍第1或2項之半導體裝置,其中該第二電極的整體與該第一電極重疊。
  4. 根據申請專利範圍第1或2項之半導體裝置,其中該第一絕緣膜包括圓形。
  5. 根據申請專利範圍第2項之半導體裝置,其中該第二絕緣膜包括島形。
  6. 根據申請專利範圍第2項之半導體裝置,其中該第二絕緣膜形成在與該第一絕緣膜相同的層中。
  7. 根據申請專利範圍第1或2項之半導體裝置,其中該第一電極電連 接到一電晶體。
  8. 根據申請專利範圍第1項之半導體裝置,其中該第一電極電連接到一電晶體,其中該電晶體包括一閘極絕緣膜,並且該閘極絕緣膜形成在與該第二絕緣膜相同的層中。
  9. 根據申請專利範圍第2項之半導體裝置,其中該第一電極電連接到一電晶體,其中該電晶體包括一閘極絕緣膜,並且該閘極絕緣膜形成在與該第三絕緣膜相同的層中。
  10. 根據申請專利範圍第8項之半導體裝置,還包括該第一絕緣膜與該第二絕緣膜之間的一中間層,其中該電晶體包括一半導體層,並且該半導體層形成在與該中間層相同的層中。
  11. 根據申請專利範圍第9項之半導體裝置,還包括該第一絕緣膜與該第三絕緣膜之間及該第二絕緣膜與該第三絕緣膜之間的一中間層,其中該電晶體包括一半導體層,並且該半導體層形成在與該中間層相同的層中。
  12. 根據申請專利範圍第7項之半導體裝置,其中該電晶體包括該第一電極。
  13. 一種電子裝置,包括:申請專利範圍第1或2項之半導體裝置;以及顯示裝置、麥克風、揚聲器、操作鍵、觸控面板和天線中的任何一個。
TW104136754A 2014-11-21 2015-11-06 半導體裝置及電子裝置 TWI711165B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014236230 2014-11-21
JP2014-236230 2014-11-21

Publications (2)

Publication Number Publication Date
TW201626550A TW201626550A (zh) 2016-07-16
TWI711165B true TWI711165B (zh) 2020-11-21

Family

ID=56011032

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104136754A TWI711165B (zh) 2014-11-21 2015-11-06 半導體裝置及電子裝置

Country Status (4)

Country Link
US (2) US10249765B2 (zh)
JP (1) JP6650737B2 (zh)
TW (1) TWI711165B (zh)
WO (1) WO2016079631A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6425508B2 (ja) * 2014-11-25 2018-11-21 株式会社ジャパンディスプレイ 薄膜トランジスタ
US9722059B2 (en) * 2015-08-21 2017-08-01 Infineon Technologies Ag Latch-up free power transistor
JP6917700B2 (ja) 2015-12-02 2021-08-11 株式会社半導体エネルギー研究所 半導体装置
JP6731777B2 (ja) * 2016-04-22 2020-07-29 ローム株式会社 チップコンデンサ
US10608076B2 (en) * 2017-03-22 2020-03-31 Advanced Micro Devices, Inc. Oscillating capacitor architecture in polysilicon for improved capacitance
CN206711895U (zh) * 2017-06-02 2017-12-05 京东方科技集团股份有限公司 一种阵列基板、电致发光显示面板及显示装置
CN110676269B (zh) * 2019-10-14 2022-03-22 昆山国显光电有限公司 阵列基板以及显示母板
JP7476695B2 (ja) 2020-07-08 2024-05-01 セイコーエプソン株式会社 電気光学装置及び電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001189435A (ja) * 1999-10-18 2001-07-10 Sony Corp スタックキャパシタ及びその製造方法
US20080050874A1 (en) * 2006-08-24 2008-02-28 Won Seok-Jun Metal-insulator-metal capacitor and method of manufacturing the same
TW201310627A (zh) * 2011-08-02 2013-03-01 Omnivision Tech Inc 具有周邊溝渠電容器之互補金氧半導體影像感測器

Family Cites Families (128)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JP2875588B2 (ja) * 1990-05-22 1999-03-31 沖電気工業株式会社 半導体装置の製造方法
JPH05110026A (ja) * 1991-10-14 1993-04-30 Sony Corp 半導体装置の製造方法
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
KR960005246B1 (ko) 1992-10-21 1996-04-23 현대전자산업주식회사 캐패시터의 저장전극 제조방법
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
KR100394896B1 (ko) 1995-08-03 2003-11-28 코닌클리케 필립스 일렉트로닉스 엔.브이. 투명스위칭소자를포함하는반도체장치
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US5650351A (en) * 1996-01-11 1997-07-22 Vanguard International Semiconductor Company Method to form a capacitor having multiple pillars for advanced DRAMS
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
US6387750B1 (en) * 2001-07-02 2002-05-14 Macronix International Co., Ltd. Method of forming MIM capacitor
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
KR100395767B1 (ko) * 2001-09-13 2003-08-21 삼성전자주식회사 강유전성 메모리 장치 및 그 형성 방법
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
EP1443130B1 (en) 2001-11-05 2011-09-28 Japan Science and Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP2004288731A (ja) * 2003-03-19 2004-10-14 Sony Corp 半導体装置の製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
EP1737044B1 (en) 2004-03-12 2014-12-10 Japan Science and Technology Agency Amorphous oxide and thin film transistor
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
DE102005022306B4 (de) * 2004-05-17 2009-12-31 Samsung Electronics Co., Ltd., Suwon Verfahren zum Herstellen einer Halbleitervorrichtung mit einem Fin-Feldeffekttransistor (FinFET)
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
KR100655774B1 (ko) 2004-10-14 2006-12-11 삼성전자주식회사 식각 저지 구조물, 이의 제조 방법, 이를 포함하는 반도체장치 및 그 제조 방법
DE102005042732A1 (de) * 2004-10-14 2006-05-24 Samsung Electronics Co., Ltd., Suwon Verfahren zur Ätzstoppschichtbildung, Halbleiterbauelement und Herstellungsverfahren
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
CN101057333B (zh) 2004-11-10 2011-11-16 佳能株式会社 发光器件
US7868326B2 (en) 2004-11-10 2011-01-11 Canon Kabushiki Kaisha Field effect transistor
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
JP5004459B2 (ja) * 2004-12-03 2012-08-22 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
JP2008177225A (ja) * 2007-01-16 2008-07-31 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
KR101400061B1 (ko) * 2007-12-07 2014-06-27 삼성전자주식회사 커패시터, 커패시터를 포함하는 반도체 장치, 커패시터의형성 방법 및 커패시터를 포함하는 반도체 장치의 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP2010199161A (ja) * 2009-02-23 2010-09-09 Renesas Electronics Corp 半導体集積回路装置及びその製造方法
JP2011044540A (ja) * 2009-08-20 2011-03-03 Elpida Memory Inc 半導体装置の製造方法及び半導体装置
JP5458745B2 (ja) * 2009-08-26 2014-04-02 ソニー株式会社 半導体装置及びその製造方法
KR101698537B1 (ko) 2010-01-15 2017-01-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5898527B2 (ja) 2011-03-04 2016-04-06 株式会社半導体エネルギー研究所 半導体装置
WO2012121265A1 (en) 2011-03-10 2012-09-13 Semiconductor Energy Laboratory Co., Ltd. Memory device and method for manufacturing the same
JP5981157B2 (ja) 2012-02-09 2016-08-31 株式会社半導体エネルギー研究所 半導体装置
KR101895460B1 (ko) * 2012-03-23 2018-09-05 삼성전자주식회사 커패시터 구조물 및 이의 형성 방법
JP6377317B2 (ja) 2012-05-30 2018-08-22 株式会社半導体エネルギー研究所 プログラマブルロジックデバイス
US9349418B2 (en) 2013-12-27 2016-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
JP6509596B2 (ja) 2014-03-18 2019-05-08 株式会社半導体エネルギー研究所 半導体装置
KR102235614B1 (ko) * 2014-09-17 2021-04-02 삼성전자주식회사 집적회로 소자 및 그 제조 방법
JP6711642B2 (ja) 2015-02-25 2020-06-17 株式会社半導体エネルギー研究所 半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001189435A (ja) * 1999-10-18 2001-07-10 Sony Corp スタックキャパシタ及びその製造方法
US20080050874A1 (en) * 2006-08-24 2008-02-28 Won Seok-Jun Metal-insulator-metal capacitor and method of manufacturing the same
TW201310627A (zh) * 2011-08-02 2013-03-01 Omnivision Tech Inc 具有周邊溝渠電容器之互補金氧半導體影像感測器

Also Published As

Publication number Publication date
JP2016105473A (ja) 2016-06-09
US10811540B2 (en) 2020-10-20
US20190221670A1 (en) 2019-07-18
TW201626550A (zh) 2016-07-16
US10249765B2 (en) 2019-04-02
WO2016079631A1 (en) 2016-05-26
JP6650737B2 (ja) 2020-02-19
US20160149044A1 (en) 2016-05-26

Similar Documents

Publication Publication Date Title
JP6728452B2 (ja) 半導体装置
JP7337233B2 (ja) 半導体装置
TWI711165B (zh) 半導體裝置及電子裝置
TWI662653B (zh) 半導體裝置、電子裝置及半導體裝置的製造方法
TWI785691B (zh) 半導體裝置
TWI732383B (zh) 裝置及其製造方法以及電子裝置
JP7403503B2 (ja) 撮像装置
JP6956820B2 (ja) 半導体装置
TWI841974B (zh) 半導體裝置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees