TWI639186B - 用於雷射劃線與電漿蝕刻晶圓切割製程的網狀印刷遮罩 - Google Patents

用於雷射劃線與電漿蝕刻晶圓切割製程的網狀印刷遮罩 Download PDF

Info

Publication number
TWI639186B
TWI639186B TW103141225A TW103141225A TWI639186B TW I639186 B TWI639186 B TW I639186B TW 103141225 A TW103141225 A TW 103141225A TW 103141225 A TW103141225 A TW 103141225A TW I639186 B TWI639186 B TW I639186B
Authority
TW
Taiwan
Prior art keywords
semiconductor wafer
mask
laser
integrated circuits
layer
Prior art date
Application number
TW103141225A
Other languages
English (en)
Other versions
TW201528352A (zh
Inventor
庫瑪普拉罕
伊頓貝德
類維生
帕帕那詹姆士S
庫默亞傑
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW201528352A publication Critical patent/TW201528352A/zh
Application granted granted Critical
Publication of TWI639186B publication Critical patent/TWI639186B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/36Removing material
    • B23K26/362Laser etching
    • B23K26/364Laser etching for making a groove or trench, e.g. for scribing a break initiation groove
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41FPRINTING MACHINES OR PRESSES
    • B41F15/00Screen printers
    • B41F15/08Machines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32091Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/321Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • H01L21/3043Making grooves, e.g. cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67207Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Plasma & Fusion (AREA)
  • Optics & Photonics (AREA)
  • Analytical Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Dicing (AREA)
  • Laser Beam Processing (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)

Abstract

敘述使用網狀印刷遮罩來用於使用雷射劃線與電漿蝕刻之混合式晶圓切割的方法。在一範例中,一種切割一半導體晶圓(該半導體晶圓具有複數個積體電路係由切割道所分隔)的方法包括:網狀印刷該半導體晶圓之上的一圖案化遮罩,該圖案化遮罩覆蓋該等積體電路並且曝露該半導體晶圓的該等切割道。該方法也包括:利用一雷射劃線處理來雷射燒蝕該等切割道,以曝露該等積體電路之間的該半導體晶圓的區域。該方法也包括:電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分該等積體電路。該圖案化遮罩在該電漿蝕刻期間保護該等積體電路。

Description

用於雷射劃線與電漿蝕刻晶圓切割製程的網狀印刷遮罩
本發明的實施例係關於半導體處理的領域,且具體地,係關於切割半導體晶圓(或基板)的方法,每一晶圓具有複數個積體電路在其上。
在半導體晶圓處理中,積體電路係形成於晶圓(也稱為基板)上,晶圓包含矽或其他半導體材料。通常,半導電、導電或絕緣的各種材料層係用於形成積體電路。使用各種熟知的半導體處理來摻雜、沉積與蝕刻這些材料,以形成積體電路。每個晶圓被處理,以形成大量包含積體電路的個別區域,熟知為晶粒或半導體晶片。
積體電路形成處理之後,「切割」晶圓,以將個別的晶粒彼此分離,來用於封裝或用於使用在較大電路內的未封裝形式中。用於晶圓切割的兩個主要技術為劃線與鋸切。關於劃線,鑽石尖端的劃線器沿著預先形成的刻痕線而移動橫越晶圓表面。這些刻痕線沿著半導體晶片之間的空間延伸。這些空間通常稱為「切割道(street)」。鑽石劃線器沿 著切割道形成淺刻痕於晶圓表面中。當施加壓力時(例如,利用滾軸),晶圓沿著刻痕線分開。晶圓的破裂係遵循晶圓基板的晶格結構。劃線可用於厚度為大約10密爾(千分之一英寸)或更小的晶圓。對於較厚的晶圓,目前用於切割的較佳方法為鋸切。
關於鋸切,以每分鐘高旋轉度旋轉之鑽石尖端的鋸子接觸晶圓表面並且沿著切割道鋸切晶圓。晶圓係安裝在支撐構件上,例如伸長跨越膜框的黏著膜,且將鋸子重複施加於垂直和水平的切割道兩者。劃線或鋸切的一個問題是:晶片與鑿槽可能沿著半導體晶片的切斷邊緣形成。另外,裂紋可能形成並且從半導體晶片的邊緣擴散至裝置基板中,且使得積體電路失效。碎裂與破裂特別是關於劃線的問題,因為方形或矩形的晶粒僅有一側可劃線於晶體結構的<110>方向中。因此,晶粒的另一側的裂開會導致鋸齒狀的分離線。因為碎裂與破裂,晶圓上的半導體晶片之間需要額外的間距,以防止損傷積體電路,例如,缺口與裂痕係維持在離實際的積體電路的一段距離處。因為間距的需求,並沒有那麼多半導體晶片可以形成於標準尺寸的晶圓上,且對於本可用於電路之裝置處理的資本投資係浪費掉了。使用鋸子則惡化了半導體晶圓上的面積的浪費。用於切割目的之機械鋸子的葉具(blade)係大約15μm厚。因此,為了確保鋸子所形成的切口周圍的破裂與其他損傷不會傷害積體電路,每一晶粒的電路通常必須分隔三至五百μm。此外,在切割後,每一晶粒需要實質的清洗,以移除產生自鋸切處理的粒子與其他污染物。
電漿切割是一種有利的技術,相較於鋸切或劃線切割具有潛能來改良裝置性能,由於微裂紋不會擴散於裝置中,但是電漿切割可能也有局限性。例如,妨礙電漿切割的實施的一個限制可能是成本。用於圖案化光阻的標準光微影操作可能導致實施成本過高。可能妨礙電漿切割的實施的另一個限制可能是:電漿處理在沿著切割道的切割中常會遭遇到金屬(例如,銅),這可能產生生產問題或產量限制。
本發明的一或更多個實施例係關於切割半導體晶圓的方法,每一晶圓具有複數個積體電路在其上。
在一實施例中,一種切割一半導體晶圓(該半導體晶圓具有複數個積體電路係由切割道所分隔)的方法包括:網狀印刷該半導體晶圓之上的一圖案化遮罩,該圖案化遮罩覆蓋該等積體電路並且曝露該半導體晶圓的該等切割道。該方法也包括:利用一雷射劃線處理來雷射燒蝕該等切割道或該等切割道中的金屬,以曝露該等積體電路之間的該半導體晶圓的區域。該方法也包括:電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分(singulate)該等積體電路。該圖案化遮罩在該電漿蝕刻處理期間保護該等積體電路。
在另一實施例中,如同下面更詳細敘述的,若該等切割道中沒有金屬,該雷射燒蝕操作可移除。
在另一實施例中,一種切割一半導體晶圓(該半導體晶圓具有複數個積體電路係由切割道所分隔)的方法包括:網狀印刷該半導體晶圓之上的一毯覆遮罩層,該毯覆遮 罩層覆蓋該半導體晶圓的該等積體電路與該等切割道。該方法也包括:利用一雷射劃線處理來雷射燒蝕該毯覆遮罩層與該等切割道的部分,以提供一圖案化遮罩並且曝露該等積體電路之間的該半導體晶圓的區域。該方法也包括:電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分該等積體電路。該圖案化遮罩在該電漿蝕刻期間保護該等積體電路。
在另一實施例中,一種用於切割一半導體晶圓的系統包括一工廠介面,該半導體晶圓具有複數個積體電路。一網狀印刷處理系統耦接於該工廠介面。一雷射劃線設備耦接於該工廠介面。一電漿蝕刻腔室耦接於該工廠介面。
100‧‧‧半導體晶圓
102‧‧‧區域
104、106‧‧‧切割道
200‧‧‧遮罩
202‧‧‧遮罩部分
302‧‧‧基板
304‧‧‧網幕框
306‧‧‧網幕
308‧‧‧特徵
310‧‧‧橡膠滾軸
312‧‧‧印刷糊狀物
314‧‧‧方向
316‧‧‧遮罩圖案
402‧‧‧毯覆遮罩
403‧‧‧間距
404‧‧‧半導體晶圓
406‧‧‧積體電路
407‧‧‧切割道
408‧‧‧圖案化遮罩
410‧‧‧區域
412‧‧‧溝槽
500A、500B、500C‧‧‧通孔
502A‧‧‧顯著的損傷
502B‧‧‧有損傷
502C‧‧‧沒有損傷
600‧‧‧切割道區域
602‧‧‧頂部
604‧‧‧第一二氧化矽層
606‧‧‧第一蝕刻終止層
608‧‧‧第一低K介電質層
610‧‧‧第二蝕刻終止層
612‧‧‧第二低K介電質層
614‧‧‧第三蝕刻終止層
616‧‧‧未摻雜的矽土玻璃層
618‧‧‧第二二氧化矽層
620‧‧‧網狀印刷遮罩
622‧‧‧銅金屬化
700‧‧‧圖
800‧‧‧方程式
902‧‧‧網狀印刷遮罩
903‧‧‧開孔
904‧‧‧裝置層
906‧‧‧基板
908‧‧‧晶粒附接薄膜
910‧‧‧襯背帶
912‧‧‧毫微微秒型雷射劃線處理
914‧‧‧溝槽
916‧‧‧電漿蝕刻處理
1100、1102‧‧‧半導體晶圓或基板
1200‧‧‧處理工具
1202‧‧‧工廠介面
1204‧‧‧裝載閘
1206‧‧‧叢集工具
1208‧‧‧電漿蝕刻腔室
1210‧‧‧雷射劃線設備
1212‧‧‧網狀印刷處理系統或腔室
1214‧‧‧濕式製程站
1300‧‧‧基板載體
1302‧‧‧襯背帶
1304‧‧‧帶環
1306‧‧‧晶圓或基板
1400‧‧‧基板網狀印刷處理系統或系統
1401‧‧‧系統控制器
1402‧‧‧印刷頭
1411‧‧‧進來的輸送器
1412‧‧‧出去的輸送器
1413‧‧‧輸入輸送器
1414‧‧‧出口輸送器
1416‧‧‧傳輸帶
1420‧‧‧攝影機
1431‧‧‧處理巢
1440‧‧‧致動器組件
1450‧‧‧基板
1460‧‧‧檢查系統
1499‧‧‧烤箱
1500‧‧‧葉具
1512‧‧‧框
1514‧‧‧滑件
1515‧‧‧殼體座
1516‧‧‧搖動臂板
1518‧‧‧印刷終端
1522‧‧‧螺栓
1524‧‧‧殼體座
1526‧‧‧磁鐵
1528‧‧‧導電線圈
1529‧‧‧支撐板
1530‧‧‧滑動孔眼
1531‧‧‧空隙
1534‧‧‧微米調節器
1536‧‧‧線性致動器
1538‧‧‧相對端
1600‧‧‧電腦系統
1602‧‧‧處理器
1604‧‧‧主要記憶體
1606‧‧‧靜態記憶體
1608‧‧‧網路介面裝置
1610‧‧‧視訊顯示單元
1612‧‧‧輸入裝置
1614‧‧‧游標控制裝置
1616‧‧‧信號產生裝置
1618‧‧‧輔助記憶體
1620‧‧‧網路
1622‧‧‧軟體
1626‧‧‧處理邏輯
1630‧‧‧匯流排
1631‧‧‧機器可存取儲存媒介
F‧‧‧箭頭
XY‧‧‧平面
Z‧‧‧方向
第1圖根據本發明的實施例,例示要切割的半導體晶圓的頂部平面圖。
第2圖根據本發明的實施例,例示要切割的半導體晶圓的頂部平面圖,該半導體晶圓具有切割遮罩形成於其上。
第3圖根據本發明的實施例,為示意圖,例示用於形成切割遮罩的網狀印刷處理的橫剖面視圖。
第4A1圖與第4B1圖根據本發明的第一實施例,分別例示切割遮罩的頂部平面視圖與橫剖面視圖,切割遮罩係網狀印刷有切割圖案於其中。
第4A2圖與第4B2圖根據本發明的第二實施例,分別例示切割遮罩的頂部平面視圖與橫剖面視圖,切割遮罩係網狀印刷有切割圖案於其中。
第4C圖與第4D圖根據本發明的實施例,例示在執行切割半導體晶圓的方法期間,包括複數個積體電路的半導體晶圓的橫剖面視圖。
第5圖根據本發明的實施例,例示使用毫微微秒範圍的雷射脈衝相對於較長脈衝時間的雷射脈衝之效果。
第6圖根據本發明的實施例,例示可用於半導體晶圓或基板的切割道區域中的材料堆疊的橫剖面視圖。
第7圖根據本發明的實施例,包括結晶矽(c-Si)、銅(Cu)、結晶二氧化矽(c-SiO2)、與非晶二氧化矽(a-SiO2)之作為光子能量的函數之吸收係數的圖。
第8圖為方程式,顯示給定的雷射的雷射強度作為雷射脈衝能量、雷射脈衝寬度、與雷射束半徑的函數之關係。
第9A圖至第9D圖根據本發明的實施例,例示切割半導體晶圓的方法中的各種操作的橫剖面視圖。
第10圖根據本發明的實施例,例示藉由使用較窄的切割道相對於傳統的切割(傳統的切割會受限於最小寬度),所達成的半導體晶圓上的緊密性。
第11圖根據本發明的實施例,例示自由形式的積體電路配置,自由形式的積體電路配置允許較密的容裝,且因此,相對於格柵式對準的方式來說,每晶圓有更多的晶粒,。
第12圖根據本發明的實施例,例示用於雷射與電漿切割晶圓或基板的工具布局的方塊圖。
第13圖根據本發明的實施例,例示在單分處理期間適於支撐薄晶圓的基板載體的平面視圖。
第14圖為可用於實施本發明的實施例之網狀印刷處理系統的示意等尺寸視圖。
第15圖為葉具的透視圖,葉具可用於實施本發明的實施例。
第16圖根據本發明的實施例,例示範例電腦系統的方塊圖。
敘述切割半導體晶圓的方法,每一晶圓具有複數個積體電路在其上。在下面的敘述中,提出多種特定細節,例如毫微微秒型(femtosecond-based)的雷射劃線與電漿蝕刻條件以及材料體系,以提供本發明的實施例的徹底瞭解。本領域中熟習技藝者將輕易得知,沒有這些特定細節也可實施本發明的實施例。在其他實例中,熟知的態樣(例如,積體電路製造)並未詳細敘述,以避免不必要地模糊本發明的實施例。另外,將瞭解到,圖式中繪示的各種實施例係例示的圖示,且不需要依尺寸繪製。
包括最初的網狀印刷遮罩施加以及後續的混合式雷射劃線與電漿蝕刻處理之晶圓或基板切割處理可實施來用於晶粒單分。該處理的雷射劃線部分可用於乾淨地移除遮罩層、有機與無機介電質層、任何金屬、測試結構與裝置層。之後當晶圓或基板曝露或部分蝕刻時,雷射蝕刻處理可終止。之後可使用切割處理的電漿蝕刻部分,以蝕刻通過晶圓或基板的曝露塊(例如,通過塊狀單晶矽),以產生晶粒或晶片單分或切割。在最初的網狀印刷期間所施加的遮罩可用 於在單分處理的電漿蝕刻部分期間保護晶圓或基板上的積體電路。
更具體地,一或更多個實施例係關於網狀印刷用於晶圓切割的遮罩,例如,以毯覆或圖案化塗覆矽裝置晶圓上的保護性有機及/或無機聚合體。傳統上,在半導體切割中,使用旋轉塗覆或化學氣相沈積(CVD)方法來沈積介電質/聚合體遮罩。此種方法可能不容易適用於形成較高黏性材料的遮罩。在一實施例中,具有黏性大約在5000-50000厘泊(centiPoise)的範圍中的聚合體糊狀物係分配通過模版/聚合體網幕至矽晶圓上。產生的遮罩材料係使用作為混合式雷射劃線與電漿蝕刻晶圓切割處理中的保護層。
更一般來說,傳統的晶圓切割方法包括基於純機械分離的鑽石鋸切、最初的雷射劃線與後續的鑽石鋸切、或者奈秒或微微秒雷射切割。針對薄的晶圓或基板單分,例如50微米厚(或甚至更厚/更薄)的塊狀矽單分,傳統的方法只會產生不良的處理品質。當從薄晶圓或基板單分晶粒時所會面對的某些挑戰可能包括:不同介電質及/或金屬層之間的失去層疊或微裂縫形成、非有機介電質層的碎裂、保持嚴格的切口寬度控制、或精準的燒蝕深度控制。本發明的實施例包括混合式雷射劃線與電漿蝕刻晶粒單分方法,可用於克服上述的一或更多個挑戰。
根據本發明的實施例,雷射劃線(例如,毫微微秒型)與電漿蝕刻的組合係用於切割半導體晶圓成為個別或單分的積體電路。在一實施例中,毫微微秒型雷射劃線係使用 作為實質上(若非全然)非熱的處理。例如,毫微微秒型雷射劃線可局部化成沒有或微乎其微的熱損傷區。在一實施例中,本文的方法係用於單分具有超低k薄膜的積體電路。關於傳統的切割,鋸子會需要慢下來,以配合此種低k薄膜。另外,在切割之前,現在通常將半導體晶圓薄化。因此,在一實施例中,利用毫微微秒型雷射的部分晶圓劃線與遮罩圖案化的組合,後續再進行電漿蝕刻處理,現在係可實用的。在一實施例中,利用雷射來直接寫入可以消除對於光阻層的微影圖案化操作之需求,且可以用很少的成本實施。在一實施例中,直通穿孔型(through-via type)矽蝕刻係用於在電漿蝕刻環境中完成切割處理。
因此,在本發明的一態樣中,網狀印刷遮罩的施加、毫微微秒型雷射劃線與電漿蝕刻的組合可用於切割半導體晶圓成為單分的積體電路。根據本發明的實施例,第1圖例示要切割的半導體晶圓的頂部平面圖。根據本發明的實施例,第2圖例示要切割的半導體晶圓的頂部平面圖,該半導體晶圓具有切割遮罩形成於其上。
參見第1圖,半導體晶圓100具有複數個區域102,複數個區域102包括積體電路。區域102由垂直的切割道104與水平的切割道106分隔。切割道104與106為半導體晶圓不含有積體電路的區域(但是可包括類似於積體電路的材料),且切割道104與106係設計作為晶圓將沿著被切割的位置。本發明的某些實施例包括使用結合毫微微秒型雷射劃線與電漿蝕刻技術沿著切割道而切割溝槽通過半導體晶圓, 使得半導體晶片分離成個別的晶片或晶粒。因為雷射劃線與電漿蝕刻處理兩者係無關於晶體結構定向,將被切割的半導體晶圓的晶體結構可為非物質的,以達成通過晶圓的垂直溝槽。
參見第2圖,半導體晶圓100具有遮罩200係網狀印刷於半導體晶圓100上。遮罩200具有圖案係利用遮罩部分202提供區域102的覆蓋,但是曝露出切割道104與106。在一實施例中,遮罩200係網狀印刷於半導體晶圓100的圖案中。在另一實施例中,遮罩200係形成為毯覆層並且之後藉由雷射燒蝕來圖案化,以曝露出切割道104與106。在任一實例中,切割道104與106之後係藉由雷射燒蝕來移除。遮罩200的區域202係定位成使得在後續於切割道104與106燒蝕所執行的蝕刻處理期間,積體電路不會被蝕刻處理所劣化。
作為一般的範例,根據本發明的實施例,第3圖為示意圖,例示用於形成切割遮罩的網狀印刷處理的橫剖面視圖。參見第3圖,網狀印刷保護性遮罩層包括提供具有網幕306的網幕框304於基板302之上。該網幕具有圖案,該圖案可包括微小特徵308。橡膠滾軸310係用於在方向314中塗覆遮罩材料,最後形成遮罩圖案316於基板302上。在特定的實施例中,橡膠滾軸310協助使印刷糊狀物312在網幕306上轉向。
在第一更特定的範例中,根據本發明的第一實施例,第4A1圖與第4B1圖分別例示切割遮罩的頂部平面視圖 與橫剖面視圖,切割遮罩係網狀印刷有切割圖案於其中。
參見第4A1圖與第4B1圖,圖案化遮罩408係網狀印刷於半導體晶圓404之上。圖案化遮罩408覆蓋半導體晶圓404的積體電路406,但是該圖案使半導體晶圓404的切割道407曝露出。亦即,圖案化遮罩408具有間距403在其中,間距403曝露出半導體晶圓404的切割道407,但是覆蓋半導體晶圓404的積體電路406。
在第二更特定的範例中,根據本發明的第二實施例,第4A2圖與第4B2圖分別例示切割遮罩的頂部平面視圖與橫剖面視圖,切割遮罩係網狀印刷有切割圖案於其中。
參見第4A2圖與第4B2圖,毯覆遮罩402係網狀印刷於半導體晶圓404之上。毯覆遮罩402覆蓋半導體晶圓404的積體電路406以及半導體晶圓404的切割道407。亦即,毯覆遮罩402實質上覆蓋整個半導體晶圓404。
在一實施例中,在兩個實例中(亦即,第4A1圖/第4B1圖或第4A2圖/第4B2圖),網狀印刷遮罩408/402在網狀印刷之後不具有冒泡或其他缺陷。在一個此種實施例中,任何突出的金屬突塊係均勻被塗覆。在一實施例中,網狀印刷遮罩408/402具有厚度大約在20-90μm的範圍中。在一實施例中,在網狀印刷之前,網狀印刷遮罩408/402藉由小於大約攝氏100度的溫度之熱加熱來烘烤,且執行該烘烤來移除網狀印刷處理中所用的任何溶劑。將瞭解到,可能適合的其他「烘烤」方法包括紅外線(IR)烘烤、對流烘烤、或IR/對流混合式烘烤。
在一實施例中,在兩個實例中(亦即,第4A1圖/第4B1圖或第4A2圖/第4B2圖),網狀印刷遮罩408/402為水溶性遮罩層。在一實施例中,水溶性遮罩層係輕易可溶解於水媒介中。例如,在一實施例中,水溶性遮罩層包括可溶於鹼性溶液、酸性溶液、或去離子水之一或更多者中的材料。在一實施例中,水溶性遮罩層在曝露於加熱處理時維持其水溶性,例如大約攝氏50-160度的範圍之加熱。例如,在一實施例中,水溶性遮罩層在曝露於雷射與電漿蝕刻單分處理中所用的腔室狀況之後,仍可溶於水溶液中。在一實施例中,水溶性遮罩層包括材料例如(但不限於)聚乙烯醇、聚丙烯酸、葡聚糖、聚甲基丙烯酸、聚乙烯亞胺、或聚環氧乙烷。在一具體實施例中,水溶性遮罩層具有在水溶液中的蝕刻速度大約為每分鐘1-15微米的範圍中,更具體地,大約為每分鐘1.3微米。
在一實施例中,不同於第4A1圖/第4B1圖相對於第4A2圖/第4B2圖所相關敘述的範例,在網狀印刷中,水溶性遮罩層已經具有下方的半導體晶圓的切割道的圖案,會需要沉積較高黏性材料層,以避免該圖案流動。例如,在一具體實施例中,圖案化的網狀印刷遮罩408具有黏性係大約在10000-80000厘泊的範圍中。相反的,較低、較一般黏性的材料可網狀印刷於毯覆網狀印刷處理的實例中。例如,在一具體實施例中,毯覆網狀印刷遮罩402具有黏性係大約在2000-10000厘泊的範圍中。
在另一相反的範例中,因為圖案化遮罩408已經曝 露出切割道407,遮罩材料不必然需要受到雷射燒蝕,如同下面針對切割道407的移除所述的。相反的,在一實施例中,毯覆遮罩層402係以用於移除切割道407的相同雷射燒蝕處理來圖案化。因此,在一具體實施例中,在圖案化遮罩408的實例中,可使用相較於毯覆沉積遮罩層402來說較厚的遮罩層(例如,以提供額外的保護通過電漿蝕刻)。
在一實施例中,在兩個實例中(亦即,第4A1圖/第4B1圖或第4A2圖/第4B2圖),取代水溶性遮罩層,網狀印刷遮罩408/402為UV可固化遮罩層。在一實施例中,該遮罩層具有對於UV光的易感性,可以減少UV可固化層的黏著性達至少大約80%。在一個此種實施例中,UV層包括聚氯乙烯或丙烯酸類的材料。在一實施例中,UV可固化層包括材料或材料堆疊係具有黏著特性會在曝露至UV光時弱化。在一實施例中,UV可固化黏著薄膜對於大約365nm的UV光具有敏感性。在一個此種實施例中,此敏感性促成使用LED光來執行固化。
不論是否從相關於第4A1圖/第4B1圖或第4A2圖/第4B2圖所述的操作開始,根據本發明的實施例,第4C圖與第4D圖例示在執行切割半導體晶圓的方法期間,包括複數個積體電路的半導體晶圓的橫剖面視圖。
參見第4C圖,若接續自相關於第4B1圖所述的該處理,雷射劃線處理係用於雷射燒蝕切割道407,以曝露積體電路406之間的半導體晶圓404的區域410。但是,若接續自相關於第4B2圖所述的該處理,雷射劃線處理係用於雷射燒 蝕遮罩層402(例如,以形成圖案化遮罩層408)與切割道407兩者的部分,曝露積體電路406之間的半導體晶圓404的區域410。在任一實例中,雷射劃線處理係用於移除原本形成於積體電路406之間的切割道407的材料。根據本發明的實施例,雷射劃線處理進一步形成溝槽412部分進入積體電路406之間的半導體晶圓404的區域中,如同第4C圖繪示的。
參見第4D圖,半導體晶圓404係蝕刻通過半導體晶圓404的已曝露區域410,以單分積體電路406。圖案化遮罩408在電漿蝕刻期間保護積體電路406。在一實施例中,在電漿蝕刻半導體晶圓404之後,移除圖案化遮罩408。在一個此種實施例中,圖案化遮罩408為水溶性遮罩並且最終利用水溶液來移除。在一具體實施例中,水溶液為冷或熱的去離子水溶液。
在一實施例中,半導體晶圓或基板404包括適於承受製造處理的材料,且在該材料上可合適地沉積半導體處理層。例如,在一實施例中,半導體晶圓或基板404包括IV族類型的材料,例如(但不限於)結晶矽、鍺、或矽/鍺。在一具體實施例中,提供半導體晶圓404包括提供單晶矽基板。在一特定實施例中,單晶矽基板摻雜有雜質原子。在另一實施例中,半導體晶圓或基板404包括III-V材料,像是例如用於發光二極體(LED)製造中的III-V材料基板。
在一實施例中,半導體晶圓或基板404已經在其上或其中沉積半導體裝置陣列,作為積體電路406的部分。此種半導體裝置的範例包括(但不限於)製造於矽基板中且封 裝於介電質層中的記憶體裝置或互補金氧半導體(CMOS)電晶體。複數個金屬互連可形成於該等裝置或電晶體之上且在圍繞的介電質層中,且複數個金屬互連可用於電耦接該等裝置或電晶體,以形成積體電路406。構成切割道407的材料可相似或相同於用於形成積體電路406的那些材料。例如,切割道407可包括介電質材料層、半導體材料層、與金屬化層。在一實施例中,一或更多個切割道407包括測試裝置,測試裝置類似於積體電路406的實際裝置。
在一實施例中,利用雷射劃線處理來圖案化切割道407(以及可能還有遮罩402)包括使用具有毫微微秒範圍的脈衝寬度之雷射。具體地,具有波長在可見光頻譜以及紫外光(UV)與紅外光(IR)範圍的雷射(總共為寬頻光頻譜)可用於提供毫微微秒型雷射,亦即,具有脈衝寬度在毫微微秒(10-15秒)級數的雷射。在一實施例中,燒蝕並非(或實質上並非)波長相關的,且因此適於複雜的薄膜,例如遮罩402、切割道407以及可能還有半導體晶圓或基板404的部分之薄膜。
根據本發明的實施例,第5圖例示使用毫微微秒範圍的雷射脈衝相對於較長頻率的雷射脈衝之效果。參見第5圖,藉由使用具有脈衝寬度在毫微微秒範圍的雷射,熱損傷問題係減輕或消除了(例如,利用通孔500C的毫微微秒處理而最小化至沒有損傷502C),相對於較長的脈衝寬度來說(例如,利用通孔500B的微微秒處理而有損傷502B,以及利用通孔500A的奈秒處理而有顯著的損傷502A)。在通孔500C 的形成期間損傷的減輕或消除可能係因為缺少低能量再耦合(如同微微秒型雷射燒蝕所見的)或缺少熱平衡(如同奈秒型雷射燒蝕所見的),如同第5圖繪示的。
雷射參數選擇(例如,脈衝寬度)對於發展出成功的雷射劃線與切割處理來最少化碎裂、微裂痕與失去層疊而達到乾淨的雷射劃線切痕係關鍵的。雷射劃線切痕越乾淨,則可執行來用於最終的晶粒單分之蝕刻處理越平順。在半導體裝置晶圓中,不同材料類型(例如,導體、絕緣體、半導體)與厚度的許多功能層通常設置於其上。此種材料可包括(但不限於)有機材料(例如,聚合體)、金屬、或無機介電質(例如,二氧化矽或氮化矽)。
設置於晶圓或基板上的個別積體電路之間的切割道可包括與積體電路本身相似或相同的層。例如,根據本發明的實施例,第6圖例示可用於半導體晶圓或基板的切割道區域中的材料堆疊的橫剖面視圖。
參見第6圖,切割道區域600包括矽基板的頂部602、第一二氧化矽層604、第一蝕刻終止層606、第一低K介電質層608(例如,具有介電常數小於二氧化矽的介電常數4.0)、第二蝕刻終止層610、第二低K介電質層612、第三蝕刻終止層614、未摻雜的矽土玻璃(USG,undoped silica glass)層616、與第二二氧化矽層618。相關於本發明的一實施例(在毯覆網狀印刷遮罩的實例中),繪示了網狀印刷遮罩620,例如包括水溶性薄膜。銅金屬化622設置於第一與第三蝕刻終止層606與614之間並且通過第二蝕刻終止層610。 在一具體實施例中,第一、第二與第三蝕刻終止層606、610與614包括氮化矽,而低K介電質層608與612包括碳摻雜的氧化矽材料。
在傳統的雷射照射之下(例如,奈秒型或微微秒型雷射照射),切割道600的材料就光吸收與燒蝕機制來說反應相當不同。例如,介電質層(例如,二氧化矽)對於所有商業上可用的雷射波長來說在正常狀況之下係實質上透明的。相反的,金屬、有機物(例如,低K材料)與矽會很容易耦合光子,特別是回應於奈秒型或微微秒型雷射照射。例如,根據本發明的實施例,第7圖包括結晶矽(c-Si,702)、銅(Cu,704)、結晶二氧化矽(c-SiO2,706)、與非晶二氧化矽(a-SiO2,708)之作為光子能量的函數之吸收係數的圖700。第8圖為方程式800,顯示給定的雷射的雷射強度作為雷射脈衝能量、雷射脈衝寬度、與雷射束半徑的函數之關係。
在一實施例中,使用方程式800與吸收係數的圖700,可選擇毫微微秒雷射型處理的參數,以在無機與有機介電質、金屬、與半導體上具有實質上共同的燒蝕效果,即使此種材料的一般能量吸收特性在某些狀況之下會相當不同。例如,二氧化矽的吸收性為非線性,且在適當的雷射燒蝕參數之下可以產生更符合有機介電質、半導體、與金屬的吸收性。在一個此種實施例中,高強度與短脈衝寬度的毫微微秒型雷射處理係用於燒蝕堆疊層,堆疊層包括二氧化矽層以及有機介電質、半導體、或金屬的一或更多層。在一具體實施例中,大約小於或等於400毫微微秒的脈衝係用於毫微微秒 型雷射照射處理,以移除網狀印刷遮罩(可選擇的,亦即,在毯覆印刷的實例中)、切割道、以及矽基板的一部分。
相反的,若選擇並非最佳的雷射參數,在包括二或更多層非有機介電質、有機介電質、半導體、或金屬之堆疊結構中,雷射燒蝕處理會導致失去層疊的問題。例如,雷射穿過高帶隙能量介電質(例如,具有大約9ev帶隙的二氧化矽)而沒有可量測到的吸收。但是,雷射能量可吸收於下面的金屬或矽層中,導致金屬或矽層的顯著蒸發。該蒸發會產生高壓,以升離上面的二氧化矽介電質層,且可能導致層與層之間嚴重的失去層疊與微破裂。在一實施例中,雖然微微秒型雷射照射處理在複雜的堆疊中會導致微破裂與失去層疊,毫微微秒型雷射照射處理已經證明不會導致相同材料堆疊的微破裂或失去層疊。
為了可以直接燒蝕介電質層,會需要發生介電質材料的離子化,使得藉由強力地吸收光子使介電質材料的行為類似於導電材料。該吸收可阻擋大多數的雷射能量在最終燒蝕介電質層之前不會穿透至下面的矽或金屬層。在一實施例中,當雷射強度足夠高來啟始光子離子化並且影響非有機介電質材料的離子化時,非有機介電質的離子化係可行的。
根據本發明的實施例,藉由通常導致各種材料的非線性交互作用之高峰值強度(輻照度)來特徵化合適的毫微微秒型雷射處理。在一個此種實施例中,毫微微秒雷射源具有脈衝寬度大約在10毫微微秒至500毫微微秒的範圍,但是較佳地在100毫微微秒至400毫微微秒的範圍。在一實施例 中,毫微微秒雷射源具有波長大約在1570奈米至200奈米的範圍,但是較佳地在540奈米至250奈米的範圍。在一實施例中,雷射與對應的光學系統提供在工作表面處的焦點大約在3微米至15微米的範圍,但是較佳地大約在5微米至10微米的範圍。
在工作表面處的空間光束分布可為單一模式(高斯(Gaussian))或具有形狀為帽頂的分布。在一實施例中,雷射源具有脈衝重複率大約在200kHz至10MHz的範圍,但是較佳地大約在500kHz至5MHz的範圍。在一實施例中,雷射源傳送在工作表面處的脈衝能量大約在0.5uJ至100uJ的範圍,但是較佳地大約在1uJ至5uJ的範圍。在一實施例中,雷射劃線處理沿著工件表面以大約500mm/sec至5m/sec的範圍的速度行進,但是較佳地大約600mm/sec至2m/sec的範圍。
劃線處理可運行僅單次通過,或多次通過,但是在一實施例中,較佳地1-2次通過。在一實施例中,工件中的劃線深度大約在5微米至50微米的深度範圍,較佳地大約在10微米至20微米的深度範圍。雷射可在給定脈衝重複率的單脈衝串中或脈衝突波串中施加。在一實施例中,產生的雷射束的截口寬度大約在2微米至15微米的範圍,但是在矽晶圓劃線/切割中較佳地大約在6微米至10微米的範圍(在裝置/矽介面處所量測)。
選擇雷射參數可有益處與優點,例如提供足夠高的雷射強度,以達成非有機介電質(例如,二氧化矽)的離子 化並且最少化在直接燒蝕非有機介電質之前由下層損傷所導致的碎裂與失去層疊。另外,可選擇參數,以提供工業應用上有意義的處理產量,具有準確控制的燒蝕寬度(例如,截口寬度)與深度。如同上述,毫微微秒型雷射遠遠較適合於提供此種優點,相較於微微秒型與奈秒型雷射燒蝕處理來說。但是,即使在毫微微秒型雷射燒蝕的頻譜中,某些波長可提供比其他波長更佳的性能。例如,在一實施例中,具有波長較靠近或在UV範圍中的毫微微秒型雷射處理可提供較乾淨的燒蝕處理,相較於具有波長較靠近或在IR範圍中的毫微微秒型雷射處理來說。在具體的此種實施例中,適於半導體晶圓或基板劃線的毫微微秒型雷射處理係基於具有波長大約小於或等於540奈米的雷射。在特定的此種實施例中,使用具有波長大約小於或等於540奈米、脈衝大約小於或等於400毫微微秒的雷射。但是,在替代的實施例中,使用雙雷射波長(例如,IR雷射與UV雷射的組合)。
再次參見第4D圖,根據本發明的實施例,蝕刻半導體晶圓404包括蝕刻利用毫微微秒型雷射劃線處理所形成的溝槽,以最終蝕刻完全通過半導體晶圓404。在一實施例中,藉由使用第一蝕刻操作來提供塊狀蝕刻,且之後執行第二蝕刻操作來平滑化已切割晶圓或基板的曝露表面,而執行該蝕刻。在一實施例中,使用博世(Bosch)類型的蝕刻處理。
在一實施例中,蝕刻半導體晶圓404包括使用電漿蝕刻處理。在一實施例中,使用直通矽穿孔(through-silicon via)類型的蝕刻處理。例如,在一具體實施例中,半導體晶 圓404的材料的蝕刻速度大於每分鐘25微米。超高密度電漿源可用於晶粒單分處理的電漿蝕刻部分。適於執行此種電漿蝕刻處理的處理腔室的範例為可從美國加州的桑尼維爾(Sunnyvale)的應用材料公司取得的Applied Centura® SilviaTM Etch系統。Applied Centura® SilviaTM Etch系統結合電容性與電感性RF耦合,這賦予對於離子密度與離子能量遠遠較高的獨立控制,相較於僅有電容性耦合所可能賦予的(即使有磁性增強所提供的改良)。此結合可促成離子密度無關於離子能量,以達到較高密度的電漿而沒有高(可能損傷的)DC偏壓位準,即使在非常低的壓力時。這導致超寬的處理窗。但是,可使用可以蝕刻矽的任何電漿蝕刻腔室。在一範例實施例中,使用深矽蝕刻、以大於傳統矽蝕刻速度大約40%的蝕刻速度來蝕刻單晶矽基板或晶圓404,同時維持實質上準確的外形控制與事實上無扇形的側壁。在一具體實施例中,使用直通矽穿孔類型的蝕刻處理。該蝕刻處理係基於產生自活性氣體的電漿(活性氣體通常為氟類氣體,例如SF6、C4F8、CHF3、XeF2),或者可以以較快的蝕刻速度來蝕刻矽的任何其他反應物氣體。在一實施例中,圖案化的網狀印刷遮罩408在該處理的電漿蝕刻部分期間保護積體電路406,且在單分處理之後移除,如同第4D圖繪示的。
因此,再次參見第4A1圖-第4B1圖、第4A2圖-第4B2圖、與第4C圖-第4D圖,藉由最初雷射燒蝕通過遮罩層(選擇性的)、通過晶圓切割道(包括金屬化)、以及部分進入矽基板,可執行晶圓切割。雷射脈衝寬度可選擇在毫微微 秒範圍中。藉由後續直通矽的深電漿蝕刻,之後可完成晶粒單分。根據本發明的實施例,用於切割的材料堆疊的具體範例係相關於第9A圖至第9D圖敘述於下。在提供的範例中,敘述固定至襯背帶的晶粒附接薄膜。襯背帶可為較大的基板支座的部分,如同相關於第13圖更詳細敘述於下的。
參見第9A圖,用於混合式雷射燒蝕與電漿蝕刻切割的材料堆疊包括網狀印刷遮罩902(網狀印刷遮罩902可為如同所示的毯覆,或者圖案化有開孔903,如同虛線所示)、裝置層904、與基板906。網狀印刷遮罩902、裝置層904、與基板906設置於晶粒附接薄膜908之上,晶粒附接薄膜908固定至襯背帶910。在一實施例中,網狀印刷遮罩902為水溶性遮罩。裝置層904包括非有機介電質層(例如,二氧化矽)係設置於一或更多個金屬層(例如,銅層)與一或更多個低K介電質層(例如,碳摻雜的氧化物層)之上。裝置層904也包括配置於積體電路之間的切割道,切割道包括相同或相似於積體電路的層。基板906為塊狀單晶矽基板。
在一實施例中,塊狀單晶矽基板906在固定至晶粒附接薄膜908之前從背側薄化。該薄化可藉由背側研磨處理來執行。在一實施例中,塊狀單晶矽基板906薄化至大約50-300微米的厚度範圍。重要的是注意到,在一實施例中,該薄化係在雷射燒蝕與電漿蝕刻切割處理之前執行。在一實施例中,晶粒附接薄膜908(或者可以接合薄化的或薄的晶圓或基板至襯背帶910之任何合適的替代物)具有大約20微米的厚度。
參見第9B圖,網狀印刷遮罩902(若存在於位置903處)、裝置層904、與基板906的一部分係利用毫微微秒型雷射劃線處理912來圖案化,以形成溝槽914於基板906中。參見第9C圖,直通矽的深電漿蝕刻處理916係用於延伸溝槽914向下至晶粒附接薄膜908,曝露出晶粒附接薄膜908的頂部並且單分矽基板906。裝置層904在直通矽的深電漿蝕刻處理916期間由網狀印刷遮罩902保護。
參見第9D圖,單分處理可另包括圖案化晶粒附接薄膜908、曝露出襯背帶910的頂部、以及單分晶粒附接薄膜908。在一實施例中,晶粒附接薄膜係藉由雷射處理或藉由蝕刻處理來單分。另外的實施例可包括後續從襯背帶910移除基板906的已單分部分(例如,作為個別的積體電路)。在一實施例中,已單分的晶粒附接薄膜908係保留在基板906的已單分部分的背側上。其他實施例可包括從裝置層904移除網狀印刷遮罩902。在替代的實施例中,例如在基板906較薄於大約50微米的實例中,雷射燒蝕處理912係用於完全單分基板906而不需使用額外的電漿處理。
在單分晶粒附接薄膜908之後,在一實施例中,從裝置層904移除網狀印刷遮罩902。在一實施例中,從襯背帶910移除已單分的積體電路來用於封裝。在一個此種實施例中,已圖案化的晶粒附接薄膜908保留在每一積體電路的背側上並且包括在最後的封裝中。但是,在另一實施例中,在單分處理期間或之後,移除已圖案化的晶粒附接薄膜908。
再次參見第4B1圖、第4B2圖、第4C圖、與第4D 圖,複數個積體電路406可藉由具有寬度大約10微米或更小的切割道407來分隔。使用毫微微秒型雷射劃線方法(至少部分係因為雷射的嚴格外形控制)可促成積體電路的布局的此種緊密性。例如,根據本發明的實施例,第10圖例示藉由使用較窄的切割道相對於傳統的切割(傳統的切割會受限於最小寬度),所達成的半導體晶圓或基板上的緊密性。
參見第10圖,藉由使用較窄的切割道(例如,布局1002中大約10微米或更小的寬度)相對於傳統的切割(傳統的切割會受限於最小寬度,例如布局1000中大約70微米或更大的寬度),達成半導體晶圓上的緊密性。但是,將瞭解到,並非總是想要減小切割道寬度至小於10微米,即使毫微微秒型雷射劃線處理可以促成如此。例如,某些應用會需要至少40微米的切割道寬度,以在分隔積體電路的切割道中製造虛擬或測試裝置。
再次參見第4B1圖、第4B2圖、第4C圖、與第4D圖,複數個積體電路406可配置於非限制式布局中的半導體晶圓或基板404上。例如,第11圖例示自由形式的積體電路配置,允許較密的容裝。根據本發明的實施例,較密的容裝可提供每晶圓較多的晶粒,相對於格柵式對準的方式來說。參見第11圖,自由形式的布局(例如,半導體晶圓或基板1102上的非限制式布局)允許較密的容裝,且因此允許每晶圓較多的晶粒,相對於格柵式對準的方式(例如,半導體晶圓或基板1100上的限制式布局)來說。在一實施例中,雷射燒蝕與電漿蝕刻單分處理的速度係無關於晶粒尺寸、布局或切割 道的數量。
單一處理工具可配置來執行混合式雷射燒蝕與電漿蝕刻單分處理中的許多或所有操作。例如,根據本發明的實施例,第12圖例示用於雷射與電漿切割晶圓或基板的工具布局的方塊圖。
參見第12圖,處理工具1200包括工廠介面1202(FI,factory interface),工廠介面1202具有複數個裝載閘1204耦接於其。叢集工具1206耦接於工廠介面1202。叢集工具1206包括一或更多個電漿蝕刻腔室,例如電漿蝕刻腔室1208。雷射劃線設備1210也耦接於工廠介面1202。處理工具1200的整體佔地面積在一實施例中可為大約3500毫米(3.5公尺)乘大約3800毫米(3.8公尺),如同第12圖所示。
在一實施例中,雷射劃線設備1210容納毫微微秒型雷射。毫微微秒型雷射適於執行混合式雷射與蝕刻單分處理的雷射燒蝕部分,例如上述的雷射燒蝕處理。在一實施例中,可移動台也包括於雷射劃線設備1200中,可移動台係配置來相對於毫微微秒型雷射移動晶圓或基板(或其載體)。在一具體實施例中,毫微微秒型雷射也可移動。雷射劃線設備1210的整體佔地面積在一實施例中可為大約2240毫米乘大約1270毫米,如同第12圖所示。
在一實施例中,一或更多個電漿蝕刻腔室1208係配置來通過圖案化遮罩中的縫隙來蝕刻晶圓或基板,以單分複數個積體電路。在一個此種實施例中,一或更多個電漿蝕刻腔室1208係配置來執行深矽蝕刻處理。在一具體實施例中, 一或更多個電漿蝕刻腔室1208為可從美國加州的桑尼維爾(Sunnyvale)的應用材料公司取得的Applied Centura® SilviaTM Etch系統。該蝕刻腔室可特別設計來用於深矽蝕刻,深矽蝕刻用於產生單晶矽基板或晶圓中或上容納的單分積體電路。在一實施例中,高密度電漿源係包括於電漿蝕刻腔室1208中,以促成高矽蝕刻速度。在一實施例中,多於一個的蝕刻腔室係包括於處理工具1200的叢集工具1206部分中,以促成單分或切割處理的高製造產量。
工廠介面1202可為合適的大氣埠口,以介接於外部製造設備以及雷射劃線設備1210與叢集工具1206之間。工廠介面1202可包括具有手臂或葉片的機器人,用於從儲存單元(例如,前開孔統一槽)轉移晶圓(或其載體)進叢集工具1206或雷射劃線設備1210、或兩者中。
叢集工具1206可包括其他腔室,適於執行單分方法中的功能。例如,在一實施例中,取代額外的蝕刻腔室,係包括有網狀印刷處理系統或腔室1212。網狀印刷處理系統或腔室1212可配置來在雷射劃線晶圓或基板之前,形成遮罩於晶圓或基板的裝置層上或之上。在一個此種實施例中,網狀印刷處理系統或腔室1212適於形成水溶性層,水溶性層具有曝露出圖案的毯覆或切割道。在一實施例中,取代額外的蝕刻腔室,係包括有濕式製程站1214。在晶圓或基板的雷射劃線與電漿蝕刻單分處理之後,濕式製程站可適於清潔殘留物與碎片,或者適於移除水溶性遮罩。在一實施例中,量測站也包括作為處理工具1200的元件。
在本發明的一態樣中,薄基板(例如,具有大約100微米或更小的厚度)係適用於混合式雷射燒蝕與電漿蝕刻單分處理中。在一個此種實施例中,薄基板係支撐於基板載體上。但是,將瞭解到,基板載體也可用於較厚的基板。在任何實例中,在一範例中,根據本發明的實施例,第13圖例示在單分處理期間適於支撐薄晶圓的基板載體的平面視圖。
參見第13圖,基板載體1300包括一層襯背帶1302,襯背帶1302由帶環1304圍繞。晶圓或基板1306(例如,薄晶圓或基板)由基板載體1300的襯背帶1302支撐。在一實施例中,晶圓或基板1306藉由晶粒附接薄膜而附接於襯背帶1302。在一實施例中,帶環1304包括不鏽鋼。
在一實施例中,單分處理可適用於一系統,該系統的尺寸係設計來接收基板載體,例如基板載體1300。在一個此種實施例中,系統(例如,系統1200)可適用於薄晶圓框而不會影響系統的佔地面積,系統的佔地面積的尺寸係設計來適應於不被基板載體支撐的基板或晶圓。在一實施例中,系統1200以及因此網狀印刷處理系統或腔室1212的尺寸係設計來適應於300(或可能,450)毫米直徑的晶圓或基板。相同(或稍微修改)的系統可適應於大約380毫米寬度乘上380毫米長度的晶圓載體,如同第13圖所示。將瞭解到,其他形狀與尺寸的晶圓載體也可適用。
在網狀印刷系統的範例例示中(網狀印刷系統可適於或可修改來適用於網狀印刷在其本身上或設置於基板載體上的半導體晶圓),第14圖為可用於實施本發明的實施例之 網狀印刷處理系統的示意等尺寸視圖。
參見第14圖,基板網狀印刷處理系統或系統1400具有網狀印刷元件,網狀印刷元件係配置來網狀印刷圖案化材料層於基板1450上。具體地,系統1400提供印刷頭1402,每一印刷頭1402具有葉具1500。在一實施例中,系統1400通常包括兩個進來的輸送器1411、致動器組件1440、複數個處理巢1431、複數個處理頭1402、兩個出去的輸送器1412、與系統控制器1401。
進來的輸送器1411係配置成並行處理的配置,使得每一輸送器1411可從輸入裝置(例如,輸入輸送器1413)接收未處理的基板1450,且將每一未處理的基板1450轉移至處理巢1431,處理巢1431耦接於致動器組件1440。另外,出去的輸送器1412係配置成並行,使得每一輸送器1412可從處理巢1431接收已處理的基板1450,且將每一已處理的基板1450轉移至基板移除裝置,例如出口輸送器1414。
在一實施例中,每一出口輸送器1414適於輸送已處理的基板1450通過烤箱1499,以固化透過處理頭1402沉積於基板1450上的材料。系統1400可包括其他基板處理模組係需要準確的移動且定位要處理的基板,例如藉由使用一或更多個攝影機來用於準確的對準。
雖然系統1400繪示為具有兩個印刷頭1402與四個處理巢1431,系統1400可包括額外的印刷頭1402及/或處理巢1431,而不會偏離本發明的範圍。在一實施例中,進來的輸送器1411與出去的輸送器1412包括至少一條傳輸帶 1416,以藉由使用致動器(未圖示)來支撐與輸送基板1450至系統1400內的所欲位置,致動器與系統控制器1401通訊。雖然第14圖大體上例示兩條傳輸帶方式的基板轉移系統1416,可使用其他類型的轉移機構,來執行相同的基板轉移與定位功能,而不會改變本發明的基本範圍。
在一實施例中,系統1400也包括檢查系統1460,檢查系統1460適於在處理已經執行之前與之後,定位與檢查基板1450。檢查系統1460可包括一或更多個攝影機1420係定位來檢查基板1450。檢查系統1460通常包括至少一個攝影機1420(例如,電荷耦合元件(CCD)攝影機),以及可以定位、檢查、且將結果通訊至系統控制器1401的其他電子元件。在一實施例中,檢查系統1460定位進來的基板1450的某些特徵的位置,且將檢查結果通訊至系統控制器1401,以分析基板1450的定向與位置,來協助在處理基板1450之前將基板1450準確定位至印刷頭1402之下。在一實施例中,檢查系統1460檢查基板1450,使得損傷或漏處理的基板可從產線移除。在一實施例中,處理巢1431可各自包括燈或其他類似的光學輻射裝置,以照射定位於其上的基板1450,使得檢查系統1460可以更容易地檢查基板1450。
在一實施例中,系統1400中所用的兩個印刷頭1402可適於在網狀印刷期間以所欲的圖案沉積材料(例如,水溶性遮罩材料)於設置於處理巢1431上的基板1450的表面上。在一實施例中,印刷頭1402包括複數個致動器(例如,步進馬達或伺服馬達),複數個致動器與系統控制器1401通訊且 係用於相對於正被印刷的基板1450調整印刷頭1402內設置的網狀印刷遮罩(未圖示)的位置及/或角度定向。在一實施例中,網狀印刷遮罩為金屬片或板,具有複數個孔、槽、或其他縫隙形成通過其中,以界定基板1450的表面上的網狀印刷材料的圖案與放置。通常,將沉積在基板1450的表面上的網狀印刷圖案以自動的方式對準於基板1450係藉由:使用致動器與由系統控制器1401從檢查系統1460接收的資訊來定向網狀印刷遮罩。
第15圖為葉具1500的透視圖,葉具1500可用於實施本發明的實施例,例如藉由包括於系統1400中,如同上述。
參見第15圖,葉具1500包括固定的支撐框1512。框1512具有殼體座1515,其中可滑動地定位有滑件1514,滑件1514可移動於箭頭F所指的方向中。例如,滑件1514可以移動於本領域目前狀態中通常熟知為方向Z的方向中,方向Z垂直於平面XY,平面XY通常識別為平行於葉具1500移動的平面與葉具1500沿著移動的平面之平面,以實行印刷操作。
框1512具有橫向至少一個滑動孔眼1530,其中複數個滑動元件(屬於滾動類型的)1532可以相關於滑件1514滑動,以導引且支撐滑件1514相對於框1512的移動。滑件1514藉由螺栓1522的方式鉸動至較低的搖動臂板1516,搖動臂板1516接著從印刷終端1518之下支撐與定位。印刷終端1518具有沿著搖動臂板1516的長度所發展的四邊形形狀。
具體地,搖動臂板1516在滑件1514的下附接端1515 處中心地繞著螺栓1522樞接。該樞接允許葉具1500的印刷終端1518繞著樞轉軸有所欲的角度作動。以此方式,因為能夠樞接,印刷終端1518係配置成調適其面向角落,以達成印刷材料的不同或非均質分配。框1512具有其他殼體座1524,其中設置且固定有複數個永久磁鐵1526。磁鐵1526(在此實例中見第15圖的「+」極性)可以產生固定強度的所欲磁場。滑件1514包括支撐板1529,支撐板1529藉由附接元件(例如,螺絲)來附接。支撐板1529與框1512一同界定空隙1531,空隙1531中設有導電線圈1528,導電線圈1528通常包括一或更多個螺線圈的導體材料。根據某些實施例,導電線圈1528的類型為設有選自大約100與大約1000之間的數量的螺線圈。導電線圈1528面向磁鐵1526,並且附接且固定於滑件1514的支撐板1529。導電線圈1528可以被饋送電流,電流有所欲的強度並且有利的是例如在強度與相位方面為可調整的。
環行於導電線圈1528中的電流與磁鐵1526的磁場交互作用,產生磁力,磁力決定導電線圈1528上的突進,導電線圈1528此時正固定於滑件1514,因此拉著滑件1514移動於箭頭F所指的方向中。因此,磁鐵1526與導電線圈1528的組合在此實例中界定音圈線性致動器型(voice coil linear actuator type)的移動系統,以控制葉具在方向Z中的移動。藉由控制導電線圈1528中環行的電流,可以選擇性地相對於磁鐵1526修改導電線圈1528本身,以達到相對於支撐框1512定位滑件1514的目的。具體地,可以選擇性地反轉導電線圈 1528中的電流的行進方向,以決定滑件1514以及因此葉具1500的終端1518之向上或向下移動(箭頭F)。另外,當沒有供電以及因此沒有電流環行於導電線圈1528中時,葉具1500因為重力會向下降,且音圈馬達(voice coil motor)作用來將葉具1500保持在升高的位置中。這有優點:葉具1500本身的重量係用於決定用於印刷的壓力。
在一實施例中,葉具1500係相關於系統1400的系統控制器1401。藉由使用記憶機構中含有的軟體,系統控制器1401可以調節導電線圈1528中環行的電流的強度,以調變移動滑件1514的該磁力。以此方式,可以細微地控制葉具1500的位置。藉由改變導電線圈1528中的電流,也可以調節在網狀印刷期間葉具1500(具體地,終端1518)所利用來作動的壓力。
葉具1500也可包括一對微米調節器1534,微米調節器1534允許實行從公釐的數分之一至公分的數分之一之改變的調整。在此實例中,微米調節器1534設置於殼體座1515中、滑件1514的側部處,並且附接於支撐框1512(或在任何實例中相關於支撐框1512)。微米調節器1534設有線性致動器1536,線性致動器1536接著直接耦接於搖動臂板1516的相對端1538,且線性致動器1536可以啟用來作用於一端1538上,以調節葉具1500繞著樞轉軸的角度作動與振動振幅。藉由作用於微米調節器1534的上端,可以改變線性致動器1536的範圍,且因此決定支撐印刷終端1518的搖動臂板1516的振動振幅之所欲角度限制,且因此獲得葉具1500的較佳與準 確調節。
清楚的,可對如同先前所述之用於網狀印刷於基板上的葉具1500做出部件的修改及/或增加,而不會偏離本發明的範圍與領域。也清楚的,雖然本發明已經參照具體範例來敘述,本領域中熟習技藝者當然可以實現用於網狀印刷於基板上的葉具之許多其他等效形式,具有如同申請專利範圍中提出的特徵以及因此具有申請專利範圍所界定的保護領域內的所有特徵。
本發明的實施例可提供作為電腦程式產品或軟體,電腦程式產品或軟體可包括機器可讀取媒介,機器可讀取媒介上儲存有指令,指令可用於編程電腦系統(或其他電子產品),以執行根據本發明的實施例之處理。在一實施例中,電腦系統耦接於相關於第12圖所述的處理工具1200及/或相關於第14圖所述的系統控制器1401。機器可讀取媒介包括用於以機器(例如,電腦)可讀取的形式儲存或傳送資訊的任何機構。例如,機器可讀取(例如,電腦可讀取)媒介包括機器(例如,電腦)可讀取儲存媒介(例如,唯讀記憶體(「ROM」)、隨機存取記憶體(「RAM」)、磁碟儲存媒介、光學儲存媒介、快閃記憶體裝置等)、機器(例如,電腦)可讀取傳輸媒介(電性、光學、聲學或其他形式的傳輸信號(例如,紅外線信號、數位信號等))等。
第16圖例示以電腦系統1600的範例形式之機器的概略圖示,電腦系統1600內可執行指令集,以導致機器執行本文所述的任何一或更多個方法。在替代的實施例中,機器 可連接(例如,網接)至區域網路(LAN)、內部網路、外部網路、或網際網路中的其他機器。該機器可操作有客戶端-伺服器網路環境中的伺服器或客戶端機器的性能,或者作為點對點(或分散式)網路環境中的點機器。該機器可為個人電腦(PC)、平板PC、機上盒(STB)、個人數位助理(PDA)、手機、網頁瀏覽器、伺服器、網路路由器、交換器或橋接器、或可以執行指令集(連續的或其他)的任何機器,指令集指定該機器要採取的作動。另外,雖然僅例示單一機器,用語「機器」也應視為包括任何機器(例如,電腦)集,機器集個別或聯合地執行指令集(或多個指令集),以執行本文所述的任何一或更多個方法。
範例電腦系統1600包括處理器1602、主要記憶體1604(例如,唯讀記憶體(ROM)、快閃記憶體、動態隨機存取記憶體(DRAM)、例如同步DRAM(SDRAM)或Rambus DRAM(RDRAM)等)、靜態記憶體1606(例如,快閃記憶體、靜態隨機存取記憶體(SRAM)等)、與輔助記憶體1618(例如,資料儲存裝置),這些元件透過匯流排1630而彼此通訊。
處理器1602代表一或更多個通用目的處理裝置,例如微處理器、中央處理單元、或類似者。更具體地,處理器1602可為複雜指令集運算(CISC,complex instruction set computing)微處理器、精簡指令集運算(RISC,reduced instruction set computing)微處理器、超長指令字(VLIW,very long instruction word)微處理器、實行其他指令集的處理器、或實行指令集的組合的處理器。處理器1602也可為一或更多 個專用目的處理裝置,例如特殊應用積體電路(ASIC)、現場可編程閘陣列(FPGA)、數位信號處理器(DSP)、網路處理器、或類似者。處理器1602係配置來執行處理邏輯1626,處理邏輯1626用於執行本文所述的操作。
電腦系統1600可另包括網路介面裝置1608。電腦系統1600也可包括視訊顯示單元1610(例如,液晶顯示器(LCD)、發光二極體顯示器(LED)、或陰極射線管(CRT))、文數的輸入裝置1612(例如,鍵盤)、游標控制裝置1614(例如,滑鼠)、與信號產生裝置1616(例如,揚聲器)。
輔助記憶體1618可包括機器可存取儲存媒介(或更具體地,電腦可讀取儲存媒介)1631,機器可存取儲存媒介上儲存有一或更多個指令集(例如,軟體1622),該一或更多個指令集實行本文所述的任何一或更多個方法或功能。軟體1622也可在它由電腦系統1600執行的期間常駐(全部或至少部分)在主要記憶體1604及/或處理器1602內,主要記憶體1604與處理器1602也構成機器可讀取儲存媒介。軟體1622可另外透過網路介面裝置1608在網路1620上傳送或接收。
雖然機器可存取儲存媒介1631在範例實施例中係繪示為單一媒介,用語「機器可讀取儲存媒介」應視為包括儲存一或更多個指令集的單一媒介或多個媒介(例如,集中式或分散式資料庫,及/或相關的快取與伺服器)。用語「機器可讀取儲存媒介」也應視為包括:可以儲存或編碼指令集來由機器執行並且導致該機器執行本發明的任何一或更多個 方法之任何媒介。用語「機器可讀取儲存媒介」因此應視為包括(但不限於):固態記憶體、以及光學與磁性媒介。
根據本發明的實施例,機器可存取儲存媒介具有指令儲存於其上,指令導致資料處理系統執行一種切割半導體晶圓(該半導體晶圓具有複數個積體電路係由切割道所分隔)的方法包括:網狀印刷半導體晶圓之上的圖案化遮罩,該圖案化遮罩覆蓋該等積體電路並且曝露半導體晶圓的該等切割道。該方法也包括:利用一雷射劃線處理來雷射燒蝕該等切割道,以曝露該等積體電路之間的該半導體晶圓的區域。該方法也包括:電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分該等積體電路。該圖案化遮罩在該電漿蝕刻期間保護該等積體電路。
根據本發明的實施例,機器可存取儲存媒介具有指令儲存於其上,指令導致資料處理系統執行一種切割半導體晶圓(該半導體晶圓具有複數個積體電路係由切割道所分隔)的方法包括:網狀印刷該半導體晶圓之上的一毯覆遮罩層,該毯覆遮罩層覆蓋該半導體晶圓的該等積體電路與該等切割道。該方法也包括:利用一雷射劃線處理來雷射燒蝕該毯覆遮罩層與該等切割道的部分,以提供一圖案化遮罩並且曝露該等積體電路之間的該半導體晶圓的區域。該方法也包括:電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分該等積體電路。該圖案化遮罩在該電漿蝕刻期間保護該等積體電路。
因此,已經敘述:使用網狀印刷遮罩來用於使用雷 射劃線與電漿蝕刻的晶圓切割之方法。

Claims (20)

  1. 一種切割一半導體晶圓的方法,該半導體晶圓包括複數個積體電路係由切割道所分隔,該方法包括以下步驟:網狀印刷該半導體晶圓之上的一圖案化遮罩,該圖案化遮罩覆蓋該等積體電路並且曝露該半導體晶圓的該等切割道,其中該圖案化遮罩係一犧牲圖案化遮罩;利用一雷射劃線處理來雷射燒蝕該等切割道,以曝露該等積體電路之間的該半導體晶圓的區域;及電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分該等積體電路,其中該圖案化遮罩在該電漿蝕刻期間保護該等積體電路。
  2. 如請求項1所述之方法,其中網狀印刷該圖案化遮罩之步驟包括以下步驟:網狀印刷一水溶性遮罩。
  3. 如請求項2所述之方法,其中網狀印刷該水溶性遮罩之步驟包括以下步驟:網狀印刷一水溶性材料,該水溶性材料具有一黏性係大約在10000-80000厘泊的該範圍中。
  4. 如請求項3所述之方法,進一步包括以下步驟:在網狀印刷該水溶性材料之後,以小於大約攝氏100度的一溫度來烘烤該水溶性材料。
  5. 如請求項2所述之方法,進一步包括以下步驟: 在電漿蝕刻該半導體晶圓之後,利用一水溶液來移除該水溶性遮罩。
  6. 如請求項2所述之方法,其中網狀印刷該水溶性遮罩之步驟包括以下步驟:網狀印刷一材料,該材料係選自包括聚乙烯醇、聚丙烯酸、葡聚糖、聚甲基丙烯酸、聚乙烯亞胺、與聚環氧乙烷的群組。
  7. 如請求項1所述之方法,其中利用該雷射劃線處理來雷射燒蝕該等切割道之步驟包括以下步驟使用一毫微微秒型雷射處理,且其中電漿蝕刻該半導體晶圓包括使用一高密度電漿蝕刻處理。
  8. 一種切割一半導體晶圓的方法,該半導體晶圓包括複數個積體電路係由切割道所分隔,該方法包括以下步驟:網狀印刷該半導體晶圓之上的一毯覆遮罩層,該毯覆遮罩層覆蓋該半導體晶圓的該等積體電路與該等切割道,其中該毯覆遮罩層係一犧牲毯覆遮罩層;利用一雷射劃線處理來雷射燒蝕該毯覆遮罩層與該等切割道的部分,以提供一圖案化遮罩並且曝露該等積體電路之間的該半導體晶圓的區域;及電漿蝕刻該半導體晶圓通過該半導體晶圓的該等曝露區域,以單分該等積體電路,其中該圖案化遮罩在該電漿蝕刻期間保護該等積體電路。
  9. 如請求項8所述之方法,其中網狀印刷該毯覆遮罩層之步驟包括以下步驟:網狀印刷一水溶性材料層。
  10. 如請求項9所述之方法,其中網狀印刷該水溶性材料層之步驟包括以下步驟:網狀印刷一水溶性材料層,該水溶性材料層具有一黏性係大約在2000-10000厘泊的該範圍中。
  11. 如請求項10所述之方法,進一步包括以下步驟:在網狀印刷該水溶性材料之後,以小於大約攝氏100度的一溫度來烘烤該水溶性材料層。
  12. 如請求項9所述之方法,進一步包括以下步驟:在電漿蝕刻該半導體晶圓之後,利用一水溶液來移除該圖案化遮罩。
  13. 如請求項9所述之方法,其中網狀印刷該水溶性材料層之步驟包括以下步驟:網狀印刷一材料,該材料係選自包括聚乙烯醇、聚丙烯酸、葡聚糖、聚甲基丙烯酸、聚乙烯亞胺、與聚環氧乙烷的群組。
  14. 如請求項8所述之方法,其中利用該雷射劃線處理來雷射燒蝕該毯覆遮罩層與該等切割道的部分之步驟包括以下步驟:使用一毫微微秒型雷射處理,且其中電漿蝕刻該半導體 晶圓包括使用一高密度電漿蝕刻處理。
  15. 一種用於切割一半導體晶圓的系統,該半導體晶圓包括複數個積體電路,該系統包括:一工廠介面;一網狀印刷處理系統,該網狀印刷處理系統耦接於該工廠介面;一雷射劃線設備,該雷射劃線設備耦接於該工廠介面;及一電漿蝕刻腔室,該電漿蝕刻腔室耦接於該工廠介面。
  16. 如請求項15所述之系統,其中該網狀印刷處理系統與該電漿蝕刻腔室係容納於一叢集工具中,該叢集工具耦接於該工廠介面。
  17. 如請求項16所述之系統,其中該網狀印刷處理系統係配置來網狀印刷一水溶性遮罩,且該叢集工具進一步包括:一濕式製程站,該濕式製程站係配置來移除該水溶性遮罩層。
  18. 如請求項15所述之系統,其中該網狀印刷處理系統係配置來網狀印刷一圖案化遮罩,該網狀印刷處理系統包括一或更多個攝影機,該一或更多個攝影機係用於將一網幕對準於一半導體晶圓。
  19. 如請求項15所述之系統,其中該網狀印刷處理系統係配置來網狀印刷一毯覆遮罩層。
  20. 如請求項15所述之系統,其中該網狀印刷處理系統容納一葉具設備。
TW103141225A 2013-12-06 2014-11-27 用於雷射劃線與電漿蝕刻晶圓切割製程的網狀印刷遮罩 TWI639186B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/099,707 US9312177B2 (en) 2013-12-06 2013-12-06 Screen print mask for laser scribe and plasma etch wafer dicing process
US14/099,707 2013-12-06

Publications (2)

Publication Number Publication Date
TW201528352A TW201528352A (zh) 2015-07-16
TWI639186B true TWI639186B (zh) 2018-10-21

Family

ID=53271913

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103141225A TWI639186B (zh) 2013-12-06 2014-11-27 用於雷射劃線與電漿蝕刻晶圓切割製程的網狀印刷遮罩

Country Status (5)

Country Link
US (1) US9312177B2 (zh)
JP (1) JP2016540386A (zh)
KR (1) KR20160094417A (zh)
TW (1) TWI639186B (zh)
WO (1) WO2015084661A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150060401A1 (en) * 2013-08-29 2015-03-05 Corning Incorporated Method of edge coating a batch of glass articles
US20160172243A1 (en) * 2014-12-11 2016-06-16 Nxp B.V. Wafer material removal
CN106181033A (zh) * 2016-08-24 2016-12-07 江苏中科大港激光科技有限公司 V型丝激光焊接平网压紧焊接装置
WO2018150295A1 (ja) * 2017-02-15 2018-08-23 株式会社半導体エネルギー研究所 半導体装置
GB201708927D0 (en) * 2017-06-05 2017-07-19 Spts Technologies Ltd Methods of plasma etching and plasma dicing
JP6890893B2 (ja) * 2017-08-08 2021-06-18 株式会社ディスコ 金属が露出した基板の加工方法
CN108555447A (zh) * 2017-08-21 2018-09-21 潘绍合 一种改良型太阳能光伏板装置
KR102192025B1 (ko) * 2017-09-14 2020-12-16 주식회사 원익아이피에스 기판처리장치
US11063003B2 (en) * 2018-10-02 2021-07-13 Nanya Technology Corporation Semiconductor device with diced semiconductor chips and method for manufacturing the same
US11664276B2 (en) * 2018-11-30 2023-05-30 Texas Instruments Incorporated Front side laser-based wafer dicing
KR102101318B1 (ko) * 2019-01-16 2020-04-16 한국기술교육대학교 산학협력단 하이브리드 가공기술을 이용한 비원형 하우징 장치 및 하우징 장치 제조 방법
US11211247B2 (en) 2020-01-30 2021-12-28 Applied Materials, Inc. Water soluble organic-inorganic hybrid mask formulations and their applications
CN114069196A (zh) * 2020-07-30 2022-02-18 Oppo广东移动通信有限公司 壳体组件及其制备方法、天线组件和电子设备

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4426657A (en) 1980-02-13 1984-01-17 Fujitsu Limited Semiconductor device and method for producing same

Family Cites Families (89)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4049944A (en) 1973-02-28 1977-09-20 Hughes Aircraft Company Process for fabricating small geometry semiconductive devices including integrated components
JPS5512131A (en) * 1978-07-11 1980-01-28 Hitachi Chem Co Ltd Preparation of polyamic acid for semiconductor treatment
US4339528A (en) 1981-05-19 1982-07-13 Rca Corporation Etching method using a hardened PVA stencil
US4684437A (en) 1985-10-31 1987-08-04 International Business Machines Corporation Selective metal etching in metal/polymer structures
JPH0416085A (ja) 1990-05-10 1992-01-21 Tokyo Gas Co Ltd 画像記録再生装置
KR100215338B1 (ko) 1991-03-06 1999-08-16 가나이 쓰도무 반도체 장치의 제조방법
US5691794A (en) 1993-02-01 1997-11-25 Canon Kabushiki Kaisha Liquid crystal display device
US5593606A (en) 1994-07-18 1997-01-14 Electro Scientific Industries, Inc. Ultraviolet laser system and method for forming vias in multi-layered targets
DE69725245T2 (de) 1996-08-01 2004-08-12 Surface Technoloy Systems Plc Verfahren zur Ätzung von Substraten
US6426484B1 (en) 1996-09-10 2002-07-30 Micron Technology, Inc. Circuit and method for heating an adhesive to package or rework a semiconductor die
US5920973A (en) 1997-03-09 1999-07-13 Electro Scientific Industries, Inc. Hole forming system with multiple spindles per station
JP3230572B2 (ja) 1997-05-19 2001-11-19 日亜化学工業株式会社 窒化物系化合物半導体素子の製造方法及び半導体発光素子
JPH11111646A (ja) * 1997-10-02 1999-04-23 Fujitsu Ltd 半導体装置の製造方法及び半導体装置
US6057180A (en) 1998-06-05 2000-05-02 Electro Scientific Industries, Inc. Method of severing electrically conductive links with ultraviolet laser output
JP2001044144A (ja) 1999-08-03 2001-02-16 Tokyo Seimitsu Co Ltd 半導体チップの製造プロセス
JP2001110811A (ja) 1999-10-08 2001-04-20 Oki Electric Ind Co Ltd 半導体装置の製造方法
JP4387007B2 (ja) 1999-10-26 2009-12-16 株式会社ディスコ 半導体ウェーハの分割方法
JP2001144126A (ja) 1999-11-12 2001-05-25 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および半導体装置
JP2001148358A (ja) 1999-11-19 2001-05-29 Disco Abrasive Syst Ltd 半導体ウェーハ及び該半導体ウェーハの分割方法
US6300593B1 (en) 1999-12-07 2001-10-09 First Solar, Llc Apparatus and method for laser scribing a coated substrate
US6887804B2 (en) 2000-01-10 2005-05-03 Electro Scientific Industries, Inc. Passivation processing over a memory link
KR100830128B1 (ko) 2000-01-10 2008-05-20 일렉트로 싸이언티픽 인더스트리이즈 인코포레이티드 초단 펄스 폭을 가진 레이저 펄스의 버스트로 메모리링크를 처리하기 위한 레이저 시스템 및 방법
WO2001074529A2 (en) 2000-03-30 2001-10-11 Electro Scientific Industries, Inc. Laser system and method for single pass micromachining of multilayer workpieces
DE10196418B4 (de) 2000-07-12 2010-07-22 Electro Scientific Industries, Inc., Portland Lasersystem zum Bearbeiten von Verbindungen eines IC-Bauelements, Verfahren zum Bearbeiten von Verbindungen eines IC-Bauelements und Verfahren zum Ausrichten eines Laserbearbeitungsstrahls auf eine Verbindung eines IC-Bauelements
US6676878B2 (en) 2001-01-31 2004-01-13 Electro Scientific Industries, Inc. Laser segmented cutting
US6759275B1 (en) 2001-09-04 2004-07-06 Megic Corporation Method for making high-performance RF integrated circuits
US6642127B2 (en) 2001-10-19 2003-11-04 Applied Materials, Inc. Method for dicing a semiconductor wafer
JP3910843B2 (ja) 2001-12-13 2007-04-25 東京エレクトロン株式会社 半導体素子分離方法及び半導体素子分離装置
US6706998B2 (en) 2002-01-11 2004-03-16 Electro Scientific Industries, Inc. Simulated laser spot enlargement
AU2003246348A1 (en) 2002-02-25 2003-09-09 Disco Corporation Method for dividing semiconductor wafer
KR100451950B1 (ko) 2002-02-25 2004-10-08 삼성전자주식회사 이미지 센서 소자 웨이퍼 소잉 방법
JP2003257896A (ja) 2002-02-28 2003-09-12 Disco Abrasive Syst Ltd 半導体ウェーハの分割方法
ATE316691T1 (de) 2002-04-19 2006-02-15 Xsil Technology Ltd Laser-behandlung
JP2004031526A (ja) 2002-06-24 2004-01-29 Toyoda Gosei Co Ltd 3族窒化物系化合物半導体素子の製造方法
US6582983B1 (en) 2002-07-12 2003-06-24 Keteca Singapore Singapore Method and wafer for maintaining ultra clean bonding pads on a wafer
JP4286497B2 (ja) 2002-07-17 2009-07-01 新光電気工業株式会社 半導体装置の製造方法
JP3908148B2 (ja) 2002-10-28 2007-04-25 シャープ株式会社 積層型半導体装置
US20040157457A1 (en) 2003-02-12 2004-08-12 Songlin Xu Methods of using polymer films to form micro-structures
JP2004273895A (ja) 2003-03-11 2004-09-30 Disco Abrasive Syst Ltd 半導体ウエーハの分割方法
US7087452B2 (en) 2003-04-22 2006-08-08 Intel Corporation Edge arrangements for integrated circuit chips
JP2004322168A (ja) 2003-04-25 2004-11-18 Disco Abrasive Syst Ltd レーザー加工装置
JP4231349B2 (ja) 2003-07-02 2009-02-25 株式会社ディスコ レーザー加工方法およびレーザー加工装置
JP4408361B2 (ja) 2003-09-26 2010-02-03 株式会社ディスコ ウエーハの分割方法
US7128806B2 (en) 2003-10-21 2006-10-31 Applied Materials, Inc. Mask etch processing apparatus
JP4471632B2 (ja) 2003-11-18 2010-06-02 株式会社ディスコ ウエーハの加工方法
JP2005203541A (ja) 2004-01-15 2005-07-28 Disco Abrasive Syst Ltd ウエーハのレーザー加工方法
US7459377B2 (en) 2004-06-08 2008-12-02 Panasonic Corporation Method for dividing substrate
US7804043B2 (en) 2004-06-15 2010-09-28 Laserfacturing Inc. Method and apparatus for dicing of thin and ultra thin semiconductor wafer using ultrafast pulse laser
US7687740B2 (en) 2004-06-18 2010-03-30 Electro Scientific Industries, Inc. Semiconductor structure processing using multiple laterally spaced laser beam spots delivering multiple blows
US7507638B2 (en) 2004-06-30 2009-03-24 Freescale Semiconductor, Inc. Ultra-thin die and method of fabricating same
JP4018088B2 (ja) 2004-08-02 2007-12-05 松下電器産業株式会社 半導体ウェハの分割方法及び半導体素子の製造方法
US7199050B2 (en) 2004-08-24 2007-04-03 Micron Technology, Inc. Pass through via technology for use during the manufacture of a semiconductor device
JP4018096B2 (ja) 2004-10-05 2007-12-05 松下電器産業株式会社 半導体ウェハの分割方法、及び半導体素子の製造方法
US20060088984A1 (en) 2004-10-21 2006-04-27 Intel Corporation Laser ablation method
US20060086898A1 (en) 2004-10-26 2006-04-27 Matsushita Electric Industrial Co., Ltd. Method and apparatus of making highly repetitive micro-pattern using laser writer
US20060146910A1 (en) 2004-11-23 2006-07-06 Manoochehr Koochesfahani Method and apparatus for simultaneous velocity and temperature measurements in fluid flow
JP4288229B2 (ja) 2004-12-24 2009-07-01 パナソニック株式会社 半導体チップの製造方法
US7875898B2 (en) 2005-01-24 2011-01-25 Panasonic Corporation Semiconductor device
JP2006253402A (ja) 2005-03-10 2006-09-21 Nec Electronics Corp 半導体装置の製造方法
US7361990B2 (en) 2005-03-17 2008-04-22 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing cracking of high-lead or lead-free bumps by matching sizes of contact pads and bump pads
JP4478053B2 (ja) 2005-03-29 2010-06-09 株式会社ディスコ 半導体ウエーハ処理方法
JP4285455B2 (ja) 2005-07-11 2009-06-24 パナソニック株式会社 半導体チップの製造方法
JP4599243B2 (ja) 2005-07-12 2010-12-15 株式会社ディスコ レーザー加工装置
JP4769560B2 (ja) 2005-12-06 2011-09-07 株式会社ディスコ ウエーハの分割方法
JP4372115B2 (ja) 2006-05-12 2009-11-25 パナソニック株式会社 半導体装置の製造方法、および半導体モジュールの製造方法
JP4480728B2 (ja) 2006-06-09 2010-06-16 パナソニック株式会社 Memsマイクの製造方法
JP4544231B2 (ja) 2006-10-06 2010-09-15 パナソニック株式会社 半導体チップの製造方法
JP4840174B2 (ja) 2007-02-08 2011-12-21 パナソニック株式会社 半導体チップの製造方法
JP4840200B2 (ja) 2007-03-09 2011-12-21 パナソニック株式会社 半導体チップの製造方法
US7926410B2 (en) 2007-05-01 2011-04-19 J.R. Automation Technologies, L.L.C. Hydraulic circuit for synchronized horizontal extension of cylinders
US8207010B2 (en) * 2007-06-05 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing photoelectric conversion device
JP5205012B2 (ja) 2007-08-29 2013-06-05 株式会社半導体エネルギー研究所 表示装置及び当該表示装置を具備する電子機器
TWI419268B (zh) * 2007-09-21 2013-12-11 Teramikros Inc 半導體裝置及其製造方法
JP4858395B2 (ja) 2007-10-12 2012-01-18 パナソニック株式会社 プラズマ処理装置
US7859084B2 (en) 2008-02-28 2010-12-28 Panasonic Corporation Semiconductor substrate
JP2009260272A (ja) 2008-03-25 2009-11-05 Panasonic Corp 基板の加工方法および半導体チップの製造方法ならびに樹脂接着層付き半導体チップの製造方法
WO2009126907A2 (en) 2008-04-10 2009-10-15 Applied Materials, Inc. Laser-scribing platform and hybrid writing strategy
US20100013036A1 (en) 2008-07-16 2010-01-21 Carey James E Thin Sacrificial Masking Films for Protecting Semiconductors From Pulsed Laser Process
US8609512B2 (en) 2009-03-27 2013-12-17 Electro Scientific Industries, Inc. Method for laser singulation of chip scale packages on glass substrates
US20120216691A1 (en) 2009-09-03 2012-08-30 Applied Materials, Inc. Blade for silk-screen printing on a print support
US20110269269A1 (en) * 2010-05-03 2011-11-03 National Semiconductor Corporation Laser ablation alternative to low cost leadframe process
US8642448B2 (en) 2010-06-22 2014-02-04 Applied Materials, Inc. Wafer dicing using femtosecond-based laser and plasma etch
KR20120023258A (ko) * 2010-09-01 2012-03-13 주식회사 이오테크닉스 웨이퍼 가공방법 및 웨이퍼 가공장치
CN102034721B (zh) 2010-11-05 2013-07-10 南通富士通微电子股份有限公司 芯片封装方法
US8802545B2 (en) 2011-03-14 2014-08-12 Plasma-Therm Llc Method and apparatus for plasma dicing a semi-conductor wafer
US8703581B2 (en) * 2011-06-15 2014-04-22 Applied Materials, Inc. Water soluble mask for substrate dicing by laser and plasma etch
US9029242B2 (en) 2011-06-15 2015-05-12 Applied Materials, Inc. Damage isolation by shaped beam delivery in laser scribing process
JP6166034B2 (ja) * 2012-11-22 2017-07-19 株式会社ディスコ ウエーハの加工方法
US8927393B1 (en) * 2014-01-29 2015-01-06 Applied Materials, Inc. Water soluble mask formation by dry film vacuum lamination for laser and plasma dicing

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4426657A (en) 1980-02-13 1984-01-17 Fujitsu Limited Semiconductor device and method for producing same

Also Published As

Publication number Publication date
US20150162243A1 (en) 2015-06-11
JP2016540386A (ja) 2016-12-22
TW201528352A (zh) 2015-07-16
US9312177B2 (en) 2016-04-12
WO2015084661A1 (en) 2015-06-11
KR20160094417A (ko) 2016-08-09

Similar Documents

Publication Publication Date Title
TWI639186B (zh) 用於雷射劃線與電漿蝕刻晶圓切割製程的網狀印刷遮罩
TWI488229B (zh) 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統
TWI494983B (zh) 利用具有電漿蝕刻之混合式多步驟雷射劃線製程的晶圓切割
TWI557789B (zh) 使用基板載具之混成雷射與電漿蝕刻晶圓切割
KR102365042B1 (ko) 높은 다이 파괴 강도 및 매끈한 측벽을 위한 레이저 스크라이빙 및 플라즈마 에칭
TWI521584B (zh) 使用uv-可硬化黏著膜的雷射及電漿蝕刻晶圓分割
TWI605508B (zh) 用於切割具有厚鈍化聚合物層之晶圓的方法以及設備
TWI552215B (zh) 使用可物理性移除的遮罩之雷射及電漿蝕刻晶圓切割
TWI508155B (zh) 使用混合式分裂射束雷射劃線製程及電漿蝕刻的晶圓切割
TWI644350B (zh) 藉由雷射劃線及電漿蝕刻混合手段以寬切口進行晶圓分割
TWI775464B (zh) 切割包含複數個積體電路之半導體晶圓的系統
TWI539518B (zh) 使用具有多重脈衝叢發的脈衝列雷射與電漿蝕刻之晶圓切割
TW201409557A (zh) 用於晶圓切割之雷射、電漿蝕刻以及背面研磨方法
TW201405651A (zh) 運送切割晶圓的方法
TW201517171A (zh) 無遮罩混合式雷射劃線及電漿蝕刻晶圓切割製程
TW201304067A (zh) 使用具有電漿蝕刻之混合式電流雷射劃線製程的晶圓切割
TWI667709B (zh) 用於改良晶圓塗佈處理之烘烤工具
TW201517152A (zh) 用於使用雷射刻劃及電漿蝕刻之晶圓切割的交替遮蔽及雷射刻劃方法
KR20200118912A (ko) 다중 통과 레이저 스크라이빙 프로세스 및 플라즈마 에칭 프로세스를 사용하는 하이브리드 웨이퍼 다이싱 접근법
JP2022511299A (ja) 中間ブレークスルー処理を用いたハイブリッドレーザスクライビング及びプラズマエッチング手法を使用するウエハダイシング
TWI783251B (zh) 使用空間多聚焦雷射束雷射劃線製程及電漿蝕刻製程的混合式晶圓切割方法
TW202115784A (zh) 利用主動聚焦雷射束雷射劃刻處理及電漿蝕刻處理的混合式晶圓切割方案
TW201508865A (zh) 塗佈用於雷射劃線及電漿蝕刻的水溶性光罩之方法