TWI581241B - 顯示驅動裝置以及具有改良的靜電放電保護的顯示系統 - Google Patents
顯示驅動裝置以及具有改良的靜電放電保護的顯示系統 Download PDFInfo
- Publication number
- TWI581241B TWI581241B TW101134295A TW101134295A TWI581241B TW I581241 B TWI581241 B TW I581241B TW 101134295 A TW101134295 A TW 101134295A TW 101134295 A TW101134295 A TW 101134295A TW I581241 B TWI581241 B TW I581241B
- Authority
- TW
- Taiwan
- Prior art keywords
- path
- data
- output
- driving
- charge sharing
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明概念是關於一種半導體裝置,且更特別地是關於一種具有改良的靜電放電(electrostatic discharge;ESD)保護功能及改良的電荷共享功能之顯示驅動裝置,以及一種包括所述顯示驅動裝置之顯示系統。
隨著半導體晶片的整合度愈來愈高,經由襯墊並從精細佈線所產生靜電愈來愈多,且半導體晶片將因此而受到損壞。ESD保護電路或ESD保護元件則提供以防止ESD對半導體晶片之內部電路之元件的損壞。ESD保護電路通常包括電阻器、二極體、雙極接面電晶體(BJT)及其類似者。然而,在一般顯示驅動裝置中,設置於輸出襯墊上的ESD保護電阻器之電阻將會直接影響一般顯示驅動裝置之輸出特性。當ESD保護電阻器之電阻增加時,顯示驅動裝置之輸出波形將會不良且顯示驅動裝置的散熱問題將會變
得嚴重,且因此,顯示驅動裝置之輸出特性將會降低。另一方面,當ESD保護電阻器之電阻減小時,顯示驅動裝置之輸出特性得以改良,但抵抗ESD的保護功能則會降低。因此,需要具有改良的抗ESD保護功能及改良的輸出特性之顯示驅動裝置。
根據本發明概念之態樣,提供一種顯示驅動裝置,其包括:驅動單元,其包括第一緩衝器及第二緩衝器,其中所述第一緩衝器及所述第二緩衝器分別產生第一驅動電壓及第二驅動電壓;輸出單元,其包括分別施加有電壓且將所述電壓輸出至外部之第一輸出襯墊及第二輸出襯墊;第一資料驅動路徑及第二資料驅動路徑,經由所述第一以及所述第二資料驅動路徑以分別將所述第一驅動電壓及所述第二驅動電壓分別經由所述第一及所述第二資料驅動路徑以分別施加至所述第一輸出襯墊及所述第二輸出襯墊;以及輸出控制單元,其包括連接所述第一輸出襯墊與所述第二輸出襯墊之電荷共享路徑,其中所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者包括第一靜電放電(ESD)保護元件,且所述電荷共享路徑包括與所述第一資料驅動路徑及所述第二資料驅動路徑分離地配置之第二ESD保護元件。
所述第一ESD保護元件及所述第二ESD保護元件可包括電阻器。
所述第二ESD保護元件之電阻可等於或大於所述第一
ESD保護元件之電阻。
所述第二ESD保護元件之電阻可為可變的。
所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者可包括在第一操作週期或測試週期中回應於輸出控制信號而接通(turn on)之輸出控制開關,且所述電荷共享路徑可包括在第二操作週期中回應於電荷共享信號而接通之第一共用開關。
所述電荷共享路徑可包括兩個第二ESD保護元件及第一共用開關,且所述兩個第二ESD保護元件中之每一者的一端可連接至所述第一輸出襯墊及所述第二輸出襯墊,且每一第二ESD保護元件的另一端可連接至所述第一共用開關。
所述第一資料驅動路徑可連接於所述第一緩衝器與所述第一輸出襯墊之間,且所述第二資料驅動路徑可連接於所述第二緩衝器與所述第二輸出襯墊之間,且所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者可包括串聯連接之輸出控制開關及第一ESD保護元件。
所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者可包括至少兩對串聯連接之輸出控制開關及第一ESD保護元件。
所述輸出控制單元可進一步包括:第三資料驅動路徑,經由所述第三資料驅動路徑以將所述第一驅動電壓施加至所述第二輸出襯墊;以及第四資料驅動路徑,經由所述第四資料驅動路徑以將所述第二驅動電壓施加至所述第一輸出襯墊,且所述第三
資料驅動路徑與所述第二資料驅動路徑共用所述第二資料驅動路徑之所述第一ESD保護元件,且所述第四資料驅動路徑與所述第一資料驅動路徑共用所述第一資料驅動路徑之所述第一ESD保護元件。
所述輸出控制單元可進一步包括:第一通道移位路徑,經由所述第一通道移位路徑以將所述第一驅動電壓施加至第一測試襯墊;第二通道移位路徑,經由所述第二通道移位路徑以將所述第二驅動電壓施加至第二測試襯墊;以及第二電荷共享路徑,其用於連接所述第一通道移位路徑與所述第二通道移位路徑。
所述第一通道移位路徑及所述第二通道移位路徑中之每一者可包括在測試週期及第二操作週期中回應於通道移位信號而接通的通道移位開關,且所述第二電荷共享路徑可包括在所述第二操作週期中接通之共用開關。
所述第一輸出襯墊及所述第二輸出襯墊中之每一者可包括:輸出接腳(pin),其用於連接內部電路與外部電路;第一ESD保護二極體,其連接於所述輸出接腳與第一電源供應電壓之間;以及第二ESD保護二極體,其連接於所述輸出接腳與第二電源供應電壓之間。
根據本發明概念之另一態樣,提供一種顯示系統,其包括:顯示面板,其中多個掃描線及多個資料線在垂直方向上彼此交叉,且切換元件及像素胞電極(pixel cell electrode)經配置於所述多個掃描線及所述多個資料線彼此交叉之每一部分處;掃描
驅動單元,其用於將掃描信號施加至所述多個掃描線;以及資料驅動單元,其用於將驅動電壓施加至所述多個資料線,其中所述資料驅動單元包括:多個緩衝器,其用於產生且輸出驅動電壓;多個輸出襯墊,將電壓施加至所述多個輸出襯墊且所述多個輸出襯墊將所述電壓輸出至所述多個資料線;多個資料驅動路徑,在資料驅動週期或測試週期中經由所述多個資料驅動路徑分別將自所述多個緩衝器輸出之所述驅動電壓施加至所述輸出襯墊;多個通道移位路徑,在所述測試週期中經由所述多個通道移位路徑分別將自所述多個緩衝器輸出之所述驅動電壓施加至測試襯墊;多個第一電荷共享路徑,其用於在電荷共享週期中將所述多個輸出襯墊連接至彼此;以及多個第二電荷共享路徑,其用於連接在所述多個通道移位路徑當中的一對鄰近通道移位路徑。
所述多個通道移位路徑中之每一者可包括在測試週期或電荷共享週期中回應於通道移位信號而接通之通道移位開關,且所述多個第一電荷共享路徑中之每一者可包括在所述電荷共享週期中回應於電荷共享信號而接通之第一共用開關,且所述多個第二電荷共享路徑中之每一者可包括在所述電荷共享週期中回應於所述電荷共享信號而接通之第二共用開關。
所述多個通道移位路徑、所述多個第一電荷共享路徑及所述多個第二電荷共享路徑可分別包括開關,且所述開關可在所述電荷共享週期中接通且可執行電荷共享功能。
根據本發明概念之另一態樣,提供一種顯示驅動裝置,
其包括:驅動單元,其產生第一驅動電壓及第二驅動電壓;輸出單元,其包括分別施加有電壓且將所述電壓輸出至外部之第一輸出襯墊及第二輸出襯墊;第一資料驅動路徑及第二資料驅動路徑,經由所述第一及第二資料驅動路徑以分別將所述第一驅動電壓及所述第二驅動電壓施加至所述第一輸出襯墊及所述第二輸出襯墊;以及輸出控制單元,其包括連接所述第一輸出襯墊與所述第二輸出襯墊之電荷共享路徑,其中所述電荷共享路徑包括配置於所述第一資料驅動路徑及所述第二資料驅動路徑外部之靜電放電(ESD)保護元件。
所述電荷共享路徑可包括兩個ESD保護元件及第一共用開關,所述兩個第二ESD保護元件中之每一者的第一端連接至所述第一輸出襯墊及所述第二輸出襯墊,且每一第二ESD保護元件的第二端連接至所述第一共用開關。
所述輸出控制單元可包括:第一通道移位路徑,經由所述第一通道移位路徑將所述第一驅動電壓施加至所述輸出單元中之第一測試襯墊;第二通道移位路徑,經由所述第二通道移位路徑將所述第二驅動電壓施加至所述輸出單元中之第二測試襯墊;以及第二電荷共享路徑,其用於連接所述第一通道移位路徑與所述第二通道移位路徑。
所述第一通道移位路徑及所述第二通道移位路徑中之每一者可包括在測試週期及第二操作週期中回應於通道移位信號而接通之通道移位開關。所述第一電荷共享路徑及所述第二電荷共
享路徑中之每一者可包括在所述第二操作週期中接通之共用開關。
顯示驅動裝置可在所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者中包括ESD保護元件,所述電荷共享路徑中之所述ESD保護元件具有高於在所述第一資料驅動路徑及所述第二資料驅動路徑中之ESD保護元件的電阻之電阻。
藉由參看所附圖式詳細描述例示性實施例,對一般熟習此項技術者而言特徵將變得顯而易見。
10‧‧‧驅動單元
11‧‧‧閘極電極
12‧‧‧閘極電極
20‧‧‧輸出單元
20a‧‧‧輸出單元
30‧‧‧輸出控制單元
30a‧‧‧輸出控制單元
30b‧‧‧輸出控制單元
30c‧‧‧輸出控制單元
30d‧‧‧輸出控制單元
30e‧‧‧輸出控制單元
30f‧‧‧輸出控制單元
100‧‧‧顯示驅動裝置
100a‧‧‧顯示驅動裝置
100b‧‧‧顯示驅動裝置
100c‧‧‧顯示驅動裝置
100d‧‧‧顯示驅動裝置
100e‧‧‧顯示驅動裝置
100f‧‧‧顯示驅動裝置
300‧‧‧顯示面板
400‧‧‧資料驅動單元
500‧‧‧掃描驅動單元
600‧‧‧時序控制器
1000‧‧‧顯示系統
A1‧‧‧像素胞電極
Active‧‧‧作用區
Buff1‧‧‧第一緩衝器
Buff2‧‧‧第二緩衝器
Buff3‧‧‧第三緩衝器
Buff4‧‧‧第四緩衝器
Buff5‧‧‧第五緩衝器
Buff6‧‧‧第六緩衝器
CHP1‧‧‧第一通道移位路徑
CHP2‧‧‧第二通道移位路徑
CHS_Y1‧‧‧第一測試襯墊
CHS_Y2‧‧‧第二測試襯墊
Cont‧‧‧接觸部分
COUT1‧‧‧第一輸出控制信號
COUT2‧‧‧第二輸出控制信號
Cp‧‧‧液晶電容器
CSP1‧‧‧第一電荷共享路徑
CSP2‧‧‧第二電荷共享路徑
D1‧‧‧ESD保護二極體
D2‧‧‧ESD保護二極體
D3‧‧‧ESD保護二極體
D4‧‧‧ESD保護二極體
DDL1_2‧‧‧資料驅動線
DDL1_1‧‧‧資料驅動線
DL1‧‧‧第一資料線
DL2‧‧‧第二資料線
DLk‧‧‧第k資料線
DP1‧‧‧第一資料驅動路徑
DP2‧‧‧第二資料驅動路徑
Eg‧‧‧閘極電極
ESDP1_1‧‧‧第一靜電放電(ESD)保護元件
ESDP1_2‧‧‧第一靜電放電(ESD)保護元件
ESDP2_1‧‧‧第二ESD保護元件
ESDP2_2‧‧‧第二ESD保護元件
G1‧‧‧第一閘極線
G2‧‧‧第二閘極線
Gj‧‧‧第j閘極線
PAD1‧‧‧第一輸出襯墊
PAD2‧‧‧第二輸出襯墊
PAD3‧‧‧第三輸出襯墊
PAD4‧‧‧第四輸出襯墊
PAD5‧‧‧第五輸出襯墊
PAD6‧‧‧第六輸出襯墊
PX‧‧‧像素胞
Resd_ch1‧‧‧第三ESD保護電阻器
Resd_ch2‧‧‧第三ESD保護電阻器
Resd_d1‧‧‧第一ESD保護電阻器
Resd_d2‧‧‧第一ESD保護電阻器
Resd_d3‧‧‧第一ESD保護電阻器
Resd_s1‧‧‧第二ESD保護電阻器
Resd_s2‧‧‧第二ESD保護電阻器
SCHS1‧‧‧第一通道移位開關
SCHS2‧‧‧第二通道移位開關
SCHS3‧‧‧第三通道移位開關
SCHS4‧‧‧第四通道移位開關
SCHS5‧‧‧第五通道移位開關
SCHS6‧‧‧第六通道移位開關
SCS‧‧‧共用開關
SCS1‧‧‧第一共用開關
SCS2‧‧‧第二共用開關
SO1‧‧‧第一輸出控制開關
SO2‧‧‧第二輸出控制開關
SO3‧‧‧第三輸出控制開關
SO4‧‧‧第四輸出控制開關
STAB‧‧‧基板突片
Tr‧‧‧開關電晶體
Y1‧‧‧第一輸出接腳
Y2‧‧‧第二輸出接腳
Vin1、Vin2‧‧‧輸入電壓
Vd1‧‧‧第一驅動電壓
Vd2‧‧‧第二驅動電壓
圖1說明根據本發明概念之實施例之顯示驅動裝置的方塊圖。
圖2詳細說明圖1中之顯示驅動裝置之電路圖。
圖3A說明在電荷共享週期中圖1中的顯示驅動裝置之操作。
圖3B說明自具有電荷共享功能之顯示驅動裝置輸出之信號的波形及顯示液晶之資料線的波形。
圖4至圖7說明根據本發明概念之其他實施例之顯示驅動裝置的電路圖。
圖8說明在測試週期中之顯示驅動裝置之通道移位功能。
圖9說明圖7中之顯示驅動裝置之輸出控制單元的佈局。
圖10A至圖10C說明佈局方法。
圖11說明根據本發明概念之另一實施例之顯示驅動裝置的電路圖。
圖12說明根據本發明概念之另一實施例之顯示驅動裝置的電路圖。
圖13說明根據本發明概念之實施例之顯示系統。
將參看隨附圖式更完全描述本發明概念之實例實施例。圖式中之相似參考數字指代相似元件,且將省略其冗餘描述。
參看用於說明本發明概念之例示性實施例之所附圖式以便獲得對本發明概念、其優點及藉由本發明概念之實施實現的目的之充分理解。然而,本發明概念可以許多不同形式體現且不應被解釋為限於本文中所闡述之實施例;而是,提供此等實施例以使得本揭露內容將為透徹且完整的,且將會將本發明之概念完全地傳達給熟習此項技術者。然而,並不意欲將本發明限於實踐之特定模式,且應瞭解,在本發明中涵蓋不偏離本發明之精神及技術範疇的所有改變、等效物及替代物。在所附圖式中,結構之尺寸出於本發明概念之清楚起見而放大或減小。
本文所使用之術語僅出於描述特定實施例之目的且並不意欲限制本發明。如本文中所使用,單數形式“一”及“所述”意欲亦包括複數形式,除非上下文另外清楚地指示。應進一步理解,術語“包含”或“包括”在用於本說明書中時規定所陳述之
特徵、區、整體、步驟、操作、元件及/或組件之存在,但不排除一或多個其他特徵、區、整體、步驟、操作、元件、組件及/或其群組之存在或添加。
除非另外定義,否則本文中所使用之所有術語(包括技術及科學術語)具有與一般熟習例示性實施例所屬技術者通常所理解相同的含義。應進一步理解,術語(諸如常用辭典中所定義之術語)應被解釋為具有與其在相關技術之內容脈絡中之含義一致的含義,且將不以理想化或過於正式之意義來解釋,除非本文中明確地如此定義。
圖1說明根據本發明概念之例示性實施例之顯示驅動裝置100的方塊圖。參看圖1,顯示驅動裝置100包括驅動單元10、輸出單元20及輸出控制單元30。
驅動單元10包括第一及第二緩衝器Buff1及Buff2。第一及第二緩衝器Buff1及Buff2分別產生第一及第二驅動電壓Vd1及Vd2,且驅動單元10輸出第一及第二驅動電壓Vd1及Vd2。儘管在圖1中,驅動單元10包括兩個緩衝器,即第一及第二緩衝器Buff1及Buff2,但此僅為出於解釋之方便起見的實例,且本發明概念之態樣不限於此。緩衝器之數目可取決於待藉由顯示驅動裝置100進行驅動之顯示面板的資料線之數目。
輸出單元20包括第一及第二輸出襯墊PAD1及PAD2,且將自驅動單元10輸出之第一及第二驅動電壓Vd1及Vd2施加至輸出單元20。輸出單元20經由第一及第二輸出襯墊PAD1及
PAD2以將第一及第二驅動電壓Vd1及Vd2輸出至外部,即顯示面板之資料線。儘管在圖1中,輸出單元20包括兩個輸出襯墊,即第一及第二輸出襯墊PAD1及PAD2,但此僅為出於解釋之方便起見的實例,且本發明概念之態樣不限於此。輸出襯墊之數目與將要連接至輸出襯墊之顯示面板的資料線之數目相同。
輸出控制單元30包括第一及第二資料驅動路徑DP1及DP2以及電荷共享路徑CSP1。輸出控制單元30經由第一及第二資料驅動路徑DP1及DP2以分別將來自驅動單元10之第一及第二驅動電壓Vd1及Vd2施加至輸出單元20之第一及第二輸出襯墊PAD1及PAD2,或經由電荷共享路徑CSP1將輸出單元20之第一及第二輸出襯墊PAD1及PAD2電性連接(electrically connect)至彼此。
在圖1中所說明之顯示驅動裝置100中,輸出控制單元30之第一及第二資料驅動路徑DP1及DP2以及電荷共享路徑CSP1分別包括第一靜電放電(ESD)保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2。舉例而言,第一ESD保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2可為ESD電阻器。第一ESD保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2保護分別配置於第一及第二資料驅動路徑DP1及DP2以及電荷共享路徑CSP1上的內部元件,以免內部元件受到在預定位準處之高電壓的影響,諸如經由輸出單元10之第一及第二輸出襯
墊PAD1及PAD2自外部流入之靜電。第一ESD保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2分別配置於第一及第二資料驅動路徑DP1及DP2以及電荷共享路徑CSP1上,使得抗ESD保護功能可得以改善。
圖2詳細說明圖1中之顯示驅動裝置100之電路圖。如圖2中圖示顯示,驅動單元10之第一及第二緩衝器Buff1及Buff2可包括具有良好電流驅動能力之運算放大器(OP AMP)。
將待施加至顯示面板之第一資料線的灰階(gray scale)電壓可作為輸入電壓Vin1而施加至第一緩衝器Buff1。第一緩衝器Buff1緩衝輸入電壓Vin1且輸出第一驅動電壓Vd1。將待施加至顯示面板之第二資料線的灰階電壓可作為輸入電壓Vin2而施加至第二緩衝器Buff2。第二緩衝器Buff2緩衝輸入電壓Vin2且輸出第二驅動電壓Vd2。驅動單元10藉由經由具有良好電流驅動能力之第一及第二緩衝器Buff1及Buff2來緩衝灰階電壓而輸出第一及第二驅動電壓Vd1及Vd2。因此,甚至在流過負載(例如,顯示面板之資料線及像素電容器)之負載電流增加時,仍然可以在恆定位準(constant level)上供應第一及第二驅動電壓Vd1及Vd2。
輸出單元20之第一及第二輸出襯墊PAD1及PAD2可包括第一及第二輸出接腳Y1及Y2,及連接於第一及第二輸出接腳Y1及Y2與電源供應電壓VDD及VSS之間的ESD保護二極體D1及D2以及D3及D4。ESD保護二極體D1及D2以及D3及D4在經由第一及第二輸出接腳Y1及Y2自外部對其施加在預定位準處
的電壓時接通,藉此形成至電源供應電壓VDD及VSS之放電路徑。因此,ESD保護二極體D1及D2以及D3及D4保護顯示驅動裝置100之內部元件,以使內部元件免受經由第一及第二輸出接腳Y1及Y2流入之靜電影響。
如上文參看圖1所描述,輸出控制單元30包括第一及第二資料驅動路徑DP1及DP2以及電荷共享路徑CSP1,且根據操作週期以分別將自驅動單元10輸出之第一及第二驅動電壓Vd1及Vd2施加至輸出單元20之第一及第二輸出襯墊PAD1及PAD2,或是將第一及第二輸出襯墊PAD1及PAD2連接至彼此。
在圖2中,圖1之第一ESD保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2分別為第一ESD保護電阻器Resd_d1及Resd_d2以及第二ESD保護電阻器Resd_s1及Resd_s2。然而,此僅為實例,且本發明概念之態樣不限於此。第一ESD保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2可為用於保護顯示驅動裝置100之內部元件以免受靜電影響之其他保護元件。另外,第一ESD保護元件ESDP1_1及ESDP1_2以及第二ESD保護元件ESDP2_1及ESDP2_2可分別為包括第一ESD保護電阻器Resd_d1及Resd_d2以及第二ESD保護電阻器Resd_s1及Resd_s2之保護元件。
在測試週期或第一操作週期中,分別經由第一及第二資料驅動路徑DP1及DP2以將第一驅動電壓Vd1施加至第一輸出襯墊PAD1,且將第二驅動電壓Vd2施加至第二輸出襯墊PAD2。第
一及第二資料驅動路徑DP1及DP2可分別包括第一及第二輸出控制開關SO1及SO2以及第一ESD保護電阻器Resd_d1及Resd_d2。第一及第二輸出控制開關SO1及SO2可在第一操作週期或測試週期中回應於輸出控制信號COUT而接通。第一操作週期可為資料驅動週期。資料驅動週期為由驅動單元10將電壓施加至在顯示面板之每一顯示線中的液晶電容器之像素胞電極之週期。當第一及第二輸出控制開關SO1及SO2在測試週期或第一操作週期中接通時,經由第一及第二資料驅動路徑DP1及DP2以分別將第一驅動電壓Vd1及第二驅動電壓Vd2施加至第一輸出襯墊PAD1及第二輸出襯墊PAD2。
第一ESD保護電阻器Resd_d1及Resd_d2分別配置於輸出單元20之第一及第二輸出襯墊PAD1及PAD2與輸出單元30的第一及第二輸出控制開關SO1及SO2之間。當在預定位準處之高電壓(諸如,靜電)自外部經由第一及第二輸出接腳Y1及Y2而施加時,第一ESD保護電阻器Resd_d1及Resd_d2保護顯示驅動裝置100之內部元件。第一ESD保護電阻器Resd_d1及Resd_d2之電阻可歸因於外部的需要而變化。
共用開關SCS以及第二ESD保護電阻器Resd_s1及Resd_s2配置於電荷共享路徑CSP1上,且在第二操作週期中,例如在電荷共享週期中,輸出單元20之第一輸出襯墊PAD1及第二輸出襯墊PAD2經由電荷共享路徑CSP1而電性連接至彼此,使得顯示驅動裝置100執行電荷共享功能。將在下文中參看圖3A及圖
3B以詳細描述電荷共享功能。
儘管在圖2中,電荷共享路徑CSP1包括一個共用開關SCS且僅連接於第一輸出襯墊PAD1與第二輸出襯墊PAD2之間,但本發明之態樣不限於此。顯示驅動裝置100可包括多個輸出襯墊及用於將多個輸出襯墊連接至彼此之多個電荷共享路徑。多個電荷共享路徑可在第二操作週期中(例如,在電荷共享週期中)連接所有多個輸出襯墊。
隨後,參看圖2,共用開關SCS在電荷共享週期中回應於電荷共享信號CCS而被接通。共用開關SCS連接第一輸出襯墊PAD1與第二輸出襯墊PAD2。第二ESD保護電阻器Resd_s1及Resd_s2分別連接於第一輸出襯墊PAD1及第二輸出襯墊PAD2與共用開關SCS之間。第二ESD保護電阻器Resd_s1及Resd_s2保護顯示驅動裝置100之內部元件以免受靜電影響。第二ESD保護電阻器Resd_s1及Resd_s2之電阻可歸因於外部需求而變化。舉例而言,當顯示驅動裝置100要求改良的抗ESD保護功能時,可藉由增加第二ESD保護電阻器Resd_s1及Resd_s2之電阻而改良抗ESD保護功能。
如上文所描述,圖2中所說明之顯示驅動裝置100包括ESD保護二極體D1及D2以及D3及D4,ESD保護二極體D1及D2以及D3及D4分別配置於第一及第二輸出襯墊PAD1及PAD2中,以便保護顯示驅動裝置100之內部元件以免受靜電影響。另外,第一及第二資料驅動路徑DP1及DP2及連接至第一及第二輸
出襯墊PAD1及PAD2之電荷共享路徑CSP1分別包括第一ESD保護電阻器Resd_d1及Resd_d2以及第二ESD保護電阻器Resd_s1及Resd_s2。就此而言,第一ESD保護電阻器Resd_d1及Resd_d2以及第二ESD保護電阻器Resd_s1及Resd_s2之電阻可以相同。
因為電荷共享路徑CSP1包括與在第一及第二資料驅動路徑DP1及DP2中且直接影響顯示驅動裝置100之輸出特性之第一ESD保護電阻器Resd_d1及Resd_d2所分離的第二ESD保護電阻器Resd_s1及Resd_s2,因此,第二ESD保護電阻器Resd_s1及Resd_s2之電阻可以增加,而不影響顯示驅動裝置100之輸出特性且可防止共用開關SCS受到靜電損壞。舉例而言,在執行顯示驅動裝置100之ESD測試時,且在電荷共享路徑CSP1中發生ESD故障時,可藉由增加配置於電荷共享路徑CSP1上之第二ESD保護電阻器Resd_s1及Resd_s2的電阻,而改良抗ESD保護功能。對比而言,因為第一ESD保護電阻器Resd_d1及Resd_d2之電阻不會變化,所以顯示驅動裝置100之輸出特性不會變化。另外,當存在配置於資料驅動路徑上之元件可歸因於靜電而受到損壞或配置於電荷共享路徑上之元件可歸因於靜電而受到損壞的可能性時,可調整第一ESD保護電阻器Resd_d1及Resd_d2以及第二保護電阻器Resd_s1及Resd_s2之電阻。
圖3A說明在電荷共享週期中在圖1中所說明之顯示驅動裝置100的操作。圖3B說明自具有電荷共享功能之顯示驅動裝置100輸出之信號的波形及顯示液晶之資料線的波形。
參看圖3A,顯示面板300包括多個像素胞(pixel cell)PX。多個像素胞PX中之每一者包括開關電晶體Tr及液晶電容器Cp。開關電晶體Tr回應於用於驅動第一、第二閘極線G1、G2…等之信號而接通或斷開(turn off),且開關電晶體Tr之一端連接至第一、第二資料線DL1、DL2…等。液晶電容器Cp連接於開關電晶體Tr之另一端(亦即,像素胞電極A1)與共同電極之間。共同電壓Vcom將施加至共同電極。
為了將影像資料傳輸至顯示面板300之每一像素胞PX,以閘極線為單位來順序地啟動顯示面板300之第一、第二閘極線G1、G2等。將歸因於待傳輸至第一、第二資料線DL2、DL2等之影像資料而產生的第一、第二驅動電壓Vd1、Vd2等,施加至連接至已啟動閘極線之液晶電容器Cp之像素胞電極A1。
液晶位在像素胞電極A1與共同電極之間。當將電壓施加至兩個電極時,便在液晶中形成電場。藉由透過調整電場之強度而調整通過液晶之光的量,來顯示影像。當在一個方向上連續地將電場施加至液晶時,可在液晶中發生降級(degration)。因此,施加至液晶電容器Cp之電壓的極性必須週期性反轉以便減小及/或防止液晶之降級。
因此,相對於施加至液晶電容器Cp之共同電極之電壓Vcom,具有正極性之電壓及具有負極性之電壓必須被交替地施加至顯示面板300之每一像素胞電極A1。因此,可藉由使用圖框反轉(frame invension)方法(藉此以圖框(frame)為單位交替地
施加具有正極性之電壓及具有負極性之電壓)、線反轉(line invension)方法(藉此以顯示線為單位交替地施加具有正極性之電壓及具有負極性之電壓)或點反轉(dot invension)方法(藉此藉由使用線反轉將具有不同極性之電壓施加至鄰近像素)來驅動顯示面板300。
顯示驅動裝置100包括第一及第二緩衝器Buff1、Buff2等、第一、第二輸出襯墊PAD1、PAD2等,…及開關。顯示驅動裝置100驅動顯示面板300。顯示驅動裝置100在圖3A中出於解釋之方便起見而予以示意性地說明,且可顯而易見地,顯示驅動裝置100可進一步包括其他元件。
輸出控制開關SO1及SO2連接於第一、第二緩衝器Buff1、Buff2等之輸出端與第一、第二輸出襯墊PAD1、PAD2等、以及共用開關之間。第一及第二輸出控制開關SO1及SO2回應於輸出控制信號COUT而操作。共用開關SCS連接於第一輸出襯墊PAD1與第二輸出襯墊PAD2之間。共用開關SCS回應於電荷共享信號CCS而操作。
下文中,將參看圖3A及圖3B來描述電荷共享功能。就此而言,假定待顯示於每一顯示線及每一像素胞PX中之資料相同,且顯示驅動裝置100藉由點反轉方法來驅動顯示面板300。
在圖3A中所說明之第一輸出襯墊PAD1上,當顯示面板300之第N線進行顯示時,亦即在啟動第N閘極線Gn之週期中,正驅動電壓VPO將施加至第一資料線DL1,且當顯示面板300之
第(N+1)線進行顯示時,亦即在啟動第(N+1)閘極線Gn+1之週期中,負驅動電壓VNO將施加至第一資料線DL1。在圖3A中所說明之第二輸出襯墊PAD2上,當顯示面板300之第N閘極線Gn進行顯示時,負驅動電壓VNO將施加至第二資料線DL2,且當顯示面板300之第(N+1)閘極線Gn+1進行顯示時,正驅動電壓VPO將施加至第二資料線DL2。經由兩個鄰近輸出襯墊(即,第一及第二輸出襯墊PAD1及PAD2),具有不同極性之第一驅動電壓Vd1及第二驅動電壓Vd2將施加至第一及第二資料線DL1及DL2。第一及第二驅動電壓Vd1及Vd2由第一及第二緩衝器Buff1及Buff2產生且輸出。
在圖3B中,當雙態觸發(toggle)一線顯示開始(LDS)信號且順序地顯示線時,控制電荷共享(control charge share;CCS)信號可在預定週期中處於第一位準,例如高位準,且用以接通共用開關SCS。預定週期被稱作第二操作週期,例如電荷共享週期。輸出控制信號COUT在電荷共享週期中處於第二位準,例如低位準,且用以斷開第一及第二輸出控制開關SO1及SO2。因為斷開第一及第二輸出控制開關SO1及SO2,所以未將由第一及第二緩衝器Buff1及Buff2產生且輸出之第一及第二驅動電壓Vd1及Vd2施加至第一及第二輸出襯墊PAD1及PAD2。替代地,共用開關SCS連接第一輸出襯墊PAD1與第二輸出襯墊PAD2,在第一資料線DL1與第二資料線DL2之間共用電荷,使得第一資料線DL1及第二資料線DL2增加或減小至電荷共享電壓VCS,而不會驅動第一
及第二緩衝器Buff1及Buff2。
圖3A之虛線箭頭表示當第一資料線DL1及第二資料線DL2在圖3B之電荷共享週期Tcs中電性連接至彼此時,在第一資料線DL1與第二資料線DL2之間共用電荷。當顯示第N閘極線Gn時,第一資料線DL1用正驅動電壓VPO驅動,且第二資料線DL2用負驅動電壓VNO驅動。當LDS信號被雙態觸發且顯示下一線(亦即,第(N+1)閘極線Gn+1)時,在歷時預定時間量的電荷共享週期Tcs中執行電荷共享功能。第一及第二資料線DL1及DL2電性連接,以使得電流自具有高電壓之第一資料線DL1流動至具有低電壓之第二資料線DL2。因此,第一資料線DL1減小至電荷共享電壓VCS,且第二資料線DL2增加至電荷共享電壓VCS。
儘管在圖3B中,第一資料線DL1及第二資料線DL2理想地處於相同電壓位準,但第一及第二資料線DL1及DL2可歸因於電荷共享週期Tcs之長度及電荷共享路徑CSP1之接通電阻,而不是處於相同電壓位準。在電荷共享週期Tcs之後的資料驅動週期Tdd中,電荷共享信號CCS處於第二位準,例如處於低位準,且共用開關SCS斷開,且第一及第二輸出控制開關SO1及SO2接通。因此,由第一及第二緩衝器Buff1及Buff2產生且輸出之第一及第二驅動電壓Vd1及Vd2將分別施加至第一及第二資料線DL1及DL2。亦即,第一資料線DL1用負驅動電壓VNO驅動,且第二資料線DL2用正驅動電壓VPO驅動。
如上文所描述,電荷共享功能涉及,當待驅動之閘極線(亦即,待顯示之線)變化時,藉由暫時地連接顯示面板的資料線而在資料線之間共用電荷。因此,可減小緩衝器之驅動負擔。
在圖2中,顯示驅動裝置100包括與分別配置於第一及第二資料驅動路徑DP1及DP2上之第一ESD保護電阻器Resd_d1及Resd_d2分離的配置於電荷共享路徑CSP1上之第二ESD保護電阻器Resd_s1及Resd_s2。藉由增加第二ESD保護電阻器Resd_s1及Resd_s2之電阻而改良抗ESD保護功能。如上文所描述,電荷共享功能充當減小緩衝器之驅動負擔的輔助功能,且不直接影響顯示驅動裝置100之輸出特性。因此,根據實施例,顯示驅動裝置100可維持其輸出特性,同時改良抗ESD保護。
圖4為根據本發明概念之另一實施例之顯示驅動裝置100a的電路圖。圖4中所說明之顯示驅動裝置100a包括與圖2中所說明之顯示驅動裝置100的元件實質上相同之元件。因此,在下文中將僅詳細描述圖2之輸出控制單元30與圖4之輸出控制單元30a之間的差異。
詳言之,在圖2之顯示驅動裝置100中,電荷共享路徑CSP1之第二ESD保護電阻器Resd_s1及Resd_s2連接於輸出單元20之第一及第二輸出襯墊PAD1及PAD2與輸出控制單元30的共用開關SCS之間。對比而言,在圖4之顯示驅動裝置100a中,電荷共享路徑CSP1之第二ESD保護電阻器Resd_s1及Resd_s2分別連接於第一及第二資料驅動路徑DP1及DP2之第一ESD保護電
阻器Resd_d1及Resd_d2與輸出控制單元30a的共用開關SCS之間。因此,在圖4之顯示驅動裝置100a中,電荷共享路徑CSP1之共用開關SCS可分別由第一及第二資料驅動路徑DP1及DP2之第一ESD保護電阻器Resd_d1及Resd_d2以及由電荷共享路徑CSP1之第二ESD保護電阻器Resd_s1及Resd_s2保護,以免受靜電影響。
圖5為根據本發明概念之另一實施例之顯示驅動裝置100b的電路圖。圖5中所說明之顯示驅動裝置100b包括與圖2中所說明之顯示驅動裝置100的元件實質上相同之元件。因此,在下文中將僅詳細描述圖2之輸出控制單元30與圖5之輸出控制單元30b之間的差異。
詳言之,在圖5中所說明之顯示驅動裝置100b中,輸出控制單元30b之第一資料驅動路徑DP1包括兩個資料驅動線DDL1_1及DDL1_2,其中第一及第三輸出控制開關SO1及SO3分別與第一ESD保護電阻器Resd_d1及Resd_d3串聯連接。兩個資料驅動線DDL1_1及DDL1_2並聯連接於第一緩衝器Buff1與第一輸出襯墊PAD1之間。因此,第一緩衝器Buff1與第一輸出襯墊PAD1之間的電阻將會減小,且經由第一輸出襯墊PAD1之顯示驅動裝置100b的輸出特性得以改良。另外,因為第一ESD保護電阻器Resd_d1及Resd_d3分別連接於第一輸出襯墊PAD1與第一及第三輸出控制開關SO1及SO3之間,所以圖5之顯示驅動裝置100b的抗ESD保護功能與圖2之顯示驅動裝置100的抗ESD保
護功能相同。因為第二資料驅動路徑DP2之組態與第一資料驅動路徑DP1之組態相同,所以第二緩衝器Buff2與第二輸出襯墊PAD2之間的電阻類似地減小,且經由第二輸出襯墊PAD2之顯示驅動裝置100b的輸出特性得以改良。
圖6為根據本發明概念之另一實施例之顯示驅動裝置100c的電路圖。圖6中所說明之顯示驅動裝置100c包括與圖2中所說明之顯示驅動裝置100的元件實質上相同之元件。因此,在下文中將僅詳細描述圖2之輸出控制單元30與圖6之輸出控制單元30c之間的差異。
在圖6中所說明之顯示驅動裝置100c中,驅動單元10之第一及第二緩衝器Buff1及Buff2中的每一者可產生且輸出具有正極性之電壓或具有負極性之電壓,具有正極性之電壓或具有負極性之電壓相對於施加至共同電極之共同電壓Vcom(見圖3)。舉例而言,當第一驅動電壓Vd1為具有相對於電壓Vcom之正極性之電壓時,第二驅動電壓Vd2為具有相對於電壓Vcom之負極性之電壓。
為了藉由點反轉方法來驅動顯示面板(圖3A之300),輸出控制單元30c包括藉以將第一驅動電壓Vd1施加至第一輸出襯墊PAD1之第一資料驅動路徑DP1、藉以將第二驅動電壓Vd2施加至第二輸出襯墊PAD2之第二資料驅動路徑DP2、藉以將第一驅動電壓Vd1施加至第二輸出襯墊PAD2之第三資料驅動路徑DP3,及藉以將第二驅動電壓Vd2施加至第一輸出襯墊PAD1之第
四資料驅動路徑DP4。第一及第二資料驅動路徑DP1及DP2之第一及第二輸出控制開關SO1及SO2分別回應於第一輸出控制信號COUT1而操作。第三資料驅動路徑DP3及第四資料驅動路徑DP4之第三及第四輸出控制開關SO3及SO4分別回應於第二輸出控制信號COUT2而操作。
第一輸出控制信號COUT1及第二輸出控制信號COUT2是以顯示線為單位,交替地施加且在資料驅動週期中處於開關接通位準,亦即高位準。亦即,當第一輸出控制信號COUT1在顯示第N閘極線的資料驅動週期中處於高位準時,第二輸出控制信號COUT2處於低位準,且在顯示第(N+1)閘極線的資料驅動週期中,第二輸出控制信號COUT2處於高位準,且第一輸出控制信號COUT1處於低位準。因此,可經由第一及第二輸出襯墊PAD1及PAD2以線為單位,交替地輸出正驅動電壓及負驅動電壓。
就此而言,第四資料驅動路徑DP4與第一資料驅動路徑DP1共用第一ESD保護電阻器Resd_d1。因此,第一資料驅動路徑DP1之第一ESD保護電阻器Resd_d1在靜電流過第一輸出襯墊PAD1時將會保護第一資料驅動路徑DP1及第四資料驅動路徑DP4之第一及第四輸出控制開關SO1及SO4。
第三資料驅動路徑DP3與第二資料驅動路徑DP2共用第一ESD保護電阻器Resd_d2。因此,第二資料驅動路徑DP2之第一ESD保護電阻器Resd_d2在靜電流過第二輸出襯墊PAD2時保護第二資料驅動路徑DP2及第三資料驅動路徑DP3之第二及第三
輸出控制開關SO2及SO3。
在圖6之顯示驅動裝置100c中,兩個資料驅動路徑分別連接至第一及第二輸出襯墊PAD1及PAD2。然而,可藉由使用一個第一ESD保護電阻器來保護連接至輸出襯墊PAD1及PAD2中之每一者的兩個資料驅動路徑上之內部元件,以免受靜電影響。
圖7為根據本發明概念之另一實施例之顯示驅動裝置100d的電路圖。參看圖7,顯示驅動裝置100d包括驅動單元10、輸出單元20a及輸出控制單元30d。
驅動單元10產生第一及第二驅動電壓Vd1及Vd2。驅動單元10之結構及操作與圖2之顯示驅動裝置100的結構及操作實質上相同,且因此,不重複其詳細描述。
輸出單元20a包括第一及第二輸出襯墊PAD1及PAD2以及第一及第二測試襯墊CHS_Y1及CHS_Y2。第一及第二輸出襯墊PAD1及PAD2連接至外部資料線,亦即顯示面板之資料線。由驅動單元10產生之第一及第二驅動電壓Vd1及Vd2經由第一及第二輸出襯墊PAD1及PAD2輸出。第一及第二測試襯墊CHS_Y1及CHS_Y2用以測試驅動單元10之第一及第二緩衝器Buff1及Buff2是否產生目標電壓值。儘管在圖7中,存在兩個輸出襯墊(即,第一及第二輸出襯墊PAD1及PAD2)及兩個測試襯墊(即,第一及第二測試襯墊CHS_Y1及CHS_Y2),但此僅為實例,且本發明概念之態樣不限於此。輸出襯墊之數目可根據顯示面板之資料線而變化,且測試襯墊之數目可考慮到測試週期中之時間或顯
示驅動裝置100d之晶片面積而變化。另外,可將預定輸出襯墊設定為測試襯墊。
輸出控制單元30d包括第一及第二資料驅動路徑DP1及DP2、第一電荷共享路徑CSP1、第二電荷共享路徑CSP2以及第一及第二通道移位路徑CHP1及CHP2。第一及第二資料驅動路徑DP1及DP2、第一及第二電荷共享路徑CSP1及CSP2以及第一及第二通道移位路徑CHP1及CHP2中之每一者包括至少一開關。輸出控制單元30d可回應於用於控制上文所描述之路徑中所包括的開關之信號而將由驅動單元10輸出之第一及第二驅動電壓Vd1及Vd2施加至第一及第二輸出襯墊PAD1及PAD2或第一及第二測試襯墊CHS_Y1及CHS_Y2,或可將第一及第二輸出襯墊PAD1及PAD2電性連接至彼此,使得可在連接至第一及第二輸出襯墊PAD1及PAD2之顯示面板的資料線之間共用電荷。
第一及第二資料驅動路徑DP1及DP2分別包括第一及第二輸出控制開關SO1及SO2以及第一ESD保護電阻器Resd_d1及Resd_d2。第一及第二資料驅動路徑DP1及DP2在第一操作週期中(例如,在資料驅動週期中)分別將第一驅動電壓Vd1施加至第一輸出襯墊PAD1且將第二驅動電壓Vd2施加至第二輸出襯墊PAD2。
第一電荷共享路徑CSP1包括第一共用開關SCS1,且在第二操作週期中(例如,在電荷共享週期中)電性連接輸出單元20之第一輸出襯墊PAD1與第二輸出襯墊PAD2,使得可在連接至
第一輸出襯墊PAD1及第二輸出襯墊PAD2之顯示面板的資料線之間共用電荷。儘管圖7說明一個第一電荷共享路徑CSP1,但此僅為出於解釋之方便起見的實例,且本發明概念之態樣不限於此。顯示驅動裝置100d可包括多個輸出襯墊及連接多個輸出襯墊之多個電荷共享路徑。多個第一電荷共享路徑可在第二操作週期中(例如,在電荷共享週期中)電性連接所有多個輸出襯墊。
第二電荷共享路徑CSP2包括第二共用開關SCS2。第二共用開關SCS2連接於第一通道移位路徑CHP1與第二通道移位路徑CHP2之間,且回應於電荷共享信號CCS而接通或斷開。因此,藉由在電荷共享週期中連接第一通道移位路徑CHP1與第二通道移位路徑CHP2而執行電荷共享功能。
第一及第二通道移位路徑CHP1及CHP2分別包括第一及第二通道移位開關SCHS1及SCHS2。第一及第二通道移位開關SCHS1及SCHS2回應於通道移位信號CCHS而接通或斷開,且會在測試週期或電荷共享週期中接通。當第一及第二通道移位開關SCHS1及SCHS2在測試週期中接通時,分別將由第一及第二緩衝器Buff1及Buff2產生之第一及第二驅動電壓Vd1及Vd2施加至第一及第二測試襯墊CHS_Y1及CHS_Y2。此被稱作通道移位功能,並且現將參看圖8加以詳細描述。
圖8說明在測試週期中之顯示驅動裝置之通道移位功能。
參看圖8,顯示驅動裝置包括六個緩衝器(即第一至第六緩衝器Buff1至Buff6)、六個輸出襯墊(即,第一至第六輸出襯
墊PAD1至PAD6)、兩個測試襯墊(即,第一及第二測試襯墊CHS_Y1及CHS_Y2)及分別將由第一至第六緩衝器Buff1至Buff6產生之第一至第六驅動電壓Vd1至Vd6施加至第一及第二測試襯墊CHS_Y1及CHS_Y2的六個通道移位開關(即,第一至第六通道移位開關SCHS1至SCHS6)。出於解釋之方便起見,顯示驅動裝置包括六個緩衝器、六個輸出襯墊及通道移位開關,但本發明概念之態樣不限於此。
第一至第六緩衝器Buff1至Buff6中之每一者是否在顯示驅動裝置連接至顯示面板的顯示液晶之前產生在所要位準處的驅動電壓將會被測試。就此而言,可藉由逐個量測自第一至第六輸出襯墊PAD1至PAD6輸出的電壓來執行測試,但此會花費長的時間。然而,藉由使用通道移位功能以將第一及第二驅動電壓Vd1及Vd2順序地施加至兩個測試襯墊(即,第一及第二測試襯墊CHS_Y1及CHS_Y2),且藉由僅量測自兩個測試襯墊(即,第一及第二測試襯墊CHS_Y1及CHS_Y2)輸出之電壓,可快速測試第一至第六緩衝器Buff1至Buff6中之每一者是否產生在目標位準處之驅動電壓。
在圖8中,第一及第二通道移位開關SCHS1及SCHS2回應於第一通道控制信號CCHS1而操作,且第三及第四通道移位開關SCHS3及SCHS4回應於第二通道控制信號CCHS2而操作,且第五及第六通道移位開關SCHS5及SCHS6回應於第三通道控制信號CCHS3而操作。在測試週期中,第一至第三通道控制信號
CCHS1至CCHS3處於順序接通之位準。因此,將第一驅動電壓Vd1及第三驅動電壓Vd3以及第五驅動電壓Vd5順序地施加至第一測試襯墊CHS_Y1,且將第二驅動電壓Vd2及第四驅動電壓Vd4以及第六驅動電壓Vd6順序地施加至第二測試襯墊CHS_Y2。因此,可藉由量測自第一測試襯墊CHS_Y1及第二測試襯墊CHS_Y2輸出之電壓且藉由基於時間次序分類所量測的電壓,而判定第一至第六緩衝器Buff1至Buff6是否產生且輸出在目標位準處之電壓。就此而言,通道移位功能涉及經由第一至第六通道移位開關SCHS1至SCHS6,以將由第一至第六緩衝器Buff1至Buff6產生之第一至第六驅動電壓Vd1至Vd6施加至第一及第二測試襯墊CHS_Y1及CHS_Y2。
返回參看圖7,在圖7之顯示驅動裝置100d中,在測試週期中,接通第一及第二通道移位開關SCHS1及SCHS2以及第一及第二輸出控制開關SO1及SO2,且將第一驅動電壓Vd1施加至第一測試襯墊CHS_Y1,且將第二驅動電壓Vd2施加至第二測試襯墊CHS_Y2。因此,可經由第一及第二通道移位路徑CHP1及CHP2,以測試第一及第二緩衝器Buff1及Buff2是否產生在目標位準處之第一及第二驅動電壓Vd1及Vd2。
在第二操作週期中,例如在電荷共享週期中,接通第一及第二通道移位開關SCHS1及SCHS2、第一共用開關SCS1及第二共用開關SCS2,且斷開第一及第二輸出控制開關SO1及SO2。因為經由連接至第一及第二通道移位路徑CHP1及CHP2之第二電
荷共享路徑CSP2以及第一電荷共享路徑CSP1執行電荷共享操作,所以電荷共享功能得以改良。
圖9說明圖7中所說明之顯示驅動裝置100d之輸出控制單元30d的佈局。顯示驅動裝置100d佈置於半導體基板上。開關SO1、SO2、SCHS1、SCHS2、SCS1及SCS2經說明為金屬氧化物半導體場效電晶體(MOSFET)。經由金屬線自外部將控制信號COUT、CCS及CCHS施加至對應於開關SO1、SO2、SCHS1、SCHS2、SCS1及SCS2之MOSFET。金屬線經由接觸部分Cont而連接至MOSFET之閘極電極Eg。
將參看圖10A至圖10C,以簡短地描述佈局(layout)方法。參看圖10A,在作用區Active中之每一者中形成多個電晶體,且基板突片(substrate tab)STAB形成於作用區Active之間。包括閘極電極Eg的多個電晶體中之每一者在電晶體之間共用源極或汲極,且在相同作用區Active中形成。就此而言,作用區Active為形成電晶體之區域,且基板突片STAB為將預定電壓施加至半導體基板之電壓連接端。在顯示驅動裝置中之緩衝器及與緩衝器之輸出相關的電路(例如,圖7中所說明之第一緩衝器Buff1、第一輸出開關SO1、第一通道移位開關SCHS1、第一ESD保護電阻器Reds_d1及第一輸出襯墊PAD1)被稱作一個通道。在每一通道中包括之開關之一端連接至彼此且共用佈局上的源極或汲極。因此,一個通道中包括之開關可形成於相同作用區中,如圖10A中所說明。就此而言,為了防止在作用區Active之間的電流流動或
在作用區Active與半導體基板之間的電流流動,將預定電壓施加至半導體基板之基板突片STAB必須形成於作用區Active之間。或者,必須維持作用區Active之間的預定距離,如圖10B中所說明。
然而,當顯示驅動裝置包括連接通道之開關時,所有開關可形成於相同作用區Active中,如圖10C中所說明。可藉由在每一通道之作用區之間添加閘極電極11、12,…及n而形成連接通道之開關。因此,因為所有開關形成於相同作用區Active中,所以作用區Active不需要彼此分離。所添加之閘極電極11、12,……及n之寬度小於圖10A及圖10C中所說明之作用區Active之間的距離。因此,顯示驅動裝置之佈局面積可減小。
返回參看圖9,在包括圖7中所說明之顯示驅動裝置100d之緩衝器及與緩衝器的輸出相關之電路的通道中包括之開關之一端連接至彼此,且因此開關在圖9中在相同作用區中形成。連接通道之第一共用開關SCS1及第二共用開關SCS2形成於通道之間。結果,所有開關形成於相同作用區中,同時每一通道之作用區Active未彼此分離,如上文參看圖10C所描述。因此,顯示驅動裝置100d之佈局面積可相比於顯示驅動裝置100d不包括共用開關SCS1及SCS2的狀況減小。
圖11為根據本發明概念之另一實施例之顯示驅動裝置100e的電路圖。圖11中所說明之顯示驅動裝置100e包括與圖7中所說明之顯示驅動裝置100d的元件實質上相同之元件。因此,
在下文中將僅詳細描述圖7之輸出控制單元30d與圖11之輸出控制單元30e之間的差異。
將圖11之顯示驅動裝置100e與圖7之顯示驅動裝置100d進行比較,第一及第二資料驅動路徑DP1及DP2以及第一電荷共享路徑CSP1分別包括第一ESD保護電阻器Resd_d1及Resd_d2以及第二ESD保護電阻器Resd_s1及Resd_s2。因為第一電荷共享路徑CSP1包括與連接至第一及第二資料驅動路徑DP1及DP2且直接影響顯示驅動裝置100e之輸出特性的第一ESD保護電阻器Resd_d1及Resd_d2以及分離地配置之第二ESD保護電阻器Resd_s1及Resd_s2,所以僅增加第二ESD保護電阻器Resd_s1及Resd_s2之電阻以使得顯示驅動裝置100e之輸出特性不受第一ESD保護電阻器Resd_d1及Resd_d2影響,且可防止第一共用開關SCS1受到靜電損壞。
圖12為根據本發明概念之另一實施例之顯示驅動裝置100f的電路圖。圖12中所說明之顯示驅動裝置100f包括與圖7中所說明之顯示驅動裝置100d的元件實質上相同之元件。因此,在下文中將僅詳細描述圖7之輸出控制單元30d與圖12之輸出控制單元30f之間的差異。
將圖12中所說明之顯示驅動裝置100f與圖11中所說明之顯示驅動裝置100e進行比較,第一及第二通道移位路徑CHP1及CHP2分別連接於第一及第二輸出襯墊PAD1及PAD2與第一及第二測試襯墊CHS_Y1及CHS_Y2之間。另外,如同在第一電荷
共享路徑CSP1中,第一及第二通道移位路徑CHP1及CHP2包括與第一及第二資料驅動路徑DP1及DP2以及分離之第三ESD保護電阻器Resd_ch1及Resd_ch2。第三ESD保護電阻器Resd_ch1及Resd_ch2保護顯示驅動裝置100之內部元件(例如,第一及第二通道移位開關SCHS1及SCHS2),以使內部元件免受靜電影響。因為第三ESD保護電阻器Resd_ch1及Resd_ch2與第一及第二資料驅動路徑DP1及DP2不相關,所以甚至在第三ESD保護電阻器Resd_ch1及Resd_ch2之電阻增加時,顯示驅動裝置100f之輸出特性亦不受直接影響。因此,顯示驅動裝置100f之輸出特性可不被降低,且抗ESD保護功能可得以改良。
圖13說明根據本發明概念之實施例之顯示系統1000。參看圖13,顯示系統1000包括顯示面板300、資料驅動單元400、掃描驅動單元500及時序控制器600。顯示面板300可為液晶顯示器(LCD)裝置。時序控制器600產生用於控制掃描驅動單元500及資料驅動單元400之控制信號且將自外部接收之影像信號傳輸至資料驅動單元400。
掃描驅動單元500及資料驅動單元400回應於由時序控制器600產生之控制信號而驅動顯示面板300。掃描驅動單元500將掃描信號順序地施加至顯示面板300之列電極,且連接至施加有掃描信號之列電極的電晶體隨著將掃描信號施加至其列電極而增加。就此而言,經由連接至施加有掃描信號之列電極的電晶體將由資料驅動單元400供應之驅動電壓DL1、DL2,……及DLk
施加至液晶。資料驅動單元400可為在上文所描述之本發明之實施例當中的一個顯示驅動裝置。因此,在緩衝器與輸出襯墊之間的資料驅動路徑及輸出襯墊之間的電荷共享路徑中之一者中包括ESD保護電阻器,使得抗ESD保護功能得以改良,且顯示驅動裝置之輸出特性未降低。另外,可藉由在電荷共享週期中將待接通之共用開關連接至通道移位路徑而改良電荷共享功能。因此,顯示系統1000之抗ESD保護功能可得以改良,且顯示品質可不被降低。
本發明概念之特徵可適用於具有類似於LCD裝置之驅動方法的平板顯示裝置(例如,電鉻顯示器(ECD)、數位鏡面裝置(DMD)、致動鏡面裝置(AMD)、柵光閥(grating light valve;GLV)裝置、電漿顯示面板(PDP)、電致發光顯示器(ELD)、發光二極體(LED)顯示器及真空螢光顯示器(VFD))中之至少一者。根據本發明概念使用之LCD裝置可應用於大螢幕TV、高清晰度電視(HDTV)、攜帶型電腦、攝錄影機、車載顯示器(car display)、資訊通信多媒體、虛擬實境及其類似者之領域。
作為綜述及回顧,根據實施例,顯示驅動裝置可包括與資料驅動路徑分離地配置之靜電放電(ESD)保護電阻器,以改良抗ESD保護功能,同時維持顯示驅動裝置之輸出特性。詳言之,可在電荷共享路徑中以及在資料驅動路徑中提供ESD。在電荷共享路徑中之此ESD可具有增加的電阻而不會影響顯示驅動裝置之輸出特性。
在本文中已揭露實例實施例,且儘管使用特定術語,但僅在通用且描述性之意義上而並非出於限制之目的來使用並解釋所述術語。在一些情況下,如在本申請案之申請時一般熟習此項技術者將顯而易見的,結合特定實施例描述之特徵、特性及/或元件可單個地使用或與結合其他實施例所描述之特徵、特性及/或元件組合地使用,除非以其他方式特定地指示。因此,一般熟習此項技術者應理解,可在不偏離如在以下申請專利範圍中所闡述之本發明之精神及範疇的情況下進行形式及細節上之各種改變。
10‧‧‧驅動單元
20‧‧‧輸出單元
30‧‧‧輸出控制單元
100‧‧‧顯示驅動裝置
Buff1‧‧‧第一緩衝器
Buff2‧‧‧第二緩衝器
CSP1‧‧‧第一電荷共享路徑
DP1‧‧‧第一資料驅動路徑
DP2‧‧‧第二資料驅動路徑
ESDP1_1‧‧‧第一靜電放電(ESD)保護元件
ESDP1_2‧‧‧第一靜電放電(ESD)保護元件
ESDP2_1‧‧‧第二ESD保護元件
ESDP2_2‧‧‧第二ESD保護元件
PAD1‧‧‧第一輸出襯墊
PAD2‧‧‧第二輸出襯墊
Vin1、Vin2‧‧‧輸入電壓
Vd1‧‧‧第一驅動電壓
Vd2‧‧‧第二驅動電壓
Claims (9)
- 一種顯示驅動裝置,包括:驅動單元,其包括第一緩衝器及第二緩衝器,其中所述第一緩衝器及所述第二緩衝器分別產生第一驅動電壓及第二驅動電壓;輸出單元,其包括第一測試襯墊及第二測試襯墊,及分別施加有電壓且將所述電壓輸出至外部之第一輸出襯墊及第二輸出襯墊;第一資料驅動路徑及第二資料驅動路徑,經由所述資料驅動路徑分別將所述第一驅動電壓及所述第二驅動電壓施加至所述第一輸出襯墊及所述第二輸出襯墊;以及輸出控制單元,其包括第一通道移位路徑、第二通道移位路徑、連接所述第一輸出襯墊與所述第二輸出襯墊之電荷共享路徑及第二電荷共享路徑,其中所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者包括第一靜電放電(ESD)保護元件,且所述電荷共享路徑包括與所述第一資料驅動路徑及所述第二資料驅動路徑分離地配置之第二ESD保護元件,經由所述第一通道移位路徑將所述第一驅動電壓施加至所述第一測試襯墊,經由所述第二通道移位路徑將所述第二驅動電壓施加至所述第二測試襯墊,所述第二電荷共享路徑用於連接所述第一通道移位路徑與所述第二通道移位路徑。
- 如申請專利範圍第1項所述之顯示驅動裝置,其中所述第 一ESD保護元件及所述第二ESD保護元件包括電阻器。
- 如申請專利範圍第2項所述之顯示驅動裝置,其中所述第二ESD保護元件之電阻等於或大於所述第一ESD保護元件之電阻。
- 如申請專利範圍第1項所述之顯示驅動裝置,其中:所述第一資料驅動路徑連接於所述第一緩衝器與所述第一輸出襯墊之間;所述第二資料驅動路徑連接於所述第二緩衝器與所述第二輸出襯墊之間;所述電荷共享路徑連接於所述第一輸出襯墊與所述第二輸出襯墊之間;以及所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者包括串聯連接之輸出控制開關及第一ESD保護元件,且所述電荷共享路徑包括兩個第二ESD保護元件及第一共用開關,其中所述兩個第二ESD保護元件中之每一者的一端連接至所述第一輸出襯墊及所述第二輸出襯墊,且每一第二ESD保護元件的另一端連接至所述第一共用開關。
- 如申請專利範圍第4項所述之顯示驅動裝置,其中所述第一資料驅動路徑及所述第二資料驅動路徑中之每一者包括至少兩對串聯連接之所述輸出控制開關及所述第一ESD保護元件。
- 如申請專利範圍第1項所述之顯示驅動裝置,更包括:第三資料驅動路徑,經由所述第三資料驅動路徑將所述第一 驅動電壓施加至所述第二輸出襯墊;以及第四資料驅動路徑,經由所述第四資料驅動路徑將所述第二驅動電壓施加至所述第一輸出襯墊,且其中所述第三資料驅動路徑與所述第二資料驅動路徑共用所述第二資料驅動路徑之所述第一ESD保護元件,且所述第四資料驅動路徑與所述第一資料驅動路徑共用所述第一資料驅動路徑之所述第一ESD保護元件。
- 如申請專利範圍第1項所述之顯示驅動裝置,其中:所述第一通道移位路徑及所述第二通道移位路徑中之每一者包括在測試週期及第二操作週期中回應於通道移位信號而接通的通道移位開關;以及所述第二電荷共享路徑包括在所述第二操作週期中接通之共用開關。
- 一種顯示系統,包括:顯示面板,其中多個掃描線及多個資料線在垂直方向上彼此交叉,且切換元件及像素胞電極經配置於所述多個掃描線及所述多個資料線彼此交叉之每一部分處;掃描驅動單元,其用於將掃描信號施加至所述多個掃描線;以及資料驅動單元,其用於將驅動電壓施加至所述多個資料線,其中所述資料驅動單元包括:多個緩衝器,其用於產生且輸出驅動電壓; 多個輸出襯墊,將電壓施加至所述多個輸出襯墊且所述多個輸出襯墊將所述電壓輸出至所述多個資料線;多個資料驅動路徑,在資料驅動週期或測試週期中經由所述多個資料驅動路徑分別將自所述多個緩衝器輸出之所述驅動電壓施加至所述輸出襯墊;多個通道移位路徑,在所述測試週期中經由所述多個通道移位路徑分別將自所述多個緩衝器輸出之所述驅動電壓施加至測試襯墊;多個第一電荷共享路徑,其用於在電荷共享週期中將所述多個輸出襯墊連接至彼此;以及多個第二電荷共享路徑,其用於連接在所述多個通道移位路徑當中的一對鄰近通道移位路徑。
- 如申請專利範圍第8項所述之顯示系統,其中:所述多個通道移位路徑中之每一者包括在測試週期或電荷共享週期中回應於通道移位信號而接通之通道移位開關;所述多個第一電荷共享路徑中之每一者包括在所述電荷共享週期中回應於電荷共享信號而接通之第一共用開關;以及所述多個第二電荷共享路徑中之每一者包括在所述電荷共享週期中回應於所述電荷共享信號而接通之第二共用開關,其中所述通道移位開關、所述第一共用開關及所述第二共用開關在所述電荷共享週期中接通且執行電荷共享功能。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110117160A KR101901869B1 (ko) | 2011-11-10 | 2011-11-10 | Esd 보호 기능을 강화한 디스플레이 구동 장치 및 디스플레이 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201320052A TW201320052A (zh) | 2013-05-16 |
TWI581241B true TWI581241B (zh) | 2017-05-01 |
Family
ID=48280135
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101134295A TWI581241B (zh) | 2011-11-10 | 2012-09-19 | 顯示驅動裝置以及具有改良的靜電放電保護的顯示系統 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9099055B2 (zh) |
KR (1) | KR101901869B1 (zh) |
CN (1) | CN103106880B (zh) |
TW (1) | TWI581241B (zh) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103295530A (zh) * | 2013-06-28 | 2013-09-11 | 深圳市华星光电技术有限公司 | 具有静电保护功能的显示面板及电子装置 |
JP6079548B2 (ja) * | 2013-10-11 | 2017-02-15 | セイコーエプソン株式会社 | 静電気保護回路、電気光学装置、及び電子機器 |
TWI504090B (zh) | 2013-11-06 | 2015-10-11 | Realtek Semiconductor Corp | 靜電放電防護電路 |
TWI526696B (zh) * | 2014-05-22 | 2016-03-21 | 聯詠科技股份有限公司 | 影像顯示系統及其顯示驅動模組 |
CN105321444B (zh) * | 2014-05-29 | 2019-05-31 | 联咏科技股份有限公司 | 图像显示系统及其显示驱动模块 |
KR102270358B1 (ko) * | 2014-11-14 | 2021-06-29 | 엘지디스플레이 주식회사 | 데이터구동부 및 이를 포함하는 표시장치 |
KR102270333B1 (ko) * | 2014-11-24 | 2021-07-01 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102213363B1 (ko) * | 2014-12-03 | 2021-02-09 | 엘지디스플레이 주식회사 | 액정표시장치 및 데이터 드라이버 |
CN104483796A (zh) | 2015-01-04 | 2015-04-01 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示面板及显示装置 |
KR102338359B1 (ko) | 2015-04-09 | 2021-12-10 | 삼성디스플레이 주식회사 | 터치 센서를 포함하는 표시 장치 |
KR102388710B1 (ko) | 2015-04-30 | 2022-04-20 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
KR101702041B1 (ko) * | 2015-05-12 | 2017-02-13 | 주식회사 넥시아 디바이스 | 평판 디스플레이 드라이버 칩 및 이를 구비하는 기판 구조체 |
CN104992649A (zh) * | 2015-07-09 | 2015-10-21 | 武汉华星光电技术有限公司 | 一种用于测试显示面板的电路及液晶显示面板 |
CN105071795A (zh) * | 2015-08-17 | 2015-11-18 | 广东欧珀移动通信有限公司 | 一种基于usb接口的复用电路 |
CN204946515U (zh) * | 2015-09-08 | 2016-01-06 | 京东方科技集团股份有限公司 | 阵列基板行驱动goa单元的保护电路和阵列基板 |
TWI595466B (zh) * | 2016-01-29 | 2017-08-11 | 立錡科技股份有限公司 | 具有測試功能之顯示裝置及其中之驅動電路及其驅動方法 |
CN205621414U (zh) * | 2016-04-26 | 2016-10-05 | 京东方科技集团股份有限公司 | 静电放电电路、阵列基板和显示装置 |
CN105813365B (zh) * | 2016-05-23 | 2018-01-02 | 京东方科技集团股份有限公司 | 一种静电保护电路、显示面板及显示装置 |
KR102534053B1 (ko) | 2016-10-17 | 2023-05-18 | 삼성디스플레이 주식회사 | 표시 장치 |
CN208189588U (zh) * | 2018-06-04 | 2018-12-04 | 京东方科技集团股份有限公司 | 静电保护电路、阵列基板及显示装置 |
US10818208B2 (en) * | 2018-09-14 | 2020-10-27 | Novatek Microelectronics Corp. | Source driver |
KR102702297B1 (ko) | 2018-10-17 | 2024-09-03 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102656012B1 (ko) * | 2019-03-19 | 2024-04-11 | 삼성전자주식회사 | Led 디스플레이 패널 및 수리 방법. |
US11302267B2 (en) * | 2020-05-20 | 2022-04-12 | Novatek Microelectronics Corp. | LED display panel having a driver device for equalizing data lines and operation method thereof |
TWM614698U (zh) * | 2020-12-23 | 2021-07-21 | 威鋒電子股份有限公司 | 開關晶片 |
CN214588833U (zh) | 2020-12-23 | 2021-11-02 | 威锋电子股份有限公司 | 开关芯片 |
TWI831155B (zh) * | 2022-03-21 | 2024-02-01 | 大陸商常州欣盛半導體技術股份有限公司 | 提升驅動裝置靜電放電能力的方法及對應驅動裝置 |
US11842703B1 (en) * | 2022-11-09 | 2023-12-12 | Himax Technologies Limited | Panel driving circuit and display device |
CN117650494B (zh) * | 2024-01-29 | 2024-05-14 | 深圳市蔚来芯科技有限公司 | 一种显示屏芯片的静电保护电路及静电保护方法 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030098859A1 (en) * | 2001-11-29 | 2003-05-29 | Fujitsu Limited | Semiconductor device and liquid crystal panel driver device |
US20060109392A1 (en) * | 2004-11-24 | 2006-05-25 | Chul-Woo Park | Liquid crystal display (LCD) device |
US7057411B2 (en) * | 2003-03-17 | 2006-06-06 | Samsung Electronics Co., Ltd. | Semiconductor integrated circuit including test pins and method for testing thereof |
TW200847113A (en) * | 2007-05-30 | 2008-12-01 | Novatek Microelectronics Corp | Source driver and panel displaying apparatus |
TW200903432A (en) * | 2007-07-11 | 2009-01-16 | Novatek Microelectronics Corp | Source driver with charge sharing |
TW201028988A (en) * | 2009-01-23 | 2010-08-01 | Novatek Microelectronics Corp | Driving method for liquid crystal display monitor and related device |
US20110169813A1 (en) * | 2010-01-08 | 2011-07-14 | Silicon Works Co., Ltd | Display panel driving circuit having charge sharing switch formed in pad |
TW201230000A (en) * | 2010-10-11 | 2012-07-16 | Samsung Electronics Co Ltd | Integrated circuit, test operation method thereof, and apparatus having the same |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10153986A (ja) * | 1996-09-25 | 1998-06-09 | Toshiba Corp | 表示装置 |
KR100363095B1 (ko) | 2000-12-06 | 2002-12-05 | 삼성전자 주식회사 | 정전기 방전 보호를 위한 액정 표시 장치 드라이버 회로 |
KR100627562B1 (ko) | 2004-12-29 | 2006-09-21 | 동부일렉트로닉스 주식회사 | 트랙 장비의 작업 방법 |
JP4887657B2 (ja) * | 2005-04-27 | 2012-02-29 | 日本電気株式会社 | アクティブマトリクス型表示装置及びその駆動方法 |
KR20070023099A (ko) | 2005-08-23 | 2007-02-28 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
KR100784534B1 (ko) | 2006-02-20 | 2007-12-11 | 엘지전자 주식회사 | 액정 표시 장치의 구동 장치 및 방법 |
CN101354877B (zh) * | 2007-07-25 | 2012-03-21 | 联咏科技股份有限公司 | 具有电荷分享的源极驱动器 |
TWI342612B (en) * | 2007-11-16 | 2011-05-21 | Novatek Microelectronics Corp | Driver |
-
2011
- 2011-11-10 KR KR1020110117160A patent/KR101901869B1/ko active IP Right Grant
-
2012
- 2012-09-12 US US13/611,699 patent/US9099055B2/en not_active Expired - Fee Related
- 2012-09-19 TW TW101134295A patent/TWI581241B/zh not_active IP Right Cessation
- 2012-11-12 CN CN201210449537.7A patent/CN103106880B/zh not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030098859A1 (en) * | 2001-11-29 | 2003-05-29 | Fujitsu Limited | Semiconductor device and liquid crystal panel driver device |
US7057411B2 (en) * | 2003-03-17 | 2006-06-06 | Samsung Electronics Co., Ltd. | Semiconductor integrated circuit including test pins and method for testing thereof |
US20060109392A1 (en) * | 2004-11-24 | 2006-05-25 | Chul-Woo Park | Liquid crystal display (LCD) device |
TW200847113A (en) * | 2007-05-30 | 2008-12-01 | Novatek Microelectronics Corp | Source driver and panel displaying apparatus |
TW200903432A (en) * | 2007-07-11 | 2009-01-16 | Novatek Microelectronics Corp | Source driver with charge sharing |
TW201028988A (en) * | 2009-01-23 | 2010-08-01 | Novatek Microelectronics Corp | Driving method for liquid crystal display monitor and related device |
US20110169813A1 (en) * | 2010-01-08 | 2011-07-14 | Silicon Works Co., Ltd | Display panel driving circuit having charge sharing switch formed in pad |
TW201230000A (en) * | 2010-10-11 | 2012-07-16 | Samsung Electronics Co Ltd | Integrated circuit, test operation method thereof, and apparatus having the same |
Also Published As
Publication number | Publication date |
---|---|
KR20130051806A (ko) | 2013-05-21 |
KR101901869B1 (ko) | 2018-09-28 |
CN103106880B (zh) | 2017-04-12 |
US20130120334A1 (en) | 2013-05-16 |
TW201320052A (zh) | 2013-05-16 |
CN103106880A (zh) | 2013-05-15 |
US9099055B2 (en) | 2015-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI581241B (zh) | 顯示驅動裝置以及具有改良的靜電放電保護的顯示系統 | |
JP5778485B2 (ja) | パネル表示装置のデータドライバ | |
US10199000B2 (en) | Source driver IC chip | |
TWI498875B (zh) | 液晶顯示裝置 | |
US7612750B2 (en) | Liquid crystal display device | |
TW200903409A (en) | Electro-optical device, driving circuit, and electronic apparatus | |
US11450292B2 (en) | Charge sharing circuit and method for liquid crystal display panel to improve display effect | |
KR101635670B1 (ko) | 표시 장치 | |
US9858884B2 (en) | Source driver and display apparatus including the same | |
TWI490841B (zh) | 自我偵測電荷分享模組 | |
JP2015187672A (ja) | 表示装置、表示装置の駆動方法、及び、電子機器 | |
KR102684634B1 (ko) | 표시 장치 | |
JP2006215562A (ja) | 液晶表示装置の駆動装置及びこれを備えた液晶表示装置 | |
TWI797162B (zh) | 顯示裝置及電子機器 | |
JP6354355B2 (ja) | 電気光学装置、電子機器、及び電気光学装置の制御方法 | |
JP2004361427A (ja) | 電気光学パネルの駆動回路及び方法、電気光学装置並びに電子機器 | |
JP4690595B2 (ja) | 画像表示パネル部材のテスト方法、画像表示パネル部材、および画像表示パネル | |
US20240029604A1 (en) | Load driving circuit, display driver, display apparatus and semiconductor device | |
KR101679068B1 (ko) | 액정표시장치 | |
KR20060115518A (ko) | 표시 패널 및 이를 이용한 검사 방법 | |
US9306557B2 (en) | Circuit arrangement of gate side fan out area | |
KR20060077726A (ko) | 표시 장치 | |
GB2535675A (en) | Circuit structure in gate side fan-out region | |
JP2019090924A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |