TWI572861B - 半導體模組、電性連接體以及檢查裝置 - Google Patents

半導體模組、電性連接體以及檢查裝置 Download PDF

Info

Publication number
TWI572861B
TWI572861B TW104123227A TW104123227A TWI572861B TW I572861 B TWI572861 B TW I572861B TW 104123227 A TW104123227 A TW 104123227A TW 104123227 A TW104123227 A TW 104123227A TW I572861 B TWI572861 B TW I572861B
Authority
TW
Taiwan
Prior art keywords
transistor
electrode
semiconductor
control
wafer
Prior art date
Application number
TW104123227A
Other languages
English (en)
Other versions
TW201606312A (zh
Inventor
中田義朗
Original Assignee
日本麥克隆尼股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本麥克隆尼股份有限公司 filed Critical 日本麥克隆尼股份有限公司
Publication of TW201606312A publication Critical patent/TW201606312A/zh
Application granted granted Critical
Publication of TWI572861B publication Critical patent/TWI572861B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07364Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31924Voltage or current aspects, e.g. driver, receiver
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Engineering & Computer Science (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

半導體模組、電性連接體以及檢查裝置
本發明係有關於一種半導體模組、電性連接體以及檢查裝置。
於半導體器件(device)(例如晶圓上的晶片或組裝完成的IC(Integrated Circuit;積體電路)等)的電性檢查(例如晶圓測試或封裝測試等)使用檢查裝置。檢查裝置係具備有:測試機(tester);電性連接體,係電性地夾設於測試機的測試頭與被檢查器件之間;以及處理(handling)裝置(例如探測器(prober)或搬運機(handler)等),係使被檢查器件定位並接觸至電性連接體。
半導體器件的電性檢查係有導通測試、DC(直流)測試、AC(交流)測試、功能測試等;測試機係具有下述功能:施加該等測試所需的電流、電壓、訊號等(以下亦稱為測試電源),並測量此時的電壓、電流、輸出訊號特性等電性特性。並且,測試機係具有複數個施加與測量的通道(channel)(以下亦稱為電源通道),而能同時檢查複數個半導 體器件。
以電性連接體而言,例如有探測針卡(probe card)、IC插槽、DUT(Device Under Test;被檢查體)板(board)、插入環(insert ring)、效能板(performance board)、功能性地組合這些東西而成為一體者等之各種物品。
探測針卡為使用於晶圓測試之電性連接體,其一面係具備有用以經由朝測試機的測試頭直接或中繼之電性連接體進行連接之連接端子,而另一面係設置有用以接觸至被檢查器件的電極(墊(pad))之複數個探測針(probe)。並且,複數個探測針係接觸墊,藉此能將來自測試機的測試電源供給至半導體器件。
再者,已開發有一種設置有電源繼電器之探測針卡。例如專利文獻1已揭示有一種探測針卡,係具備有用以將來自測試機的電源供給路徑分歧成複數個之電源配線部,並於該分歧的各個路徑上具有電源繼電器。並且,藉由控制機構部來控制該電源繼電器的開閉,藉此能切換檢查對象的IC晶片。
藉此,將設置於一個電源配線部的複數個電源繼電器選擇性地予以導通(ON),藉此將來自一個電源通道的電源依序地供給至複數個IC晶片。因此,能增加檢查對象的 IC晶片數量。
此外,以能利用於前述電源繼電器等之開關元件而言,已揭示有一種使用MOS(Metal Oxide Semiconductor;金屬氧化物半導體)電晶體的技術(專利文獻2)。於專利文獻2揭示有一種半導體元件試驗裝置,係能使用開關矩陣(switching matrix)LSI(Large Scale Integration;大型積體電路)任意地切換用以計測半導體元件的特性之計測器群與連接至被試驗體半導體元件的外部連接用端子之探測針探針群之連接。在該開關矩陣LSI中,連繫至前述計測器群之複數個導電路與連繫至前述探測針探針群之複數個導電路係配置成格子狀。再者,開關矩陣LSI係具備有:開關,係配置於導電路的各交點,用以切換其導通/關斷(ON/OFF);行列選擇電路,係進行所連接的列(row)(連繫至探測針探針群之導電路)與行(column)(連繫至計測器群之複數個導電路)的選擇;訊號線,係將該行列選擇電路的輸出傳達至前述開關;以及行選擇電路,係將在前述行列選擇電路所選擇的行的導電路與計測器予以連接。並且,於前述開關、前述行列選擇電路以及前述行選擇電路使用複數個MOS電晶體元件,並藉由這些MOS電晶體進行探測針探針與計測器之結合的切換。
[先前技術文獻]
[專利文獻]
專利文獻1:日本特開2011-7743號公報。
專利文獻2:日本特開昭61-288436號公報。
在專利文獻1中,使用電源繼電器作為開關,作成用以切換檢查對象之構成。在此種為了切換檢查對象而使用開關之情形中,當檢查對象的數量變多時,由於所使用的開關的數量亦增加,因此隨著開關數量的增加,開關整體的消耗電力亦增加,且發熱量變大。
因此,在將開關設置於晶圓或探測針卡的附近之情形中,會有晶圓或探測針卡受到該發熱量的影響之情形。例如會有妨礙到晶圓或探測針卡的溫度控制、或者晶圓或探測針卡熱膨脹而影響到探測針的位置精度等之情形。
此外,在專利文獻2中,雖然將MOS電晶體作為開關來使用,但是MOS電晶體因為其構造特性會形成寄生二極體。因此,會有在單獨使用MOS電晶體時無法進行雙向的電流遮斷之問題。此外,為了保護閘極氧化膜,於MOS電晶體的閘極與源極之間需要保護電路,例如於閘極與源極之間設置有蕭特基(Schottky)二極體等保護二極體。然而,該保護二極體係成為於閘極與源極之間產生漏電流(leak current)之原因。當該漏電流流通至器件或測試機時, 有導致電流測量的精度降低之虞。
本發明乃有鑑於上述課題而研創者,其目的在於提供一種能正確地檢查之半導體模組、電性連接體以及檢查裝置。
本發明實施形態之一的半導體模組係使用於電性地夾設於檢查對象器件的電極與測試機的電源通道之間的電性連接體,該半導體模組係具備有:安裝基板,係具有配線;控制IC,係安裝於前述安裝基板上;以及複數個半導體晶片,係安裝於前述安裝基板上;前述複數個半導體晶片的各者係具備有串聯連接於前述檢查對象器件的電極側與前述測試機的電源通道側之間的第一電晶體及第二電晶體;前述第一電晶體的第一電極與前述第二電晶體的第一電極係在前述半導體晶片的基板側共通;前述第一電晶體的第二電極係連接於前述測試機的電源通道側;前述第二電晶體的第二電極係連接於前述檢查對象器件的電極側;來自前述控制IC的控制訊號係經由前述配線供給至前述第一電晶體及前述第二電晶體的控制電極,藉此控制前述測試機的電源通道側與前述檢查對象器件的電極側的連接。藉此,能正確地檢查。
上述半導體模組亦可為:前述第一電晶體及前述第二電晶體係功率(power)MOS電晶體;前述第一電極係汲極電 極;前述第二電極係源極電極;前述控制電極係閘極電極。藉此,能簡單地安裝。
上述半導體模組亦可為:前述控制IC係具備有CMOS(Complementary Metal-Oxide Semiconductor;互補式金屬氧化物半導體);來自前述控制IC的控制訊號係來自前述CMOS的輸出。藉此,能以從CMOS所輸出的控制訊號來控制半導體模組。
上述半導體模組亦可為:在前述安裝基板上係設置有兩個以上的前述半導體晶片沿著第一方向配設之晶片行;在前述晶片行所含有的兩個以上的前述半導體晶片的各者中,前述第一電晶體及前述第二電晶體係沿著前述第一方向排列。藉此,能提升安裝密度。
在上述半導體模組中亦可為:於前述安裝基板上設置有與前述半導體晶片的前述第二電極以及前述控制電極連接之墊;於前述安裝基板上係設置有墊行,該墊行係具有沿著第一方向配設之複數個前述墊;於兩個前述晶片行之間配置有前述墊行;前述兩個晶片行所含有的前述半導體晶片的前述第二電極以及前述控制電極係與前述墊行所含有的前述墊連接。藉此,能提升安裝密度。
上述半導體模組亦可為:較佳為不於前述半導體晶片 的前述控制端子與前述第二端子之間設置閘極保護電路。藉此,能降低漏電流,而可正確地檢查。
上述半導體模組亦可為:較佳為從前述控制IC的輸出端子至前述半導體晶片的前述控制電極之配線係未連接至該半導體晶片的第一電極及第二電極。藉此,能降低漏電流,而可正確地檢查。
本發明實施形態之一的半導體模組係具備有:安裝基板,係具有配線、第一端子以及第二端子;控制IC,係安裝於前述安裝基板上;以及複數個半導體晶片,係安裝於前述安裝基板上;前述複數個半導體晶片的各者係具備有串聯連接於前述探測針與前述測試機的電源通道之間的第一電晶體及第二電晶體;前述第一電晶體的第一電極與前述第二電晶體的第一電極係在前述半導體晶片的基板側共通;前述第一電晶體的第二電極係連接於前述第一端子;前述第二電晶體的第二電極係連接於前述第二端子;來自前述控制IC的控制訊號係經由前述配線供給至前述第一電晶體及前述第二電晶體的控制電極,藉此控制前述第一端子與前述第二端子的連接。藉此,能提升安裝密度。
本發明實施形態之一的電性連接體係具備有:上述半導體模組;界面基板,係安裝有前述半導體模組;以及探測針基板,係具備有複數個與前述第二電晶體的前述第二 電極連接之前述探測針。藉此,可正確地檢查。
在上述電性連接體中,亦可為:連接於該半導體模組之探測針的連接端子係位於前述半導體模組的正下方。藉此,能以短距離連接多數個半導體模組與探測針。
本發明實施形態之一的檢查裝置係具備有:上述電性連接體;以及測試機,係從電源通道將測試電源供給至前述電性連接體。藉此,能正確地檢查。
依據本發明,能提供能正確地檢查之半導體模組、電性連接體以及檢查裝置。
1‧‧‧界面基板
3‧‧‧連接器
4‧‧‧加強構件
5‧‧‧中間連接體
6‧‧‧探測針基板
7‧‧‧安裝區域
10‧‧‧半導體模組
11‧‧‧控制IC
12‧‧‧第一晶片行
13‧‧‧墊行
14‧‧‧第二晶片行
16‧‧‧安裝基板
17‧‧‧線
18‧‧‧電源輸入端子
19‧‧‧電源輸出端子
20、20a至20d‧‧‧半導體晶片
21‧‧‧第一電晶體
21G、22G、23G、24G、G‧‧‧閘極電極
21S、22S、23S、24S、S‧‧‧源極電極
21D、22D、D‧‧‧汲極電極
22‧‧‧第二電晶體
23‧‧‧第三電晶體
24‧‧‧第四電晶體
30、31、31S、31G、32S、32G、 33S、33G、34S、34G、40‧‧‧墊
50‧‧‧半導體晶圓
51、51a至51d‧‧‧端子
52、52a至52d‧‧‧檢查對象器件
60‧‧‧控制輸入端子
61、61a至61d、62、62a至 62d‧‧‧控制開關
63、66‧‧‧配線
64‧‧‧導電路
65、65a至65d‧‧‧探測針
67‧‧‧CMOS
68‧‧‧放大器
69‧‧‧反向放大器
71、72‧‧‧寄生二極體
73、74‧‧‧閘極保護電路
78‧‧‧電阻器
80‧‧‧測試機
100‧‧‧探測針卡
Vsw‧‧‧第一電位
Vss‧‧‧第二電位
圖1係從上面側觀看探測針卡之立體圖。
圖2係從下面側觀看探測針卡之立體圖。
圖3係顯示使用於探測針卡之半導體模組的構成之俯視圖。
圖4係放大顯示半導體模組的局部之示意圖。
圖5係半導體模組的局部之等效電路圖。
圖6係顯示電源通道的切換電路之電路圖。
圖7係顯示使用半導體晶片的開關電路之圖。
圖8係顯示變化例1的開關電路之圖。
圖9係顯示變化例2的開關電路之圖。
圖10係顯示變化例3的開關電路之圖。
以下,參照圖式說明本發明的實施形態。以下的說明係顯示本發明的較佳實施形態,本發明的範圍並未限定於以下的實施形態。在以下的說明中,附上相同符號者係顯示實質性相同的內容。
本實施形態的電性連接體以及使用該電性連接體的檢查裝置係謀求例如半導體晶圓上的IC晶片等檢查對象物的測試時的效率化。並進行下述改良:以測量的效率化為目的而同時測量多數個檢查對象物時,支援測試機的電源通道數量的不足。具體而言,有關於電路部分的改良,該電路部分係搭載於具備有連接於測試機之界面的探測針卡。本發明係能應用於包含有探測針卡之各種電性連接體或測試機,並可應用於使用該電性連接體或測試機之所有的檢查裝置。以下,係以搭載於探測針卡之成為用於測試機之界面的基板的電路構成部分為中心進行說明。此外,以檢查對象物而言,係以於半導體晶圓上形成之多個IC晶片(檢查對象器件)為例進行說明。
本實施形態的檢查裝置係具備有:測試機;探測針卡,係具備有連接至該測試機的測試頭之界面;以及探測器。 測試機係具備有複數個電源通道,可同時檢查複數個IC晶片。這些電源通道係經由測試頭連繫至探測針卡。
探測針卡的上表面係具備有連接至測試機的測試頭之界面(連接器),下表面係具備有比前述測試機的電源通道的數量還多的探測針。並且,探測針卡係構成為:在探測針卡上將各電源通道分別分歧成複數個,並能選擇性地連接至複數個IC晶片且供給測試電源,且能計測電性特性(電壓、電流、輸出訊號特性等)。
探測器係具備有下述機構:供給被檢查器件並相對性地定位至電性連接體,且使探測針卡的探測針與被檢查器件的墊連接。
在用以同時測量複數個IC晶片之裝置中,於探測針卡側具備有檢測功能,該檢測功能係用以檢測檢查中的IC晶片的異常並遮斷供給至檢測出異常的IC晶片的測試電源。如此,能遮斷從與不良晶片共通的電源通道分歧之朝向其他晶片的電源異常等影響。此外,本實施形態的檢查裝置亦能使用於半導體裝置的預燒(burn in)檢查。
使用圖1及圖2說明探測針卡的構成。圖1係從上面側觀看探測針卡100之立體圖。圖2係從下面側觀看探測針卡100之立體圖。此外,在以下的說明中,雖然以於探測針卡100的下側設置有探測針(在圖1及圖2中未顯示) 之方式進行說明,但方向為相對性者,係因應探測針卡100的姿勢而變化。
探測針卡100係具備有界面基板1、連接器3、加強構件(stiffener)4、中間連接體5以及探測針基板6。於探測針基板6的下表面側設置有複數個探測針,該複數個探測針係與成為檢查對象之IC晶片(檢查對象器件)的墊接觸。探測針係突出於探測針基板6的下側,並與IC晶片的端子接觸。再者,於探測針基板6形成有與探測針連接之配線。探測針基板6係形成為與半導體晶圓對應之圓板狀。並且,在檢查時,探測針基板6係配置於半導體晶圓上。探測針基板6係例如具有陶瓷基板與薄膜多層基板的積層體。
於探測針基板6上設置有中間連接體5。於中間連接體5上設置有界面基板1。於界面基板1的上表面設置有加強構件4與複數個連接器3。加強構件4係成為提高探測針卡100的剛性之肋(rib)。藉由設置加強構件4能抑制探測針的高度參差不齊。加強構件4係局部地配置於界面基板1的上表面。
連接器3係設置於界面基板1的上表面。例如連接器3係設置於界面基板1的上表面中未設置有加強構件4之部位。複數個連接器3係沿著圓形的界面基板1的外周配 設。界面基板1的複數個連接器3係用以與測試機連接而設置。例如探測針卡100的連接器3係與以成為一對之測試機側的連接器嵌合,藉此界面基板1的配線與測試機的配線係連接。如此,界面基板1係成為與測試機之間的界面。因此,對界面基板1供給來自測試機的測試電源。
界面基板1為設置有複數個配線層之印刷配線基板(PCB:Printed Circuit Board)。例如以界面基板1而言係能使用在IVH(Interstitial Via Hole;局部層間導通孔)連接層間之多層基板。界面基板1係與中間連接體5相對向配置。
中間連接體5係保持於探測針基板6與界面基板1之間從而連接探測針基板6與界面基板1。亦即,在夾設有中間連接體5的狀態下,界面基板1與探測針基板6係相對向配置。中間連接體5係例如具有彈簧銷(POGO pin)般的連接銷以及用以保持連接銷之固持具(holder)等。經由中間連接體5的連接銷,界面基板1的內部配線與探測針基板6的導電路係電性地連接。
再者,於界面基板1的上表面設置有安裝區域7。安裝區域7係配置於加強構件4未接合至界面基板1上的部位。於安裝區域7設置有複數個半導體模組10。半導體模組10係配置於界面基板1的中心側。亦即,於探測針基板6的上方設置有安裝區域7,且連接器3係以包圍安裝區域 7之方式安裝於界面基板1的外周側。較佳為,當連接於一個半導體模組10之複數個探測針係配置於位於該半導體模組的正下方之探測針基板6上時,半導體模組10與探測針係能以最短距離連接。半導體模組10係藉由BGA(Ball Grid Array;球柵陣列)等而安裝至界面基板1上。亦即,半導體模組10與界面基板1係經由銲錫球等而電性地連接。
接著,使用圖3說明本實施形態的技術特徵之一的半導體模組10。圖3係顯示一個半導體模組10的構成之俯視圖。此外,在圖3中,係顯示XY正交座標系。半導體模組10係具備有安裝基板16、控制IC11以及半導體晶片20。當然,圖3所示的半導體模組10的構成及布局(layout)為本實施形態的一例,本發明並未限定於圖3所示的構成及布局。
安裝基板16為設置有複數個配線之印刷配線基板。安裝基板16係成為例如一邊為10mm至20mm左右的矩形狀。沿著安裝基板16的端邊之方向係成為XY方向。安裝基板16係具備有墊30及墊40。於安裝基板16上安裝有控制IC11及半導體晶片20。於矩形狀的安裝基板16的中央配置有控制IC11。例如控制IC11係藉由打線接合(wire bonding)等而安裝於安裝基板16上。因此,控制IC係與墊40連接。
再者,於控制IC11的周邊配置有複數個半導體晶片20。在此,複數個半導體晶片20係於控制IC11的外側配設成陣列狀。例如,複數個半導體晶片20係以圍繞控制IC11之方式配設。此外,包含有一個控制IC11以及複數個半導體晶片20之布局係相對於沿著Y方向的中心線(圖3中的二點鍊線)呈對稱。包含有一個控制IC11以及複數個半導體晶片20之布局係相對於沿著X方向的中心線(圖3中的一點鍊線)呈對稱。如此,作成對稱的布局,藉此容易設計。
複數個半導體晶片20為具有同樣構成之晶片。各個半導體晶片20係成為用以切換電源通道之開關。例如,作為開關之半導體晶片20導通,藉此測試機的電源通道係與探測針連接;作為開關之半導體晶片20關斷,藉此測試機的電源通道係被絕緣而切離。各個半導體晶片20係因應來自控制IC11的控制訊號而導通/關斷。控制IC11係輸出用以控制半導體晶片20之控制訊號。來自控制IC11之控制訊號係經由安裝基板16上的配線而供給至半導體晶片20。
各個半導體晶片20係具有兩個功率MOS電晶體,且該等係鄰接配置。
在安裝基板16上,複數個半導體晶片20係於所搭載的兩個功率MOS電晶體的排列方向排列配設。亦即,在本 實施形態中,複數個半導體晶片20係在其兩個功率MOS電晶體排列於Y方向之朝向中沿著Y方向配設。在圖3中,沿著Y方向的半導體晶片20的行係設置十個。亦即,在安裝基板16上,半導體晶片20係以成為十行之方式配置。換言之,於安裝基板16設置有十行的晶片行。在此,將配置於安裝基板16的左端之半導體晶片20的一行作為第一晶片行12,將其相鄰的一行作為第二晶片行14。
第一晶片行12係具有六個半導體晶片20。同樣地,第二晶片行14係具有六個半導體晶片20。此外,由於在設置有控制IC11之部位中無法設置半導體晶片20,因此一行所含有的半導體晶片20的數量係比第一晶片行12所含有的半導體晶片20的數量還少。
於安裝基板16上設置有複數個墊30。墊30係露出於安裝基板16的表面。墊30係與設置於安裝基板16的配線連接。墊30係配置於半導體晶片20的附近,並與半導體晶片20連接。例如,各個半導體晶片20係藉由打線接合等而與墊30電性地連接。因此,於安裝基板16上係因應半導體晶片20的數量配置有複數個墊30。
在安裝基板16上,沿著Y方向配設有複數個墊30。在圖3中。沿著Y方向的墊30的行係設置有五個。亦即,在安裝基板16上,墊30係以成為五行之方式配置。換言 之,於安裝基板16上設置有五行的墊行。於各個墊行的兩側配置有晶片行。在XY平面內,第一晶片行12的半導體晶片20與第二晶片行14的半導體晶片20係隔著墊30相對向配置。
在此,在安裝基板16中,將左端的墊行作為墊行13。於墊行13的左側配置有第一晶片行12,於右側配置有第二晶片行14。換言之,於第一晶片行12與第二晶片行14之間配置有墊行13。
在此,將設置於第一晶片行12所含有的半導體晶片20的兩個功率MOS電晶體作為第一電晶體21及第二電晶體22。將設置於第二晶片行14所含有的半導體晶片20的兩個功率MOS電晶體作為第三電晶體23及第四電晶體24。
接著,使用圖4說明半導體晶片20與墊30的連接構成。圖4係將圖3的A區域放大之俯視圖。亦即,圖4係示意性地顯示第一晶片行12的一個半導體晶片20、第二晶片行14的一個半導體晶片20以及這兩個半導體晶片20之間的墊30之放大圖。並且,在半導體晶片20中,圖4所示的構成係因應半導體晶片20的數量設置複數個。
如上所述,第一晶片行12係配置於墊行13的左側(-X側),第二晶片行14係配置於墊行13的右側(+X側)。 第一晶片行12的半導體晶片20係具備有第一電晶體21及第二電晶體22,第二晶片行14的半導體晶片20係具備有第三電晶體23及第四電晶體24。第一電晶體21與第二電晶體22係於第一晶片行12的排列方向(Y方向)排列配置,第一電晶體21係配置於第二電晶體22的上側(+Y側)。第三電晶體23與第四電晶體24係於第二晶片行14的排列方向(Y方向)排列配置,第三電晶體23係配置於第四電晶體24的上側(+Y側)。
第一電晶體21至第四電晶體24的各者係在平面觀視中形成為矩形狀。例如,第一電晶體21至第四電晶體24的各者係成為一邊為1mm左右的正方形。第一電晶體21至第四電晶體24的各者為縱型構造的MOSFET(Metal Oxide Semiconductor Field Effect Transistor;金屬氧化物半導體場效電晶體),例如能使用平面(planer)型或溝槽(trench)型的功率MOSFET。因此,第一電晶體21至第四電晶體24的各者的汲極電極D係位於背面側。一個半導體晶片20中的兩個電晶體(第一電晶體21及第二電晶體22,或者第三電晶體23及第四電晶體24)係於基板側將汲極電極D予以共通。亦即,構成汲極電極D之半導體基板係共通。換言之,兩個電晶體的汲極電極D係於半導體晶片20的背面側(安裝基板16側)一體性地形成。
再者,於第一電晶體21至第四電晶體24的表面側分 別設置有閘極電極G與源極電極S。在第一電晶體21至第四電晶體24中,閘極電極G及源極電極S的布局係相同。
在第一電晶體21至第四電晶體24的各者中,源極電極S係比閘極電極G還大。此外,源極電極S及閘極電極G係分別形成為矩形狀。在第一電晶體21至第四電晶體24中,源極電極S係相同大小。在第一電晶體21至第四電晶體24中,閘極電極G係相同大小。
在圖4中,在第一電晶體21中,係將閘極電極G作為閘極電極21G來顯示,將源極電極S作為源極電極21S來顯示。同樣地,在第二電晶體22中,係將閘極電極G作為閘極電極22G來顯示,將源極電極S作為源極電極22S來顯示。在第三電晶體23中,係將閘極電極G作為閘極電極23G來顯示,將源極電極S作為源極電極23S來顯示。在第四電晶體24中,係將閘極電極G作為閘極電極24G來顯示,將源極電極S作為源極電極24S來顯示。
在第一電晶體21上,閘極電極21G係配置於右下角附近,源極電極21S係配置於左上角附近。同樣地,在第二電晶體22上,閘極電極22G係配置於右下角附近,源極電極22S係配置於左上角附近。另一方面,在第三電晶體23上,閘極電極23G係配置於左上角附近,源極電極23S係配置於右下角附近。同樣地,在第四電晶體24上, 閘極電極24G係配置於左上角附近,源極電極24S係配置於右下角附近。
第一晶片行12的半導體晶片20與第二晶片行14的半導體晶片20係旋轉對稱地配置。亦即,當使第一晶片行12的半導體晶片20在XY平面內旋轉180°時,係成為與第二晶片行14的半導體晶片20相同的電極布局。並且,在第一電晶體21至第四電晶體24的任一者中,閘極電極G皆配置成比源極電極S還靠近墊行13側。換言之,在X方向中,係以源極電極21S、22S、閘極電極21G、22G、墊30、閘極電極23G、24G、源極電極23S、24S的順序從-X側朝+X側配置。
於墊行13,複數個墊30係沿著Y方向配設。在此,由於第一電晶體21至第四電晶體24的閘極電極G及源極電極S係連接,因此顯示八個墊30。
從上依序將墊行13所含有的墊30作為墊33G、墊31S、墊33S、墊31G、墊34G、墊32S、墊34S、墊32G。墊33G係與閘極電極23G連接,墊31S係與源極電極21S連接,墊33S係與源極電極23S連接,墊31G係與閘極電極21G連接。墊34G係與閘極電極24G連接,墊32S係與源極電極22S連接,墊34S係與源極電極24S連接,墊32G係與閘極電極22G連接。
墊31G、墊32G、墊33G以及墊34G係分別小於墊31S、墊32S、墊33S以及墊34S。線(wire)17係將源極電極S及閘極電極G連接至分別對應的墊30。亦即,藉由打線接合形成從源極電極S及閘極電極G達至對應的墊30之線17。如此,墊30與功率MOS電晶體的各電極係連接。
如此,因應閘極電極G及源極電極S的位置配置墊30。亦即,依據Y方向中閘極電極G及源極電極S的配置順序來設定墊30的配置。
再者,在Y方向中,連接於第一電晶體21之墊30與連接於第三電晶體23的電極之墊30係交互地配置。例如,於墊33G與墊33S之間配置有墊31S,於墊31S與墊31G之間配置有墊33S。同樣地,連接於第三電晶體23之墊30與連接於第二電晶體22之墊30亦交互地配置。如此,連接於相同的電晶體的源極電極S及閘極電極G之兩個墊係非連續地配置。
如此,能縮短從閘極電極G及源極電極S直至所對應的墊30的距離。亦即,能將所對應的電極與墊30接近地配置。能縮短用以連接墊30與電極之線17,而能簡單地進行打線接合。能防止例如鄰接的線17彼此交叉或接觸。因此,能簡單且確實地進行接合(bonding)。
此外,源極電極係連接至用以連結測試機的電源通道與探測針卡的探測針之路徑上,閘極電極係與控制IC11的輸出連接,因此一般來說流通於源極電極S的電流係比流通於閘極電極G的電流還大。因此,在圖4中,將連接至各源極電極S之線17的數量設成比連接至各閘極電極G之線17的數量還多。
圖5係屬於圖4所示的第一晶片行12的一個半導體晶片20之功率MOSFET的等效電路圖。該半導體晶片20係由第一電晶體21與第二電晶體22所構成,這些第一電晶體21及第二電晶體22係被作為汲極共通之基板而切離。藉此,第一電晶體21與第二電晶體22係成為汲極電極21D、22D連接的狀態。如此,與汲極未作為共通基板之情形相比,亦即與將第一電晶體21及第二電晶體22分別切離後再於外部連接彼此的汲極電極之情形相比,可低電阻地連接。
再者,在本實施形態中,如圖5所示,第一電晶體21與第二電晶體22係將汲極電極21D、22D的連接點作為交界對稱地配置。因此,各個第一電晶體21及第二電晶體22的源極/汲極間的寄生二極體71、72係變成彼此反向朝向地連接。如此,與在僅以一個功率MOSFET構成半導體晶片之情形中僅能藉由寄生二極體遮斷單向的電流相 比,能遮斷雙向的電流。亦即,例如在僅為第一電晶體21之情形中,變成僅能用以遮斷從汲極電極21D朝向源極電極21S的電流之單切換開關;相對於此,在本實施形態中,能作為能用以遮斷源極電極21S與源極電極22S間的雙向的電流之雙切換開關而發揮作用。
再者,如前述,在本實施形態中,將半導體晶片20所含有的兩個功率MOS電晶體(例如第一電晶體21與第二電晶體22)的汲極作為共通。並且,以一個晶片切離兩個功率MOS電晶體。如此,能縮小安裝面積,而能提高安裝密度。其理由係說明如下。
通常在將半導體晶片等元件安裝複數個至安裝基板上之情形中,需要因應安裝裝置(晶片貼片機(chip mounter))的性能來決定最小安裝間隔,如此需要於晶片周邊配置剩餘的空間。因此,隨著晶片數增加,不僅晶片面積會變大,剩餘空間部分亦會使安裝面積變大。再者,在個別晶片之情形中,亦需要用以連接晶片彼此間之空間。此外,在另外設置用以保護閘極的二極體等元件之情形中,亦需要用以連接之空間。
在本實施形態中,由於兩個功率MOS電晶體係成為將構成汲極電極D之半導體基板予以共通的一個晶片,因此能縮小安裝面積。因此,能提高開關的安裝密度,而能增 加所安裝的開關數量。
再者,一個晶片行係排列於各個半導體晶片20所具有的兩個功率MOS電晶體的排列方向,並於鄰接的兩個第一晶片行12及第二晶片行14之間配置墊行13。兩行的第一晶片行12及第二晶片行14的電極係與一行的墊行13所含有的墊30連接。如此,能效率佳地將墊30布局,而能謀求省空間化。藉此,能提高安裝密度,而能增加所安裝的開關數量。
此外,在本實施形態中,將具有複數個半導體晶片20之半導體模組10安裝至界面基板1。藉此,能輕易地進行安裝。亦即,由於將具有多個(圖3中為40個)開關的半導體模組10安裝至界面基板1,因此與將個別的繼電器安裝至界面基板1之構成相比,能將安裝步驟簡單化。此外,在本實施形態中,由於被半導體模組10控制的探測針的連接端子係位於探測針基板上,而該探測針基板係位於各個半導體模組10的正下方,因此能以短距離連接多個半導體模組10與探測針。
接著,使用圖6說明使用半導體晶片20的開關電路之構成。圖6係顯示將半導體晶片20作為開關來使用之構成的電路圖。此外,在圖6中,係顯示使用安裝基板16的一部分的電路,具體而言係顯示使用四個半導體晶片20的電 路。此外,在圖6中,係適當地省略電路和配線等來圖示。此外,圖6係顯示使用四個半導體晶片20作為各個開關來使用而成為用以切換電源通道之電路。因此,在圖6中,各構成要素係分別以四個來表示。在半導體模組10中,係因應電源通道的數量設置有複數個圖6所示的構成。
如圖1及圖2所示,探測針卡100係具備有半導體模組10及探測針基板6。此外,在圖6中,係省略界面基板1及中間連接體5之圖示。
首先,說明探測針基板6以及成為檢查對象之半導體晶圓50的連接構成。於探測針基板6設置有複數個探測針65a至65d。此外,於成為檢查對象之半導體晶圓50形成有複數個檢查對象器件52a至52d。於檢查對象器件52a至52d分別設置有端子51a至51d。探測針65a至65d係分別從探測針基板6朝檢查對象器件52a至52d側突出。探測針65a至65d係分別以可同時與端子51a至51d接觸之方式配置於探測針基板6上。例如,探測針65a係與檢查對象器件52a的端子51a接觸。在不特別識別檢查對象器件52a至52d之情形係表示成檢查對象器件52。同樣地,探測針65a至65d亦表示成探測針65。
探測針基板6係具有複數個配線66。複數個配線66係分別連接至探測針65a至65d。配線66係經由導電路64 而與半導體模組10的電源輸出端子19連接。此外,導電路64係由中間連接體5以及設置於界面基板1(圖6中未顯示)的配線和端子等所構成。
說明半導體模組10內的電路。如前述,半導體模組10係具備有安裝基板16、控制IC11以及半導體晶片20。此外,從測試機(圖6中未顯示)等經由圖1所示的連接器3對安裝基板16供給第一電位Vsw(H(高)位準,例如16V)與第二電位Vss(L(低)位準,例如-3V)。安裝基板16係具備有電源輸入端子18與複數個電源輸出端子19。
在此,為了說明四個半導體晶片20所為之通道切換,係將四個半導體晶片20顯示成半導體晶片20a至20d。亦即,半導體晶片20a至20d中的一個選擇性地導通,藉此對檢查對象器件52a至52d的一者供給測試電源。
具體而言,電源輸入端子18係經由連接器3連接至電源通道。並且,一個電源通道係分歧而分別連接至半導體晶片20a至20d。半導體晶片20a至20d係分別連接至電源輸出端子19。半導體模組10的電源輸出端子19係分別連接至不同的導電路64。在進行檢查對象器件65a至65d的檢查之情形中,半導體晶片20a至20d選擇性地導通。
例如,當半導體晶片20a導通時,對檢查對象器件52a 的端子51a供給測試電源。藉此,進行檢查對象器件52a的檢查。此時,由於半導體晶片20b至20d關斷,因此未對檢查對象器件52b至52d的端子51b至51d供給測試電源。
並且,依序切換導通之半導體晶片20a至20d。如此,能依序對檢查對象器件52a至52d供給測試電源,而能檢查四個檢查對象器件52a至52d。
如前述,控制IC11係具有用以切換半導體晶片20a至20d的導通/關斷之控制電路。以下,說明用以切換半導體晶片20a至20d的導通/關斷之控制電路。控制IC11係依據來自測試機的訊號(圖6中未顯示)控制半導體晶片20a至20d(以下亦將使用於半導體晶片20的控制之來自測試機的訊號稱為「檢查訊號」)。亦即,控制IC11係依據檢查訊號選擇性地將半導體晶片20a至20d導通。
控制IC11係具備有用以切換半導體晶片20a至20d之控制開關61a至61d、62a至62d。在控制IC11中,第一電位Vsw係被分歧並輸入至控制開關61a至61d。同樣地,第二電位Vss係被分歧並輸入至控制開關62a至62d。
控制開關61a、62a的輸出係連接至半導體晶片20a的閘極電極G。控制開關61b、62b的輸出係連接至半導體晶 片20b的閘極電極G。控制開關61c、62c的輸出係連接至半導體晶片20c的閘極電極G。控制開關61d、62d的輸出係連接至半導體晶片20d的閘極電極G。安裝基板16上的配線63係將控制IC11的輸出與半導體晶片20a至20d的閘極電極G予以連接。
控制開關61a與控制開關62a係成對,並擇一地導通。亦即,控制開關61a與控制開關62a的任一者導通,另一者關斷。例如,在將半導體晶片20a導通之情形中,控制開關61a係導通,控制開關62a係關斷。同樣地,控制開關61b與控制開關62b係成對,並擇一地導通。控制開關61c與控制開關62c係成對,並擇一地導通。控制開關61d與控制開關62d係成對,並擇一地導通。
再者,控制開關61a至61d係選擇性地導通。亦即,當控制開關61a至61d中的一者導通時,其他三者係關斷。具體而言,在將半導體晶片20d導通之情形中,控制開關61d係導通,控制開關61a、61b、61c係關斷。此時,與控制開關61d成對之控制開關62d係關斷,與控制開關61a、61b、61c成對之控制開關62a、62b、62c係導通。換言之,控制開關62a至62d係選擇性地關斷。亦即,當控制開關61a至61d中的一者關斷時,其他三者係導通。
對與控制開關61a至61d中成為導通的一個控制開關 對應之半導體晶片20供給第一電位Vsw。此時,對與控制開關62a至62d中成為關斷的三個控制開關對應之半導體晶片20供給第二電位Vss。例如當控制開關61a導通且控制開關62a關斷時,對半導體晶片20a的閘極電極G供給第一電位Vsw。此時,由於控制開關61b、61c、61d係關斷,而控制開關62b、62c、62d係導通,因此對半導體晶片20b、20c、20d的閘極電極G供給第二電位Vss。因此,僅半導體晶片20a導通,而半導體晶片20b、20c、20d係關斷。如此,能選擇性地將半導體晶片20a至20d導通。藉此,如前述,對檢查對象器件52a供給測試電源。
本實施形態的檢查裝置係在探測針卡100上將各電源通道分別分歧成複數個,並連接至複數個檢查對象器件52且供給測試電源。如此,將半導體晶片20a至20d予以導通/關斷控制,藉此能增加檢查對象器件52的數量。例如,在測試機的電源通道數量為256ch之情形中,將電源通道予以四分歧,藉此能一次檢查1024個檢查對象器件。
再者,在用以同時測量複數個檢查對象器件52之裝置中,檢測出檢查中的檢查對象器件52的異常,並遮斷朝向已檢查出異常的檢查對象器件52的檢查用電源(測試電源)。於該檢查裝置的探測針卡上的電路組入有用以遮斷測試電源之元件。在存在不良晶片(檢查對象器件52)之情形中,係恆常地將連接至該不良晶片之半導體晶片20予以關 斷,以遮斷施加至該不良晶片的測試電源。如此,能遮斷從與不良晶片共通的電源通道所分歧之朝向其他檢查對象器件52的電源異常等影響。藉此,能正確地檢查。
例如,控制IC11亦可記憶例如成為不良的檢查對象器件。又,控制IC11亦可記憶不良晶片並遮斷對於不良晶片的電源供給。或者,亦可於測試機側記憶用以特定成為不良的檢查對象器件之資訊,且控制IC係依據該資訊停止對不良晶片供給電源。
接著,使用圖7更具體地說明半導體晶片20的電晶體構成及其控制電路。圖7係顯示一個半導體晶片20的電晶體構成及針對該電晶體構成的控制開關61、62之電路圖。亦即,在圖7中,係顯示圖6所示的局部構成。具體而言,圖7係顯示相當於圖6所示的控制開關61、62的一對之構成以及半導體晶片20的一個的構成。由於控制開關61a至61d、62a至62d以及半導體晶片20a至20d的電路構成係分別與圖7所示的電路構成相同,因此省略說明。亦即,針對各個半導體晶片20設置有圖7所示的構成。
此外,圖7所示之用以連結閘極與汲極之配線以及設置於該配線上的閘極保護電路73、74係為了說明而特別繪製,並未設置於實際的半導體模組10(圖8、圖9、圖10亦相同)。
測試機80係對半導體模組10的電源輸入端子18供給來自電源通道的測試電源。電源輸入端子18與電源輸出端子19係經由半導體晶片20而連接。再者,測試機80係對半導體模組10的控制輸入端子60供給檢查訊號。屬於數位訊號之檢查訊號係供給至控制IC11。具體而言,檢查訊號係經由反向放大器(inverting amplifier)69供給至控制開關61、62。
控制開關61係pMOS,控制開關62係nMOS,控制開關61與控制開關62係成為一體而構成CMOS67。亦即,控制開關61的閘極與控制開關62的閘極係連接且連繫至反向放大器69,而控制開關61的汲極與控制開關62的汲極係連接且連繫至配線63。控制開關61的源極係連接至第一電位Vsw,控制開關62的源極係連接至第二電位Vss。來自反向放大器69的檢查訊號係反向並供給至控制開關61與控制開關62的閘極。因此,控制開關61及控制開關62的一者導通。控制開關61、62的輸出係經由配線63連接至第一電晶體21以及第二電晶體22的閘極電極G。
如此,控制IC11係將因應控制開關61、62的導通/關斷之控制訊號輸出至半導體晶片20。控制訊號係經由配線63供給至第一電晶體21以及第二電晶體22的閘極電極G。此外,配線63係設置於安裝基板16。亦即,配線63 係在安裝基板16上分歧,並連接至第一電晶體21的閘極電極G以及第二電晶體22的閘極電極G。
因此,當控制開關61導通時,第一電位Vsw係供給至第一電晶體21與第二電晶體22的閘極電極G。另一方面,當控制開關62導通時,第二電位Vss係供給至第一電晶體21與第二電晶體22的閘極電極G。
如前述,半導體晶片20係具備有第一電晶體21與第二電晶體22。第一電晶體21與第二電晶體22係串聯連接於電源輸入端子18與電源輸出端子19之間。第一電晶體21與第二電晶體22係分別為n通道的功率MOS電晶體,且將汲極電極D於基板側予以共通。亦即,第一電晶體21的汲極電極D與第二電晶體22的汲極電極D係導通。第一電晶體21的源極電極S係連接至測試機80側,亦即連接至電源輸入端子18。另一方面,第二電晶體22的源極電極S係連接至探測針側,亦即連接至電源輸出端子19。
因此,當對第一電晶體21及第二電晶體22的閘極電極G供給第一電位Vsw時,屬於開關之第一電晶體21及第二電晶體22係導通。如此,電源輸入端子18與電源輸出端子19係連接。亦即,探測針與測試機80係連接。
另一方面,當對第一電晶體21及第二電晶體22的閘 極電極G供給第二電位Vss時,屬於開關之第一電晶體21及第二電晶體22係關斷。如此,電源輸入端子18與電源輸出端子19係變成未連接。亦即,探測針係從測試機80切離,而能遮斷對於探測針的電源供給。如此,半導體晶片20係因應控制訊號控制探測針與測試機的電源通道的連接。
如此,使第一電晶體21與第二電晶體22的汲極電極相對向並串聯連接,藉此能降低電源輸入端子18與電源輸出端子19之間的漏電流。例如,於源極電極S與汲極電極D之間存在寄生二極體71、72。因此,在僅設置一個電晶體之情形中,因為寄生二極體而於電源輸入端子18與電源輸出端子19之間流通漏電流。
相對於此,在本實施形態中,以汲極電極彼此將串聯連接的第一電晶體21與第二電晶體22予以連接,藉此寄生二極體71、72的順方向係成為相反朝向。例如,寄生二極體71係將從電源輸入端子18朝向電源輸出端子19的方向作為順方向,寄生二極體72係將從電源輸入端子18朝向電源輸出端子19的方向作為逆方向。藉此,能進行雙向的電流遮斷。因此,可雙向切換,並能降低漏電流。
此外,通常功率MOS電晶體為了保護閘極氧化膜,必須於閘極與源極之間設置閘極保護電路73、74,例如於功 率MOS電晶體的元件內或外部的閘極與源極之間設置有蕭特基二極體等保護二極體。此種閘極保護電路73、74係成為於閘極與源極之間產生漏電流之原因。
相對於此,在本實施形態中係作成半導體晶片20與控制IC11之間的配線63未伸出至半導體模組10的外側之電路構成。亦即,作成來自閘極電極G的配線63僅連接至控制IC11的輸出之構成。因此,能將控制IC11的輸出段作為閘極保護電路來使用。
在此構成中,不需於閘極電極G與源極電極S之間形成用以保護閘極氧化膜之閘極保護電路73、74。由於無須於半導體晶片20的內部及外部設置用以連繫閘極與源極之間之閘極保護電路73、74,因此能降低漏電流。藉此,能防止測試機的電流測量時的測量精度的惡化。因此,將半導體模組10搭載於探測針卡100,藉此能正確地檢查。
此外,由於能夾著屬於功率MOS電晶體之第一電晶體21及第二電晶體22將電源通道的路徑與用以控制該路徑的開閉之控制電路予以分離,因此能降低漏電流而能提升測量精度。此外,以CMOS67控制屬於功率MOS電晶體之第一電晶體21及第二電晶體22的開閉,藉此僅需少量的消耗電力,而能降低發熱量。
此外,在本發明中,在半導體晶片20所具有的兩個電晶體中,將用以控制導通之電極作為控制電極(本實施形態中的閘極電極G),將屬於受控制電極控制之導電路兩端的電極且為彼此連接的同種的電極作為第一電極(本實施形態中的汲極電極D),將成為輸入輸出側之同種的電極作為第二電極(本實施形態中的源極電極S)。
(變化例)
圖8係顯示控制IC11的控制開關61、62以及半導體晶片20的電路構成的變化例1之電路圖。雖然在圖7中係作成從控制開關61、62朝向半導體晶片20之配線63不伸出至外部之構成,但在圖8中係作成配線63經由電阻器78而與外部連接之構成。亦即,來自外部的第二電位Vss係經由電阻器78供給至閘極電極G。
在圖8中,控制開關61、62的電路構成係與圖7不同。此外,變化例的說明中與圖7共通的部分係省略說明。例如,由於半導體晶片20中的第一電晶體21與第二電晶體22的構成係與圖7相同,故省略說明。
控制開關61與控制開關62係並聯連接至第一電位Vsw與第二電位Vss之間。控制開關61係pMOS,控制開關62係nMOS。檢查訊號係經由放大器68供給至控制開關61的閘極。檢查訊號係經由反向放大器69供給至控制 開關62的閘極。因此,在圖8中,控制開關61與控制開關62係同時導通/關斷。
當控制開關61與控制開關62同時導通時,第一電位Vsw係經由配線63供給至第一電晶體21與第二電晶體22的閘極電極G。當控制開關61與控制開關62同時關斷時,第二電位Vss係經由電阻器78及配線63供給至第一電晶體21與第二電晶體22的閘極電極G。
藉由採用此種構成能獲得與圖7同樣的功效。亦即,由於寄生二極體71、72係成為以相反朝向串聯連接的構成,因此能進行雙向的電源遮斷。此外,由於在半導體晶片20包含有兩個屬於功率MOS電晶體之第一電晶體21及第二電晶體22,因此能縮小安裝面積。此外,能移除屬於功率MOS電晶體之第一電晶體21及第二電晶體22的閘極電極G與源極電極S之間的閘極保護電路73、74。藉此,能降低閘極與源極之間的漏電流,而能防止測試機的電流測量時的測量精度的惡化。此外,由於能夾著屬於功率MOS電晶體之第一電晶體21及第二電晶體22將電源通道的路徑與用以控制該路徑的開閉之控制電路予以分離,因此能降低漏電流而能提升測量精度。此外,以控制開關61、62控制屬於功率MOS電晶體之第一電晶體21及第二電晶體22的開閉,藉此僅需少量的消耗電力,而能降低發熱量。
(變化例2)
此外,雖然在圖7中係使用N通道功率MOSFET作為第一電晶體21及第二電晶體22,然而如圖9所示,亦可使用P通道功率MOSFET。藉此使用此種構成能獲得與圖7同樣的功效。
(變化例3)
此外,雖然在圖8中係使用N通道功率MOSFET作為第一電晶體21及第二電晶體22,然而如圖10所示,亦可使用P通道功率MOSFET。藉此使用此種構成能獲得與圖8同樣的功效。
此外,在半導體模組10中,亦可組合實施形態1與變化例1至3。例如,在半導體模組10中,亦可混合搭載P通道MOSFET的半導體晶片20與N通道MOSFET的半導體晶片20。
(其他實施形態)
由於包含有第三電晶體23與第四電晶體24之半導體晶片20的電路構成係與包含有第一電晶體21與第二電晶體22之半導體晶片20的電路構成相同,因此省略說明。此外,在上述實施形態中,雖然將第一電晶體21與第二電晶體22的汲極電位予以共通,但亦可將源極電位予以共通。亦即,亦可構成為串聯連接的第一電晶體21與第二電 晶體22的源極電極S係彼此相對向。此外,在上述實施形態中,雖然功率MOS電晶體係使用平面型的功率MOS電晶體作為縱型構造,但亦可為其他縱型構造的功率MOS電晶體,例如亦可使用溝槽型功率MOS電晶體、超接面(super juction)型MOS電晶體、高速本體二極體(fast body diode)型功率MOS電晶體。此外,亦可為橫型構造的功率MOS電晶體。
以半導體晶片20的功率器件而言,雖然設置功率MOS電晶體,但只要為成為共通基板之電晶體則無特別限定。例如,亦可使用IGBT(Insulated Gate Bipolar Transistor;絕緣閘雙極電晶體)或雙極性電晶體(bipolar transistor)。因此,第一電晶體21的第一電極與第二電晶體22的第一電極係在半導體晶片20的基板側共通。第一電晶體21的第二電極係連接至測試機80側,第二電晶體22的第二電極係連接至探測針側。於第一電晶體及第二電晶體的控制電極,因應來自控制IC11的控制訊號來控制測試機80的電源通道與探測針65的連接。在使用IGBT或雙極性型的電晶體之情形中,只要屬於第一電極之集極電極成為基板共通即可。並且,只要屬於第二電極之射極電極連接至測試機側與探測針側即可。此外,亦可於半導體晶片20的背面進行鋁(Au)鍍覆等,藉此降低電晶體的導通電阻。
再者,在半導體模組10中,亦可設置具有兩個功率 MOS電晶體之半導體晶片20以外的開關。亦即,半導體模組10只要具備有一個以上的半導體晶片20即可。
再者,藉由使用半導體模組10而能將用以切換電源通道之開關電路予以小型化。因此,能將設置於探測針卡100中之測試機側的半導體模組10的連接端子以及設置於探測針卡100中之半導體晶圓50側的探測針的連接端子予以垂直地連接。亦即,於半導體模組的正下方存在探測針的連接端子。在探測針卡中,設置開關電路之空間並無限制,能利用探測針的正上方的空間作為用以設置半導體模組10之空間。藉此,能有效率地利用探測針卡100的空間。此外,能縮短半導體模組10與探測針之間的導電路。
在前述說明中,雖然以將半導體模組10使用於半導體晶圓檢查的探測針卡100為例進行說明,但半導體模組10的應用並未限定於探測針卡。例如亦可將半導體模組10使用於用以進行半導體封裝的封裝測試(最終測試)之檢查裝置的電性連接體。亦可將半導體模組10利用於夾設在測試頭與IC插槽之間的電性連接體(例如DUT板、效能板等板類)。因此,本發明係能將半導體模組10使用於與檢查對象器件接觸之構件與測試機之間的電性連接體,再者,亦可將半導體模組10利用於測試機80。
此外,亦能使用於半導體的檢查裝置以外的用途。例 如能使用於液晶顯示器製造中的檢查步驟(陣列檢查步驟、單元檢查步驟、模組檢查步驟)中所使用的檢查裝置(測試機、探測器)。例如能將半導體模組10使用於設置在與檢查對象器件接觸之探測針單元與測試機之間的控制開關。
以上已說明本發明的實施形態,但本發明亦涵蓋了不損及本發明目的與優點之適當的變化,且未限定於上述實施形態。
本案係主張以2014年7月17日所申請之日本申請特願2014-146427為基礎之優先權,並將其全部內容取入於此說明書中。
12‧‧‧第一晶片行
13‧‧‧墊行
14‧‧‧第二晶片行
16‧‧‧安裝基板
17‧‧‧線
20‧‧‧半導體晶片
21‧‧‧第一電晶體
21G、22G、23G、24G、G‧‧‧閘極電極
21S、22S、23S、24S、S‧‧‧源極電極
22‧‧‧第二電晶體
23‧‧‧第三電晶體
24‧‧‧第四電晶體
30、31S、31G、32S、32G、33S、33G、34S、34G‧‧‧墊

Claims (11)

  1. 一種半導體模組,係使用於電性地夾設於檢查對象器件的電極與測試機的電源通道之間的電性連接體,該半導體模組係具備有:安裝基板,係具有配線;控制IC,係安裝於前述安裝基板上;以及複數個半導體晶片,係安裝於前述安裝基板上;前述複數個半導體晶片的各者係具備有串聯連接於前述檢查對象器件的電極側與前述測試機的電源通道側之間的第一電晶體及第二電晶體;前述第一電晶體的第一電極與前述第二電晶體的第一電極係在前述半導體晶片的基板側共通;前述第一電晶體的第二電極係連接於前述測試機的電源通道側,前述第二電晶體的第二電極係連接於前述檢查對象器件的電極側;來自前述控制IC的控制訊號係經由前述配線供給至前述第一電晶體及前述第二電晶體的控制電極,藉此控制前述測試機的電源通道側與前述檢查對象器件的電極側的連接。
  2. 如請求項1所記載之半導體模組,其中前述第一電晶體及前述第二電晶體係功率MOS電晶體;前述第一電極係汲極電極,前述第二電極係源極電極,前述控制電極係閘極電極。
  3. 如請求項1或2所記載之半導體模組,其中前述控制IC係具備有CMOS;來自前述控制IC的控制訊號係來自前述CMOS的輸出。
  4. 如請求項1或2所記載之半導體模組,其中在前述安裝基板上係設置有兩個以上的前述半導體晶片沿著第一方向配設之晶片行;在前述晶片行所含有的兩個以上的前述半導體晶片的各者中,前述第一電晶體及前述第二電晶體係沿著前述第一方向排列。
  5. 如請求項4所記載之半導體模組,其中於前述安裝基板上設置有與前述半導體晶片的前述第二電極以及前述控制電極連接之墊;於前述安裝基板上係設置有墊行,該墊行係具有沿著第一方向配設之複數個前述墊;於兩個前述晶片行之間配置有前述墊行;前述兩個晶片行所含有的前述半導體晶片的前述第二電極以及前述控制電極係與前述墊行所含有的前述墊連接。
  6. 如請求項1或2所記載之半導體模組,其中不於前述半導體晶片的前述控制電極與前述第二電極之間設置閘極保護電路。
  7. 如請求項6所記載之半導體模組,其中從前述控制IC的輸出端子至前述半導體晶片的前述控制電極之 配線係未連接至該半導體晶片的第一電極及第二電極。
  8. 一種半導體模組,係具備有:安裝基板,係具有配線、輸入端子以及輸出端子;控制IC,係安裝於前述安裝基板上;以及複數個半導體晶片,係安裝於前述安裝基板上;前述複數個半導體晶片的各者係具備有串聯連接的第一電晶體及第二電晶體;在各個前述半導體晶片中,構成前述第一電晶體的第一電極與前述第二電晶體的第一電極之半導體基板係共通;前述第一電晶體的第二電極係連接於前述輸入端子,前述第二電晶體的第二電極係連接於前述輸出端子;來自前述控制IC的控制訊號係經由前述配線供給至前述第一電晶體及前述第二電晶體的控制電極,藉此控制前述輸入端子與前述輸出端子的連接。
  9. 一種電性連接體,係具備有:請求項1或8所記載的半導體模組;界面基板,係安裝有前述半導體模組;以及探測針基板,係具備有複數個與前述第二電晶體的前述第二電極連接之探測針。
  10. 如請求項9所記載之電性連接體,其中連接於前述半導體模組之探測針的連接端子係位於前述半導體模組的正下方。
  11. 一種檢查裝置,係具備有:請求項9所記載的電性連接體;以及測試機,係從電源通道將測試電源供給至前述電性連接體。
TW104123227A 2014-07-17 2015-07-17 半導體模組、電性連接體以及檢查裝置 TWI572861B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014146427 2014-07-17

Publications (2)

Publication Number Publication Date
TW201606312A TW201606312A (zh) 2016-02-16
TWI572861B true TWI572861B (zh) 2017-03-01

Family

ID=55078158

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104123227A TWI572861B (zh) 2014-07-17 2015-07-17 半導體模組、電性連接體以及檢查裝置

Country Status (6)

Country Link
US (1) US10101365B2 (zh)
JP (1) JP6286550B2 (zh)
KR (1) KR101901076B1 (zh)
CN (1) CN106716154B (zh)
TW (1) TWI572861B (zh)
WO (1) WO2016009652A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI641839B (zh) * 2017-08-18 2018-11-21 中華精測科技股份有限公司 偵測裝置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109564243A (zh) * 2016-07-28 2019-04-02 日本电产理德股份有限公司 检查辅助具、基板检查装置及检查辅助具的制造方法
KR101944693B1 (ko) * 2018-12-04 2019-02-01 황동원 반도체 소자 테스트용 bga 소켓장치
CN110534437B (zh) * 2019-08-29 2021-03-16 宜兴市三鑫电子有限公司 一种基于igbt模块的母排的新型制备工艺
KR102265325B1 (ko) * 2019-11-08 2021-06-15 주식회사 레오엘에스아이 스위치 회로 및 그 제어 방법
KR20210107411A (ko) 2020-02-24 2021-09-01 삼성전자주식회사 반도체 패키지 테스트 방법, 반도체 패키지 테스트 장치 및 반도체 패키지

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61288436A (ja) * 1985-06-17 1986-12-18 Hitachi Ltd スイツチング・マトリクス構造体
TW200428639A (en) * 2002-12-27 2004-12-16 Renesas Tech Corp Semiconductor module
US20090120677A1 (en) * 2007-09-05 2009-05-14 Ibiden Co., Ltd Wiring substrate and associated manufacturing method
JP2011007743A (ja) * 2009-06-29 2011-01-13 Micronics Japan Co Ltd プローブカード及び検査装置
TW201403805A (zh) * 2009-12-25 2014-01-16 Sony Corp 半導體元件及其製造方法,及電子裝置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06151531A (ja) * 1992-11-13 1994-05-31 Tokyo Electron Ltd プローブ装置
JP4262996B2 (ja) * 2003-02-14 2009-05-13 パナソニック株式会社 半導体装置
JP3931153B2 (ja) * 2003-04-24 2007-06-13 松下電器産業株式会社 半導体装置
JP4034242B2 (ja) 2003-06-30 2008-01-16 Necエレクトロニクス株式会社 オープン検査回路を備えた半導体装置及び該検査回路を用いたオープン検査方法
US8344746B2 (en) * 2008-09-29 2013-01-01 Thermo Fisher Scientific Inc. Probe interface for electrostatic discharge testing of an integrated circuit
JP5412667B2 (ja) * 2008-12-26 2014-02-12 独立行政法人産業技術総合研究所 積層lsiチップのシステム検査のための方法および検査システム
JP2012163466A (ja) * 2011-02-08 2012-08-30 Renesas Electronics Corp 半導体装置
KR20120102451A (ko) * 2011-03-08 2012-09-18 삼성전자주식회사 테스트 인터페이스 보드 및 이를 포함하는 테스트 시스템
US8922230B2 (en) * 2011-05-11 2014-12-30 Taiwan Semiconductor Manufacturing Company, Ltd. 3D IC testing apparatus
JP2015006012A (ja) 2011-10-19 2015-01-08 パナソニック株式会社 昇降圧型整流回路システム
US8957691B2 (en) * 2011-10-21 2015-02-17 Taiwan Semiconductor Manufacturing Company, Ltd. Probe cards for probing integrated circuits
JP5947647B2 (ja) * 2012-07-25 2016-07-06 株式会社日本マイクロニクス プローブカード、及び検査装置
JP6374642B2 (ja) * 2012-11-28 2018-08-15 株式会社日本マイクロニクス プローブカード及び検査装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61288436A (ja) * 1985-06-17 1986-12-18 Hitachi Ltd スイツチング・マトリクス構造体
TW200428639A (en) * 2002-12-27 2004-12-16 Renesas Tech Corp Semiconductor module
US20090120677A1 (en) * 2007-09-05 2009-05-14 Ibiden Co., Ltd Wiring substrate and associated manufacturing method
JP2011007743A (ja) * 2009-06-29 2011-01-13 Micronics Japan Co Ltd プローブカード及び検査装置
TW201403805A (zh) * 2009-12-25 2014-01-16 Sony Corp 半導體元件及其製造方法,及電子裝置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI641839B (zh) * 2017-08-18 2018-11-21 中華精測科技股份有限公司 偵測裝置

Also Published As

Publication number Publication date
CN106716154B (zh) 2019-08-20
CN106716154A (zh) 2017-05-24
US20170168091A1 (en) 2017-06-15
JPWO2016009652A1 (ja) 2017-04-27
WO2016009652A1 (ja) 2016-01-21
KR101901076B1 (ko) 2018-09-20
KR20170032389A (ko) 2017-03-22
TW201606312A (zh) 2016-02-16
JP6286550B2 (ja) 2018-02-28
US10101365B2 (en) 2018-10-16

Similar Documents

Publication Publication Date Title
TWI572861B (zh) 半導體模組、電性連接體以及檢查裝置
US10267849B2 (en) Sensing structure of alignment of a probe for testing integrated circuits
KR100940415B1 (ko) 배면 드레인 구조 웨이퍼의 온저항 측정방법
US20120229159A1 (en) Test interface board and test system including the same
US9391447B2 (en) Interposer to regulate current for wafer test tooling
TWI738842B (zh) 元件檢查電路、元件檢查裝置及探針卡
TW201915500A (zh) 電阻測定裝置、基板檢查裝置以及電阻測定方法
JP5529611B2 (ja) 半導体装置及び抵抗測定方法
US8912810B2 (en) Contactor with multi-pin device contacts
TW501214B (en) Integrated circuit-arrangement to test transistors and semiconductor-wafer with such circuit-arrangement
TWI809813B (zh) 電阻測量裝置和電阻測量方法
KR101340510B1 (ko) 테스트 장치 및 반도체 집적 회로 장치
TW201448080A (zh) 用於監測半導體製造之方法及裝置
JP2008187024A (ja) プローブカード及びプローブカードシステム
US20210208197A1 (en) On-chip current sensor
US20240175919A1 (en) Integrated circuit testing
JP2004342725A (ja) 半導体ウエハ
KR20010110157A (ko) 모니터용 저항 소자 및 저항 소자의 상대적 정밀도의 측정방법
JP2010223791A (ja) 半導体装置及びその検査方法
JP2006112942A (ja) 半導体素子およびこれを用いた実装検査方法
JP2007042986A (ja) 半導体装置、半導体装置の動作方法、半導体装置の検査方法、及び実装基板
JPH04162442A (ja) 半導体ウェーハ
CN105655265A (zh) 不着检出测试方法及其所用的基板
JP2013253839A (ja) 半導体装置の製造方法
JP2009031179A (ja) 実装試験評価装置および実装試験評価方法