TWI408645B - 顯示設備 - Google Patents

顯示設備 Download PDF

Info

Publication number
TWI408645B
TWI408645B TW098139123A TW98139123A TWI408645B TW I408645 B TWI408645 B TW I408645B TW 098139123 A TW098139123 A TW 098139123A TW 98139123 A TW98139123 A TW 98139123A TW I408645 B TWI408645 B TW I408645B
Authority
TW
Taiwan
Prior art keywords
lines
data lines
line
image signal
pixel circuit
Prior art date
Application number
TW098139123A
Other languages
English (en)
Other versions
TW201023143A (en
Inventor
Hiroyuki Maru
Masami Iseki
Fujio Kawano
Tatsuhito Goden
Takanori Yamashita
Kouji Ikeda
Takeshi Izumida
Hiroshi Kageyama
Original Assignee
Canon Kk
Hitachi Displays Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Kk, Hitachi Displays Ltd filed Critical Canon Kk
Publication of TW201023143A publication Critical patent/TW201023143A/zh
Application granted granted Critical
Publication of TWI408645B publication Critical patent/TWI408645B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Description

顯示設備
本發明關係於顯示設備及相機,尤其,有關於取樣單元的控制及資料線的配置,用以防止在顯示設備中之影像品質劣化。
使用有機電致發光元件(以下稱為有機EL元件)與液晶元件等的主動矩陣型顯示設備具有一顯示元件及電路用以控制各個像素電路的元件的顯示狀態。作成像素電路的電晶體係由非晶矽薄膜電晶體(TFT)及多晶TFT等所作成。像素電路係藉由一掃描線以線為單位選擇並自延伸於行方向的資料線接收影像信號,該掃描線連接一矩陣中之列方向的像素電路。該影像信號係被產生於資料線驅動電路。
資料線驅動電路可以由TFT作成並設在沿著像素電路矩陣列一側的每一行資料線中。再者,影像信號可以在連接至顯示面板的積體電路處建立並透過配線(以下稱設在顯示面板的影像信號線)被傳送至影像線。
在後者中,如果該數量的資料線(即,一矩陣的行數量)的影像信號係被產生於積體電路處並予以饋送至顯示面板時,則需要大量影像信號線被配置在該顯示面板上。結果,為影像信號線所佔用的面積將造成顯示面板的所謂框緣部份的大小增加。為了該理由,已開發一種架構,其中,藉由降低積體電路的輸出的個數至低於資料線的個數,而減少配線的數量,使得影像信號係以分時方式,由一輸出饋送至多數資料線。
日本專利特開昭62-055625提出一電路,其以TFT開關連接影像信號線與資料線。當資料線為640及信號線為8時,則提供對應於各個資料線的640個TFT開關在一端連接至資料線,及另一端係以每8行一次的速率連接至影像信號線。八個TFT開關係為一控制線的控制信號所同時開/關。
80行的資料線的影像信號係以時間串聯方式饋送至一影像信號線並以80行的資料線,為TFT開關所連續取樣。取樣影像信號係被維持在一資料線的寄生電容中,或為掃描線的選擇信號所選擇的像素電路的保持電容所維持。
在此一架構中,影像信號線與資料線係為一TFT開關所連接,每8行的影像信號係同時為同時被開/關之TFT開關所饋至資料線。即,影像信號將一區塊一區塊地連續取樣,其中一區塊包含8行。
在此時,日本專利特開昭61-180293指出,在不同時序接收影像資料的資料線間之邊界處有不經意的影像邊界出現,造成影像品質的劣化。這是因為自資料線接收及維持影像信號的像素電路受到接收隨後影像信號的下一行的資料線所造成之電壓變化。日本專利特開昭61-180293藉由在產生影像信號前,將電壓的變化部加至該影像信號而解決了上述問題。
另外,在使用有機EL的主動矩陣類型顯示設備中,PCT國際公開號WO 98/036407提出一佈局方法,其中一電源線係為鄰近像素電路所分享,以增加像素密度。藉由配置像素電路於延伸於行方向的電源線的兩側並共同供給電力至該兩行的像素電路,電源線的數量可以降低,以降低在像素電路間之間隔。在對準列方向的兩鄰近像素電路中,例如電晶體、電容及配線的電路元件係被配置成直線對稱於行方向的一軸(以下稱為對折(flip)配置)。資料線係相對於像素電路配置成與電源線相對。因此,在鄰近像素電路行之間,交替配置有兩資料線與一電源線。
當應用上述架構時會有新問題產生,其中影像信號線與資料線係被TFT開關所連接至其中像素電路設成對折配置的主動矩陣顯示設備。
即,當影像信號以不同時序取樣的資料線的邊界被放置於被配置成對折配置的像素電路間的兩資料線之間時,先接到並維持影像信號之資料線將嚴重地為相鄰資料線的電壓變動所影響。相反地,當影像信號以不同時序取樣的資料線的邊界被放置於其間配置有兩行像素電路的資料線之間時,則受相鄰資料線的電壓變動之影響很小。
因此,當資料線被配置成兩群時,在資料線間之寄生電容大小可以交替變化,造成兩類型的邊界,建立了有及無電壓變化的影響成為不同取樣時序的像素電路行間之邊界。為了該理由,因為每兩邊界需要一校正電路,所以影像信號需要被分別不同方法加以校正。
本發明之目的為提供一種顯示設備與相機,其係沒有由於鄰近資料線之電壓變化造成之影像品質劣化的問題。
有關於本發明之顯示設備包含:資料線;配置與資料線交叉的掃描線;對準資料與掃描線的像素電路,使得各個像素電路對應於資料線與掃描線間之每一交叉點;影像信號線,用以傳送影像信號;及開關,用以連接資料線至影像信號線,使得各個資料線係連接至影像信號線之一,其中該資料線被配置使得每兩相鄰資料線係被耦接以定位成彼此靠近,該耦接兩資料線係為該等開關所連接至不同兩影像信號線,及連接該等耦接兩資料線至對應影像信號線的開關係被同時作動。
依據本發明,有可能防止彼此平行相鄰配置的多數資料線間的串音。
再者,依據本發明,有可能提供一顯示設備,其中,一電源線係為鄰近像素電路所共享,藉以完成高佈局效率。
本發明之其他特性將由參考附圖之例示實施例的以下說明加以了解。
圖1顯示有關於本發明之顯示設備的架構。
在本發明之顯示設備中,各個由發光元件作成之像素電路11至mn以及供給電流至其上的電路係被配置成m列及n行(m及n係各個為不小於2的自然數)的矩陣形式,該發光元件係由有機EL發光層及包夾它的電極所構成。
像素電路11至mn係被配置以對應於m掃描線與n資料線間之各個交叉點,並沿著資料線與掃描線呈矩陣配置。
資料線5及7係各個共同連接至配置於行方向(於圖1中之縱長方向)的像素電路,以傳送影像信號至像素電路。掃描線3係共同連接至配置於列方向(圖1中之橫向方向)的像素電路並被供給以掃描選擇信號。
用於各個列像素電路11至1n、像素電路21至2n、…、及像素電路m1至mn的一(或多數)掃描線3係被配置並連接至每一像素電路。掃描線3係被施加以掃描信號VS1至VSm,用以控制為資料線所傳送的影像資訊的寫入至像素電路。掃描信號係為一掃描信號產生電路(VSR)2所產生。
資料線係被連接至由像素電路11至m1、像素電路13至m3、及像素電路1n至mn所作成的像素電路行的像素電路,以最左像素電路行為第一行。
配置係被作成使得並非所有資料線均被等距間隔,但每兩個資料線形成一對並被配置以彼此較其他資料線靠近。形成一對並相近但相隔的兩資料線5及7係被配置於相同像素電路行之間。在圖1中,兩相併排配置的資料線5及7係被耦接並配置在奇數行的像素電路與其右側的偶數行的像素電路之間。
用以傳輸源極電壓至像素電路的電源線8係被配置於兩群像素電路行之間並共同供給源極電壓至在其兩側上的兩行的像素電路。電源線8係被配置於偶數行的像素電路行與在右側的奇數行的像素電路行之間,並被共同連接至這些像素電路。即,在其中配置有電源線8的像素電路行間之空間與在其中配置有一對資料線的像素電路行間的空間係相互相替。
雖然,在圖1中,電源線8被配置與資料線5與7平行,但電源線8也可以配置與掃描線3平行。於此的用語“平行”表示幾乎平行狀態,並不是表示一完美平行狀態,但仍可以視為平行狀態。
再者,雖然圖1中,電源線8係被配置在左端像素電路行的更左側,及資料線係被配置在右側,但此配置也可以相反。即,資料線7可以配置在左端像素電路行的更左側上,及電源線8可以配置在右側。在此時,因為左端像素電路行並沒有相對像素電路行,以與之形成一群,所以假設單獨作成第一像素電路行群。
雖然在圖1中,資料線5與7及掃描線3係被配置以正交交叉(以形成直角),假設它們被彼此交叉,但它們並不必然需要被配置以形成直角。再者,資料線5及7與掃描線3並未彼此限制為直線。當像素被配置呈蜂巢狀時,資料線與掃描線係依據像素形狀被配置呈彎曲方式。
各個資料線設有開關4及6,其將為一取樣單元(以下稱取樣開關)。雖然未示於圖1,但相反於連接至資料線的取樣開關的終端係連接至影像信號線(圖2的Video1、2、…)。影像信號線為一配線,用以傳送為顯示設備所接收為輸入之影像信號至資料線。取樣開關4及6各個為由薄膜形成之電晶體(TFT)。
在本發明中,輸入至設在該對資料線上的兩取樣開關4及6的閘極之控制信號一直具有相同時序的高(H)位準及低(L)位準。在圖1中,G1及G2、G3及G4、…及Gn-1及Gn係為具有相同時序的控制信號。即,屬於相同像素電路行的兩取樣開關4及6被同時導通/關斷。
因此,在本發明中,連接至兩耦接資料線的取樣開關4及6係為相同取樣信號所控制,該兩耦接資料線係屬於一像素電路行群並貼近但仍分開以平行進行。在相同像素電路行群中之兩耦接資料線的取樣時序一直相同,及在不同取樣時序的行間之邊界將在為兩行像素電路所分開之兩資料線之間。結果,不只需要依據不同取樣時序的行邊界執行兩類型的資料校正被免除,同時在資料線間之電容耦合也變成相當地小,使得鄰近資料線不會造成電壓的變化,因而免除需要在邊界本身需要資料校正。
例子1
圖2為一顯示設備的電路方塊圖,其為本發明之第一例子,其中加入有連接至圖1的電路的取樣開關的配線。雖然,在實際設備中,像素電路被配置成800列×1920行的矩陣形式,但其只有部份被顯示於圖2中。
像素電路R11、G11、…各個均由一發光元件及一供給電流給發光元件之像素電路所構成,發光元件中有一有機EL發光層被電極所包夾。
在圖2的像素間,以R開始之符號,例如R11的像素電路包含紅的發光元件並具有紅色。以G開始之符號,例如G11的像素電路包含綠的發光元件並具有綠色。以B開始的符號,例如B11的像素電路包含藍的發光元件並具有藍色。具有三個不同顏色的像素係沿著掃描方向被週期地配置於列方向中,及相同顏色的像素電路係被配置於行方向。
圖2的顯示設備整個被形成在單一基板上。未示出之積體電路晶片係被連接至相同基板,及640條的影像信號係被產生於未示出但建立於其中的資料線驅動電路中,並被輸出至影像信號線Video1、Video2、…、Video640。影像信號線Video1至Video640係為沿著配置為矩陣形式之像素的上側之配線並傳送影像信號至資料線DATA1、DATA2、…DATA1920。
雖然影像信號線的數量係為框緣的允許寬度所指定,但通常被設定為小於像素矩陣的行數量的一個數量,即小於資料線的數量,以儘可能降低框緣的寬度。各個影像信號線包含在時間上串聯的固定多數數量的影像資料,並在不同時間連續地一個一個地連接至對應數量的資料線,以傳送影像資料。
以此方式,一影像信號線Videok(k=1,2,3,…,640)在不同時間傳送影像信號至各個對應多數(在圖2為3)之資料線DATAn(n=1,2,…,1920)。各個影像信號線係連接至預定多數資料線,其將為經由開關傳輸影像信號的對應部。這些開關1201係設在延伸資料線與影像信號線交叉的位置。
開關1201各個由薄膜電晶體開關(圖1的4及6)作成,其係對應於各個資料線一個一個地設置。各個開關將一資料線DATAi連接至傳送影像信號至其中的影像信號線Videoj。作成開關4及6的各個薄膜電晶體令其汲極連接至資料線,及其源極連接至影像信號線、及其閘極接收一信號作為輸入,以控制開關4及6的導通/關斷。
當開關4及6被導通時,影像信號線上的影像信號被傳送至資料線,以予以為包含在資料線本身中之電容C1所維持。開關4及6各個為一取樣開關,用以執行影像信號的取樣。
在本例子中,設置有1920資料線與640影像信號線及一影像信號線供給影像信號至1920/640=3資料線。影像信號線Video1供給影像信號給第1、第3及第5行之資料線,及影像信號線Video2供給至第2、第4、及第6行之資料線。然後,三個資料線被以每隔一行地速率選擇,換句話說,兩行中取1,三資料線被連接至三個開關。
連接至一影像信號線的三個開關在不同時間依序導通,以執行影像信號的取樣。為了該目的,在本例子中,三個取樣信號SP1、SP2及SP3各個被輸入至一閘極,以控制每一開關的開/閉。
當取樣信號SP1至SP3為高(H)位準時,開關導通以取樣至資料線的影像信號。取樣信號SP1、SP2及SP3在彼此不重疊的時間導通該等開關。
另一方面,當取樣信號SP1至SP3為低(L)位準時,開關關斷以在資料線的寄生電容中保持該取樣影信號。在相同時間,選擇信號係被輸入至掃描線及影像信號位準也被保持在選擇列之像素電路中。
在一取樣信號線為H位準的期間中,640資料線被同時取樣,這是連續為三個取樣信號所執行,及影像信號係被取樣成為總數1920資料線。
掃描線1203係被連接至每一列的像素電路,及像素電路係被以列為單位加以選擇。掃描線1203係被供給以掃描信號VS1、VS2、…VSm,這些掃描信號控制資料線資訊的寫入像素電路。掃描信號係為掃描信號產生電路1202所產生。
圖2的像素電路R11、G11、…的架構係被顯示於圖3中。圖3顯示兩資料線DATA1及DATA2,其係被靠近但分隔地形成一對,並在其兩側上,兩像素電路R11及G11係在掃描線方向彼此鄰近。
像素係被連接至相同掃描線,如圖3所示,及相關於包夾兩資料線的兩像素電路形成一對。以下,將描述假設形成一對的兩像素電路為R11及G11。
像素電路R11係由發光元件EL、驅動電晶體M1、開關電晶體M2、電容C1、及連接它們的配線所形成,在發光元件EL中,有機EL發光層係為電極所包夾。
開關電晶體M2的閘極係連接至掃描線VS1、源極係連接至資料線DATA1、及汲極係連接至電容C1的一端及驅動電晶體M1的閘極。驅動電晶體M1的源極與電容C1的另一端係連接至電源線VDD1,及汲極係被連接至EL元件的陽極。
延伸於行方向中之電源線VDD1係被配置於像素電路R11的相反於資料線DATA1的一側上。因為電源線VDD1係位在像素矩陣的一端,所以,其只供給電力至行像素R11;然而,位在該端以外之電源線具有像素電路在其兩側並共同供給電流給它們。電源線VDD2供給電流至行像素電路G11及位於下一個的行像素電路B11(未示於圖3)的像素電路。
鄰近像素電路G11具有與像素電路R11相同的架構及連接關係。然而,例如電晶體、電容及像素電路G11中之配線的電路元件之配置係與作為軸線的兩資料線間的中心線(圖3中的破折線)成線性對稱於像素電路R11。在實際基板上的像素電路R11與像素電路G11也被架構使得其每一元件被對稱配置。因此,在列方向中彼此相鄰的像素電路R11及G11包含電路元件,其例如為相對於行方向之軸線呈線性對稱配置之電晶體。
應注意的是,圖3的電路為一例子,也可以提出其他各種像素電路。不論如何,無論像素電路的類型為何,本發明均可以加以應用,其中相鄰兩像素電路係彼此呈對稱關係。即使當電路元件的配置並未對稱時,本發明也可以應用至任意顯示設備中,其中電源線VDD係被交替地放置於像素電路行間之每隔一個之空間中,其係為在兩側上之兩行像素電路所共享,資料線係被配置呈兩個一對於像素電路行間之空間中,其中沒有電源線。
在像素電路的元件間,EL元件係被相對於其他電路元件作特殊配置。圖4顯示一像素的剖面結構。
在圖4中,基板31被塗覆有底塗層32,及一半導體層被形成在其上並作出圖案。半導體層被分成兩者都雜質濃度高的汲極區33及源極區34,及一通道區35係被形成其間,其雜質濃度低。
半導體層係被塗覆有閘極絕緣膜36及一閘極電極37係被形成在對應於通道區的區域中。
閘極電極37與閘極絕緣膜36的頂部係被覆蓋以層間絕緣膜38,以及,在該層間絕緣膜38上,分別形成有連接至半導體層的源極區34的源極電極39以及連接至汲極區33的汲極電極40。圖4的半導體層、閘極電極37、源極電極39、及汲極電極40對應於圖3的像素電路的驅動電晶體M1。
在基板31上,不只有驅動電晶體M1,同時也有相同剖面結構的開關電晶體M2、電容C1、及配線層,其係與閘極電極或源/汲極電極形成在同一層上。這些元件在圖4中被省去。
電源線VDD與資料線DATA係被作出圖案並被配置在與源/汲極電極39與40相同的層上。再者,掃描線VS係被配置在與閘極電極37相同的層上,並被作出圖案以與閘極電極37分隔。
驅動電晶體M1的頂部被覆蓋以絕緣平坦層51。在平坦層的頂部上,EL元件的電極(陽極)53被作出圖案並形成,並透過穿過平坦層51作成的接觸孔52被連接至驅動電晶體M1的汲極電極40。
在陽極上,形成有有機EL層55,其係被進一步塗覆有EL元件的另一電極(陰極)56。陽極53與有機EL層55的週邊係為元件分離膜54所包圍,用以將之與相鄰EL元件分開。
因此,EL元件EL被進一步形成在由半導體層與部份重疊這些電路元件的電極所形成之像素電路頂面上。EL元件的發光係由與像素電路所在的相反側取出,即朝圖4的上方。
施加有圖2的取樣信號SP1、SP2及SP3的三個取樣信號線係被連接至作成取樣開關的TFT的閘極。
在本例子中,一影像信號線係只被連接至奇數行之資料線或偶數行的資料線。這確保所耦接兩個相鄰資料線係被連接至不同影像信號線。結果,有可能藉由相同取樣信號控制相同像素電路行群的兩平行進行資料線的取樣開關。
分別連接有資料線DATA1及資料線DATA2的兩取樣開關係為取樣信號SP1所控制。再者,分別連接至資料線DATA3及資料線DATA4的兩取樣開關係為取樣信號SP2所控制。再者,分別連接有資料線DATA5及資料線DATA6的取樣開關係為取樣信號SP3所控制。及資料線DATA7至DATA12中,類似地連接至每一資料線的取樣開關係為取樣信號SP1至SP3之任一所控制。
因此,使得並排配置之資料線對的取樣時序相同,防止了由於並排配置之該對資料線的取樣操作對在取樣保持時對資料線電位的串音。
再者,在兩資料線與一電源線交替配置於多數像素電路行的架構中,改良了佈局效率。再者,因為電源線被共同連接至相鄰行的像素電路,所以可以簡化電源線的配線。
圖5為描述圖2的顯示設備的操作的時序圖。
在掃描線3選擇一列像素電路的期間1H,有第一至第三取樣期間T1、T2及T3,以及,被以分時方式傳送給每一影像信號線Video1至Video4的影像信號係被取樣入資料線DATA1至DATA12。
在第一1H期間,第一列的像素電路係被選擇,及在第一取樣期間T1(取樣信號SP1為H位準之期間)中,影像信號線Video1的影像信號R11被輸出至像素電路R11及影像信號線Video2的影像信號G11係被輸出至像素電路G11。
再者,影像信號線Video3的影像信號R31被輸出至像素電路R31,及影像信號線Video4的影像信號G31係被輸出至像素電路G31。以上述之相同方式,Video639及Video640的影像信號被輸出至像素電路R6391及像素電路G6391。
再者,在第二取樣期間T2(取樣信號SP2為H位準之期間)中,影像信號線Video1的影像信號B11被輸出至像素電路B11及影像信號線Video2的影像信號R21係被輸出至像素電路R21。再者,影像信號線Video3的影像信號B31被輸出至像素電路B31,及影像信號線Video4的影像信號R41係被輸出至像素電路R41。以上述之相同方式,Video639及Video640的影像信號被輸出至像素電路B6391及像素電路R6401。
在第三取樣期間T3(取樣信號SP3為H位準的期間)中,影像信號線Video1的影像信號G21被輸出至像素電路G21及影像信號線Video2的影像信號B21係被輸出至像素電路B21。再者,影像信號線Video3的影像信號G41被輸出至像素電路G41,及影像信號線Video4的影像信號B41係被輸出至像素電路B41。以上述之相同方式,Video639及Video640的影像信號被輸出至像素電路G6401及像素電路B6401,藉以完成所有行的取樣。
在下個1H中,第二列的像素電路係被選擇及相同操作被重覆。隨後,多數列係被依序選擇,及所有800列的選擇係被完成以完成一框的影像顯示。
通常,在例如用以連接(列數/顏色數)數的影像信號線的線連續驅動法中,每一顏色取樣開關係為相同取樣信號所控制。
假設Video1供給紅的影像信號給第1、第4及第7行,及Video2供給綠的影像信號給第2、第5及第8行;Video3供給藍的影像信號給第3、第6及第9行,及隨後如前述方式,一影像信號線可以架構以傳送影像信號至相同顏色的三個資料線。在此時,一RGB群的相鄰資料線被同時取樣及下一RGB群係被以不同時序取樣。結果,在呈對折配置的像素電路行群中,發生兩類型的像素電路群:一者為其中兩資料線的取樣係被在相同時序被執行,而另一者為取樣以不同時序被執行。這將使得像素資料的校正變得困難。
如同在本例子中,當架構兩影像信號線之一供給影像信號至奇數行的資料線而另一為供給至偶數行的資料線時,所耦接的像素電路行群的兩資料線被確定地連接至不同影像信號線。因為兩影像信號線可以同時閉合個別開關以執行取樣,所以,形成一對的兩資料線可以一直同時取樣。
本例子中之影像信號線Video1至Video4造成對應於至少不同顏色的影像信號,依據在資料線與取樣開關間之連接,而在相同取樣時序被輸出。
因為在不同時序取樣的兩資料線係被分開,以其間配置有兩行之像素電路,所以,它們將不容易受到電壓變動。
在上述說明中,說明係針對以重複RGB三顏色的像素陣列為例加以進行,像素也可以任意組合,例如重複RGBG四顏色及重複RGBW四顏色等等。
應注意的是,雖然電源線延伸於圖2的行方向(圖2的縱向方向)中,但也可以架構使得電源線延伸於列方向(圖2的橫向方向),使得予以供給至像素電路的驅動電晶體中的電源被分佈於相鄰像素電路之間。圖8為此配置的例子。
在圖8中,電源線VDD1係連接至源極,其係為像素電路G11及B11的驅動電晶體的控制電極。雖然電源線VDD1延伸於列方向,但將電源分配至與像素電路G11及像素電路B11相同列的相鄰像素電路使得在列方向中之像素電路的間距可以降低。在此時,若干資料線係被配置於在電源線與像素電路間沒有連接之處。
同樣地,如圖9所示,電源線也可以為在列與行方向中的四個彼此相鄰的像素電路所共享。在圖9中,電源線VDD1係連接至該源極,其係為各個像素電路G11及B11的驅動電晶體控制電極。再者,電源線VDD1係連接至源極,其將為各個像素電路G12及B12的驅動電晶體的控制電極。在圖8及9中,電源線可以被分成延伸於列方向中之配線與經由配線與接觸孔連接至每一像素電路的分配配線。在此時,電源線與分配配線係由不同層形成。當然,延伸於列方向與配線部與分配配線部可以形成在相同層上,以提供電源線。
例子2
圖6為一電路方塊圖,以顯示有關於本發明之顯示設備的第二例子之架構。像素電路係由有機EL發光元件及供給電流至其中的電路所構成,並被配置成為800列及1920行的矩陣形式。
如同例子1,圖6的顯示設備係被連接至未被顯示於此圖中之積體電路晶片,來自包含在該積體電路晶片的資料線驅動電路,6條影像信號線係被輸出至影像信號線Video1、Video2、…Video6。沿著配置呈矩陣形式之像素電路的上側的配線之影像信號線Video1至Video6傳送影像信號至資料線DATA1、DATA2、…DATA1920。
取樣開關群1401係為一矩陣開關,其係依據在資料線與饋送影像信號至其中的影像信號線間之交叉點加以設置。在本例子中,各個連接至每6行資料線的一資料線之影像信號線係被連接至總數320行的資料線,以分時方式供給影像資料給每一資料線。
影像信號線Video1供給影像信號至第1、第7、第13、第19、…行的資料線,及影像信號線Video2供給至第2、第8、第14、第20、…行的資料線,及以相同於前述之方式,各個影像信號線由每6個資料線中選擇一資料線,以供給影像信號至其中。
取樣開關群1401的矩陣開關各個係由一TFT開關所作成,該TFT開關係對應於每資料線設置。各個開關連接資料線及用以傳送影像信號至其中的影像信號線。開關的一端係連接至資料線,及另一端係連接至影像信號線。
用以閉合開關以送出影像信號至資料線的取樣信號SP1、SP2、…、SP320係為等於(資料線數/影像信號線)個數的信號線,在本例子中為320個信號線所輸入至各個TFT開關的閘極。
在圖6中,影像信號線Video1至Video6係被接線並輸入至取樣開關群1401,透過影信號線Video1至Video6,影像信號係由資料線驅動電路(未示出)所輸出。取樣信號SP1至SP320係為320取樣信號線所輸入至電晶體的閘極。各個取樣信號線係被分別供給以取樣信號SP1至SP320。
雖然圖6顯示12資料線及7電源線,但實際上,設有1920資料線DATA1至DATA1920及961電源線VDD1至VDD961。
當取樣信號SP1及SP2於H位準時,取樣開關群1401導通及將影像信號取樣入資料線。另一方面,當取樣信號SP1及SP2為L位準時,取樣開關群1401關斷,及保持信號影像的前一位準於資料線中。
掃描線1403被連接至由像素電路R11、G11、B11、R21、…所作成之第一像素電路列及由像素電路R12、G12、B12、R22、…所作成之第二像素電路列。掃描線1403被供給以用以控制寫入像素電路的資料線資訊的掃描信號VS1、VS2、…。掃描信號係為一掃描信號產生電路(VSR)1402所產生。
在相鄰像素電路行之間,交替地配置有兩平行配置之資料線與一電源線。例如,資料線DATA3及DATA4被配置於像素電路行(以下稱第三像素電路行)與像素電路行(以下稱第四像素電路行)之間,第三像素電路行係由像素電路B11及像素電路B12作成,第四像素電路行係由像素電路行R21及像素電路行R22作成。然後,資料線DATA3係被連接至第三像素電路行的各個像素電路,及資料線DATA4係被連接至第四像素電路行的各個像素電路。電源線VDD2係被配置在第三像素電路行的相反於配置有資料線DATA3的一側上,及電源線VDD3係被配置在第四像素電源行的相反於配置有資料線DATA4的一側上。
用以供給源極電壓的電源線VDD2係共同連接至第二像素電路行(由像素電路G11及像素電路G12作成之像素電路行)的各個像素電路及第三像素電路行的(配置在兩側的)各個像素電路。再者,電源線VDD3被共同連接至第四像素電路行的每一像素電路及第五像素電路行(由像素電路G21及像素電路G22作成之像素電路行)的配置在兩側的每一像素。
取樣信號SP1至SP320所輸入的取樣信號線係被連接至取樣開關的閘極。耦接至兩平行進行資料線的取樣開關係為相同取樣信號所控制。
例如,分別連接至資料線DATA1至DATA6的取樣開關係為取樣信號SP1所控制。分別連接至資料線DATA7至DATA12的取樣開關係為取樣信號SP2所控制。以此方式,分別連接至資料線DATA13至DATA18、…、DATA1914至DATA1920的取樣開關係為取樣信號SP3、…、SP320所控制。
在此時,此架構係被作成使得連接至為不同取樣信號所控制之取樣開關的資料線並未被形成為兩平行進行的一群資料線。
例如,假設資料線DATA6及資料線DATA7係為不同取樣信號SP1及SP2所控制,及取樣信號SP1係於L位準及一信號係被保持於資料線DATA6。然後,當取樣信號SP2轉為H位準及資料線DATA7被取樣時,如果資料線DATA6及資料線DATA7之寄生電容存在,則資料線DATA6將由於串音而為資料線DATA7所影響。
為了防止如此,資料線DATA6及資料線DATA7係被配置有兩像素電路及一電源線內置於其間。此配置使得在資料線DATA6及資料線DATA7間之寄生電容C2小於配線電容C1,藉以能抑制串音。
在本例子中,該架構使得一對並排配置的資料線的取樣時序為相同,及連接至不同取樣時序的取樣開關的資料線係為一像素電路及一電源線等所分開。結果,有可能防止對被保持之資料線電位由於平行進行資料線之取樣操作的串音。
本例子係被架構使得影像信號線的數量為6,及一影像信號線以每6資料線中有一個之速率傳送資料。因此,在像素電路行間之兩並排資料線確保落入一組的6資料線中並同時為相同取樣信號接收影像信號。
當有偶數影像信號線及其各個係為一開關所一個個地連接至由相同偶數之一群資料線所選擇之資料線時,在像素電路行間之並排的兩資料線確保自影像信號線為相同取樣信號所同時接收影像信號。結果,這兩資料線並不會影響彼此電壓及影像信號係被準確地取樣。
為了以上述架構執行顯示操作,如圖7的時序圖中所示之操作係被執行。
在一列之取樣期間中的第一至第320取樣期間T1至T320中,320影像信號線Video1至Video6的影像信號係被取樣入資料線DATA1至DATAM。
在第1H中,第一像素電路列被選擇。
在第一取樣期間T1(在一期間中,取樣信號SP1在H位準),影像信號線Video1的影像信號R11被輸出至一像素電路R11、及影像信號線Video2的影像信號G11被輸出至一像素電路G11。再者,影像信號線Video3的影像信號B11係被輸出至像素電路B11及影像信號線Video4的影像信號R21被輸出至像素電路R21。再者,影像信號線Video5的影像信號G21係被輸出至像素電路G21及影像信號線Video6的影像信號B21被輸出至像素電路B21。
在第二取樣期間T2(取樣信號SP2為H位準的期間),影像信號線Video1的影像信號R31被輸出至像素電路R31,及影像信號線Video2的影像信號G31被輸出至像素電路G31。再者,影像信號線Video3的影像信號B31被輸出至像素電路B31,及影像信號Video4的影像信號R41被輸出至像素電路R41。再者,影像信號線Video5的影像信號G41被輸出至像素電路G41,及影像信號線Video6的影像信號B41被輸出至像素電路B41。
以下,連續在各個第三取樣期間T3至第320取樣期間T320,影像信號線Video1至Video6的影像信號被輸出至對應像素電路。
在為1H的最後320個取樣期間T320(取樣信號SP320為H位準的期間),影像信號線Video1的影像信號R6391被輸出至像素電路R6391;及影像信號線Video2的影像信號G6391被輸出至像素電路G6391;影像信號線Video3的影像信號B6391被輸出至像素電路B6391;影像信號Video4的影像信號R6401被輸出至像素電路R6401;影像信號線Video5的影像信號G6401被輸出至像素電路G6401;及影像信號線Video6的影像信號B6401被輸出至像素電路B6401。因此,所有1H的行的取樣係被完成。
在下一1H中,在第二列中的像素電路行被選擇及操作被重覆。以下,以類似於前所述,列係被連續地選擇以完成對所有800列的選擇,因此,一框的影像顯示被完成。
本例子的取樣開關群1401連接Video1至Video6的各個影像信號線至該等資料線,各線以6線中有一個的比率之相等間隔加以選擇。通常,此架構使得依據影像信號線的數量(必須為偶數),資料線係以等於影像信號線的數量的行區塊中的一個行區塊之比率,以相等間隔選擇,並被連接至一影像信號線。結果,屬於相同像素電路行群的一對資料線係被連接至不同影像信號線。因為影像信號線可以同時閉合所有連接至其上的開關,以一起執行取樣,所以形成一對的兩資料線可以一直同時執行取樣。
在本例子中,取樣信號被配置並連接,使得取樣信號每一顏色並不相同,但相鄰資料線則相同。因此,本實施例之影像信號線(Video1至Video6)使得對應於至少不同顏色的影像信號,依據資料線與取樣單元間之連接,以相同取樣時序輸出。
在上述說明中,雖然以重覆三顏色RGB的一像素陣列為例加以說明,但像素可以任意組合,例如,可以重覆四顏色RGBG及重覆四顏色RGBW等。再者,取樣信號與影像信號的線數的組合並不限於上述者。
上述例子的電源線係被假設延伸於行方向中。然而,電源線也可以延伸於列方向中。圖8為此配置的例子。
在圖8中,電源線VDD1係被連接至源極,其係為像素電路G11及B11的驅動電晶體的控制電極。雖然電源線VDD1延伸於列方向,但分配電源至相同列中之相鄰像素電路,例如像素電路G11及像素電路B11,使得在列方向中之像素電路的間距降低。在此時,資料線係被配置於兩群,其中,在電源線與像素電路間沒有連接。
同樣地,如圖9所示,電源線可以為四個在列與行方向中彼此相鄰的像素電路所共享。在圖9中,電源線VDD1係連接至將為像素電路G11及B11之驅動電晶體的控制電極。再者,電源線VDD1係被連接至源極,其將為像素電路G12及B12的驅動電晶體的控制電極。在圖8及9中,電源線可以分為延伸於列方向的配線與經由配線與接觸孔連接至各個像素電路的分配配線。在此時,電源線及分配配線係由不同層所形成。當然,延伸於列方向中之配線部及分配配線部可以由相同層所形成,以提供電源線。
例示實施例之顯示設備與上述每一例子可以例如作成一資訊顯示設備。此資訊顯示設備採用例如行動電話、行動電腦、數位相機及攝影機的形式之任一。或者,資訊顯示設備為一設備,其實現其多數個別功能。資訊顯示設備包含一資訊輸入單元。例如,當為行動電話時,資訊輸入單元被架構為包含天線。當為PDA及行動PC時,資訊輸入單元被架構以包含用於網路的介面單元。在數位相機及攝影機時,資訊輸入單元被架構以包含基於CCD及CMOS等之感應器單元。
作為資訊顯示設備,將描述數位相機,其利用包含上述每一例子的像素電路的AM類型OLED顯示器。
圖10為一數位相機例子的方塊圖。此圖顯示一整個系統111、一成像單元112,用以成像一物體、一視訊信號處理單元(其作成視訊信號處理單元)113、顯示面板114、記憶體115、CPU116、及一操作單元117。為成像單元112所成像之視訊影像或記錄於記憶體115中的視訊影像在視訊信號處理電路113受到信號處理,並在作為顯示設備的顯示面板114看到。CPU116接收來自操作單元117之輸入並控制成像單元112、記憶體115及視訊信號處理電路113,以依據情況,執行成像、記錄、播放及顯示。
雖然本發明已經參考實施例加以描述,但可以了解的是,本發明並不限於例示實施例。以下申請專利範圍係被記錄為最廣解釋,以包含所有此等修改及等效結構與功能。
2...掃描信號產生電路
3...掃描線
4...取樣開關
5...資料線
6...取樣開關
7...資料線
8...電源線
1201...開關
1202...掃描信號產生電路
1203...掃描線
31...基板
32...底塗層
33...汲極區
34...源極區
35...通道區
36...閘極絕緣膜
37...閘極電極
38...層間絕緣膜
39...源極電極
40...汲極電極
51...平坦層
52...接觸孔
53...陽極
54...元件分離膜
55...有機EL層
56...陰極
1401...取樣開關群
1402...掃描信號產生電路
1403...掃描線
111...數位相機系統
112...成像單元
113...視訊信號處理電路
114...顯示面板
115...記憶體
116...CPU
117...操作單元
11...像素電路
圖1為顯示有關於本發明之顯示設備的例示實施例之架構的架構圖。
圖2為第一例子的電路圖。
圖3為第一例子的像素電路圖。
圖4為第一例子的像素的剖面圖。
圖5為第一例子的操作的時序圖。
圖6為第二例子的電路圖。
圖7為第二例子的操作的時序圖。
圖8為電源線的佈局。
圖9為電源線的另一佈局。
圖10為一方塊圖,用以顯示使用AM-類型OLED顯示器的數位相機的架構。

Claims (9)

  1. 一種顯示設備,包含:多數資料線;多數掃描線,被配置以與該等資料線交叉;多數像素電路,沿著該等資料線與該等掃描線對準,使得各個該等像素電路對應於該等資料線與該等掃描線間之各個交叉點;多數影像信號線,用以傳送影像信號;及多數開關,用以連接該等資料線至該等影像信號線,使得各個該等資料線係連接至該等影像信號線之一,其中該等資料線係被配置使得每兩相鄰資料線係被耦接以定位成彼此靠近,該等耦接兩資料線係為該等開關所連接至該等影像信號線的不同兩影像信號線,及連接該等耦接兩資料線至對應影像信號線的該等開關係被同時作動。
  2. 如申請專利範圍第1項所述之顯示設備,其中每第偶數條資料線係為該等開關所連接至相同的影像信號線。
  3. 如申請專利範圍第1項所述之顯示設備,其中該等像素電路包含三像素電路,沿著該等掃描線週期地對準,各個該等三像素電路具有一發光裝置,其發出具有三個不同顏色之一顏色的光,及各個由該等資料線的每兩資料線所選出的三條資料線,係為該等開關以不同時序所連接至相同影像信號線。
  4. 如申請專利範圍第3項所述之顯示設備,其中三群之彼此靠近的該等兩資料線係為該等開關所連接至該等影像信號線的兩影像信號線。
  5. 如申請專利範圍第1項所述之顯示設備,其中沿著該等掃描線之一對準並連接至該等耦接兩資料線的該等像素電路的兩像素電路包含相對於在該等耦接兩資料線間之中心線對稱配置的電路元件。
  6. 如申請專利範圍第1項所述之顯示設備,更包含:多數電源供給線,用以供給電源電壓給該等像素電路,其中該等電源供給線係沿著在該耦接資料線間之該像素電路邊界以外之像素電路邊界配置。
  7. 如申請專利範圍第6項所述之顯示設備,其中各個該等電源供給線供給該電源電壓至配置在該電源供給線兩側上的該等像素電路。
  8. 如申請專利範圍第5項所述之顯示設備,更包含:多數電源供給線,用以供給電源電壓至該等像素電路,其中該等電源供給線係沿著位於該彼此靠近的兩資料線間的該像素電路邊界以外的一像素電路邊界配置。
  9. 如申請專利範圍第8項所述之顯示設備,其中各個該等電源供給線供給該電源電壓至配置在該電源供給線的兩側上的該等像素電路。
TW098139123A 2008-11-18 2009-11-18 顯示設備 TWI408645B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008294369A JP2010122355A (ja) 2008-11-18 2008-11-18 表示装置及びカメラ

Publications (2)

Publication Number Publication Date
TW201023143A TW201023143A (en) 2010-06-16
TWI408645B true TWI408645B (zh) 2013-09-11

Family

ID=42195900

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098139123A TWI408645B (zh) 2008-11-18 2009-11-18 顯示設備

Country Status (5)

Country Link
US (1) US8436841B2 (zh)
JP (1) JP2010122355A (zh)
KR (1) KR101053077B1 (zh)
CN (1) CN101739933B (zh)
TW (1) TWI408645B (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5495510B2 (ja) * 2007-06-19 2014-05-21 キヤノン株式会社 表示装置及びそれを用いた電子機器
JP2009014836A (ja) * 2007-07-02 2009-01-22 Canon Inc アクティブマトリクス型表示装置及びその駆動方法
US8497885B2 (en) * 2007-08-21 2013-07-30 Canon Kabushiki Karsha Display apparatus and drive method thereof
JP2009080272A (ja) * 2007-09-26 2009-04-16 Canon Inc アクティブマトリクス型表示装置
JP2009109641A (ja) * 2007-10-29 2009-05-21 Canon Inc 駆動回路、及びアクティブマトリクス型表示装置
JP5284198B2 (ja) * 2009-06-30 2013-09-11 キヤノン株式会社 表示装置およびその駆動方法
JP2011013415A (ja) * 2009-07-01 2011-01-20 Canon Inc アクティブマトリックス型表示装置
JP2011028135A (ja) * 2009-07-29 2011-02-10 Canon Inc 表示装置及びその駆動方法
JP5482393B2 (ja) * 2010-04-08 2014-05-07 ソニー株式会社 表示装置、表示装置のレイアウト方法、及び、電子機器
KR101758297B1 (ko) 2010-06-04 2017-07-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
KR101835637B1 (ko) * 2011-08-22 2018-04-20 에스케이하이닉스 주식회사 집적회로 칩 및 이를 포함하는 송/수신 시스템
KR101962811B1 (ko) * 2011-11-09 2019-03-28 삼성디스플레이 주식회사 표시장치, 표시장치를 위한 구동장치 및 그 구동 방법
JP6124573B2 (ja) 2011-12-20 2017-05-10 キヤノン株式会社 表示装置
CN103091920B (zh) * 2013-01-25 2016-03-23 北京京东方光电科技有限公司 一种阵列基板及其驱动方法、显示装置
KR102040812B1 (ko) 2013-02-12 2019-11-06 삼성디스플레이 주식회사 액정 표시 장치
JP6478518B2 (ja) 2014-08-11 2019-03-06 キヤノン株式会社 発光装置及び画像形成装置
KR102484383B1 (ko) * 2014-09-30 2023-01-03 엘지디스플레이 주식회사 유기발광다이오드 표시패널 및 이의 표시장치
KR102350392B1 (ko) * 2015-04-30 2022-01-17 엘지디스플레이 주식회사 표시장치
JP2017003894A (ja) * 2015-06-15 2017-01-05 ソニー株式会社 表示装置及び電子機器
CN105469765B (zh) * 2016-01-04 2018-03-30 武汉华星光电技术有限公司 多路复用型显示驱动电路
CN107706217B (zh) * 2017-09-22 2020-06-09 上海天马微电子有限公司 显示面板、显示基板及应用于显示基板的喷墨打印方法
CN107945738B (zh) 2017-11-30 2021-02-02 上海天马微电子有限公司 一种有机发光显示面板和电子设备
CN109063631B (zh) * 2018-07-27 2021-08-31 武汉天马微电子有限公司 一种显示面板及显示装置
KR20200069698A (ko) * 2018-12-07 2020-06-17 엘지디스플레이 주식회사 전계발광 표시장치
CN111243441B (zh) * 2020-03-11 2021-12-28 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
CN114079159B (zh) * 2020-08-13 2022-11-11 上海天马微电子有限公司 液晶天线
CN114665052A (zh) * 2022-03-22 2022-06-24 深圳市华星光电半导体显示技术有限公司 一种有机显示面板制作方法及有机显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1124606A (ja) * 1997-07-02 1999-01-29 Seiko Epson Corp 表示装置
EP1391864A2 (en) * 2002-08-17 2004-02-25 Lg Electronics Inc. Flat display panel
US20060034125A1 (en) * 2004-08-03 2006-02-16 Kim Sung-Man Display device with reduced interference between pixels
JP2006065287A (ja) * 2004-07-30 2006-03-09 Seiko Epson Corp 電気光学装置用駆動回路及び電気光学装置、並びに電子機器

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0680477B2 (ja) 1985-02-06 1994-10-12 キヤノン株式会社 液晶表示パネル及び駆動方法
JPS6255625A (ja) 1985-09-05 1987-03-11 Canon Inc 液晶装置
US6462722B1 (en) * 1997-02-17 2002-10-08 Seiko Epson Corporation Current-driven light-emitting display apparatus and method of producing the same
CN100341042C (zh) 1997-02-17 2007-10-03 精工爱普生株式会社 显示装置
TWI282457B (en) * 2000-04-06 2007-06-11 Chi Mei Optoelectronics Corp Liquid crystal display component with defect restore ability and restoring method of defect
JP4014895B2 (ja) * 2001-11-28 2007-11-28 東芝松下ディスプレイテクノロジー株式会社 表示装置およびその駆動方法
JP3950845B2 (ja) * 2003-03-07 2007-08-01 キヤノン株式会社 駆動回路及びその評価方法
JP4054794B2 (ja) * 2003-12-04 2008-03-05 キヤノン株式会社 駆動装置及び表示装置及び記録装置
KR20050102385A (ko) * 2004-04-22 2005-10-26 엘지.필립스 엘시디 주식회사 일렉트로-루미네센스 표시장치
KR100637164B1 (ko) * 2004-06-26 2006-10-20 삼성에스디아이 주식회사 능동 구동형 전계발광 디스플레이 장치
JP2006119581A (ja) * 2004-09-24 2006-05-11 Koninkl Philips Electronics Nv アクティブマトリクス型液晶表示装置およびその駆動方法
JP4438066B2 (ja) * 2004-11-26 2010-03-24 キヤノン株式会社 アクティブマトリクス型表示装置およびその電流プログラミング方法
JP4438067B2 (ja) * 2004-11-26 2010-03-24 キヤノン株式会社 アクティブマトリクス型表示装置およびその電流プログラミング方法
JP4438069B2 (ja) * 2004-12-03 2010-03-24 キヤノン株式会社 電流プログラミング装置、アクティブマトリクス型表示装置およびこれらの電流プログラミング方法
JP2007271969A (ja) * 2006-03-31 2007-10-18 Canon Inc カラー表示装置及びアクティブマトリクス装置
JP5058505B2 (ja) * 2006-03-31 2012-10-24 キヤノン株式会社 表示装置
JP2008009276A (ja) * 2006-06-30 2008-01-17 Canon Inc 表示装置及びそれを用いた情報処理装置
CN101153961A (zh) * 2006-09-29 2008-04-02 精工爱普生株式会社 显示装置、图像处理方法以及电子设备
JP2008170856A (ja) * 2007-01-15 2008-07-24 Sony Corp 画素回路及び表示装置
JP2009014836A (ja) * 2007-07-02 2009-01-22 Canon Inc アクティブマトリクス型表示装置及びその駆動方法
JP2009037123A (ja) * 2007-08-03 2009-02-19 Canon Inc アクティブマトリクス型表示装置及びその駆動方法
JP2009080272A (ja) * 2007-09-26 2009-04-16 Canon Inc アクティブマトリクス型表示装置
JP2009128601A (ja) * 2007-11-22 2009-06-11 Canon Inc 表示装置および集積回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1124606A (ja) * 1997-07-02 1999-01-29 Seiko Epson Corp 表示装置
EP1391864A2 (en) * 2002-08-17 2004-02-25 Lg Electronics Inc. Flat display panel
JP2006065287A (ja) * 2004-07-30 2006-03-09 Seiko Epson Corp 電気光学装置用駆動回路及び電気光学装置、並びに電子機器
US20060034125A1 (en) * 2004-08-03 2006-02-16 Kim Sung-Man Display device with reduced interference between pixels

Also Published As

Publication number Publication date
JP2010122355A (ja) 2010-06-03
KR101053077B1 (ko) 2011-08-01
KR20100056381A (ko) 2010-05-27
CN101739933B (zh) 2012-08-29
US8436841B2 (en) 2013-05-07
CN101739933A (zh) 2010-06-16
TW201023143A (en) 2010-06-16
US20100128160A1 (en) 2010-05-27

Similar Documents

Publication Publication Date Title
TWI408645B (zh) 顯示設備
KR102432935B1 (ko) 표시 장치
CN110060621B (zh) 一种显示面板及显示装置
US10103214B2 (en) Display device
US11355059B2 (en) Display device
US8330711B2 (en) Display device
CN210575035U (zh) 一种阵列基板及显示面板
US11200847B2 (en) Display panel, display device and drive method
US11768413B2 (en) Array substrate, display panel, display device, and driving method
WO2022111101A1 (zh) 显示基板及其驱动方法、显示装置
WO2022052759A1 (zh) 显示基板和显示装置
US20150213774A1 (en) Array substrate, display device and control method thereof
JP4702114B2 (ja) デマルチプレクサ、電気光学装置および電子機器
US7362318B2 (en) Display apparatus provided with decode circuit for gray-scale expression
WO2023231384A1 (zh) 显示面板的像素驱动电路、驱动方法以及显示装置
JP5903421B2 (ja) 表示装置
KR20220133362A (ko) 표시 장치
JP6131289B2 (ja) 表示装置
US11621314B2 (en) Display device
JP5201712B2 (ja) 表示装置
JP5442678B2 (ja) 表示装置
US11783776B2 (en) Display panel and display device
JP6873476B2 (ja) アクティブマトリクス表示装置
CN116612708A (zh) 显示面板的驱动方法、显示面板和显示装置