KR102350392B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102350392B1
KR102350392B1 KR1020150061857A KR20150061857A KR102350392B1 KR 102350392 B1 KR102350392 B1 KR 102350392B1 KR 1020150061857 A KR1020150061857 A KR 1020150061857A KR 20150061857 A KR20150061857 A KR 20150061857A KR 102350392 B1 KR102350392 B1 KR 102350392B1
Authority
KR
South Korea
Prior art keywords
data
line
data line
source channel
color
Prior art date
Application number
KR1020150061857A
Other languages
English (en)
Other versions
KR20160130028A (ko
Inventor
상우규
남상진
유욱상
유승진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150061857A priority Critical patent/KR102350392B1/ko
Priority to CN201510724647.3A priority patent/CN106097988B/zh
Priority to EP15195842.8A priority patent/EP3089150B1/en
Priority to US14/983,708 priority patent/US10242634B2/en
Publication of KR20160130028A publication Critical patent/KR20160130028A/ko
Application granted granted Critical
Publication of KR102350392B1 publication Critical patent/KR102350392B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

본 발명의 표시장치는 표시패널, 데이터 구동부 및 스위치부를 포함한다. 표시패널에는 복수 개의 색상 화소로 이루어지는 화소 그룹 및 색상 화소들과 연결되는 데이터라인이 배치된다. 데이터 구동부는 색상 화소들에 제공되는 데이터전압을 생성하고, 데이터전압을 소스채널들을 통해서 출력한다. 스위치부는 소스채널과 복수 개의 데이터라인을 연결하는 스위치부를 포함한다. 특히, 데이터 구동부는 1 수평기간 동안에 각각의 소스채널에 한 가지 색상의 데이터전압을 제공한다.

Description

표시장치{Display Device}
본 발명은 표시장치에 관한 것이다.
평판표시장치에는 액정표시장치(Liquid Crystal Display : LCD), 전계 방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel : PDP) 및 유기 발광다이오드소자(Organic Light Emitting Diode Device, OLED) 등이 있다. 평판표시장치는 데이터라인들과 게이트라인들이 직교되도록 배치되고, 데이터라인과 게이트라인이 직교하는 영역이 하나의 화소로 정의된다. 화소들은 패널에서 매트릭스 형태로 복수 개가 형성된다. 각 화소들을 구동하기 위해서, 데이터라인들에는 표시하고자 하는 비디오 데이터전압이 공급되고 게이트라인들에는 게이트 펄스가 순차적으로 공급된다. 그리고 게이트펄스가 공급되는 표시라인의 픽셀들에 비디오 데이터전압이 공급되며, 모든 표시라인들이 게이트펄스에 의해 순차적으로 스캐닝되면서 비디오 데이터를 표시한다.
데이터라인에 제공되는 데이터전압은 데이터 구동부에서 생성되고, 데이터 구동부는 데이터라인과 연결되는 소스채널을 통해서 데이터전압을 출력한다. 근래에는 소스채널의 개수를 줄이기 위해서 하나의 소스채널에 복수 개의 데이터라인을 연결하고, 먹스(MUX)를 이용하여 소스채널과 데이터라인들을 선택적으로 연결하는 구조를 이용하기도 한다. 먹스 신호들의 간격은 표시패널의 해상도가 높아지고 크기가 커지면서 줄어들고 있다. 또한 고해상도의 패널에서는 먹스 신호들이 지연(delay)되기 때문에, 인접하는 먹스 신호들이 중첩되는 현상이 발생한다. 먹스 신호들이 중첩되면 소스채널에서 출력되는 데이터전압이 원치않는 데이터라인으로 제공되어서 표시품질의 저하가 발생한다.
본 발명은 소스채널의 개수를 줄이면서, 먹스신호들의 지연 현상으로 인해서 혼색이 발생하여 표시품질이 저하되는 것을 개선할 수 있는 표시장치를 제공하기 위한 것이다.
본 발명의 표시장치는 표시패널, 데이터 구동부 및 스위치부를 포함한다. 표시패널에는 복수 개의 색상 화소로 이루어지는 화소 그룹 및 색상 화소들과 연결되는 데이터라인이 배치된다. 데이터 구동부는 색상 화소들에 제공되는 데이터전압을 생성하고, 데이터전압을 소스채널들을 통해서 출력한다. 스위치부는 소스채널과 복수 개의 데이터라인을 연결하는 스위치부를 포함한다. 특히, 데이터 구동부는 1 수평기간 동안에 각각의 소스채널에 한 가지 색상의 데이터전압을 제공한다.
본 발명은 동일한 수평기간 동안에는 동일한 색상의 데이터전압을 제공하기 때문에, 먹스 신호의 딜레이로 인하여 데이터전압이 혼합되더라도 혼색으로 인한 표시품질이 저하되는 것을 개선할 수 있다.
도 1은 본 발명에 의한 표시장치를 나타내는 도면.
도 2는 도 1에 도시된 화소의 일례를 나타내는 도면.
도 3은 데이터 구동부의 일례를 나타내는 도면.
도 4는 제1 실시 예에 의한 스위치부의 구조를 나타내는 도면.
도 5는 제1 실시 예에 의한 게이트펄스 및 먹스 신호를 나타내는 도면.
도 6은 제2 실시 예에 의한 스위치부의 구조를 나타내는 도면.
도 7은 제2 실시 예에 의한 게이트펄스 및 먹스 신호를 나타내는 도면.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 1은 본 발명에 의한 표시장치를 나타내는 도면이다.
도 1을 참조하면, 본 발명의 표시장치는 표시패널(100), 타이밍 콘트롤러(200), 게이트 구동부(300), 데이터 구동부(400) 및 먹스 제어부(600)를 포함한다.
표시패널(100)은 매트릭스 형태로 배치된 픽셀들이 형성된 픽셀 어레이를 포함하여 입력 영상 데이터를 표시한다. 픽셀 어레이는 도 2에서 보는 바와 같이, 하부 기판에 형성된 TFT 어레이, 상부 기판에 형성된 컬러필터 어레이, 및 하부 기판과 상부 기판 사이에 형성된 액정셀들(Clc)을 포함한다. TFT 어레이에는 데이터라인(DL), 데이터라인(DL)과 교차되는 게이트라인(GL), 데이터라인(DL)과 게이트라인(GL)의 교차부마다 형성된 TFT들, TFT에 접속된 화소전극(1), 스토리지 커패시터(Cst) 등이 형성된다. 컬러필터 어레이에는 블랙매트릭스와 컬러필터를 포함한 컬러필터 어레이가 형성된다. 공통전극(2)은 하부 기판이나 상부 기판에 형성될 수 있다. 액정셀들(Clc)은 데이터전압이 공급되는 화소전극(1)과, 공통전압(Vcom)이 공급되는 공통전극(2) 사이의 전계에 의해 구동된다.
타이밍 콘트롤러(300)는 외부 호스트로부터 디지털 비디오 데이터(RGB)를 입력받고, 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 메인 클럭(CLK) 등의 타이밍 신호를 입력받는다. 타이밍 콘트롤러(300)는 디지털 비디오 데이터(RGB)를 데이터 구동부(400)에 전송한다. 타이밍 콘트롤러(300)는 타이밍 신호(Vsync, Hsync, DE, CLK)를 이용하여 데이터 구동부(400)의 동작 타이밍을 제어하기 위한 소스 타이밍 제어신호와, 게이트 구동회로의 레벨 쉬프터와 쉬프트 레지스터의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(ST, GCLK, MCLK)을 발생한다.
게이트 구동부(300)는 게이트 타이밍 제어신호를 이용하여 게이트펄스(Gout)를 출력한다. 게이트 타이밍 제어신호는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC) 및 게이트 출력 인에이블(GOE)을 포함한다. 게이트 스타트 펄스(GSP)는 게이트 구동부(300)가 첫 번째 게이트펄스(Gout)를 출력하는 시작 라인을 지시한다. 게이트 쉬프트 클럭(GSC)는 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭이다. 게이트 출력 인에이블(GOE)은 게이트펄스(Gout)의 출력 기간을 설정한다.
데이터 구동부(400)는 도 3에서와 같이, 레지스터부(410), 제1 래치(420), 제2 래치(430), 디지털-아날로그-변환부(Digital to Analog Converter;이하, DAC)(440) 및 출력부(450)를 포함한다. 레지스터부(410)는 타이밍 콘트롤러(200)로부터 제공받는 데이터 제어신호들(SSC,SSP)을 이용하여 입력 영상의 RGB 디지털 비디오 데이터 비트를 샘플링하고, 이를 제1 래치(420)에 제공한다. 제1 래치(420)는 레지스터부(410)로부터 순차적으로 제공받은 클럭에 따라서 디지털 비디오 데이터 비트를 샘플링하여 래치하고, 래치한 데이터들을 동시에 출력한다. 제2 래치(430)는 제1 래치(420)로부터 제공받은 데이터들을 래치하고, 소스출력인에이블신호(SOE)에 응답하여 래치한 데이터들을 동시에 출력한다. DAC(440)는 제2 래치부(430)로부터 입력된 비디오 데이터들을 감마보상전압(GMA)으로 변환하여 아날로그 비디오 데이터전압을 발생한다. 출력부(450)는 소스 출력 인에이블신호(SOE)의 로우논리기간 동안에, DAC(440)에서 출력하는 아날로그 형태의 데이터전압(ADATA)을 데이터라인(DL)들에 제공한다. 출력부(450)는 저전위전압(GND)과 고전위입력단을 통해서 입력받는 전압을 구동전압을 이용하여 데이터전압을 출력하는 출력버퍼로 구현될 수 있다.
도 4는 제1 실시 예에 의한 스위치부 및 화소 어레이를 나타내는 도면이고, 도 5는 제1 실시 예의 먹스 신호들 및 게이트라인에 제공되는 게이트펄스의 타이밍을 나타내는 도면들이다.
이하, 제1 실시 예에 의한 표시장치를 더 설명하면 다음과 같다.
표시패널(100)은 각각의 컬럼라인을 따라서 배열되는 적색 화소(R), 녹색 화소(G) 및 청색 화소(B)를 포함한다. 적색 화소(R)들은 제(3m-2)(m은 자연수) 컬럼라인(C[3m-2])을 따라서 배열되고, 녹색 화소(G)들은 제(3m-1) 컬럼라인(C[3m-1])을 따라서 배열된다. 청색 화소(B)들은 제3m 컬럼라인(C3m)을 따라서 배열된다. 예컨대, 적색 화소(R)는 제1 컬럼라인(C1), 제4 컬럼라인(C4) 및 제7 컬럼라인(C7)에 배열된다. 녹색 화소(G)는 제2 컬럼라인(C2), 제5 컬럼라인(C5) 및 제8 컬럼라인(C8)에 배열된다. 그리고 청색 화소(B)는 제3 컬럼라인(C5), 제6 컬럼라인(C6) 및 제9 컬럼라인(C9)에 배열된다.
제1 데이터라인(DL1) 내지 제3m 데이터라인(DL3m)은 각각 제1 컬럼라인(C1) 내지 제3m 컬럼라인(C3m) 방향으로 배치된다.
제1 데이터라인(DL1) 내지 제3m 데이터라인(DL3m)은 데이터 구동부(400)가 데이터전압을 출력하는 소스채널(S1~Sm)을 통해서 데이터전압을 제공받는다. 각각의 소스채널(S1~Sm)은 3개의 데이터라인들과 연결된다. 제(3i-2)(i는 3i=m인 조건을 만족하는 자연수) 소스채널은 제(3i-2) 데이터라인, 제(3[i+1]-2) 데이터라인 및 제(3[i+2]-2) 데이터라인에 연결된다. 제(3i-1) 소스채널은 제(3i-1) 데이터라인, 제(3[i+1]-1) 데이터라인 및 제(3[i+2]-1) 데이터라인에 연결된다. 제3i 소스채널은 제3i 데이터라인, 제(3[i+1]) 데이터라인 및 제(3[i+2]) 데이터라인에 연결된다. 예컨대, 제1 소스채널(S1)은 제1 데이터라인(DL1), 제4 데이터라인(DL4) 및 제7 데이터라인(DL7)에 연결된다. 제2 소스채널(S2)은 제2 데이터라인(DL2), 제5 데이터라인(DL5) 및 제8 데이터라인(DL8)에 연결된다. 제3 소스채널(S3)은 제3 데이터라인(DL3), 제6 데이터라인(DL6) 및 제9 데이터라인(DL9)에 연결된다.
게이트라인은 제1 내지 제3 스캔기간 동안에 각각 게이트펄스를 제공하기 위한 제1 게이트라인(GL1) 내지 제3n 게이트라인(GL3n)을 포함한다. 게이트 구동부는 제1 스캔기간(t1) 동안에 제(3n-2)(n은 자연수) 게이트라인(GL[3n-2]에 게이트펄스를 제공하고, 제2 스캔기간(t2) 동안에 제(3n-1) 게이트라인(GL[3n-1])에 게이트펄스를 제공하며, 제3 스캔기간(t3) 동안에 제3n 게이트라인(GL3n)에 게이트펄스를 제공한다.
제1 실시 예에 의한 스위치부(150)는 각각의 소스채널의 출력을 스위칭하기 위해서 제1 스위치소자부(SW1) 내지 제3 스위치소자부(SW3)를 포함한다. 제1 스위치소자부(SW1) 내지 제3 스위치소자부(SW3)는 각각 소스채널의 개수에 대응되는 스위치 소자를 포함한다. 제1 스위치소자부(SW1)는 제1 먹스신호(MUX1)에 의해서 동작하고, 제2 스위치소자부(SW2)는 제2 먹스신호(MUX2)에 의해서 동작하며, 제3 스위치소자부(SW3)는 제3 먹스신호(MUX3)에 의해서 동작한다.
먹스 제어부(600)는 제1 스캔기간(t1) 내에 제1 먹스신호(MUX1)를 출력하고, 제2 스캔기간(t2) 내에 제2 먹스신호(MUX2)를 출력하며, 제3 스캔기간(t3) 내에 제3 먹스신호(MUX3)를 출력한다.
제1 스캔기간(t1) 동안, 제1 스위치소자부(SW1)는 제1 먹스신호(MUX1)에 응답하여, 제1 소스채널(S1)과 제1 데이터라인(DL1)을 연결하고, 제2 소스채널(S2)과 제2 데이터라인(DL2)을 연결하며, 제3 소스채널(S3)과 제3 데이터라인(DL3)을 연결한다.
제2 스캔기간(t2) 동안, 제2 스위치소자부(SW2)는 제2 먹스신호(MUX2)에 응답하여, 제1 소스채널(S1)과 제4 데이터라인(DL4)을 연결하고, 제2 소스채널(S2)과 제5 데이터라인(DL5)을 연결하며, 제3 소스채널(S3)과 제8 데이터라인(DL8)을 연결한다.
제3 스캔기간(t3) 동안, 제3 스위치소자부(SW3)는 제3 먹스신호(MUX3)에 응답하여, 제1 소스채널(S1)과 제3 데이터라인(DL3)을 연결하고, 제2 소스채널(S2)과 제6 데이터라인(DL6)을 연결하며, 제3 소스채널(S3)과 제9 데이터라인(DL9)을 연결한다.
1 수평기간 동안에 데이터 구동부(400)는 각각의 소스채널에 동일한 색상의 데이터전압을 제공한다. 도 5에서 각각의 소스채널을 통해서 출력되는 데이터전압은 데이터전압이 제공되는 화소의 색상 및 위치를 나타낸다. 즉, Rab는 a수평라인과 b컬럼라인에 위치하는 적색 화소에 제공되는 데이터전압을 나타낸다. 예컨대, 제1 소스채널(S1)이 1수평주기(1H)의 제3 스캔기간(t3)에 출력하는 B16는 제1 수평라인(L1)과 제6 컬럼라인(C6)에 위치한 청색 화소(B)에 제공되는 데이터전압을 나타내는다.
1수평기간(H) 동안에 데이터 구동부(400)는 제1 소스채널(S1)로 적색 데이터전압을 출력하고, 제2 소스채널(S2)로 녹색 데이터전압을 출력하며, 제3 소스채널(S3)로 청색 데이터전압을 출력한다. 구체적으로 데이터 구동부(400)는 제1 스캔기간 동안에, 제(3m-2) 데이터라인, 제(3m-1) 데이터라인 및 제3m 데이터라인(DL3m)에 연결되는 색상 화소들에 데이터전압을 제공한다. 제2 스캔기간 동안, 데이터 구동부(400)는 제(3[m+1]-2) 데이터라인과 제(3[m+1]-1) 데이터라인 및 제(3[m+1]) 데이터라인에 연결되는 색상 화소들에 데이터전압을 제공한다. 제3 스캔기간 동안, 데이터 구동부(400)는 제(3[m+2]-2) 데이터라인과 제(3[m+2]-1) 데이터라인 및 제(3[m+2]) 데이터라인에 연결되는 화소들에 데이터전압을 제공한다.
즉 제1 수평기간(H)에서 제1 스캔기간(t1) 동안에, 데이터 구동부(400)는 1수평라인(L1)에 위치한 제1 컬럼라인(C1)의 적색 화소(R) 및 제2 컬럼라인(C2)에 위치한 녹색 화소(G)에 데이터전압을 제공한다.
제2 스캔기간(t2) 동안에 데이터 구동부(400)는 제1 수평라인(L1)에 위치한 제3 컬럼라인(C3)의 청색 화소(B), 제4 컬럼라인(C4)의 적색 화소(R) 및 제5 컬럼라인(C5)의 녹색 화소(G)에 데이터전압을 제공한다.
제3 스캔기간(t3) 동안에 데이터 구동부(400)는 제1 수평라인(L1)에 위치한 제6 컬럼라인의 청색 화소(B), 제7 컬럼라인()의 적색 화소(R) 및 제3 컬럼라인(C3)의 녹색 화소(G)에 데이터전압을 제공한다.
데이터 구동부(400)는 수평 1 도트 인버전 구동을 위해서, 기수 소스채널과 우수 소스채널에 반대 극성의 데이터전압을 제공할 수 있다. 예컨대, 데이터 구동부(400)는 제1 소스채널(S1)로 정극성(+)의 데이터전압을 출력하고, 제2 소스채널(S2)로 부극성(-)의 데이터전압을 출력할 수 있다.
제1 실시 예에 의한 표시장치는 각각의 소스 채널과 복수 개의 데이터라인을 선택적으로 연결하여 데이터전압을 제공한다. 따라서, 데이터라인의 개수보다 적은 수의 소스채널을 통해서 표시패널 전체에 데이터전압을 제공할 수 있다. 즉, 데이터 구동부의 소스채널 개수를 줄일 수 있어서 소비전력을 줄일 수 있다.
특히, 제1 실시 예에 의한 표시장치는 1 수평기간(H) 동안에는 각각의 소스채널에 동일한 데이터전압을 출력하기 때문에 먹스 신호가 지연(delay)되더라도 혼색으로 인해서 표시품질이 저하되는 것을 개선할 수 있다. 이를 더 설명하면 다음과 같다.
표시패널(100)의 해상도가 높아지면서 제1 스캔기간(t1) 내지 제3 스캔기간(t3)은 점차 줄어들고, 각각의 스캔기간 내에서 포함되는 제1 먹스신호(MUX1) 내지 제3 먹스신호(MUX3)의 출력기간 역시 줄어든다. 또한, 표시패널(100)이 대형화되면서 먹스 신호들(MUX1~MUX3)이 지연되는 정도는 더욱 심해진다. 이상적인 먹스 신호들(MUX1~MUX3)의 파형은 도 5에 도시된 바와 같지만, 지연 현상으로 인해서 먹스 신호들(MUX1~MUX3)은 도 6에서와 같이 상승 구간과 하강 구간이 길어진다. 이에 따라서 인접하는 먹스 신호들(MUX1~MUX3)이 중첩되는 현상이 발생하고, 소스채널을 통해서 출력되는 데이터전압이 원치않는 데이터라인(DL)으로 제공된다. 예컨대, 각각의 소스채널(S1~Sm)이 순차적으로 적색 데이터전압, 녹색 데이터전압 및 청색 데이터전압을 출력할 때, 적색 데이터전압이 녹색 화소들에 제공되기도 한다. 특정 색상을 표현할 때에 각각의 색상 화소들에 제공되는 데이터전압은 큰 차이가 발생할 수 있고, 특히 액정표시장치는 수평 1도트 구동을 위해서 인접하는 화소들은 반대 극성의 데이터전압을 갖기 때문에, 다른 색상들의 데이터전압이 혼색되면 표시품질이 크게 저하된다.
이에 반해서, 제1 실시 예에 의한 표시장치는 1수평기간 동안에 하나의 소스채널(S1~Sm)은 하나의 색상에 대한 데이터전압을 출력한다. 각각의 소스채널(S1~Sm)이 출력하는 데이터전압은 인접하는 동일 색상 화소들의 데이터전압이기 때문에 동일하거나 큰 차이가 없는 경우가 많다. 결과적으로 제1 실시 예에 의한 표시장치는 먹스 신호들(MUX1~MUX3)의 지연 현상이 발생한다고 할지라도, 화소들이 표현하는 색상이 크게 변하는 것을 방지할 수 있다.
도 7은 제2 실시 예에 의한 표시장치를 나타내는 도면이다. 도 8은 제2 실시 예에 의한 스위치부 및 화소 어레이를 나타내는 도면이고, 도 9는 제2 실시 예의 먹스 신호들 및 게이트라인에 제공되는 게이트펄스의 타이밍을 나타내는 도면들이다. 제2 실시 예에서 제1 실시 예와 실질적으로 동일한 구성에 대해서는 자세한 설명을 생략하기로 한다.
이하, 제2 실시 예에 의한 표시장치를 살펴보면 다음과 같다.
표시패널(100)은 각각의 컬럼라인을 따라서 배열되는 적색 화소(R), 녹색 화소(G) 및 청색 화소(B)를 포함한다. 적색 화소(R)들은 제(3m-2)(m은 자연수) 컬럼라인을 따라서 배열되고, 녹색 화소(G)들은 제(3m-1) 컬럼라인(C[3m-1])을 따라서 배열된다. 청색 화소(B)들은 제3m 컬럼라인(C3m)을 따라서 배열된다.
제1 데이터라인(DL1) 내지 제3m 데이터라인(DL3m)은 각각 제1 컬럼라인(C1) 내지 제3m 컬럼라인(C3m) 방향으로 배치된다.
제1 데이터라인(DL1) 내지 제3m 데이터라인(DL3m)은 데이터 구동부(400-1)가 데이터전압을 출력하는 소스채널들(S1~Sm)을 통해서 데이터전압을 제공받는다. 각각의 소스채널들(S1~Sm)은 2개의 데이터라인들과 연결된다. 제(3i-2)(i는 3i=m인 조건을 만족하는 자연수) 소스채널은 제(3i-2) 데이터라인 및 제(3[i+1]-2) 데이터라인에 연결된다. 제(3i-1) 소스채널은 제(3i-1) 데이터라인 및 제(3[i+1]-1) 데이터라인에 연결된다. 제3i 소스채널은 제3i 데이터라인 및 제(3[i+1]) 데이터라인에 연결된다. 예컨대, 제1 소스채널(S1)은 제1 데이터라인(DL1) 및 제4 데이터라인(DL4)에 연결된다. 제2 소스채널(S2)은 제2 데이터라인(DL2) 및 제5 데이터라인(DL5)에 연결된다. 제3 소스채널(S3)은 제3 데이터라인(DL3) 및 제6 데이터라인(DL6)에 연결된다.
게이트라인(GL)은 제1 스캔기간(t1) 및 제2 스캔기간(t2) 동안에 각각 게이트펄스를 제공하기 위한 제1 게이트라인(GL1) 내지 제2n 게이트라인(GL2n)을 포함한다. 게이트 구동부(300)는 제1 스캔기간(t1) 동안에 제(2n-1)(n은 자연수) 게이트라인(GL[2n-1])에 게이트펄스를 제공하고, 제2 스캔기간(t2) 동안에 제2n 게이트라인(GL2n)에 게이트펄스를 제공한다.
제2 실시 예에 의한 스위치부(150-1)는 각각의 소스채널의 출력을 스위칭하기 위해서 제1 스위치소자부(SW1) 및 제2 스위치소자부(SW2)를 포함한다. 제1 스위치소자부(SW1)는 제1 먹스신호(MUX1)에 의해서 동작하고, 제2 스위치소자부(SW2)는 제2 먹스신호(MUX2)에 의해서 동작한다.
먹스 제어부(600)는 제1 스캔기간(t1) 내에서 제1 먹스신호(MUX1)를 출력하고, 제2 스캔기간(t2) 내에서 제2 먹스신호(MUX2)를 출력한다.
제1 스캔기간(t1) 동안, 제1 스위치소자부(SW1)는 제1 먹스신호(MUX1)에 응답하여, 제1 소스채널(S1)과 제1 데이터라인(DL1)을 연결하고, 제2 소스채널(S2)과 제2 데이터라인(DL2)을 연결하며, 제3 소스채널(S3)과 제3 데이터라인(DL3)을 연결한다.
제2 스캔기간(t2) 동안, 제2 스위치소자부(SW2)는 제2 먹스신호(MUX2)에 응답하여, 제1 소스채널(S1)과 제4 데이터라인(DL4)을 연결하고, 제2 소스채널(S2)과 제5 데이터라인(DL5)을 연결하며, 제3 소스채널(S3)과 제6 데이터라인(DL6)을 연결한다.
1 수평기간 동안에 데이터 구동부(400)는 각각의 소스채널(S1~Sm)에 동일한 색상의 데이터전압을 제공한다. 예컨대, 1수평기간(H) 동안에 데이터 구동부(400)는 제1 소스채널(S1)로 적색 데이터전압을 출력하고, 제2 소스채널(S2)로 녹색 데이터전압을 출력하며, 제3 소스채널(S3)로 청색 데이터전압을 출력한다. 구체적으로 데이터 구동부(400)는 제1 스캔기간(t1) 동안에, 제(3m-2) 데이터라인과 제(3m-1) 데이터라인 및 제3m 데이터라인(DL3m)에 연결되는 색상 화소들에 데이터전압을 제공한다. 제2 스캔기간(t2) 동안, 데이터 구동부(400)는 제3[m+1]-2) 데이터라인과 제(3[m+1]-1) 데이터라인 및 제(3[m+1]) 데이터라인에 연결되는 색상 화소들에 데이터전압을 제공한다.
즉 제1 수평기간(H)에서 제1 스캔기간(t1) 동안에, 데이터 구동부(400-1)는 1수평라인(L1)에 위치한 제1 컬럼라인(C1)의 적색 화소(R), 제2 컬럼라인(C2)에 녹색 화소(G) 및 제3 컬럼라인(C3)의 청색 화소(B)에 데이터전압을 제공한다.
제2 스캔기간(t2) 동안에 데이터 구동부(400-1)는 제1 수평라인(L1)에 위치한 제3 컬럼라인(C3)의 청색 화소(B), 제4 컬럼라인(C4)의 적색 화소(R) 및 제5 컬럼라인(C5)의 녹색 화소(G)에 데이터전압을 제공한다.
데이터 구동부(400-1)는 수평기간 마다 데이터전압의 극성을 바꾸어 출력한다.
살펴본 바와 같이, 제2 실시 예에 의한 표시장치는 각각의 소스 채널과 복수 개의 데이터라인을 선택적으로 연결하여 데이터전압을 제공한다. 따라서, 데이터라인의 개수보다 적은 수의 소스채널을 통해서 표시패널 전체에 데이터전압을 제공할 수 있다. 즉, 데이터 구동부의 소스채널 개수를 줄일 수 있어서 소비전력을 줄일 수 있다. 특히, 제2 실시 예에 의한 표시장치는 1 수평기간(H) 동안에는 각각의 소스채널에 동일한 데이터전압을 출력하기 때문에 먹스 신호가 지연(delay)되더라도 혼색으로 인해서 표시품질이 저하되는 것을 개선할 수 있다.
또한, 제1 및 제2 실시 예에 의한 표시장치는 먹스 신호들(MUX1~MUX3)의 지연 현상이 발생한다고 할지라도 표시품질이 저하되지 않기 때문에 먹스 신호들(MUX1~MUX3) 간의 간격을 줄일 수 있다. 도 10의 (a)에서 보는 것처럼, 종래에는 먹스 신호들(MUX1~MUX3)의 지연 현상으로 인해서 데이터전압의 혼합을 방지하기 위해서는 먹스 신호의 폴링 시점(tf)으로부터 먹스 신호의 딜레이 기간(Td)까지의 확보하여야 한다.
이에 반해서, 제1 및 제2 실시 예에 의한 표시장치는 먹스 신호들(MUX1~MUX3)이 딜레이 되는 현상을 무시할 수 있기 때문에, 먹스 신호들 간의 간격을 먹스 신호의 지연 기간(Td) 이상으로 확보할 필요가 없다. 따라서, 제1 및 제2 실시 예는 도 10의 (b)에서와 같이 먹스 신호들 간의 간격을 최소로 설정하거나 심지어는 먹스 신호들 간의 간격을 없앨 수도 있다. 수평라인의 개수에 따라서 게이트펄스가 출력되는 1수평기간은 한정되어 있기 때문에, 먹스 신호들(MUX1~MUX3) 간의 간격을 줄이면 먹스 신호가 출력되는 기간을 늘릴 수 있다.
따라서 제1 및 제2 실시 예에 의한 먹스 신호의 출력 구간(Tm’)은 종래의 먹스 신호의 출력 구간(Tm) 보다 길게 확보될 수 있다. 먹스 신호의 출력 구간은 화소들에 데이터전압을 충전하는 시간이기 때문에, 결국 제1 및 제2 실시 예는 데이터충전시간을 늘릴 수 있다. 이에 따라서 제1 및 제2 실시 예는 고해상도의 표시장치에 적용하기에 유리하다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (14)

  1. 복수 개의 색상 화소로 이루어지는 화소 그룹 및 상기 색상 화소들과 연결되는 데이터라인이 배치되는 표시패널;
    상기 색상 화소들에 제공되는 데이터전압을 생성하고, 상기 데이터전압을 소스채널들을 통해서 출력하되, 각각의 소스채널은 1 수평기간 동안 하나의 수평라인에 연결된 동일 색상 화소에 공급되는 데이터 전압을 출력하고 다음 수평기간 동안은 다음 수평라인에 연결된 다른 색상 화소에 공급되는 데이터 전압을 출력하는 데이터 구동부; 및
    상기 1 수평기간 동안 출력되는 상기 데이터 전압을 분할하여 상기 하나의 수평 라인에 속한 동일 컬러의 서브 픽셀들에 순차적으로 공급되도록 상기 소스채널과 복수 개의 상기 데이터라인을 연결하는 스위치부를 포함하는 표시장치.
  2. 제 1 항에 있어서,
    상기 색상 화소들은
    제(3m-2)(m은 자연수) 컬럼라인을 따라서 배열되는 적색 화소;
    제(3m-1) 컬럼라인을 따라서 배열되는 녹색 화소; 및
    제3m 컬럼라인을 따라서 배열되는 청색 화소를 포함하고,
    상기 소스채널은 상기 1 수평기간 동안에
    제1 색상 데이터전압을 출력하는 제(3k-2)(3k=m인 조건을 만족하는 자연수) 소스채널;
    제2 색상 데이터전압을 출력하는 제(3k-1) 소스채널; 및
    제3 색상 데이터전압을 출력하는 제(3k) 소스채널을 포함하는 표시장치.
  3. 제 2 항에 있어서,
    상기 데이터라인들은 상기 제1 내지 제3m(m은 자연수) 컬럼라인을 따라서 각각 배치되는 제1 내지 제3m 데이터라인을 포함하고,
    상기 제(3i-2)(i는 k 이하의 자연수) 소스채널은 제(3i-2) 데이터라인, 제(3[i+1]-2) 데이터라인 및 제(3[i+2]-2) 데이터라인에 연결되고,
    상기 제(3i-1) 소스채널은 제(3i-1) 데이터라인, 제(3[i+1]-1) 데이터라인 및 제(3[i+2]-1) 데이터라인에 연결되고,
    상기 제3i 소스채널은 제3i 데이터라인, 제(3[i+1]) 데이터라인 및 제(3[i+2]) 데이터라인에 연결되는 표시장치.
  4. 제 3 항에 있어서,
    상기 1 수평기간은 하나의 게이트펄스가 제공되는 구간 내에 포함되는 제1 내지 제3 스캔기간을 포함하는 표시장치.
  5. 제 4 항에 있어서,
    상기 데이터 구동부는
    상기 제1 스캔기간 동안, 상기 제(3m-2) 데이터라인과 상기 제(3m-1) 데이터라인 및 상기 제3m 데이터라인에 데이터전압을 제공하고,
    제2 스캔기간 동안, 제(3[m+1]-2) 데이터라인과 제(3[m+1]-1) 데이터라인 및 제(3[m+1]) 데이터라인에 데이터전압을 제공하며,
    제3 스캔기간 동안, 제(3[m+2]-2) 데이터라인과 제(3[m+2]-1) 데이터라인 및 제(3[m+2]) 데이터라인에 데이터전압을 제공하는 표시장치.
  6. 제 4 항에 있어서,
    상기 데이터 구동부는 수평주기 마다 상기 소스채널에 제공되는 색상 데이터 전압을 변경하는 표시장치.
  7. 제 4 항에 있어서,
    상기 스위치부는
    상기 제1 스캔기간 동안에 제공받는 제1 먹스 신호에 의해서, 상기 소스채널과 상기 데이터라인을 연결하는 제1 스위치소자;
    상기 제2 스캔기간 동안에 제공받는 제2 먹스 신호에 의해서, 상기 소스채널과 상기 데이터라인을 연결하는 제2 스위치소자; 및
    상기 제3 스캔기간 동안에 제공받는 제3 먹스 신호에 의해서, 상기 소스채널과 상기 데이터라인을 연결하는 제3 스위치소자를 포함하는 표시장치.
  8. 제 4 항에 있어서,
    기수 데이터라인은 우수 수평라인에 배열된 화소들과 연결되고,
    우수 데이터라인은 기수 수평라인에 배열된 화소들과 연결되며,
    기수 소스채널과 우수 소스채널은 서로 다른 극성의 데이터전압을 출력하는 표시장치.
  9. 제 1 항에 있어서,
    제(3m-2)(m은 자연수) 컬럼라인을 따라서 배열되는 적색 화소;
    제(3m-1) 컬럼라인을 따라서 배열되는 녹색 화소; 및
    제3m 컬럼라인을 따라서 배열되는 청색 화소를 포함하고,
    상기 소스채널은 상기 1 수평기간 동안에
    제1 색상 데이터전압을 출력하는 제(3k-2)(k는 2k=m인 조건을 만족하는 자연수) 소스채널;
    제2 색상 데이터전압을 출력하는 제(3k-1) 소스채널; 및
    제3 색상 데이터전압을 출력하는 제(3k) 소스채널을 포함하는 표시장치.
  10. 제 9 항에 있어서,
    상기 데이터라인들은 상기 제1 내지 제3m(m은 자연수) 컬럼라인을 따라서 각각 배치되는 제1 내지 제3m 데이터라인을 포함하고,
    상기 제(3i-2)(i는 k 이하의 자연수) 소스채널은 제(3i-2) 데이터라인 및 제(3(i+1)-2) 데이터라인에 연결되고,
    상기 제(3i-1) 소스채널은 제(3i-1) 데이터라인 및 제(3[i+1]-1) 데이터라인에 연결되고,
    상기 제3i 소스채널은 제3i 데이터라인 및 제(3[i+1]) 데이터라인에 연결되는 표시장치.
  11. 제 10 항에 있어서,
    상기 1 수평기간은 제1 및 제2 스캔기간을 포함하는 표시장치.
  12. 제 11 항에 있어서,
    상기 데이터 구동부는
    상기 제1 스캔기간 동안, 상기 제(3i-2) 데이터라인과 상기 제(3i-1) 데이터라인 및 상기 제3i 데이터라인에 데이터전압을 제공하고,
    제2 스캔기간 동안, 상기 제(3[i+1]-2) 데이터라인과 상기 제(3[i+1]-1) 데이터라인 및 상기 제(3[i+1]) 데이터라인에 데이터전압을 제공하는 표시장치.
  13. 제 11 항에 있어서,
    상기 데이터 구동부는 수평주기 마다 상기 소스채널에 제고되는 색상 데이터전압을 변경하는 표시장치.
  14. 제 12 항에 있어서,
    상기 스위치부는
    상기 제1 스캔기간 동안에 제공받는 제1 먹스 신호에 의해서, 상기 소스채널과 상기 데이터라인을 연결하는 제1 스위치소자; 및
    상기 제2 스캔기간 동안에 제공받는 제2 먹스 신호에 의해서, 상기 소스채널과 상기 데이터라인을 연결하는 제2 스위치소자를 포함하는 표시장치.
KR1020150061857A 2015-04-30 2015-04-30 표시장치 KR102350392B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020150061857A KR102350392B1 (ko) 2015-04-30 2015-04-30 표시장치
CN201510724647.3A CN106097988B (zh) 2015-04-30 2015-10-29 显示装置
EP15195842.8A EP3089150B1 (en) 2015-04-30 2015-11-23 Display device
US14/983,708 US10242634B2 (en) 2015-04-30 2015-12-30 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150061857A KR102350392B1 (ko) 2015-04-30 2015-04-30 표시장치

Publications (2)

Publication Number Publication Date
KR20160130028A KR20160130028A (ko) 2016-11-10
KR102350392B1 true KR102350392B1 (ko) 2022-01-17

Family

ID=54703824

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150061857A KR102350392B1 (ko) 2015-04-30 2015-04-30 표시장치

Country Status (4)

Country Link
US (1) US10242634B2 (ko)
EP (1) EP3089150B1 (ko)
KR (1) KR102350392B1 (ko)
CN (1) CN106097988B (ko)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105353546B (zh) * 2015-12-11 2018-08-14 武汉华星光电技术有限公司 点反转模式的液晶显示面板
CN105469765B (zh) * 2016-01-04 2018-03-30 武汉华星光电技术有限公司 多路复用型显示驱动电路
FR3047378B1 (fr) * 2016-01-29 2018-05-18 STMicroelectronics (Alps) SAS Circuit de fourniture d'un signal video analogique
CN105913823A (zh) * 2016-06-23 2016-08-31 武汉华星光电技术有限公司 高解析度解复用器驱动电路
US20180075817A1 (en) * 2016-09-09 2018-03-15 Samsung Electronics Co., Ltd. Display driver integrated circuit for driving display panel
KR20180059664A (ko) 2016-11-25 2018-06-05 엘지디스플레이 주식회사 표시장치
KR102578713B1 (ko) * 2016-11-29 2023-09-18 엘지디스플레이 주식회사 표시장치
CN106782405B (zh) * 2017-02-07 2019-04-30 武汉华星光电技术有限公司 显示驱动电路及液晶显示面板
KR102459706B1 (ko) * 2017-09-13 2022-10-28 엘지디스플레이 주식회사 멀티플렉서를 이용한 유기발광 표시장치
WO2019053834A1 (ja) * 2017-09-14 2019-03-21 シャープ株式会社 表示装置およびその駆動方法
KR102482210B1 (ko) * 2017-12-28 2022-12-27 엘지디스플레이 주식회사 터치표시장치 및 그 구동방법
CN108198539A (zh) * 2018-02-13 2018-06-22 厦门天马微电子有限公司 显示面板及其驱动方法、显示装置
KR102556917B1 (ko) * 2018-03-09 2023-07-19 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN108594554B (zh) * 2018-05-09 2020-11-17 京东方科技集团股份有限公司 一种阵列基板,其驱动方法及显示装置
CN108766338B (zh) * 2018-06-19 2020-12-04 北京小米移动软件有限公司 显示面板及其驱动方法、电子设备
US10748466B2 (en) 2018-09-20 2020-08-18 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and method of driving the same
CN108986763A (zh) * 2018-09-20 2018-12-11 武汉华星光电半导体显示技术有限公司 显示面板及其驱动方法
CN109308882A (zh) * 2018-11-28 2019-02-05 武汉华星光电技术有限公司 显示面板的驱动方法
KR20200069698A (ko) * 2018-12-07 2020-06-17 엘지디스플레이 주식회사 전계발광 표시장치
KR20200072769A (ko) * 2018-12-13 2020-06-23 엘지디스플레이 주식회사 평판 표시 장치
CN109637414B (zh) * 2018-12-28 2022-07-22 厦门天马微电子有限公司 一种显示面板驱动电路及其驱动方法、显示装置
KR20200107021A (ko) * 2019-03-05 2020-09-16 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 표시 장치
CN109754745B (zh) * 2019-03-26 2021-10-01 京东方科技集团股份有限公司 显示面板的驱动方法和显示装置
CN110060650B (zh) * 2019-05-28 2020-12-04 武汉华星光电技术有限公司 多路复用型液晶显示驱动电路
KR20210079789A (ko) * 2019-12-20 2021-06-30 엘지디스플레이 주식회사 표시 장치
CN111009224A (zh) * 2019-12-26 2020-04-14 厦门天马微电子有限公司 显示面板的驱动方法、显示装置
CN111292666A (zh) * 2020-03-27 2020-06-16 武汉华星光电技术有限公司 一种列反转驱动电路及显示面板
CN111312192A (zh) * 2020-04-02 2020-06-19 深圳市华星光电半导体显示技术有限公司 驱动电路及液晶显示器
KR20220083075A (ko) * 2020-12-11 2022-06-20 주식회사 엘엑스세미콘 디스플레이 장치 및 이를 구동하는 방법
KR20220092133A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 듀얼 데이터배선을 포함하는 표시장치 및 그 구동방법
KR20220094668A (ko) 2020-12-29 2022-07-06 엘지디스플레이 주식회사 먹스를 포함하는 표시장치 및 그 구동방법
US11769436B2 (en) 2021-02-17 2023-09-26 Samsung Electronics Co., Ltd. Display apparatus including display driving circuit and display panel
CN114255715B (zh) * 2021-12-16 2022-11-08 武汉华星光电技术有限公司 多路复用显示面板及其驱动方法
WO2023183645A1 (en) * 2022-03-25 2023-09-28 Meta Platforms Technologies, Llc Grouped demultiplexing for foveated-resolution display
WO2023236012A1 (zh) * 2022-06-06 2023-12-14 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104505038A (zh) * 2014-12-24 2015-04-08 深圳市华星光电技术有限公司 一种液晶面板的驱动电路及液晶显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101057781B1 (ko) * 2004-06-30 2011-08-19 엘지디스플레이 주식회사 일렉트로-루미네센스 표시장치
KR100897171B1 (ko) * 2007-07-27 2009-05-14 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR20090070316A (ko) * 2007-12-27 2009-07-01 엘지디스플레이 주식회사 모노 액정표시장치와 그 구동 방법
TWI396912B (zh) * 2008-01-31 2013-05-21 Novatek Microelectronics Corp 子畫素重新排列之液晶顯示器
JP2010122355A (ja) * 2008-11-18 2010-06-03 Canon Inc 表示装置及びカメラ
JP5025025B2 (ja) * 2009-05-15 2012-09-12 株式会社ジャパンディスプレイセントラル 液晶表示装置および液晶表示装置の駆動方法
TWI473061B (zh) * 2012-10-22 2015-02-11 Au Optronics Corp 電致發光顯示面板及其驅動方法
KR101451589B1 (ko) * 2012-12-11 2014-10-16 엘지디스플레이 주식회사 영상 표시장치와 그 구동방법
KR102071566B1 (ko) * 2013-02-27 2020-03-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102063346B1 (ko) * 2013-03-06 2020-01-07 엘지디스플레이 주식회사 액정표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104505038A (zh) * 2014-12-24 2015-04-08 深圳市华星光电技术有限公司 一种液晶面板的驱动电路及液晶显示装置

Also Published As

Publication number Publication date
EP3089150B1 (en) 2023-03-01
EP3089150A1 (en) 2016-11-02
US10242634B2 (en) 2019-03-26
KR20160130028A (ko) 2016-11-10
CN106097988A (zh) 2016-11-09
US20160322008A1 (en) 2016-11-03
CN106097988B (zh) 2021-01-26

Similar Documents

Publication Publication Date Title
KR102350392B1 (ko) 표시장치
EP3327716B1 (en) Display device
KR101341906B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
EP3327715B1 (en) Display device
KR101451589B1 (ko) 영상 표시장치와 그 구동방법
KR101357306B1 (ko) Lcd 드라이버 id에서 인버젼을 구현하기 위한 데이터매핑 방법 및 상기 데이터 매핑 방법을 구현하기에 적합한액정 표시 장치
US20080012818A1 (en) Shift register, display device including shift register, method of driving shift register and method of driving display device
US20110249046A1 (en) Liquid crystal display device
US8717271B2 (en) Liquid crystal display having an inverse polarity between a common voltage and a data signal
KR102562943B1 (ko) 표시 장치
KR20150073491A (ko) 액정 표시 장치 및 그의 구동 방법
KR101958654B1 (ko) 도트 인버젼 액정표시장치
KR101985245B1 (ko) 액정표시장치
KR102090607B1 (ko) 액정표시장치
US20220189431A1 (en) Display device and method of driving same
KR20130011265A (ko) 액정표시장치 및 그 구동 방법
KR102290614B1 (ko) 표시패널 및 이를 포함하는 표시장치
KR102339650B1 (ko) 표시장치
KR101441389B1 (ko) 액정표시장치 및 이의 구동방법
KR20090041787A (ko) 액정표시장치
KR20130010576A (ko) 액정표시장치 및 그 구동방법
KR20130046911A (ko) 액정표시장치
KR20170119956A (ko) 표시장치
KR20170064209A (ko) 액정표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right