KR20220133362A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20220133362A
KR20220133362A KR1020210037997A KR20210037997A KR20220133362A KR 20220133362 A KR20220133362 A KR 20220133362A KR 1020210037997 A KR1020210037997 A KR 1020210037997A KR 20210037997 A KR20210037997 A KR 20210037997A KR 20220133362 A KR20220133362 A KR 20220133362A
Authority
KR
South Korea
Prior art keywords
pixel circuit
circuit unit
scan line
light emitting
display area
Prior art date
Application number
KR1020210037997A
Other languages
English (en)
Inventor
박주찬
김선호
김건희
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210037997A priority Critical patent/KR20220133362A/ko
Priority to US17/528,169 priority patent/US20220310760A1/en
Priority to CN202210160438.0A priority patent/CN115132113A/zh
Publication of KR20220133362A publication Critical patent/KR20220133362A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H01L27/3276
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • H01L27/3223
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 개시는 표시 장치에 관한 것으로, 일 실시예에 따른 표시 장치는 기판, 상기 기판 위에 위치하는 복수의 스캔선, 상기 스캔선과 교차하는 복수의 데이터선 및 복수의 더미 데이터선, 상기 스캔선 및 상기 데이터선에 연결되어 있는 복수의 제1 화소 회로부, 상기 제1 화소 회로부에 연결되어 있는 제1 발광 소자, 상기 스캔선 및 상기 더미 데이터선에 연결되어 있는 복수의 제2 화소 회로부, 및 상기 제2 화소 회로부에 연결되어 있는 제2 발광 소자를 포함하고, 상기 복수의 스캔선 중 적어도 어느 하나의 스캔선은 인접한 다른 하나의 스캔선과 교차한다.

Description

표시 장치{DISPLAY DEVICE}
본 개시는 표시 장치에 관한 것이다.
표시 장치는 화면을 표시하는 장치로서, 액정 표시 장치(Liquid Crystal Display, LCD), 유기 발광 표시 장치(Organic Light Emitting Diode, OLED) 등이 있다. 이러한 표시 장치는 휴대 전화, 내비게이션, 디지털 사진기, 전자 북, 휴대용 게임기, 또는 각종 단말기 등과 같이 다양한 전자 기기들에 사용되고 있다.
표시 장치는 화면이 표시되는 표시 영역과 화면이 표시되지 않는 주변 영역을 포함할 수 있다. 표시 영역에는 행 방향 및 열 방향으로 복수의 화소가 배치될 수 있다. 각 화소 내에는 트랜지스터, 커패시터 등과 같은 다양한 소자와 이들 소자에 신호를 공급할 수 있는 다양한 배선들이 위치할 수 있다. 주변 영역에는 이러한 화소를 구동하기 위해 전기적 신호를 전달하는 다양한 배선들, 스캔 구동부, 데이터 구동부, 제어부 등이 위치할 수 있다.
이러한 주변 영역의 크기를 줄이고, 표시 영역을 확대하고자 하는 요구가 늘어나고 있으나, 고해상도 및 고속 구동을 구현하는 과정에서 구동부가 차이하는 면적이 증가하고 있어 주변 영역의 크기를 줄이기 어려운 문제점이 있다.
실시예들은 표시 영역이 확장된 표시 장치를 제공하기 위한 것이다.
일 실시예에 따른 표시 장치는 기판, 상기 기판 위에 위치하는 복수의 스캔선, 상기 스캔선과 교차하는 복수의 데이터선 및 복수의 더미 데이터선, 상기 스캔선 및 상기 데이터선에 연결되어 있는 복수의 제1 화소 회로부, 상기 제1 화소 회로부에 연결되어 있는 제1 발광 소자, 상기 스캔선 및 상기 더미 데이터선에 연결되어 있는 복수의 제2 화소 회로부, 및 상기 제2 화소 회로부에 연결되어 있는 제2 발광 소자를 포함하고, 상기 복수의 스캔선 중 적어도 어느 하나의 스캔선은 인접한 다른 하나의 스캔선과 교차한다.
상기 기판은 표시 영역 및 주변 영역을 포함하고, 상기 표시 영역은 제1 표시 영역 및 상기 제1 표시 영역과 주변 영역 사이에 위치하는 제2 표시 영역을 포함하고, 상기 제1 화소 회로부 및 상기 제1 발광 소자는 상기 제1 표시 영역에 위치하고, 상기 제2 화소 회로부 및 상기 제2 발광 소자는 상기 제2 표시 영역에 위치할 수 있다.
일 실시예에 따른 표시 장치는 상기 제1 발광 소자 및 상기 제2 발광 소자를 구동하기 위한 신호를 생성하여 전달하는 구동 회로부를 더 포함하고, 상기 구동 회로부의 적어도 일부는 상기 제2 표시 영역에 위치하고, 상기 구동 회로부의 나머지 일부는 상기 주변 영역에 위치할 수 있다.
상기 제2 발광 소자는 상기 구동 회로부와 중첩할 수 있다.
상기 제1 발광 소자의 발광 영역은 자신과 연결되어 있는 제1 화소 회로부와 중첩하고, 상기 복수의 제2 발광 소자의 적어도 어느 하나의 제2 발광 소자의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부와 중첩하지 않을 수 있다.
상기 복수의 제2 발광 소자 중 적어도 어느 하나의 제2 발광 소자의 발광 영역은 자신과 연결되어 있지 않는 제2 화소 회로부와 중첩할 수 있다.
상기 구동 회로부는 스캔 구동부, 데이터 구동부, 구동 전압 공급 라인, 및 공통 전압 공급 라인을 포함하고, 상기 스캔 구동부는 상기 제2 표시 영역에 위치할 수 있다.
상기 복수의 스캔선은 제1 방향으로 연장되어 있고, 상기 복수의 데이터선 및 상기 복수의 더미 데이터선은 상기 제1 방향과 교차하는 제2 방향으로 연장되어 있고, 상기 제1 화소 회로부 및 상기 제2 화소 회로부는 상기 제1 방향 및 상기 제2 방향을 따라 매트릭스 형태로 배치될 수 있다.
상기 복수의 스캔선은 제1 스캔선, 제2 스캔선, 제3 스캔선 및 제4 스캔선을 포함하고, 상기 제1 스캔선은 첫 번째 행에 위치하는 제1 화소 회로부 및 첫 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고, 상기 제2 스캔선은 두 번째 행에 위치하는 제1 화소 회로부 및 두 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고, 상기 제3 스캔선은 세 번째 행에 위치하는 제1 화소 회로부 및 네 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고, 상기 제4 스캔선은 네 번째 행에 위치하는 제1 화소 회로부 및 세 번째 행에 위치하는 제2 화소 회로부에 연결될 수 있다.
상기 제3 스캔선 및 상기 제4 스캔선은 상기 제1 표시 영역과 상기 제2 표시 영역 사이의 경계에서 서로 교차할 수 있다.
상기 제3 스캔선은 상기 제1 표시 영역에 위치하는 제1 부분, 상기 제2 표시 영역에 위치하는 제2 부분, 및 상기 제1 부분과 상기 제2 부분을 연결하는 연결부를 포함하고, 상기 제3 스캔선과 상기 제4 스캔선의 교차 지점에서 상기 제3 스캔선의 연결부는 상기 제4 스캔선과 중첩할 수 있다.
상기 제3 스캔선의 제1 부분 및 제2 부분은 상기 제4 스캔선과 동일한 층에 위치하고, 상기 제3 스캔선의 연결부는 상기 제4 스캔선과 상이한 층에 위치할 수 있다.
상기 복수의 스캔선은 제1 스캔선, 제2 스캔선, 제3 스캔선 및 제4 스캔선을 포함하고, 상기 제1 스캔선은 첫 번째 행에 위치하는 제1 화소 회로부 및 두 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고, 상기 제2 스캔선은 두 번째 행에 위치하는 제1 화소 회로부 및 첫 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고, 상기 제3 스캔선은 세 번째 행에 위치하는 제1 화소 회로부 및 세 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고, 상기 제4 스캔선은 네 번째 행에 위치하는 제1 화소 회로부 및 네 번째 행에 위치하는 제2 화소 회로부에 연결될 수 있다.
상기 제1 스캔선 및 상기 제2 스캔선은 상기 제1 표시 영역과 상기 제2 표시 영역 사이의 경계에서 서로 교차할 수 있다.
상기 제2 발광 소자의 크기는 상기 제1 발광 소자의 크기보다 크고, 상기 제2 화소 회로부의 면적은 상기 제1 화소 회로부의 면적보다 클 수 있다.
상기 제2 발광 소자의 크기는 상기 제1 발광 소자의 크기의 2배이고, 상기 제2 화소 회로부의 면적은 상기 제1 화소 회로부의 면적의 2배일 수 있다.
일 실시예에 따른 표시 장치는 제1 표시 영역, 주변 영역, 상기 제1 표시 영역과 상기 주변 영역 사이에 위치하는 제2 표시 영역을 포함하는 기판, 상기 기판 위에 위치하는 제1 스캔선 및 제2 스캔선, 상기 제1 표시 영역에 위치하고, 상기 제1 스캔선 또는 상기 제2 스캔선에 연결되어 있는 제1 화소 회로부, 및 상기 제2 표시 영역에 위치하고, 상기 제1 스캔선 또는 상기 제2 스캔선에 연결되어 있는 제2 화소 회로부를 포함하고, 상기 제1 스캔선에 연결되어 있는 제1 화소 회로부는 상기 제2 스캔선에 연결되어 있는 제2 화소 회로부와 동일한 행에 위치하고, 상기 제2 스캔선에 연결되어 있는 제1 화소 회로부는 상기 제1 스캔선에 연결되어 있는 제2 화소 회로부와 동일한 행에 위치한다.
상기 제1 스캔선과 상기 제2 스캔선은 상기 제1 표시 영역과 상기 제2 표시 영역 사이의 경계에서 서로 교차할 수 있다.
일 실시예에 따른 표시 장치는 상기 제1 화소 회로부에 연결되어 있는 제1 발광 소자, 및 상기 제2 화소 회로부에 연결되어 있는 제2 발광 소자를 더 포함하고, 상기 제1 발광 소자의 발광 영역은 자신과 연결되어 있는 제1 화소 회로부와 중첩하고, 상기 제2 발광 소자의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부와 중첩하지 않을 수 있다.
일 실시예에 따른 표시 장치는 상기 제1 발광 소자 및 상기 제2 발광 소자를 구동하기 위한 신호를 생성하여 전달하는 구동 회로부를 더 포함하고, 상기 제2 발광 소자는 상기 구동 회로부와 중첩할 수 있다.
실시예들에 따르면 표시 영역이 확장된 표시 장치를 제공할 수 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 도 1의 II-II선을 따라 나타낸 단면도이다.
도 3은 일 실시예에 의한 표시 장치의 화소 회로부와 발광 소자의 연결 관계를 나타낸 도면이다.
도 4는 일 실시예에 의한 표시 장치의 제1 화소 회로부와 제1 발광 소자를 나타낸 단면도이다.
도 5는 일 실시예에 의한 표시 장치의 제2 화소 회로부와 제2 발광 소자를 나타낸 단면도이다.
도 6은 일 실시예에 의한 표시 장치의 제1 화소 회로부와 신호선들의 연결 관계를 나타낸 도면이다.
도 7은 일 실시예에 의한 표시 장치의 제2 화소 회로부와 신호선들의 연결 관계를 나타낸 도면이다.
도 8은 일 실시예에 의한 표시 장치의 일부를 나타낸 평면도이다.
도 9는 도 8의 IX-IX선을 따라 나타낸 단면도이다.
도 10은 일 실시예에 의한 표시 장치의 회로도이다.
도 11은 일 실시예에 의한 표시 장치의 제2 화소 회로부와 신호선들의 연결 관계를 나타낸 도면이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
또한, 명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
또한, 명세서 전체에서, "평면상"이라 할 때, 이는 대상 부분을 위에서 보았을 때를 의미하며, "단면상"이라 할 때, 이는 대상 부분을 수직으로 자른 단면을 옆에서 보았을 때를 의미한다.
먼저, 도 1 및 도 2를 참조하여 일 실시예에 의한 표시 장치에 대해 설명하면 다음과 같다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이고, 도 2는 도 1의 II-II선을 따라 나타낸 단면도이다.
도 1 및 도 2에 도시된 바와 같이, 일 실시예에 의한 표시 장치(1000)는 기판(110) 및 기판(110) 위에 위치하는 발광 소자(ED1, ED2)를 포함한다.
기판(110)은 표시 영역(DA), 및 표시 영역(DA)에 인접한 주변 영역(PA)을 포함한다.
표시 영역(DA)은 표시 장치(1000)의 중심부에 위치할 수 있고, 대략 사각 형상으로 이루어질 수 있으며, 각 코너부는 라운드 형상을 가질 수 있다. 표시 영역(DA)은 영상을 표시하는 영역으로, 제1 표시 영역(DA1) 및 제2 표시 영역(DA2)을 포함할 수 있다.
제1 표시 영역(DA1)은 표시 영역(DA)의 가운데에 위치하고 있고, 표시 영역(DA)의 대부분을 차지할 수 있다.
제2 표시 영역(DA2)은 제1 표시 영역(DA1)에 인접하여 위치할 수 있다. 제2 표시 영역(DA2)은 제1 표시 영역(DA1)의 좌측 및 우측 즉, 양측에 위치할 수 있다. 또한, 제2 표시 영역(DA2)은 제1 표시 영역(DA1)의 상측 및 하측에도 더 위치할 수 있다. 다만, 이에 한정되는 것은 아니고, 제2 표시 영역(DA2)이 제1 표시 영역(DA1)의 일측에만 위치할 수도 있다. 제2 표시 영역(DA2)은 제1 표시 영역(DA1)과 주변 영역(PA) 사이에 위치할 수 있다.
주변 영역(PA)은 표시 영역(DA)을 둘러싸는 형태로 이루어질 수 있다. 주변 영역(PA)은 영상이 표시되지 않는 영역으로서, 표시 장치의 외곽부에 위치할 수 있다.
발광 소자(ED1, ED2)는 기판(110)의 표시 영역(DA)에 위치할 수 있으며, 복수의 신호선(PL, DL, SL)과 전기적으로 연결되어 있다. 각 발광 소자(ED1, ED2)는 예컨대, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다. 표시 영역(DA)은 발광 소자(ED1, ED2)들에서 방출되는 빛을 통해 소정의 이미지를 제공할 수 있다. 발광 소자(ED1, ED2)는 제1 발광 소자(ED1) 및 제2 발광 소자(ED2)를 포함할 수 있다. 제1 발광 소자(ED1)는 제1 표시 영역(DA1)에 위치할 수 있고, 제2 발광 소자(ED2)는 제2 표시 영역(DA2)에 위치할 수 있다.
일 실시예에 따른 표시 장치(1000)는 기판(110) 상에 배치되는 화소 회로부(PC1, PC2)를 더 포함할 수 있다. 화소 회로부(PC1, PC2)는 제1 화소 회로부(PC1) 및 제2 화소 회로부(PC2)를 포함할 수 있다. 제1 화소 회로부(PC1)는 실질적으로 복수의 제1 화소 회로부(PC1)가 행렬 형태로 배열된 영역을 나타낸 것이며, 제2 화소 회로부(PC2)는 실질적으로 복수의 제2 화소 회로부(PC2)가 행렬 형태로 배열된 영역을 나타낸 것이다. 복수의 제1 화소 회로부(PC1)가 차지하는 면적은 복수의 제2 화소 회로부(PC2)가 차지하는 면적 보다 클 수 있다. 각각의 화소 회로부(PC1, PC2)는 하나의 발광 소자(ED1, ED2)와 연결될 수 있다. 제1 화소 회로부(PC1)는 제1 발광 소자(ED1)와 연결될 수 있고, 제2 화소 회로부(PC2)는 제2 발광 소자(ED2)와 연결될 수 있다. 복수의 화소 회로부의 배열 형태는 특별히 한정된 것은 아니며, 다양한 형태로 배열될 수 있다. 예를 들면 복수의 화소 회로부는 서로 직교하지 않고 경사진 방향으로 교차할 수도 있다.
하나의 제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)의 면적은 상이할 수 있다. 예를 들어 제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)의 길이가 동일하고, 제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)의 폭이 상이할 수 있다. 또는 제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)의 폭이 동일하고, 제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)의 길이가 상이할 수 있다. 또는 제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)의 길이 및 폭이 모두 상이할 수 있다. 이때, 제2 화소 회로부(PC2)의 면적은 제1 화소 회로부(PC1)보다 클 수 있다. 예를 들면, 제2 화소 회로부(PC2)의 면적은 제1 화소 회로부(PC1)의 면적의 약 2배에 이를 수 있다.
일 실시예에 따른 표시 장치(1000)는 구동 회로부를 더 포함할 수 있으며, 구동 회로부는 복수의 구동부 및 신호 배선들을 포함할 수 있다. 일 예로 구동 회로부는 스캔 구동부(20), 데이터 구동부(50), 구동 전압 공급 라인(60), 공통 전압 공급 라인(70) 및 이들과 연결되는 신호 전달 배선 등을 포함할 수 있다. 구동 회로부의 적어도 일부는 제2 표시 영역(DA2)에 위치할 수 있고, 나머지 일부는 주변 영역(PA)에 위치할 수 있다.
스캔 구동부(20)는 스캔선(SL)을 통해 발광 소자(ED1, ED2)에 전기적으로 연결되는 화소 회로부(PC1, PC2)에 스캔 신호를 생성하여 전달한다. 일 실시예에 따라 스캔 구동부(20)는 제1 표시 영역(DA1)의 좌측 및 우측에 배치될 수 있다. 본 명세서는 스캔 구동부(20)가 기판(110)의 양측에 배치된 구조를 도시하나, 다른 실시예로 스캔 구동부는 기판(110)의 일측에만 배치될 수도 있다.
패드부(40)는 기판(110)의 일측 단부에 배치되며, 복수의 단자(41, 42, 44, 45)를 포함한다. 패드부(40)는 절연층에 의해 덮이지 않고 노출되어 인쇄 회로 기판(PCB)과 전기적으로 연결될 수 있다. 패드부(40)는 인쇄 회로 기판(PCB)의 패드부(PCB_P)와 전기적으로 연결될 수 있다. 인쇄 회로 기판(PCB)은 IC 구동칩(80)의 신호 또는 전원을 패드부(40)로 전달 할 수 있다.
제어부는 외부에서 전달되는 복수의 영상 신호를 복수의 영상 데이터 신호로 변경하고, 변경된 신호를 단자(41)를 통해 데이터 구동부(50)에 전달한다. 또한, 제어부는 수직동기신호, 수평동기신호, 및 클럭신호를 전달받아 스캔 구동부(20) 및 데이터 구동부(50)의 구동을 제어하기 위한 제어 신호를 생성하여 단자(44, 41)를 통해 각각에 전달할 수 있다. 제어부는 단자(42)를 통해 구동 전압 공급 라인(60)에 구동 전압(ELVDD)을 전달한다. 또한 제어부는 단자(45)를 통해 공통 전압 공급 라인(70) 각각에 공통 전압(ELVSS)을 전달한다.
데이터 구동부(50)는 주변 영역(PA) 상에 배치될 수 있으며, 데이터선(DL)을 통해 각 발광 소자(ED1, ED2)와 연결된 화소 회로부(PC1, PC2)에 데이터 신호를 생성하여 전달한다. 데이터 구동부(50)는 표시 패널(DP)의 일측에 배치될 수 있으며, 예컨대 패드부(40)와 표시 영역(DA) 사이에 배치될 수 있다.
구동 전압 공급 라인(60)은 주변 영역(PA) 상에 배치될 수 있다. 예컨대, 구동 전압 공급 라인(60)은 데이터 구동부(50) 및 표시 영역(DA) 사이에 배치될 수 있다. 구동 전압 공급 라인(60)은 구동 전압(ELVDD)을 각 발광 소자(ED1, ED2)와 연결된 화소 회로부(PC1, PC2)에 제공한다. 구동 전압 공급 라인(60)은 제1 방향(DR1)으로 배치되며, 제2 방향(DR2)으로 배치된 복수의 구동 전압선(PL)과 연결될 수 있다.
공통 전압 공급 라인(70)은 주변 영역(PA) 상에 배치될 수 있다. 공통 전압 공급 라인(70)은 기판(110)을 둘러싸는 형태를 가질 수 있다. 공통 전압 공급 라인(70)은 발광 소자(ED1, ED2)의 일 전극(예컨대, 제2 전극)에 공통 전압(ELVSS)을 전달한다. 본 명세서는 도시하지 않았으나 주변 영역(PA)에 위치하는 댐을 더 포함할 수 있다.
제1 화소 회로부(PC1) 및 제2 화소 회로부(PC2), 그리고 구동 회로부의 적어도 일부 위에는 발광 소자(ED1, ED2)가 위치할 수 있다.
제1 화소 회로부(PC1)는 제1 화소 회로부(PC1) 상측에 배치되는 제1 발광 소자(ED1)와 전기적으로 연결될 수 있다. 제1 표시 영역(DA1)에는 제1 화소 회로부(PC1) 및 제1 발광 소자(ED1)가 위치할 수 있다. 제1 발광 소자(ED1)에 의해 광이 방출되는 영역이 제1 표시 영역(DA1)이다.
제2 화소 회로부(PC2)는 제2 발광 소자(ED2)와 전기적으로 연결될 수 있다. 제2 발광 소자(ED2)에 의해 광이 방출되는 영역이 제2 표시 영역(DA2)이다. 제2 표시 영역(DA2)에는 제2 화소 회로부(PC2)와 전기적으로 연결되면서, 제2 화소 회로부(PC2) 상에 위치하는 제2 발광 소자(ED2)가 위치할 수 있다. 또한, 제2 표시 영역(DA2)에는 제2 화소 회로부(PC2)와 전기적으로 연결되면서, 스캔 구동부(20) 상에 위치하는 제2 발광 소자(ED2)가 위치할 수 있다.
일반적인 표시 장치에서는 화소 회로부(PC1, PC2) 위에 발광 소자(ED1, ED2)가 위치하고, 구동 회로부 위에는 발광 소자가 위치하지 않는다. 일 실시예에 의한 표시 장치에서 제2 발광 소자(ED2)는 제2 화소 회로부(PC2)와 중첩할 뿐만 아니라 구동 회로부의 스캔 구동부(20)와도 중첩함으로써, 화면이 표시되는 영역을 확장할 수 있다. 상기에서 제2 발광 소자(ED2)는 스캔 구동부(20)와 중첩하는 것으로 설명하였으나, 이에 한정되는 것은 아니고 제2 발광 소자(ED2)는 스캔 구동부(20) 이외에 다른 구동 회로부와 중첩할 수도 있다.
이하에서는 도 3 내지 도 5를 참조하여, 일 실시예에 의한 표시 장치의 각 화소 회로부와 발광 소자의 연결 관계에 대해 설명한다.
도 3은 일 실시예에 의한 표시 장치의 화소 회로부와 발광 소자의 연결 관계를 나타낸 도면이고, 도 4는 일 실시예에 의한 표시 장치의 제1 화소 회로부와 제1 발광 소자를 나타낸 단면도이며, 도 5는 일 실시예에 의한 표시 장치의 제2 화소 회로부와 제2 발광 소자를 나타낸 단면도이다.
먼저, 도 3 및 도 4에 도시된 바와 같이, 일 실시예에 의한 표시 장치의 제1 발광 소자(ED1)의 발광 영역은 제1 발광 소자(ED1)와 연결되어 있는 제1 화소 회로부(PC1)와 중첩한다.
제1 화소 회로부(PC1)는 기판(110) 위에 위치하는 반도체(1130), 게이트 전극(1151), 소스 전극(1173) 및 드레인 전극(1175)을 포함할 수 있다.
기판(110)은 폴리스티렌(polystyrene), 폴리비닐알코올(polyvinyl alcohol), 폴리메틸메타크릴레이트(Polymethyl methacrylate), 폴리에테르술폰(polyethersulfone), 폴리아크릴레이트(polyacrylate), 폴리에테르이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리아릴레이트(polyarylate), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate), 트리아세테이트 셀룰로오스(triacetate cellulose), 셀룰로오스아세테이트 프로피오네이트(cellulose acetate propionate) 중 적어도 하나를 포함할 수 있다. 기판(110)은 휘거나 접힘이 가능한 가요성 재료를 포함할 수 있고, 단층 또는 다층일 수 있다.
기판(110) 위에는 버퍼층(111)이 위치할 수 있다. 버퍼층(111)은 단층 또는 다층 구조를 가질 수 있다. 버퍼층(111)은 질화규소(SiNx), 산화규소(SiOx), 질산화규소(SiOxNy) 등의 무기 절연 물질 또는 유기 절연 물질을 포함할 수 있다. 버퍼층(111)은 경우에 따라 생략될 수도 있다. 또한, 기판(110)과 버퍼층(111) 사이에는 베리어층이 더 위치할 수 있다. 베리어층은 단층 또는 다층 구조를 가질 수 있다. 베리어층은 질화규소(SiNx), 산화규소(SiOx), 질산화규소(SiOxNy) 등의 무기 절연 물질을 포함할 수 있다.
버퍼층(111) 위에는 제1 화소 회로부(PC1)의 반도체(1130)를 포함하는 반도체층이 위치할 수 있다. 반도체(1130)는 제1 영역(1131), 채널(1132) 및 제2 영역(1133)을 포함할 수 있다. 제1 화소 회로부(PC1)의 반도체(1130)의 채널(1132)의 양측에 제1 영역(1131) 및 제2 영역(1133)이 각각 위치할 수 있다. 제1 화소 회로부(PC1)의 반도체(1130)는 비정질 규소, 다결정 규소, 산화물 반도체 등과 같은 반도체 물질을 포함할 수 있다.
제1 화소 회로부(PC1)의 반도체(1130) 위에는 게이트 절연막(140)이 위치할 수 있다. 게이트 절연막(140)은 단층 또는 다층 구조를 가질 수 있다. 게이트 절연막(140)은 질화규소(SiNx), 산화규소(SiOx), 질산화규소(SiOxNy) 등의 무기 절연 물질을 포함할 수 있다.
게이트 절연막(140) 위에는 제1 화소 회로부(PC1)의 게이트 전극(1151)을 포함하는 게이트 도전층이 위치할 수 있다. 제1 화소 회로부(PC1)의 게이트 전극(1151)은 반도체(1130)의 채널(1132)과 중첩할 수 있다. 게이트 도전층은 단층 또는 다층 구조를 가질 수 있다. 게이트 도전층은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu) 및/또는 티타늄(Ti) 등의 금속 물질을 포함할 수 있다. 게이트 도전층을 형성한 후 도핑 공정 또는 플라즈마 처리를 진행할 수 있다. 게이트 도전층에 의해 가려진 반도체층의 부분은 도핑이나 플라즈마 처리가 되지 않고, 게이트 도전층에 의해 덮여 있지 않은 반도체층의 부분은 도핑되거나 플라즈마 처리가 되어 도전체와 동일한 특성을 가질 수 있다.
제1 화소 회로부(PC1)의 게이트 전극(1151) 위에는 층간 절연막(160)이 위치할 수 있다. 층간 절연막(160)은 단층 또는 다층 구조를 가질 수 있다. 층간 절연막(160)은 무기 절연 물질 또는 유기 절연 물질을 포함할 수 있다.
층간 절연막(160) 위에는 제1 화소 회로부(PC1)의 소스 전극(1173) 및 드레인 전극(1175)을 포함하는 데이터 도전층이 위치할 수 있다. 데이터 도전층은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 니켈(Ni), 칼슘(Ca), 몰리브데늄(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)등을 포함할 수 있다.
층간 절연막(160)은 제1 화소 회로부(PC1)의 소스 전극(1173) 및 반도체(1130)의 제1 영역(1131)과 중첩하는 개구부(1161)를 포함할 수 있다. 제1 화소 회로부(PC1)의 소스 전극(1173)은 개구부(1161)를 통해 반도체(1130)의 제1 영역(1131)과 연결될 수 있다. 층간 절연막(160)은 제1 화소 회로부(PC1)의 드레인 전극(1175) 및 반도체(1130)의 제2 영역(1133)과 중첩하는 개구부(1162)를 포함할 수 있다. 제1 화소 회로부(PC1)의 드레인 전극(1175)은 개구부(1162)를 통해 반도체(1130)의 제2 영역(1133)과 연결될 수 있다.
제1 화소 회로부(PC1)의 소스 전극(1173) 및 드레인 전극(1175) 위에는 보호막(180)이 위치할 수 있다. 보호막(180)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용 고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 폴리이미드, 아크릴계 폴리머, 실록산계 폴리머 등의 유기 절연 물질을 포함할 수 있다.
보호막(180) 위에는 제1 화소 회로부(PC1)와 연결되어 있는 제1 발광 소자(ED1)가 위치할 수 있다. 제1 발광 소자(ED1)는 화소 전극(1191), 발광 소자층(1370) 및 공통 전극(1270)을 포함할 수 있다.
제1 발광 소자(ED1)의 화소 전극(1191)은 보호막(180) 위에 위치할 수 있다. 보호막(180)은 화소 전극(1191) 및 제1 화소 회로부(PC1)의 드레인 전극(1175)과 중첩하는 개구부(1181)를 포함할 수 있다. 제1 발광 소자(ED1)의 화소 전극(1191)은 개구부(1181)를 통해 제1 화소 회로부(PC1)의 드레인 전극(1175)과 연결될 수 있다.
제1 발광 소자(ED1)의 화소 전극(1191) 위에는 격벽(350)이 위치할 수 있다. 격벽(350)에는 화소 개구부(1351)가 형성되어 있으며, 격벽(350)의 화소 개구부(1351)는 화소 전극(1191)과 중첩할 수 있다.
격벽(350)의 화소 개구부(1351) 내에는 발광 소자층(1370)이 위치할 수 있다. 발광 소자층(1370)은 화소 전극(1191)과 중첩할 수 있다.
발광 소자층(1370) 및 격벽(350) 위에는 공통 전극(1270)이 위치할 수 있다.
화소 전극(1191), 발광 소자층(1370) 및 공통 전극(1270)이 중첩하는 영역을 중심으로 제1 발광 소자(ED1)가 발광하게 되며, 제1 발광 소자(ED1)의 발광 영역은 자신과 연결되어 있는 제1 화소 회로부(PC1)와 중첩할 수 있다.
제1 표시 영역(DA1)에서 제1 화소 회로부(PC1) 및 제1 발광 소자(ED1)는 각각 제1 방향(DR1) 및 제2 방향(DR2)을 따라 매트릭스 형태로 배치되어 있다. 이때, 1행 1열에 위치하는 제1 화소 회로부(PC1)는 1행 1열에 위치하는 제1 발광 소자(ED1)와 연결되어 있고, 중첩하고 있다. 또한, 1행 2열에 위치하는 제1 화소 회로부(PC1)는 1행 2열에 위치하는 제1 발광 소자(ED1)와 연결되어 있고, 중첩하고 있다. 또한, 2행 1열에 위치하는 제1 화소 회로부(PC1)는 2행 1열에 위치하는 제1 발광 소자(ED1)와 연결되어 있고, 중첩하고 있다. 또한, 2행 2열에 위치하는 제1 화소 회로부(PC1)는 2행 2열에 위치하는 제1 발광 소자(ED1)와 연결되어 있고, 중첩하고 있다.
이때, 각각의 제1 발광 소자(ED1)는 제1 색, 제2 색, 제3 색 중 적어도 어느 하나를 표시할 수 있다. 예를 들면, 제1 발광 소자(ED1)는 적색(R), 녹색(G), 청색(B)을 표시할 수 있다. 이때, 1행 및 3행에는 적색(R)을 표시하는 제1 발광 소자(ED1), 녹색(G)을 표시하는 제1 발광 소자(ED1), 청색(B)을 표시하는 제1 발광 소자(ED1), 녹색(G)을 표시하는 제1 발광 소자(ED1)가 반복하여 배치될 수 있다. 2행 및 4행에는 청색(B)을 표시하는 제1 발광 소자(ED1), 녹색(G)을 표시하는 제1 발광 소자(ED1), 적색(R)을 표시하는 제1 발광 소자(ED1), 녹색(G)을 표시하는 제1 발광 소자(ED1)가 반복하여 배치될 수 있다.
다음으로, 도 3 및 도 5에 도시된 바와 같이, 일 실시예에 의한 표시 장치의 제2 발광 소자(ED2)의 발광 영역은 제2 발광 소자(ED2)와 연결되어 있는 제2 화소 회로부(PC2)와 중첩하지 않는다.
제2 화소 회로부(PC2)는 기판(110) 위에 위치하는 반도체(2130), 게이트 전극(2151), 소스 전극(2173) 및 드레인 전극(2175)을 포함할 수 있다.
기판(110) 위에는 버퍼층(111)이 위치할 수 있고, 제2 화소 회로부(PC2)의 반도체(2130)는 버퍼층(111) 위에 위치할 수 있다. 제2 화소 회로부(PC2)의 반도체(2130)는 반도체층에 위치할 수 있다.
제2 화소 회로부(PC2)의 반도체(2130) 위에는 게이트 절연막(140)이 위치할 수 있고, 게이트 절연막(140) 위에는 제2 화소 회로부(PC2)의 게이트 전극(2151)이 위치할 수 있다. 제2 화소 회로부(PC2)의 게이트 전극(2151)은 게이트 도전층에 위치할 수 있다. 제2 화소 회로부(PC2)의 게이트 전극(2151)은 반도체(2130)의 채널(2132)과 중첩할 수 있다.
제2 화소 회로부(PC2)의 게이트 전극(2151) 위에는 층간 절연막(160)이 위치할 수 있고, 층간 절연막(160) 위에는 제2 화소 회로부(PC2)의 소스 전극(2173) 및 드레인 전극(2175)이 위치할 수 있다. 제2 화소 회로부(PC2)의 소스 전극(2173) 및 드레인 전극(2175)은 데이터 도전층에 위치할 수 있다.
층간 절연막(160)은 제2 화소 회로부(PC2)의 소스 전극(2173) 및 반도체(2130)의 제1 영역(2131)과 중첩하는 개구부(2161)를 포함할 수 있다. 제2 화소 회로부(PC2)의 소스 전극(2173)은 개구부(2161)를 통해 반도체(2130)의 제1 영역(2131)과 연결될 수 있다. 층간 절연막(160)은 제2 화소 회로부(PC2)의 드레인 전극(2175) 및 반도체(2130)의 제2 영역(2133)과 중첩하는 개구부(2162)를 포함할 수 있다. 제2 화소 회로부(PC2)의 드레인 전극(2175)은 개구부(2162)를 통해 반도체(2130)의 제2 영역(2133)과 연결될 수 있다.
제2 화소 회로부(PC2)의 소스 전극(2173) 및 드레인 전극(2175) 위에는 보호막(180)이 위치할 수 있다.
보호막(180) 위에는 제2 화소 회로부(PC2)와 연결되어 있는 제2 발광 소자(ED2)가 위치할 수 있다. 제2 발광 소자(ED2)는 화소 전극(2191), 발광 소자층(2370) 및 공통 전극(2270)을 포함할 수 있다.
제2 발광 소자(ED2)의 화소 전극(2191)은 보호막(180) 위에 위치할 수 있다. 보호막(180)은 화소 전극(2191) 및 제2 화소 회로부(PC2)의 드레인 전극(2175)과 중첩하는 개구부(2181)를 포함할 수 있다. 제2 발광 소자(ED2)의 화소 전극(2191)은 개구부(2181)를 통해 제2 화소 회로부(PC2)의 드레인 전극(2175)과 연결될 수 있다.
제2 발광 소자(ED2)의 화소 전극(2191) 위에는 격벽(350)이 위치할 수 있다. 격벽(350)에는 화소 개구부(2351)가 형성되어 있으며, 격벽(350)의 화소 개구부(2351)는 화소 전극(2191)과 중첩할 수 있다.
격벽(350)의 화소 개구부(2351) 내에는 제2 발광 소자(ED2)의 발광 소자층(2370)이 위치할 수 있다. 발광 소자층(2370)은 화소 전극(2191)과 중첩할 수 있다.
발광 소자층(2370) 및 격벽(350) 위에는 공통 전극(2270)이 위치할 수 있다. 제2 발광 소자(ED2)의 공통 전극(2270)과 제1 발광 소자(ED1)의 공통 전극(1270)은 일체로 이루어질 수 있으며, 기판(110) 위의 대부분의 영역에 전체적으로 위치할 수 있다.
화소 전극(2191), 발광 소자층(2370) 및 공통 전극(2270)이 중첩하는 영역을 중심으로 제2 발광 소자(ED2)가 발광하게 되며, 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부(PC2)와 중첩하지 않는다.
제2 표시 영역(DA2)에서 제2 화소 회로부(PC2) 및 제2 발광 소자(ED2)는 각각 제1 방향(DR1) 및 제2 방향(DR2)을 따라 매트릭스 형태로 배치되어 있다. 이때, 1행 1열에 위치하는 제2 화소 회로부(PC2)는 1행 1열에 위치하는 제2 발광 소자(ED2)와 연결되어 있으나, 거의 중첩하지 않는다. 제2 화소 회로부(PC2)와 제2 발광 소자(ED2)가 서로 연결되는 부분에서 화소 전극(2191)의 일부가 제2 화소 회로부(PC2)와 중첩하고 있을 뿐, 발광 소자층(2370) 및 공통 전극(2270)은 제2 화소 회로부(PC2)와 전혀 중첩하지 않는다. 따라서, 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부(PC2)와 중첩하지 않을 수 있다. 제2 화소 회로부(PC2)와 제2 발광 소자(ED2)의 연결을 위해 화소 전극(2191)이 대략 제1 방향(DR1)을 따라 길게 연장될 수 있다. 다만, 이에 한정되는 것은 아니며, 일 실시예에 의한 표시 장치는 제2 화소 회로부(PC2)와 제2 발광 소자(ED2)의 연결을 위한 별도의 연결 전극을 더 포함할 수도 있다.
또한, 1행 2열에 위치하는 제2 화소 회로부(PC2)는 1행 2열에 위치하는 제2 발광 소자(ED2)와 연결되어 있으나, 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부(PC2)와 중첩하지 않는다. 또한, 2행 1열에 위치하는 제2 화소 회로부(PC2)는 2행 1열에 위치하는 제2 발광 소자(ED2)와 연결되어 있으나, 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부(PC2)와 중첩하지 않는다. 또한, 2행 2열에 위치하는 제2 화소 회로부(PC2)는 2행 2열에 위치하는 제2 발광 소자(ED2)와 연결되어 있으나, 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부(PC2)와 중첩하지 않는다.
다만, 일부 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있지 않는 제2 화소 회로부(PC2)와 중첩할 수 있다. 예를 들면, 1행 4열에 위치하는 제2 발광 소자(ED2)의 발광 영역은 1행 1열에 위치하는 제2 화소 회로부(PC2)와 중첩할 수 있다. 또한, 1행 5열에 위치하는 제2 발광 소자(ED2)의 발광 영역은 1행 3열에 위치하는 제2 화소 회로부(PC2)와 중첩할 수 있다. 또한, 1행 6열에 위치하는 제2 발광 소자(ED2)의 발광 영역은 1행 5열에 위치하는 제2 화소 회로부(PC2)와 중첩할 수 있다.
또한, 일부 제2 발광 소자(ED2)의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부(PC2)와 중첩할 수 있다. 예를 들면, 2행 6열에 위치하는 제2 발광 소자(ED2)의 발광 영역은 2행 6열에 위치하는 제2 화소 회로부(PC2)와 중첩할 수 있다.
이때, 각각의 제2 발광 소자(ED2)는 제1 색, 제2 색, 제3 색 중 적어도 어느 하나를 표시할 수 있다. 예를 들면, 제2 발광 소자(ED2)는 적색(R), 녹색(G), 청색(B)을 표시할 수 있다. 이때, 1행 및 3행에는 적색(R)을 표시하는 제2 발광 소자(ED2), 녹색(G)을 표시하는 제2 발광 소자(ED2), 청색(B)을 표시하는 제2 발광 소자(ED2), 녹색(G)을 표시하는 제2 발광 소자(ED2)가 반복하여 배치될 수 있다. 2행 및 4행에는 청색(B)을 표시하는 제2 발광 소자(ED2), 녹색(G)을 표시하는 제2 발광 소자(ED2), 적색(R)을 표시하는 제2 발광 소자(ED2), 녹색(G)을 표시하는 제2 발광 소자(ED2)가 반복하여 배치될 수 있다. 즉, 제2 발광 소자(ED2)의 배치 형태는 제1 발광 소자(ED1)의 배치 형태와 동일할 수 있다.
일 실시예에 의한 표시 장치에서 제2 발광 소자(ED2)는 제2 화소 회로부(PC2)가 위치하는 영역뿐만 아니라 구동 회로부가 위치하는 영역에까지 위치함으로써, 화면이 표시되는 영역을 확장할 수 있다. 따라서, 제2 표시 영역(DA2)에서의 화소 밀도는 제1 표시 영역(DA1)에서의 화소 밀도에 비해 상대적으로 낮을 수 있다. 이때 낮아진 화소 밀도를 보상하기 위해 제2 발광 소자(ED2)의 휘도를 높이기 위해 제2 발광 소자(ED2)의 크기를 크게 형성할 수 있다. 이에 따라 제2 발광 소자(ED2)에 더 많은 전류를 공급하기 위해 제2 화소 회로부(PC2)에 포함되어 있는 각 소자의 크기를 크게 형성할 수 있다. 즉, 제2 화소 회로부(PC2)가 차지하는 면적이 넓어질 수 있다. 예를 들면, 제2 화소 회로부(PC2)의 면적은 제1 화소 회로부(PC1)의 면적의 약 2배일 수 있다. 이때, 제2 발광 소자(ED2)의 면적은 제1 발광 소자(ED1)의 면적의 약 2배일 수 있다. 다만, 이는 하나의 예시에 불과하며, 제2 화소 회로부(PC2) 및 제2 발광 소자(ED2)의 면적은 다양하게 설정될 수 있다.
제1 화소 회로부(PC1)와 제2 화소 회로부(PC2)는 복수의 신호선과 연결되어 각 화소를 구동하기 위한 신호를 인가 받을 수 있다. 예를 들면, 제1 화소 회로부(PC1)는 스캔선, 데이터선, 구동 전압선 등과 연결될 수 있고, 제2 화소 회로부(PC2)는 스캔선, 더미 데이터선 및 구동 전압선 등과 연결될 수 있다. 이하에서는 도 6 및 도 7을 참조하여 일 실시예에 의한 표시 장치의 제1 화소 회로부(PC1) 및 제2 화소 회로부(PC2)와 신호선들의 연결 관계에 대해 설명한다.
도 6은 일 실시예에 의한 표시 장치의 제1 화소 회로부와 신호선들의 연결 관계를 나타낸 도면이고, 도 7은 일 실시예에 의한 표시 장치의 제2 화소 회로부와 신호선들의 연결 관계를 나타낸 도면이다.
먼저, 도 6에 도시된 바와 같이, 일 실시예에 의한 표시 장치는 제1 방향(DR1) 및 제2 방향(DR2)을 따라 매트릭스 형태로 배치되어 있는 복수의 제1 화소 회로부(PC1)를 포함한다.
또한, 일 실시예에 의한 표시 장치는 제1 방향(DR1)을 따라 연장되어 있는 복수의 스캔선(SC1, SC2, SC3, SC4) 및 제2 방향(DR2)을 따라 연장되어 있는 복수의 데이터선(DL1, DL2, DL3, DL4)을 더 포함한다. 도 6은 4개의 스캔선(SC1, SC2, SC3, SC4) 및 4개의 데이터선(DL1, DL2, DL3, DL4)만을 도시하고 있으나, 스캔선(SC1, SC2, SC3, SC4) 및 데이터선(DL1, DL2, DL3, DL4)의 개수는 다양하게 변경될 수 있다.
스캔선(SC1, SC2, SC3, SC4)은 순차적으로 배치되어 있는 제1 스캔선(SC1), 제2 스캔선(SC2), 제3 스캔선(SC3) 및 제4 스캔선(SC4)을 포함할 수 있다. 제1 스캔선(SC1)은 첫 번째 행에 위치하는 제1 화소 회로부(PC1)와 연결되어 있고, 제2 스캔선(SC2)은 두 번째 행에 위치하는 제1 화소 회로부(PC1)와 연결되어 있다. 제3 스캔선(SC3)은 세 번째 행에 위치하는 제1 화소 회로부(PC1)와 연결되어 있으며, 제4 스캔선(SC4)은 네 번째 행에 위치하는 제1 화소 회로부(PC1)와 연결되어 있다.
데이터선(DL1, DL2, DL3, DL4)은 순차적으로 배치되어 있는 제1 데이터선(DL1), 제2 데이터선(DL2), 제3 데이터선(DL3) 및 제4 데이터선(DL4)을 포함할 수 있다. 제1 데이터선(DL1)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 입력되며, 제1 데이터선(DL1)은 첫 번째 열에 위치하는 제1 화소 회로부(PC1)와 연결되어 있다. 따라서, 첫 번째 열에는 적색(R) 화소의 제1 화소 회로부(PC1)와 청색(B) 화소의 제1 화소 회로부(PC1)가 번갈아 위치할 수 있다. 제2 데이터선(DL2)에는 녹색(G)의 데이터 신호가 인가되며, 제2 데이터선(DL2)은 두 번째 열에 위치하는 제1 화소 회로부(PC1)와 연결되어 있다. 따라서, 두 번째 열에는 녹색(G) 화소의 제1 화소 회로부(PC1)가 위치할 수 있다. 제3 데이터선(DL3)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 입력되며, 제3 데이터선(DL3)은 세 번째 열에 위치하는 제1 화소 회로부(PC1)와 연결되어 있다. 따라서, 세 번째 열에는 청색(B) 화소의 제1 화소 회로부(PC1)와 적색(R) 화소의 제1 화소 회로부(PC1)가 번갈아 위치할 수 있다. 제4 데이터선(DL4)에는 녹색(G)의 데이터 신호가 인가되며, 제4 데이터선(DL4)은 네 번째 열에 위치하는 제1 화소 회로부(PC1)와 연결되어 있다. 따라서 네 번째 열에는 녹색(G) 화소의 제1 화소 회로부(PC1)가 위치할 수 있다.
다음으로, 도 7에 도시된 바와 같이, 일 실시예에 의한 표시 장치는 제1 방향(DR1) 및 제2 방향(DR2)을 따라 매트릭스 형태로 배치되어 있는 복수의 제2 화소 회로부(PC2)를 포함한다.
또한, 일 실시예에 의한 표시 장치는 제2 방향(DR2)을 따라 연장되어 있는 복수의 더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)을 더 포함할 수 있다. 도 7은 12개의 더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)만을 도시하고 있으나, 더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)의 개수는 다양하게 변경될 수 있다.
제1 화소 회로부(PC1)와 연결되어 있는 복수의 스캔선(SC1, SC2, SC3, SC4)은 제2 화소 회로부(PC2)에도 연결될 수 있다.
제1 스캔선(SC1)은 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있고, 제2 스캔선(SC2)은 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있다. 제3 스캔선(SC3)은 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되지 않고, 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있다. 제4 스캔선(SC4)은 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되지 않고, 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있다.
더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)은 순차적으로 배치되어 있는 제1 더미 데이터선(dDL1), 제2 더미 데이터선(dDL2), 제3 더미 데이터선(dDL3), 제4 더미 데이터선(dDL4), 제5 더미 데이터선(dDL5), 제6 더미 데이터선(dDL6), 제7 더미 데이터선(dDL7), 제8 더미 데이터선(dDL8), 제9 더미 데이터선(dDL9), 제10 더미 데이터선(dDL10), 제11 더미 데이터선(dDL11), 제12 더미 데이터선(dDL12)을 포함할 수 있다. 홀수 번째 더미 데이터선(dDL1, dDL3, dDL5, dDL7, dDL9, dDL11)은 첫 번째 행 및 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있고, 짝수 번째 더미 데이터선(dDL2, dDL4, dDL6, dDL8, dDL10, dDL12)은 두 번째 행 및 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결될 수 있다.
첫 번째 열에 위치하는 제2 화소 회로부(PC2)는 제1 더미 데이터선(dDL1) 및 제2 더미 데이터선(dDL2)에 번갈아 연결되어 있다. 제1 더미 데이터선(dDL1)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 인가되고, 제2 더미 데이터선(dDL2)에는 녹색(G)의 데이터 신호가 인가된다. 제3 스캔선(SC3)이 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제4 스캔선(SC4)이 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되는 참고예에 의한 표시 장치를 고려할 수 있다. 이 경우에는 제1 더미 데이터선(dDL1)에 연결되어 있는 제2 화소 회로부(PC2)가 모두 적색(R) 화소에 포함될 수 있다. 일 실시예에 의한 표시 장치에서는 제3 스캔선(SC3)이 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제4 스캔선(SC4)이 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결됨으로써, 제1 더미 데이터선(dDL1)과 연결되어 있는 제2 화소 회로부(PC2)가 적색(R) 및 청색(B) 화소에 교대로 배치될 수 있다. 따라서, 첫 번째 열에 위치하는 화소가 적색(R), 녹색(G), 청색(B), 녹색(G) 화소 순으로 배치될 수 있다.
두 번째 열에 위치하는 제2 화소 회로부(PC2)는 제3 더미 데이터선(dDL3) 및 제4 더미 데이터선(dDL4)에 번갈아 연결되어 있다. 제3 더미 데이터선(dDL3)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 인가되고, 제4 더미 데이터선(dDL4)에는 녹색(G)의 데이터 신호가 인가된다. 제3 스캔선(SC3)이 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제4 스캔선(SC4)이 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되는 참고예에 의한 표시 장치에서는 제3 더미 데이터선(dDL3)에 연결되어 있는 제2 화소 회로부(PC2)가 모두 청색(B) 화소에 포함될 수 있다. 일 실시예에 의한 표시 장치에서는 제3 스캔선(SC3)이 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제4 스캔선(SC4)이 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결됨으로써, 제3 더미 데이터선(dDL3)과 연결되어 있는 제2 화소 회로부(PC2)가 청색(B) 및 적색(R) 화소에 교대로 배치될 수 있다. 따라서, 두 번째 열에 위치하는 화소가 청색(B), 녹색(G), 적색(R), 녹색(G) 화소 순으로 배치될 수 있다.
마찬가지로, 세 번째 열에 위치하는 제2 화소 회로부(PC2)는 제5 더미 데이터선(dDL5) 및 제6 더미 데이터선(dDL6)에 번갈아 연결되어 있고, 제5 더미 데이터선(dDL5)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 인가되고, 제6 더미 데이터선(dDL6)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 세 번째 열에 위치하는 화소는 적색(R), 녹색(G), 청색(B), 녹색(G) 화소 순으로 배치될 수 있다. 네 번째 열에 위치하는 제2 화소 회로부(PC2)는 제7 더미 데이터선(dDL7) 및 제8 더미 데이터선(dDL8)에 번갈아 연결되어 있다. 제7 더미 데이터선(dDL7)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 인가되고, 제8 더미 데이터선(dDL8)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 네 번째 열에 위치하는 화소는 청색(B), 녹색(G), 적색(R), 녹색(G) 화소 순으로 배치될 수 있다.
또한, 다섯 번째 열에 위치하는 제2 화소 회로부(PC2)는 제9 더미 데이터선(dDL9) 및 제10 더미 데이터선(dDL10)에 번갈아 연결되어 있고, 제9 더미 데이터선(dDL9)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 인가되고, 제10 더미 데이터선(dDL10)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 다섯 번째 열에 위치하는 화소는 적색(R), 녹색(G), 청색(B), 녹색(G) 화소 순으로 배치될 수 있다. 여섯 번째 열에 위치하는 제2 화소 회로부(PC2)는 제11 더미 데이터선(dDL11) 및 제12 더미 데이터선(dDL12)에 번갈아 연결되어 있다. 제11 더미 데이터선(dDL11)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 인가되고, 제12 더미 데이터선(dDL12)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 여섯 번째 열에 위치하는 화소는 청색(B), 녹색(G), 적색(R), 녹색(G) 화소 순으로 배치될 수 있다.
상기에서 설명한 바와 같이, 일 실시예에 의한 표시 장치에서 제3 스캔선(SC3)은 세 번째 행에 위치하는 제1 화소 회로부(PC1) 및 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결된다. 또한, 제4 스캔선(SC4)은 네 번째 행에 위치하는 제1 화소 회로부(PC1) 및 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결된다. 이러한 연결 관계를 위에 제1 표시 영역(DA1)과 제2 표시 영역(DA2) 사이의 경계에서 제3 스캔선(SC3)과 제4 스캔선(SC4)이 서로 교차하는 부분이 있을 수 있다. 이하에서는 도 8 및 도 9를 참조하여, 제3 스캔선(SC3)과 제4 스캔선(SC4)의 교차부에 대해 설명한다.
도 8은 일 실시예에 의한 표시 장치의 일부를 나타낸 평면도이고, 도 9는 도 8의 IX-IX선을 따라 나타낸 단면도이다.
도 8 및 도 9에 도시된 바와 같이, 일 실시예에 의한 표시 장치의 제3 스캔선(SC3) 및 제4 스캔선(SC4)은 제1 표시 영역(DA1)과 제2 표시 영역(DA2) 사이의 경계에서 교차할 수 있다. 다만, 이에 한정되는 것은 아니고, 제3 스캔선(SC3)과 제4 스캔선(SC4)의 교차 지점은 제1 표시 영역(DA1) 내에만 위치할 수도 있고, 제2 표시 영역(DA2) 내에만 위치할 수도 있다.
제3 스캔선(SC3)은 제1 부분(SC3a), 제2 부분(SC3b) 및 연결부(500)를 포함할 수 있다. 제3 스캔선(SC3)의 제1 부분(SC3a)은 제1 표시 영역(DA1)에 위치할 수 있고, 제2 부분(SC3b)은 제2 표시 영역(DA2)에 위치할 수 있다. 제3 스캔선(SC3)의 제1 부분(SC3a) 및 제2 부분(SC3b)은 게이트 도전층에 위치할 수 있다. 제3 스캔선(SC3)의 연결부(500)는 제1 표시 영역(DA1)과 제2 표시 영역(DA2) 사이의 경계에 위치할 수 있다. 제3 스캔선(SC3)의 연결부(500)는 데이터 도전층에 위치할 수 있다. 제3 스캔선(SC3)의 연결부(500)는 제1 부분(SC3a)의 단부 및 제2 부분(SC3b)의 단부와 중첩할 수 있다. 제3 스캔선(SC3)의 연결부(500)와 제1 부분(SC3a) 사이에는 층간 절연막(160)이 위치할 수 있다. 층간 절연막(160)은 제3 스캔선(SC3)의 연결부(500) 및 제1 부분(SC3a)과 중첩하는 개구부(166)를 포함할 수 있다. 제3 스캔선(SC3)의 연결부(500)는 개구부(166)를 통해 제1 부분(SC3a)과 연결될 수 있다. 제3 스캔선(SC3)의 연결부(500)와 제2 부분(SC3b) 사이에는 층간 절연막(160)이 위치할 수 있다. 층간 절연막(160)은 제3 스캔선(SC3)의 연결부(500) 및 제2 부분(SC3b)과 중첩하는 개구부(165)를 포함할 수 있다. 제3 스캔선(SC3)의 연결부(500)는 개구부(165)를 통해 제2 부분(SC3b)과 연결될 수 있다. 따라서, 제3 스캔선(SC3)의 제1 부분(SC3a) 및 제2 부분(SC3b)은 연결부(500)에 의해 연결될 수 있다.
제4 스캔선(SC4)은 제1 표시 영역(DA1)으로부터 연장되어 제2 표시 영역(DA2)에까지 위치할 수 있다. 제4 스캔선(SC4)은 게이트 도전층에 위치할 수 있다. 제4 스캔선(SC4)은 제1 표시 영역(DA1)과 제2 표시 영역(DA2) 사이의 경계에서 제3 스캔선(SC3)과 X자 형태로 교차할 수 있다. 이때, 교차 지점에서 제4 스캔선(SC4)은 제3 스캔선(SC3)의 연결부(500)와 중첩할 수 있다. 제4 스캔선(SC4)은 제3 스캔선(SC3)의 제1 부분(SC3a) 및 제2 부분(SC3b)과는 소정 간격 이격될 수 있으며, 따라서 제4 스캔선(SC4)이 제3 스캔선(SC3)과 단락되는 것을 방지할 수 있다.
상기에서 도 4 및 도 5는 제1 화소 회로부(PC1), 제2 화소 회로부(PC2)에 포함되어 있는 트랜지스터들 중 하나의 트랜지스터와 제1 발광 소자(ED1), 제2 발광 소자(ED2)의 연결 관계를 나타내었으나, 제1 화소 회로부(PC1), 제2 화소 회로부(PC2)는 각각 복수의 트랜지스터를 포함할 수 있다. 이하에서는 도 10을 참조하여 각각의 제1 화소 회로부(PC1) 및 제2 화소 회로부(PC2)에 포함되어 있는 복수의 트랜지스터의 예시에 대해 설명한다.
도 10은 일 실시예에 의한 표시 장치의 회로도이다.
도 10에 도시된 바와 같이, 일 실시예에 의한 표시 장치의 하나의 화소(PX)는 여러 배선(127, 128, 151, 152, 153, 154, 155, 171, 172, 741)들에 연결되어 있는 복수의 트랜지스터(T1, T2, T3, T4, T5, T6, T7), 유지 커패시터(Cst), 부스트 커패시터(Cbt) 그리고 발광 다이오드(LED)를 포함한다.
하나의 화소(PX)에는 복수의 배선(127, 128, 151, 152, 153, 154, 155, 171, 172, 741)이 연결되어 있다. 복수의 배선은 제1 초기화 전압선(127), 제2 초기화 전압선(128), 제1 스캔 신호선(151), 제2 스캔 신호선(152), 초기화 제어선(153), 바이패스 제어선(154), 발광 제어선(155), 데이터선(171), 구동 전압선(172) 및 공통 전압선(741)을 포함한다.
제1 스캔 신호선(151)은 게이트 구동부(도시되지 않음)에 연결되어 제1 스캔 신호(GW)를 제2 트랜지스터(T2)에 전달한다. 제2 스캔 신호선(152)은 제1 스캔 신호선(151)의 신호와 동일한 타이밍에 제1 스캔 신호선(151)에 인가되는 전압과 반대 극성의 전압이 인가될 수 있다. 예를 들면, 제1 스캔 신호선(151)에 부극성의 전압이 인가될 때, 제2 스캔 신호선(152)에 정극성의 전압이 인가될 수 있다. 제2 스캔 신호선(152)은 제2 스캔 신호(GC)를 제3 트랜지스터(T3)에 전달한다.
초기화 제어선(153)은 초기화 제어 신호(GI)를 제4 트랜지스터(T4)에 전달한다. 바이패스 제어선(154)은 바이패스 신호(GB)를 제7 트랜지스터(T7)에 전달한다. 바이패스 제어선(154)은 전단의 제1 스캔 신호선(151)으로 이루어질 수 있다. 발광 제어선(155)은 발광 제어 신호(EM)를 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)에 전달한다.
데이터선(171)은 데이터 구동부(도시되지 않음)에서 생성되는 데이터 전압(DATA)을 전달하는 배선으로 화소(PX)에 인가되는 데이터 전압(DATA)에 따라서 발광 다이오드(LED)가 발광하는 휘도가 변한다.
구동 전압선(172)은 구동 전압(ELVDD)을 인가한다. 제1 초기화 전압선(127)은 제1 초기화 전압(VINT)을 전달하고, 제2 초기화 전압선(128)은 제2 초기화 전압(AINT)을 전달한다. 공통 전압선(741)은 공통 전압(ELVSS)을 발광 다이오드(LED)의 캐소드 전극으로 인가한다. 본 실시예에서 구동 전압선(172), 제1 및 제2 초기화 전압선(127, 128) 및 공통 전압선(741)에 인가되는 전압은 각각 일정한 전압일 수 있다.
이하에서는 복수의 트랜지스터의 구조 및 연결 관계에 대하여 구체적으로 살펴본다.
구동 트랜지스터(T1)는 p형 트랜지스터 특성을 가질 수 있고, 다결정 반도체를 포함할 수 있다. 구동 트랜지스터(T1)의 게이트 전극에 인가되는 데이터 전압(DATA)에 따라서 발광 다이오드(LED)의 애노드 전극으로 출력되는 전류의 크기를 조절하는 트랜지스터이다. 발광 다이오드(LED)의 애노드 전극으로 출력되는 구동 전류의 크기에 따라서 발광 다이오드(LED)의 밝기가 조절되므로 화소(PX)에 인가되는 데이터 전압(DATA)에 따라서 발광 다이오드(LED)의 휘도를 조절할 수 있다. 이를 위하여 구동 트랜지스터(T1)의 제1 전극은 구동 전압(ELVDD)을 인가 받을 수 있도록 배치되어, 제5 트랜지스터(T5)를 경유하여 구동 전압선(172)과 연결되어 있다. 또한, 구동 트랜지스터(T1)의 제1 전극은 제2 트랜지스터(T2)의 제2 전극과도 연결되어 데이터 전압(DATA)도 인가 받는다. 한편, 구동 트랜지스터(T1)의 제2 전극은 발광 다이오드(LED)를 향하여 전류를 출력할 수 있도록 배치되어, 제6 트랜지스터(T6)를 경유하여 발광 다이오드(LED)의 애노드와 연결되어 있다. 또한, 구동 트랜지스터(T1)의 제2 전극은 제1 전극으로 인가되는 데이터 전압(DATA)을 제3 트랜지스터(T3)로 전달한다. 한편, 구동 트랜지스터(T1)의 게이트 전극은 유지 커패시터(Cst)의 일 전극(이하 '제2 유지 전극'이라고 함)과 연결되어 있다. 이에 유지 커패시터(Cst)에 저장된 전압에 따라서 구동 트랜지스터(T1)의 게이트 전극의 전압이 변하고 그에 따라 구동 트랜지스터(T1)가 출력하는 구동 전류가 변경된다. 또한, 유지 커패시터(Cst)는 한 프레임 동안 구동 트랜지스터(T1)의 게이트 전극의 전압을 일정하게 유지시키는 역할도 한다.
제2 트랜지스터(T2)는 p형 트랜지스터 특성을 가질 수 있고, 다결정 반도체를 포함할 수 있다. 제2 트랜지스터(T2)는 데이터 전압(DATA)을 화소(PX)내로 받아들이는 트랜지스터이다. 제2 트랜지스터(T2)의 게이트 전극은 제1 스캔 신호선(151) 및 부스트 커패시터(Cbt)의 일 전극(이하 '하부 부스트 전극'이라 함)과 연결되어 있다. 제2 트랜지스터(T2)의 제1 전극은 데이터선(171)과 연결되어 있다. 제2 트랜지스터(T2)의 제2 전극은 구동 트랜지스터(T1)의 제1 전극과 연결되어 있다. 제1 스캔 신호선(151)을 통해 전달되는 제1 스캔 신호(GW) 중 부극성의 전압에 의하여 제2 트랜지스터(T2)가 턴 온 되면, 데이터선(171)을 통해 전달되는 데이터 전압(DATA)이 구동 트랜지스터(T1)의 제1 전극으로 전달된다.
제3 트랜지스터(T3)는 n형 트랜지스터 특성을 가질 수 있고, 산화물 반도체를 포함할 수 있다. 제3 트랜지스터(T3)는 구동 트랜지스터(T1)의 제2 전극과 구동 트랜지스터(T1)의 게이트 전극을 전기적으로 연결한다. 그 결과 데이터 전압(DATA)이 구동 트랜지스터(T1)를 거쳐 변화된 보상 전압이 유지 커패시터(Cst)의 제2 유지 전극에 전달되도록 하는 트랜지스터이다. 제3 트랜지스터(T3)의 게이트 전극이 제2 스캔 신호선(152)과 연결되어 있고, 제3 트랜지스터(T3)의 제1 전극이 구동 트랜지스터(T1)의 제2 전극과 연결되어 있다. 제3 트랜지스터(T3)의 제2 전극은 유지 커패시터(Cst)의 제2 유지 전극, 구동 트랜지스터(T1)의 게이트 전극 및 부스트 커패시터(Cbt)의 타 전극(이하 '상부 부스트 전극'이라 함)과 연결되어 있다. 제3 트랜지스터(T3)는 제2 스캔 신호선(152)을 통해 전달받은 제2 스캔 신호(GC) 중 정극성의 전압에 의하여 턴 온 되어, 구동 트랜지스터(T1)의 게이트 전극과 구동 트랜지스터(T1)의 제2 전극을 연결시키고, 구동 트랜지스터(T1)의 게이트 전극에 인가된 전압을 유지 커패시터(Cst)의 제2 유지 전극으로 전달하여 유지 커패시터(Cst)에 저장시킨다.
제4 트랜지스터(T4)는 n형 트랜지스터 특성을 가질 수 있고, 산화물 반도체를 포함할 수 있다. 제4 트랜지스터(T4)는 구동 트랜지스터(T1)의 게이트 전극 및 유지 커패시터(Cst)의 제2 유지 전극을 초기화시키는 역할을 한다. 제4 트랜지스터(T4)의 게이트 전극은 초기화 제어선(153)과 연결되어 있고, 제4 트랜지스터(T4)의 제1 전극은 제1 초기화 전압선(127)과 연결되어 있다. 제4 트랜지스터(T4)의 제2 전극은 제3 트랜지스터(T3)의 제2 전극을 경유하여 유지 커패시터(Cst)의 제2 유지 전극, 구동 트랜지스터(T1)의 게이트 전극 및 상부 부스트 전극에 연결되어 있다. 제4 트랜지스터(T4)는 초기화 제어선(153)을 통해 전달받은 초기화 제어 신호(GI) 중 정극성의 전압에 의하여 턴 온 되며, 이 때, 제1 초기화 전압(VINT)을 구동 트랜지스터(T1)의 게이트 전극 및 유지 커패시터(Cst)의 제2 유지 전극에 전달한다. 이에 따라 구동 트랜지스터(T1)의 게이트 전극의 전압 및 유지 커패시터(Cst)가 초기화된다.
제5 트랜지스터(T5)는 p형 트랜지스터 특성을 가질 수 있고, 다결정 반도체를 포함할 수 있다. 제5 트랜지스터(T5)는 구동 전압(ELVDD)을 구동 트랜지스터(T1)에 전달하는 역할을 한다. 제5 트랜지스터(T5)의 게이트 전극은 발광 제어선(155)과 연결되어 있고, 제5 트랜지스터(T5)의 제1 전극은 구동 전압선(172)과 연결되어 있으며, 제5 트랜지스터(T5)의 제2 전극은 구동 트랜지스터(T1)의 제1 전극과 연결되어 있다.
제6 트랜지스터(T6)는 p형 트랜지스터 특성을 가질 수 있고, 다결정 반도체를 포함할 수 있다. 제6 트랜지스터(T6)는 구동 트랜지스터(T1)에서 출력되는 구동 전류를 발광 다이오드(LED)로 전달하는 역할을 한다. 제6 트랜지스터(T6)의 게이트 전극은 발광 제어선(155)과 연결되어 있고, 제6 트랜지스터(T6)의 제1 전극은 구동 트랜지스터(T1)의 제2 전극과 연결되어 있으며, 제6 트랜지스터(T6)의 제2 전극은 발광 다이오드(LED)의 애노드와 연결되어 있다.
제7 트랜지스터(T7)는 p형 트랜지스터 특성을 가질 수 있고, 다결정 반도체를 포함할 수 있다. 제7 트랜지스터(T7)는 발광 다이오드(LED)의 애노드를 초기화시키는 역할을 한다. 제7 트랜지스터(T7)의 게이트 전극은 바이패스 제어선(154)과 연결되어 있고, 제7 트랜지스터(T7)의 제1 전극은 발광 다이오드(LED)의 애노드와 연결되어 있고, 제7 트랜지스터(T7)의 제2 전극은 제2 초기화 전압선(128)과 연결되어 있다. 바이패스 신호(GB) 중 부극성의 전압에 의해 제7 트랜지스터(T7)가 턴 온 되면 제2 초기화 전압(AINT)이 발광 다이오드(LED)의 애노드로 인가되어 초기화된다.
상기에서 하나의 화소(PX)가 7개의 트랜지스터(T1 내지 T7), 1개의 유지 커패시터(Cst), 1개의 부스트 커패시터(Cbt)를 포함하는 것으로 설명하였으나 이에 한정되는 것은 아니며, 트랜지스터의 수와 커패시터의 수, 그리고 이들의 연결 관계는 다양하게 변경될 수 있다.
본 실시예에서 구동 트랜지스터(T1)는 다결정 반도체를 포함할 수 있다. 또한, 제3 트랜지스터(T3) 및 제4 트랜지스터(T4)는 산화물 반도체를 포함할 수 있다. 제2 트랜지스터(T2), 제5 트랜지스터(T5), 제6 트랜지스터(T6) 및 제7 트랜지스터(T7)는 다결정 반도체를 포함할 수 있다. 다만, 이에 한정되는 것은 아니며, 제2 트랜지스터(T2), 제5 트랜지스터(T5), 제6 트랜지스터(T6) 및 제7 트랜지스터(T7) 중 적어도 어느 하나 이상이 산화물 반도체를 포함할 수도 있다. 본 실시예에서 제3 트랜지스터(T3) 및 제4 트랜지스터(T4)가 구동 트랜지스터(T1)와 서로 다른 반도체 물질을 포함하도록 함으로써 보다 안정적으로 구동할 수 있고, 신뢰성을 향상시킬 수 있다.
다음으로, 도 11을 참조하여 일 실시예에 의한 표시 장치에 대해 설명하면 다음과 같다.
도 11에 도시된 실시예에 의한 표시 장치는 도 1 내지 도 10에 도시된 실시예에 의한 표시 장치와 동일한 부분이 상당하므로, 동일한 부분에 대한 설명은 생략한다. 본 실시예에서는 스캔선들과 제2 화소 회로부의 연결 관계가 앞선 실시예와 상이하며, 이하에서 더욱 설명한다.
도 11은 일 실시예에 의한 표시 장치의 제2 화소 회로부와 신호선들의 연결 관계를 나타낸 도면이다.
일 실시예에에 의한 표시 장치에서 제1 화소 회로부는 스캔선 및 데이터선에 연결되어 있으며, 그 연결 관계는 앞선 실시예와 동일하여 설명을 생략한다.
도 11에 도시된 바와 같이, 일 실시예에 의한 표시 장치는 제1 방향(DR1) 및 제2 방향(DR2)을 따라 매트릭스 형태로 배치되어 있는 복수의 제2 화소 회로부(PC2)를 포함한다.
또한, 일 실시예에 의한 표시 장치는 제1 방향(DR1)을 따라 연장되어 있는 복수의 스캔선(SC1, SC2, SC3, SC4) 및 제2 방향(DR2)을 따라 연장되어 있는 복수의 더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)을 더 포함할 수 있다. 도 11은 12개의 더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)만을 도시하고 있으나, 더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)의 개수는 다양하게 변경될 수 있다.
제1 화소 회로부(PC1)와 연결되어 있는 복수의 스캔선(SC1, SC2, SC3, SC4)은 제2 화소 회로부(PC2)에도 연결될 수 있다.
제1 스캔선(SC1)은 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되지 않고, 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있다. 제2 스캔선(SC2)은 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되지 않고, 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있다. 제3 스캔선(SC3)은 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있고, 제4 스캔선(SC4)은 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있다.
더미 데이터선(dDL1, dDL2, dDL3, dDL4, dDL5, dDL6, dDL7, dDL8, dDL9, dDL10, dDL11, dDL12)은 순차적으로 배치되어 있는 제1 더미 데이터선(dDL1), 제2 더미 데이터선(dDL2), 제3 더미 데이터선(dDL3), 제4 더미 데이터선(dDL4), 제5 더미 데이터선(dDL5), 제6 더미 데이터선(dDL6), 제7 더미 데이터선(dDL7), 제8 더미 데이터선(dDL8), 제9 더미 데이터선(dDL9), 제10 더미 데이터선(dDL10), 제11 더미 데이터선(dDL11), 제12 더미 데이터선(dDL12)을 포함할 수 있다. 홀수 번째 더미 데이터선(dDL1, dDL3, dDL5, dDL7, dDL9, dDL11)은 첫 번째 행 및 세 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되어 있고, 짝수 번째 더미 데이터선(dDL2, dDL4, dDL6, dDL8, dDL10, dDL12)은 두 번째 행 및 네 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결될 수 있다.
첫 번째 열에 위치하는 제2 화소 회로부(PC2)는 제1 더미 데이터선(dDL1) 및 제2 더미 데이터선(dDL2)에 번갈아 연결되어 있다. 제1 더미 데이터선(dDL1)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 인가되고, 제2 더미 데이터선(dDL2)에는 녹색(G)의 데이터 신호가 인가된다. 제1 스캔선(SC1)이 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제2 스캔선(SC2)이 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되는 참고예에 의한 표시 장치에서는 제1 더미 데이터선(dDL1)에 연결되어 있는 제2 화소 회로부(PC2)가 모두 적색(R) 화소에 포함될 수 있다. 일 실시예에 의한 표시 장치에서는 제1 스캔선(SC1)이 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제2 스캔선(SC2)이 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결됨으로써, 제1 더미 데이터선(dDL1)과 연결되어 있는 제2 화소 회로부(PC2)가 청색(B) 및 적색(R) 화소에 교대로 배치될 수 있다. 따라서, 첫 번째 열에 위치하는 화소가 청색(B), 녹색(G), 적색(R), 녹색(G) 화소 순으로 배치될 수 있다.
두 번째 열에 위치하는 제2 화소 회로부(PC2)는 제3 더미 데이터선(dDL3) 및 제4 더미 데이터선(dDL4)에 번갈아 연결되어 있다. 제3 더미 데이터선(dDL3)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 인가되고, 제4 더미 데이터선(dDL4)에는 녹색(G)의 데이터 신호가 인가된다. 제1 스캔선(SC1)이 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제2 스캔선(SC2)이 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되는 참고예에 의한 표시 장치에서는 제3 더미 데이터선(dDL3)에 연결되어 있는 제2 화소 회로부(PC2)가 모두 청색(B) 화소에 포함될 수 있다. 일 실시예에 의한 표시 장치에서는 제1 스캔선(SC1)이 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결되고, 제2 스캔선(SC2)이 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결됨으로써, 제3 더미 데이터선(dDL3)과 연결되어 있는 제2 화소 회로부(PC2)가 적색(R) 및 청색(B) 화소에 교대로 배치될 수 있다. 따라서, 두 번째 열에 위치하는 화소가 적색(R), 녹색(G), 청색(B), 녹색(G) 화소 순으로 배치될 수 있다.
마찬가지로, 세 번째 열에 위치하는 제2 화소 회로부(PC2)는 제5 더미 데이터선(dDL5) 및 제6 더미 데이터선(dDL6)에 번갈아 연결되어 있고, 제5 더미 데이터선(dDL5)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 인가되고, 제6 더미 데이터선(dDL6)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 세 번째 열에 위치하는 화소는 청색(B), 녹색(G), 적색(R), 녹색(G) 화소 순으로 배치될 수 있다. 네 번째 열에 위치하는 제2 화소 회로부(PC2)는 제7 더미 데이터선(dDL7) 및 제8 더미 데이터선(dDL8)에 번갈아 연결되어 있다. 제7 더미 데이터선(dDL7)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 인가되고, 제8 더미 데이터선(dDL8)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 네 번째 열에 위치하는 화소는 적색(R), 녹색(G), 청색(B), 녹색(G) 화소 순으로 배치될 수 있다.
또한, 다섯 번째 열에 위치하는 제2 화소 회로부(PC2)는 제9 더미 데이터선(dDL9) 및 제10 더미 데이터선(dDL10)에 번갈아 연결되어 있고, 제9 더미 데이터선(dDL9)에는 적색(R) 및 청색(B)의 데이터 신호가 번갈아 인가되고, 제10 더미 데이터선(dDL10)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 다섯 번째 열에 위치하는 화소는 청색(B), 녹색(G), 적색(R), 녹색(G) 화소 순으로 배치될 수 있다. 여섯 번째 열에 위치하는 제2 화소 회로부(PC2)는 제11 더미 데이터선(dDL11) 및 제12 더미 데이터선(dDL12)에 번갈아 연결되어 있다. 제11 더미 데이터선(dDL11)에는 청색(B) 및 적색(R)의 데이터 신호가 번갈아 인가되고, 제12 더미 데이터선(dDL12)에는 녹색(G)의 데이터 신호가 인가된다. 따라서, 여섯 번째 열에 위치하는 화소는 적색(R), 녹색(G), 청색(B), 녹색(G) 화소 순으로 배치될 수 있다.
일 실시예에 의한 표시 장치에서 제1 스캔선(SC1)은 첫 번째 행에 위치하는 제1 화소 회로부(PC1) 및 두 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결된다. 또한, 제2 스캔선(SC2)은 두 번째 행에 위치하는 제1 화소 회로부(PC1) 및 첫 번째 행에 위치하는 제2 화소 회로부(PC2)와 연결된다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
DA1: 제1 표시 영역
DA2: 제2 표시 영역
PA: 주변 영역
SC1: 제1 스캔선
SC2: 제2 스캔선
SC3: 제3 스캔선
SC4: 제4 스캔선
PC1: 제1 화소 회로부
PC2: 제2 화소 회로부
ED1: 제1 발광 소자
ED2: 제2 발광 소자

Claims (20)

  1. 기판,
    상기 기판 위에 위치하는 복수의 스캔선,
    상기 스캔선과 교차하는 복수의 데이터선 및 복수의 더미 데이터선,
    상기 스캔선 및 상기 데이터선에 연결되어 있는 복수의 제1 화소 회로부,
    상기 제1 화소 회로부에 연결되어 있는 제1 발광 소자,
    상기 스캔선 및 상기 더미 데이터선에 연결되어 있는 복수의 제2 화소 회로부, 및
    상기 제2 화소 회로부에 연결되어 있는 제2 발광 소자를 포함하고,
    상기 복수의 스캔선 중 적어도 어느 하나의 스캔선은 인접한 다른 하나의 스캔선과 교차하는 표시 장치.
  2. 제1항에서,
    상기 기판은 표시 영역 및 주변 영역을 포함하고,
    상기 표시 영역은 제1 표시 영역 및 상기 제1 표시 영역과 주변 영역 사이에 위치하는 제2 표시 영역을 포함하고,
    상기 제1 화소 회로부 및 상기 제1 발광 소자는 상기 제1 표시 영역에 위치하고,
    상기 제2 화소 회로부 및 상기 제2 발광 소자는 상기 제2 표시 영역에 위치하는 표시 장치.
  3. 제2항에서,
    상기 제1 발광 소자 및 상기 제2 발광 소자를 구동하기 위한 신호를 생성하여 전달하는 구동 회로부를 더 포함하고,
    상기 구동 회로부의 적어도 일부는 상기 제2 표시 영역에 위치하고, 상기 구동 회로부의 나머지 일부는 상기 주변 영역에 위치하는 표시 장치.
  4. 제3항에서,
    상기 제2 발광 소자는 상기 구동 회로부와 중첩하는 표시 장치.
  5. 제4항에서,
    상기 제1 발광 소자의 발광 영역은 자신과 연결되어 있는 제1 화소 회로부와 중첩하고,
    상기 복수의 제2 발광 소자의 적어도 어느 하나의 제2 발광 소자의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부와 중첩하지 않는 표시 장치.
  6. 제5항에서,
    상기 복수의 제2 발광 소자 중 적어도 어느 하나의 제2 발광 소자의 발광 영역은 자신과 연결되어 있지 않는 제2 화소 회로부와 중첩하는 표시 장치.
  7. 제3항에서,
    상기 구동 회로부는 스캔 구동부, 데이터 구동부, 구동 전압 공급 라인, 및 공통 전압 공급 라인을 포함하고,
    상기 스캔 구동부는 상기 제2 표시 영역에 위치하는 표시 장치.
  8. 제2항에서,
    상기 복수의 스캔선은 제1 방향으로 연장되어 있고,
    상기 복수의 데이터선 및 상기 복수의 더미 데이터선은 상기 제1 방향과 교차하는 제2 방향으로 연장되어 있고,
    상기 제1 화소 회로부 및 상기 제2 화소 회로부는 상기 제1 방향 및 상기 제2 방향을 따라 매트릭스 형태로 배치되어 있는 표시 장치.
  9. 제8항에서,
    상기 복수의 스캔선은 제1 스캔선, 제2 스캔선, 제3 스캔선 및 제4 스캔선을 포함하고,
    상기 제1 스캔선은 첫 번째 행에 위치하는 제1 화소 회로부 및 첫 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고,
    상기 제2 스캔선은 두 번째 행에 위치하는 제1 화소 회로부 및 두 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고,
    상기 제3 스캔선은 세 번째 행에 위치하는 제1 화소 회로부 및 네 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고,
    상기 제4 스캔선은 네 번째 행에 위치하는 제1 화소 회로부 및 세 번째 행에 위치하는 제2 화소 회로부에 연결되어 있는 표시 장치.
  10. 제9항에서,
    상기 제3 스캔선 및 상기 제4 스캔선은 상기 제1 표시 영역과 상기 제2 표시 영역 사이의 경계에서 서로 교차하는 표시 장치.
  11. 제10항에서,
    상기 제3 스캔선은 상기 제1 표시 영역에 위치하는 제1 부분, 상기 제2 표시 영역에 위치하는 제2 부분, 및 상기 제1 부분과 상기 제2 부분을 연결하는 연결부를 포함하고,
    상기 제3 스캔선과 상기 제4 스캔선의 교차 지점에서 상기 제3 스캔선의 연결부는 상기 제4 스캔선과 중첩하는 표시 장치.
  12. 제11항에서,
    상기 제3 스캔선의 제1 부분 및 제2 부분은 상기 제4 스캔선과 동일한 층에 위치하고,
    상기 제3 스캔선의 연결부는 상기 제4 스캔선과 상이한 층에 위치하는 표시 장치.
  13. 제8항에서,
    상기 복수의 스캔선은 제1 스캔선, 제2 스캔선, 제3 스캔선 및 제4 스캔선을 포함하고,
    상기 제1 스캔선은 첫 번째 행에 위치하는 제1 화소 회로부 및 두 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고,
    상기 제2 스캔선은 두 번째 행에 위치하는 제1 화소 회로부 및 첫 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고,
    상기 제3 스캔선은 세 번째 행에 위치하는 제1 화소 회로부 및 세 번째 행에 위치하는 제2 화소 회로부에 연결되어 있고,
    상기 제4 스캔선은 네 번째 행에 위치하는 제1 화소 회로부 및 네 번째 행에 위치하는 제2 화소 회로부에 연결되어 있는 표시 장치.
  14. 제13항에서,
    상기 제1 스캔선 및 상기 제2 스캔선은 상기 제1 표시 영역과 상기 제2 표시 영역 사이의 경계에서 서로 교차하는 표시 장치.
  15. 제2항에서,
    상기 제2 발광 소자의 크기는 상기 제1 발광 소자의 크기보다 크고,
    상기 제2 화소 회로부의 면적은 상기 제1 화소 회로부의 면적보다 큰 표시 장치.
  16. 제15항에서,
    상기 제2 발광 소자의 크기는 상기 제1 발광 소자의 크기의 2배이고,
    상기 제2 화소 회로부의 면적은 상기 제1 화소 회로부의 면적의 2배인 표시 장치.
  17. 제1 표시 영역, 주변 영역, 상기 제1 표시 영역과 상기 주변 영역 사이에 위치하는 제2 표시 영역을 포함하는 기판,
    상기 기판 위에 위치하는 제1 스캔선 및 제2 스캔선,
    상기 제1 표시 영역에 위치하고, 상기 제1 스캔선 또는 상기 제2 스캔선에 연결되어 있는 제1 화소 회로부, 및
    상기 제2 표시 영역에 위치하고, 상기 제1 스캔선 또는 상기 제2 스캔선에 연결되어 있는 제2 화소 회로부를 포함하고,
    상기 제1 스캔선에 연결되어 있는 제1 화소 회로부는 상기 제2 스캔선에 연결되어 있는 제2 화소 회로부와 동일한 행에 위치하고,
    상기 제2 스캔선에 연결되어 있는 제1 화소 회로부는 상기 제1 스캔선에 연결되어 있는 제2 화소 회로부와 동일한 행에 위치하는 표시 장치.
  18. 제17항에서,
    상기 제1 스캔선과 상기 제2 스캔선은 상기 제1 표시 영역과 상기 제2 표시 영역 사이의 경계에서 서로 교차하는 표시 장치.
  19. 제17항에서,
    상기 제1 화소 회로부에 연결되어 있는 제1 발광 소자, 및
    상기 제2 화소 회로부에 연결되어 있는 제2 발광 소자를 더 포함하고,
    상기 제1 발광 소자의 발광 영역은 자신과 연결되어 있는 제1 화소 회로부와 중첩하고,
    상기 제2 발광 소자의 발광 영역은 자신과 연결되어 있는 제2 화소 회로부와 중첩하지 않는 표시 장치.
  20. 제19항에서,
    상기 제1 발광 소자 및 상기 제2 발광 소자를 구동하기 위한 신호를 생성하여 전달하는 구동 회로부를 더 포함하고,
    상기 제2 발광 소자는 상기 구동 회로부와 중첩하는 표시 장치.
KR1020210037997A 2021-03-24 2021-03-24 표시 장치 KR20220133362A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210037997A KR20220133362A (ko) 2021-03-24 2021-03-24 표시 장치
US17/528,169 US20220310760A1 (en) 2021-03-24 2021-11-16 Display device
CN202210160438.0A CN115132113A (zh) 2021-03-24 2022-02-22 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210037997A KR20220133362A (ko) 2021-03-24 2021-03-24 표시 장치

Publications (1)

Publication Number Publication Date
KR20220133362A true KR20220133362A (ko) 2022-10-05

Family

ID=83365053

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210037997A KR20220133362A (ko) 2021-03-24 2021-03-24 표시 장치

Country Status (3)

Country Link
US (1) US20220310760A1 (ko)
KR (1) KR20220133362A (ko)
CN (1) CN115132113A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11854490B1 (en) * 2021-08-16 2023-12-26 Apple Inc. Displays with gate driver circuitry in an active area

Also Published As

Publication number Publication date
CN115132113A (zh) 2022-09-30
US20220310760A1 (en) 2022-09-29

Similar Documents

Publication Publication Date Title
JP4027614B2 (ja) 表示装置
WO2022001434A1 (zh) 显示面板和显示装置
KR20210130331A (ko) 표시장치
KR20220042007A (ko) 발광 표시 장치
KR20220094294A (ko) 표시 장치
CN113823660A (zh) 显示设备
KR20220133362A (ko) 표시 장치
US20230247876A1 (en) Display device
US20230020926A1 (en) Display device
KR20220089776A (ko) 투명 표시 장치 및 이를 포함하는 타일드 표시 장치
JP5903421B2 (ja) 表示装置
US20240071311A1 (en) Display device
KR20230092068A (ko) 표시 장치
JP6131289B2 (ja) 表示装置
US20230009353A1 (en) Display device
US11925080B2 (en) Display device
JP5442678B2 (ja) 表示装置
EP3929904A1 (en) Display device
WO2023230817A1 (zh) 驱动背板、显示面板及显示装置
KR20220133361A (ko) 표시 장치
KR102652076B1 (ko) 표시장치
KR20230010081A (ko) 표시 장치
JP5201712B2 (ja) 表示装置
KR20230095159A (ko) 표시 장치
KR20220124308A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination