TWI380308B - Read operation for non-volatile storage that includes compensation for coupling - Google Patents

Read operation for non-volatile storage that includes compensation for coupling Download PDF

Info

Publication number
TWI380308B
TWI380308B TW097127485A TW97127485A TWI380308B TW I380308 B TWI380308 B TW I380308B TW 097127485 A TW097127485 A TW 097127485A TW 97127485 A TW97127485 A TW 97127485A TW I380308 B TWI380308 B TW I380308B
Authority
TW
Taiwan
Prior art keywords
page
data
memory
read
state
Prior art date
Application number
TW097127485A
Other languages
English (en)
Other versions
TW200901203A (en
Inventor
Yan Li
Jian Chen
Original Assignee
Sandisk Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sandisk Technologies Inc filed Critical Sandisk Technologies Inc
Publication of TW200901203A publication Critical patent/TW200901203A/zh
Application granted granted Critical
Publication of TWI380308B publication Critical patent/TWI380308B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3422Circuits or methods to evaluate read or write disturbance in nonvolatile memory, without steps to mitigate the problem

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

九、發明說明: 【發明所屬之技術領域】 本發明係關於用於非揮發性記憶體之技術。 【先前技術】 半導體記憶體對於在各種電子裝置中之使用已變得更風 行。例如,非揮發性半導體記憶體係用於蜂巢式電話、數 位相機、個人數位助理、行動計算裝置、非行動計算裝置 及其他裝置中。電子可擦可程式唯讀記憶體(EEPROM)及快 閃記憶體係在最風行之非揮發性半導體記憶體之中。 EEPROM與快閃記憶體均利用在半導體基板中安置於通 道區域上方並與其絕緣之浮動閘極。浮動閘極安置於源極 區域與汲極區域之間。控制閘極提供於浮動閘極上方並與 其絕緣。電晶體之臨限電壓係藉由浮動閘極上所保留之電 荷量來控制。意即,在接通電晶體以容許在其源極與汲極 之間傳導之前必須施加至控㈣極之最小電壓量係藉由浮 動閘極上之電荷位準來控制。 ▲程式化EEPROM或快閃記憶體裝置(諸如财_快閃記 隐體裝置)時’通常將程式電壓施加至控制閘極且將位元線 接地。將來自通道之電子注入於浮動閘極中。當電子在浮 動閉極中積聚時,浮動閘極變為帶負電且記憶體單元之臨 P艮電壓上升’使得記憶體單元處於程式化狀態。可在2謝 年3月5日申凊之標題為„Self B〇〇sting Technique"的美國專 利申請案h)/379,608及2003年7月29日申請之標題為 g Over Programmed Memory"的美國專利申請案 133168.doc 1380308 10/629,068中找到關於程式化之更多資訊;兩個申請案均係 以引用的方式全部併入本文中。 某些EEPROM及快閃記憶體裝置具有用以儲存兩個電荷 範圍之浮動閘極,且因此,可在兩個狀態(擦除狀態與程式 化狀態)之間程式化/擦除記憶體單元。有時將此快閃記憶體 裝置稱作二態快閃記憶體裝置(binary fUsh mem〇ry device) °
多態快閃記憶體裝置係藉由識別禁止範圍所分離之多個 不同的容許/有效程式化臨限電壓範圍來實施。每一不同臨 限電壓範圍對應於在記憶體裝置中所編碼之資料位元組之 一預定值。
由於基於相鄰浮動閘極中所儲存之電荷的電場之耦合, 可發生浮動閘極上所儲存的表觀電荷之移位。^國專利 5,867,429中描述了該浮動閘極對浮動閘極輕合現象,其係 以引用的方式全部併人本文中。肖目標浮動閘極相鄰之浮 動閘極可含有在相同位元線上之鄰近浮動開極、在相同字 元線上之鄰近浮動問極、或在目標浮動問極對面之浮動問 極(因為其既在鄰近位元線上又在鄰近字元線上)。 :不同時間已加以輕式化之相鄰記憶體單元組之間最明 顯地發生浮動問極對浮動閉極輕合現象。例如,程式化第 —記憶體單元以將電荷位準添 叙„托 主具對應於一資料組之浮 動閘極。隨後,程式化一或多 仞嘴、*丄s好处, 仰州β己憶體早兀以將電荷 :添加至其對應於第二資料組之浮動閉 或多個相鄰記憶體單元之後 在… 屯%電何對耦合至第一記憶 133l68.doc 體單元之相鄰記憶體單元之影響,自第一記憶體單元所讀 取之電何位準看來似乎不同於經程式化之電荷位準。自相 鄰記憶體單元之耗合可將被讀取之表觀電荷位準移位一足 以導致所儲存之資料之錯誤讀取的量。 淨動閉極對洋動閉極g合之效應對於多態裝置具有更大 意義’因為在多態裝置容許臨限電壓範圍及禁止範圍 比二態裝置中的更窄。因此,浮動閘極對浮動閘極麵合可 導致記憶體單元自料臨限電壓範圍移位至禁止範圍。 隨者記憶體單元在尺寸上繼續收縮,期望臨限電壓之自 然程式化及擦除分佈歸因於短通道效應、更大之氧化物厚 度/麵σ比率變化及更多之通道摻雜劑波動而增加從而減 :了相鄰狀態之間的可用分離。此效應對於多態記憶體而 吕比對僅使用兩個狀態之記憶體(二態記憶體)更顯著。另 外’字元線之間之空間的減小及位元線之間之空間的減小 亦將增加相鄰浮動閘極之間的搞合。 因此’存在減小浮動閘極之間之耦合效應的需要。 【發明内容】 、為了補償浮動閘極之間的耦合,特定記憶體單元之讀取 過程將考慮相鄰記憶體單元之程式化狀態。树明揭示 種實施例。 不 在一實施例中,對於非揮發性儲存元件 — ^ —1于乡且之 母-非揮發性储存元件而言,偏移係基於相㈣存元件十 所儲存之電荷位準而自預定偏移組來判I執行—纽讀取 過程,其中每一讀取過程使用預定偏移組之一不值 laJ偏移且 '33168.doc 丄湖308 係在所有非揮發性儲存元件上來執行。存在用於每一偏移 之至少-讀取過程。每一非揮發性儲存元件提供來自與為 個_揮發性儲存元件而判定之偏移相關聯之合適讀取過 程的最終資料》 某些實施例含有用於自儲存用於至少一第—頁及一第二 頁之資料之苐—組多態非揮發性儲存元件讀取資料之方 法。該方法含有判定與第一組多態非揮發性儲存元件相鄰 之第-組多態非揮發性儲存元件之電荷位準資料。可關於 用於區分關於兩個相鄰資料狀態之臨限電磨的第一參考值 而執^多個讀取過程。每一讀取過程使用具有第—參考值 =預疋偏移組之-不同偏移。第一組非揮發性儲存元件之 母一者提供來自對應於一與個別相鄰非揮發性儲存元件相 =聯^偏移之合適讀取過程的最終資料。資料值係基於最 ;為第胃來判定’而未基於與其他相鄰資料狀態 •之間之參考值的非零偏移使用來自使用者資料讀取過程 之其他資料。 某些實施例含有程式化第一組非揮發性儲存元件及第二 :且:揮發性儲存元件,兩者均儲存第-及第二資料分組。該 ::含有:在寫入至用於第-資料分組之相鄰非揮發性儲 之後關於第:資料分組而寫人至特定非揮發性儲存 =自當意欲自第一組非揮發性儲存元件讀取資料時,系統 件讀—發性《 得雷Urn 確貧料,相反,讀取操作僅需獲 _ 冑或表觀電荷位準之指示。在第一組非揮發性儲 凡件上執㈣取操作。料讀取操作❹詩與提供第 133168.doc 1380308 :之第二組非揮發性儲存元件之非揮發性儲存元件相鄰之 第一組非揮發性錯存元件的非揮發性儲存元件之第一補 償。該等讀取操作不使㈣於與不提供第1示之第二组非 揮發性儲存元件之非揮發性健存元件相鄰之第一組非揮發 性儲存元件的非揮發性儲存元件之第一補償。 【實施方式】 適於實%本發明之記憶體系統之_實例使用快問 t曰己憶體結構’其含有在兩個選擇閘極之間串聯排列多個電 Φ B日體。串聯電晶體及選擇閘極稱作NAND串《圖1為展干_ 勵D串的俯視圖。圖2為其等效電路。圖二戶=之 NAND串含有串聯的且夾於第一選擇閘極12〇與第二選擇閘 極122之間的四個電晶體10〇、〗〇2、104及106。選擇閘極〗2〇 將NAND串連接至位元線126。選擇閘極122將nand串連接 至源極線128 ^藉由將適當電壓施加至控制閘極12〇CG來控 制選擇閘極1 2〇。藉由將適當電壓施加至控制閘極122匚〇來 控制選擇閘極122。電晶體1〇〇、102、104及1〇6之每一者均 • 具有一控制閘極及一浮動閘極。電晶體I 〇〇具有控制閘極 100CG及浮動閘極100FG。電晶體1〇2含有控制閘極1〇2cg 及浮動閘極1 02FG。電晶體104含有控制閘極1 〇4CG及浮動 閘極104FG。電晶體1〇6含有控制閘極1〇6C(3及浮動閘極 106FG。控制閘極100CG連接至字元線WL3,控制閘極 . 102CG連接至字元線WL2,控制閘極i〇4CG連接至字元線 WL1 ’且控制閘極1 〇6CG連接至字元線WL0。在一實施例 中,電晶體100、102、104及106各為記憶體單元β在其他 實施例中’記憶體單元可含有多個電晶體或可不同於圖1及 133168.doc 1380308 2所述之記憶體單元。選擇閘極120連接至選擇線sgD。選 擇閘極122連接至選擇線SGS » 圖3提供上文所述之NAND串的橫截面圖。如圖3所述, NAND串之電晶體形成於p型井區域14〇中。每一電晶體均含 有一由控制閘極(100CG、102CG、104CG與l〇6CG)及浮動 閘極(100FG、102FG' 104FG與106FG)所組成之堆疊閘極結 構。浮動閘極形成於氧化物或其他介電薄膜之頂部上之p型 井的表面上。控制閘極係在浮動閘極上方,其中多晶矽間 介電層將控制閘極與浮動閘極分離。記憶體單元(1 〇〇、 102、104及106)之控制閘極形成字元線。在鄰近單元之間 共用N+摻雜層130、132、134、136及138,藉以該等單元彼 此串聯連接以形成NAND串。該等N+摻雜層形成每一單元 之源極及汲極。例如,N+摻雜層13〇用作電晶體n2之汲極 及電晶體106之源極,N+摻雜層132用作電晶體1〇6之汲極及 電晶體104之源極,N+摻雜層134用作電晶體ι〇4之汲極及電 晶體102之源極,N+摻雜層136用作電晶體1〇2之汲極及電晶 體100之源極,且N+摻雜層138用作電晶體1〇〇之汲極及電晶 體120之源極。N+摻雜層126連接至NAND串之位元線,而 N+推雜層128連接至多個NAND串之共用源極線。 應注意’儘管圖1 _3展示NAND串中之四個記憶體單元, 但是僅提供四個電晶體之使用作為實例。用於本文所述之 技術的NAND串可具有少於四個記憶體單元或多於四個記 憶體單元。例如,某些NAND串將含有8個記憶體單元、16 個記憶體單元、32個記憶體單元等。本文之論述不限於 133168.doc NAND串中之任何料 J将疋數目的記憶體單元。 每一記憶體單元均可紗— _ ΊΓ儲存以類比或數位 料❶當儲存一數位 小式而表不之貧 貝料位tl時,記憶體單元 壓範圍可分為兩個笳間#、 了旎臨限電 NAND型快閃記憶體 付i及〇。在 被柊除之後為备" 列中’電壓臨限值在記憶體單元 破搽除之後為負且界定為 後為正且界定為邏輯"〇Λ…電壓在程式操作之 々遊輯0。當臨限電壓為以藉由將〇伏特 施加至控制閘極來試圖讀取時,記憶體單元將接通以指示 正儲存邏輯1。當臨限電壓為正且藉由將。伏特施加至控制 閘極來試圖讀取操作時,記憶體單S將不接通’其指示儲 存邏輯0。
記憶體單it亦可儲存多個狀態,藉此儲存多個數位資料 位兀。在儲存多個資料狀態之狀況下,臨限電壓窗分為狀 態之數目。例如,若使用四個狀態,則將存在指派至資料 值11 及"〇〇"之四個臨限電壓範圍。在NAND 型記憶體之一實例十,擦除操作之後的臨限電壓為負且界 定為"11 ”。正臨限電壓係用於”丨〇”、,,〇丨,,及„〇〇„之狀態。在 某些實施例中,資料值(例如,邏輯狀態)係使用格雷碼(Gray code)指派而指派至臨限值範圍,使得若浮動閘極之臨限電 壓錯誤地移位至其鄰近物理狀態,則僅將影響一位元。程 式化至記憶體單元内之資料與單元之臨限電壓範圍之間的 特定關係取決於用於記憶體單元之資料編碼機制。例如, 2003年6月13曰申請之美國專利第6,222,762號及美國專利 申請案第 10/461,244 號"Tracking Cells For A Memory 133168.doc 12 1380308
System”(其均係以引用的方式全部併入本文中)描述了用於 夕態快閃記憶體單元之各種資料編碼機制。 在以下美國專利/專利申請案(其皆係以引用的方式全部 併入本文中)中提供了 NAND型快閃記憶體及其操作之相關 實例:美國專利第5,570,315號;美國專利第5,774 397號; 美國專利第6,046,935號;美國專利第5,386,422號;美國專 利第6,456,528號;及美國專利申請案序號第〇9/893,277號 (公告第US2003/0002348號)。除NAND快閃記憶體之外之其 他類型的非揮發性記憶體亦可用於本發明。 可用於快閃EEPROM系統中之另一類型的記憶體單元利 用非導電介電材料來代替導電浮動閘極以便以非揮發性方 式來儲存電荷。在 IEEE Electron Device Letters 之 1987 年 3 月第EDL-8卷第3號第93-95頁之Chan等人的文章"A True
Single-Transistor Oxide-Nitride-Oxide EEPROM Device"中 描述了此單元。由氧化矽、氮化矽及氧化矽所形成之三層 介電質("ΟΝΟ")係夾於導電控制閘極與記憶體單元通道上 方之半導電基板之表面之間。藉由將來自單元通道之電子 注入於氮化物中來程式化單元,其中該等電子被截獲並儲 存於有限區域内。該儲存電荷接著以可偵測之方式來改變 單元之通道之一部分的臨限電壓。藉由將熱電洞注入於氮 化物中來擦除單元。亦參看IEEE Journal of Solid-State Circuits之1991年4月第26卷第4號第497-501頁之Nozaki等 人的”A 1-Mb EEPROM with MONOS Memory Cell for Semiconductor Disk Application",其描述了 分裂閘極組態 133l68.doc 13 1380308 中之類似單元,其中摻雜多晶石夕閘極延伸於記憶體單元通 道之部分上方以形成獨立選擇電晶體。前述兩篇文章係 以引用的方式全部併入本文中。以引用的方式併入本文中 之 1998年 IEEE Press之由 William d. Brown及 Joe E. Brewer 所編輯之”Nonvolatile Semic〇nduct〇r Mem〇ry Techn〇丨 的早節1.2中所提及之程式化技術亦在彼章節令被描述為 可應用於介電電荷截獲裝置。此段中所述之記憶體單元亦 可用於本發明。因此,本文所述之技術亦應用於不同記憶 體單元之介電區域之間的耗合。 IEEE Electron Device Letters 之 月第 21 卷第 lm 第 543-545 頁之 Eitan 等人的,,NR〇M: A N〇vel
Trapping, 2-Bit Nonvolatile Memory Cell"已描述了 在每一 單元中儲存兩個位元之另H⑽时電層延伸跨越源 極擴散與汲極擴散之間之通道。用於一資料位元之電荷定 位於與汲極相鄰之介電層中,且用於另一資料位元之電荷 定位於與源極相鄰之介電層中。多態資料儲存係藉由獨立 地讀取介電質内空間分離之電荷儲存區域之二態來獲得。 此段中所述之記憶體單元亦可用於本發明。 圖4說明NAND單元(諸如圖i_3所示之NAND單元)陣列之 實例。沿每一行,位元線2〇6耦合至NAND串15〇之汲極選擇 閘極之汲極端子126。沿NAND串之每一列,源極線2〇4可連 接NAND串之源極選擇閘極之所有源極端子丨28。在美國專 利第5,570,315號、第5,774’397號及第6,046,935號中發現作 為記憶體系統之一部分的NAND架構陣列及其操作之實例。 133I68.doc •14· 1380308 3己憶體單元陣列分為許多記憶體單元區塊。對於快閃 EEPROM系統普遍的是,區塊為擦除單位。意即,每一區 塊均含有一起被擦除之最小數目的記憶體單元。每一區塊 通常分為許多頁。一頁為一程式化單位。在一實施例中, 個別頁可分為區段,且該等區段可含有作為基本程式化操 作而被一次寫入之最小數目的單元。資料之一或多個頁通 常儲存於一記憶體單元列中。一頁可儲存一或多個扇區。 扇區含有使用者資料及耗用資料(〇verhead data)。耗用資料 通常含有已自扇區之使用者資料得以計算的誤差校正碼 (ECC)。(下文所述的)控制器之一部分在資料正被程式化至 陣列中時計算ECC,且亦在資料正自該陣列被讀取時檢查 該ECC。或者,ECC及/或其他耗用資料儲存於與儲存有其 所屬之使用者資料之頁不同的頁中,或甚至儲存於與儲存 有其所屬之使用者資料之區塊不同的區塊中。 使用者資料之扇區通常為512字組,對應於磁碟驅動器中 之扇區的尺寸。耗用資料通常為額外162〇字組。許多頁形 成區塊,無淪何處自8頁(例如)高達32、64或更多頁。在 某些實施例中,一 NAND串列包含一區塊。 在一實施例中,藉由將p型井上升至擦除電壓(例如,2〇 伏特)持續充足的時間週期且將所選區塊之字元線接地(而 源極線及位元線為浮動的)來擦除記憶體單元。冑因於電容 !·生輕合,亦將未選字元線、位元線、選擇線及。源極上升至 察除電[之顯著部分。當將浮動閘極之電子發射至基板側 時’將強電場因此施加至所選記憶體單元之穿隧氧化物層 133168.doc •15· 記㈣單元之資料。隨著將電子自浮動閉極轉 移至p型井區域’所選單元之臨限電麼降低。可在整個記憶 體陣歹J ί蜀立區塊或另一單元單位上執行擦除。 圖5說明根據本發明之—實施例具有用於並行地讀取並 程式化記憶體單元頁之讀取/寫入電路的記憶體裝置296。 己隐體裝置296可含有一或多個記憶體晶粒298。記憶體晶 ; 3有一維5己憶體單元陣列300、控制電路3 1 〇、及讀取/ 寫入電路365。s己憶體陣列300可由列解碼器330透過字元線 而疋址且由行解瑪器360透過位元線而定址。讀取/寫入 電路3653有多個感應區塊4〇〇,且容許並行地讀取或程式 化記憶體單元頁。通常,在與該或該等記憶體晶粒298相同 之記憶體裝置296(例如,抽取式儲存卡)中含有一控制器 350。指令及資料係經由線32〇而在主機與控制器35〇之間傳 送,且經由線3 1 8而在該控制器與該或該等記憶體晶粒298 之間傳送。 控制電路310與讀取/寫入電路365協作以在記憶體陣列 300上執行記憶體操作。控制電路3 1 0含有狀態機3 12、晶片 上(on-chip)位址解碼器314及功率控制模組316。狀態機312 提供記憶體操作之晶片階層(Chip-level)控制。晶片上位址 解碼器3 14在由主機或記憶體控制器所使用的位址至由解 碼器33 0及360所使用之硬體位址之間提供一位址介面。功 率控制模組3 16控制在記憶體操作期間供應至字元線及位 元線的功率及電壓。 圖6說明圖5所示之記憶體裝置296之另一排列。由各種周 133168.doc -16- 1380308 邊電路對記憶體陣列300的存取係在該陣列之相對側上以 對稱方式來實把,使得每一側上之存取線及電路之密度減 小一半。因此,列解碼器分為列解碼器33〇八及33〇3,行解 碼器則分為行解碼器36〇八及36〇3。類似地,讀取/寫入電路 刀為自陣列300之底部連接至位元線的讀取/寫入電路 及自陣列300之頂部連接至位元線的讀取/寫入電路 以此方式,讀取/寫入模組之密度基本上減小一半。圖6之 裝置亦可含有一控制器,如上文對於圖5之裝置所述。 圖7為個別感應區塊400之方塊圖,其分為稱作感應模組 380之一核心部分及一共用部分39〇。在一實施例中,將有 一用於每一位元線之獨立感應模組38〇及一用於一組多個 感應模組380之共用部分390。在一實例中,一感應區塊將 含有一共用部分390及八個感應模組38〇。一組中之每一感 應模組將經由資料匯流排372而與相關共用部分進行連 通。對於另外細節,參考以引用的方式全部併入本文中之 2004年12月29日申請的美國專利申請案u/〇26 536 "Nonvolatile Memory & Method with Shared Processing f〇r an Aggregate of Sense Amplifiers" 〇 感應模組380包含判定所連接位元線中之傳導電流是高 於還是低於預定臨限位準的感應電路37〇 ^感應模組38〇亦 含有用以在所連接位元線上設定電壓條件的位元線鎖存器 382。例如,在位元線鎖存器382中所鎖存之預定狀態將導 致所連接位元線被拉至指定程式抑制之狀態(例如,vdd)。 共用部分390包含一處理器392、一組資料鎖存器394、及 133168.doc 17 uo 2合於該組資料鎖存器394與資料匯流排320之間的I/0 儲广於6 4理盗392執行計算。例如,其功能之—係判定 性;所感應0己憶體單元中之資料且在該組資料鎖存器中 儲存所判定資胡_ # Λ _ / 。H貧料鎖存器394係用以儲存在讀取操 2間由處理器392所判定之資料位元。其亦係用以儲存在 =操作期間自資料匯流排32〇所輸入之資料位元。所輸入 貝;、’位7L表不意欲程式化至記憶體中之寫入資料。⑽介面 98在#料鎖存器394與資料匯流排32G之間提供介面。 在讀取或感應期間’系統之操作係在控制不同控制問極 電壓至所疋址單疋之之供應之狀態機η〗的控制下。隨著兑 經由對應於由記憶體所支援之各種記憶體狀態之各種預^ 控制閘極電壓而階躍’感應模組將在該等電壓之一者處 跳脫將&由匯流排372而將—輸出自感應模組則提供 至處理器392。在彼點處,藉由感應模組之跳脫事件的考慮 及關於自狀態機經由輸人線393而而施加之控制閘極電壓 的資訊,處理器392判定所得的記憶體狀態。其接著計算用 於記憶體狀態之二進位編碼,並將所得的f料位元儲存至 資料鎖存器394中。在核心部分之另一實施财,位元線鎖 存器382提供雙重用途’皆作為用於鎖存感應模組380之輸 出的鎖存器且亦作為如上文所述之位元線鎖存器。 預期某些實施例將含有多個處理器392。在一實施例中, 每一實施例392將含有一輸出線(圖7中未描述),使得每一輸 出線被線或(wired-OR)在一起。在某些實施例中輸出線在 連接至線或線(wired-OR line)之前被反相。該組態開啟在程 I33168.doc -18· 1380308 式化過程何時已完成之程式驗證過程期間的快速判定因 為接收線或之狀態機可判定正被程式化之所有位元何時已 達到所要位準,如,當每一位元已達到其所要位準時, 用於彼位元之邏輯〇將被發送至線或線(或資m被反相Μ 所有位元輸出資料G(或經反相之時,則狀態機知道二 止程式化過程。因為每-處理器均與八個感應模組連通, 所以狀態機需要讀取線或線八次,或將邏輯添加至處理器 392以積聚相關位元線之結果,使得狀態機僅需要讀取線或 線一次。類似地,藉由正確地選擇邏輯位準,整體狀態機 可價測何時第-位元改變其狀態且相應地改變演算法。 在程式或驗證期間,待程式化之資料自資料匯流排32〇 而健存於該組"鎖存器例卜程式操作在狀態機之控制 下包含一系列施加至所定址記憶體單元之控制問極的程式 化:壓脈衝。每-程式化脈衝之後有-回讀(驗證)以判定單 疋疋否已程式化至所4記憶體狀態。處理器392監控相對於 所要記憶體狀態之回讀記憶體狀態。#兩者—致時,處理 器222設定位元線鎖存器川,以便導致將位元線拉至指定 程式抑制之狀態。此抑制了麵合至位元線之單元的進一步 耘式化,即使程式化脈衝出現在其控制閘極上亦如此。在 其他實施例十,處理器最初載入位元線鎖存器382,且感應 電路在驗證期間將其設定至一抑制值。 〜 資料鎖存器堆疊394含有對應於感應模組之資料鎖存器 之堆疊。在一實施例中,每一感應模組38〇存在三個資料鎖 存益在某些實施例中(但並非所需的),將資料鎖存器實施 133I68.doc -19· :移位暫存$,使得儲存於其中之並行資料轉換為用於資 枓匯流排320之串行資料,且反之亦然。在較佳實施例中, 對應於m個記憶體單元之讀取/寫入區塊的所有資料鎖存器 可鏈接在一起以形成區塊移位暫存器,使得可藉由串行轉 ㈣輸入或輸出資料區塊^言之,r個讀取/寫人模組之組 、-7<調#得其資料鎖存器組之每—者均將順序地將資料 移位至資料匯流排中或將資料移位出資料匯流排,如同其 為用於整個讀取/寫人區塊之移位暫存器之__部分一般。 圖8說明感應模組380之實例;然而,亦可使用其他實施 例。感應模組380包含位元線隔離電晶體512、位元線下拉 電路520 '位元線電壓鉗61〇、讀出匯流排轉移閘極53〇及感 應放大器60〇(在此實施例中,其含有位元線鎖存器382)。應 注意,圖8令之記憶體單元1〇及頁控制器54〇係與感應模組 380相關聯但在結構上不是感應模組38〇之一部分。 通常,記憶體單元頁並行地操作。因此,對應數目之感 應模組並行地操作。在一實施例中,頁控制器54〇對並行地 操作之感應模組便利地提供控制及時序訊號。 當位元線隔離電晶體5 12係藉由訊號B]Ls而被開啟時,感 應模組380可連接至記憶體單元之位元線36。感應模組38〇 藉由感應放大器600來感應記憶體單元之傳導電流,且鎖存 讀取結果作為感應節點5〇 1處之數位電壓位準SEN2且經由 閘極530而將其輸出至讀出匯流排532。 感應放大器600基本上包含第二電壓鉗62〇、預充電電路 640、鑑別器或比較電路650及鎖存器66〇。鑑別器電路65〇 133168.doc -20· 1380308
含有專用電容器652。在一實施例中,將參考電壓施加至正 被讀取之記憶體單元之控制閘極。若參考電壓大於記憶體 單元之臨限電壓,則記憶體單元將接通且在其源極與汲極 之間傳導電流。若參考電壓不大於記憶體單元之臨限電 壓,則記憶體單元將不接通且將不在其源極與汲極之間傳 導電流。在許多實施例中,接通/切斷可為連續轉變,使得 記憶體單元將回應於不同控制閘極電壓而傳導不同電流。 若記憶體單元接itj_正傳導電流,則所傳導電流將導致節 點SEN 631上之電料低,從而有效地充電或增加跨越其他 端子處於vdd之電容器652之電壓。若節點sen上之電壓在 預定感,週期期間放電至預^位準,則感應放大器報告 δ己憶體單元回應於控制閘極電壓而接通。
感應模組則之一特徵為在感應期間對位元線之恒定電 麼供應之併入。此係較佳地藉由位元線電㈣㈣來實施。 位元線電諸61_似於與位元線36串聯之具有電晶體612 的二極體卵iodeeUmp)而操作。其閘極㈣至等於高於其 臨限電麼ντ之所要位元線電屋VBL的值定電壓blc。以此 方式,在程式驗證或讀取期間,其使位元線與感應節點5〇1 隔離且設定用於位元線之恆定電屋位準,諸如所要狐= 0.5至0.7伙待’通常,將位元線電壓位準設定為以下一位 準:使得其足純賴Μ職f時間,而㈣高以避免 接地雜訊(ground noise)及其他因素。 感應放大器600經由咸庫銘赴ςΛ , i β # 田執應卽點501而感應傳導電流,且判 定傳導電流是高於料低於預定值。感應放大器將以數位 133168.doc 21 1380308 形式之作為感應節點501處之訊號SEN2的感應結果輸出至 讀出匯流排532。 亦輸出在讀取之後基本上為訊號SEN2之反相狀態的數 位控制訊號INV以控制下拉電路520。當所感應之傳導電流 高於預定值時,INV將為HIGH且SEN2將為LOW。此結果係 藉由下拉電路520來加強。下拉電路520含有一由控制訊號 INV所控制之η電晶體522以及另一由控制訊號GRS所控制 之η電晶體550。GRS當為LOW時容許將位元線36浮動而不 管INV訊號之狀態。在程式化期間,GRS訊號變為HIGH以 容許將位元線36拉至接地且由INV所控制。當需要將位元線 浮動時,GRS訊號變為LOW。 圖10(H)-1 0(0)說明圖8所示之較佳感應模組之時序。關於 其他特徵而對感應模組之操作的額外描述已在以下同在申 請中的申請案中得以描述·· Raul-Adrian Cernea及Yan Li於 2002年9月24日申請的美國專利申請案序號第10/254,830號 "Non-Volatile Memory And Method With Reduced Source Line Bias Errors",於2004年3月25日公告為公告申請案第 2004/0057287號;及 Raul-AdrianCernea及 YanLi於 2003 年 9 月17日申請的美國專利申請案序號第10/665,828號 "Non-Volatile Memory And Method with Improved Sensing" > 於2004年6月10日公告為公告申請案第2004/0109357號。該 等兩個參考申請案之全部揭示内容係以引用的方式全部併 入本文中。 在一實施例中,位元線偏壓係藉由位元線電壓補償器560 133168.doc •22· 1380308 來供應。其自其分別以訊號INVL及INVR之形式之左鄰近者 及右鄰近者感應INV訊號,並根據圖9之偏壓表格而回應地 供應偏壓ΔνΒί。將偏壓供應至可切換地耦合至位元線36 之節點523。在程式化期間,訊號BLS及INV皆為HIGH,而 訊號GRS為LOW。此等開啟位元線36存取至位元線電壓補 償器560。 圖9為列出施加至位元線作為其左鄰近者及右鄰近者之 程式抑制模式之函數之偏移電壓的偏壓表格。中心行列出 施加至處於程式化下之儲存單元之位元線作為其左鄰近者 及右鄰近者之模式之函數的偏移電壓或偏壓。通常,其處 於程式抑制模式之鄰近者愈多,偏移自相鄰位元線之浮動 閘極之耦合之擾動效應所需要的位元線偏壓就愈多。 圖10(A)-1 0(G)為說明根據本發明之第一實施例在程式操 作期間之電壓補償機制的時序圖。 將所示之電壓施加至記憶體陣列之各種字元線及位元 線,以用於處於程式化及程式抑制下之NAND串。程式操作 可分組為位元線預充電階段、程式階段及放電階段。 在位元線預充電階段令: (1) 源極選擇電晶體係藉由處於0 V之SGS來切斷(圖 10(A)),而汲極選擇電晶體係藉由變高至VSG之SGD來接通 (圖10(B)),藉此容許位元線存取NAND串。 (2) 容許程式抑制之NAND串之位元線電壓上升至由VDD 所給定之預定電壓(圖1 0(F))。當程式抑制之NAND串之位元 線電壓上升至VDD時,程式抑制之NAND串將在汲極選擇電 133168.doc •23· 1380308 晶體上之閘極電壓SGD降低至VDD時浮動。同時,將程式 化NAND串之位元線電壓主動地下拉至0V(圖10(G))。 (3) 程式化NAND串之位元線電壓係以由位元線電壓補償 器560所供應之AVBL來偏壓(圖10(G))。自電壓補償器560 所輸出之AVBL的值取決於其鄰近者之一或兩者是否處於 程式抑制模式。 (4) 連接至NAND串列之汲極選擇電晶體之汲極字元線使 其電壓降低至VDD。此將僅浮動彼等程式抑制之NAND串 (其中,其位元線電壓可與VDD相當),因為其汲極選擇電 晶體被切斷(圖10(B)及10(F))。至於含有待程式化之記憶體 電晶體之NAND串,其汲極選擇電晶體相對於其汲極處接近 0 V的位元線電壓而將不被切斷。 (5) 未被定址之NAND串中的記憶體電晶體使其控制閘極 電壓設定為VPASS以將其完全接通(圖10(C))。由於程式抑 制之NAND _為浮動的,所以施加至未定址記憶體電晶體之 控制閘極的高VPASS及Vpgm(程式電壓)提昇了其通道及電 荷儲存元件之電壓,藉此抑制了程式化。通常相對於 Vpgm(例如,〜15-24 V)而將VPASS設定為某中間電壓(例 如,〜1 0 V) 〇 在程式階段中: (6) 將程式化電壓Vpgm施加至為程式化而選擇之記憶體 電晶體之控制閘極(圖10(D))。將不程式化處於程式抑制下 (意即,具有升壓式通道及電荷儲存單元)之儲存單元。將以 偏壓位元線電壓來程式化處於程式化下之儲存單元(圖 133168.doc -24- 1380308 10(G)) ’以偏移歸因於其處於程式抑制模式之鄰近者之一 或兩者的任何擾動。程式化儲存單元上之一擾動係歸因於 具有浮動通道之字元線方向上的相鄰儲存單元及藉由來自 字7C線之高控制閘極電壓而電容性地升壓的電荷儲存單 元。此發生在使NAND串進入程式抑制模式時。此亦具有擾 動(增加)待程式化之記憶體電晶體之電荷儲存單元上之電 壓的不良效應。藉由感應其鄰近者在儲存單元之程式化期 間的動作,以適當的位元線偏壓來補償其鄰近者之擾動。 在放電階段中: (7)容許各種控制線及位元線放電。 與感應記憶體單元相關之一潛在問題為源極線偏壓。當 並行地感應許多記憶體單元時,其組合電流可導致具有有 限電阻之接地迴路中的顯著電壓上升。此導致源極線偏 壓,其將導致使用臨限電壓感應之讀取操作中的誤差。 圖11說明歸因於具有有限電阻之源極線中之電流流動至 地面之源極電壓誤差的問題。讀取/寫入電路365在一記憶 體單元頁上同時操作。讀取/寫入電路365中之每一 組380係經由一位元線而耦合至一對應單元。例如,感應模 組380感應]己憶體單元(例如,單元1}之傳導電流^(源極-沒 f電流)。該傳導電流自感應模組經由位元線而流人記憶體 早元之汲極且在通過源極線2〇4之前流出源極而到達地 面。在-積體電路晶片+,記憶體陣列中之單元之源極全 部連接在-起作為連接至記憶體晶片之某外部接地㈣ (例如’Vss襯塾)之源極線2〇4的多個支路。甚至當金屬捆紫 133 J68.doc -25- 1380308 係用以減小源極線之電阻時, 70之源電極與接地襯墊之間 歐姆。 有限電阻R亦保持於記憶體單 通常’接地迴路電阻R為約50
對於正被並行地感應之整個記憶體頁而言,流過源極線 之總電流為所有傳導電流之總和,意即,丨而―丨+ i2Win。通常,每一記憶體單元均具有取決於程式化至其 電荷儲存讀t之電荷量的傳導電流。對於記憶體單元之 :定控制問極電壓而言,小電荷將產生相當較高的傳導電 流。當有限電阻存在於記憶體單元之源電極與接地概塾之 間時,跨越電阻之電壓降係藉由Vdr〇p=iT〇TR來給出。 例如,若4,256個位元線同時放電,每一者均具有i μΑ之 電流,則源極線電壓降將等於4,〇〇(Η^Μ μΑ/線χ5〇歐姆(〜 〇.2伏特)。當感應記憶體單元之臨限電壓時,此源極線偏壓 將引起0.2伏特之感應誤差。
圖12說明由源極線電壓降所導致之記憶體單元之臨限電 壓位準中的誤差。供應至記憶體單元之控制閘極的臨限電 壓ντ係相對於GND。然而,由記憶體單元所見之有效ντ 為其控制閘極與源極之間的電壓差。所供應VT與有效ντ之 間存在大約Vdrop之差(忽略自源極14至源極線之電壓降的 較小影響)。當感應記憶體單元之臨限電壓時,此Vdr<jp或源 極線偏壓將引起(例如)〇.2伏特之感應誤差。 根據本發明之一態樣’用於降低源極線偏壓之方法係藉 由具有用於多通感應之特徵及技術的讀取/寫入電路來實 現。每一通過均有助於識別且關閉具有高於給定分界電流 133168.doc • 26· 值之傳導電流的記憶體單元。通常,隨著每一通過,給定 分界電流值逐漸收斂至用於習知單通感應之斷點電流值。 以此方式,後續通過中之感應將較少受源極線偏壓影響, 因為已關閉了較高電流單元。 圖13說明用於四態記憶體之記憶體單元頁之實例群分佈 (Population distribution)。每一記憶體單元叢集係在一系列 彼此清楚分離之傳導電流ISD内得以程式化。例如,斷點381 為分別表示"A"與”B"記憶體狀態之兩個叢集之間的分界電 流值。在習知單通感應中,”B"記憶體狀態之必要 其具有小於斷點381之傳導電流。若不存在源極線偏壓則 相對於所供應臨限電壓VT之群分佈將藉由具有實線之曲 線來描述。然而’由於源極線偏壓誤差,每一記憶體單元 在其控制閘極.處之臨限電壓增加了源極線偏壓。此意謂需 要施加較高控制閘極電壓來補償偏壓。在圖13中源極線 偏壓導致向較高表觀VT之分佈的移位(虛線該移位在感 應較高臨限值(較低電流)記憶體狀態時將更大,因為更多的 總陣列電流歸因於較高的所施加字元線電壓而流動。若對 於不具有源極線誤差之狀況而設計斷點381,則源極線誤差 之存在將具有使傳導電流在無傳導區域中出現之"A"狀態 之某尾端,此意謂其將高於斷點381。此將導致有些"A”狀 態(較傳導的)被錯誤地分界為”B”狀態(較不傳導的)。 例如,當前多通感應可在兩次通過(j = 1至2)中實施。在第 一通過之後,具有高於斷點381之傳導電流之彼等記憶體單 元係藉由切斷其料電流來識別且移&。切斷其傳導電流 133I68.doc -27- 之較佳方式係將其位元線上之其汲極電壓設定為接地。在 第二通過(j=2)中,由於引起源極線偏壓之高電流狀態之移 除’具有虛線之分佈接近具有實線之一者之分佈。因此, 使用斷點381作為分界電流值之感應將不導致將"a"狀態誤 認為"B”狀態。 與習知單通方法相比,當前雙通方法大體上降低了將有 二A單元錯識別為"B"單元或更高單元之可能性。亦預期 兩人以上之通過,然而將存在隨著漸增數目之通過的遞減 回報。另外,每一通過可具有相同的分界電流,或隨著每 一連續通過,所使用之分界電流收斂至通常用於習知單通 感應中之斷點的電流。另外,斷點可在狀態E與A之間以及 在狀態B與C之間使用。 通常,將存在藉由對應數目之多通感應區塊4〇〇而操作之 記憶體單元頁。頁控制器540將控制及時序訊號供應至每一 感應模組。在一實施例中,將頁控制器54〇實施為控制電路 310中之狀態機312之一部分。在另一實施例中,頁控制器 540為讀取/寫入電路365之一部分。頁控制器54〇使每一多 通感應區塊400經由預定數目之通過^爿至⑺而循環,且亦 為每一通過供應預定分界電流值IG(j)。亦可將分界電流值 實施為用於感應的時間週期。在最終通過之後頁#制器 540以訊號NCO來開啟轉移閘極488以將作為感應資料之 SEN節點631之狀態讀取至讀出匯流排532。總之,將自 有感應模組讀出一感應資料頁。 將關於時序圖圖14(A)-14(K)來論述在讀取/驗證操作期 133168.doc •28· 間感應模組380之額外操作及時序,其被分界為PHASE (1)-(9) 〇 PHASE (0):設置 感應模組380(參看圖8)係經由開啟訊號BLS而連接至位 元線36(圖14(A))。電壓鉗係以BLC來開啟(圖14(B))。預充 電電路640係以控制訊號FLT而開啟為有限電流源(圖 14(C))。 PHASE (1):受控預充電 感應放大器600係藉由重設訊號RST來初始化(圖 14(D)),其將經由電晶體658而將訊號INV拉至接地。因此, 在重設時,將INV設定為LOW。同時,p電晶體663將補充 訊號LAT拉至Vdd或HIGH(圖14(H))。 隔離閘極630係藉由η電晶體632而形成,其係由訊號LAT 所控制。因此,在重設之後,開啟隔離閘極以將感應節點 5〇1連接至感應放大器之内部感應節點631,且訊號SEN2將 與内部感應節點63 1處之訊號SEN相同。 預充電電路640經由内部感應節點63 1及感應節點SEN2 50 1而預充電位元線36持續預定時間週期。此將使位元線達 到最佳電壓以用於在其中感應傳導。 預充電電路640含有由控制訊號FLT所控制之上拉p電晶 體642(”FLOAT”)。位元線將被上拉向所要位元線電壓,如 由位元線電壓鉗6 1 0所設定。上拉速率將取決於位元線中之 傳導電流。傳導電流愈小,上拉就愈快。 較早已描述到,若切斷具有高於預定值之傳導電流之彼 133168.doc •29· 1380308 等§己憶體單元且消除其對源極線偏壓之影響,則會最小化 歸因於源極線偏壓之感應誤差。實施預充電電路64〇以提供 兩個功能。一功能係將位元線預充電至最佳感應電壓。另 一功能係幫助識別具有高於用於D C (直流)感應之預定值 之傳導電流的彼等記憶體單元,使得其可被消除對源極線 偏壓之影響。 D.C·感應係藉由提供行為如同用於將預定電流供應至位 元線之電流源的預充電電路來實現。控制p電晶體642之訊 號FLT使得其"程式化"預定電流以流過預充電電路64〇。作 為一實例,FLT訊號可自具有設定為5〇〇 nA之參考電流的電 流鏡來產生。當p電晶體642形成電流鏡之鏡射支腳 (mirrored leg)時’其亦將具有在其中投射的相同5〇〇 nA。 圖14(11)-14(14)說明分別連接至具有700 nA、4〇〇 nA、22〇 nA及40 nA之傳導電流之記憶體單元之四個實例位元線上 的電壓。當預充電電路640為具有(例如)500 nA之極限之電 流源時,具有超過5〇〇 nA之傳導電流的記憶體單元將使位 元線上之電何耗盡得快於其可積聚的速度。因此,對於具 有傳導電流700 nA之位元線而言,其電壓或内部感應節點 631處之訊號SEN將保持接近於〇 v(諸如0.1伏特;參看圖 14(11))。另一方面,若記憶體單元之傳導電流低於5〇〇 nA, 則預充電電路640將開始給位元線充電,且其電壓將開始向 所鉗制之位元線電壓(例如,由電壓鉗6 1 0設定之0.5 V)上升 (圖14(12)-14(14))。相應地,内部感應節點631將保持接近 於〇 V或上拉至Vdd(圖14(G))。通常,傳導電流愈小,位元 133168.doc -30· 1380308 線電壓將充電至所鉗制之位元線電壓的速度就愈快。因 此,藉由在受控預充電階段之後檢查位元線上之電壓,有 可能識別所連接之記憶體單元是否具有高於或低於預定位 準之傳導電流。 PHASE (2) : D.C.鎖存及自後續選通移除高電流單元 在受控預充電階段之後,開始初始D.C.高電流感應階 段,其中訊號SEN係藉由鑑別器電路65 0來感應。該感應識 別具有高於預定位準之傳導電流之彼等記憶體單元。鑑別 器電路650含有串聯之兩個p電晶體654及656,其用作暫存 訊號INV之節點657之上拉。p電晶體654係藉由變為LOW之 讀取選通訊號STB來開啟,且p電晶體656係藉由内部感應 節點63 1處變為LOW之SEN訊號來開啟。高電流記憶體單元 將具有接近於〇 V之訊號SEN或具有至少不能使其位元線預 充電得足夠高以切斷P電晶體656之訊號SEN。例如,若將 弱上拉限於500 nA之電流,則其將不能上拉具有700 nA之 傳導電流之單元(圖14(G1))。當STB選通LOW以鎖存時,將 節點65 7處之11\^上拉至乂(1(1。此將設定具有1^^出0?1及1^丁 LOW之鎖存器電路660(圖14(H1))。 當INV為HIGH且LAT為LOW時,將隔離閘極630去能,且 將感應節點48 1與内部感應節點63 1阻斷。同時,藉由下拉 電路520而將位元線拉至接地(圖8及14(11))。此將有效地切 斷位元線中之任何傳導電流,從而消除了其對源極線偏壓 之影響。 因此,在感應模組380之一較佳實施例中,使用有限電流 133168.doc -31 - 1380308 源預充電電路。此提供額外或替代方式(D C感應)以識別載 運高電流之位元線且以將其切斷以最小化後續感應中之源 極線偏壓誤差。 在另一實施例中’預充電電路未經特定組態以幫助識別 高電流位元線但經最佳化以在可用於記憶體系統之最大電 流之容差内盡可能快地上拉且預充電位元線。 PHASE (3):恢復/預充電 在感應先前尚未下拉之位元線中的傳導電流之前,藉由 變為LOW之訊號FLT來啟動預充電電路以將内部感應節點 631預充電至vdd(圖14(C)及圖14(12)-14(14))且預充電可歸 因於相鄰位元線上之電壓降低而已被部分地向下搞合的位 元線。 PHASE (4):第一 A.C.感應 在一實施例十,A.C.(交流或暫態)感應係藉由判定浮動内 部感應節點63 1處之電壓降來執行。此係藉由使用耦合至内 部感應節點63 1之電容器CSA 652的鑑別器或比較電路65〇且 考慮傳導電流給其充電(降低節點SEN上之電壓)之速率來 實現《在積體電路環境中,電容器652通常係以電晶體來實 施,然而,其他實施例亦係合適的。電容器652具有預定電 容,例如,30 fF,其可經選擇以用於最佳電流判定。通常 在100-1000 nA範圍内之分界電流值可藉由充電週期之適 當調整來設定。 鑑別器電路650感應内部感應節點63 1中之訊號sen。在 每一感應之前,内部感應節點63丨處之訊號SEN係藉由預充 133168.doc •32· 電電路640而上拉至Vdd。此將最初將跨越電容器652之電壓 設定為零。 當感應放大器600準備感應時,藉由變為HIGH之FLT而將 預充電電路640去能(圖14(C))。第一感應週期T1係以選通訊 號STB之確定而結束。在感應週期内,由導電記憶體單元 所誘發之傳導電流將給電容器充電。隨著電容器652係經由 位元線中之傳導電流之耗盡動作而充電,SEN處之電壓將 自Vdd而降低。圖14(G)(參看曲線G2-G4)說明對應於分別連 接至具有400 nA、220 nA及40 nA之傳導電流之記憶體單元 之剩餘三個實例位元線的SEN訊號,降低對於具有較高傳 導電流之記憶體單元而言更加迅速。 PHASE (5):第一 A.C·鎖存及較高電流單元自後續感應之移除 在第一預定感應週期之末端,視位元線中之傳導電流而 定,SEN將降低至某電壓(參看圖14G之曲線G2-G4)。作為 一實例,將此第一階段中之分界電流設定為300 nA。電容 器CSA 65 2、.感應週期T1及p電晶體656之臨限電壓使得對應 於高於分界電流(例如,300 nA)之傳導電流的訊號SEN將降 低得足夠低以接通鑑別器電路650中之電晶體656。當鎖存 訊號STB選通LOW時,輸出訊號INV將被拉為HIGH,且將 藉由鎖存器660來鎖存(圖14(E)及圖14(H)(曲線H2))。另一 方面,對應於低於分界電流之傳導電流之訊號SEN將產生 不能夠接通電晶體656之訊號SEN。在此狀況下,鎖存器660 將保持不變,在該狀況下,LAT保持HIGH(圖14(H3)及 14(H4))。因此,可見到,鑑別器電路650相對於由感應週 133168.doc •33· 1380308 期所a又疋之參考電流而有效地判定位元線中之傳導電流之 量值。 感應放大器600亦含有第二電壓鉗62〇,其目的係維持電 晶體612之没極之電壓足夠高’以使位元線電壓鉗61〇適當 地起作用。如較早所述,位元線電壓鉗610將位元線電壓鉗 制至預定值VBL,例如,〇.5 V。此將要求將電晶體612之閘 極電壓BLC設定為Vbl+Vt(其中、為電晶體612之臨限電 壓)’且要求連接至感應節點5〇丨之汲極大於源極,意即, 訊號SEN2>Vbl。詳言之,給定電壓鉗6丨〇及62〇之組態,SEN2 應不尚於LAT-Vt^BLX-Vt中之較小者,且SEN應不是較低 的。在感應期間,隔離閘極630處於通過模式。然而,在感 應期間,内部感應節點631處之訊號SEN具有自降低之電 壓。第二電壓鉗620防止SEN降低至低於LAT_Vt或 BLX-VT,無論哪一個較低。此係藉由訊號BLx所控制之n 電晶體612來實現,其中blx>Vbl+Vt(圖14(F))。因此,經 由電麼俯61G及62G之動作’位元線電壓Vbl在感應期間保持 十互定,例如,〜0.5 V。 使用專用電容器652取代位元線電容之傳統使用來量測 電流在若干方面係、有利的。第―,其容許位S線上之怪定 電壓源,藉此避免位元線對位元線串擾。, 器㈤容許選擇最佳用於感應之電容。例如與約UI 兀線電容相比’其可具有約3G 之電容。較小電容可增加 感應^度’因為其充電更快。最後,與使用位线之電容 的先前技術方法相比’相對於專用電容之感應容許感應電 133168.doc -34- 1380308 路獨立於記憶體架構或尺寸。 在另一實施例中,電流判定係藉由與參考電流之比較來 實現,該參考電流可藉由參考記憶體單元之傳導電流來提 供。此可以比較電流來實施為電流鏡之一部分。 電流判定之輸出係藉由鎖存器電路660來鎖存。該鎖存器 電路係藉由電晶體66卜662、663與664以及電晶體666與668 而形成為設定/重設鎖存器。p電晶體666係藉由訊號 RST(RESET)來控制,且η電晶體668係藉由訊號STB來控 制。在發明者Raul-Adrian C erne a於2004年1 2月1 6曰申請之 標題為"Improved Memory Sensing Circuit And Method For Low Voltage Operation”的美國專利申請案第11/015,199號 中找到經調適成用於低電壓操作之上述感應放大器之變 化,該申請案係以引用的方式全部併入本文中。 通常,將存在藉由對應數目之多通感應模組380(圖8)而操 作之一記憶體單元頁。對於具有高於第一分界電流位準之 傳導電流的彼等記憶體單元而言,其LAT訊號將被鎖存為 LOW(INV被鎖存為HIGH)。此又啟動位元線下拉電路520以 將對應位元線拉至接地,藉此切斷其電流。 PHASE (6):恢復/預充電 在諸如先前尚未下拉之位元線36之位元線中之傳導電流 的下一感應之前,預充電電流係藉由訊號FLT來啟動,以將 内部感應節點631預充電至Vdd(圖14(C)(6)及圖14(13)(6)-14(14)(6))。 PHASE (7):第二感應 133168.doc -35- 1380308 當感應放大器600準備感應時,藉由變為HIGH之FLT而將 預充電電路642去能(圖14(C))。第二感應週期T2係藉由選通 訊號STB之確定來設定。在感應週期期間,傳導電流(若存 在)將給電容器充電。隨著電容器652經由位元線36中之傳 導電流之耗盡動作而充電,SEN將自Vdd而降低。 根據前文之實例,具有高於300 nA之傳導電流之記憶體 單元已經得以識別且在較早階段中關閉。圖14(G)(曲線G3 及G4)分別說明對應於分別連接至具有220 nA及40 nA之傳 導電流之記憶體單元之兩個實例位元線的SEN訊號。 PHASE (8):用於讀出之第二鎖存 在第二預定感應週期T2之末端,視位元線36中之傳導電 流而定,SEN將降低至某電壓(參看圖14(G)(曲線G3及 G4))。作為一實例,將此第二階段中之分界電流設定為100 nA。在此狀況下,具有傳導電流220 nA之記憶體單元將使 其INV鎖存為HIGH(圖14(H))且使其位元線隨後拉至接地 (圖14(13))。另一方面,具有傳導電流40 nA之記憶體單元 將不對鎖存器之狀態產生影響,其係以LAT HIGH來預設。 PHASE (9):讀出至匯流排 最後,在讀出階段中,轉移閘極488處之控制訊號NCO容 許將鎖存訊號SEN2讀出至讀出匯流排499(圖14(J)及 14(K))。 自圖14(11)-14(14)可看出,位元線電壓在每一感應週期期 間保持恆定。因此,自較早之論述,消除了電容性位元線 對位元線耦合。 I33168.doc -36- 1380308 上文所述之感應模組380為感應係以三次通過來執行之 一實施例,前兩次通過經實施以識別且關閉較高電流記憶 體單元。隨著較高電流對源極線偏壓之影響的消除,最终 通過能夠更準確地感.應具有較低範圍傳導電流之單元。 在其他實施例中,感應操作係以以匕與八:通過之不同 組合來實施,某些感應操作僅使用兩次或兩次以上之通 過、或僅一次通過。對於不同通過而言所使用之分界電 流值可每一次相同或向最終通過中所使用之分界電流逐漸 收敛。 圖1 5為描述用於程式化非揮發性記憶體之方法之一實施 例的流程圖。在一實施例中,將記憶體單元在程式化之前 擦除(以區塊或其他單位)。在圖15之步驟7〇〇中,藉由控制 器來發出”資料載入"指令’且藉由控制電路31〇來接收輸 入。在步驟702中,將指定頁位址之位址資料自控制器或主 機而輸入至解碼器314。在步驟7 04中,將用於定址頁之程 式資料頁輸入至資料緩衝器以用於程式化。將彼資料鎖存 於適當鎖存器組中。在步驟706中,藉由控制器而將,,程式,, 指令發出至狀態機3 12。 由於藉由”程式"指令而觸發’所以將使用施加至適當字 元線之圖16之階躍式脈衝而將步驟704中所鎖存之資料程 式化至由狀態機3 12所控制的所選記憶體單元中。在步驟 中,將程式電壓Vpgm初始化為起始脈衝(例如〗2 v), 且將由狀態機3 12所維持之程式計數器Pc初始化為〇。在步 驟71〇中,將第一Vpgm脈衝施加至所選字元線。若邏輯"〇" 133I68.doc •37- 1380308 儲存於指㈣應記憶料元應被程式化之特定資料 中則將對應位元線接地。另一方面,若邏輯"!••儲存於指 不對應記憶體單元應保持於其電流資料狀態之特定鎖曰 中,則將對應位元線連接至Vdd以抑制程式化。
在步鄉712中,驗證所選記憶體單元之狀態。若傾測到所 選草元之目標臨限電壓已達到適當位準,則將儲存於對應 資料鎖存器t之資料改變為邏輯”卜若偵測到臨限電壓: 未達到適當位準’則不改變儲存於對應資料鎖存器中之資 料。以此方式,不需要程式化具有儲存於對應資料鎖存器 中之邏輯τ的位元線。當所有資料鎖存器正儲存邏輯T 時,狀態機(經由上文所述之線或型機制)知道已程式化了所 有所選單元。在步驟714中,檢查所有資料鎖存器是否正儲 存邏輯"1”。若如此,則程式化過程係完全的且成功的,因 為所有所選記憶體單元得以程式化且驗證。在步驟716中報 告"PASS"之狀態。
在步驟714中,若判定並非所有資料暫存器正儲存邏輯 1 ,則程式化過程繼續。在步驟7丨8中,對照程式極限值 PCMAX來檢查程式計數器pc。程式極限值之一實例為2〇 ; 然而,亦可使用其他數目。若程式計數器PC不小於2〇,則 程式過程已失效且在步驟720中報告"FAIL"之狀態。若程式 计數器PC小於20,則Vpgm位準增加了階躍大小(step size) ’且在步驟722中遞增程式計數器pc。在步驟722之後, 該過程返回至步驟710以施加下一 vpgm脈衝。 在成功程式過程之末端,如適當的,記憶體單元之臨限 133168.doc • 38 - 1380308 電壓應在用於所程式化記憶體單元之一或多個臨限電壓分 佈内或在用於所擦除記憶體單元之一臨限電壓分佈内。圖 17說明§每一 §己憶體單元儲存兩個資料位元時用於記憶體 單元陣列之臨限電壓分佈。圖17展示用於所擦除記憶體單 元之第一臨限電壓分佈E。亦描述用於所程式化記憶體單元 之三個臨限電壓分佈A、B及〇在一實施例中,£分佈中之 臨限電壓為負,且a、b及C分佈中之臨限電壓為正。 圖17之每一不同臨限電壓範圍對應於資料位元組之預定 值。程式化至記憶體單元内之資料與單元之臨限電壓位準 之間的特定關係取決於用於單元之資料編碼機制。例如, 2003年6月13曰申請之美國專利第6 222 762號及美國專利 申請案第 10/461,244 號"Tracking Cells For A Memory
System"(其均係以引用的方式全部併入本文中)描述了用於 多態快閃記憶體單元之各種資料編碼機制。在一實施例 中’資料值係使用格雷碼指派而指派至臨限電壓範圍,使 得若浮動閘極之臨限電壓錯誤地移位至其鄰近物理狀態, 則僅將影響一位元。一實例將"丨丨"指派至臨限電壓範圍 E(狀態E) ’將"1〇”指派至臨限電壓範圍a(狀態a),將,,〇〇" 指派至臨限電壓範圍B(狀態B),且將”〇1,,指派至臨限電壓 範圍C(狀態C)。然而,在其他實施例中,不使用格雷碼。 儘官圖17展示四個狀態’但是本發明亦可用於包括含有多 於或少於四個狀態之結構的其他多態結構。 圖17亦展示用於自記憶體單元讀取資料之三個讀取參考 電壓Vra、Vrb及Vrc。藉由測試給定記憶體單元之臨限電壓 I33168.doc •39· 1380308 是咼於還是低於Vra、Vrb及Vrc ’系統可判定記憶體單元處 於何種狀態。圖17亦展示三個驗證參考電壓Vva、Vvb及 當將記憶體單元程式化至狀態a時,系統將測試彼等 s己憶體單元是否具有大於或等於Vva之臨限電壓。當將記情 體單元程式化至狀態B時,系統將測試記憶體單元是否具有 大於或等於Vvb之臨限電壓。當將記憶體單元程式化至狀態 c時’系統將判定記憶體單元是否具有大於或等於Vvc之臨 限電壓。 在—稱為全序列程式化之實施例中,可將記憶體單元自 擦除狀態E直接程式化至任何程式化狀態a、b或c。例如, 可首先擦除待程式化之記憶體單元群,使得該群中之所有 記憶體單元處於擦除狀態E。圖15所述之過程(使用圖16所 述之控制閘極電壓序列)將接著用以將記憶體單元直接程 式化至狀態A、B或〇當某些記憶體單元正自狀態E而程式 化至狀態A時’其他記憶體單元正自狀態e而程式化至狀態 B及/或自狀態E而程式化至狀態〇當在’£11上自狀態E而程 式化至狀態C時,耦合至WLn-1下之相鄰浮動閘極之量為最 大值’因為在WLn下之浮動閘極上之電壓改變係大的。當 自狀態E而程式化至狀態B時,耦合至相鄰浮動閘極之量減 小但仍顯著。當自狀態E而程式化至狀態a時,耦合量更進 一步減小。因此,隨後讀取WLn-Ι之每一狀態所需要之校 正量將視WLn上相鄰單元之狀態而改變。 圖1 8說明程式化儲存用於兩個不同頁之資料之多態記憶 體單元之雙通技術的實例:下頁(l〇wer page)及上頁(Upper I33168.doc ·40· 1380308 P g )描述了四個狀態··狀態E(11)、狀態A( 1 0)、狀態B(〇〇) 及狀態C(〇l卜對於狀態E而言,兩頁均儲存"丨"。對於狀態 Α而言,下頁儲存"〇,,且上頁儲存"丨"。對於狀態8而言,兩 頁均儲存〇 。對於狀態C而言,下頁儲存”1”且上頁儲存 〇'。應注意’儘管已將特定位元樣式指派至每一狀態,但 疋亦可指派不同位元樣式。在第一程式化通過中,單元之 限電壓位準係根據待程式化為下邏輯頁之位元來設定。 若彼位元為邏輯"丨",則不改變臨限電壓,因為其由於較早 已被擦除而處於適當狀態。然而,若待程式化之位元為邏 輯’則將單元之臨限位準增加以便為狀態A,如箭頭73〇 所示。其推斷第一程式化通過。 在第二程式化通過中,單元之臨限電壓位準係根據正被 程式化為上邏輯頁之位元來設定。若上邏輯頁位元將儲存 邏輯’’ 1 ’’,則不發生程式化,因為單元視下頁位元之程式化 而處於狀態E或A中之一者,其皆載運"丨"之上頁位元。若上 頁位7L將為邏輯"〇”,則移位臨限電壓。若第一通過導致單 疋保持於擦除狀態E,則在第二階段中’將單元程式化,使 得將臨限電壓增加以便在狀態c内,如箭頭734所述。若由 於第一程式化通過而已將單元程式化至狀態A,則將記憶體 單7C在第二通過中進一步程式化,使得將臨限電壓增加以 便在狀態B内,如箭頭732所述。第二通過之結果係將單元 程式化至經指定以儲存用於上頁之邏輯"〇"之狀態而不改 變用於下頁之資料。在圖Π與圖18兩者中,耦合至相鄰字 儿線下之浮動閘極之量取決於最終狀態。 133168.doc •41 - 1380308 在一實施例中’若寫入足夠的資料以填滿整個頁,則可 設置系統以執行全序列寫入。若對於全頁寫入不足夠的資 料,則程式化過程可程式化以所接收之資料而程式化的下 頁。當接收到後續資料時,系統將接著程式化上頁。在再 一實施例中,系統可以程式化下頁之模式而開始寫入,且 若隨後接收到足夠的資料以填滿整個(或大部分)字元線之 記憶體單元,則系統可轉換為全序列程式化模式。在發明 者 Sergy Anatolievich Gorobets及 Yan Li於 2004年 12 月 14 日 申請之標題為"Pipelined pr0gramming 〇f N〇n V〇Utiie Memories Using Early Data"之美國專利中請案序號第⑴ 01 3,125號中揭示了此實施例之更多細節,該申請案係以引 用的方式全部併入本文中。 圖19A-C揭示用於程式化非揮發性記憶體之另一過程,對 於任何特定記憶體單元而言,藉由在寫入至用於先前頁之 相鄰記憶體單元之後相對於特定頁而寫入至彼特定記憶體 單元,該過程減小浮動閘極對浮動閘極耦合。在由圓19八< 所教示之過程之實施例之一實例中,非揮發性記憶體單元 每記憶體單元儲存兩個資料位元,從而使用四個資料狀 態。例如,假設狀態E為擦除狀態,且狀態A、8及C為程式 化狀態。狀態E儲存資料丨丨。狀態A儲存資料〇1。狀態B儲 存資料10〇狀態C儲存資料〇(^此為非格雷編碼之實例因 為兩個位元均在相鄰狀態八與8之間改變。亦可使用至物理 資料狀態之資料的其他編碼。每—記憶體單元儲存兩個資 料頁。為了達成參考目的,該等資料頁將被稱為上頁及下 133168.doc -42- 1380308 頁,」而纟可被給定其他標記。參考圖⑺之過程之狀態八, 上頁儲存位元〇且下頁儲存位元1。參考狀態B,上頁儲存位 元1且下頁儲存位元G。參考狀紅,兩頁皆儲存位元資料〇。 圓19之程式化過程為兩步過程。在第一步驟中程式化下 頁》若下頁將保持資料卜則記憶體單^狀態保持於狀態E。 若資料將程式化至〇,則記憶體單元之電壓臨限值上升使 得記憶體單元程式化至狀態B,。圖19A因此展示自狀離£至 狀態B.之記憶體單元之程式化119A所述之狀態B.為臨時 狀態B ;因此,將驗證點描述為Vvb,,其低於。 在一實施例中,在記憶體單元自狀態£而程式化至狀態B, 之後,其在NAND串中之鄰近記憶體單元(WLn+i)將接著相 對於其下頁而程式化。例如,返回參看圖2,在程式化用於 記憶體單元106之下頁之後,將程式化用於記憶體單元ι〇4 之下頁。在程式化記憶體單元1〇4之後,若記憶體單元ι〇4 具有自狀態E而上升至狀態B,之臨限電壓,則浮動閘極對浮 動閘極耦合效應將上升記憶體單元1〇6之表觀臨限電壓。此 將具有將用於狀態B,之臨限電壓分佈加寬至描述為圖ι9Β 之臨限電壓分佈750之臨限電壓分佈的效應。臨限電壓分佈 之此表觀加寬在程式化上頁時將得以端正。 圖19C描述程式化上頁之過程。若記憶體單元處於擦除狀 態E且上頁將保持於1,則記憶體單元將保持於狀態e。若記 憶體單元處於狀態E且其上頁資料將程式化至〇,則記憶體 單元之臨限電壓將上升,使得記憶體單元處於狀態A。若記 憶體單元係在中間臨限電壓分佈7 5 〇中且上頁資料將保持 133168.doc •43· 於1 ’則記憶體單元將程式化至最終狀態B。若記憶體單元 係在中間臨限電壓分佈750中且其上頁資料將成為資料〇 , 則記憶體單元之臨限電壓將上升,使得記憶體單元處於狀 態C。由圖19A-C所述之過程減小浮動閘極對浮動閘極耦合 之效應,因為僅鄰近記憶體單元之上頁程式化將對給定記 憶體單元之表觀臨限電壓具有影響。交替狀態編碼之一實 例係當上頁資料為1時自分佈75〇移動至狀態c、且當上頁資 料為0時移動至狀態B。 儘管圖19A-C提供關於四個資料狀態及兩個資料頁之實 例,但是由圖19A-C所教示之概念可應用於具有多於或少於 四個狀態及不同於兩頁之其他實施例。 圖20A-F描述根據用於由圖17、18及19所述之方法之各種 實施例之各種表格,其描述程式化之順序。如上文所述, 每一區塊均含有一紐裉Λ并夕从二& „ . 一組形成行之位元線及一組形成列之字元
母' 區塊均含有·-線。在一實施例中,
程式化記憶體單元之順序的表格。 元線程式化之位元線而 在該實施例中,具有四 I33l68.doc -44 - 1380308 個子元線之區塊含有四頁(頁〇3)。首先寫入頁Ο,接著寫入 頁1 ’接著寫入頁2,且接著寫入頁3。頁〇中之資料含有由 連接至字元線WLO之所有記憶體單元所儲存的資料。頁1中 之資料含有由連接至字元線WL1之記憶體單元所儲存的資 料。頁2中之資料含有由連接至WL2之記憶體單元所儲存的 貝料。頁3中之資料含有由連接至字元線WL3之記憶體單元 所儲存的資料《圖20A之實施例假設全序列程式化,如上文 關於圖1 7所述。
在全序列程式化之另一實施例中,可首先將...... 偶數位70線且接著寫入至奇數位元線。圖2〇B描述當使用上 文關於圖1 7所述之全序列程式化方法時程式化偶數及奇數 位元線之順序。在該實施例中,具有四個字元線之區塊含 有:個資料頁。連接至字元線WL〇之偶數位元線上的記憶 體單元儲存用於頁〇之資料。連接至字元線㈣之奇數位元 線上的記憶體單元儲存用於頁匕㈣。連接至字元線觀
=偶數位元線上的記憶體單元儲存用於頁2之資料。連接至 字元線WL1之奇數位分@ 位7°線上的記憶體單元儲存用於頁3之 資料。連接至字元線WL2之偶旃作_说 灸偶數位兀線上的記憶體單元儲 存用於頁4之資料。連接至字 子兀線WL2之奇數位元線上的記 憶體單元儲存用於頁5之資料。 貝Tt運接至子兀線WL3之偶數位 元線上的記憶體單元儲存用於 貝料。連接至字元蠄 WL3之奇數位元線上的記憶 " 早70儲存用於頁7之資料。眘 料係根據自頁。至頁7之頁號碼以數字順序來程式化。 圖實之表格描述根據用於執行所有位元線程式化之記 133168.doc •45. 1380308 憶體陣列之圖18之兩階段程式化過程而程式化的順序。將 具有四個字元線之區塊描述為含有八頁。對於連接至字元 線WLO之記憶體單元而言,資料之下頁形成頁〇且上頁資料 形成頁1。對於連接至字元線WL1之記憶體單元而言,資料 之下頁形成頁2且上頁資料形成頁3。對於連接至字元線 WL2之記憶體單元而言,資料之下頁形成頁4且上頁資料形 成頁5。對於連接至字元線冒13之記憶體單元而言,資料之 下頁形成頁6且上頁資料形成頁7。資料係根據自頁〇至頁7 Φ 之頁號碼以數字順序來程式化。 圖20D提供描述程式化用於執行奇數/偶數程式化之記憶 體架構之圖18之兩階段程式化過程的順序之表格。具有四 個字元線之區塊含有16頁,其中該等頁係根據自頁〇至頁15 之頁號碼以數字順序來程式化。對於連接至字元線WL〇之 偶數位元線上的記憶體單元而言,資料之下頁形成頁〇且上 頁資料形成頁2。對於連接至字元線WL〇之奇數位元線上的 I 記憶體單元而言,資料之下頁形成頁1且資料之上頁形成頁 3。對於連接至字元線WL 1之偶數位元線上的記憶體單元而 5 ’下頁形成頁4且上頁形成頁6。對於連接至字元線wl 1 之奇數位元線上的記憶體單元而言,下頁形成頁5且上頁形 成頁7。對於連接至字元線WL2之偶數位元線上的記憶體單 元而言,下頁形成頁8且上頁形成頁1〇。對於連接至字元線 WL2之奇數位元線上的記憶體單元而言,下頁形成頁9且上 頁形成頁11 °對於連接至字元線WL3之偶數位元線上的記 憶體單元而言’下頁形成頁12且上頁形成頁14。對於連接 133168.doc • 46- 1380308 至字元線WL3之奇數位元線上的記憶體單元而言,下頁形 成頁13且上頁形成頁15。或者,如圖2〇E中,偶數位元線之 每一字元線下的下頁與上頁均在程式化用於該相同字元線 之奇數位元線之兩頁之前得以程式化。 圖20F及20G描述用於利用圖19A_C之程式化方法來程式 化記憶體單元之順序。圖之卯關於執行所有位元線程式化之 架構。對於連接至字元線WL0之記憶體單元而言,下頁形 成頁0且上頁形成頁2。對於連接至字元線WL1之記憶體單 元而言,下頁形成頁1且上頁形成頁4。對於連接至字元線 WL2之§己憶體單元而言,下頁形成頁3且上頁形成頁對 於連接至字元線WL3之記憶體單元而言,下頁形成頁5具上 頁形成頁7。記憶體單元係根據自頁〇至頁7之頁號碼以數字 順序來程式化。 圖20G之表格關於執行奇數/偶數程式化之架構。對於連 接至字元線WLO之偶數位元線上的記憶體單元而言,下頁 形成頁0且上頁形成頁4。對於連接至字元線WL〇之奇數位 元線上的記憶體單元而言,下頁形成頁丨且上頁形成頁 對於連接至字元線WL1之偶數位元線上的記憶體單元而 言,下頁形成頁2且上頁形成頁8。對於連接至字元線wu 之奇數位元線上的記憶體單元而言,下頁形成頁3且上頁形 成頁9。對於連接至字元線W L 2之偶數位元線上的記憶體單 元而言,下頁形成頁6且上頁形成頁12。對於連接至字元線 WL 2之奇數位元線上的記憶體單元而言,下頁形成頁7且上 頁形成頁U。對於連接至字元線WL3之偶數位元線上的纪 133168.doc •47· 1380308 憶體單元而言,下頁形成頁i 0且上頁形成頁14。對於連接 至字元線WL3之奇數位元線上的記憶體單元而t, ° 卜貝形 成頁11且上頁形成頁15。記憶體單元係根據自頁〇至頁15之 頁號碼以數字順序來程式化《最後,具有偶數位元線與奇 數位元線兩者之每一架構均可以實體上一起定位於(例如) 晶片之左側的所有偶數位元線及一起定位於(例如)晶片之 右側的所有奇數位元線來實施。 應注意’在圖20A-G之實施例中,記憶體單元係沿ΝΑΝ〇 串自源極側至汲極側而程式化。又,該等表格僅描述具有 四個字元線之實施例。表格内所述之各種方法可應用於具 有多於或少於四個字元線之系統。可在美國專利第 6,522,580號及第6,643,188號中找到使用奇數/偶數程式化 之架構的實例;兩個專利均係以引用的方式全部併入本文 中。可在以下以引用的方式全部併入之美國專利文件中找 到關於使用所有位元線程式化之架構的更多資訊:美國專 利申晴.案公告US 2004/0057283 ;美國專利申請案公告us 2004/0060031 ;美國專利申請案公告us 2004/0057285 ;美 國專利申請案公告US 2004/0057287 ;美國專利申請案公告 US 2004/0057318 ;美國專利第6,771,536號;美國專利第 6,781,877 號。 通常’ 一起程式化所有位元線之架構將自所有位元線一 起讀取資料。類似地,獨立地程式化奇數及偶數位元線之 架構將通常獨立地讀取奇數及偶數位元線。然而,該等限 制並非必需的。本文所述之用於讀取資料之技術可用於所 133168.doc •48· 1380308 有位元線程式化或奇數/偶數位元線程式化。 圖21為描述用於自非揮發性記憶體單元讀取資料之一實 施例的流程圖。上文關於感應模組之論述論述了如何自特 又位元線s賣取資料。圖21提供以系統級之讀取過程。在步 驟800中,回應於對讀取資料之請求(步驟798),為特定頁執 行讀取操作。在一實施例中,當程式化用於頁之資料時, 系統亦將產生誤差校正碼(ECC)且以該資料頁來寫入彼等 ECC。ECC技術在此項技術中為吾人熟知。所使用之ecc過 程可含有此項技術中已知之任何適當的ECC過程。當自頁 讀取資料時,ECC將用以判定在資料中是否存在任何誤差 (步驟802)。可在控制器上、在狀態機上或在系統中之其他 位置執行ECC過程。若在資料中不存在誤差,則在步驟8〇4 處將資料報告至使用者。例如,將經由資料1/〇線32〇而將 責料傳達至控制器或主機。若在步驟8〇2處發現誤差,則判 定該誤差是否為可校正的(步驟8〇6) ^該誤差可歸因於浮動 閘極對浮動閘㉟糕合效應或可能歸因於其他物理機制。各 種ECC方法具有校正一組資料中預定數目之誤差的能力。 若ECC過程可校正資料,則ECC過程係用以在步驟8〇8t校 ^彼資料,且在步驟810中將經校正之資料報告至使用者。 右資料不可藉由ECC過程來校正,則在步驟82〇中執行資料 恢復過程。在某些實施例中,將在步驟㈣之後執行ecc過 程。下文描述關於資料恢復過程之更多細節。在恢復資料 之後,在步驟822處報告該資料。應注意,圖21之過程可用 於使用所有位元線程式化或奇數/偶數位元線程式化之資 133I68.doc •49 1380308 料。 圖22為描述用於為頁執行讀取操作(參看圖21之步驟 之過程之-實施例的流程圖。可為包括區塊之所有位元 線、僅區塊之奇數位元線、僅區塊之偶數位元線或區塊之 其他位元線子組的頁執行圖22之過程。在㈣_中,將讀 取參考電屢Vra施加至與頁相關聯之適當字元線。在步驟 842中’感應與f相關聯之位元線以判定所定址記憶體單元 是否基於b至其控制閘極之施加而傳導。傳導之位元線指 # $記憶體單元接通;因此,彼等記憶體單元之臨限電磨低 於Vra(例如’處於狀態Ε)。在步驟州中,將用於位元線之 感應之結果儲存於用於彼等位元線之適當鎖存器中。在步 驟846中,將讀取參考電鮮&施加至與正被讀取之頁相關 聯之字元線。在步驟848中’如上文所述而感應位元線。在 步驟850中,將結果儲存於用於位元線之適當鎖存器中。在 步驟852中’將讀取參考電麼νιχ施加至與頁相關聯之字元 φ 、線。在步驟854中’如上文所述,感應位元線以判定哪些記 憶體單元傳導。在步驟856中,將來自感應步驟之結果儲存 於用於位元線之適當鎖存器中。在步驟㈣中判定用於每 一位元線之資料值。例如’若記憶體單元在Vra處傳導,則 記憶體單元處於狀態E。若記憶體單元在W及%處傳導而 不在Vra處傳導,則記憶體單元處於狀態a。若記憶體單元 在vrc處傳導而不在Vra及細處傳導,則記憶體單元處於狀 態B。若記憶體單元在Vra、Vrb或Vre處不傳導,則記㈣ 翠元處於狀態在—實施例中,資料值係藉由處理/392 133168.doc -50· 1380308 來判定。在步驟860中,處理器392將在用於每一位元線之 適當鎖存器中儲存所判定資料值。在其他實施例中,感應 各種位準(Vra、Vrb及Vrc)可以不同順序而發生。 圖23含有描述用於恢復資料(步驟82〇)之過程之一實施例 的流程圖。資料可含有歸因於浮動閘極對浮動閘極耦合效 應之誤差。圖23之過程試圖讀取資料同時補償浮動閘極對 浮動閘極耦合效應。該補償含有查看鄰近字元線且判定鄰 近字元線之過去的程式化如何產生了浮動閘極對浮動閘極 耗合效應。例如’當讀取字元線WLn上之資料時,該過程 亦將讀取字元線WLn+1之資料。若字元線WLn+1上之資料 已干擾WLn上之資料,則讀取過程將補償彼干擾。通常, 此處所提議之方法使用對讀取參考電壓之不同偏移(例 如,0V、0.1 V、0.2 V、0.3 V)作為鄰近字元線上之記憶體 單元之狀態之函數。 圖23所述之過程應用於上文關於圖17所述之全序列程式 化’其中一邏輯頁之兩個位元儲存於每一單元中且將被一 起璜出且報告出。若鄰近字元線上之記憶體單元處於狀態 E,則將不存在浮動閘極對浮動閘極耦合效應。若鄰近字元 線上之記憶體單元處於狀態A,則將存在小耦合效應。若鄰 近字το線上之記憶體單元處於狀態B,則將存在中等浮動閘 極對浮動閘極耦合效應。若鄰近字元線上之記憶體單元處 於狀態C ,則將存在較大浮動閘極對浮動閘極耦合效應。歸 因於鄰近字元線之準確耦合效應藉由陣列實施例而改變且 可藉由特徵化該裝置來判定。在一實施例中,歸因於處於 133168.doc 51 1380308 狀態A之鄰近單元之浮動閘極對浮動閘極耦合效應為臨限 電壓中之表觀〇_1伏特移位。歸因於處於狀態B之鄰近記憶 體單元之浮動閘極對浮動閘極耦合效應為臨限電壓中之表 觀0 · 2伏特移位。歸因於處於狀態c之鄰近記憶體單元之浮 動閘極對浮動閘極耦合效應為臨限電壓中之表觀〇 3伏特 移位°本文所述之技術不限於用於該效應之任何一組值且 將基於實施例而改變》 圖23中之步驟870包含為鄰近字元線WLn+Ι執行讀取操 作°此包含為鄰近字元線執行圖22之過程。例如,若讀取 字70線WL1中之頁,則步驟87〇包含在字元線WL2上執行圖 22之過程。在步驟872中將步驟87〇之結果儲存於適當鎖存 器中。在某些實施例中,為WLn+丨而執行之讀取操作導致 判定儲存於WLn+l上之實際資料。在其他實施例中,為 WLn+Ι而執行之讀取操作導致WLn+1上之電荷位準之判 定’其可能準確地或可能無法準確地反映WLn+l上所儲存 之資料。在步驟874中,為正常讀取點處為所關心的字元線 WLn執行讀取操作。此含有使用Vra、Vrb及來執行圖u 之過程。在某些實施例中,用以讀取WLn+ 1之位準及/或位 準之數目可能無法正好與最初用以讀取WLn之位準及/戋 位準之數目相同,且僅僅浮動閘極臨限值之某近似值即足 以用於WLn校正目的。將步驟874之結果儲存於用於具有判 夂鄰近單元WLn+l處於狀態E處之記憶體單元之位元線的 適當鎖存器中(在步驟876中)。對於其他位元線而言,將忽 視其資料。在步驟878中,將使用用於讀取點之第一組偏^ 133168.doc -52- 1380308 而為所關心的字元線執行讀取操作。意即,將執行圖22之 過程;然而,並非使用Vra、Vrb及Vrc,系統將使用Vra+ 0.1V、Vrb+0.1V及Vrc + 0.1V。在步驟880中,將為具有處於 狀態A之鄰近記憶體單元(例如,WLn+Ι)之記憶體單元的位 元線儲存步驟878之結果。將忽視用於其他位元線之資料。 在步驟882中,將使用第二偏移而為所關心的字元線執行讀 取操作。將執行圖22之過程;然而,讀取參考點將為Vra+ 0.2¥、¥比+0.2¥及¥1^+0.2¥。在步驟884中,將步驟882之 結果儲存於用於具有處於狀態B之鄰近者(例如,WLn+Ι)之 記憶體單元之彼等位元線的鎖存器中。在步驟886中,將使 用第三偏移而為所關心的字元線執行讀取操作。因此,圖 22之過程將使用Vra+0.3V、Vrb + 0.3V及Vrc + 0.3V作為讀取 比較點。在步驟88 8處,將為具有鄰近單元(例如,WLn+1) 處於狀態C之記憶體單元之彼等位元線儲存步驟886之結 果。 在上文之論述中,執行圖23之過程作為圖2 1之資料恢復 步驟820之一部分。在另一實施例中,圖23之過程可用作回 應於對讀取資料之請求而執行之初始讀取過程。 圖24為指示可為區塊之除待程式化之最終字元線外之所 有字元線執行資料恢復過程(圖23之方法)的流程圖。例如, 若存在X+1個字元線,則恢復過程可用於字元線WL0至 WLx-Ι。將不是必需的是為字元線WLx(例如,最接近於汲 極之字元線)執行恢復過程,因為彼字元線不具有在其將導 致浮動閘極對浮動閘極耦合效應之後而程式化之鄰近者。 133168.doc -53- 儘管圖24展示具有為所有字元線而順序地執行之恢復過程 之實施例,但是在上文關於圖21所述之一實施例中,可在 獨立時間且僅當存在不可校正之ECC誤差時為字元線執行 恢復過程。 圖22及23之上述方法係關於圖17之儲存一邏輯頁之兩個 位7L之全序列程式化而論述。該等過程可在讀取根據圖a 之儲存來自兩個邏輯頁之每一者之一位元的兩步過程而程 式化之資料時而輕微地修改。例如,當執行標準讀取操作 (圖21之步驟800)時,讀取下頁將要求將Vra及Vrc施加至記 憶體單元之控制閘極且在彼等讀取點處感應以為下頁判定 資料疋處於狀態E/C(資料1)還是狀態a/B(資料〇)。因此,將 藉由僅執行步驟840、842、844及步驟852 86〇來修改圖U 以用於下頁讀取。為執行上頁之讀取’讀取比較點W將用 以判定上頁資料是用於狀態E/A(資料丨)還是狀態b/c(資料 〇)。因此,對於上頁讀取而言,將修改圖22之過程以僅執 "步驟846 848、850、858及860。另外,當恢復資料(步 驟820)時’㊅過程將執行圖25之方法以用於恢復用於下頁 之貝料且執行圖26之過程以恢復用於上頁之資料。 在圖25之步驟930中,根據圖22之方法而為鄰近字元線 * 1執仃凟取操作。在某些實施例中,為WLn+1而執行 貝取操作導致判定儲存於WLn+i上之實際資料。在其他 ^彳中為WLn+1而執行之讀取操作導致WLn+Ι上之電 :=之判疋’其可能或可能不準確地反映WLn+1上所儲 子之貝枓。在步驟932中將彼讀取操作之結果儲存於適當鎖 133168.doc -54- 存器卜在步驟934中,將讀取參考電壓Vra施加至字元線。 在步驟936中,感應用於位元線之資料。在步驟㈣中,在 適當鎖存器中儲存結果。在步驟94〇中,將讀取參考電壓Vrc 施力°至字元線°在㈣942中’如上文所論述而感應資料。 在/驟944中’將為與儲存處於狀態e之資料之鄰近單元相 關聯的位元線儲存感應步驟942之結果。在步驟州中將
Va加上第-偏移(例如,〇1伏特或另—適當幻施加至用於 正破:取之頁之予兀線。在步驟948中將如上文所論述而 感應資料。在步驟950中,將為與儲存處於狀態A之資料之 鄰近單元相關聯的位元線儲存步驟948之結果。將丟棄用於 其他位元線之資料。在步驟952中,將Vrc加上第二偏移(例 = 0.2伏特或另-適#值)施加至與正被讀取之頁相關聯的 字/C線在步驟954中,如上文所述,將使用感應模組來感 應資料在步驟956中,將為與儲存處於狀態B之資料之鄰 近單元相關聯的位元線儲存步驟之結果。在步驟 中將Vix加上第三偏移(〇 3伏特或另一適當值)施加至與正 被讀取之頁相關聯的字元線。在步驟96〇中,感應模組將如 上文所述而用以感應資料。在步驟962中,將為與儲存處於 狀態C之㈣之鄰近單元相關聯的彼等位元線儲存步驟_ 之,。果在步驟964中,處理器3 92將基於自感應步驟所儲 存之資料而判定資料值。在步驟966 〆,將自步驟964所判 定之資料值儲存於鎖存器中以用於最終傳達至請求讀取資 料之使用者。在另一實施例中,可在步驟962與州之間執 行與狀態A相關聯之步驟934_938。 133l68.doc •55· 1380308 應注意’在由圖25所述之過程中,僅將偏移施加至Vrc以 使狀態B與狀態c分離《隱含地假設,當在Vra處讀取時不需 偏移,因為通常使擦除狀態之負臨限值(儘管受WLn+Ι影響) 與狀態A分離得足夠遠以便不需要校正。雖然此為用於電流 產生汜憶體之實際假設,但是其在後代記憶體中可能並非 如此,且可在步驟94〇之前將步驟946 962中關於Vk所述之 偏移過程添加至Vra。 當在步驟964中判定資料值時,若記憶體單元回應於Vra 而傳導’則下頁資料為"1"。若記憶體單元回應於Vra而不 傳導且回應於Vrc(或Vrc加上適當偏移)而不傳導,則下頁資 料亦為"1"。若記憶體單元回應於Vra而不傳導但回應於 Vrc(或Vrc加上適當偏移)而傳導,則下頁資料為"〇"。 圖26之過程係用以讀取或恢復用於上頁之資料。在步驟 1000中,使用圖22之方法而為鄰近字元線WLn +1執行讀取 操作在某些實施例中,為WLn+1而執行之讀取操作導致 判定儲存於WLn+l上之實際資料。在其他實施例中為 WLn+1而執行之讀取操作導致WLn+丨上之電荷位準之判 定,其可能或可不能準確地反映臀“+丨上所儲存之資料。 在步驟1002中’將步驟1〇〇〇之結果儲存於用於每一位元線 之適當鎖存器t。在步驟顯中,將讀取參考電㈣匕施加 至/、正被4取之頁相關聯之字元線。在步驟1 〇〇6中,感應 、’、’係如上文所述而用以感應資料。在步驟1 中,為與 儲存處於狀態E之資料之鄰近記憶體單元相關聯的彼等位 兀線儲存步驟1006之結果。在步驟1010中,將Vrb加上第一 133168.doc -56- 1380308 偏移(例如,〇.! 乂或某其他適當值)施加至字元線。在步驟 1012^,如上文所述而感應資料。在步驟中為與儲 存處於狀態A之資料之鄰近單元相關聯的彼等位元線儲存 來自步驟1012之結果。在步驟1〇16中,將Vrb加上第二偏移 (例如0.2 V或$ -適當值)施加至與正被讀取之頁相關聯 之字元線。在步驟1018中,如上文所述而感應資料。在步 驟1020中’為用於與處於狀態』之鄰近單元相關聯的彼等位 元線儲存來自步驟1018之結果。在步驟1〇22中,將Vrb加上 第三偏移(例如,〇,3 V或另一適當值)施加至與正被讀取之 頁相關聯之字元線。在步驟1024中,如上文所述而感應資 料。在步驟1026中,為與儲存處於狀態c之資料之鄰近記憶 體單兀相關聯的彼等位元線儲存步驟1〇24之結果。在步驟 1028中,處理器392基於所儲存之感應資料而判定資料值。 若記憶體單元回應於Vrb(或Vrb加上適當偏移)而接通,則上 頁資料為”1"。若記憶體單元回應於Vrb(或Vrb加上適當偏移) 而未接通,則上頁資料為"〇"。在步驟1〇3〇中,將由處理器 392所判定之貧料值儲存於資料鎖存器中以用於傳達至使 用者。 在另一實施例中,並非使用圖25及26之方法來恢復資 料,圖25及26之方法可用於回應於對讀取資料之請求而執 行之初始資料讀取。 圖25及26係用於讀取使用圖18之上頁及下頁過程而程式 化之資料。圖25及26之該等兩方法可用以讀取藉由所有位 元線程式化或奇數/偶數位元線程式化而程式化之資料。當 I33l68.doc •57· 用於所有位元線程式化時,同時讀取所有位元線。當用於 奇數/偶數彳4 7L線程式化時,在第__時間同時讀取偶數位元 線,且在不同時間同時讀取奇數位元線。 圖27:36描述用以讀取根據與圖19A_C相關聯之方法而程 '化之資料的過程。可在使用ECC之前、與使用分離及/ 或結合使用ECC而將圖27之過程實施為用於讀取回應於對 於資料之特或多個頁(或其他分組)之讀取請求而執行 之資料的整個過程。在其他實施例中,可將圖27之過程執 行為圖21之資料恢復步驟82〇之一部分。當讀取根據圖^之 過程而程式化之資料時,來自歸因於程式化鄰近單元之下 頁之浮動閘極對浮動閘極耦合的任何擾動在程式化有疑問 之單7C之上頁時得以校正。因此,當試圖補償來自鄰近單 元之浮動閘極對浮動閘極耦合效應時,該過程僅需考慮歸 因於鄰近單元之上頁之程式化的耦合效應。因此,在圖27 之步驟1060中,該過程讀取用於鄰近字元線之上頁資料。 若未程式化鄰近字元線之上頁(步驟1〇62),則可讀取考慮中 之頁而未補償浮動閘極對浮動閘極耦合效應(步驟丨〇64)。若 程式化了鄰近字元線之上頁(步驟1062),則在步驟1〇66中應 使用用於浮動閘極對浮動閘極耦合效應之某補償來讀取考 慮中之頁。在某些實施例中’為鄰近字元線而執行之#取 操作導致鄰近字元線上之電荷位準之判定,其可能咬可& 不準確地反映其上所儲存之資料。 在一實施例中,實施圖19之程式化過程之記憶體陣列將 保留一組記憶體單元以儲存一或多個旗標。例如,—▲ —s己憶 133168.doc * 58 · 1380308 體單元行可用以儲存指示是否已程式化個別記憶體單元列 之下頁的旗標,且另一記憶體單元行可用以儲存指示是否 已程式化個別記憶體單元列之上頁的旗標。在某些實施例 中,冗餘單元可用以儲存旗標之複本。藉由檢查適當旗標, 可判定是否已程式化用於鄰近字元線之上頁。在Shibata等 人之美國專利第 6,657,891 號"Semiconductor Memory Device For Storing Multi-Valued Data"中可找到關於此旗標
及用於程式化之過程的更多細節,該專利係以引用的方式 全部併入本文中。 圖28描述用於讀取用於鄰近字元線之上頁資料(圖27之
步驟1060)之過程的一實施例。在步驟11〇〇中將讀取參考 電壓Vrc施加至與正被讀取之頁相關聯之字元線。在步驟 11 02處’如上文所述而感應位元線。在步驟11 04中,在適 當鎖存器中儲存步驟11〇2之結果。選擇首先在Vrc處之讀取 以唯地判疋上頁資料,因為將通常已經將下頁資料寫入 於WLn+Ι中,且在Vra或Vrb處之讀取將不保證唯一結果, 因為分佈750(圖19C)可與該等值重疊。 在v驟1106中’系統檢查指示與正被讀取之頁相關聯之 上頁^式化之旗標。在—實施例中,若未設定旗標則健 存該旗標之記憶體單元將儲存處於狀態E之資料,且若設定 了旗^ ’則其儲存處於狀態c之資料。因此,當在步驟⑽ 處感應彼蚊記憶料元時,若記憶體單元傳導(接通),則 記憶體單林儲存處於狀態€之資料, …傳導’則在步驟"〇6中假設記憶體單元指示已 133168.doc •59· 1380308 程式化上頁》 在另-其他實施例中,可以字組來儲存旗標1非儲存 :於狀=所有位元’該字組將含有表示旗標且
態=:! 一8位元程式碼:使得8位元…具有處於狀 之至」位兀、處於狀態A之至少-位元、處於狀態B 二:7C及處於狀態C之至少一位元。若尚未程式化上 頁’則記憶體單元之字組將全部處於狀態』。若已程式化上 頁,則記憶體單元之字組將儲存程式碼。在一實施例中, 碼之字^任何記憶料元^回應於 Vrc而未接通來執行步驟UG6。在另_實施例中㈣_ 含有定址且讀取儲存旗標之記憶體單元之字組且將資料發 送至狀態機’其將驗證記憶體單元中所儲存之程式碼是否 匹配由狀態機所預期之寂十·民 , 程式化上頁。程式碼右如此’則狀態機推斷已
若尚未設定旗標(步驟11〇8),則圖28之過程以尚未程式化 上頁之推斷而終止。若已設定旗標(步驟ιι〇8),則假設已程 式化上頁且在步驟112〇處將讀取電壓W施加至與浐 取之頁相關聯之字元線。在步驟⑽中,如上文所論述: 感應位元線。在步驟1124中,在適當鎖存器中儲存步驟· 之結果。在步驟⑽中,將讀取參考電壓…施加至與正被 讀取之頁相關聯之字元線。在步驟⑽中,感應位元線。 在步驟113G中,在適當鎖存器中儲存步驟η 之結果。在 步驟1132中’處理器392基於三個感應步驟m2、1122及 1128之結果而判定由正被讀取之每一記憶體單元所儲存的 133168.doc 1380308 貝料值。在步驟1134處,將在步驟1132中所判定之資料值 儲存於適當資料鎖存器中以用於最終傳達至使用者。在步 驟H32中,處理器392視所選擇之特定狀態編碼而定使用熟 知之簡單邏輯技術來判定上頁及下頁資料之值。例如,對 於圖19所述之編碼而言,下頁資料為Vrb*(當在Vrb處讀取 時所儲存之值之補充),且上頁資料為Vra* 〇R(Vrb and Vrc*)。圖2〇之過程雖然在此處被描述為用以讀取, 但是其亦可如下文所述而用以讀取WLn。當如圖27之步驟 11 60中用以讀取貿“+丨時,所要的不僅僅為資料而還為上 頁資料之存在之判定。此判定係使用下文圖31中所述之方 法來進行。應注意,當讀取WLn+1時為vra、Vrb及Vrc而選 擇之值可能不同於當讀取WLn時所選擇之值。 圖29為描述當系統不需補償來自鄰近字元線之浮動閘極 對浮動閘極耦合時用於讀取考慮中之字元線之資料(參看 圖27之步驟1〇64)的過程之一實施例的流程圖。在步驟115〇 中’判定讀取是用於與考慮中之字元線相關聯之上頁還是 下頁。若讀取係用於下頁,則在步驟1152中將讀取參考電 壓Vrb施加至與正被讀取之頁相關聯的字元線。在步驟丨丨54 中,感應位元線。在步驟1156中,在適當鎖存器中儲存感 應步驟1154之結果。在步驟1158中,檢查旗標以判定頁是 否含有上頁資料。若不存在旗標,則存.在之任何資料將處 於中間狀態’且Vrb為待使用之錯誤臨限值,且該過程在步 驟1160處繼續。在步驟116〇中,將Vra施加至字元線,在步 驟1162處重新感應位元線,且在步驟1164中儲存結果β在 133168.doc 61 1380308 步驟1166中(在步驟1164或步驟1158之後),若設定了旗標, 則處理器392判定待儲存之資料值。在一實施例中,當讀取 下頁時,若記憶體單元回應於施加至字元線之Vrb(或Vra) 而接通,則下頁資料為"1";否則,下頁資料為” 〇 ',。 若判定頁位址對應於上頁(步驟丨丨5〇),則在步驟丨丨7〇處執 仃上頁讀取過程。在一實施例中,步驟117〇之上頁讀取過 程3有圖28中所描述之相同方法,其含有讀取旗標及所有 一個狀態’因為可定址未寫入之上頁以用於讀取,或其他 原因。 圖3 0描述用於讀取資料同時補償浮動閘極對浮動閘極耦 合效應(參看圖27之步驟1〇66)之過程之一實施例的流程 圖。在圖30之步驟1 200中’系統判定是否使用偏移來補償 浮動閘極對浮動閘極耦合。此係為每一位元線而獨立地得 以執行。適當處理器392將基於來自鄰近字元線之資料而判 定哪些位元線需要使用偏移。若鄰近字元線處於狀態E或 B(或具有表觀上指示狀態e或b之電荷),則正被讀取之特定 子元線不需要補償浮動閘極對浮動閘極耦合效應。該假設 在於·若其處於狀態E,則其尚未引起任何耦合,因為臨限 值因當前字元線被寫入而尚未移動。若其處於狀態B,則其 自狀態B’達到彼處,且自B,至B之移動係小的且可被忽略。 在一實施例中’步驟12〇〇之過程可與步驟1 〇6〇同時加以執 行。例如’圖3 1提供解釋用以執行是否使用用於特定位元 線之偏移之判定之步驟的圖表。第一步驟係使用Vra來執行 讀取過程。第二步驟係使用Vrb來執行讀取。當在Vra處讀 133168.doc -62- 1380308
取時,。若記憶體單元處於狀態E,貝,】鎖存器儲存ι,且若記 憶體單it處於狀態A、bm,則鎖存器儲存0。冑在w處 讀取時,鎖存器將儲存ηχ用於狀駐及八,i儲存〇以用於 狀態B及C。圖31之第三步驟含有以來自步驟i之結果而對 來自第二步驟之反相結果執行職操作。在第四步驟中, 使用Vrx在字το線處來執行讀取。鎖存器儲存ι以用於狀態 E、A及B,且儲存〇以用於狀態c。在第五步驟中,藉由邏 輯AND操作來操作步驟4及步驟3之結果。應注意,可執行 步驟1、2及4作為圖28之一部分。可藉由專用硬體或藉由處 理器392來執行圖31之步驟3及5。將步驟5之結果儲存於鎖 存器中,其中若不需要偏移,則儲存丨,且若需要偏移,則 儲存〇。偏移係用以補償浮動閘極對浮動閘極耦合。因此, 讀取偏移將被需要用於在WLn上所讀取的彼等單元,其具 有WLn+Ι上處於八或(:狀態之鄰近記憶體單元。與需要兩個
或兩個以上鎖存器儲存來自WLn+1之全部資料的先前方法 對比’此方法僅需要一鎖存器來判定是否校正WLn。 返回參看圖30之步驟1202,判定正被讀取之頁是上頁還 是下頁。若正被讀取之頁為下頁,則將Vrb施加至與正被讀 取之頁相關聯之字元線(步驟1204)。應注意,對於圖19中所 述之二態編碼而言,與圖1 7及1 8中所述之二態編碼(其中在
Vrb處讀取係用以判定上頁資料)對比,在vrb處讀取足以判 定下頁資料。在步驟1206中’感應位元線。在步驟1208中, 將步驟1 206之結果儲存於與位元線相關聯之適當鎖存器 中。在步驟1210中,將Vrb加上偏移施加至正被讀取之字元 133168.doc • 63 - 1380308 線。在步騾1212中,感應位元線。在步驟1214中,將步驟 1212之感應之結果用以覆寫步驟12〇8中所儲存之結果以用 於在步驟1200處判定使用偏移所針對之位元線。若判定特 疋位7L線不必使用偏移,則未儲存來自步驟1212之資料。 在步驟1216中,處理器392將為下頁判定資料是丨還是〇。若 記憶體單元回應於Vrb(或若適當之,為Vrb加上偏移)而接 通,則下頁資料為1;否則,下頁資料為〇β在步驟1218處, 將下頁資料儲存於適當鎖存器中以用於傳達至使用者。 若在步騾1202處判定正被讀取之頁為上頁,則在步驟 1220處執行上頁校正過程。圖32提供描述上頁校正過程之 流程圖。在圖32之步驟1250中,將讀取參考電壓Vrc施加至 與正被讀取之頁相關聯之字元線。在步驟1252中,感應位 元線。在步驟1254中,在適當鎖存器中儲存感應步驟之結 果。在步驟1256中,將Vrc加上偏移(例如,〇」v)施加至與 正被瀆取之頁相關聯之字元線。在步驟1258中,感應位元 線。在步騾1260中,將感應步驟1258之結果用以覆寫步驟 1254中所儲存之結果以用於需要偏移(參看步驟η⑽)所針 對之任一位元線。在步驟127〇處,將Vrb施加至字元線。在 步驟1272中,感應位元線。在步騾1274中,儲存感應步驟 1272之結果。在步驟1276中,將Vrb加上偏移施加至與正被 讀取之頁相關聯之字元線。在步驟】278中,感應位元線。 在步驟1280令,將步驟1278之結果用以覆寫在步驟〗274處 所儲存之結果以用於需要偏移(參看步驟1200)所針對之彼 等位元線。在步驟】282中’將Vra施加至與正被讀取之頁相 I33I68.doc -64- 1380308 關聯之字元線。在步驟1284中,感應位元線。在步驟1286 中’在適當鎖存器中儲存感應步驟1284之結果。在步驟1288 中’將Vra加上偏移施加至與正被讀取之頁相關聯之字元 線。應注意,用於步驟1288、128〇及1256中之偏移為相同 的,從而隱含地假設自程式化在自狀態E移動至狀態A中之 WLn+Ι的上頁而耦合至WLn近似地與當自狀態b移動至匸 時相同。在其他實施例中,偏移可不同。在步驟129〇中,
感應位兀線。在步驟1292中,將步驟1290之結果用以覆寫 步驟1286中所儲存之結果以用於需要偏移(參看步驟12〇〇) 所針對之彼等位元線。在某些實施例中,狀態E與狀態八之 間之邊緣(margin)係充足的,使得與Vra相關聯之偏移不是 必要的且可跳過步驟1288至1292。在步驟1294中,處理器 3 9 2以與先前關於圖2 8所描述之方式或此項技術中已知之 另一方法相同的方式來判定資料值。在步驟1296中,將由 處理器392所判定之資料值儲存於適當資料鎖存器中以用
於傳達至使用者。在其他實施例中,可改變讀取之順序 (Vrc、Vrb、Vra)。 在上文關於®27之論述巾,論述—包括❹之讀取 的實例。很可能但並非所需的是,對讀取資料之請求將需 要多個資料頁之讀取。在_實施例中,為了加速讀取多個 :料頁之過程,讀取過程將為管線式的,使得狀態機將執 订下-頁感應’同時使用者正轉移出先前資料頁。在此一 實施例中,旗標提取過程(例如,參看圖28之㈣囊)可中 斷官線式讀取過程。為了避免此中斷,-實施例期待當讀 I33168.doc -65- 1380308 取特定頁時讀取用於該頁之旗標且使用上述之線或偵測過 程來檢查旗標(而非讀取旗標且將其發送至狀態機)。例如, 在圖27之步驟ι〇60(讀取鄰近字元線)期間,該過程首先使用 Vrc作為參考電壓來讀取資料。在彼點處,若線或線指示每 一狀態儲存資料卜則尚未程式化上頁;因此,不需要補償, 且系統將讀取而未補償浮動閘極對浮動閘極耦合(步驟 1064)。若旗標為含有處於每一資料狀態之資料之一字組 (one-byte)程式碼,則至少旗標記憶體單元將具有處於狀態 C之資料(若設定了旗標)。若線或線指示未有記憶體單元具 有處於狀態C之資料,則狀態機推斷尚未設定旗標;因此, 尚未程式化用於鄰近字元線之上頁,且不需要用於浮動閘 極耦合之補償。 圖32A為解釋一用於如上文所論述而執行管線式讀取之 實施例的時序圖。圖32八描述兩個訊號。訊號13〇〇表示自記 憶體系統傳達至控制器(或主機/使用者)之就緒/繁忙 (Ready/Busy)訊號,該訊號當低時指示記憶體系統仍未準備 好在I/O線320上發送資料,且該訊號當高時指示資料可用 於轉移。圖32A展示回應於關於沿字元線WLn、WLn+1、 WLn+2 ' ......之5己憶體單元之下頁及上頁之讀取請求的管 線式讀取過程。訊號1300首先含有週期13〇〇A,其對應於等 待將準備好傳達至使用者之第一組資料。在週期1 期 間,儲存於連接至字元線WLn之記憶體單元之下頁中的資 料係經由亂線320而轉移出至使用者。在週期i 3〇〇c期間, 儲存於連接至字元線WLn之記憶體單元之±頁中的資料係 133168.doc • 66 - 1380308 經由I/O線320而轉移出至使用者。在下—週期期間儲存 於連接至字^線WLn+1之記憶體單元之下頁中之f料被轉 移出,等等。 圖32A之訊號1302為在記憶體系統内所發生事件之符號 表示。待讀取之第一資料為連接至字元線WLn之記憶體單 元之下頁。在週期1302A期間,讀取鄰近字元線WLn+1(例 如,三個讀取操作-在vra、Vrb及Vrc處卜在週期13〇2β期間, 提取旗標且將其傳達至狀態機以判定是否程式化了上頁。 應注意,因為管線尚未啟動,所以狀態機可執行讀取提取。 或者,在Vrc處讀取(其在上文得以論述)之後的線或過程可 用以檢查旗標。在步驟1302C中’讀取WLn之下頁,視旗標 狀態之判定之需要而使用補償。在週期n〇2D期間,將WLn 下頁資料置放於輸出暫存器中。 在週期1302E内,讀取鄰近字元線WLn+1(例如,三個讀 取操作-在Vra、Vrb及Vrc處)。可能不需要該步驟,因為其 在之刖已經4于以執行。然而,由於與13〇2E、13〇2F及 相關聯之時間通常小於與步驟13〇〇B相關聯之時間,所以可 將其執行以用於操作連貫性。另外,在某些實施例中可 能不存在可用於同時儲存與WLn及WLn+1兩者相關聯之資 料的足夠鎖存器。在週期u〇2F期間,藉由在Vrc處讀取之 後執行線或過知來讀取用於WLn+1之旗標,藉此避免了停 止&線之全旗標提取。在週期1302G期間,讀取WLn之上 頁視需要使用補償。在週期1302H期間,訊號1302下降, 同時將WLn上頁資料自内部鎖存器轉移至輸出暫存器。 133168.doc •67- 在讀取WLn之下頁及上頁之後,系統將接著讀取WLn+1 下頁及上頁,等等,直至將所有讀取資料提供至使用者。 在週期13021内,讀取新的鄰近字元線肌⑴(例如,三個讀 取操作-在Vra、Vrb及Vrc處)。在週期13〇2J期間藉由在W 處讀取之後執行線或過程來讀取WLn+2之旗標,藉此避免 了停止管線之全旗標提取。在週期13〇2尺期間,讀取wLn+i 之下頁’視需要使㈣償。如上文所論述,該過程將繼續。 ,實施例中’可能有用的是藉由將wum資料讀取一 次:接著同時讀取WLn上頁及下頁資料且儲存上頁資料而 非稍後對其再讀取來減小讀取之數目。減小讀取步驟之數 目之一優勢可為最小化功率消耗。 上文實施例使料同參考點處之多次讀取。雖錢提供 了用於補償浮動閘極對浮動閘極耦合之準確方法,但是其 對讀取過程添加了額外時間。另一實施例係修改感應放大 ^以添加校正特徵°若可修改感應放大器以視鄰近字元線 貝料而定來感應不同跳脫點(tdp pQint),則單—感應操作將 提供最終校正資料。該方法可為可靠的且節省時間。缺點 為感應放大器布局面積之增加。 返回參看圖8,感應跳脫點係基於感應放大器6〇〇之電容 HCSA 652來設^。視來自鄰近字元線之資料而可藉由 使用SEN模式上之不同電容器而為才目同感應過程設定不同 跳脫點。當不需要校正時,使用大電容器。當需要校正時, 使用較小電容器。圖33描述類似於圖8之感應模組38〇的感 應模組380’。然而,感應放大器6〇〇,含有基於來自鄰近字元 133168.doc • 68- 1380308 線之資料而連接或未連接之額外電容器1382。電容器HU 係經由電晶體1380而連接至SEN模式。電晶體π8〇係經由 電晶體1384及閘極530而連接至讀出匯流排532。來自鄰近 字元線之資料係經由讀出匯流排532及電晶體1384而提供 至電晶體1380之節點C。若在節點c處提供資料1 ,則歸因 於來自鄰近記憶體單元之浮動閘極對浮動閘極耦合而不需 要校正。若在節點C處提供資料〇,則需要校正。若不需要 校正,則將電容器1382電連接至SEN節點。若需要校正, 則將電容器1382與SEN節點斷開。當額外電容器不附著至 SEN節點時,與較高(經干擾的)臨限值相關聯之較小單元電 流將電容器上之電壓等效地充電至充電較高電容之較低臨 限值(未經干擾的)狀態》 儘管圖33描述選擇性地添加額外電容器,但是其他實施 例可選擇性地添加更多電容器以達成不同補償效應。另 外,某些實施例可使連接至SEN節點之所有電容器選擇性 地耦合’使得每一可能性(例如,無補償、補償〗、補償2......) 連接不同電容器組。在某些實施例中,亦可使用其他電容 性裝置。 圖34提供描述用於使用圖33之兩個電容器之一實施例的 流程圖。圖34之方法提供圖30之方法之替代實施例。在圖 34之步驟1320中’根據位元線基礎而進行是否使用偏移用 於彼特定位元線之判定。此類似於圖3 〇之步驟丨2 〇〇0在步 驟1322中’判定讀取過程是用於下頁還是上頁。若讀取過 程是用於下頁,則該方法在步驟1324處繼續。若需要偏移, 133168.doc •69· 1380308 則將額外電容器與·2節點斷開1不需要偏移則額外 電容器保持連接至削2節點。在步驟⑽中,將⑽施加 至與正被讀取之頁相關聯之字元線。在步驟1328中感應 位元線。在步驟1330中,儲存感應步驟⑽之結果。在步 驟U32中,處理器392判定所儲存之資料值。在一實施例 中’當讀取下頁時’若記憶體單元回應於施加至字元線之 Vrb而接通,則下頁資料為"r;否則,下頁資料為"〇"。在 步驟1334中’將由處理器所判定之資料值儲存於適當鎖存 器中以用於供使用者讀出。 若判定讀取過程係用於上頁(步驟1322),則該過程將繼續 至步驟Π40。若步驟1320推斷需要偏移,則斷開額外電容 器(步驟134〇)。若不需要偏移,則額外電容器保持連接至 SEN 2節點》在步驟1342中,執行上頁讀取過程,如上文關 於圖28所述。 如上文所述,當並行地感應許多記憶體單元時,其組合 電流可導致顯著電壓降及具有有限電阻之接地迴路。此導 致源極線偏壓。一實施例利用此源極線偏壓來補償浮動閘 極對浮動閘極耦合效應。上文所述之考慮源極線偏壓之一 實施例含有户個感應步驟(亦稱作選通)。在第一選通期間, 所有適當位元線將連接至源極線。在第二選通期間,較小 的位元線子組將連接至源極線。第一選通係以較高源極線 偏移電壓來執行,此將指示傳導單元實際上比其本來不以 源極線偏塵執行選通時更不導電。此等效於移位至較高值 之臨限電壓移位。所提議之過程在於第一選通無條件地在 133168.doc •70- 1380308 貧料鎖存器令館存資 字元線上的某此單元β二第一處,檢查正被讀取之 間極麵合效庫的疋需要歸因於與鄰近字元線之浮動 來自第= 若如此,則為需要校正之單元而以 需要校正之單元而古,不一選通之資料。射於不 資料。使用該方*。覆寫貝料且丟棄來自第二選通之 次 〇 '之優勢在於其減小了讀取時間,因為 將貝料校正隱藏於正常讀取常用程式内。 源極線偏壓方法夕__少# + i
万沄之4勢在於偏移之值取決於資料樣 式。若存在以某感應位準之更導電的單元,則源極電屋將 更^且將執行更多校正。若存在以某感應位準之更不導電 的早7L ’則源極電壓將更小且將執行更少校正。假設每一 頁具有完全隨機之資料,則移位將為用於每一頁之幾乎恆 定的值。藉由每記憶體單元具有兩個位元,25%之位元線 可處於狀態E,25%處於狀態A,25%處於狀態8且25%處於 狀態C。藉由在Vra處讀取,將存在25%之傳導的位元線。 藉由在Vrx處讀取,將存在75%之傳導的位元線從而導致 當讀取狀態C時比當讀取狀態a時更多的校正。 圖35提供描述基於使用如上文所論述之兩個選通循環而 用於以補償來讀取(參看步驟1 066)之一實施例的流程圖。在 步驟1400中’系統判定是否為特定位元線選擇偏移。此類 似於上文所述之步驟1200。若讀取過程係用於下頁(步驟 1402),則該過程在步驟14〇4處繼續。若讀取過程係用於上 頁,則該過程在步驟1424處繼續。在步驟1404中,將參考 電壓Vrb施加至與正被讀取之頁相關聯之字元線。在步驟 133168.doc -71- 1380308 14〇6處自應位凡線。在步驟丨彻處在適當鎖存器中儲 存感應步驟1406之結果。步驟14〇41權為第一選通。在步 驟1410中,為第二選通切斷經判定在第一選通期間具有高 電瓜之彼等位元線。在步驟i4i2中藉由將Μ施加至字元 線來啟動第一選通。在步驟1414中感應位元線。在步驟 14=中’ f要校正所針對之彼等位元線將使來自步驟1414 之資料用以覆寫來自步驟14〇8之資料。在步驟⑷8中處 理益392判疋所儲存之資料值。在一實施例中,當讀取下頁 # 時’若記憶體單元回應於施加至字元線之Vrb而接通,則下 頁資料為T;否則’下頁資料為在步驟1420中,將所 判定資料值儲存於適當鎖存器中以用於傳達至使用者。 圖36提供描述基於源極電流而用於以校正來執行上頁讀 取(圖35之步驟1424)之過程之一實施例的流程圖。在步驟 1502中,將參考電壓Vrc施加至與正被讀取之頁相關聯之字 兀線。在步驟1504中,感應位元線。在步驟15〇6中,在適 鲁 t鎖存g中儲存結果。在步驟ls〇8中,為第二選通切斷具 有高電流之彼等位元線《第一選通含有步驟15〇215〇。在 步驟1510中,藉由將Vrc施加至相同字元線來啟動第二選 通。在步驟1512中,感應位元線。在步驟1514中為需要 校正所針對之彼等位元線而藉由步驟1512之結果來覆寫在 步驟1506中所儲存的結果。在步驟1516中,如上文所述, 系統檢查用於上頁程式化之旗標。若旗標經設定指示存在 上頁中所程式化之資料,則該過程繼續至步驟1522。若旗 標未經設定,則在步驟1520處終止圖36之過程,從而推斷 133168.doc •72- 1380308 尚未程式化上頁。亦可使用用於檢查上文所論述之 其他過程或時序。 < 在步驟1522中,藉由將Vrb施加至與正被讀取之頁相關聯 之字疋線來執行第一選通。在步驟⑽中,感應位元線。 在步驟1526中,在適當鎖存器中料結果。在步驟⑽中, 為第二選通切斷在第-選通中具有高電流之彼等位元線。 在步驟15辦,藉由㈣b施加至字元線來開始第二選通。 在步驟1542中,感應位元線。在步驟⑽中為需要偏移 所針對之彼等位元線而藉由來自㈣l542^mg 自步驟!526之結果。在步驟⑽中,藉由將h施加至與正 被讀取之頁相關聯之字元線來執行第一選通。在步驟⑽ 中,感應位元線。在步驟⑽中,自步驟丨⑷而儲存結果。 在步驟1552中,為第二選通切斷在第一選通期間具有高電 流之位元線。在步驟1554中,藉由將V减加至字元線來開 始第二選通。在步驟1556中,感應位元線。在步驟1558中, 為需要偏移所針對之彼等位元線而藉由來自步驟Η%之結 果來覆寫在步驟1550中所儲存的結果。在某些實施例中, 狀態E與狀態A之間之邊緣係充足的,使得與^相關聯之偏 移不是必要的且可跳過步驟1552至1558。在步驟156〇中, 處理器392基於鎖存器中所儲存之結果而判定所儲存之資 料值。此係如上文關於步驟Π32所論述來執行。在步驟1562 中將由處理器392所判定之資料值儲存於適當鎖存器中。 由於反向浮動閘極對浮動閘極耦合之效應的能力,可使 得臨限電壓分佈之間的邊緣更小或記憶體系統可更快地程 133168.doc •73· 1380308 式化。 在上述實施例中,存在用於鄰近字元線以讀取以四個狀 態而儲存之資料的三個額外讀取。在其他實施例中,可執 行少於三個讀取’藉此減小了所使用之不同偏移的數目。 此將導致減小偏移之分解。另外,可使用三個以上讀取以 具有偏移之更精細的調整。在某些實施例中,可在晶片外 執行上文所述之過程之部分。
為=明及描述之目的而呈現了本發明之前述詳細描述。 其不意欲為詳盡的或將本發明限於所揭示之精確形弋。根 據上述教示,許多修改及變化係可能的。選擇所述之實施 例以便最佳地解釋本發明及其實際應用之原理,以藉此使 熟習此項技術者能夠最佳地利用各種實施例中的且具有如 適於:預期之特定使用之各種修改的本發明。本發明之範 疇係意欲藉由隨附於此之申請專利範圍來界定。 【圖式簡單說明】
圖1為NAND串的俯視圖。 圖2為NAND串的等效電路圖。 圖3為NAND字串的橫截面圖。 圖4為NAND快閃記憶體單元陣列的方塊圖。 圖5為非揮發性記憶體系統的方塊圖。 圖6為非揮發性記憶體系統的方塊圖。 圖7為描述感應區塊之一實施例的方塊圖。 圖8為感應模組之一實施例的示意圖。 圖9為描述感應模組之操作之一部分的表格。 133168.doc •74· 1380308 圖ίο為描述感應模組之操作的時序圖。 圖11為解釋共用源極線上之電壓的方塊圖。 圖12描述連接至源極線的記憶體單元。 圖13展示各種臨限電壓分佈。 圖14(A)-(K)為解釋感應模組之操作之一部分的時序圖。 圖15為描述用於程式化非揮發性記憶體之過程之—實施 例的流程圖。 圖16為施加至非揮發性記憶體單元之控制閘極的實例波 形。 圖17描述臨限電壓分佈的實例組。 圖1 8描述臨限電壓分佈的實例組。 圖19A-C展示各種臨限電壓分佈且描述用於程式化非揮 發性記憶體的過程。 圖2〇A-G為#述各種實施例中程式化非揮發性記憶體之 順序的表格。 圖21為描述用於讀取非揮發性記憶體之過程之一實施例 的流程圖。 圖22為描述用於執行非揮發性記憶體之讀取操作之過程 之一實施例的流程圖。 圖23為描述用於恢復資料夕、_ 设貢枓之過程之一實施例的流程圖。 圖24為描述用於自多個宋士祕 夕1固子疋線恢復資料之過程之一實施 例的流程圖。 圖25為描述用於自下頁嘈& 貝《買取貧料之過程之一實施例的流 程圖。 133168.doc .75· 1380308 圖26為描述自上頁讀取資料之過程之一實施例的流程 圖。 圖27為描述用於讀取資料之過程之一實施例的流程圖。 圖28為描述用於自上頁讀取資料之過程之一實施例的流 程圖。 圖29為指述用於未使用補償而讀取資料之過程之一實施 例的流程圖。 圖30描述用於讀取資料同時補償浮動閘極對浮動閘極 (或介電區域對介電區域)耦合之過程之一實施例的流程圖。 圖3 1為描述用於判定資料值之過程的表格。 圖32為描述用於使用校正來讀取上頁資料之過程之一實 施例的流程圖。 圖32A為描述管線式讀取過程的時序圖。 圖3 3為感應模組的示意圖。 圖34為描述用於讀取資料之過程之一實施例的流程圖。 圖35為描述用於讀取資料之過程之一實施例的流程圖。 圖36為描述用於讀取與圖35之過程相關聯的上頁資料之 過程之一實施例的流程圖。 【主要元件符號說明】 10 記憶體單元 14 源極 36 位元線 100 電晶體 100 CG控制閘極 133168.doc -76- 1380308
100 F G浮動閘極 102 電晶體 102 CG控制閘極 102 F G浮動閘極 104 電晶體/記憶體單元 104 CG控制閘極 104 FG浮動閘極 106 電晶體/記憶體單元 106 CG控制閘極 106 F G浮動閘極 120 第一選擇閘極/電晶體 120 CG控制閘極 122 第二選擇閘極/電晶體 122 CG控制閘極 126 位元線/N+推雜層/汲極端子 128 源極線/N+摻雜層/源極端子 130 N+摻雜層 132 N+摻雜層 134 N+摻雜層 136 N+摻雜層 138 N+摻雜層 140 p型井區域 150 NAND 串 204 源極線 -77- 133168.doc 1380308
206 位元線 214 位元線鎖存器 222 處理器 296 記憶體裝置 298 記憶體晶粒 300 記憶體單元 310 控制電路 3 12 狀態機 314 晶片上位址解碼 316 功率控制模組 3 18 線 320 線/資料匯流排 330 列解碼器 330A 列解碼器 330B 列解碼器 350 控制器 360 行解碼器 360A 行解碼器 360B 行解碼器 365 讀取/寫入電路 365A 讀取/寫入電路 365B 讀取/寫入電路 370 感應電路 372 資料匯流排 133168.doc -78- 1380308
380 感應模組 380' 感應模組 381 斷點 382 位元線鎖存器 390 共用部分 392 處理器 393 輸入線 394 資料鎖存器 396 I/O介面 400 感應區塊 481 感應節點 488 轉移閘極 499 讀出匯流排 501 感應節點 512 位元線隔離電晶體 520 位元線下拉電路 522 η電晶體 523 節點 530 讀出匯流排轉移閘極 532 讀出匯流排 540 頁控制器 550 η電晶體 560 位元線電壓補償器 600 感應放大1§ 133168.doc -79- 1380308
600' 感應放大器 610 位元線電壓钳 612 電晶體 620 第二電壓鉗 630 隔離閘極 631 節點 632 電晶體 640 預充電電路 642 P電晶體 650 鑑別器電路/比較電路 652 電容器 654 P電晶體 656 P電晶體 657 節點 660 鎖存器 661 電晶體 662 電晶體 663 P電晶體 664 電晶體 666 P電晶體 668 η電晶體 798 接收對讀取之請求 800 為頁執行讀取操作 802 誤差? 133168.doc -80- 1380308 報告資料 錯誤可校正 校正資料 報告資料 恢復資料 報告資料 電晶體 電容器 電晶體 133168.doc •81 ·

Claims (1)

1380308 第097127485號專利申請案 中文申請專利範圍替換本('1〇1年8月) 一種用於使用非揮發性儲存元件之方法,包含ζ 支 程式化一第一組非揮發性儲存元件及一第二組 性儲存元件,該第一組非揮發性儲存元件及該第二組非 揮發性儲存元件各儲㈣一及第二資料分組,該程式化 包含在寫人至用於該第-資料分組之相鄰非揮發性健存 疋件之後關於該第二資料分組而寫人至—特定非揮發性 儲存元件;
申請專利範園: 自該第二組非揮發性儲存元件讀取電荷資訊;及 在該第-組非揮發性儲存元件上執行一讀取操作,該 ::操作使用一第一補償用於與具有所讀取之提供一; 才曰不之電荷資訊之該第:組非揮發性健存元件之非揮 發性儲存元件相鄰的該第—組非揮發性儲存元件之非揮 發性儲存元件,且該讀取操作不使用該第-補償用於與 具有所》賣取之不提供該第―指示之電荷資訊之該第二組 非揮發性储存元件之非揮料儲存元件相鄰的該第―电 非揮發性儲存元件之非揮發性儲存元件。 , 2·如請求項1之方法,其中: 該第-資料分組為一下頁且該第二資料分組為 白 · "氟_ 該第一組非揮發性儲存元件儲存下頁〇及上頁2;且 3. 該第二組非揮發性儲存元件儲存下頁1及上頁 如請求項1之方法,其中: 第資料分組為一第—頁且該第二資料分組為—第 133168-1010828.d〇c 4. 二頁,·且 I第指示指示該第二組非揮發性儲存元件之該特定 非揮發性儲存元件已使其第二頁程式化。 ^,疋 如請求項1之方法’其中: 該第一補償包含使用一偏移電壓至施加至連接至該第 壓 組非揮發性儲存元件之-字元線之—正常讀取比較電 〇 5. 6. 7. 如請求項1之方法,其中: 補償包含將-電容器連接至一感應放大器 如凊求項1之方法,其t : 該第—補償包含降低一源極線偏壓。 如請求項1之方法,其中:
〇 “、、且非揮發性儲存元件為多態快閃記憶體裝置
133168-1010828.doc 2-
TW097127485A 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling TWI380308B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/099,049 US7187585B2 (en) 2005-04-05 2005-04-05 Read operation for non-volatile storage that includes compensation for coupling

Publications (2)

Publication Number Publication Date
TW200901203A TW200901203A (en) 2009-01-01
TWI380308B true TWI380308B (en) 2012-12-21

Family

ID=36637026

Family Applications (4)

Application Number Title Priority Date Filing Date
TW097127484A TWI370451B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling
TW097127483A TWI370454B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling
TW095112038A TWI323465B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling
TW097127485A TWI380308B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling

Family Applications Before (3)

Application Number Title Priority Date Filing Date
TW097127484A TWI370451B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling
TW097127483A TWI370454B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling
TW095112038A TWI323465B (en) 2005-04-05 2006-04-04 Read operation for non-volatile storage that includes compensation for coupling

Country Status (7)

Country Link
US (6) US7187585B2 (zh)
EP (1) EP1866931A1 (zh)
JP (1) JP4778553B2 (zh)
KR (1) KR100934496B1 (zh)
CN (1) CN101218650B (zh)
TW (4) TWI370451B (zh)
WO (1) WO2006107731A1 (zh)

Families Citing this family (361)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7490283B2 (en) 2004-05-13 2009-02-10 Sandisk Corporation Pipelined data relocation and improved chip architectures
US7158421B2 (en) * 2005-04-01 2007-01-02 Sandisk Corporation Use of data latches in multi-phase programming of non-volatile memories
US7849381B2 (en) 2004-12-21 2010-12-07 Sandisk Corporation Method for copying data in reprogrammable non-volatile memory
US7463521B2 (en) * 2005-04-01 2008-12-09 Sandisk Corporation Method for non-volatile memory with managed execution of cached data
US7447078B2 (en) * 2005-04-01 2008-11-04 Sandisk Corporation Method for non-volatile memory with background data latch caching during read operations
US7206230B2 (en) * 2005-04-01 2007-04-17 Sandisk Corporation Use of data latches in cache operations of non-volatile memories
US7196928B2 (en) * 2005-04-05 2007-03-27 Sandisk Corporation Compensating for coupling during read operations of non-volatile memory
US7187585B2 (en) * 2005-04-05 2007-03-06 Sandisk Corporation Read operation for non-volatile storage that includes compensation for coupling
US7196946B2 (en) * 2005-04-05 2007-03-27 Sandisk Corporation Compensating for coupling in non-volatile storage
US7349260B2 (en) 2005-12-29 2008-03-25 Sandisk Corporation Alternate row-based reading and writing for non-volatile memory
US7443726B2 (en) * 2005-12-29 2008-10-28 Sandisk Corporation Systems for alternate row-based reading and writing for non-volatile memory
ITRM20060074A1 (it) * 2006-02-15 2007-08-16 Micron Technology Inc Circuito per dati a latch singolo in un dispositivo di memoria volatile e delle a piu livelli
US7400532B2 (en) * 2006-02-16 2008-07-15 Micron Technology, Inc. Programming method to reduce gate coupling interference for non-volatile memory
KR100703806B1 (ko) * 2006-02-16 2007-04-09 삼성전자주식회사 비휘발성 메모리, 이를 위한 데이터 유효성을 판단하는장치 및 방법
US7436733B2 (en) 2006-03-03 2008-10-14 Sandisk Corporation System for performing read operation on non-volatile storage with compensation for coupling
ATE496374T1 (de) * 2006-03-03 2011-02-15 Sandisk Corp Leseverfahren für nichtflüchtigen speicher mit kompensation der floating-gate kopplung
US7499319B2 (en) 2006-03-03 2009-03-03 Sandisk Corporation Read operation for non-volatile storage with compensation for coupling
DE102006018245A1 (de) * 2006-04-13 2007-10-18 Aurenz, Hans-Peter System zur Ansteuerung von Endgeräten
WO2007131062A2 (en) * 2006-05-05 2007-11-15 Sandisk Corporation Non-volatile memory with background data latch caching during read operations and methods therefor
CN103280239B (zh) 2006-05-12 2016-04-06 苹果公司 存储设备中的失真估计和消除
WO2007132457A2 (en) 2006-05-12 2007-11-22 Anobit Technologies Ltd. Combined distortion estimation and error correction coding for memory devices
US8239735B2 (en) 2006-05-12 2012-08-07 Apple Inc. Memory Device with adaptive capacity
US7440331B2 (en) 2006-06-01 2008-10-21 Sandisk Corporation Verify operation for non-volatile storage using different voltages
WO2008097320A2 (en) * 2006-06-01 2008-08-14 Virginia Tech Intellectual Properties, Inc. Premixing injector for gas turbine engines
US7457163B2 (en) 2006-06-01 2008-11-25 Sandisk Corporation System for verifying non-volatile storage using different voltages
US7310272B1 (en) 2006-06-02 2007-12-18 Sandisk Corporation System for performing data pattern sensitivity compensation using different voltage
US7450421B2 (en) 2006-06-02 2008-11-11 Sandisk Corporation Data pattern sensitivity compensation using different voltage
US7352628B2 (en) * 2006-06-19 2008-04-01 Sandisk Corporation Systems for programming differently sized margins and sensing with compensations at select states for improved read operations in a non-volatile memory
US7606084B2 (en) * 2006-06-19 2009-10-20 Sandisk Corporation Programming differently sized margins and sensing with compensations at select states for improved read operations in non-volatile memory
US7471568B2 (en) * 2006-06-21 2008-12-30 Macronix International Co., Ltd. Multi-level cell memory structures with enlarged second bit operation window
US7599229B2 (en) * 2006-06-21 2009-10-06 Macronix International Co., Ltd. Methods and structures for expanding a memory operation window and reducing a second bit effect
US7400535B2 (en) * 2006-07-20 2008-07-15 Sandisk Corporation System that compensates for coupling during programming
US7443729B2 (en) * 2006-07-20 2008-10-28 Sandisk Corporation System that compensates for coupling based on sensing a neighbor using coupling
US7894269B2 (en) * 2006-07-20 2011-02-22 Sandisk Corporation Nonvolatile memory and method for compensating during programming for perturbing charges of neighboring cells
US7885119B2 (en) 2006-07-20 2011-02-08 Sandisk Corporation Compensating for coupling during programming
US7330376B1 (en) * 2006-07-27 2008-02-12 Macronix International Co., Ltd. Method for memory data storage by partition into narrower threshold voltage distribution regions
US7366017B2 (en) * 2006-08-22 2008-04-29 Micron Technology, Inc. Method for modifying data more than once in a multi-level cell memory location within a memory array
JP5052070B2 (ja) 2006-08-23 2012-10-17 ルネサスエレクトロニクス株式会社 データ読み出し回路及びデータ読み出し方法
WO2008026203A2 (en) * 2006-08-27 2008-03-06 Anobit Technologies Estimation of non-linear distortion in memory devices
KR100822560B1 (ko) * 2006-09-04 2008-04-16 주식회사 하이닉스반도체 낸드 플래시 메모리의 전류 측정 회로
US7423476B2 (en) * 2006-09-25 2008-09-09 Micron Technology, Inc. Current mirror circuit having drain-source voltage clamp
JP2008084485A (ja) * 2006-09-28 2008-04-10 Toshiba Corp 不揮発性半導体記憶装置及びデータ読出方法
WO2008042605A1 (en) * 2006-09-29 2008-04-10 Sandisk Corporation Reverse reading in non-volatile memory with compensation for coupling
US7684247B2 (en) * 2006-09-29 2010-03-23 Sandisk Corporation Reverse reading in non-volatile memory with compensation for coupling
US7447076B2 (en) 2006-09-29 2008-11-04 Sandisk Corporation Systems for reverse reading in non-volatile memory with compensation for coupling
US7975192B2 (en) * 2006-10-30 2011-07-05 Anobit Technologies Ltd. Reading memory cells using multiple thresholds
US7924648B2 (en) * 2006-11-28 2011-04-12 Anobit Technologies Ltd. Memory power and performance management
US8151163B2 (en) 2006-12-03 2012-04-03 Anobit Technologies Ltd. Automatic defect management in memory devices
US7900102B2 (en) 2006-12-17 2011-03-01 Anobit Technologies Ltd. High-speed programming of memory devices
US7652918B2 (en) * 2006-12-28 2010-01-26 Sandisk Corporation Retention margin program verification
WO2008083132A2 (en) * 2006-12-28 2008-07-10 Sandisk Corporation Complete word line look ahead with efficient data latch assignment in non-volatile memory read operations
US7616499B2 (en) * 2006-12-28 2009-11-10 Sandisk Corporation Retention margin program verification
US7616506B2 (en) * 2006-12-28 2009-11-10 Sandisk Corporation Systems for complete word line look ahead with efficient data latch assignment in non-volatile memory read operations
US7616505B2 (en) * 2006-12-28 2009-11-10 Sandisk Corporation Complete word line look ahead with efficient data latch assignment in non-volatile memory read operations
WO2008083162A1 (en) * 2006-12-28 2008-07-10 Sandisk Corporation Retention margin program verification
US7701765B2 (en) 2006-12-28 2010-04-20 Micron Technology, Inc. Non-volatile multilevel memory cell programming
US7440324B2 (en) 2006-12-29 2008-10-21 Sandisk Corporation Apparatus with alternating read mode
US7495962B2 (en) 2006-12-29 2009-02-24 Sandisk Corporation Alternating read mode
WO2008083137A1 (en) * 2006-12-29 2008-07-10 Sandisk Corporation Reading of a nonvolatile memory cell by taking account of the stored state of a neighboring memory cell
US7606070B2 (en) 2006-12-29 2009-10-20 Sandisk Corporation Systems for margined neighbor reading for non-volatile memory read operations including coupling compensation
TWI380311B (en) * 2006-12-29 2012-12-21 Sandisk Technologies Inc Systems and methods for margined neighbor reading for non-volatile memory read operations including coupling compensation
US7518923B2 (en) 2006-12-29 2009-04-14 Sandisk Corporation Margined neighbor reading for non-volatile memory read operations including coupling compensation
US7619919B2 (en) * 2007-01-12 2009-11-17 Marvell World Trade Ltd. Multi-level memory
US8151166B2 (en) 2007-01-24 2012-04-03 Anobit Technologies Ltd. Reduction of back pattern dependency effects in memory devices
US7751240B2 (en) 2007-01-24 2010-07-06 Anobit Technologies Ltd. Memory device with negative thresholds
US7679965B2 (en) * 2007-01-31 2010-03-16 Sandisk Il Ltd Flash memory with improved programming precision
US7502255B2 (en) * 2007-03-07 2009-03-10 Sandisk Corporation Method for cache page copy in a non-volatile memory
US7499320B2 (en) * 2007-03-07 2009-03-03 Sandisk Corporation Non-volatile memory with cache page copy
WO2008111058A2 (en) 2007-03-12 2008-09-18 Anobit Technologies Ltd. Adaptive estimation of memory cell read thresholds
US8001320B2 (en) 2007-04-22 2011-08-16 Anobit Technologies Ltd. Command interface for memory devices
US7924616B2 (en) * 2007-05-04 2011-04-12 Micron Technology, Inc. Word line voltage boost system and method for non-volatile memory devices and memory devices and processor-based system using same
WO2008139441A2 (en) * 2007-05-12 2008-11-20 Anobit Technologies Ltd. Memory device with internal signal processing unit
US8234545B2 (en) 2007-05-12 2012-07-31 Apple Inc. Data storage with incremental redundancy
US8073648B2 (en) * 2007-05-14 2011-12-06 Sandisk Il Ltd. Measuring threshold voltage distribution in memory using an aggregate characteristic
ITRM20070273A1 (it) * 2007-05-16 2008-11-17 Micron Technology Inc Lettura di celle di memoria non volatile a livello mutiplo.
KR100892583B1 (ko) * 2007-06-08 2009-04-08 삼성전자주식회사 커플링을 고려한 메모리 셀의 데이터 프로그램 장치 및 그방법
KR101303177B1 (ko) * 2007-06-22 2013-09-17 삼성전자주식회사 불휘발성 메모리 소자 및 그 동작 방법
US7849383B2 (en) * 2007-06-25 2010-12-07 Sandisk Corporation Systems and methods for reading nonvolatile memory using multiple reading schemes
US20080320366A1 (en) * 2007-06-25 2008-12-25 Lin Jason T Methods of reading nonvolatile memory
US7545678B2 (en) * 2007-06-29 2009-06-09 Sandisk Corporation Non-volatile storage with source bias all bit line sensing
US7471567B1 (en) 2007-06-29 2008-12-30 Sandisk Corporation Method for source bias all bit line sensing in non-volatile storage
WO2009006275A1 (en) * 2007-06-29 2009-01-08 Sandisk Corporation Non-volatile storage with source bias all bit line sensing
US7925936B1 (en) 2007-07-13 2011-04-12 Anobit Technologies Ltd. Memory device with non-uniform programming levels
US8259497B2 (en) 2007-08-06 2012-09-04 Apple Inc. Programming schemes for multi-level analog memory cells
JP4510060B2 (ja) * 2007-09-14 2010-07-21 株式会社東芝 不揮発性半導体記憶装置の読み出し/書き込み制御方法
US7652929B2 (en) * 2007-09-17 2010-01-26 Sandisk Corporation Non-volatile memory and method for biasing adjacent word line for verify during programming
US8174905B2 (en) 2007-09-19 2012-05-08 Anobit Technologies Ltd. Programming orders for reducing distortion in arrays of multi-level analog memory cells
US8068360B2 (en) 2007-10-19 2011-11-29 Anobit Technologies Ltd. Reading analog memory cells using built-in multi-threshold commands
US8000141B1 (en) 2007-10-19 2011-08-16 Anobit Technologies Ltd. Compensation for voltage drifts in analog memory cells
US8527819B2 (en) 2007-10-19 2013-09-03 Apple Inc. Data storage in analog memory cell arrays having erase failures
US7675772B2 (en) * 2007-10-26 2010-03-09 Micron Technology, Inc. Multilevel memory cell operation
US8270246B2 (en) 2007-11-13 2012-09-18 Apple Inc. Optimized selection of memory chips in multi-chips memory devices
US7613045B2 (en) * 2007-11-26 2009-11-03 Sandisk Il, Ltd. Operation sequence and commands for measuring threshold voltage distribution in memory
US8225181B2 (en) 2007-11-30 2012-07-17 Apple Inc. Efficient re-read operations from memory devices
US8209588B2 (en) 2007-12-12 2012-06-26 Anobit Technologies Ltd. Efficient interference cancellation in analog memory cell arrays
US8085586B2 (en) 2007-12-27 2011-12-27 Anobit Technologies Ltd. Wear level estimation in analog memory cells
US8156398B2 (en) 2008-02-05 2012-04-10 Anobit Technologies Ltd. Parameter estimation based on error correction code parity check equations
US7924587B2 (en) 2008-02-21 2011-04-12 Anobit Technologies Ltd. Programming of analog memory cells using a single programming pulse per state transition
US7864573B2 (en) * 2008-02-24 2011-01-04 Anobit Technologies Ltd. Programming analog memory cells for reduced variance after retention
US8230300B2 (en) 2008-03-07 2012-07-24 Apple Inc. Efficient readout from analog memory cells using data compression
US8400858B2 (en) 2008-03-18 2013-03-19 Apple Inc. Memory device with reduced sense time readout
US8059457B2 (en) 2008-03-18 2011-11-15 Anobit Technologies Ltd. Memory device with multiple-accuracy read commands
US7808819B2 (en) * 2008-04-29 2010-10-05 Sandisk Il Ltd. Method for adaptive setting of state voltage levels in non-volatile memory
US7808836B2 (en) * 2008-04-29 2010-10-05 Sandisk Il Ltd. Non-volatile memory with adaptive setting of state voltage levels
US7848144B2 (en) 2008-06-16 2010-12-07 Sandisk Corporation Reverse order page writing in flash memories
US8059447B2 (en) * 2008-06-27 2011-11-15 Sandisk 3D Llc Capacitive discharge method for writing to non-volatile memory
US7821839B2 (en) * 2008-06-27 2010-10-26 Sandisk Il Ltd. Gain control for read operations in flash memory
JP5710475B2 (ja) * 2008-07-01 2015-04-30 エルエスアイ コーポレーション フラッシュ・メモリにおけるソフト・デマッピングおよびセル間干渉軽減のための方法および装置
US20100027340A1 (en) * 2008-07-31 2010-02-04 Ercole Rosario Di Iorio Pattern dependent string resistance compensation
US7924613B1 (en) 2008-08-05 2011-04-12 Anobit Technologies Ltd. Data storage in analog memory cells with protection against programming interruption
US7995388B1 (en) 2008-08-05 2011-08-09 Anobit Technologies Ltd. Data storage using modified voltages
US7876611B2 (en) * 2008-08-08 2011-01-25 Sandisk Corporation Compensating for coupling during read operations in non-volatile storage
US8130528B2 (en) 2008-08-25 2012-03-06 Sandisk 3D Llc Memory system with sectional data lines
US8949684B1 (en) 2008-09-02 2015-02-03 Apple Inc. Segmented data storage
US8169825B1 (en) 2008-09-02 2012-05-01 Anobit Technologies Ltd. Reliable data storage in analog memory cells subjected to long retention periods
US8482978B1 (en) 2008-09-14 2013-07-09 Apple Inc. Estimation of memory cell read thresholds by sampling inside programming level distribution intervals
US8000135B1 (en) 2008-09-14 2011-08-16 Anobit Technologies Ltd. Estimation of memory cell read thresholds by sampling inside programming level distribution intervals
US9378835B2 (en) 2008-09-30 2016-06-28 Seagate Technology Llc Methods and apparatus for soft data generation for memory devices based using reference cells
US8027209B2 (en) * 2008-10-06 2011-09-27 Sandisk 3D, Llc Continuous programming of non-volatile memory
US8239734B1 (en) 2008-10-15 2012-08-07 Apple Inc. Efficient data storage in storage device arrays
US8261159B1 (en) 2008-10-30 2012-09-04 Apple, Inc. Data scrambling schemes for memory devices
US8208304B2 (en) 2008-11-16 2012-06-26 Anobit Technologies Ltd. Storage at M bits/cell density in N bits/cell analog memory cell devices, M>N
KR101642465B1 (ko) 2008-12-12 2016-07-25 삼성전자주식회사 불휘발성 메모리 장치의 액세스 방법
US7813181B2 (en) 2008-12-31 2010-10-12 Sandisk Corporation Non-volatile memory and method for sensing with pipelined corrections for neighboring perturbations
US7944754B2 (en) 2008-12-31 2011-05-17 Sandisk Corporation Non-volatile memory and method with continuous scanning time-domain sensing
US8397131B1 (en) 2008-12-31 2013-03-12 Apple Inc. Efficient readout schemes for analog memory cell devices
US8248831B2 (en) 2008-12-31 2012-08-21 Apple Inc. Rejuvenation of analog memory cells
US8924661B1 (en) 2009-01-18 2014-12-30 Apple Inc. Memory system including a controller and processors associated with memory devices
KR101074539B1 (ko) * 2009-02-04 2011-10-17 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 그 동작 방법
US8228701B2 (en) 2009-03-01 2012-07-24 Apple Inc. Selective activation of programming schemes in analog memory cell arrays
US8832354B2 (en) 2009-03-25 2014-09-09 Apple Inc. Use of host system resources by memory controller
US8259506B1 (en) 2009-03-25 2012-09-04 Apple Inc. Database of memory read thresholds
US8238157B1 (en) 2009-04-12 2012-08-07 Apple Inc. Selective re-programming of analog memory cells
US8279650B2 (en) 2009-04-20 2012-10-02 Sandisk 3D Llc Memory system with data line switching scheme
US8139418B2 (en) 2009-04-27 2012-03-20 Micron Technology, Inc. Techniques for controlling a direct injection semiconductor memory device
JP2011008838A (ja) * 2009-06-23 2011-01-13 Toshiba Corp 不揮発性半導体記憶装置およびその書き込み方法
US7898864B2 (en) * 2009-06-24 2011-03-01 Sandisk Corporation Read operation for memory with compensation for coupling based on write-erase cycles
US8479080B1 (en) 2009-07-12 2013-07-02 Apple Inc. Adaptive over-provisioning in memory systems
US8130544B2 (en) * 2009-08-17 2012-03-06 Skymedi Corporation Method of reducing bit error rate for a flash memory
US8077515B2 (en) * 2009-08-25 2011-12-13 Micron Technology, Inc. Methods, devices, and systems for dealing with threshold voltage change in memory devices
US8495465B1 (en) 2009-10-15 2013-07-23 Apple Inc. Error correction coding over multiple memory pages
US8677054B1 (en) 2009-12-16 2014-03-18 Apple Inc. Memory management schemes for non-volatile memory devices
US8694814B1 (en) 2010-01-10 2014-04-08 Apple Inc. Reuse of host hibernation storage space by memory controller
US8572311B1 (en) 2010-01-11 2013-10-29 Apple Inc. Redundant data storage in multi-die memory systems
US8504885B2 (en) 2010-03-31 2013-08-06 Lsi Corporation Methods and apparatus for approximating a probability density function or distribution for a received value in communication or storage systems
US8429500B2 (en) 2010-03-31 2013-04-23 Lsi Corporation Methods and apparatus for computing a probability value of a received value in communication or storage systems
US8775913B2 (en) 2010-03-31 2014-07-08 Lsi Corporation Methods and apparatus for computing soft data or log likelihood ratios for received values in communication or storage systems
US8218366B2 (en) 2010-04-18 2012-07-10 Sandisk Technologies Inc. Programming non-volatile storage including reducing impact from other memory cells
US8694853B1 (en) 2010-05-04 2014-04-08 Apple Inc. Read commands for reading interfering memory cells
US8451664B2 (en) 2010-05-12 2013-05-28 Micron Technology, Inc. Determining and using soft data in memory devices and systems
US8572423B1 (en) 2010-06-22 2013-10-29 Apple Inc. Reducing peak current in memory systems
US8595591B1 (en) 2010-07-11 2013-11-26 Apple Inc. Interference-aware assignment of programming levels in analog memory cells
US9104580B1 (en) 2010-07-27 2015-08-11 Apple Inc. Cache memory for hybrid disk drives
US8767459B1 (en) 2010-07-31 2014-07-01 Apple Inc. Data storage in analog memory cells across word lines using a non-integer number of bits per cell
US8856475B1 (en) 2010-08-01 2014-10-07 Apple Inc. Efficient selection of memory blocks for compaction
KR101703279B1 (ko) 2010-08-05 2017-02-06 삼성전자 주식회사 플래시 메모리 장치 및 플래시 메모리 장치의 독출 방법
US8694854B1 (en) 2010-08-17 2014-04-08 Apple Inc. Read threshold setting based on soft readout statistics
US9021181B1 (en) 2010-09-27 2015-04-28 Apple Inc. Memory management for unifying memory cell conditions by using maximum time intervals
KR101774471B1 (ko) * 2010-11-25 2017-09-05 삼성전자주식회사 불 휘발성 메모리 장치 및 그것의 읽기 방법
US8472280B2 (en) * 2010-12-21 2013-06-25 Sandisk Technologies Inc. Alternate page by page programming scheme
US8498152B2 (en) 2010-12-23 2013-07-30 Sandisk Il Ltd. Non-volatile memory and methods with soft-bit reads while reading hard bits with compensation for coupling
US8782495B2 (en) 2010-12-23 2014-07-15 Sandisk Il Ltd Non-volatile memory and methods with asymmetric soft read points around hard read points
US8099652B1 (en) * 2010-12-23 2012-01-17 Sandisk Corporation Non-volatile memory and methods with reading soft bits in non uniform schemes
US9292377B2 (en) 2011-01-04 2016-03-22 Seagate Technology Llc Detection and decoding in flash memories using correlation of neighboring bits and probability based reliability values
US9898361B2 (en) 2011-01-04 2018-02-20 Seagate Technology Llc Multi-tier detection and decoding in flash memories
US8374028B2 (en) * 2011-01-19 2013-02-12 Micron Technology, Inc. Sense operation in a memory device
TWI427354B (zh) 2011-01-20 2014-02-21 Largan Precision Co 攝像用光學透鏡組
US8972650B2 (en) 2011-01-28 2015-03-03 Apple Inc. Methods and systems for performing efficient page reads in a non-volatile memory
JP5330421B2 (ja) * 2011-02-01 2013-10-30 株式会社東芝 不揮発性半導体記憶装置
US9502117B2 (en) 2011-03-14 2016-11-22 Seagate Technology Llc Cell-level statistics collection for detection and decoding in flash memories
US8472266B2 (en) 2011-03-31 2013-06-25 Sandisk Technologies Inc. Reducing neighbor read disturb
US8395936B2 (en) 2011-05-09 2013-03-12 Sandisk Technologies Inc. Using channel-to-channel coupling to compensate floating gate-to-floating gate coupling in programming of non-volatile memory
US8750042B2 (en) 2011-07-28 2014-06-10 Sandisk Technologies Inc. Combined simultaneous sensing of multiple wordlines in a post-write read (PWR) and detection of NAND failures
US8775901B2 (en) 2011-07-28 2014-07-08 SanDisk Technologies, Inc. Data recovery for defective word lines during programming of non-volatile memory arrays
US8891297B2 (en) 2011-11-01 2014-11-18 Micron Technology, Inc. Memory cell sensing
KR101856136B1 (ko) 2011-11-15 2018-06-21 삼성전자주식회사 비휘발성 메모리 장치의 동작 제어방법, 그 메모리 컨트롤러 및 이를 포함하는 메모리 시스템
US8687421B2 (en) * 2011-11-21 2014-04-01 Sandisk Technologies Inc. Scrub techniques for use with dynamic read
US8730722B2 (en) 2012-03-02 2014-05-20 Sandisk Technologies Inc. Saving of data in cases of word-line to word-line short in memory arrays
TWI497497B (zh) * 2012-03-19 2015-08-21 Macronix Int Co Ltd 記憶體中動態感測區間的方法與裝置
US9171627B2 (en) 2012-04-11 2015-10-27 Aplus Flash Technology, Inc. Non-boosting program inhibit scheme in NAND design
US8923041B2 (en) * 2012-04-11 2014-12-30 Everspin Technologies, Inc. Self-referenced sense amplifier for spin torque MRAM
US9087595B2 (en) 2012-04-20 2015-07-21 Aplus Flash Technology, Inc. Shielding 2-cycle half-page read and program schemes for advanced NAND flash design
US8937837B2 (en) 2012-05-08 2015-01-20 Sandisk Technologies Inc. Bit line BL isolation scheme during erase operation for non-volatile storage
US9001577B2 (en) 2012-06-01 2015-04-07 Micron Technology, Inc. Memory cell sensing
US9323608B2 (en) * 2012-06-07 2016-04-26 Micron Technology, Inc. Integrity of a data bus
KR20140018517A (ko) * 2012-08-02 2014-02-13 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그것의 동작 방법
US9076545B2 (en) 2013-01-17 2015-07-07 Sandisk Tecnologies Inc. Dynamic adjustment of read voltage levels based on memory cell threshold voltage distribution
US9158667B2 (en) 2013-03-04 2015-10-13 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
TWI511156B (zh) * 2013-05-13 2015-12-01 Winbond Electronics Corp 參考記憶胞的偏壓產生器及偏壓提供方法
US9183940B2 (en) 2013-05-21 2015-11-10 Aplus Flash Technology, Inc. Low disturbance, power-consumption, and latency in NAND read and program-verify operations
US9263137B2 (en) 2013-06-27 2016-02-16 Aplus Flash Technology, Inc. NAND array architecture for multiple simutaneous program and read
US9230677B2 (en) 2013-07-25 2016-01-05 Aplus Flash Technology, Inc NAND array hiarchical BL structures for multiple-WL and all-BL simultaneous erase, erase-verify, program, program-verify, and read operations
US8964496B2 (en) 2013-07-26 2015-02-24 Micron Technology, Inc. Apparatuses and methods for performing compare operations using sensing circuitry
US8971124B1 (en) 2013-08-08 2015-03-03 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US9153305B2 (en) 2013-08-30 2015-10-06 Micron Technology, Inc. Independently addressable memory array address spaces
US9293205B2 (en) 2013-09-14 2016-03-22 Aplus Flash Technology, Inc Multi-task concurrent/pipeline NAND operations on all planes
US9019785B2 (en) 2013-09-19 2015-04-28 Micron Technology, Inc. Data shifting via a number of isolation devices
US9165683B2 (en) 2013-09-23 2015-10-20 Sandisk Technologies Inc. Multi-word line erratic programming detection
US9449675B2 (en) 2013-10-31 2016-09-20 Micron Technology, Inc. Apparatuses and methods for identifying an extremum value stored in an array of memory cells
US9430191B2 (en) 2013-11-08 2016-08-30 Micron Technology, Inc. Division operations for memory
WO2015100434A2 (en) 2013-12-25 2015-07-02 Aplus Flash Technology, Inc A HYBRID NAND WITH ALL-BL m-PAGE OPERATION SCHEME
US20150270015A1 (en) * 2014-03-19 2015-09-24 Micron Technology, Inc. Memory mapping
US9934856B2 (en) 2014-03-31 2018-04-03 Micron Technology, Inc. Apparatuses and methods for comparing data patterns in memory
US9552251B2 (en) * 2014-04-22 2017-01-24 Sandisk Technologies Llc Neighboring word line program disturb countermeasure for charge-trapping memory
US8886877B1 (en) * 2014-05-15 2014-11-11 Sandisk Technologies Inc. In-situ block folding for nonvolatile memory
US10074407B2 (en) 2014-06-05 2018-09-11 Micron Technology, Inc. Apparatuses and methods for performing invert operations using sensing circuitry
US9779019B2 (en) 2014-06-05 2017-10-03 Micron Technology, Inc. Data storage layout
US9449674B2 (en) 2014-06-05 2016-09-20 Micron Technology, Inc. Performing logical operations using sensing circuitry
US9711207B2 (en) 2014-06-05 2017-07-18 Micron Technology, Inc. Performing logical operations using sensing circuitry
US9711206B2 (en) 2014-06-05 2017-07-18 Micron Technology, Inc. Performing logical operations using sensing circuitry
US9910787B2 (en) 2014-06-05 2018-03-06 Micron Technology, Inc. Virtual address table
US9455020B2 (en) 2014-06-05 2016-09-27 Micron Technology, Inc. Apparatuses and methods for performing an exclusive or operation using sensing circuitry
US9786335B2 (en) 2014-06-05 2017-10-10 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US9496023B2 (en) 2014-06-05 2016-11-15 Micron Technology, Inc. Comparison operations on logical representations of values in memory
US9704540B2 (en) 2014-06-05 2017-07-11 Micron Technology, Inc. Apparatuses and methods for parity determination using sensing circuitry
US9830999B2 (en) 2014-06-05 2017-11-28 Micron Technology, Inc. Comparison operations in memory
US9460809B2 (en) 2014-07-10 2016-10-04 Sandisk Technologies Llc AC stress mode to screen out word line to word line shorts
US9443612B2 (en) 2014-07-10 2016-09-13 Sandisk Technologies Llc Determination of bit line to low voltage signal shorts
US9484086B2 (en) 2014-07-10 2016-11-01 Sandisk Technologies Llc Determination of word line to local source line shorts
US9514835B2 (en) 2014-07-10 2016-12-06 Sandisk Technologies Llc Determination of word line to word line shorts between adjacent blocks
US9659636B2 (en) 2014-07-22 2017-05-23 Peter Wung Lee NAND memory array with BL-hierarchical structure for concurrent all-BL, all-threshold-state program, and alternative-WL program, odd/even read and verify operations
US9971647B2 (en) * 2014-07-31 2018-05-15 Winbond Electronics Corporation Apparatus and method for programming ECC-enabled NAND flash memory
US9202593B1 (en) 2014-09-02 2015-12-01 Sandisk Technologies Inc. Techniques for detecting broken word lines in non-volatile memories
US9240249B1 (en) 2014-09-02 2016-01-19 Sandisk Technologies Inc. AC stress methods to screen out bit line defects
US9847110B2 (en) 2014-09-03 2017-12-19 Micron Technology, Inc. Apparatuses and methods for storing a data value in multiple columns of an array corresponding to digits of a vector
US9589602B2 (en) 2014-09-03 2017-03-07 Micron Technology, Inc. Comparison operations in memory
US9898252B2 (en) 2014-09-03 2018-02-20 Micron Technology, Inc. Multiplication operations in memory
US9747961B2 (en) 2014-09-03 2017-08-29 Micron Technology, Inc. Division operations in memory
US10068652B2 (en) 2014-09-03 2018-09-04 Micron Technology, Inc. Apparatuses and methods for determining population count
US9904515B2 (en) 2014-09-03 2018-02-27 Micron Technology, Inc. Multiplication operations in memory
US9740607B2 (en) 2014-09-03 2017-08-22 Micron Technology, Inc. Swap operations in memory
US9449694B2 (en) 2014-09-04 2016-09-20 Sandisk Technologies Llc Non-volatile memory with multi-word line select for defect detection operations
US9836218B2 (en) 2014-10-03 2017-12-05 Micron Technology, Inc. Computing reduction and prefix sum operations in memory
US9940026B2 (en) 2014-10-03 2018-04-10 Micron Technology, Inc. Multidimensional contiguous memory allocation
KR102233074B1 (ko) 2014-10-08 2021-03-30 삼성전자주식회사 저장 장치 및 그것의 신뢰성 검증 방법
US10163467B2 (en) 2014-10-16 2018-12-25 Micron Technology, Inc. Multiple endianness compatibility
US10147480B2 (en) 2014-10-24 2018-12-04 Micron Technology, Inc. Sort operation in memory
US9779784B2 (en) 2014-10-29 2017-10-03 Micron Technology, Inc. Apparatuses and methods for performing logical operations using sensing circuitry
US9747960B2 (en) 2014-12-01 2017-08-29 Micron Technology, Inc. Apparatuses and methods for converting a mask to an index
US10073635B2 (en) 2014-12-01 2018-09-11 Micron Technology, Inc. Multiple endianness compatibility
US10061590B2 (en) 2015-01-07 2018-08-28 Micron Technology, Inc. Generating and executing a control flow
US10032493B2 (en) 2015-01-07 2018-07-24 Micron Technology, Inc. Longest element length determination in memory
US9583163B2 (en) 2015-02-03 2017-02-28 Micron Technology, Inc. Loop structure for operations in memory
WO2016126472A1 (en) 2015-02-06 2016-08-11 Micron Technology, Inc. Apparatuses and methods for scatter and gather
CN107408404B (zh) 2015-02-06 2021-02-12 美光科技公司 用于存储器装置的设备及方法以作为程序指令的存储
CN107408405B (zh) 2015-02-06 2021-03-05 美光科技公司 用于并行写入到多个存储器装置位置的设备及方法
CN107408408B (zh) 2015-03-10 2021-03-05 美光科技公司 用于移位决定的装置及方法
US9898253B2 (en) 2015-03-11 2018-02-20 Micron Technology, Inc. Division operations on variable length elements in memory
US9741399B2 (en) 2015-03-11 2017-08-22 Micron Technology, Inc. Data shift by elements of a vector in memory
CN107430874B (zh) 2015-03-12 2021-02-02 美光科技公司 用于数据移动的设备及方法
US10146537B2 (en) 2015-03-13 2018-12-04 Micron Technology, Inc. Vector population count determination in memory
US10049054B2 (en) 2015-04-01 2018-08-14 Micron Technology, Inc. Virtual register file
US10140104B2 (en) 2015-04-14 2018-11-27 Micron Technology, Inc. Target architecture determination
US9959923B2 (en) 2015-04-16 2018-05-01 Micron Technology, Inc. Apparatuses and methods to reverse data stored in memory
US10073786B2 (en) 2015-05-28 2018-09-11 Micron Technology, Inc. Apparatuses and methods for compute enabled cache
US9704541B2 (en) 2015-06-12 2017-07-11 Micron Technology, Inc. Simulating access lines
US9921777B2 (en) 2015-06-22 2018-03-20 Micron Technology, Inc. Apparatuses and methods for data transfer from sensing circuitry to a controller
US9996479B2 (en) 2015-08-17 2018-06-12 Micron Technology, Inc. Encryption of executables in computational memory
US9659666B2 (en) 2015-08-31 2017-05-23 Sandisk Technologies Llc Dynamic memory recovery at the sub-block level
US9721652B2 (en) 2015-11-17 2017-08-01 Sandisk Technologies Llc State dependent sensing for wordline interference correction
US9905276B2 (en) 2015-12-21 2018-02-27 Micron Technology, Inc. Control of sensing components in association with performing operations
US9952925B2 (en) 2016-01-06 2018-04-24 Micron Technology, Inc. Error code calculation on sensing circuitry
US10048888B2 (en) 2016-02-10 2018-08-14 Micron Technology, Inc. Apparatuses and methods for partitioned parallel data movement
US9892767B2 (en) 2016-02-12 2018-02-13 Micron Technology, Inc. Data gathering in memory
US9971541B2 (en) 2016-02-17 2018-05-15 Micron Technology, Inc. Apparatuses and methods for data movement
US10956439B2 (en) 2016-02-19 2021-03-23 Micron Technology, Inc. Data transfer with a bit vector operation device
US9899070B2 (en) 2016-02-19 2018-02-20 Micron Technology, Inc. Modified decode for corner turn
US9697876B1 (en) 2016-03-01 2017-07-04 Micron Technology, Inc. Vertical bit vector shift in memory
US10262721B2 (en) 2016-03-10 2019-04-16 Micron Technology, Inc. Apparatuses and methods for cache invalidate
US9997232B2 (en) 2016-03-10 2018-06-12 Micron Technology, Inc. Processing in memory (PIM) capable memory device having sensing circuitry performing logic operations
US10379772B2 (en) 2016-03-16 2019-08-13 Micron Technology, Inc. Apparatuses and methods for operations using compressed and decompressed data
US9910637B2 (en) 2016-03-17 2018-03-06 Micron Technology, Inc. Signed division in memory
US10388393B2 (en) 2016-03-22 2019-08-20 Micron Technology, Inc. Apparatus and methods for debugging on a host and memory device
US10120740B2 (en) 2016-03-22 2018-11-06 Micron Technology, Inc. Apparatus and methods for debugging on a memory device
US11074988B2 (en) 2016-03-22 2021-07-27 Micron Technology, Inc. Apparatus and methods for debugging on a host and memory device
US10474581B2 (en) 2016-03-25 2019-11-12 Micron Technology, Inc. Apparatuses and methods for cache operations
US10977033B2 (en) 2016-03-25 2021-04-13 Micron Technology, Inc. Mask patterns generated in memory from seed vectors
US10074416B2 (en) 2016-03-28 2018-09-11 Micron Technology, Inc. Apparatuses and methods for data movement
US10430244B2 (en) 2016-03-28 2019-10-01 Micron Technology, Inc. Apparatuses and methods to determine timing of operations
US10453502B2 (en) 2016-04-04 2019-10-22 Micron Technology, Inc. Memory bank power coordination including concurrently performing a memory operation in a selected number of memory regions
US10607665B2 (en) 2016-04-07 2020-03-31 Micron Technology, Inc. Span mask generation
US9818459B2 (en) 2016-04-19 2017-11-14 Micron Technology, Inc. Invert operations using sensing circuitry
US10153008B2 (en) 2016-04-20 2018-12-11 Micron Technology, Inc. Apparatuses and methods for performing corner turn operations using sensing circuitry
US9659605B1 (en) 2016-04-20 2017-05-23 Micron Technology, Inc. Apparatuses and methods for performing corner turn operations using sensing circuitry
US10042608B2 (en) 2016-05-11 2018-08-07 Micron Technology, Inc. Signed division in memory
US9659610B1 (en) 2016-05-18 2017-05-23 Micron Technology, Inc. Apparatuses and methods for shifting data
US10049707B2 (en) 2016-06-03 2018-08-14 Micron Technology, Inc. Shifting data
US10008273B2 (en) * 2016-06-13 2018-06-26 Sandisk Technologies Llc Cell current based bit line voltage
US10387046B2 (en) 2016-06-22 2019-08-20 Micron Technology, Inc. Bank to bank data transfer
US10037785B2 (en) 2016-07-08 2018-07-31 Micron Technology, Inc. Scan chain operation in sensing circuitry
US10388360B2 (en) 2016-07-19 2019-08-20 Micron Technology, Inc. Utilization of data stored in an edge section of an array
US10733089B2 (en) 2016-07-20 2020-08-04 Micron Technology, Inc. Apparatuses and methods for write address tracking
US10387299B2 (en) 2016-07-20 2019-08-20 Micron Technology, Inc. Apparatuses and methods for transferring data
US9972367B2 (en) 2016-07-21 2018-05-15 Micron Technology, Inc. Shifting data in sensing circuitry
US9767864B1 (en) 2016-07-21 2017-09-19 Micron Technology, Inc. Apparatuses and methods for storing a data value in a sensing circuitry element
US10303632B2 (en) 2016-07-26 2019-05-28 Micron Technology, Inc. Accessing status information
US10468087B2 (en) 2016-07-28 2019-11-05 Micron Technology, Inc. Apparatuses and methods for operations in a self-refresh state
US9990181B2 (en) 2016-08-03 2018-06-05 Micron Technology, Inc. Apparatuses and methods for random number generation
US11029951B2 (en) 2016-08-15 2021-06-08 Micron Technology, Inc. Smallest or largest value element determination
US10606587B2 (en) 2016-08-24 2020-03-31 Micron Technology, Inc. Apparatus and methods related to microcode instructions indicating instruction types
US10466928B2 (en) 2016-09-15 2019-11-05 Micron Technology, Inc. Updating a register in memory
US10387058B2 (en) 2016-09-29 2019-08-20 Micron Technology, Inc. Apparatuses and methods to change data category values
US10014034B2 (en) 2016-10-06 2018-07-03 Micron Technology, Inc. Shifting data in sensing circuitry
US10529409B2 (en) 2016-10-13 2020-01-07 Micron Technology, Inc. Apparatuses and methods to perform logical operations using sensing circuitry
US9805772B1 (en) 2016-10-20 2017-10-31 Micron Technology, Inc. Apparatuses and methods to selectively perform logical operations
CN207637499U (zh) 2016-11-08 2018-07-20 美光科技公司 用于形成在存储器单元阵列上方的计算组件的设备
US10423353B2 (en) 2016-11-11 2019-09-24 Micron Technology, Inc. Apparatuses and methods for memory alignment
US9761300B1 (en) 2016-11-22 2017-09-12 Micron Technology, Inc. Data shift apparatuses and methods
US10402340B2 (en) 2017-02-21 2019-09-03 Micron Technology, Inc. Memory array page table walk
US10268389B2 (en) 2017-02-22 2019-04-23 Micron Technology, Inc. Apparatuses and methods for in-memory operations
US10403352B2 (en) 2017-02-22 2019-09-03 Micron Technology, Inc. Apparatuses and methods for compute in data path
US10838899B2 (en) 2017-03-21 2020-11-17 Micron Technology, Inc. Apparatuses and methods for in-memory data switching networks
US11222260B2 (en) 2017-03-22 2022-01-11 Micron Technology, Inc. Apparatuses and methods for operating neural networks
US10185674B2 (en) 2017-03-22 2019-01-22 Micron Technology, Inc. Apparatus and methods for in data path compute operations
US10049721B1 (en) 2017-03-27 2018-08-14 Micron Technology, Inc. Apparatuses and methods for in-memory operations
US10043570B1 (en) 2017-04-17 2018-08-07 Micron Technology, Inc. Signed element compare in memory
US10147467B2 (en) 2017-04-17 2018-12-04 Micron Technology, Inc. Element value comparison in memory
US9997212B1 (en) 2017-04-24 2018-06-12 Micron Technology, Inc. Accessing data in memory
US10942843B2 (en) 2017-04-25 2021-03-09 Micron Technology, Inc. Storing data elements of different lengths in respective adjacent rows or columns according to memory shapes
US10236038B2 (en) 2017-05-15 2019-03-19 Micron Technology, Inc. Bank to bank data transfer
US10068664B1 (en) 2017-05-19 2018-09-04 Micron Technology, Inc. Column repair in memory
US10013197B1 (en) 2017-06-01 2018-07-03 Micron Technology, Inc. Shift skip
US9928126B1 (en) 2017-06-01 2018-03-27 Apple Inc. Recovery from cross-temperature read failures by programming neighbor word lines
US10152271B1 (en) 2017-06-07 2018-12-11 Micron Technology, Inc. Data replication
US10262701B2 (en) 2017-06-07 2019-04-16 Micron Technology, Inc. Data transfer between subarrays in memory
US10318168B2 (en) 2017-06-19 2019-06-11 Micron Technology, Inc. Apparatuses and methods for simultaneous in data path compute operations
US10115464B1 (en) * 2017-07-27 2018-10-30 Sandisk Technologies Llc Electric field to reduce select gate threshold voltage shift
US10162005B1 (en) 2017-08-09 2018-12-25 Micron Technology, Inc. Scan chain operations
US10534553B2 (en) 2017-08-30 2020-01-14 Micron Technology, Inc. Memory array accessibility
US10741239B2 (en) 2017-08-31 2020-08-11 Micron Technology, Inc. Processing in memory device including a row address strobe manager
US10416927B2 (en) 2017-08-31 2019-09-17 Micron Technology, Inc. Processing in memory
US10346092B2 (en) 2017-08-31 2019-07-09 Micron Technology, Inc. Apparatuses and methods for in-memory operations using timing circuitry
US10818358B2 (en) 2017-09-22 2020-10-27 Toshiba Memory Corporation Memory system including a semiconductor memory having a memory cell and a write circuit configured to write data to the memory cell
US10409739B2 (en) 2017-10-24 2019-09-10 Micron Technology, Inc. Command selection policy
US10522210B2 (en) 2017-12-14 2019-12-31 Micron Technology, Inc. Apparatuses and methods for subarray addressing
US10332586B1 (en) 2017-12-19 2019-06-25 Micron Technology, Inc. Apparatuses and methods for subrow addressing
CN108133730B (zh) * 2017-12-22 2020-09-11 联芸科技(杭州)有限公司 快闪存储器的读取控制方法、存储器读取装置和存储器系统
US10614875B2 (en) 2018-01-30 2020-04-07 Micron Technology, Inc. Logical operations using memory cells
US11194477B2 (en) 2018-01-31 2021-12-07 Micron Technology, Inc. Determination of a match between data values stored by three or more arrays
US10437557B2 (en) 2018-01-31 2019-10-08 Micron Technology, Inc. Determination of a match between data values stored by several arrays
US10725696B2 (en) 2018-04-12 2020-07-28 Micron Technology, Inc. Command selection policy with read priority
US10440341B1 (en) 2018-06-07 2019-10-08 Micron Technology, Inc. Image processor formed in an array of memory cells
US10769071B2 (en) 2018-10-10 2020-09-08 Micron Technology, Inc. Coherent memory access
US11175915B2 (en) 2018-10-10 2021-11-16 Micron Technology, Inc. Vector registers implemented in memory
US10741262B2 (en) * 2018-10-12 2020-08-11 Macronix International Co., Ltd. NAND flash operating techniques mitigating program disturbance
US10483978B1 (en) 2018-10-16 2019-11-19 Micron Technology, Inc. Memory device processing
US11184446B2 (en) 2018-12-05 2021-11-23 Micron Technology, Inc. Methods and apparatus for incentivizing participation in fog networks
US12118056B2 (en) 2019-05-03 2024-10-15 Micron Technology, Inc. Methods and apparatus for performing matrix transformations within a memory array
US10867655B1 (en) 2019-07-08 2020-12-15 Micron Technology, Inc. Methods and apparatus for dynamically adjusting performance of partitioned memory
US11360768B2 (en) 2019-08-14 2022-06-14 Micron Technolgy, Inc. Bit string operations in memory
KR102716680B1 (ko) 2019-09-20 2024-10-14 삼성전자주식회사 비휘발성 메모리 장치의 구동 방법 및 이를 수행하는 비휘발성 메모리 장치
US11449577B2 (en) 2019-11-20 2022-09-20 Micron Technology, Inc. Methods and apparatus for performing video processing matrix operations within a memory array
US11853385B2 (en) 2019-12-05 2023-12-26 Micron Technology, Inc. Methods and apparatus for performing diversity matrix operations within a memory array
US11227641B1 (en) 2020-07-21 2022-01-18 Micron Technology, Inc. Arithmetic operations in memory
KR20220015245A (ko) * 2020-07-30 2022-02-08 삼성전자주식회사 프로그래밍 동안 양방향 채널 프리차지를 수행하는 비휘발성 메모리 장치
CN114093408A (zh) * 2020-10-20 2022-02-25 长江存储科技有限责任公司 存储器的读取方法以及电压补偿装置
US11556416B2 (en) 2021-05-05 2023-01-17 Apple Inc. Controlling memory readout reliability and throughput by adjusting distance between read thresholds
US11557334B2 (en) 2021-05-05 2023-01-17 Sandisk Technologies Llc Nonvolatile memory with combined reads
US11847342B2 (en) 2021-07-28 2023-12-19 Apple Inc. Efficient transfer of hard data and confidence levels in reading a nonvolatile memory
CN113971977B (zh) * 2021-09-22 2024-08-20 长沙市致存科技有限责任公司 存储器的读干扰影响检测方法、装置、设备及存储介质
TWI813498B (zh) 2022-11-07 2023-08-21 群聯電子股份有限公司 資料讀取方法、記憶體儲存裝置及記憶體控制電路單元

Family Cites Families (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5268319A (en) * 1988-06-08 1993-12-07 Eliyahou Harari Highly compact EPROM and flash EEPROM devices
DE69033262T2 (de) * 1989-04-13 2000-02-24 Sandisk Corp., Santa Clara EEPROM-Karte mit Austauch von fehlerhaften Speicherzellen und Zwischenspeicher
EP0477369B1 (en) * 1989-06-12 1997-08-13 Kabushiki Kaisha Toshiba Semiconductor memory device
US6222762B1 (en) * 1992-01-14 2001-04-24 Sandisk Corporation Multi-state memory
US5532962A (en) * 1992-05-20 1996-07-02 Sandisk Corporation Soft errors handling in EEPROM devices
JP2684980B2 (ja) * 1993-12-24 1997-12-03 日本電気株式会社 半導体記憶装置及びその製造方法
US5539690A (en) * 1994-06-02 1996-07-23 Intel Corporation Write verify schemes for flash memory with multilevel cells
KR100210985B1 (ko) 1994-06-29 1999-07-15 니시무로 타이죠 불휘발성 반도체 기억장치
GB9423036D0 (en) * 1994-11-15 1995-01-04 Sgs Thomson Microelectronics An integrated circuit memory device
DE69514783T2 (de) * 1995-03-23 2000-06-08 Stmicroelectronics S.R.L., Agrate Brianza Leseschaltung für serielle dichotomische Abfühlung von mehrschichtigen nichtflüchtigen Speicherzellen
TW389909B (en) 1995-09-13 2000-05-11 Toshiba Corp Nonvolatile semiconductor memory device and its usage
US5642407A (en) * 1995-12-29 1997-06-24 Mci Corporation System and method for selected audio response in a telecommunications network
US5903495A (en) * 1996-03-18 1999-05-11 Kabushiki Kaisha Toshiba Semiconductor device and memory system
JP3976839B2 (ja) * 1996-07-09 2007-09-19 株式会社ルネサステクノロジ 不揮発性メモリシステムおよび不揮発性半導体メモリ
US6134140A (en) * 1997-05-14 2000-10-17 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device with soft-programming to adjust erased state of memory cells
US5867429A (en) * 1997-11-19 1999-02-02 Sandisk Corporation High density non-volatile flash memory without adverse effects of electric field coupling between adjacent floating gates
US6975539B2 (en) * 1999-01-14 2005-12-13 Silicon Storage Technology, Inc. Digital multilevel non-volatile memory system
US7031214B2 (en) 1999-01-14 2006-04-18 Silicon Storage Technology, Inc. Digital multilevel memory system having multistage autozero sensing
US6956779B2 (en) * 1999-01-14 2005-10-18 Silicon Storage Technology, Inc. Multistage autozero sensing for a multilevel non-volatile memory integrated circuit system
IT1306963B1 (it) * 1999-01-19 2001-10-11 St Microelectronics Srl Circuito a compensazione capacitativa per la regolazione dellatensione di lettura di riga in memorie non-volatili
US6462998B1 (en) * 1999-02-13 2002-10-08 Integrated Device Technology, Inc. Programmable and electrically configurable latch timing circuit
JP3863330B2 (ja) * 1999-09-28 2006-12-27 株式会社東芝 不揮発性半導体メモリ
US6426893B1 (en) * 2000-02-17 2002-07-30 Sandisk Corporation Flash eeprom system with simultaneous multiple data sector programming and storage of physical block characteristics in other designated blocks
FR2805653A1 (fr) * 2000-02-28 2001-08-31 St Microelectronics Sa Memoire serie programmable et effacable electriquement a lecture par anticipation
US6396742B1 (en) * 2000-07-28 2002-05-28 Silicon Storage Technology, Inc. Testing of multilevel semiconductor memory
US6535423B2 (en) * 2000-12-29 2003-03-18 Intel Corporation Drain bias for non-volatile memory
JP3631463B2 (ja) * 2001-12-27 2005-03-23 株式会社東芝 不揮発性半導体記憶装置
US6377507B1 (en) * 2001-04-06 2002-04-23 Integrated Memory Technologies, Inc. Non-volatile memory device having high speed page mode operation
TW559814B (en) * 2001-05-31 2003-11-01 Semiconductor Energy Lab Nonvolatile memory and method of driving the same
US6522580B2 (en) * 2001-06-27 2003-02-18 Sandisk Corporation Operating techniques for reducing effects of coupling between storage elements of a non-volatile memory operated in multiple data states
US6717847B2 (en) * 2001-09-17 2004-04-06 Sandisk Corporation Selective operation of a multi-state non-volatile memory system in a binary mode
JP4454896B2 (ja) * 2001-09-27 2010-04-21 シャープ株式会社 仮想接地型不揮発性半導体記憶装置
US6542407B1 (en) * 2002-01-18 2003-04-01 Sandisk Corporation Techniques of recovering data from memory cells affected by field coupling with adjacent memory cells
US6771536B2 (en) * 2002-02-27 2004-08-03 Sandisk Corporation Operating techniques for reducing program and read disturbs of a non-volatile memory
KR100476888B1 (ko) * 2002-04-04 2005-03-17 삼성전자주식회사 온도보상기능을 가진 멀티비트 플래쉬메모리
US6785169B1 (en) * 2002-04-05 2004-08-31 T-Ram, Inc. Memory cell error recovery
US6594181B1 (en) * 2002-05-10 2003-07-15 Fujitsu Limited System for reading a double-bit memory cell
US6894931B2 (en) 2002-06-20 2005-05-17 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
US6950342B2 (en) * 2002-07-05 2005-09-27 Impinj, Inc. Differential floating gate nonvolatile memories
JP4260434B2 (ja) * 2002-07-16 2009-04-30 富士通マイクロエレクトロニクス株式会社 不揮発性半導体メモリ及びその動作方法
US6781877B2 (en) * 2002-09-06 2004-08-24 Sandisk Corporation Techniques for reducing effects of coupling between storage elements of adjacent rows of memory cells
US6983428B2 (en) * 2002-09-24 2006-01-03 Sandisk Corporation Highly compact non-volatile memory and method thereof
US7196931B2 (en) * 2002-09-24 2007-03-27 Sandisk Corporation Non-volatile memory and method with reduced source line bias errors
US6987693B2 (en) * 2002-09-24 2006-01-17 Sandisk Corporation Non-volatile memory and method with reduced neighboring field errors
US6891753B2 (en) * 2002-09-24 2005-05-10 Sandisk Corporation Highly compact non-volatile memory and method therefor with internal serial buses
US7443757B2 (en) * 2002-09-24 2008-10-28 Sandisk Corporation Non-volatile memory and method with reduced bit line crosstalk errors
US6657891B1 (en) * 2002-11-29 2003-12-02 Kabushiki Kaisha Toshiba Semiconductor memory device for storing multivalued data
JP3935139B2 (ja) * 2002-11-29 2007-06-20 株式会社東芝 半導体記憶装置
US6829167B2 (en) * 2002-12-12 2004-12-07 Sandisk Corporation Error recovery for nonvolatile memory
JP3913704B2 (ja) * 2003-04-22 2007-05-09 株式会社東芝 不揮発性半導体記憶装置及びこれを用いた電子装置
US6816403B1 (en) * 2003-05-14 2004-11-09 International Business Machines Corporation Capacitively coupled sensing apparatus and method for cross point magnetic random access memory devices
US6956770B2 (en) * 2003-09-17 2005-10-18 Sandisk Corporation Non-volatile memory and method with bit line compensation dependent on neighboring operating modes
US7012835B2 (en) 2003-10-03 2006-03-14 Sandisk Corporation Flash memory data correction and scrub techniques
KR20050033996A (ko) * 2003-10-07 2005-04-14 삼성전자주식회사 이동 통신 시스템에서 채널 수신 장치 및 방법
JP2005166741A (ja) 2003-11-28 2005-06-23 Sharp Corp 半導体記憶素子の特性評価方法及びモデルパラメータ抽出方法
US6888758B1 (en) * 2004-01-21 2005-05-03 Sandisk Corporation Programming non-volatile memory
US7372730B2 (en) * 2004-01-26 2008-05-13 Sandisk Corporation Method of reading NAND memory to compensate for coupling between storage elements
US7020017B2 (en) * 2004-04-06 2006-03-28 Sandisk Corporation Variable programming of non-volatile memory
US7187585B2 (en) * 2005-04-05 2007-03-06 Sandisk Corporation Read operation for non-volatile storage that includes compensation for coupling
US7196946B2 (en) 2005-04-05 2007-03-27 Sandisk Corporation Compensating for coupling in non-volatile storage
US7196928B2 (en) 2005-04-05 2007-03-27 Sandisk Corporation Compensating for coupling during read operations of non-volatile memory
US7193898B2 (en) * 2005-06-20 2007-03-20 Sandisk Corporation Compensation currents in non-volatile memory read operations
JP4907925B2 (ja) * 2005-09-09 2012-04-04 株式会社東芝 不揮発性半導体記憶装置
JP4614131B2 (ja) * 2005-09-14 2011-01-19 カシオ計算機株式会社 波形発生装置および波形発生プログラム
US7206235B1 (en) * 2005-10-14 2007-04-17 Sandisk Corporation Apparatus for controlled programming of non-volatile memory exhibiting bit line coupling

Also Published As

Publication number Publication date
CN101218650B (zh) 2012-08-08
JP2008535144A (ja) 2008-08-28
US7301816B2 (en) 2007-11-27
US20060221714A1 (en) 2006-10-05
TW200901202A (en) 2009-01-01
TWI323465B (en) 2010-04-11
US20070109850A1 (en) 2007-05-17
KR100934496B1 (ko) 2009-12-30
US20070103975A1 (en) 2007-05-10
US7301808B2 (en) 2007-11-27
WO2006107731A1 (en) 2006-10-12
US7187585B2 (en) 2007-03-06
US7301839B2 (en) 2007-11-27
US20070103987A1 (en) 2007-05-10
US7414886B2 (en) 2008-08-19
CN101218650A (zh) 2008-07-09
TW200901203A (en) 2009-01-01
US20070103982A1 (en) 2007-05-10
KR20080016544A (ko) 2008-02-21
US20070109846A1 (en) 2007-05-17
TWI370451B (en) 2012-08-11
TW200845015A (en) 2008-11-16
TW200703341A (en) 2007-01-16
TWI370454B (en) 2012-08-11
EP1866931A1 (en) 2007-12-19
JP4778553B2 (ja) 2011-09-21
US7321510B2 (en) 2008-01-22

Similar Documents

Publication Publication Date Title
TWI380308B (en) Read operation for non-volatile storage that includes compensation for coupling
EP1866930B1 (en) Compensating for coupling in non-volatile strorage
US7301810B2 (en) Compensating for coupling during read operations of non-volatile memory
EP2047474B1 (en) Floating gate memory with compensating for coupling during programming
EP2047473B1 (en) Compensating for coupling between adjacent storage elements in a nonvolatile memory, based on sensing a neighbor using coupling
WO2008011441A2 (en) Method for configuring compensation for coupling between adjacent storage elements in a nonvolatile memory

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees