TWI355016B - - Google Patents

Download PDF

Info

Publication number
TWI355016B
TWI355016B TW094107588A TW94107588A TWI355016B TW I355016 B TWI355016 B TW I355016B TW 094107588 A TW094107588 A TW 094107588A TW 94107588 A TW94107588 A TW 94107588A TW I355016 B TWI355016 B TW I355016B
Authority
TW
Taiwan
Prior art keywords
power supply
terminal
pad
esd protection
semiconductor device
Prior art date
Application number
TW094107588A
Other languages
English (en)
Other versions
TW200535963A (en
Inventor
Takumi Katoh
Hideo Hara
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Publication of TW200535963A publication Critical patent/TW200535963A/zh
Application granted granted Critical
Publication of TWI355016B publication Critical patent/TWI355016B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

1355016 九、發明說明: 【發明所屬之技術領域】 本發明係關力一種具有冷复數個電源系統之半導體裝置。 【先前技術】 先如以來,具有複數個電源系統之半導體裝置,即有 複數個電源端子與接地端子之對且於各對之間設有半導體 凡件之半導體裝置採取以所有電源端子以及接地端子為基 準^咖對策(例如專利文獻υ,以使即使施加於信號端子 之靜電經由任何-個電源端子或接地端子放電,亦不會藉 由該靜電放電(ESD)遭受破壞。 圖4係表示先前之半㈣裝置中各端子之連接狀態的部 刀電路圖,該半導體裝置具有數位用電源系統與類比用電 源系統2個電源系統。該半導體裝置1〇1於例如$ ν之數位 用電源系統包含電源(VCC1)端子11〇、接地(GND1)端子 112、以及與外部進行信號之輸出入之至少一個信號 (SIG1)端子m,同樣地於5 v之類比用電源系統包含電源 (VCC2)端子113、接地(GND2)端子115、以及與外部進行 信號之輪出入之至少一個信號(SIG2)端子114。該等各端 子藉由接合線120至丨25,分別連接於VCC1焊墊13〇、 GND1 焊塾 132、SIG1 焊墊 131、VCC2焊墊 133、GND2焊墊 135、以及SIG2焊墊134。 vcci焊墊130與(^1)1焊墊132分別連接於vcci配線15〇 與GND1配線152,該等配線形成於半導體基板上。Vcc j 配線150與GND1配線1 52連接於數位用電源系統之至少一 100242.doc 1355016 個輸出入電路143與内部電路145之元件,並且如下所述連 接於信號用ESD保護元件部141。輸出入電路143進行與 SIG1焊墊131之間之信號輸入或輸出,内部電路ι45相應於 自輸出入電路143輸入之信號進行信號處理,並輸出信號 至輪出入電路143。再者,於圖4中之輪出入電路143(及下 述輪出入電路M4)中,省略輸入元件之圖示。 上述信號用ESD保護元件部141係防止藉由輸出入電路 • 143之ESD造成之破壞者,其包含¥(:(:1側之保護元件與 GND1側之保護元件,該¥〇〇:1側之保護元件用以使以 VCC1端子U0為基準施加於SIG1端子lu之靜電逃逸至 VCC1端子m,該GND1側之保護元件用以使#GND1端子 112為基準施加於SIG1端子lu之靜電逃逸至GND1端子 112。具體的疋,該等保護元件使用如圖4所示之二極體或 %效電晶體(以金屬配線作為閘極且臨限值較高之M〇s電 晶體)等。以此方式,關於SIG1端子iU,採取以VCC1# φ 子U〇與GND1端子112為基準之ESD對策。關於以其他電 源系統之VCC2端子113與GND2端子115為基準之ESD對策 如下所述。 又,VCC2焊墊133與GND2焊墊135亦分別連接於VC(:2 配線153與GND2配線155 ’該等配線形成於半導體基板 上。VCC2配線153與GND2配線155連接於類比用電源系統 之至少一個輸出入電路144與内部電路ι46之元件,並且連 接於信號用ESD保護元件部142。輸出入電路144進行與 SIG2焊墊134之間之信號輸入或輸出,内部電路ι46相廡於 100242.doc 1355016 自輸出入電路144輸入之信號進行信號處理,並輸出信號 至輪出入電路144。信號用ESD保護元件部142亦係防止藉 由輪出人電路144之ESD造成之破壞者,其構成或功能與 上述信號用ESD保護元件部141實質上相同。 電源用ESD保護元件部140係於施加靜電至任何一個電 源端子之間或接地端子之間之情形時,亦可防止藉由輸出 入電路143、144或内部電路145、146之元件之ESD造成的 破壞者,其包含VCC1端子110與GND1端子U2之間之保護 元件(一個二極體)、VCC2端子113與GND1端子112之間之 保護元件(一個二極體)、VCC2端子113與GND2端子115之 間之保護元件(一個二極體)、GND2端子115與GND1端子 112之間之保護元件(2個二極體)、VCC1端子11〇與VCC2端 子11 3之間之保護元件(2個二極體)、以及vcc 1端子11 〇與 GND2端子115之間之保護元件(一個二極體)。GND2端子 115與GND 1端子112之間之保護元件及VCC1端子110與 VCC2端子113之間之保護元件分別包含2個相互逆向之二 極體’此係因為對於ESD之保護能力較高。因二極體之陽 極與陰極係同一電位,故而可實現該構成。其他保護元件 (例如VCC1端子11〇與GND1端子112之間之保護元件等)進 一步增大保護元件之面積等,以提高保護能力。 進而關於SIG1端子111,說明防止以其他電源系統之 VCC2端子113與GND2端子115為基準之£SD造成之破壞的 動作。以VCC2端子113為基準施加於SIG1端子111之靜電 通過構成信號用ESD保護元件部141之VCCi側之保護元 100242.doc 1355016 件、VCC1配線150、構成電源用ESD保護元件部14〇之 VCC1端子11〇與VCC2端子113之間的保護元件、以及 VCC2配線153逃逸至VCC2端子113。以GND2端子115為基 準把加於SIG1端子U1之靜電亦同樣地,通過構成信號用 ESD保護元件部⑷之⑽叫側之保護元件、gndi配線 152、構成電源用ESD保護元件部之gND2端子115與 GND1端子112之間的保護元件、以及⑽⑽配線155逃逸至 GND2端子115。又’關於81(}2端子114,亦同樣地經由信 號用ESD保護元件部142與電源用ESD保護元件部14〇,防 止以其他電源系統之VCC1端子11〇與〇]^1)1端子n2為基準 之ESD造成破壞。 如此,於具有複數個電源系統之半導體裝置中,關於任 何一個電源糸統之信號端子,以其他電源系統之電源端子 或接地端子為基準之ESD對策皆可經由信號用ESD保護元 件部與電源用ESD保護元件部防止破壞。再者,上述半導 • 體裝置101係具有數位用電源系統與類比用電源系統兩個 電源糸統作為複數個電源系統的半導體裝置,但並非限定 於此,例如如5 V電源系統與3 v電源系統般,具有電源電 壓不同之複數個電源系統之半導體裝置中,亦可藉由設置 電源用ESD保護元件部14〇,防止以其他電源系統之電源 端子或接地端子為基準之ESD造成之破壞。但是,例如若 使VCC1端子11〇為5 v,VCC2端子113為3 v時,電源用 ESD保護元件部14〇中之VCC1端子11〇與VCC2端子⑴之間 之保護元件包含一個二極體(或場效電晶體等),該二極體 100242.doc 1355016 於通常動作中為逆偏壓。 專利文獻1·曰本專利特開平8_ 14865〇號公報 [發明所欲解決之問題] 然而,具有複數個電源系統之半導體^中之 ESD保護元件部’如丰暮 /x 如牛導體裝置1〇1之電源用Esd保護元 梢般,包含多個電源端子間或接地端子間之 件,該等保護元件分別佔有較大面積。因此,半導體^ 將電源用·保護元件部配置於未配置内部電路或輪“ :路元件之空置之空間内尚存在問題,必須除内=1 出入電路之空間之外’確保電源用彻保護元件部使用 二門故而此情开> 成為晶片尺寸增大之主要原因。 本發明係蓉於以上理由所完成者,其目的在於提供 之半導體裝置··於具有複數個電㈣統之半導體裝置, 對於任何-個電源系統之信號端子實現以其他電源 電源端子或接地端子為基準之咖破壞防止,且可抑制因 其而晶片尺寸之增大。 【發明内容】 為解決上述課題,本發明較好之實施形態之半導體裝置 至/具有第1與第2電源系統作為複數個電源系統,第1與 第2電源系統分別包含形成於半導體基板上之電源焊墊:、 接地焊塾及至少一個信號焊塾,以及輸出入電路,該輸出 入電路連㈣料各„,並且在與信號料之間進行产 號之輸人或輸出,·且^與第2電源系統於半導體基板上^ 别包含第1ESD保護焊f,以&連接於信號焊塾與第】咖 I00242.doc 1355016 保護焊墊之信號用ESD保護元 第勵保護焊塾相互連接。部第1與弟2電源系統之 =情形,該半導體裝置之第i與第2電源系統於半導體 基板上進而分別包含連接於信號 2ESD保護焊墊,並且第又το件部之第 塾相互連接。 ,、第〶源系統之第2咖保護焊 =二,該半導體裝置進而包含連接於第丨與第2電源 二個之第麵保護焊墊(以及依據情形,第聰 保護烊墊)之電源用ESD保護元件部。 較好的是,該半導體裝置之第1與第2電源系統分別包含 連接於電源焊塾之電源端子、連接於接地谭塾之接地端子 及連接於信料塾之信號端子,並且^與第2電源系統之 第1ESD保護焊墊分別連接於電源端子或接地端子之一方 (以及依據情形,第2Ε_護焊墊連接於電源端 端子之他方)。 較好的是,於該等焊墊與端子之連接中使用接合線。 [發明之效果] 本發明較好之實施形態的半導體裝置,於具有複數個電 源系統之半導體裝置之各個電源系統中,除電源辉塾與接 地焊塾之外亦設置ESD保護谭墊,經由其放掉施加於信號 端子之靜電。藉此’可對於一個電源系統之信號端子實現 以,他电源系統之電源端子或接地端子為基準之E奶破壞 對策’且可抑制晶片尺寸之增大。 【實施方式】 I00242.doc 以下,一面參昭国4 , 〜圖式一面說明本發明之最佳實施形態。 圖1係於本發明舫此Λ w 之第1實施形態的半導體裝置表示各端 子之連接狀態的部分雷 ^ ^ 刀电路圖。該半導體裝置1具有5V之數 位用電源系統(第1 ,原糸統)與5 ν之類比用電源系統(第2 ......之2個電源系統作為複數個電源系統。 第1电源系統包含電源(VCC1)端子1〇 ;接地(GND1)端子 及至> 則吕號(81(31)端子u,其與外部進行信號之 輸出入。第2電源系·统包含電源(VCC2)端子&接地 (GND2)端子15 ;及至少—個信號⑻叫端子w,其與外部 進行信號之輸^ °又,第丨電源系統於半導體基板上包 含電源(vCC1)焊塾30、接地(GNm)焊塾32及至少一個信 號(SIG1)焊勢31。第2電源系統於半導體基板上包含電源 (VCC2)焊墊33、接地(GND2)焊墊35及至少一個信號 (SIG2)焊墊 34。VCC1 端子 1〇、SIG1 端子 n、GND1 端子 12 VCC2&子13、SIG2端子14、GND2端子15經由接合線 20至25,分別連接於VCC1焊墊3〇、SI(}丨焊墊3i、gn⑴焊 墊 32 ' VCC2焊墊 33、SIG2焊墊 34、GND2 焊墊 35。 於第1電源系統中,於半導體基板上,接近於VCC1焊墊 30設有VCC1ESD保護焊墊(第丄電源系統之第2ESD保護焊 墊)36,接近於GND1焊墊32設有GND1ESD保護焊墊(第1電 源糸統之第1ESD保護焊墊)37。於第2電源系統中,於半導 體基板上’接近於VCC2焊墊33設有VCC2ESD保護焊墊(第 2電源系統之第2ESD保護焊墊)38,接近於GND2焊墊35設 有GND2ESD保護焊墊(第2電源系統之第1ESD保護焊 100242.doc 1355016 墊)39。該等各ESD保護焊墊36、37、38、39經由接合線26 至29,連接於VCC1端子10、GND1端子12、VCC2端子 13、以及GND2端子15。又,VCC1ESD保護焊墊36與 VCC2ESD保護焊墊38相互連接,且GND1ESD保護焊墊37 與GND2ESD保護焊墊39相互連接。 VCC1焊墊30與GND1焊墊32分別連接於形成於半導體基 板上之VCC1配線50與GND1配線52。VCC1配線50與GND1 配線52連接於第1電源系統之至少一個輸出入電路43與内 部電路45之元件。輸出入電路43進行與SIG1焊墊31之間之 信號的輸入或輸出,内部電路45相應於自輸出入電路43輸 入之信號進行信號處理,或輸出信號至輸出入電路43。再 者,於圖1(以及下述圖3)中之輸出入電路43(以及下述輸出 入電路44)中,省略輸入元件之圖示。 此處重要的是,用以防止藉由輸出入電路43之ESD造成 之破壞的信號用ESD保護元件部413藉由乂(:0:1£3〇保護配 線56,連接於SIG1焊墊31與VCC1ESD保護焊墊36之間, 藉由GND1ESD保護配線57連接於SIG1焊墊31與GND1ESD 保護焊墊37之間。該信號用ESD保護元件部41a包含VCC1 側之保護元件與GND1側之保護元件,該VCC1側之保護元 件用以使以VCC1端子10為基準施加至SIG1端子11之靜電 自VCC1ESD保護配線56通過VCC1ESD保護焊墊36,逃逸 至VCC1端子10,該GND1側之保護元件用以使以GND1端 子12為基準施加至SIG1端子11之靜電自GND1ESD保護配 線57通過GND1ESD保護焊墊37,逃逸至GND1端子12。具 I00242.doc -13 - 1355016 體的是,該等保護元件使用二極體或場效電晶體(以金屬 配線作為閘極且臨限值較高之MOS電晶體)等。 又,VCC2焊墊33與GND2焊墊35分別連接於形成於半導 體基板上之VCC2配線53與GND2配線55。VCC2配線53與 GND2配線55連接於第2電源系統之至少一個輸出入電路44 與内部電路46之元件。該輸出入電路44亦與上述輸出入電 路43同樣,進行與SIG2焊墊34之間之信號的輸入或輸出, 内部電路46相應於自輸出入電路44輸入之信號進行信號處 理’或將信號輸出至輸出入電路44。並且,用以防止藉由 輸出入電路44之ESD造成之破壞的信號用ESD保護元件部 42a亦藉由VCC2ESD保護配線58,連接於SIG2焊墊34與 VCC2ESD保護焊墊38之間,藉由GND2ESD保護配線59連 接於SIG2焊墊34與GND2ESD保護焊墊39之間。該信號用 ESD保護元件部42a包含VCC2側之保護元件與GND2側之 保護元件,該VCC2側之保護元件用以使以VCC2端子13為 基準施加於SIG2端子14之靜電自VCC2ESD保護配線58通 過VCC2ESD保護焊墊38,逃逸至VCC2端子13,該GND2側 之保護元件用以使以GND2端子15為基準施加於SIG2端子 14之靜電自GND2ESD保護配線59通過GND2ESD保護焊墊 39,逃逸至GND2端子15。 半導體裝置1之電源用ESD保護元件部40a包含保護元件 (一個二極體),該保護元件連接於VCC1ESD保護焊墊36與 GND1ESD保護焊墊37之間,具體的是VCC1ESD保護配線 56與GND1ESD保護配線57之間。該電源用ESD保護元件部 100242.doc 14 1355016 40a係於靜電施加至VCC1端子10與GND1端子12之間之情 形時,以輸出入電路43或内部電路45之元件不遭受破壞之 方式逃逸靜電者。又,如上所述,VCC1ESD保護焊墊36 與VCC2ESD保護焊墊38相互連接,且GND1ESD保護焊墊 37與GND2ESD保護焊墊39相互連接。具體的是, VCC1ESD保護配線56與GND1ESD保護配線57分另於半導 體基板上相互連接於VCC2ESD保護配線58與GND2ESD保 護配線59。因此,即使於靜電施加至VCC2端子13與GND2 端子15之間之情形時,經由VCC2ESD保護配線58與 GND2ESD保護配線59,通過電源用ESD保護元件部40a, 即連接於VCC1ESD保護配線56與GND1ESD保護配線57之 間之保護元件,逃逸靜電。又,靜電施加至此外之組合之 電源(包含接地)端子之間的情形亦同樣。 繼而,關於一個電源系統之信號端子,說明以其他電源 系統之電源端子或接地端子為基準之ESD造成之破壞得以 防止的動作。以VCC2端子13為基準施加於SIG1端子11之 靜電自構成信號用ESD保護元件部41a之VCC1側之保護元 件,通過VCC1ESD保護配線56、VCC2ESD保護配線58、 VCC2ESD保護焊墊38、以及接合線28,逃逸至VCC2端子 13。以GND2端子15為基準施加於SIG1端子11之靜電亦同 樣地,自構成信號用ESD保護元件部41a之GND1側之保護 元件,通過GND1ESD保護配線57、GND2ESD保護配線 59、GND2ESD保護焊墊39、以及接合線29,逃逸至GND2 端子115。如此,關於SIG1端子11,可防止以其他電源系 100242.doc 統之電源端子或接地端子為基準之ESD造成之破壞。又, 關於SIG2端子14,同樣地亦可防止以其他電源系統之電源 端子或接地端子,即VCC1端子10與GND1端子12為基準之 ESD造成之破壞。 圖2係表示半導體裝置1整體之布局圖。作為引線端子之 各端子10至15之作為其内側的内引線部藉由接合線20至 29,連接於各焊墊30至39。分別設置複數個作為信號端子 之SIG1端子11與SIG2端子14,於各信號端子分別設有接合 線21或24、SIG1焊墊31或SIG2焊墊34、信號用ESD保護元 件部41a或42a、以及輸出入電路43或44。再者,於圖2 中,關於SIG1焊墊31或SIG2焊墊34、信號用ESD保護元件 部41a或42a等,省略其符號。GND1ESD保護配線57或 GND2ESD保護配線59包圍著各焊墊30至39並設於外側, VCC1ESD保護配線56或VCC2ESD保護配線58設於各焊墊 30至39之内側,VCClg己、線50或VCC2西己、線53設於VCC1ESD 保護配線56或VCC2ESD保護配線58之内側且包圍輸出入 電路43或44而設於外側,GND1配線52或GND2配線55設於 輸出入電路43或44之内側。又,構成電源用ESD保護元件 部40a之保護元件分割配置於半導體裝置1之空置空間(即 圖2中之半導體裝置1之4角)。 如上所述,該半導體裝置1可削減構成電源用ESD保護 元件部40a之保護元件之數量,藉此可抑制晶片尺寸之增 大。又,於測定半導體裝置之ESD之破壞強度之情形時, 以VCC1端子10為基準之情形與以VCC2端子13為基準之情 100242.doc -16- 1355016 形中’原理上破壞強度幾乎不變,故而亦可省略以VCC2 端子13為基準之測定。以GND1端子12為基準之情形與以 GND2端子15為基準之情形亦同樣。 再者,亦可假定藉由起因於第1電源系統即數位用電源 系統之元件且重疊於電源配線之電源雜訊傳達之路徑,即 VCC1焊墊30、接合線20、VCC1端子1〇、接合線26、 VCC1ESD保護焊墊 36、VCC1ESD保護配線 56、VCC2ESD 保護配線58、VCC2ESD保護焊墊38、接合線28、VCC2端 子13、接合線23、以及VCC2焊墊33之路徑,電源雜訊可 自數位用電源系統之v c C1配線5 0傳達至第2電源系統,即 類比用電源系統之VCC2配線53 ’但因該路徑中之複數個 接合線之阻抗較高,故電源雜訊得以衰減,且經由阻抗低 於其之VCC1端子1〇與VCC2端子13,藉由外部電源吸收, 故而變得極其微小,不足以成為問題。關於重疊於接地配 線之電源雜訊亦同樣。 繼而’關於本發明之較好之第2實施形態的半導體裝 置,依據圖3加以說明。該半導體裝置2具有電源電壓不同 之複數個電源系統,即5 V之第1電源系統與3 V之第2電源 系統作為複數個電源系統。該半導體裝置2之vCC1端子1〇 僅連接於VCC1焊塾30,上述半導體裝置1中之VCC1ESD保 護焊墊36並不存在’因此VCC1ESD保護配線56亦不存 在。同樣地,VCC2端子13僅連接於VCC2焊墊33,半導體 裝置1中之VCC2保護焊塾38並不存在,因此VCC2ESD保護 配線58亦不存在。然而,護焊墊(第j電源系統 100242.doc •17· 1355016 之第1ESD保護焊墊)37與GND2ESD保護焊墊(第2電源系統 之第1ESD保護焊墊)39存在。該等經由GND1ESD保護配線 57與GND2ESD保護配線59,於半導體基板上相互連接。 並且,包含信號用ESD保護元件部41b與42b以取代半導體 裝置1中之信號用ESD保護元件部41a與42a,該元件保護部 41b與42b之VCC1側之保護元件、VCC2側之保護元件連接 於VCC1配線50、VCC2配線53 ’ GND1側之保護元件、 GND2側之保護元件連接於GND1ESD保護焊墊37與 GND2ESD保護焊墊39。又,包含電源用ESD保護元件部 40b以取代電源用ESD保護元件部40a,該保護元件部40b 包含VCC 1焊墊30與GND1ESD保護焊墊37之間之保護元件 (一個二極體)、VCC2焊墊33與GND1ESD保護焊墊37之間 之保護元件(,個二極體)、以及VCC1焊墊30與VCC2焊墊 3 3之間之保護元件(一個二極體)。 於該半導體裝置2中,關於一個電源系統之信號端子’ 與半導體裝置1同樣地,可防止以其他電源系統之接地端 子為基準之情形,即以GND 2端子15為基準施加靜電至 SIG1端子11之情形,與以GND2端子12為基準施加靜電至 SIG2端子14之情形時ESD所造成的破壞。並且,關於一個 電源系統之信號端子,與上述先前之半導體裝置同樣地, 可防止以其他電源系統之電源端子為基準之情形’即以 VCC2端子13為基準施加靜電至SI〇l端子11之情形,與以 VCC1端子10為基準施加靜電至SIG2端子14之情形時ESD 所造成的破壞。 100242.doc -18 - 1355016 半導體裝置2之電源用ESD保護元件部40b與半導體裝置 1之電源用ESD保護元件部40a相比,作為構成要素之保護 元件之數量較多,但與先前之電源用ESD保護元件部相 比,可削減保護元件之數量,藉此可抑制晶片尺寸之增 大。 又,亦可能有如下之情形:藉由複數個電源系統之電 壓,與半導體裝置2相反,半導體裝置1中之VCC1ESD保 護焊墊36與VCC2ESD保護焊墊38存在,而GND1ESD保護 焊墊37與GND2ESD保護焊墊39不存在。 又,於以上說明之實施形態中,端子與對應於其之焊墊 使用接合線連接,但使用具有某種程度較高之阻抗之連接 構件(例如凸塊)亦可獲得同樣之效果。又,於半導體基板 直接安裝於印刷基板等之情形時,可藉由印刷基板之配線 將各ESD保護焊墊連接於對應之電源焊墊或接地焊墊。 再者,本發明並非限於上述實施形態,可於申請專利範 圍中揭示之事項範圍内實現各種設計變更。例如,於以上 實施形態中,為便於理解申請專利範圍,以VCC1ESD保 護焊墊36對應於第1電源系統之第2ESD保護焊墊, GND1ESD保護焊墊37對應於第1電源系統之第1ESD保護焊 墊,VCC2ESD保護焊墊38對應於第2電源系統之第2ESD保 護焊墊,GND2ESD保護焊墊39對應於第2電源系統之第 1ESD保護焊墊之方式加以說明,亦可採用如下之構成: VCC1ESD保護焊墊36對應於第1電源系統之第1ESD保護焊 墊,GND1ESD保護焊墊37對應於第1電源系統之第2ESD保 100242.doc 19· 1355016 護焊墊,VCC2ESD保護焊墊38對應於第2電源系統之第 1ESD保護焊墊,GND2ESD保護焊墊39對應於第2電源系統 之第2ESD保護焊墊。又,於以上之實施形態中,作為具 有複數個電源系統之半導體裝置,就具有兩個電源系統之 半導體裝置加以說明,當然本發明亦適用於具有3個以上 電源系統之半導體裝置之電源系統的全部或一部分。 【圖式簡單說明】 圖1係本發明較好之第丨實施形態之半導體裝置的部分電 路圖。 圖2係同上之整體布局圖。 圖3係本發明較好之第2實施形態之半導體裝置的部分電 路圖。 圖4係先前之半導體裝置之部分電路圖。 【主要元件符號說明】 1 第1實施形態之半導體裝置 2 第2實施形態之半導體裝置 10 VCC1 (第1電源系統之電源)端子 11 SIG1(第1電源系統之信號)端子 12 GND1(第1電源系統之接地)端子 13 VCC2(第2電源'系統之電源)端子 14 SIG2(第2電源系統之信號)端子 15 GND2(第2電源系統之接地)端子 20至29 接合線 3〇 VCC1(第1電源、系統之電源)焊塾 I00242.doc -20- 1355016
31 SIG1 (第1電源系統之信號)焊墊 32 GND1 (第1電源系統之接地)焊墊 33 VCC2(第2電源系統之電源)焊墊 34 SIG2(第2電源系統之信號)焊墊 35 GND2(第2電源系統之接地)焊墊 36 vcci(第1電源系統之第2)ESD保護焊墊 37 GND1(第1電源系統之第i)ESD保護焊墊 38 VCC2(第2電源系統之第2)ESD保護焊墊 39 GND2(第2電源系統之第uesd保護焊墊 40a 第1貫施形態之電源用ESD保護元件部 40b 第2實施形態之電源用ESD保護元件部 41a 第1貫施形態之第1電源系統之信號用ESD保護 元件部 42a 第1貫把形態之第2電源系統之信號用ESD保護 元件部 41b 第2貫施形態之第1電源系統之信號用ESD保護 元件部 42b 第2實施形態之第2電源系統之信號用ESD保護 元件部 43 第1電源系統之輪出入電路 44 第2電源系統之輪出入電路 45 苐1電源系統之内部電 46 弟2電源系統之内部電路 50 VCC1酉己矣良 100242.doc -21 . 1355016 52 53 55 56 57 58 59 •
GND1配線 VCC2配線 GND2西己g VCC1ESD保護配線 GND1ESD保護配線 VCC2ESDj呆言蒦酋己秦良 GND2ESD1 呆言蔓H 100242.doc -22 -

Claims (1)

  1. 申請專利範圍: I種半導體裝置,其特徵在於:至少具有第i與第2電源 ^統作為複數個電源系統,第1與第2電源系統分別包含 形成於半導體基板上之電源焊墊、接地料及至少一個 ^號料,以及連接於料各焊墊且在與信號焊塾之間 進仃k號的輪入或輸出之輸出入電路丨且 第1與第2電源系統於半導體基板上分別包含: 弟1ESD保護烊塾;及 k號用ESD保護元件部’立連接 停護焊墊; -連接於以焊塾與第1ESD 2. 第1與第2電源系統之第1ESD保護焊塾相互連接。 如請求項1之半導體裝置,其十 進而包含電源用ESD保護元件部,其連接於第!與第2 電源系統之任一個之第1ESD保護焊墊。 如請求項1或2之半導體裝置,其中 子第:接第::源系統分別包含連接於電源焊塾之電源端 =、連接於接地料之㈣料及連接於 谠端子; 吓王〜I。 ^與第2電源系統各自之第1ESD保護焊塾係連接於電 源鳊子或接地端子之一方。 如請求項3之半導體裝置,其中 源二與第袭2電源系統分別經由接合線連接電源焊塾與電 =、=地谭塾與接地端子、連接信號焊塾與信 儿而子、連接第1£犯保護焊塾與電源端子或接地端子之 100242.doc 1355016 一方。 5.如請求項1之半導體裝置,其中 第1與第2電源系統於半導體基板上,進而分別包含速 接於信號用ESD保護元件部之第2ESD保護焊墊; 第1與第2電源系統之第2ESD保護焊墊相互連接。 6·如請求項5之半導體裝置,其中 進而包含電源用ESD保護元件部,其連接於第i與第2 電源系統之任一個之第1£5〇保護焊墊,且連接於任一個 之第2ESD保護焊墊。 7.如請求項5或6之半導體裝置,其中 第1與第2電源系統分別包含連接於電源焊墊之電源端 子、連接於接地焊墊之接地端子及連接於信號焊墊之信 號端子; ° 第1與第2電源系統各自之第1ESD保護焊墊連接於電源 端子或接地端子之一方,第2ESD保護焊墊連接於電源端 子或接地端子之他方。 8_如請求項7之半導體裝置,其中 第1與第2電源系統分別經由接合線連接電源焊墊與電 源端子、連接接地焊墊與接地端子、連接信號焊墊與信 號端子、連接第1ESD保護焊墊與電源端子或接地端子之 方、連接第2ESD保護焊墊與電源端子或接地端子之他 方0 100242.doc
TW094107588A 2004-03-12 2005-03-11 Semiconductor device TW200535963A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004070380 2004-03-12

Publications (2)

Publication Number Publication Date
TW200535963A TW200535963A (en) 2005-11-01
TWI355016B true TWI355016B (zh) 2011-12-21

Family

ID=34975862

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094107588A TW200535963A (en) 2004-03-12 2005-03-11 Semiconductor device

Country Status (6)

Country Link
US (1) US20070158817A1 (zh)
JP (1) JP4978998B2 (zh)
KR (1) KR20060127190A (zh)
CN (1) CN1930676B (zh)
TW (1) TW200535963A (zh)
WO (1) WO2005088701A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010103274A (ja) * 2008-10-23 2010-05-06 Nec Electronics Corp 半導体パッケージ
JP5071465B2 (ja) * 2009-11-11 2012-11-14 株式会社村田製作所 高周波モジュール
JP5703103B2 (ja) * 2011-04-13 2015-04-15 株式会社東芝 半導体装置及びdc−dcコンバータ
JP6266444B2 (ja) * 2014-06-20 2018-01-24 ザインエレクトロニクス株式会社 半導体装置
JP6514949B2 (ja) * 2015-04-23 2019-05-15 日立オートモティブシステムズ株式会社 オンチップノイズ保護回路を有する半導体チップ
CN105977938B (zh) * 2016-06-17 2018-09-25 中国电子科技集团公司第二十四研究所 芯片esd保护电路
DE112022002544T5 (de) * 2021-07-16 2024-02-29 Rohm Co., Ltd. E/a-schaltung, halbleitervorrichtung, zellenbibliothek und verfahren zum entwerfen der schaltung einer halbleitervorrichtung

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH065705B2 (ja) * 1989-08-11 1994-01-19 株式会社東芝 半導体集積回路装置
US5430595A (en) * 1993-10-15 1995-07-04 Intel Corporation Electrostatic discharge protection circuit
JP2616721B2 (ja) * 1994-11-22 1997-06-04 日本電気株式会社 半導体集積回路装置
US5781388A (en) * 1996-09-03 1998-07-14 Motorola, Inc. Non-breakdown triggered electrostatic discharge protection circuit for an integrated circuit and method therefor
JP2870514B2 (ja) * 1996-12-16 1999-03-17 日本電気株式会社 半導体装置
US6078068A (en) * 1998-07-15 2000-06-20 Adaptec, Inc. Electrostatic discharge protection bus/die edge seal
US6204537B1 (en) * 1998-10-01 2001-03-20 Micron Technology, Inc. ESD protection scheme
US6445039B1 (en) * 1998-11-12 2002-09-03 Broadcom Corporation System and method for ESD Protection
JP2000208718A (ja) * 1999-01-19 2000-07-28 Matsushita Electric Ind Co Ltd 半導体装置
JP3302665B2 (ja) * 1999-10-25 2002-07-15 ローム株式会社 半導体集積回路装置
US6624998B2 (en) * 2000-01-24 2003-09-23 Medtronic, Inc. Electrostatic discharge protection scheme in low potential drop environments
JP2001298157A (ja) * 2000-04-14 2001-10-26 Nec Corp 保護回路及びこれを搭載した半導体集積回路
US6355960B1 (en) * 2000-09-18 2002-03-12 Vanguard International Semiconductor Corporation ESD protection for open drain I/O pad in integrated circuit with parasitic field FET devices
JP2002110919A (ja) * 2000-09-27 2002-04-12 Toshiba Corp 静電破壊保護回路
TWI222208B (en) * 2002-05-29 2004-10-11 Sanyo Electric Co Semiconductor integrated circuit device
US6798022B1 (en) * 2003-03-11 2004-09-28 Oki Electric Industry Co., Ltd. Semiconductor device with improved protection from electrostatic discharge
JP3732834B2 (ja) * 2003-04-17 2006-01-11 株式会社東芝 入力保護回路
JP3949647B2 (ja) * 2003-12-04 2007-07-25 Necエレクトロニクス株式会社 半導体集積回路装置
US7202114B2 (en) * 2004-01-13 2007-04-10 Intersil Americas Inc. On-chip structure for electrostatic discharge (ESD) protection
JP2005317830A (ja) * 2004-04-30 2005-11-10 Elpida Memory Inc 半導体装置、マルチチップパッケージ、およびワイヤボンディング方法
JP2006303110A (ja) * 2005-04-19 2006-11-02 Nec Electronics Corp 半導体装置
US7463466B2 (en) * 2005-10-24 2008-12-09 United Microelectronics Corp. Integrated circuit with ESD protection circuit

Also Published As

Publication number Publication date
KR20060127190A (ko) 2006-12-11
JP4978998B2 (ja) 2012-07-18
WO2005088701A1 (ja) 2005-09-22
TW200535963A (en) 2005-11-01
JPWO2005088701A1 (ja) 2008-01-31
CN1930676B (zh) 2010-06-16
CN1930676A (zh) 2007-03-14
US20070158817A1 (en) 2007-07-12

Similar Documents

Publication Publication Date Title
TWI355016B (zh)
JP2011082544A (ja) 半導体集積回路装置、半導体集積回路装置の設計方法
US6624999B1 (en) Electrostatic discharge protection using inductors
JP2007180578A (ja) 多チップモジュール用esd回路を含む集積回路及びその方法
TW573351B (en) Electrostatic discharge protection scheme for flip-chip packaged integrated circuits
US7557646B2 (en) Semiconductor device with non-intersecting power and ground wiring patterns
JP2830783B2 (ja) 半導体装置
US20120033335A1 (en) ESD Protection Scheme for Integrated Circuit Having Multi-Power Domains
JP4776861B2 (ja) 半導体装置
WO2016063459A1 (ja) 半導体集積回路装置
US20140071567A1 (en) Semiconductor device
JP2010103274A (ja) 半導体パッケージ
JP4652703B2 (ja) 半導体回路装置及びマルチ・チップ・パッケージ
JP3969020B2 (ja) 半導体集積回路装置
US7763966B2 (en) Resin molded semiconductor device and differential amplifier circuit
JP5405283B2 (ja) 半導体装置およびその電力供給方法
US10504860B2 (en) Semiconductor device
US7542254B2 (en) Method for producing a protective assembly for protecting an electronic component from electrostatic discharge, and correspondingly configured electronic component
JP3850814B2 (ja) 半導体集積装置
US11508686B2 (en) Semiconductor device, receiver and transmitter
JP2007173443A (ja) 半導体装置
EP3640981A1 (en) Integrated circuit with electrostatic discharge protection
WO2005053028A1 (ja) 静電破壊保護素子を備えた半導体装置
JP2001077230A (ja) リードフレーム及びそれを用いた半導体装置実装体
JPH11195744A (ja) 半導体集積回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees