WO2016063459A1 - 半導体集積回路装置 - Google Patents
半導体集積回路装置 Download PDFInfo
- Publication number
- WO2016063459A1 WO2016063459A1 PCT/JP2015/004955 JP2015004955W WO2016063459A1 WO 2016063459 A1 WO2016063459 A1 WO 2016063459A1 JP 2015004955 W JP2015004955 W JP 2015004955W WO 2016063459 A1 WO2016063459 A1 WO 2016063459A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- pad
- power supply
- core
- core power
- semiconductor integrated
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 52
- 230000004048 modification Effects 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 5
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 2
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
- H01L23/5286—Arrangements of power or ground buses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0296—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0612—Layout
- H01L2224/0613—Square or rectangular array
- H01L2224/06131—Square or rectangular array being uniform, i.e. having a uniform pitch across the array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Definitions
- the present disclosure relates to a semiconductor integrated circuit device in which a core region and an I / O region are formed.
- Patent Document 1 discloses a configuration of a semiconductor integrated circuit device in which pads are arranged in a plurality of rows. In this configuration, pads for supplying power to the core region are provided in the inner row of the plurality of row pads, and these pads are connected to the power supply wiring of the core power source.
- Patent Document 1 With the configuration in which the pads disclosed in Patent Document 1 are arranged in a plurality of rows, an increase in chip size due to an increase in the number of pads can be suppressed.
- a pad is provided for the core power supply, an input / output cell (I / O cell) corresponding thereto is not provided. For this reason, there is no ESD (Electrostatic discharge) protection circuit normally provided in the I / O cell for power supply, and the core power supply is vulnerable to ESD.
- ESD Electrostatic discharge
- a semiconductor integrated circuit device including a core region in which an internal circuit is disposed and an I / O region around the core region is provided in the core region.
- a core power supply line for supplying a power supply potential or a ground potential, a plurality of I / O cells arranged in the I / O region, and a plurality of external connection pads, at least a part of which is in the core region.
- One pad row, and a plurality of external connection pads each connected to one of the plurality of I / O cells, and a second pad row outside the first pad row in the semiconductor integrated circuit device.
- the first pad row includes a first core power supply pad connected to the core power supply wiring and supplied with a power supply potential or a ground potential from the outside, and the plurality of I / O cells include at least one And the second pad row is externally supplied with a power supply potential or ground potential common to the first core power supply pad, and the core power supply I / O cell.
- a second core power supply pad connected is included.
- the semiconductor integrated circuit device includes the first pad row at least partially in the core region and the second pad row outside the first pad row.
- the first pad row is connected to the core power supply wiring and includes a first core power supply pad to which a power supply potential or a ground potential is applied from the outside.
- the second pad row includes a second core power supply pad that is externally supplied with a power supply potential or ground potential common to the first core power supply pad and connected to the core power supply I / O cell.
- the semiconductor integrated circuit device According to the semiconductor integrated circuit device according to the present disclosure, it is possible to secure the ESD protection capability for the core power supply without increasing the area of the semiconductor integrated circuit.
- the top view which shows typically the whole structure of the semiconductor integrated circuit device which concerns on embodiment Configuration example around I / O region of semiconductor integrated circuit device according to embodiment Configuration example around I / O region of semiconductor integrated circuit device according to Modification 1
- FIG. 1 is a plan view schematically showing the overall configuration of the semiconductor integrated circuit device according to the embodiment.
- a semiconductor integrated circuit device 1 shown in FIG. 1 includes a core region 2 in which an internal core circuit is formed, and an I / O region 3 provided around the core region 2 and in which an interface circuit (I / O circuit) is formed. It has.
- core power supply wiring 4 for supplying a power supply potential or a ground potential to the core region 2 is provided.
- the core power supply wiring 4 is configured in a mesh shape, for example.
- a plurality of I / O cells 11 constituting an interface circuit are arranged in the I / O region 3 so as to surround the periphery of the semiconductor integrated circuit device 1 in a ring shape. Yes.
- the semiconductor integrated circuit device 1 is provided with a plurality of external connection pads (hereinafter simply referred to as pads as appropriate).
- the external connection pads are arranged in the I / O region 3 and part of the core region 2.
- FIG. 2 is a diagram showing a configuration example around the I / O region 3 of the semiconductor integrated circuit device according to this embodiment, and corresponds to an enlarged view of a portion X in FIG.
- the internal configuration of the I / O cell, signal wiring, and the like are not shown.
- an I / O cell row 10 is constituted by a plurality of I / O cells 11 arranged in the horizontal direction of the drawing (a direction along the outer side of the semiconductor integrated circuit device 1). .
- a plurality of external connection pads 21 are arranged on the semiconductor integrated circuit device 1, and the pad rows 20 ⁇ / b> A, 20 ⁇ / b> B, and 20 ⁇ / b> C are configured in order from the inside of the semiconductor integrated circuit device 1.
- Each external connection pad 21 is connected to the outside of the semiconductor integrated circuit device 1.
- the pad row 20 ⁇ / b> A as the first pad row is in the core region 2, the core power supply pad 22 for supplying the core power supply (voltage VDD ⁇ b> 1) to the core region 2, and the core ground for supplying the ground voltage VSS to the core region 2.
- Each pad 21 of the pad row 20A is not directly connected to the I / O cell 11.
- the core power pad 22 is directly connected to the core power line 4 that supplies the power voltage VDD1, and the core ground pad 23 is directly connected to the core power line 4 that supplies the ground voltage VSS.
- the core power supply pads 22 are connected to each other by a wiring 31, and the core ground pads 23 are connected to each other by a wiring 32.
- the wirings 31 and 32 are preferably formed in the same wiring layer as the pad 21 because resistance can be further reduced. However, the core power supply pads 22 and the core ground pads 23 do not have to be connected to each other.
- Each pad 21 of the pad rows 20B and 20C is connected to the corresponding I / O cell 11 respectively.
- the pad row 20C as the second pad row is in the I / O region 3, and an I / O power supply pad 24 for supplying an I / O power (voltage VDD2 (> VDD1)) to the I / O region 3; I / O ground pad 25 for applying ground voltage VSS to / O region 3 is provided.
- the pad row 20C also includes a core power supply pad 26 to which the voltage VDD1 is applied from the outside.
- the core ground pad 23 and the I / O ground pad 25 function as a common ground pad for the core power source and the I / O power source.
- the pads 21 other than the I / O power supply pad 24, the I / O ground pad 25, and the core power supply pad 26 are mainly used for signals.
- the core power pad 22 and the core ground pad 23 correspond to the first core power pad in the present disclosure.
- the core power pad 26 and the I / O ground pad 25 correspond to the second core power pad in the present disclosure.
- the I / O cell column 10 includes an I / O cell 12 for supplying VDD2, an I / O cell 13 for supplying VSS, and an I / O cell 14 for supplying VDD1.
- the I / O power pad 24 is connected to the I / O cell 12
- the I / O ground pad 25 is connected to the I / O cell 13
- the core power pad 26 is connected to the I / O cell 14. Yes.
- the I / O cells 12, 13, and 14 for supplying the power supply potential and the ground potential each have an ESD protection circuit composed of a MOS transistor, a diode, and the like.
- the other I / O cells 11 are mainly for signals.
- a core power pad 22 and a core ground pad 23 connected to the core power wiring 4 are provided in the pad row 20A in the core region 2. Thereby, sufficient power can be supplied to the core region 2.
- the pad row 20C is also provided with a core power supply pad 26 that supplies a power supply potential VDD1 common to the core power supply, and an I / O ground pad 25 that supplies a ground potential VSS common to the core power supply. Since the core power supply pad 26 and the I / O ground pad 25 are connected to the I / O cells 14 and 13 having the ESD protection circuit, the ESD protection capability can be enhanced with respect to the core power supply. .
- the wiring such as bonding wires connected to the outside of the semiconductor integrated circuit device 1 is shorter in the pad row 20 ⁇ / b> C provided on the outer side than the pad row 20 ⁇ / b> A in the core region 2. For this reason, since the impedance of the package wiring to which the pad connected to the I / O cell is connected to the outside is lowered, the ESD protection function works more effectively.
- the three pad rows 20A, 20B, and 20C are arranged.
- the configuration is not limited to this, and the pad row in the core region 2, the I / O cell, It is sufficient that two or more pad rows including a pad row formed of connected pads are arranged.
- the core power supply pad connected to the I / O cell does not need to be the outermost row of the semiconductor integrated circuit device 1, and may be included in the pad row 20B in the configuration of FIG. 2, for example.
- the outermost row is preferable because the impedance of the package wiring connected to the outside becomes lower.
- the core power pad 26 and the I / O ground pad 25 connected to the I / O cell are arranged one by one, but a plurality may be arranged.
- the ESD protection capability is further improved.
- the effect of improving the ESD protection capability for the core power supply can be obtained.
- the core ground pad 23 and the I / O ground pad 25 function as a common ground pad for the core power source and the I / O power source, but the core ground pad 23 and the I / O ground pad are used. 25 may be electrically separated.
- I / O cell column 10 is one column, the present invention is not limited to this, and two or more I / O cell columns may be arranged.
- the I / O cell row 10 and the pad rows 20A, 20B, and 20C are provided so as to surround the peripheral portion of the semiconductor integrated circuit device 1 in a ring shape, but are not limited thereto.
- the semiconductor integrated circuit device 1 may be provided in a part of the peripheral portion.
- the configuration of the present embodiment does not need to be applied to the entire pad rows 20A, 20B, and 20C, and may be applied to a part of the range.
- FIG. 3 is a diagram illustrating a configuration example around the I / O region of the semiconductor integrated circuit device according to the first modification. 3, components common to those in FIG. 2 are denoted by the same reference numerals as those in FIG. 2, and detailed description thereof may be omitted here.
- some pads of the pad row 20B as the third pad row are omitted, and wirings 41 and 42 for connecting the pad row 20A and the pad row 20C are arranged in that portion.
- the wiring 41 connects the core power supply pad 22 in the pad row 20A and the core power supply pad 26 in the pad row 20C.
- the wiring 42 connects the core ground pad 23 in the pad row 20A and the I / O ground pad 25 in the pad row 20C.
- the core power supply pad 22 in the pad row 20A and the core power supply pad 26 in the pad row 20C are connected with a low resistance.
- the core power supply I / O cell 14 is connected to the core power supply pad 22 through the core power supply pad 26 with a low resistance, so that the ESD protection function works more effectively.
- the core power supply pad 26 is connected to the core power supply wiring 4 through the core power supply pad 22 with a low resistance, the core power supply can be strengthened.
- the core ground pad 23 in the pad row 20A and the I / O ground pad 25 in the pad row 20C are connected with a low resistance.
- the I / O ground I / O cell 13 is connected to the core ground pad 23 via the I / O ground pad 25 with a low resistance, so that the ESD protection function works more effectively. Further, since the I / O ground pad 25 is connected to the core power supply wiring 4 through the core ground pad 23 with a low resistance, the core power supply can be strengthened.
- either the core power supply pad 22 or the core ground pad 23 in the pad row 20A may be connected to the pad in the pad row 20C.
- the wirings 41 and 42 are preferably formed in the same wiring layer as the pad 21. Thereby, the core power pad 22 and the core power pad 26, and the core ground pad 23 and the I / O ground pad 25 are connected with lower resistance.
- FIG. 4 is a diagram showing a configuration example around the I / O region of the semiconductor integrated circuit device according to the second modification. 4, components common to those in FIG. 2 are denoted by the same reference numerals as those in FIG. 2, and detailed description thereof may be omitted here.
- the pad row 20B includes a core power pad 27 as a third core power pad, and the core power pad 27 is connected to the core power pad 22 and the wiring 43 in the pad row 20A.
- the core power supply pads 26 in the pad row 20C and the wirings 44 are connected.
- the core power supply pad 27 is connected to the corresponding core power supply I / O cell 15.
- the core power supply pad 26 in the pad row 20C and the core power I / O cell 14 are connected to the core power supply pad 22 in the pad row 20A with low resistance. Furthermore, the core power supply pad 27 and the core power supply I / O cell 15 in the pad 20B are connected to the core power supply pad 22 with a low resistance. For this reason, it is possible to further increase the ESD protection effect as compared with the first modification, and it is possible to further strengthen the core power supply.
- the I / O cell may not be connected to the core power supply pad 27. Even in this case, the core power supply pad 27 is connected to the core power supply pad 22, so that the ESD protection effect can be increased and the core power supply can be further strengthened. Although not shown, the same structure may be adopted for the core ground pad 23.
- the semiconductor integrated circuit device can secure the ESD protection capability for the core power supply without causing an increase in the area of the semiconductor integrated circuit. For example, it is useful for downsizing a large-scale LSI having a large number of input / output signals. It is.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
半導体集積回路装置について、回路面積の増加を招くことなく、コア電源についてESD保護能力を確保可能な構成を提供する。コア領域(2)にある第1パッド列(20A)は、コア電源配線と接続されており、電源電位または接地電位が外部から与えられる第1コア電源用パッド(22)を含む。パッド列(20A)の外側にあるパッド列(20C)は、第1コア電源用パッド(22)と共通の電源電位または接地電位が外部から与えられ、かつ、コア電源用I/Oセル(14)と接続された第2コア電源用パッド(26)を含む。
Description
本開示は、コア領域とI/O領域とが形成された半導体集積回路装置に関する。
近年の半導体集積回路は、大規模化が進み、入出力信号数が増大している。このため、半導体集積回路が構成される装置、すなわち半導体集積回路装置において、例えばその周囲に、半導体集積回路外部と信号等をやりとりするための外部接続パッドを一重に並べて配置すると、外部接続パッドによって半導体集積回路装置の面積が律束され、面積が増大する場合がある、という問題がある。
特許文献1では、パッドを複数列に配置した半導体集積回路装置の構成が開示されている。この構成では、コア領域の電源の供給を行うためのパッドを複数列パッドのうち内側列に設け、これらのパッドをコア電源の電源配線に接続している。
特許文献1に開示されたようなパッドを複数列に配置した構成により、パッド数の増大によるチップサイズの増加を抑えることができる。ところが特許文献1では、コア電源に関して、パッドが設けられているものの、これに対応する入出力セル(I/Oセル)が設けられていない。このため、電源供給用のI/Oセルに通常設けられているESD(Electrostatic discharge)保護回路がなく、コア電源がESDに対して脆弱になっている。
本開示は、半導体集積回路装置について、半導体集積回路の面積の増加を招くことなく、コア電源についてESD保護能力を確保可能な構成を提供することを目的とする。
本開示の一態様では、内部回路が配置されたコア領域と、前記コア領域の周囲にあるI/O領域とを有する半導体集積回路装置は、前記コア領域に設けられており、当該コア領域に電源電位または接地電位を供給するためのコア電源配線と、前記I/O領域に配置された複数のI/Oセルと、複数の外部接続パッドからなり、少なくとも一部が前記コア領域にある第1パッド列と、それぞれが前記複数のI/Oセルのいずれかと接続された複数の外部接続パッドからなり、前記半導体集積回路装置において前記第1パッド列の外側にある第2パッド列とを備え、前記第1パッド列は、前記コア電源配線と接続されており、電源電位または接地電位が外部から与えられる第1コア電源用パッドを含み、前記複数のI/Oセルは、少なくとも1つのコア電源用I/Oセルを含み、前記第2パッド列は、前記第1コア電源用パッドと共通の電源電位または接地電位が外部から与えられ、かつ、前記コア電源用I/Oセルと接続された第2コア電源用パッドを含む。
この態様によると、半導体集積回路装置は、少なくとも一部がコア領域にある第1パッド列と、その外側にある第2パッド列とを備えている。第1パッド列は、コア電源配線と接続されており、電源電位または接地電位が外部から与えられる第1コア電源用パッドを含む。第2パッド列は、第1コア電源用パッドと共通の電源電位または接地電位が外部から与えられ、コア電源用I/Oセルと接続された第2コア電源用パッドを含む。これにより、コア領域に対して十分な電源供給を行うことができるとともに、コア電源に関して、ESD保護能力を高めることができる。
本開示に係る半導体集積回路装置によると、半導体集積回路の面積の増加を招くことなく、コア電源についてESD保護能力を確保可能である。
以下、実施の形態について、図面を参照して説明する。
(実施形態)
図1は実施形態に係る半導体集積回路装置の全体構成を模式的に示す平面図である。図1に示す半導体集積回路装置1は、内部コア回路が形成されたコア領域2と、コア領域2の周囲に設けられ、インターフェイス回路(I/O回路)が形成されたI/O領域3とを備えている。コア領域2には、当該コア領域2に電源電位または接地電位を供給するためのコア電源配線4が設けられている。コア電源配線4は例えばメッシュ状に構成されている。図1では図示を簡略化しているが、I/O領域3には、半導体集積回路装置1の周辺部を環状に囲むように、インターフェイス回路を構成する複数のI/Oセル11が配置されている。また図1では図示を省略しているが、半導体集積回路装置1には、複数の外部接続パッド(以下、適宜、単にパッドという)が配置されている。外部接続パッドは、I/O領域3および、コア領域2の一部に配置されている。
図1は実施形態に係る半導体集積回路装置の全体構成を模式的に示す平面図である。図1に示す半導体集積回路装置1は、内部コア回路が形成されたコア領域2と、コア領域2の周囲に設けられ、インターフェイス回路(I/O回路)が形成されたI/O領域3とを備えている。コア領域2には、当該コア領域2に電源電位または接地電位を供給するためのコア電源配線4が設けられている。コア電源配線4は例えばメッシュ状に構成されている。図1では図示を簡略化しているが、I/O領域3には、半導体集積回路装置1の周辺部を環状に囲むように、インターフェイス回路を構成する複数のI/Oセル11が配置されている。また図1では図示を省略しているが、半導体集積回路装置1には、複数の外部接続パッド(以下、適宜、単にパッドという)が配置されている。外部接続パッドは、I/O領域3および、コア領域2の一部に配置されている。
図2は本実施形態に係る半導体集積回路装置のI/O領域3周辺の構成例を示す図であり、図1の部分Xの拡大図に相当する。なお、図2では、I/Oセルの内部構成や信号配線等については図示を省略している。図2において、I/O領域3には、図面横方向(半導体集積回路装置1の外辺に沿う方向)に並ぶ複数のI/Oセル11によって、I/Oセル列10が構成されている。そして、半導体集積回路装置1に、複数の外部接続パッド21が配置されており、半導体集積回路装置1の内側から順に、パッド列20A,20B,20Cを構成している。各外部接続パッド21は、半導体集積回路装置1の外部と接続される。
第1パッド列としてのパッド列20Aはコア領域2にあり、コア領域2にコア電源(電圧VDD1)を供給するためのコア電源パッド22と、コア領域2に接地電圧VSSを与えるためのコア接地パッド23とを含む。パッド列20Aの各パッド21は、I/Oセル11とは直接接続されていない。コア電源パッド22は電源電圧VDD1を供給するコア電源配線4と直接接続されており、コア接地パッド23は接地電圧VSSを供給するコア電源配線4と直接接続されている。また図2の構成では、コア電源パッド22同士が配線31によって互いに接続されており、コア接地パッド23同士が配線32によって互いに接続されている。この配線31,32は、パッド21と同じ配線層に形成されているのが、さらなる低抵抗化が図れるので、好ましい。ただし、コア電源パッド22同士、コア接地パッド23同士は互いに接続されていなくてもよい。
パッド列20B,20Cの各パッド21は、それぞれ、対応するI/Oセル11と接続されている。第2パッド列としてのパッド列20CはI/O領域3にあり、I/O領域3にI/O電源(電圧VDD2(>VDD1))を供給するためのI/O電源パッド24と、I/O領域3に接地電圧VSSを与えるためのI/O接地パッド25とを備えている。さらに、パッド列20Cは、電圧VDD1が外部から与えられるコア電源パッド26も含んでいる。ここでは、コア接地パッド23およびI/O接地パッド25は、コア電源用とI/O電源用の共通の接地パッドとして機能するものとする。パッド列20B,20Cにおいて、I/O電源パッド24、I/O接地パッド25およびコア電源パッド26以外のパッド21は、主に信号用である。
コア電源パッド22およびコア接地パッド23が、本開示における第1コア電源用パッドに相当する。コア電源パッド26およびI/O接地パッド25が、本開示における第2コア電源用パッドに相当する。
I/Oセル列10は、VDD2供給用のI/Oセル12、VSS供給用のI/Oセル13、および、VDD1供給用のI/Oセル14を含む。I/O電源パッド24はI/Oセル12に接続されており、I/O接地パッド25はI/Oセル13に接続されており、コア電源パッド26はI/Oセル14に接続されている。これら電源電位や接地電位を供給するためのI/Oセル12,13,14は、それぞれ、MOSトランジスタやダイオード等で構成されるESD保護回路を有している。その他のI/Oセル11は、主に信号用である。
図2の構成によると、コア領域2にあるパッド列20Aに、コア電源配線4に接続されるコア電源パッド22およびコア接地パッド23を設けている。これにより、コア領域2に対して十分な電源供給を行うことができる。また、パッド列20Cにも、コア電源と共通の電源電位VDD1を供給するコア電源パッド26、および、コア電源と共通の接地電位VSSを供給するI/O接地パッド25を設けている。コア電源パッド26およびI/O接地パッド25は、ESD保護回路を有しているI/Oセル14,13と接続されているため、これにより、コア電源に関して、ESD保護能力を高めることができる。さらに、半導体集積回路装置1の外部と接続されるボンディングワイヤ等の配線は、外側に設けられたパッド列20Cの方が、コア領域2にあるパッド列20Aと比べて短くなる。このため、I/Oセルと接続されたパッドが外部と接続されるパッケージ配線のインピーダンスが低くなるので、ESD保護機能がより効果的に働く。
なお、図2の構成では、3列のパッド列20A,20B,20Cが配置されているものとしたが、これに限られるものではなく、コア領域2にあるパッド列と、I/Oセルと接続されたパッドからなるパッド列とを含む2列以上のパッド列が配置されていればよい。また、I/Oセルと接続されたコア電源パッドは半導体集積回路装置1の最外列である必要はなく、例えば図2の構成において、パッド列20Bに含まれていてもかまわない。たただし、最外列にあると、外部と接続するパッケージ配線のインピーダンスがより低くなるので好ましい。
また、図2の構成では、I/Oセルと接続されたコア電源パッド26およびI/O接地パッド25は1個ずつ配置されているが、複数個配置されていてもよい。I/Oセルと接続された電源パッドおよび接地パッドの個数が増えることによって、ESD保護能力がより向上する。また、I/Oセルと接続された電源パッドおよび接地パッドの両方ではなく、いずれか一方のみが配置されていても、コア電源に対するESD保護能力向上の効果は得られる。
なお、ここでは、コア接地パッド23およびI/O接地パッド25は、コア電源用とI/O電源用の共通の接地パッドとして機能するものとしたが、コア接地パッド23とI/O接地パッド25とは、電気的に分離されていてもかまわない。
また、I/Oセル列10は1列であるものとしたが、これに限られるものではなく、2列以上のI/Oセル列が配置されていてもかまわない。
また、I/Oセル列10およびパッド列20A,20B,20Cは、半導体集積回路装置1の周辺部を環状に囲むように設けられているものとしたが、これに限られるものではなく、例えば、半導体集積回路装置1の周辺部の一部に設けられていてもよい。また、本実施形態の構成は、パッド列20A,20B,20Cの全体にわたって適用されている必要はなく、その一部の範囲において適用されていればよい。
(変形例1)
図3は変形例1に係る半導体集積回路装置のI/O領域周辺の構成例を示す図である。図3において、図2と共通の構成要素については、図2と同一の符号を付しており、ここではその詳細な説明を省略する場合がある。図3の構成では、第3パッド列としてのパッド列20Bの一部のパッドが省かれており、その部分に、パッド列20Aとパッド列20Cを接続する配線41,42が配置されている。配線41は、パッド列20Aにおけるコア電源パッド22と、パッド列20Cにおけるコア電源パッド26とを接続している。配線42は、パッド列20Aにおけるコア接地パッド23と、パッド列20CにおけるI/O接地パッド25とを接続している。
図3は変形例1に係る半導体集積回路装置のI/O領域周辺の構成例を示す図である。図3において、図2と共通の構成要素については、図2と同一の符号を付しており、ここではその詳細な説明を省略する場合がある。図3の構成では、第3パッド列としてのパッド列20Bの一部のパッドが省かれており、その部分に、パッド列20Aとパッド列20Cを接続する配線41,42が配置されている。配線41は、パッド列20Aにおけるコア電源パッド22と、パッド列20Cにおけるコア電源パッド26とを接続している。配線42は、パッド列20Aにおけるコア接地パッド23と、パッド列20CにおけるI/O接地パッド25とを接続している。
図3の構成により、パッド列20Aにおけるコア電源パッド22と、パッド列20Cにおけるコア電源パッド26とが、低抵抗で接続される。このため、コア電源用I/Oセル14が、コア電源パッド26を介してコア電源パッド22と低抵抗で接続されるので、ESD保護機能がより効果的に働く。また、コア電源パッド26がコア電源パッド22を介してコア電源配線4と低抵抗で接続されるので、コア電源の強化が実現される。同様に、パッド列20Aにおけるコア接地パッド23と、パッド列20CにおけるI/O接地パッド25とが、低抵抗で接続される。このため、I/O接地用I/Oセル13が、I/O接地パッド25を介してコア接地パッド23と低抵抗で接続されるので、ESD保護機能がより効果的に働く。また、I/O接地パッド25がコア接地パッド23を介してコア電源配線4と低抵抗で接続されるので、コア電源の強化が実現される。
なお、パッド列20Aにおけるコア電源パッド22とコア接地パッド23のいずれか一方が、パッド列20Cのパッドと接続されていてもよい。また、配線41,42は、パッド21と同じ配線層に形成されているのが好ましい。これにより、コア電源パッド22とコア電源パッド26、および、コア接地パッド23とI/O接地パッド25が、より低抵抗で接続される。
(変形例2)
図4は変形例2に係る半導体集積回路装置のI/O領域周辺の構成例を示す図である。図4において、図2と共通の構成要素については、図2と同一の符号を付しており、ここではその詳細な説明を省略する場合がある。図4の構成では、パッド列20Bが、第3コア電源用パッドとしてのコア電源パッド27を含んでおり、このコア電源パッド27が、パッド列20Aにおけるコア電源パッド22と配線43によって接続されているとともに、パッド列20Cにおけるコア電源パッド26と配線44によって接続されている。また、コア電源パッド27は、対応するコア電源用I/Oセル15に接続されている。
図4は変形例2に係る半導体集積回路装置のI/O領域周辺の構成例を示す図である。図4において、図2と共通の構成要素については、図2と同一の符号を付しており、ここではその詳細な説明を省略する場合がある。図4の構成では、パッド列20Bが、第3コア電源用パッドとしてのコア電源パッド27を含んでおり、このコア電源パッド27が、パッド列20Aにおけるコア電源パッド22と配線43によって接続されているとともに、パッド列20Cにおけるコア電源パッド26と配線44によって接続されている。また、コア電源パッド27は、対応するコア電源用I/Oセル15に接続されている。
図4の構成によると、パッド列20Aにおけるコア電源パッド22に、パッド列20Cにおけるコア電源パッド26およびコア電源用I/Oセル14が、低抵抗で接続されている。さらに、コア電源パッド22に、パッド20Bにおけるコア電源パッド27およびコア電源用I/Oセル15が低抵抗で接続されている。このため、変形例1と比べて、ESD保護効果をさらに増大させることができるとともに、コア電源のさらなる強化を実現することができる。
なお、コア電源パッド27にI/Oセルが接続されていなくてもかまわない。この場合でも、コア電源パッド27がコア電源パッド22に接続されたことによって、ESD保護効果の増大やコア電源のさらなる強化を実現することができる。また、図示は省略するが、コア接地パッド23に対しても、同様の構造を採用してもよい。
本開示によると、半導体集積回路装置について、半導体集積回路の面積の増加を招くことなく、コア電源についてESD保護能力を確保可能なので、例えば、入出力信号数が多い大規模LSIの小型化に有用である。
1 半導体集積回路装置
2 コア領域
3 I/O領域
4 コア電源配線
10 I/Oセル列
11 I/Oセル
14 コア電源用I/Oセル
15 コア電源用I/Oセル
20A パッド列(第1パッド列)
20B パッド列(第3パッド列)
20C パッド列(第2パッド列)
21 外部接続パッド
22 コア電源パッド(第1コア電源用パッド)
23 コア接地パッド(第1コア電源用パッド)
25 I/O接地パッド(第2コア電源用パッド)
26 コア電源パッド(第2コア電源用パッド)
27 コア電源パッド(第3コア電源用パッド)
41,42 配線
2 コア領域
3 I/O領域
4 コア電源配線
10 I/Oセル列
11 I/Oセル
14 コア電源用I/Oセル
15 コア電源用I/Oセル
20A パッド列(第1パッド列)
20B パッド列(第3パッド列)
20C パッド列(第2パッド列)
21 外部接続パッド
22 コア電源パッド(第1コア電源用パッド)
23 コア接地パッド(第1コア電源用パッド)
25 I/O接地パッド(第2コア電源用パッド)
26 コア電源パッド(第2コア電源用パッド)
27 コア電源パッド(第3コア電源用パッド)
41,42 配線
Claims (7)
- 内部回路が配置されたコア領域と、前記コア領域の周囲にあるI/O領域とを有する半導体集積回路装置であって、
前記コア領域に設けられており、当該コア領域に電源電位または接地電位を供給するためのコア電源配線と、
前記I/O領域に配置された複数のI/Oセルと、
複数の外部接続パッドからなり、少なくとも一部が前記コア領域にある第1パッド列と、
それぞれが前記複数のI/Oセルのいずれかと接続された複数の外部接続パッドからなり、前記半導体集積回路装置において前記第1パッド列の外側にある第2パッド列とを備え、
前記第1パッド列は、前記コア電源配線と接続されており、電源電位または接地電位が外部から与えられる第1コア電源用パッドを含み、
前記複数のI/Oセルは、少なくとも1つのコア電源用I/Oセルを含み、
前記第2パッド列は、前記第1コア電源用パッドと共通の電源電位または接地電位が外部から与えられ、かつ、前記コア電源用I/Oセルと接続された第2コア電源用パッドを含む
ことを特徴とする半導体集積回路装置。 - 請求項1記載の半導体集積回路装置において、
前記第1パッド列と前記第2パッド列との間に、複数の外部接続パッドからなる、第3パッド列が設けられている
ことを特徴とする半導体集積回路装置。 - 請求項2記載の半導体集積回路装置において、
前記第3パッド列におけるパッド間を通り、前記第1コア電源用パッドと前記第2コア電源用パッドとを接続する配線を備えている
ことを特徴とする半導体集積回路装置。 - 請求項2記載の半導体集積回路装置において、
前記第3パッド列は、前記第1コア電源用パッドと前記第2コア電源用パッドとに配線で接続された、第3コア電源用パッドを含む
ことを特徴とする半導体集積回路装置。 - 請求項4記載の半導体集積回路装置において、
前記第3コア電源用パッドは、前記複数のI/Oセルのいずれかと接続されている
ことを特徴とする半導体集積回路装置。 - 請求項1~5のうちいずれか1項記載の半導体集積回路装置において、
前記第1パッド列は、前記第1コア電源用パッドを複数個備え、
前記複数の第1コア電源用パッドは、配線によって互いに接続されている
ことを特徴とする半導体集積回路装置。 - 請求項1~6のうちいずれか1項記載の半導体集積回路装置において、
前記第2パッド列は、前記半導体集積回路装置における最外列のパッド列である
ことを特徴とする半導体集積回路装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016555059A JP6579111B2 (ja) | 2014-10-24 | 2015-09-29 | 半導体集積回路装置 |
US15/493,321 US10186504B2 (en) | 2014-10-24 | 2017-04-21 | Semiconductor integrated circuit device |
US16/218,149 US10438939B2 (en) | 2014-10-24 | 2018-12-12 | Semiconductor integrated circuit device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014217335 | 2014-10-24 | ||
JP2014-217335 | 2014-10-24 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US15/493,321 Continuation US10186504B2 (en) | 2014-10-24 | 2017-04-21 | Semiconductor integrated circuit device |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2016063459A1 true WO2016063459A1 (ja) | 2016-04-28 |
Family
ID=55760520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2015/004955 WO2016063459A1 (ja) | 2014-10-24 | 2015-09-29 | 半導体集積回路装置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10186504B2 (ja) |
JP (1) | JP6579111B2 (ja) |
WO (1) | WO2016063459A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021028927A (ja) * | 2019-08-09 | 2021-02-25 | ルネサスエレクトロニクス株式会社 | 半導体装置、その製造方法および電子装置 |
WO2022254676A1 (ja) * | 2021-06-03 | 2022-12-08 | 株式会社ソシオネクスト | 半導体集積回路装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016063459A1 (ja) * | 2014-10-24 | 2016-04-28 | 株式会社ソシオネクスト | 半導体集積回路装置 |
JP6849927B2 (ja) * | 2016-03-28 | 2021-03-31 | 株式会社ソシオネクスト | 半導体集積回路装置 |
JP7208543B2 (ja) * | 2018-10-19 | 2023-01-19 | 株式会社ソシオネクスト | 半導体チップ |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003526901A (ja) * | 1999-02-25 | 2003-09-09 | フォームファクター,インコーポレイテッド | 集積回路の相互接続システム |
JP2008078354A (ja) * | 2006-09-21 | 2008-04-03 | Renesas Technology Corp | 半導体装置 |
WO2011101943A1 (ja) * | 2010-02-22 | 2011-08-25 | パナソニック株式会社 | 半導体集積回路装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3472455B2 (ja) * | 1997-09-12 | 2003-12-02 | 沖電気工業株式会社 | 半導体集積回路装置及びそのパッケージ構造 |
US6858945B2 (en) * | 2002-08-21 | 2005-02-22 | Broadcom Corporation | Multi-concentric pad arrangements for integrated circuit pads |
JP2007305822A (ja) | 2006-05-12 | 2007-11-22 | Kawasaki Microelectronics Kk | 半導体集積回路 |
JP4312784B2 (ja) * | 2006-10-26 | 2009-08-12 | Necエレクトロニクス株式会社 | Esd解析装置、esd解析プログラム、半導体装置の設計方法、半導体装置の製造方法 |
JP2009164195A (ja) * | 2007-12-28 | 2009-07-23 | Panasonic Corp | 半導体チップ |
JP2010153478A (ja) * | 2008-12-24 | 2010-07-08 | Renesas Electronics Corp | 半導体集積回路 |
JP6118652B2 (ja) * | 2013-02-22 | 2017-04-19 | ルネサスエレクトロニクス株式会社 | 半導体チップ及び半導体装置 |
WO2016063459A1 (ja) * | 2014-10-24 | 2016-04-28 | 株式会社ソシオネクスト | 半導体集積回路装置 |
-
2015
- 2015-09-29 WO PCT/JP2015/004955 patent/WO2016063459A1/ja active Application Filing
- 2015-09-29 JP JP2016555059A patent/JP6579111B2/ja active Active
-
2017
- 2017-04-21 US US15/493,321 patent/US10186504B2/en active Active
-
2018
- 2018-12-12 US US16/218,149 patent/US10438939B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003526901A (ja) * | 1999-02-25 | 2003-09-09 | フォームファクター,インコーポレイテッド | 集積回路の相互接続システム |
JP2008078354A (ja) * | 2006-09-21 | 2008-04-03 | Renesas Technology Corp | 半導体装置 |
WO2011101943A1 (ja) * | 2010-02-22 | 2011-08-25 | パナソニック株式会社 | 半導体集積回路装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021028927A (ja) * | 2019-08-09 | 2021-02-25 | ルネサスエレクトロニクス株式会社 | 半導体装置、その製造方法および電子装置 |
JP7273654B2 (ja) | 2019-08-09 | 2023-05-15 | ルネサスエレクトロニクス株式会社 | 半導体装置、その製造方法および電子装置 |
WO2022254676A1 (ja) * | 2021-06-03 | 2022-12-08 | 株式会社ソシオネクスト | 半導体集積回路装置 |
Also Published As
Publication number | Publication date |
---|---|
US20190115337A1 (en) | 2019-04-18 |
US10438939B2 (en) | 2019-10-08 |
JPWO2016063459A1 (ja) | 2017-08-03 |
JP6579111B2 (ja) | 2019-09-25 |
US10186504B2 (en) | 2019-01-22 |
US20170221874A1 (en) | 2017-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6579111B2 (ja) | 半導体集積回路装置 | |
US10366980B2 (en) | Semiconductor integrated circuit device | |
JP5097096B2 (ja) | 半導体集積回路 | |
JP6597628B2 (ja) | 半導体集積回路装置 | |
US11251125B2 (en) | Semiconductor integrated circuit device | |
JP7093020B2 (ja) | 半導体集積回路装置 | |
JP7140994B2 (ja) | 半導体集積回路装置 | |
JP6361508B2 (ja) | 半導体集積回路 | |
JP6875642B2 (ja) | 半導体チップおよびこれを備えた半導体装置 | |
JP7323847B2 (ja) | 半導体集積回路装置 | |
WO2022254676A1 (ja) | 半導体集積回路装置 | |
JP2008085019A (ja) | マクロセルブロック及び半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 15852774 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2016555059 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 15852774 Country of ref document: EP Kind code of ref document: A1 |