TWI353006B - Method for manufacturing epitaxial wafer - Google Patents

Method for manufacturing epitaxial wafer Download PDF

Info

Publication number
TWI353006B
TWI353006B TW096103383A TW96103383A TWI353006B TW I353006 B TWI353006 B TW I353006B TW 096103383 A TW096103383 A TW 096103383A TW 96103383 A TW96103383 A TW 96103383A TW I353006 B TWI353006 B TW I353006B
Authority
TW
Taiwan
Prior art keywords
wafer
acid
etching
patent application
epitaxial
Prior art date
Application number
TW096103383A
Other languages
English (en)
Other versions
TW200805453A (en
Inventor
Sakae Koyata
Kazushige Takaishi
Tomohiro Hashii
Katsuhiko Murayama
Takeo Katoh
Original Assignee
Sumco Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumco Corp filed Critical Sumco Corp
Publication of TW200805453A publication Critical patent/TW200805453A/zh
Application granted granted Critical
Publication of TWI353006B publication Critical patent/TWI353006B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • H01L21/02019Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02634Homoepitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02658Pretreatments

Description

1353006 (1) 九、發明說明 【發明所屬之技術領域】 本發明係有關藉由對半導體晶圓表面適用蝕刻液,謀 求該表面之平滑化,而可有效形成外延層(Epitaxial Layer)的外延晶圓之製造方法。 【先前技術】 先前之外延晶圓製程中,如第1 3圖所示,將養成後 之矽單結晶碇的前端部及末端部切斷作爲塊狀,爲了使碇 之直徑平均而切削碇外徑來作爲塊體,然後爲了表示特定 之結晶方位,對此塊體施加準直面或準直凹口,在對棒軸 方向以特定角度將塊體切片(工程1)。切片後之晶圓, 爲了防止晶圓週邊部之缺口或碎屑,而在晶圓週邊實施取 面加工(工程2 )。其次作爲平坦化工程,係施加同時切 削矽晶圓之表背面的雙面同時切削(Double Disk Surface Grind :以下稱爲DDSG )(工程3 )。接著僅切削晶圓表 面,或是進行一次單面之晶圓之表背面的單面切削( Single Disk Surface Grind :以下稱爲 SDSG)(工程 4) 。其次,施加將晶圓表背面同時硏磨的雙面同時硏磨(以 下稱爲DSP)(工程5)。接著僅硏磨晶圓表面,或是進 行一次單面之晶圓之表背面的單面硏磨(以下稱爲SSP ) (工程6)。更且,藉由外延成長在晶圓表面形成矽單結 晶所構成之外延層(工程7),藉此得到期望的外延晶圓 -5- (2) (2)1353006 然而,上述先前之製程中有以下的問題。 藉由施加切片或切削等機械加工處理,晶圓必然會產 生機械性損害或加工傷痕。外延成長所帶來之外延層形成 工程,是會強調存在於晶圓表面之傷痕或損傷(結晶矩陣 混亂)的製程,故以切削等機械加工處理所產生的缺陷部 分爲起點,有時外延層會發生轉位或層積缺陷等結晶缺陷 ,會明顯化爲外延層表面上的表面缺陷。又,機械加工下 之傷痕或加工損傷較大時,所形成之外延層會有滑移的情 況。更且到製造出外延晶圓爲止的工程數相當多,故會使 生產量降低,成本提高。 爲了解決上述問題點,係揭示有一種外延晶圓之製造 方法,其特徵係依序進行在矽單結晶基板上氣相成長矽單 結晶膜的氣相成長工程,和進行水硏磨之工程,和使用硏 磨劑的硏磨工程(例如參考專利文件1 )。此專利文件1 所示之方法中,氣相成長工程之前的矽單結晶基板,係如 以下來獲得。首先將矽單結晶碇做塊切斷,施加外徑切削 後加以切片。其次被切片後之矽單結晶晶圓,在兩面外周 邊緣施加取面後,使用游離磨粒來磨擦雙面。其次將磨擦 晶圓浸泡於蝕刻液,藉此將兩面做化學蝕刻來得到化學蝕 刻晶圓。將此化學蝕刻晶圓作爲矽單結晶基板,在此基板 上氣相成長矽單結晶薄膜。專利文件1所示之方法中,可 一邊抑制氣相成長之矽單結晶薄膜表面所形成之突狀缺陷 所造成的傷痕不良之發生,一邊抑制此突狀缺陷的高度。 [專利文件1 ]日本特開2 0 0 2 - 4 3 2 5 5號公報(申請專利 -6- (3) (3)1353006 範圍第1項,段落[0006]、[0013卜[0015]) 【發明內容】 〔發明所欲解決之課題〕 然而上述專利文件1所示之製造方法中,是進行浸泡 式蝕刻者,晶圓表面整體會被平均蝕刻,故在晶圓面內會 進行作爲特定表面形狀的面內份量控制,而無法進行形狀 控制,即使平坦度等表面狀態比之前工程之磨擦·切削更 加惡化,也極難以使其提升。又,在氣相成長矽單結晶薄 膜之前,因爲施加有磨擦等機械加工所形成的平坦化處理 ,故必然會於晶圓產生機械性損傷或加工傷痕,即使後續 施加水硏磨、使用硏磨劑之硏磨等,也無法充分降低形成 於外延層之表面缺陷或滑移等的產生。 本發明之目的,係提供一種外延晶圓之製造方法,其 藉由對半導體晶圓表面適用蝕刻液,謀求該表面·之平滑化 ,而可降低形成於外延層之表面缺陷或滑移等的產生。 〔用以解決課題之手段〕 本發明者等,發現藉由施加對矽晶圓以特定條件適用 蝕刻液的平滑化工程,和外延層形成工程,可以降低形成 於外延層之表面缺陷或滑移等的產生。 本發明係一種外延晶圓之製造方法,其特徵係包含: 配合矽晶圓之表面形狀,控制對上述晶圓表面之触刻液之 適用,藉此使上述晶圓表面平滑化的工程;和在上述晶圓
(4) (4)1353006 表面,藉由外延成長形成矽單結晶所構成之外延層的外延 層形成工程。 〔發明效果〕 本發明之外延晶圓之製造方法,係因應晶圓表面之形 狀,來控制對晶圓表面之蝕刻液適用,藉此可達到可使晶 圓表面平滑化的效果。又,晶圓表面之平滑化處理,係對 晶圓適用不包含機械性要素之蝕刻液的化學處理,幾乎沒 有對晶圓之傷痕、損傷產生,故可降低機械加工造成之形 成於外延層之表面缺陷或滑移等的產生。 【實施方式】 其次依據圖示,說明實施本發明所需之最佳實施方式 〇 首先,將養成後之矽單結晶碇的前端部及末端部切斷 作爲塊狀,爲了使碇之直徑平均而切削碇外徑來作爲塊體 。然後爲了表示特定之結晶方位,對此塊體施加準直面或 準直凹口。在此處理後,如第1圖所示,在對棒軸方向以 特定角度將塊體切片(工程11)。 先前之晶圓製造工程中,切片等工程所產生之薄板狀 矽晶圓其表背面的凹凸層,係藉由切削或磨擦等機械加工 來切削,來提高晶圓表背面之平坦度與晶圓之平行度;但 是本實施方式之製造方法中,並不施加此機械加工之平坦 化工程,而是首先配合切片後之晶圓表面形狀,來控制蝕 -8- (5) 1353006 刻液之適用,藉此將晶圓表面平滑化(工程12)。 上述平滑化工程12中,將切片等工程所產生之矽 圓其表背面的凹凸層,以蝕刻來平坦化,來提高晶圓表 面之平坦度與晶圓之平行度。又,完全去除塊切斷、外 切削、切片工程11等機械加工處理所導入的加工變質 。又,使用酸蝕刻液作爲平滑化所使用的蝕刻液,來控 晶圓的表面粗糙度。 此平滑化工程12,係藉由第4圖所示之蝕刻裝置 來進行。 第4圖所示之單片蝕刻裝置20,係具有支撐晶圓 的平台22,和以旋轉軸23連接於此平台22,經由旋轉 23來旋轉驅動平台22的馬達等旋轉驅動源24 ;此等係 成晶圓旋轉手段25。 又單片蝕刻裝置20係具有供給蝕刻液之蝕刻液供 手段26,和自此蝕刻液供給手段26被供給有蝕刻液, 對晶圓2 1噴出蝕刻液的噴嘴2 7,和用以可移動支撐此 嘴27的噴嘴基部28,以及規範此噴嘴基部28之位置、 動的導引部29;此等係構成噴嘴位置控制手段30。噴 基部28,係設置有對噴嘴基部28調節噴嘴27角度的機 ,和調節噴嘴27之前端部從晶圓21起算之高度的機構 以及來自噴嘴27之蝕刻液噴出·非噴出切換機構;此 構成噴出狀態控制手段3 1。 更且單片蝕刻裝置20,係具有控制旋轉驅動源20 轉速來設定晶圓轉速,同時控制蝕刻液供給手段26來 晶 背 徑 層 制 20 2 1 軸 構 給 而 噴 移 嘴 構 等 之 規 -9 - (6) (6)1353006 定鈾刻液之供給狀態,同時控制噴嘴位置控制手段3 0、噴 射狀態控制手段3 1來設定噴嘴27之狀態·位置的控制手 段32。此控制手段32係具有CPU等運算部33和複數記 憶體3 4、3 5…者。符號3 6係晶圓表面之檢測手段,使用 雷射反射方式,利用晶圓表面之雷射反射來測定晶圓表面 之凹凸。檢測手段3 6係可不設置於單片蝕刻裝置20內, 而作爲獨立裝置來測定晶圓表面形狀。 蝕刻液供給手段26,係對噴嘴27供給酸蝕刻液者。 蝕刻液供給手段26,可以將酸預先混合爲特定混合比例來 調製酸蝕刻液後,再供給到噴嘴2 7,也可以分別供給到噴 嘴27,然後在噴嘴27附近混合。 噴嘴位置控制手段30中,規範噴嘴基部28之移動的 導引部2 9,係透過晶圓2 1的旋轉中心,使噴嘴2 7在晶圓 21半徑方向可移動地支撐噴嘴基部28。噴嘴27對晶圓21 之旋轉中心的位置,係可藉由噴嘴基部28在導引部29之 長度方向的移動位置來設定。噴嘴基部28係具有對導引 部29在其長度方向移動的機構者。 又’導引部2 9係通過晶圓2 1之旋轉中心地來設置一 端’另一端則在水平方向被支撐爲可旋轉;構成爲藉由使 導引部29在水平方向轉動,而使移動中之噴嘴27可以在 晶圓21之面內方向移動。 噴射狀態控制手段31,係具有設置於噴嘴基部28, 對噴嘴基部28調節噴嘴27之角度的角度調節手段;和調 節噴嘴27前端部從晶圓2 1起算之高度的高度調節手段; -10- (7) (7)
1353006 和切換從噴嘴27之蝕刻液噴出•非噴出的閥儷 可不設置閥體而切換來自蝕刻液供給手段26的ί 控制手段3 2,作爲記億體3 4、3 5 ...,係最 憶處理前之晶圓21之表面形狀者,和記憶噴嘴 與蝕刻狀態者,和記億蝕刻液之噴出量與蝕刻形 記憶處理後做爲基準之晶圓21的形狀者;同闻 此等數値,來運算噴嘴27之移動級蝕刻液之PJ 運算部33。另外記億體34、35係使用檢測手段 處理前之晶圓21的表面狀態,並保管該資料。 憶體資料可以針對每片要處理之晶圓,以檢測寻 其表面狀態,然後保管該資料;也可以用每某個 圓爲代表,以檢測手段檢測並加以保管;更可公 檢測出其中晶圓凸部,或是使用對每個晶圓品種 資料。 本實施方式之單片蝕刻裝置20中,爲了進 之平滑化處理,首先係使用檢測手段36,將晶B 分爲複數範圍來測定晶圓2 1之表面形狀,將Jfcl 輸入到晶圓2 1形狀之控制手段3 2,而將此檢| 於記憶體34、35。 其次,以平台22支撐晶圓21,在被控制手 之狀態下以旋轉驅動源24來旋轉驅動此平台22 更且,藉由控制手段32,從蝕刻液供給手ί 嘴27供給具有特定成份的蝕刻液,同時控制_ 制手段3 0、噴嘴狀態控制手段3 1,在控制噴嘴 ί。又,也 由給。 :少具有記 27之位置 :態者,和 ;具有運算 丨射狀態的 3 6檢測出 另外此記 =段檢測出 丨數量之晶 L對每個碇 i所決定的 行晶圓21 B 21表面 :檢測資料 ί資料記憶 段3 2控制 〇 泛26對噴 ί嘴位置控 2 7之狀態 -11 - (8) (8)1353006 •位置及噴出時間的狀態下,對晶圓2 1噴出蝕刻液。 噴嘴27之水平移動大槪是0.1〜20mm/秒的速度,從 晶圓中心往晶圓半徑方向以噴嘴27端部爲支點,沿著噴 嘴27之水平驅動所描繪的圓弧來搖動而進行;或是從晶 圓中心往晶圓半徑方向來回移動而進行。供給到晶圓2 1 上面之蝕刻液,會藉由晶圓旋轉之離心力而從晶圓中心側 往晶圓外週邊緣側,一邊蝕刻晶圓表面之加工變質層一邊 緩慢移動,而從晶圓外週邊緣變成液滴飛散。 平滑化工程1 2所使用之蝕刻液係分別含有氟酸、硝 酸及磷酸的水溶液。又,水溶液中所包含之氟酸、硝酸及 磷酸的混合比例爲規定爲重量%氟酸:硝酸:磷酸= 0.5〜40% : 5〜50% : 5〜70%。做爲上述混合比例,蝕刻液之 黏性度會是 2〜40mPa . sec,蝕刻液表面張力會是 50〜70dyne/cm,故適合用來提高晶圓表背面之平坦度和晶 圓之平行度。若黏性度未滿下限値,則液體黏性會過低, 使滴到晶圓表面之蝕刻液因離心力而馬上就從晶圓表面飛 走,無法平均且充分地接觸晶圓表面,故爲了確保充分之 蝕刻份量會花很多時間,而降低生產性。若黏性度超過上 限値,則滴落到晶圓表面之蝕刻液會在晶圓上面殘留必要 以上的時間,而無法控制晶圓面內及外周形狀,產生晶圓 平坦度惡化的不良情況。若表面張力未滿下限値,則滴到 晶圓表面之蝕刻液因離心力而馬上就從晶圓表面飛走,無 法平均且充分地接觸晶圓表面,故爲了確保充分之蝕刻份 量會花很多時間,而降低生產性。若表面張力超過上限値 -12- (9) (9)1353006 ,則滴落到晶圓表面之蝕刻液會在晶圓上面殘留必要以上 的時間,而無法控制晶圓面內及外周形狀,產生晶圓平坦 度惡化的不良情況。蝕刻液所包含之氟酸、硝酸、磷酸及 水的混合比例以 5~20%: 20~40%: 20〜40%: 20〜40%爲佳 。藉由做爲此混合比例,蝕刻液之黏性度會是 10〜25mPa.sec,餓刻液之表面張力會是 55〜60dyne/cm。 來自噴嘴27之蝕刻液供給量以2〜30公升/分鐘爲佳。矽 晶圓爲300 φ時,酸蝕刻液之供給量以5〜30公升/分鐘爲 佳;矽晶圓爲200 φ時,酸蝕刻液之供給量以3~20公升/ 分鐘爲佳。 平滑化工程12中之晶圓21的旋轉速度大槪規定在 100〜2000rpm的範圍內。另外依據晶圓21之直徑或蝕刻 液之黏性度,噴嘴27之水平移動所造成的蝕刻液供給位 置,還有所供給之蝕刻液的供給流量等,最佳旋轉速度多 少會有出入。若旋轉速度未滿下限値,則無法控制晶圓面 內及外周形狀,產生晶圓平坦度惡化的不良情況;若旋轉 速度超過上限値,則滴到晶圓表面之蝕刻液因離心力而馬 上就從晶圓表面飛走,無法平均且充分地接觸晶圓表面, 故爲了確保充分之蝕刻份量會花很多時間,而降低生產性 。矽晶圓爲3 00 φ時,旋轉速度以 200〜15 OOrpm爲佳, 600rpm更佳。又矽晶圓爲 200 φ時,旋轉速度以 300~2000rpm 爲佳,800rpm 更佳。 又,此平滑化工程1 2中,將晶圓單面蝕刻後,接著 蝕刻另一邊的晶圓單面,藉此可平均蝕刻晶圓表背面,故 -13- (10) (10)1353006 可提高晶圓平行度。將晶圓21之單面蝕刻處理後,藉由 未圖示之清洗液供給噴嘴,對晶圓21上面持續供給純水 等清洗液,一邊使晶圓21旋轉,藉此洗淨殘留於晶圓21 表面的蝕刻液。洗淨後係在停止清洗液供給之狀態下,一 邊供給氮氣等惰性氣體,一邊使晶圓21旋轉來乾燥晶圓 21。接著將晶圓21翻面,使還沒有進行蝕刻•洗淨•乾燥 處理的晶圓21表面爲上面,將晶圓21保持在平台22上 ,同樣進行鈾刻處理、清洗液洗淨處理及乾燥處理。 此平滑化工程12中蝕刻份量係單面5~7 5μηι,晶圓表 背面總計份量爲1〇〜15 Ομιη爲佳。將蝕刻份量做爲上述範 圍,可提高晶圓表背面之平坦度和晶圓之平行度。又,此 平滑化工程12以後之工程中,有施加鏡面硏磨時,比起 先前之晶圓製程可大幅度減少鏡面硏磨工程中的硏磨量。 晶圓蝕刻量未滿下限値時,則無法得到必須的晶圓表背面 之平坦度和晶圓之平行度,且無法充分降低晶圓之表面粗 糙度;若超過上限値,則會損及晶圓平坦度而惡化晶圓製 造中的生產性。藉由以上述條件實施平坦化工程1 2,則不 用進行先前晶圓製程中必要的工程,也就是使用切削等機 械加工的平坦化工程,而可達成高平坦化。 另外,本實施例雖敘述了省略磨擦或切削等使用機械 加工之平坦化工程的情況,但是依據切片後之形狀,爲了 降低平滑化工程1 2之蝕刻使用量等每一片晶圓的處理量 ,也可以在對切片後晶圓在平坦化工程1 2之前,施加磨 擦處理或平面切削處理。即使是這種狀況下,也可藉由施 -14- (11) (11)1353006 加平滑化工程12,減低機械加工所造成之形成於外延層表 面之表面缺陷或滑移的產生。 其次,以外延成長在晶圓表面形成矽單結晶所構成的 外延層(工程13)。上述外延層就結晶性、量產性、裝置 簡便度、各種裝置構造形成之容易度等觀點來看,以CVD 法來形成爲佳。CVD法所帶來之矽的外延成長,係將包含 例如 SiCl4、SiHCl3、SiH2Cl2、SiH4 等之原料氣體,與 H2 氣體一同導入反應爐內,在上述晶圓表面析出原料氣體之 熱分解或還原所產生的矽,而進行之。 如此一來,藉由配合晶圓表面形狀來控制對晶圓表面 的鈾刻液適用,可將晶圓表面高精確度地平滑化,而因爲 晶圓表面之平滑化處理係將不含機械性要素之蝕刻液適用 到晶圓表面的化學處理,故幾乎不會產生對晶圓之傷痕或 損傷,而可降低機械加工造成之形成於外延層之表面缺陷 或滑移的產生。本實施方式所得到之外延晶圓,在測量晶 圓全面之後,得到晶圓厚度最大値與最小値之差在1 μη以 下的晶圓。 又,本實施方式係如第2圖所示’在平滑化工程1 2 與外延層形成工程1 3之間,或是在外延層形成工程1 3之 後,更包含鏡面硏磨工程1 4爲佳。又因爲以平滑化工程 1 2進行化學處理亦即蝕刻,故不會發生施加切削等機械性 平坦化處理所造成的切削痕跡或扭曲,而不需要鏡面硏磨 工程14中取較多的硏磨份量,可降低硏磨份量,故比起 先前方法可提高表面品質,更加抑制表面缺陷的發生。鏡 -15- (12) 1353006 面硏磨工程14可以是每次單面來硏磨晶圓之表 SMP法,也可以是同時硏磨晶圓表背面的DSP法 爲了提高要製作裝置之晶圓主要表面的微粗糙度, 施加DSP後之晶圓的主要表面施加SMP。在平滑 1 2與外延層形成工程1 3之間施加鏡面硏磨工程1 SMP以每單面Ο.ΟΙμιη以上5μιη以下之研磨份量 Ο.ίμιη以上Ιμηι以下之硏磨份量更佳。又,DSP之 硏磨份量,總計以0.5 μηι以上20 μπι以下之硏磨份 ,〇.5μιη以上15μιη以下之硏磨份量更佳。又,在 形成工程1 3之後施加DSP時,表背面硏磨份量, 〇.2μιη以上Ιμιη以下之硏磨份量爲佳,Ο.ΐμπι以上 以下之硏磨份量更佳。 另外本實施方式中,當然可在各工程前後設置 程。另外做爲平滑工程1 2之後、外延層形成工程 的洗淨工程,爲了有效去除殘留離子,係以具有氧 作用之洗淨液來進行洗淨,之後施加氟酸水溶液之 佳。 〔實施例〕 其次一同詳細說明本發明之實施例與比較例。 <實施例1> 首先,準備從矽單結晶碇切出之Φ 30〇mm的较 其次使用第4圖所示之單片式蝕刻裝置,對矽晶圓 背面的 。又, 可以在 化工程 .4時, 爲佳, 表背面 量爲佳 外延層 總計以 0.5 μηι 洗淨工 13之前 化還原 洗淨爲 晶圓。 施加單 -16 - (13) (13)1353006 片式蝕刻。蝕刻液,係使用氟酸、硝酸、磷酸及水之混合 比例爲重量%的氟酸:硝酸:磷酸:水=7% : 30% : 35% :28%之酸蝕刻液。又將蝕刻中之晶圓旋轉速度控制在 600rpm,所供給之鈾刻液流量控制在5.6公升/分鐘’進行 90秒的蝕刻。單片式蝕刻中的蝕刻份量,係單面30Mm。 蝕刻之後,一邊使晶圓旋轉一邊對晶圓表面供給純水來洗 淨,然後對晶圓表面吹上氮氣來乾燥晶圓表面。接著將晶 圓翻面,對晶圓背面也以相同條件進行單片式蝕刻。 其次,以外延成長在晶圓表面形成矽單結晶所構成之 2μηι的外延層,而得到外延晶圓。 <實施例2> 首先,準備從矽單結晶碇切出之φ 3 00mm的矽晶圓。 其次使用第4圖所示之單片式蝕刻裝置,對矽晶圓施加單 片式蝕刻。蝕刻液,係使用氟酸、硝酸、磷酸及水之混合 比例爲重量%的氟酸:硝酸:磷酸:水=7% : 30% : 35% :28%之酸蝕刻液。又將蝕刻中之晶圓旋轉速度控制在 600rpm,所供給之蝕刻液流量控制在5.6公升/分鐘,進行 9 0秒的蝕刻。單片式蝕刻中的蝕刻份量,係單面3 0 。 蝕刻之後,一邊使晶圓旋轉一邊對晶圓表面供給純水來洗 淨,然後對晶圓表面吹上氮氣來乾燥晶圓表面。接著將晶 圓翻面,對晶圓背面也以相同條件進行單片式蝕刻。 其次將施加過單片式蝕刻之晶圓的表背面,施加一次 硏磨一面的SMP。此SMP造成之硏磨量爲單面0·5μηι,表 -17- (14) (14)1353006 背面總計Ι.Ομπι。更且以外延成長在晶圓表面形成矽單結 晶所構成之2Pm的外延層’而得到外延晶圓。 <實施例3 > 首先,準備從矽單結晶碇切出之Φ 300mm的矽晶圓。 其次使用第4圖所示之單片式触刻裝置’對矽晶圓施加單 片式蝕刻。鈾刻液,係使用氟酸、硝酸、磷酸及水之混合 比例爲重量%的氟酸:硝酸:磷酸:水=7% : 30% : 35% :2 8 %之酸蝕刻液。又將蝕刻中之晶圓旋轉速度控制在 600rpm,所供給之蝕刻液流量控制在5.6公升/分鐘,進行 9 〇秒的蝕刻。單片式蝕刻中的蝕刻份量,係單面3 0 μm。 蝕刻之後,一邊使晶圓旋轉一邊對晶圓表面供給純水來洗 淨,然後對晶圓表面吹上氮氣來乾燥晶圓表面。接著將晶 圓翻面,對晶圓背面也以相同條件進行單片式蝕刻。 其次,以外延成長在晶圓表面形成矽單結晶所構成之 2 μπι的外延層,而得到外延晶圓。更且將此外延晶圓之表 背面,施加一次硏磨一面的SMP。此SMP造成之硏磨量 爲單面〇_5μπι,表背面總計Ι.Ομιη。 <比較例1 > 首先,準備從矽單結晶碇切出之Φ 300mm的矽晶圓。 其次做爲平坦化工程,係使用未圖示之切削裝置對晶圓表 背面施加雙面同時切削(Double Disk Surface Grind:以 下稱爲DDSG)。此DDSG工程之切削量係單面30 μπι。接 -18- (15) 1353006 著使用未圖示之切削裝置進行單面切削(Single Disk Surface Grind:以下稱爲SDSG),此SDSG工程之切削 量係單面20μηι。
其次施加將晶圓表背面同時硏磨的DSP。此DSP造成 之硏磨份量爲單面ΙΟμπι,表背面總計20μηι。其次施加將 晶圓表背面一次硏磨一面的SMP。此SMP造成之硏磨量 爲單面〇·5μπι,表背面總計Ι.Ομιη。更且,以外延成長在 晶圓表面形成矽單結晶所構成之2 μιη的外延層,而得到外 延晶圓。 <比較實驗1> 對實施例1〜3及比較例1個別得到的外延晶圓,以微 粒測定裝置(KLA-Tencor公司製造:SP1)來測定存在於 晶圓表面之〇.〇9μιη以上的微粒。 從第5圖到第8圖可發現,分別測量到實施例1中每 一片晶圓有9個微粒,實施例2中每一片晶圓有1 1個微 粒,實施例3中每一片晶圓有10個微粒,比較例1中每 —片晶圓有29個微粒。實施例1〜3中,不管是未施加鏡 面硏磨之晶圓,或有施加鏡面硏磨之晶圓,其表面缺陷密 度並無太大差別,而得到良好的結果。另一方面,比較例 1中雖沒有觀測到滑移等較大的缺陷,但是若做微觀比較 ,則發現表面缺陷密度有差別。 <比較實驗2> -19- (16) 1353006 對實施例1 ~3及比較例1分別得到的外延晶圓,使用 非接觸表面粗糙度計(Chapman公司製造:MP 3100)來測 定晶圓的表面粗糙度。將結果表示於以下第1表。 第1褢 _ 表面粗糙度Ra[A] 實施例1 1.1 實施例2 0.8 實施例3 0.9 比較例1 1.3 從第1表可得知,省略機械加工之平坦化工程後所形 成的實施例1晶圓,比先前方法亦即比較例1之晶圓,得 到表面粗糙度較小的結果。又,施加有鏡面硏磨之實施例 2晶圓與實施例3晶圓,其表面粗糙度比起未施加鏡面硏 磨之實施例1晶圓要更小,而得知越施加鏡面硏磨就得到 越好效果。 <比較實驗3 > 以X光拓樸學來攝影實施例1〜3及比較例1分別得到 的外延晶圓。第9圖~第12圖分別表示所得到的拓樸。 從第9圖〜第12圖可得知’實施例1〜3及比較例1的 所有外延晶圓,就滑移、轉位等來說,都沒有X光拓樸學 可觀察到之程度的大缺陷。 〔產業上之可利用性〕 本發明之外延晶圓製造方法,係對半導體晶圓表面適 -20- C s (17) 1353006 用蝕刻液來謀求該表面之平滑化’藉此可有效形成外延層 【圖式簡單說明】 [第1圖]表示本實施方式中外延晶圓之製造方法的圖 〇 [第2圖]表示本實施之其他方式中外延晶圓之製造方 ® 法的圖。 [第3圖]表示本實施之更其他方式中外延晶圓之製造 方法的圖。 [第4圖]表示單片式蝕刻裝置的圖。 [第5圖]表示實施例1之外延層表層中表面缺陷評價 結果的圖。 [第6圖]表示實施例2之外延層表層中表面缺陷評價 結果的圖。 # [第7圖]表示實施例3之外延層表層中表面缺陷評價 結果的圖。 [第8圖]表示比較例1之外延層表層中表面缺陷評價 結果的圖。 [第9圖]表示由X光拓樸學所攝影之實施例1之外延 晶圓之拓樸圖的圖。 [第10圖]表示由X光拓樸學所攝影之實施例2之外 延晶圓之拓樸圖的圖。 [第11圖]表示由X光拓樸學所攝影之實施例3之外 -21 - (18) (18)1353006 延晶圓之拓樸圖的圖。 [第12圖]表示由X光拓樸學所攝影之比較例1之外 延晶圓之拓樸圖的圖。 [第13圖]表示先前之外延晶圓之製造方法的圖。 【主要元件符號說明】 1 1 :切片 1 2 :平滑化處理 1 3 :外延層形成 1 4 :鏡面研磨
-22-

Claims (1)

1353006 修(更)正本 第096103383號專利申請案中文申請專利範圍修正本 民國100年3月14日修正 十、申請專利範圍 1. 一種外延晶圓之製造方法,係包含: 藉由因應於矽晶圓的表面之凹凸而控制對上述晶圓表 面的蝕刻液的供給而平滑化上述晶圓表面的平滑化工程, 以及 φ 在上述平滑化的晶圓表面,藉由外延成長形成矽單結 晶所構成之外延層的外延層形成工程 之外延晶圓之製造方法,其特徵爲: 上述平滑化工程係接在切片矽單結晶碇而得到薄圓板 狀的晶圓的切片工程之後進行的, 且’使在上述切片工程所得到的單一薄圓板狀矽晶圓 在水平方向旋轉,藉由對上述旋轉的晶圓表面供給酸蝕刻 液’而使此供給之酸蝕刻液藉由離心力擴散到晶圓表面整 • 體, 對上述晶圓表面之酸蝕刻液的供給,係藉由檢測手段 檢測上述晶圓表面的凹凸,將晶圓表面的凹凸記憶於記億 體’因應於上述被記憶的晶圓表面的凹凸而控制供給酸蝕 亥!I '液的噴嘴的位置與由噴嘴起算之酸蝕刻液的噴射時間, 根據前述控制而進行的。 2. 如申請專利範圍第丨項所記載之外延晶圓之製造方 法’其中,上述平滑化工程與外延層形成工程之間,或是 在外延層形成工程之後,更包含鏡面硏磨工程。 1353006 3 .如申請專利範圍第1項或第2項所記載之外延晶圓 之製造方法,其中,上述平滑化工程所使用的蝕刻液爲酸 蝕刻液; 上述酸飩刻液由氟酸、硝酸及磷酸所構成,是使上述 氟酸、硝酸及磷酸以重量%氟酸:硝酸:磷酸=0.5〜4 0% :5 ~5 0% : 5〜7 0%之混合比例而含有的水溶液。
4.如申請專利範圍第1項或第2項所記載之外延晶圓 之製造方法,其中,係將上述矽晶圓之表背面加以平滑化 5 ·如申請專利範圍第1項或第2項所記載之外延晶圓 之製造方法,其中,測量所製造之外延晶圓的整面時,上 述晶圓厚度之最大値與最小値的差別在1 μηι以下。
S -2- 1353006 第096103383號專利申請案 中文圖式修正頁民國99年11月Π日修正
TW096103383A 2006-01-31 2007-01-30 Method for manufacturing epitaxial wafer TWI353006B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006021902A JP2007204286A (ja) 2006-01-31 2006-01-31 エピタキシャルウェーハの製造方法

Publications (2)

Publication Number Publication Date
TW200805453A TW200805453A (en) 2008-01-16
TWI353006B true TWI353006B (en) 2011-11-21

Family

ID=38327333

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096103383A TWI353006B (en) 2006-01-31 2007-01-30 Method for manufacturing epitaxial wafer

Country Status (8)

Country Link
US (1) US8759229B2 (zh)
EP (1) EP1988193B1 (zh)
JP (1) JP2007204286A (zh)
KR (1) KR101002250B1 (zh)
CN (1) CN101415866B (zh)
MY (1) MY147106A (zh)
TW (1) TWI353006B (zh)
WO (1) WO2007088754A1 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007204286A (ja) 2006-01-31 2007-08-16 Sumco Corp エピタキシャルウェーハの製造方法
JP2009054837A (ja) * 2007-08-28 2009-03-12 Sumco Corp Simoxウェーハ製造方法およびsimoxウェーハ
JP5493863B2 (ja) * 2007-11-08 2014-05-14 株式会社Sumco エピタキシャルウェーハの製造方法
WO2009060914A1 (ja) * 2007-11-08 2009-05-14 Sumco Corporation エピタキシャルウェーハ
JP2009267159A (ja) * 2008-04-25 2009-11-12 Sumco Techxiv株式会社 半導体ウェーハの製造装置及び方法
JP5515253B2 (ja) * 2008-08-07 2014-06-11 株式会社Sumco 半導体ウェーハの製造方法
JP2011082443A (ja) * 2009-10-09 2011-04-21 Sumco Corp エピタキシャルウェーハおよびその製造方法
CN103014876A (zh) * 2012-12-03 2013-04-03 天津中环领先材料技术有限公司 一种单晶硅晶圆单切腐蚀片的加工方法
US20150040983A1 (en) * 2013-08-07 2015-02-12 Solarworld Industries America, Inc. Acidic etching process for si wafers
US20180114691A1 (en) * 2013-08-07 2018-04-26 SolarWorld Americas, Inc. Methods for etching as-cut silicon wafers and producing solar cells
WO2015027235A1 (en) * 2013-08-23 2015-02-26 Natcore Technology, Inc. System and method for black silicon etching utilizing thin fluid layers
JP6157381B2 (ja) * 2014-03-04 2017-07-05 信越半導体株式会社 エピタキシャルウェーハの製造方法及びエピタキシャルウェーハ
JP6363876B2 (ja) * 2014-05-21 2018-07-25 株式会社Screenホールディングス 基板処理方法および基板処理装置
JP6500792B2 (ja) * 2016-01-25 2019-04-17 株式会社Sumco エピタキシャルウェーハの品質評価方法および製造方法
CN107293475B (zh) * 2016-04-01 2021-01-01 上海新昇半导体科技有限公司 减少外延衬底缺陷的形成方法
CN107978523A (zh) * 2016-10-24 2018-05-01 中芯国际集成电路制造(上海)有限公司 多区域差速刻蚀的控制方法
JP7103210B2 (ja) * 2018-12-27 2022-07-20 株式会社Sumco シリコンエピタキシャルウェーハの製造方法及びシリコンエピタキシャルウェーハ
JP7063259B2 (ja) * 2018-12-27 2022-05-09 株式会社Sumco シリコンエピタキシャルウェーハの製造方法

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0817163B2 (ja) * 1990-04-12 1996-02-21 株式会社東芝 エピタキシャルウェーハの製造方法
JPH0774140A (ja) * 1993-09-02 1995-03-17 Toshiba Corp 半導体装置の製造装置
JP3295235B2 (ja) 1994-07-29 2002-06-24 東京瓦斯株式会社 フローセンサ付フルイディックガスメータを用いて行う内管からのガス漏れ判定方法
US5472562A (en) * 1994-08-05 1995-12-05 At&T Corp. Method of etching silicon nitride
TW346649B (en) * 1996-09-24 1998-12-01 Tokyo Electron Co Ltd Method for wet etching a film
JP3620683B2 (ja) * 1996-12-27 2005-02-16 信越半導体株式会社 半導体ウエーハの製造方法
JPH11135474A (ja) * 1997-10-30 1999-05-21 Komatsu Electron Metals Co Ltd 半導体鏡面ウェハおよびその製造方法
JPH11135464A (ja) * 1997-10-30 1999-05-21 Komatsu Electron Metals Co Ltd 半導体ウェハの製造方法
JP2000323736A (ja) * 1999-05-10 2000-11-24 Mitsubishi Electric Corp シリコン太陽電池の製造方法
US6294469B1 (en) * 1999-05-21 2001-09-25 Plasmasil, Llc Silicon wafering process flow
AU2001225543A1 (en) * 2000-01-21 2001-08-20 Hamamatsu Photonics K.K. Thickness measuring apparatus, thickness measuring method, and wet etching apparatus and wet etching method utilizing them
US7021319B2 (en) * 2000-06-26 2006-04-04 Applied Materials Inc. Assisted rinsing in a single wafer cleaning process
WO2002001616A1 (fr) * 2000-06-29 2002-01-03 Shin-Etsu Handotai Co., Ltd. Procede de traitement d'une plaquette de semi-conducteur et plaquette de semi-conducteur
JP3737021B2 (ja) 2000-07-27 2006-01-18 信越半導体株式会社 シリコンエピタキシャルウェーハの製造方法
US20020127766A1 (en) * 2000-12-27 2002-09-12 Memc Electronic Materials, Inc. Semiconductor wafer manufacturing process
JP2003059933A (ja) * 2001-08-15 2003-02-28 Shin Etsu Handotai Co Ltd シリコンエピタキシャルウエーハの製造方法およびシリコンエピタキシャルウエーハ
JP2003142434A (ja) * 2001-10-30 2003-05-16 Shin Etsu Handotai Co Ltd 鏡面ウエーハの製造方法
JP2003197547A (ja) * 2001-12-28 2003-07-11 Shin Etsu Handotai Co Ltd シリコンエピタキシャルウェーハの製造方法
TW554075B (en) * 2002-04-17 2003-09-21 Grand Plastic Technology Corp Puddle etching method of thin film using spin processor
JP2004063883A (ja) * 2002-07-30 2004-02-26 Toshiba Ceramics Co Ltd 半導体ウェーハの製造方法
JP2003197549A (ja) * 2002-09-06 2003-07-11 Sumitomo Mitsubishi Silicon Corp エピタキシャルウェーハの製造方法
WO2004027840A2 (en) * 2002-09-18 2004-04-01 Memc Electronic Materials, Inc. Process for etching silicon wafers
JP2004319717A (ja) * 2003-04-15 2004-11-11 Sumitomo Mitsubishi Silicon Corp 半導体ウェーハの製造方法
JP2004335923A (ja) * 2003-05-12 2004-11-25 Sony Corp エッチング方法およびエッチング装置
JP2005101446A (ja) * 2003-09-26 2005-04-14 Toshiba Ceramics Co Ltd 半導体ウェーハの製造方法
JP2005175106A (ja) * 2003-12-10 2005-06-30 Sumitomo Mitsubishi Silicon Corp シリコンウェーハの加工方法
JP2005336008A (ja) * 2004-05-27 2005-12-08 Canon Inc シリコン膜の製造方法および太陽電池の製造方法
JP2007204286A (ja) 2006-01-31 2007-08-16 Sumco Corp エピタキシャルウェーハの製造方法
US7972969B2 (en) * 2008-03-06 2011-07-05 Taiwan Semiconductor Manufacturing Co., Ltd. Method and apparatus for thinning a substrate

Also Published As

Publication number Publication date
JP2007204286A (ja) 2007-08-16
EP1988193A1 (en) 2008-11-05
TW200805453A (en) 2008-01-16
CN101415866A (zh) 2009-04-22
CN101415866B (zh) 2015-06-17
WO2007088754A1 (ja) 2007-08-09
US20090053894A1 (en) 2009-02-26
EP1988193A4 (en) 2009-07-22
MY147106A (en) 2012-10-31
US8759229B2 (en) 2014-06-24
KR20080091206A (ko) 2008-10-09
EP1988193B1 (en) 2011-12-21
KR101002250B1 (ko) 2010-12-20

Similar Documents

Publication Publication Date Title
TWI353006B (en) Method for manufacturing epitaxial wafer
JP4835069B2 (ja) シリコンウェーハの製造方法
JP3247301B2 (ja) 再生半導体ウェハとその再生方法
TWI285924B (en) Method for manufacturing silicon wafer
KR100903602B1 (ko) 실리콘 웨이퍼 제조 방법
JP5331844B2 (ja) 半導体ウェハの両面研磨のための方法
TWI489539B (zh) 半導體晶圓之雙面拋光方法
JP2003249466A (ja) シリコンからなる半導体ウェーハ、多数の半導体ウェーハの製造方法及びその使用
WO2018116558A1 (ja) シリコンウェーハの研磨方法およびシリコンウェーハの製造方法
JP5795461B2 (ja) エピタキシャルシリコンウェーハの製造方法
KR101752986B1 (ko) SiC 기판의 제조 방법
JP4103808B2 (ja) ウエーハの研削方法及びウエーハ
JP2006120819A (ja) 半導体ウェーハの製造方法及び半導体ウェーハ
JP6610526B2 (ja) シリコンウェーハの枚葉式片面研磨方法
JP2004343126A (ja) 半導体ウェハの前面および裏面を同時にポリッシングする方法
JP2004200240A (ja) 片面鏡面ウェーハの製造方法
JP6406048B2 (ja) ウェハの加工方法
WO2006035865A1 (ja) 半導体ウェーハの製造方法及び半導体ウェーハ
JP2004296596A (ja) 半導体装置の製造方法
JP2010003847A (ja) 半導体ウェーハの製造方法
JP2003007659A (ja) シリコン半導体ウエハの製造方法
JP2010003846A (ja) 半導体ウェーハの製造方法及び装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees