TWI316739B - Methods of forming dual-damascene metal wiring patterns for integrated circuit devices and wiring patterns formed thereby - Google Patents

Methods of forming dual-damascene metal wiring patterns for integrated circuit devices and wiring patterns formed thereby Download PDF

Info

Publication number
TWI316739B
TWI316739B TW095127434A TW95127434A TWI316739B TW I316739 B TWI316739 B TW I316739B TW 095127434 A TW095127434 A TW 095127434A TW 95127434 A TW95127434 A TW 95127434A TW I316739 B TWI316739 B TW I316739B
Authority
TW
Taiwan
Prior art keywords
layer
wiring pattern
forming
barrier metal
integrated circuit
Prior art date
Application number
TW095127434A
Other languages
English (en)
Other versions
TW200709299A (en
Inventor
Boung-Ju Lee
Heon-Jong Shin
Hee-Sung Kang
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200709299A publication Critical patent/TW200709299A/zh
Application granted granted Critical
Publication of TWI316739B publication Critical patent/TWI316739B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76844Bottomless liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

1316^3&d〇c 九、發明說明: 【發明所屬之技術領域】 本發明是有關热— 別 :有關於一種:種1屬配線圖案的形成方法’且特 techniques)S^^^ ^ € ^ ^ (dual-damascene 圖案。 _配線圖案的方法及其形成的金屬配線 【先前技術】 用於積體雷欧-Μ 作,因為銅具有相屬配線圖案慣常以銅㈣製 案通常是= 3圖案來比較。這些金屬配線圖 此隔開。為了降低dideCiriC咖)將彼 與降低其RC延遲(RC崎),已使用 ""田 _、’丨包係數值(dielectric constant value)(即低介 電係數(low-K)介電質)之介電層作為内金屬介電層。 而使用低介電係數介電質的鑲嵌製程技術已用於在一 们積脰電路基板上疋義銅配線圖案。這種技術通常包含在 -個第-誠線圖案上形成—層低介電係數介電層,再於 低介電係數介電射形成介層窗職麟,而暴露出第一 =配線圖案的頂面。然後’用一層銅配線層填入上述介層 窗洞與溝渠,而銅配線層可用電鍍技術(electr〇plating technique)來形成。接著,可使用如化學機械研磨 (chemical-mechanical polishing,CMP)的平坦化技術 (planarization technique)來使上述銅配線層變得平坦而成 6 1316739 21462pif.doc • 為第二銅配線圖案,並藉此完成雙鑲嵌配線製程。 、 圖至圖1D所繪示的是一個是習知雙鑲嵌製程技術 的例子。在圖1A中,在一個基板(如半導體基板)上形成一 層第一低介電係數介電層1〇。這個第一低介電係數介電層 10可被圖案化而於其中定義一個溝渠,然後填入一個下金 屬線12(如銅線)。然後在第一低介電係數介電層1〇上形成 層蝕刻終止層14和一層電絕緣層(eiectricauy insulating ❿ layer)16(如二氧化矽)。之後,如圖1B,在電絕緣層16上 形成一層第二低介電係數介電層17。接著施行傳統的圖案 化與蝕刻步驟,以定義一個延伸過第二低介電係數介電層 17、電絕緣層16和蝕刻終止層14的介層窗洞/溝渠(via hole/trench)18,並露出下金屬線12。如圖所示,圖案化與 蝕刻步驟會導致介層窗洞18的形成,而介層窗洞18會在 下金屬線12中定義一個凹處(recess)。本發明所屬技術領 域中具有通常知識者應知’在下金屬線12中凹處的形成以 及凹處於一個含氧環境下的暴露會導致在下金屬線12上 • 有氧殘留物(未繪示)的形成。氧殘留物或許能藉由將下金 屬線12與一種濕式清潔溶液(wei deaning s〇luti〇n)接觸而 被移除’例如稀釋的氫銳酸(dilutedHF,DHF)。不過,這 種與濕式清潔溶液的接觸因為電絕緣層16會和濕式清潔 /谷液產生反應而導致其中内切區域(un(jercut regj〇ns)2〇的 形成。 請參照圖1C,例如進行以下步驟:使用一種物理氣相 沉積(physical vapor deposition,PVD)技術在介層窗洞 18 7 1316良 中沉積一層第一阻障金屬層。第一阻障金屬層可以Θ 一 具有範圍從50埃到100埃的厚度之氮化鈕層。這層=一層 障金屬層是在後續製程期間當作一個銅擴散障礙之=阻 幸的是内切區域2 0的存在會妨礙在介層窗洞丨8側=^ 坦的第-阻障金屬層之形成。之後,可用方向二 (directional etching)步驟來從下金屬線12的頂部移除一部 分的第一阻障金屬層,並藉此圖案化這層第—阻障^ ^ 成為侧壁阻障段(segment)22。從下金屬線12將第=阻^ 金屬層的移除步驟可減少下金屬線12與隨後形成的銅= 塞(copper plug)之間的接觸電阻(c〇ntact郎如肋叫。 本發明所屬技術領域中具有通常知識者應知,會使下 金屬線12的頂部露出的第一阻障金屬層的方向性^刻將 導致在介層窗洞18的下部側壁上形成制鑛銅間隙壁 (resputtered copper spacers)24。因為内切區域 2〇 的存在了 此處將不足以被側射且障段22保護,所以從銅間隙辟% 而來的銅原子可能會被吸人第二低介電係數介電層土 Η 中。這種銅滲人到第二低介電係數介電層17的現象會^加 形成於第二低介電係數介㈣17中相鄰金屬線的漏^流 (leakage currents)。這種漏電流的增加會藉由第二低介電係 數介電層17中時間相依介電崩潰(timedependentdide咖 breakdown,TDDB)的增加,而使元件可靠度㈣地吻)變 差。 請參照圖1D,例如用物理氣相沉積在介層窗洞18中 沉積-層第二阻障金屬層26。這層第二阻障金屬層26是 一層具有範圍從40埃到200埃的厚度之加強附著力鈕層 (adhesion enhancing tantalum layer)。之後,在第二阻障金 屬層26上可沉積一層全面的銅晶種層(未繪示),再進行銅 電鍍以填麟述介層。織,傭平坦化技術,以 於力層南/同18中定義一條銅金屬線28。 【發明内容】 +本發明提出一種積體電路的形成方法,包括在一個積 體電路基板上形成一個第一金屬配線圖案(如銅配線圖 案),再在第一金屬配線圖案上形成一層蝕刻終止層。之 後’在姓刻終止層上形成一層電絕緣層。然後,再在電絕 緣層上形成一層内金屬介電層(imer_meial didectric layer)。接著、’依序選擇性融刻内金屬介電層與電絕緣層, 以於其中疋義會暴露出兹刻終止層的一第一部分的開口。 前述開口包含一個溝渠及從溝渠底部往下延伸的一個介層 1¾ /同。隨後,在開口的側壁上及直接在蝕刻終止層的第一 部分上开J成一層第一阻障金屬層,再從蝕刻終止層的第一 部分上選擇性去除部分的第一阻障金屬層,前述選擇性去 除步驟可以是利用一道非等向性蝕刻步驟(anisotropic etching st印)。然後,選擇性蝕刻蝕刻終止層的第一部分一 段足夠的時間(sufficient duration),以暴露出第一金屬配線 圖案的一部分。在這個蝕刻步驟期間,把第一阻障金屬層 當作蝕刻罩幕(mask)。之後,在開口中形成一個第二金屬 配線圖案(如頂部銅配線圖案)’以便完成一個雙鑲嵌結構 (dual-damascene structure)。 1316739 21462pif.d〇c 金屬配線=之2 所述的方法,上述形成第二 一金屬㈣園/ ’可在開叫側壁上以及在暴露出的第 在形成右1木的所述部分上形成—層第二阻障金屬層。 障金屬層的情況τ,之後可選擇性钱刻第 屬配结θ的—部分—段足夠的時間,以暴露出第一金 屬配線圖案的所述部分。 積娜種積體電路的形成方法,包括在一個 二ΐ形成—個第一銅配線圖案,再在第-銅配 if 層包括sicN _刻終止層。然後,在银 U層上形成—層具有範圍從⑽埃到5⑽埃的厚度之 ^化賴’再在二氧切層上形成一層包括SiC0H的内 至屬介電層。之後,依序選擇性钱刻内金屬介電層與二氧 化石夕層,以於其中定義—綱σ,暴露出侧終止層的一 第-部分。接著,在開π的-個侧壁上以及 線 止層的第一部分上形成一層包括㈣第一阻障金屬層,再 從飿刻終止層的第-部分上選擇性去除一部分的第一阻障 金屬層。然後,選擇性蝕刻蝕刻終止層的第一部分一段足 夠的時間’以暴露出第-銅配線圖案的頂面的一部分。在 上述姻步驟朗,是用第—轉金制作為侧罩幕。 之後,形成一層包含鈕的第二阻障金屬層,延伸在第一阻 障金屬層上、在蝕刻終止層的側壁上以及在暴露出的第一 銅配線圖案的所述部分上。然後,選擇性蝕刻第二阻障金 屬層,以暴硌出第一銅配線圖案,再在第二阻障金屬層與 第一銅配線圖案上形成一層含I旦的第三阻障金屬層。然 10
I I 以完成雙鑲嵌銅内 後’在開口中填滿一第二銅配線圖案 連線結構。 能更明顧 作詳細說 為讓本發明之上述和其他目的、特徵和優點 易(董’下文特舉較佳實施例,並配合所附圖式, 明如下。 【實施方式】 現將於此更加完整地描述本發明,並搭配附圖來顯示 本發明之較佳實施例。不過,本發明也可以多種不同 來具體化,並且不應該被解釋為只限於在此所提出的择於 例;或者應該是解釋成這些實施例能使揭露的内容仔二: 完整,並向本發明所屬技術領域中具有通常知識者完=傳 遞本發明的範圍。雨在通篇内容中使用相似的參考符=來 表示相似的元件。 b 依照本發明之實施例的雙鑲嵌銅内連線結構的形成方 法包括先在一個半導體基板203的一原始表面(primary surface)上形成一層第一介電層2〇5 ,其中在半導體基板 鲁 203中有數個主動半導體元件(未繪示)^第一介電層205 可以是一種低介電係數(low-K)介電層,如SiCOH,並具有 範圍從2000埃到20000埃的厚度。之後,圖案化第—介電 層205,以於此定義一個凹處/溝渠。接著,以傳統技術在 這個凹處/溝渠槪一層下阻障金屬層(l〇wer barrier metal layer)207(例如组(Ta))以及被一層下金屬線(lower metal lme)210(例如銅(Cu))填入。然後,執行化學機械研磨 (chemical-mechanical polishing,CMP)步驟來使下金屬線 1316敗 得與第-介電層2〇5之頂面—樣平坦。隨後,於第 w电層205上沉積一層蝕刻終止層㈣ch_st〇p layer)212。 蝕刻終止層212可具有範圍從2〇〇埃到丨〇〇〇埃的厚度並可 SiCN的材料製得。㉞刻終止層212例如是用一種化 學氣=沉積(Chemical_vapor dep〇siti〇n,CVD)技術沉積的。 八睛參照圖2A,在蝕刻終止層212上形成一層第二内層 介電層(interlayer-dielectric layer)220。這層第二内層介電 層220包含一層第一絕緣層214以及一層第二絕緣層 216 ’其中第一絕緣層214可由二氧化矽形成、第二絕緣層 216可以是一層低介電係數介電層(例如。第一 絕緣層214可具有範圍從1〇〇埃到5〇〇埃的厚度,而第二 絕緣層216可具有範圍從2〇〇〇埃到1〇〇〇〇埃的厚度。接 著在弟·一内層”笔層220上沉積一層硬罩幕層(hard mask layer)225。這層硬罩幕層225可以是一層具有範圍從2〇〇 埃到1500埃的厚度之二氧化矽層。 接著,請參照圖2B,在圖2A所示的結構上進行多道 运擇性钱刻與圖案化步驟(例如微影定義钱刻步驟 (photolitho- graphically-defined etching steps))。特別如圖所 示’硬罩幕層225和第二内層介電層22〇會被選擇性蝕刻, 以於其中定義一個介層窗洞230與一個溝渠235。介層窗 洞230通常可為一個有限側向尺寸(Umite(i Meral dimension)的圓柱狀介層窗洞230,但是溝渠235實質上可 以較大並在第三維(third dimension)(未繪示)侧向延伸如 一個溝渠圖案。蝕刻終止層212是被配置成阻止下金屬線 12 13 210在定義介層窗洞23〇的選擇性蝕刻步驟期間露出。 土然,,請參照圖2C ’在圖2B所示的結構上保角地沉 知層第一阻幛金屬層240。這層襯在溝渠235和介層窗 洞M0的侧壁之第一阻障金屬層240可以是一層钽層、一 層氮化鉅層或是含有鈕與氮化鈕的複合層(c〇mp〇site kyeer) °第一阻障金屬層240可具有範圍從30埃到100埃 的厚度。_ ’如圖2D所示,進行—道料向性钱刻步 驟,.以選擇性蝕刻第一阻障金展層24〇的水平部分 (^orizontal 並在介層窗洞Μ。和溝渠说的侧璧上 疋義第-阻障金屬間隙壁24〇a。這些第—阻障金屬間隙璧 240a之後在一道用來選擇性去除蝕刻終止層212之露出部 分的蝕刻步驟期間可被當作一個蝕刻罩幕。去除蝕刻終此 層212之露出部分將使得下金屬線21〇的頂面218的^部 分露出來。 在下金屬線21〇的頂φ218的露出部分上任何形成# ^生乳化層(native oxide)都可彻—道濕式清潔製程將^ ^除°這種清潔製程可包含使頂面218暴露於—個含有剩 釋的氫氟酸(diluted HF,DHF)的清潔溶液中。 製彩 期=’第-_金制隙壁24Ga可用來抑制因餘酸造$ 之第-絕緣層2M的侧向化學钱刻。或著,可用—道㈣ 餘刻技術從頂面218去除任何原生氧化声。 接著,請參照圖2E,在介層窗洞^ 第:阻障金制245,以覆蓋並保護第二絕 、曰16的路出部分以及覆蓋並保護钱刻終止層犯之露 13 - 出侧壁。第二阻障金屬層245可以是一層鈕層、一層氮化 鈕層或是含有钽與氮化组的複合層。第二阻障金屬層MS .可具擁難翻·埃的厚度。之後,進行步驟 來去=一部份延伸於下金屬線210頂面的第二阻障金屬層 245。這個可以是一道濺度蝕刻步驟的去徐步驟會導致在笫 二阻障金屬層245之上發生下金屬線21G的局部移除與再 ^ 210 φ surface^ 18a。下金屬線210的再濺鍍部分等同於元件符號 210a ’其可具有範圍從10埃到300埃的厚度。 然後,請參照圖2F,在介層窗洞230和溝渠235中保 角地沉積一層第三阻障金屬層25〇 ,以覆蓋第二阻障金屬 層245。第三阻障金屬層250可具有範圍從1〇〇埃到5〇〇 埃的厚度。第三阻障金屬層250可以是一層鈕層或氮化鈕 層’不過,因為鈕具有比氮化鈕低的阻值,所以一般較佳 是選用叙。 最後’請參照圖2G〜2H ’在圖2F的結構上沉積—層 • 金屬化層(metallization layer)255,以便藉此完全填滿介層 窗洞230和溝渠235。這層金屬化層255可以藉由從形成 於介層窗洞230内的一層銅晶種層(未繪示)電鍍銅的方式 沉積而成。在另一實例中,金屬化層255可以用化學氣相 沉積以及/或是物理氣相沉積技術形成。之後,平坦化上述 金屬化層255,以於溝渠235中定義一層上金屬線255b, 其在第三維(未繪示)延伸,並且在介層窗洞230中定義一 金屬插塞(metal plug)255a。上述平坦化步驟可以用化學機 14 •if.doc 械研磨金屬化層255 —段足夠的時間的方式來暴露出第二 絕緣層216。 本發明之另一較佳實施例是繪示於圖2A〜2E和圖 3。特別是圖3顯示了在圖2E的結構上沉積一層金屬化層 255來完全填滿介層窗洞230和溝渠235的步驟。這層金 屬化層255可以藉由從形成於介層窗洞230内的一層銅晶 種層(未繪示)電鍍銅的方式沉積而成。在另一實例中,金
屬化層255可以用化學氣相沉積以及/或是物理氣相沉積 技術形成。之後,平坦化上述金屬化層255,以於溝渠235 中疋義一層上金屬線255b,其在第三維(未繪示)延伸,並 且在介層窗洞230中定義一金屬插塞255a。上述平坦化步 驟可以用化學機械研磨金屬化層255 一段足夠的時間的方 式來暴露出第二絕緣層216。 發明已以較佳實施例揭露如上,然其並非用以
者,二二 =屬技術領域中具有通常知識 與潤掷,因此本發當可作些許之更動 所界定者為準。 蒦乾圍虽視後附之申請專利範圍 【圖式簡單說明】 圖解用於積體電路之雙中間結構之剖面圖,月 圖2A〜"銅内連線結構的形成方法0 .疋依照本發明之一齡社每丄 之剖面圖’用來圖解用於“心例的中間為 的形成方法。 、、A噠路之雙鑲嵌銅内連線為 I316H〇c 圖2A〜2E和圖3是依照本發明之另一較佳實施例的 * 中間結構之剖面圖,用來圖解用於積體電路之雙鑲嵌銅内 • 連線結構的形成方法。 【主要元件符號說明】 10、17 :低介電係數介電層 12 :下金屬線 14 :银刻終止層 16 ··電絕緣層 • 18 :介層窗洞 20 :内切區域 22 :側壁阻障段 24 :銅間隙壁 26 :第二阻障金屬層 28 :銅金屬線 203 :半導體基板 205 :第一介電層 • 207 :下阻障金屬層 210 :下金屬線 212 :蝕刻終止層 214 :第一絕緣層 216 :第二絕緣層 218 :頂面 218a :凹面 220 :第二内層介電層 16 1316¾¾^ 225 :硬罩幕層 230 :介層窗洞 235 :溝渠 240:第一阻障金屬層 240a :第一阻障金屬間隙壁 245 :第二阻障金屬層 250 :第三阻障金屬層 255 :金屬化層 255a :金屬插塞 255b :上金屬線
17

Claims (1)

  1. I31674?62pif.doc 修正日期:98年5月21日 爲第95127434號中文專利範圍無劃線修正本 十、申請專利範圍: 1·一種積體電路的形成方法,包括: 在一積體電路基板上形成一第一金屬配線圖案; 在該第一金屬配線圖案上形成一蝕刻終止層; 在該姓刻終止層上形成一電絕緣層; 在該電絕緣層上形成一内金屬介電層; 依序選擇性蝕刻該内金屬介電層與該電絕緣層,以於 其中定義一開.口,暴露出該蝕刻終止層的一第一部分; 在該開口的一側壁上以及直接在該蝕刻終止層的該第 一部分上形成一第一阻障金屬層; 從該蝕刻終止層的該第一部分上選擇性去除一部分的 該第一阻障金屬層;然後 用該第一阻障金屬層作為一餘刻罩幕,選擇性餘刻該 钱刻終止層的該第一部分一段足夠的時間(sufficient duration),以暴露出該第一金屬配線圖案的一部分;以及 接著 ^ 在該開口中形成一第二金屬配線圖案。 2. 如申請專職圍第丨項所狀積體電路的形成方 法,其中在形成該第二金屬配線圖案之前,更包括在誃開 口的該侧壁上以及在暴露出的該第—金屬配線圖案^部 分上形成一第二阻障金屬層。 3. 如申請專祕圍第2項所狀賴電路的形成方 法,其中在形賴第二阻障金屬層之後,更包括選擇性钱 刻該第一阻障金屬層的-部分—段足夠的時間,以暴露出 18 I31673S2Pif.d〇c 該第一金屬配線圖案的該部分。 4.如申請專利範圍第2項所述之積體電路的形成方 法,其中在形成該第二阻障金屬層之後,更包括依序選擇 性敍刻該第二阻障金屬層的一部分與該第一金屬配線圖 案’以在該第一金屬配線圖案的一頂面定義一凹處。 5·如申請專利範圍第4項所述之積體電路的形成方 法,其中在形成該第二阻障金屬層之前,更包括在該第一 金屬配線圖案内的該凹處上形成一第三阻障金屬層。 6.如申請專利範圍第1項所述之積體電路的形成方 法,其中形成該蝕刻終止層之步驟包括在該第一金屬配線 圖案上形成一 SiCN層,該SiCN層具有範圍從2〇〇埃到 1000埃的厚度。 7.如申請專利範圍第1項所述之積體電路的形成方 法,其中形成該内金屬介電層之步驟包括在該電絕緣層上 形成一 SiCOH層,該SiC0H層具有範圍從2〇〇〇埃到丨〇〇〇〇 埃的厚度。 8.如申請專職圍第1項所述之積體電路的形成方 法,其中形成該第—阻障金屬層之步驟包括在該開口的該 侧壁上以及直接在該則終止層的該第—部分上 金 屬層,該金屬層包括钽。 二如f請料」第i項所迷之㈣電路的形成方 =其中職如二金屬配線,Μ 金屬配線圖案接觸到一稀釋的HF清潔溶液。 10.—種積體電路元件的形成方法包括: I3167^i?62pif.doc 在一積體電路基板上形成一第一導電配線圖案; 在該第一導電配線圖案上形成不同材料的第一與第二 電絕緣層; 選擇性蝕刻該第二電絕緣層一段足夠的時間,以於其 中定義一開口,暴露出該第一電絕緣層的一部分; 在該開口的一側壁上以及直接在該第一電絕緣層的該 部分上形成一第一阻障金屬層; • 從該第一電絕緣層的該部分上選擇性去除一部分的該 第一阻障金屬層;然後 用該第一阻障金屬層作為一蝕刻罩幕,選擇性蝕刻該 第-電絕緣層的該部分—段㈣的時間,以暴露出該第__ 導電配線圖案的一部分;以及接著 在該開口中形成 ,-不一守-电咏園茱。 11.如中睛專利範圍第1G項所述之積體電路元件的形 法,其中該第一電絕緣層是一 SiCN層,該SiCN層且 有範圍從20〇埃到1000埃的厚度。 /、 忐古如甘申士請專利範圍第11項所述之積體電路元件的形 層具有細㈣SieQH 成』.,如其申中請該夺第 括组且具有範圍從30埃到漏埃疋的厚金度屬層’該金屬廣包 成方L4.,如Λζ專/範圍第10項所述‘體電路元件的形 成方法其中該在形成該第二導電配線圖案之前,更包括 13 1 673i92pif.doc 13 1 673i92pif.doc 阻 在該第-導電配__暴露 障金屬層,該第二轉金屬層包_搞成一第一 15. —種積體電路的形成方法,包括: 在-積體電路基板上形成—第. 該蝕刻終 在該第一銅配線_上形成-_終2案’ 止層包括SiCN ; ^ $侧終止層上形成—二氧切層,該二氧化 具有範圍從100埃到500埃的厚度; 該内金屬介
    在該二氧化矽層上形成一内金屬介電層, 電層包括SiCOH ; 依序選擇性侧該内金屬介電層與該二氧化石夕層,以 於其中定義-開口,暴露出該蝴終止層的—第一部分,· 在該開口的-侧壁上以及直接在該钱刻終止層的該第 -部分上形成-第-阻障金屬層,該第—阻障金屬層包括 组;
    從該蝕刻終止層的該第一部分上選擇性去除一部分的 該第一阻障金屬層;然後 用該第一阻障金屬層作為一蝕刻罩幕,選擇性蝕刻該 蝕刻終止層的該第一部分一段足夠的時間,以暴露出該第 一銅配線圖案的一部分; 形成一第二阻障金屬層,延伸在該第一阻障金屬層 上、在該蝕刻終止層的該側壁上以及在暴露出的該第一鋼 配線圖案的該部分上,該第二阻障金屬層包括鈕; 選擇性蝕刻該第二阻障金屬層,以暴露出該第一銅配 21 13167¾¾^ 線圖案;然後 在該第二阻障金屬層與該第一銅配線圖案上形成一第 二阻障金屬層,該第三阻障金屬層包括鈕;以及然後 在該開口中填滿一第二銅配線圖案。 16.如申請專利範圍f 15項所述之積體電路的形成方 法,其中依序選擇性蝕刻該内金屬介電層與該二氧化矽層 之前,更包括在該内金屬介電層上形成一二氧化矽硬罩幕 層。 、I7.如㈣專利範圍第15項所述之積體電路的形成方 法,其中形成該蝕刻終止層之步驟包括在該第一鋼配線圖 案上形成一 SiCN層,該SiCN層具有範圍從1〇〇埃到5〇〇 埃的厚度。 ' 18· —種積體電路的雙鑲嵌配線圖案,包括: 一第一金屬配線圖案,在一積體電路基板上; 一内金屬介電層,延伸於該積體電路基板上,該内金 屬介電層具有相對該第一金屬配線圖案的一頂面延 介層窗洞(via hole); 一第一阻障金屬層,襯在該介層窗洞的一側壁; -侧終止層,延伸於該第—金屬配線圖案的該 與該内金屬介電層之間’該侧終止層具有自 ^ 第一阻障金屬層的一開口;以及 一第二金屬配線圖案,延伸到該介層窗洞和誃 中,並電性連接至該第一金屬配線圖案, 其中該第一阻障金屬層暴露出該開口的内部側壁。 22 13 1 673^62pif.doc 中請專利範圍第18項所述之積體電路的雙鑲後
    其巾該内金屬介電層包括―第―絕緣層和形成 在該弟一絕緣層上的一第二絕緣層。 20. 如申叫專利範圍第19項所述之積體電路的雙鑲喪 配線圖案其巾該第—絕緣層是_層氧化層以及該第二絕 緣層具有一介電係數低於該氧化層的介電係數。 21. 如申凊專利範圍第2G項所述之積體電路的雙鑲嵌
    配線圖案,其中該第二絕緣層是一 sicoH層以及該触刻終 止層是一 SiCN層。 22. 如申請專利範圍第18項所述之積體電路的雙鑲嵌 配線圖案’其中該第一金屬配線圖案是一銅金屬配線圖案。 23. 如申请專利範圍第18項所述之積體電路的雙鑲後 配線圖案,更包括一第二阻障金屬層,位於該蝕刻終止層 中並襯在該開口的一侧壁。
    24. 如申5青專利圍第23項所述之積體電路的雙鑲喪 配線圖案,更包括一第三阻障金屬層,延伸於該姓刻終止 層的一侧壁與該第二金屬配線圖案之間。 25. 如申明專利範圍第24項所述之積體電路的雙鑲欲 配線圖案,其中該第一阻障金屬層包括氮化组以及該第第 三阻障金屬層包括钽。 26.—種積體電路的雙鑲嵌配線圖案,包括: 一第一導電配線圖案,在一積體電路基板上; 一第二電絕緣層,在該積體電路基板上,延伸於該積 體電路基板上,該第二電絕緣層具有相對該第一導電配線 23 I3167?iipi,doc 圖案的一頂面延伸之一介層窗洞(via hole); 一第一阻障金屬層,概在該介層窗洞的一側壁; 一第一電絕緣層,延伸於該第一導電配線圖案的該頂 面與該第二電絕緣層之間,該第一電絕緣層具有自行對準 到該第一阻障金屬層的一開口;以及 一第二導電配線圖案,延伸到該介層窗洞和該開口 中,並電性連接至該第一導電配線圖案, 其中該第一阻障金屬層暴露出該開口的内部侧壁。
    24
TW095127434A 2005-08-06 2006-07-27 Methods of forming dual-damascene metal wiring patterns for integrated circuit devices and wiring patterns formed thereby TWI316739B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050072006A KR100640662B1 (ko) 2005-08-06 2005-08-06 장벽금속 스페이서를 구비하는 반도체 소자 및 그 제조방법
US11/421,202 US7550822B2 (en) 2005-08-06 2006-05-31 Dual-damascene metal wiring patterns for integrated circuit devices

Publications (2)

Publication Number Publication Date
TW200709299A TW200709299A (en) 2007-03-01
TWI316739B true TWI316739B (en) 2009-11-01

Family

ID=37621319

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095127434A TWI316739B (en) 2005-08-06 2006-07-27 Methods of forming dual-damascene metal wiring patterns for integrated circuit devices and wiring patterns formed thereby

Country Status (4)

Country Link
US (2) US7550822B2 (zh)
KR (1) KR100640662B1 (zh)
CN (1) CN1913128B (zh)
TW (1) TWI316739B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764388B (zh) * 2020-04-27 2022-05-11 台灣積體電路製造股份有限公司 積體電路晶片及其形成方法

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100640662B1 (ko) * 2005-08-06 2006-11-01 삼성전자주식회사 장벽금속 스페이서를 구비하는 반도체 소자 및 그 제조방법
US7402883B2 (en) * 2006-04-25 2008-07-22 International Business Machines Corporation, Inc. Back end of the line structures with liner and noble metal layer
KR100790452B1 (ko) * 2006-12-28 2008-01-03 주식회사 하이닉스반도체 다마신 공정을 이용한 반도체 소자의 다층 금속배선형성방법
KR100815946B1 (ko) * 2006-12-29 2008-03-21 동부일렉트로닉스 주식회사 반도체 소자
US7462038B2 (en) * 2007-02-20 2008-12-09 Qimonda Ag Interconnection structure and method of manufacturing the same
US7538398B2 (en) * 2007-06-21 2009-05-26 Taiwan Semiconductor Manufacturing Co., Ltd. System and method for forming a semiconductor device source/drain contact
US8030778B2 (en) * 2007-07-06 2011-10-04 United Microelectronics Corp. Integrated circuit structure and manufacturing method thereof
WO2009134386A1 (en) * 2008-04-30 2009-11-05 Advanced Micro Devices, Inc. Method of reducing erosion of a metal cap layer during via patterning in semiconductor devices
DE102008021568B3 (de) 2008-04-30 2010-02-04 Advanced Micro Devices, Inc., Sunnyvale Verfahren zum Reduzieren der Erosion einer Metalldeckschicht während einer Kontaktlochstrukturierung in Halbleiterbauelementen und Halbleiterbauelement mit einem schützenden Material zum Reduzieren der Erosion der Metalldeckschicht
DE102008026134A1 (de) * 2008-05-30 2009-12-17 Advanced Micro Devices, Inc., Sunnyvale Mikrostrukturbauelement mit einer Metallisierungsstruktur mit selbstjustierten Luftspalten zwischen dichtliegenden Metallleitungen
US7745324B1 (en) 2009-01-09 2010-06-29 International Business Machines Corporation Interconnect with recessed dielectric adjacent a noble metal cap
JP2010287831A (ja) * 2009-06-15 2010-12-24 Renesas Electronics Corp 半導体装置およびその製造方法
US8164190B2 (en) 2009-06-25 2012-04-24 International Business Machines Corporation Structure of power grid for semiconductor devices and method of making the same
US8237191B2 (en) * 2009-08-11 2012-08-07 International Business Machines Corporation Heterojunction bipolar transistors and methods of manufacture
CN102005411A (zh) * 2009-09-01 2011-04-06 中芯国际集成电路制造(上海)有限公司 阻挡层的形成方法
US20120273261A1 (en) * 2010-10-20 2012-11-01 Taiwan Green Point Enterprises Co., Ltd. Circuit substrate having a circuit pattern and method for making the same
US20110227230A1 (en) * 2010-03-19 2011-09-22 Qualcomm Incorporated Through-silicon via fabrication with etch stop film
CN102339741B (zh) * 2010-07-22 2013-09-18 中芯国际集成电路制造(上海)有限公司 化学机械研磨方法
CN102347311B (zh) * 2010-07-29 2013-05-01 台湾积体电路制造股份有限公司 半导体组件及其制造方法
US8405135B2 (en) 2010-10-05 2013-03-26 International Business Machines Corporation 3D via capacitor with a floating conductive plate for improved reliability
CN102468224A (zh) * 2010-11-17 2012-05-23 中芯国际集成电路制造(北京)有限公司 半导体互连结构的制作方法
CN102623437B (zh) * 2012-04-06 2017-05-31 上海集成电路研发中心有限公司 硅通孔结构及其制造方法
CN102881640A (zh) * 2012-09-17 2013-01-16 上海华力微电子有限公司 一种双大马士革铜互连结构的制造方法
US9041216B2 (en) * 2013-03-14 2015-05-26 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structure and method of forming the same
CN103208455B (zh) * 2013-03-15 2016-02-03 上海华力微电子有限公司 金属硬质掩模结构的修复方法
KR102068677B1 (ko) * 2013-04-10 2020-01-22 삼성전자 주식회사 반도체 소자 제조 방법
US8809185B1 (en) 2013-07-29 2014-08-19 Tokyo Electron Limited Dry etching method for metallization pattern profiling
US9299656B2 (en) * 2014-06-02 2016-03-29 Infineon Technologies Ag Vias and methods of formation thereof
KR102211741B1 (ko) * 2014-07-21 2021-02-03 삼성전기주식회사 인쇄회로기판 및 인쇄회로기판의 제조 방법
KR102399345B1 (ko) 2014-11-12 2022-05-19 삼성전자주식회사 반도체 장치의 제조 방법
US20160225652A1 (en) 2015-02-03 2016-08-04 Applied Materials, Inc. Low temperature chuck for plasma processing systems
US9613861B2 (en) 2015-08-05 2017-04-04 Globalfoundries Inc. Damascene wires with top via structures
US10211097B2 (en) * 2015-12-30 2019-02-19 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
CN107591357B (zh) * 2016-07-07 2020-09-04 中芯国际集成电路制造(北京)有限公司 互连结构及其制造方法
US10074559B1 (en) 2017-03-07 2018-09-11 Applied Materials, Inc. Selective poreseal deposition prevention and residue removal using SAM
US20190363048A1 (en) * 2018-05-22 2019-11-28 Lam Research Corporation Via prefill in a fully aligned via
US10395986B1 (en) * 2018-05-30 2019-08-27 International Business Machines Corporation Fully aligned via employing selective metal deposition
US10784151B2 (en) * 2018-09-11 2020-09-22 Taiwan Semiconductor Manufacturing Company Ltd. Interconnect structure and manufacturing method for the same
CN112805818B (zh) * 2018-10-10 2024-10-18 东京毅力科创株式会社 用低电阻率金属填充半导体器件中的凹陷特征的方法
US10950497B2 (en) * 2018-11-26 2021-03-16 Taiwan Semiconductor Manufacturing Co., Ltd. Electrical connection for semiconductor devices
CN111341728B (zh) * 2018-12-19 2022-12-02 夏泰鑫半导体(青岛)有限公司 半导体器件及其制造方法
US11694926B2 (en) 2020-04-27 2023-07-04 Taiwan Semiconductor Manufacturing Company, Ltd. Barrier free interface between beol interconnects
US20230060269A1 (en) * 2021-08-30 2023-03-02 Taiwan Semiconductor Manufacturing Company, Ltd. Forming Interconnect Structures in Semiconductor Devices
US20230072614A1 (en) * 2021-09-03 2023-03-09 Applied Materials, Inc. Method Of Forming A Metal Liner For Interconnect Structures
US11869808B2 (en) 2021-09-22 2024-01-09 International Business Machines Corporation Top via process with damascene metal
US20230154792A1 (en) * 2021-11-15 2023-05-18 Taiwan Semiconductor Manufacturing Company Limited Conductive structures with barriers and liners of varying thicknesses

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3482779B2 (ja) * 1996-08-20 2004-01-06 セイコーエプソン株式会社 半導体装置およびその製造方法
TW417249B (en) * 1997-05-14 2001-01-01 Applied Materials Inc Reliability barrier integration for cu application
JP2000323571A (ja) 1999-05-14 2000-11-24 Sony Corp 半導体装置の製造方法
KR20010061583A (ko) 1999-12-28 2001-07-07 박종섭 반도체 소자의 대머신 금속배선 형성방법
TW463307B (en) * 2000-06-29 2001-11-11 Mosel Vitelic Inc Manufacturing method of dual damascene structure
US6358842B1 (en) * 2000-08-07 2002-03-19 Chartered Semiconductor Manufacturing Ltd. Method to form damascene interconnects with sidewall passivation to protect organic dielectrics
US6498091B1 (en) * 2000-11-01 2002-12-24 Applied Materials, Inc. Method of using a barrier sputter reactor to remove an underlying barrier layer
US6756672B1 (en) 2001-02-06 2004-06-29 Advanced Micro Devices, Inc. Use of sic for preventing copper contamination of low-k dielectric layers
TW502381B (en) * 2001-04-24 2002-09-11 United Microelectronics Corp Manufacturing method of damascene structure
US20020177303A1 (en) * 2001-05-23 2002-11-28 Qing-Tang Jiang Method for sealing via sidewalls in porous low-k dielectric layers
US6878615B2 (en) * 2001-05-24 2005-04-12 Taiwan Semiconductor Manufacturing Company, Ltd. Method to solve via poisoning for porous low-k dielectric
KR100531419B1 (ko) * 2001-06-12 2005-11-28 주식회사 하이닉스반도체 반도체소자 및 그의 제조방법
US6753260B1 (en) * 2001-10-05 2004-06-22 Taiwan Semiconductor Manufacturing Company Composite etching stop in semiconductor process integration
US6645853B1 (en) * 2001-12-05 2003-11-11 Advanced Micro Devices, Inc. Interconnects with improved barrier layer adhesion
JP2006019480A (ja) * 2004-07-01 2006-01-19 Nec Electronics Corp 半導体装置の製造方法
KR100640662B1 (ko) * 2005-08-06 2006-11-01 삼성전자주식회사 장벽금속 스페이서를 구비하는 반도체 소자 및 그 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764388B (zh) * 2020-04-27 2022-05-11 台灣積體電路製造股份有限公司 積體電路晶片及其形成方法

Also Published As

Publication number Publication date
US20070032062A1 (en) 2007-02-08
US20090250429A1 (en) 2009-10-08
KR100640662B1 (ko) 2006-11-01
US20120193322A9 (en) 2012-08-02
US7550822B2 (en) 2009-06-23
CN1913128B (zh) 2011-06-29
CN1913128A (zh) 2007-02-14
TW200709299A (en) 2007-03-01

Similar Documents

Publication Publication Date Title
TWI316739B (en) Methods of forming dual-damascene metal wiring patterns for integrated circuit devices and wiring patterns formed thereby
JP5089575B2 (ja) 相互接続構造体及びその製造方法
US7051934B2 (en) Methods of forming metal layers in integrated circuit devices using selective deposition on edges of recesses
JP5255292B2 (ja) 2層金属キャップを有する相互接続構造体及びその製造方法
US6800549B2 (en) Method of fabricating semiconductor device including forming contact hole with anisotropic and isotropic etching and forming discontinuous barrier layer
US8951911B2 (en) Process for damascene structure with reduced low-k damage
JP2006032864A (ja) 多層配線構造と多層配線構造を有する半導体装置とこれらの製造方法
US20050263891A1 (en) Diffusion barrier for damascene structures
TW200415747A (en) Air gap dual damascene process and structure
TW200416948A (en) Method and apparatus for forming metal-metal oxide etch stop/barrier for integrated circuit interconnects
JP2005340808A (ja) 半導体装置のバリア構造
TW201013779A (en) Semiconductor device, and manufacturing method thereof
JP2009141058A (ja) 半導体装置およびその製造方法
TWI837554B (zh) 形成互連結構的方法
US8835306B2 (en) Methods for fabricating integrated circuits having embedded electrical interconnects
US6849536B2 (en) Inter-metal dielectric patterns and method of forming the same
US10825720B2 (en) Single trench damascene interconnect using TiN HMO
KR101168507B1 (ko) 반도체 소자 및 그 형성 방법
KR101103550B1 (ko) 반도체 소자의 금속배선 형성방법
KR20070052452A (ko) 반도체 소자의 금속배선 제조방법
KR20020006362A (ko) 반도체 소자의 구리 배선층 형성 방법
TW594925B (en) Method of fabricating metal interconnects and method of filling openings
KR100784105B1 (ko) 반도체 소자의 제조 방법
JP2014183207A (ja) 半導体装置及びその製造方法
TW455994B (en) A method to remove excess metal in the formation of damascene and dual damascene interconnects