TWI301304B - Isolation structure for a memory cell using al2o3 dielectric - Google Patents

Isolation structure for a memory cell using al2o3 dielectric Download PDF

Info

Publication number
TWI301304B
TWI301304B TW094120977A TW94120977A TWI301304B TW I301304 B TWI301304 B TW I301304B TW 094120977 A TW094120977 A TW 094120977A TW 94120977 A TW94120977 A TW 94120977A TW I301304 B TWI301304 B TW I301304B
Authority
TW
Taiwan
Prior art keywords
substrate
layer
trench
isolation
aluminum oxide
Prior art date
Application number
TW094120977A
Other languages
English (en)
Other versions
TW200614417A (en
Inventor
Chandra Mouli
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of TW200614417A publication Critical patent/TW200614417A/zh
Application granted granted Critical
Publication of TWI301304B publication Critical patent/TWI301304B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/765Making of isolation regions between components by field effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Element Separation (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Non-Volatile Memory (AREA)
  • Inorganic Insulating Materials (AREA)

Description

1301304 九、發明說明: 【發明所屬之技術領域】 本發明相關於一用於高密度積體電路製造的改良式半導 體結構,尤其相關於一用於記憶體裝置的改良式隔離區域 及其形成方法。 【先前技術】 有兩主要類別的隨機存取記憶體單元,即動態的及靜態 的。動態隨機存取記憶體(DRAM)可程式化以儲存一電 壓,其表示兩二進位值中的一者,但需要週期性在超過極 短時間週期再程式化或’,更新’,以維持此電壓。靜態隨機存 取記憶體會如此稱呼係因其不需要週期性更新。 M記憶體電路係藉由在_單_半導體晶圓上複製數 百萬個完全相同的電路元件(習知為dram單元)而製造。 各DRAM單元係-可定址位置,其可儲存一位元(二進位數 位)資料。在其最普遍形式中,一DRAM單元由兩個電路元 件組成··一場效電晶體(FET)及一電容器。 。圖1A說明二傳統式DRAM單元1〇;各單元ι〇包括一電容 器14及一存取電晶體12。對於各單元10,電容器14具有二 連接,其位於電容器14的相對側上。該第一連接係連接到 一參考電M Vr,盆土甬舍炎# ^ 1 八 為5亥έ己憶體電路内部操作電壓(對 應至邏輯"Γ1的電壓)的_坐 电^的丰。弟二電容器連接係連接到電 晶體12的沒極。電晶體12的閉極係連接到一字線18,及該 電晶體的源極係連到_ ^ 位7°線16。此連接能使字線18藉由 允許或阻止將寫入電容 电谷益14或從該電容器讀取的位元線16 102914.doc 1301304 、 上的一信號(一邏輯或一邏輯"1")通過而控制對電容器 14的存取。圖1C以剖面圖說明dram單元1〇。 ° _ J· ϋ說明包 栝DRAM單元10的一 DRA]VH£憶體陣列的一部分。在圖a 中,共享一已知位元線16的各單元10未共享一 共用字線 18,及共享一共用字線18的各單元1〇未共享一共用位元 1 6 〇 、、、 MAM製造係—高度競爭的事業。持續有壓力須減小個 Φ 別單元的尺寸及增加記憶體單元密度,以容許更多記憶體 擠到一單一記憶體晶片上。想要的是六個平方特徵面積 (6卩2)至四個平方特徵面積(4F2)的單元尺寸(其中μ表最小 可貫現的光微影製造面積特徵尺寸)。當各單元的尺寸減 小時,一 DRAM記憶體上的裝置的隔離因此變得更重要, 藉此將各單元的主動區(例如圖1B上的區域13)更接近其他 裝置的主動區放置。在其他積體電路結構中同樣需要隔 離。 • 淺溝隔離(STI)係可用以使一 DRAM陣列或其他積體結構 上的主動區彼此隔離的一技術。如圖1 C所示,在一基板表 面1中形成的一隔離渠溝17可用以隔離二鄰接DRAM記憶 體單元,各單元具有一電容器14、一電晶體12,及相關聯 的源極/汲極區19。在一典型的STI隔離結構中,一渠溝17 係蝕刻進該基板中且填滿一或多層介電材料1 5,用以在鄰 接的主動區之間提供一實體及電障壁。因此,一 STI結構 係藉由蝕刻一渠溝且接著以一介電質(如化學氣相沈積 (CVD)或高密度電漿(HDP)的氧化矽或二氧化矽(Si02)將其 102914.doc 1301304 • 填滿來形成。接著藉由一化學機械平面化(CMP)或蝕回方 法使填滿的渠溝成平面,俾使該介電質僅保留在該渠溝中 且使其頂表面與該矽基板的頂表面齊平。 為進一步增強該隔離,可在該渠溝的正下方的面積中將 離子植入該矽基板中(未示出)。然而,在該渠溝下方植入 離子有一相關聯的缺點,例如s· Nag等人於1996年在ieee IEDM(第 84U 844 頁)發表的”c⑽parative Evaluati〇n 〇f φ GaP-pl11 Dielectrics in Shallow Trench Isolation for Sub« 0·25 micron Technologies(淺溝隔離中之補隙介電質用於 0.25次微米科技之比較評估),,,揭示該渠溝下方的離子植 入會造成向漏電。尤其地,當離子植入到接近渠溝邊緣的 基板中時,在該等主動元件區域與渠溝間的接合面會發生 漏電。 此外(且參照至圖1C),雖然較深的STI區域可提供較佳 的隔離,但STI區域可製成多深仍有限制。若STI區域太 鲁深則以氧化層1 5填滿渠溝17造成渠溝中的空隙11或裂 縫。因此,期望且需要不用依賴深的或摻雜的渠溝區域而 可隔離數個記憶體元件的主動區。 亦已建議使用隔離閘極以提供高密度積體電路中的元件 隔離。此等閘極通常使用一厚的氧化層(像二氧化矽),但 其仍仰賴傳統的植入以提供在基板表面的強固累積層。因 此,傳統的隔離閘極仍會促成閘極引起的汲極漏電 (GIDL) 〇 因此而要一隔離結構,其可用於如dram記憶體元件等 102914.doc 1301304 高密度應用中 求0 亦存在以簡單方法製造此一隔離結構的需 【發明内容】 本土明的一不乾實施例提供一種隔離閘極,其在—基板 上方形成’用以偏壓該基板,且提供—積體電路(例如一 DRAM記憶體單元)的鄰接主動區間的隔離。使用—種氧化 紹(Al2〇3,三氧化二紹)作為閘極介電質(而非傳統的間極
氧曰)用以在渠溝隔離區域下方及附近產生一富含電 /同的累積區域。本發明的另一示範實施例提供一種氧化鋁 層利用4氧化銘層作為一淺溝隔離师)區域中的一概底 以增加該隔離區域的有效性。該等實施例亦可一起使用在 一隔離區域中。 【實施方式】 在以下洋細說明中,參考可實施本發明的多種不同特定 不範只施例。此等實施例係以充分細節加以說明,為使熟 諳此藝者能實施本發明,及應了解亦可利用其他實施例, 且可作出結構上、邏輯上及電氣上的變化。 以下說明中使用的辭”晶圓,,或"基板”可包括任何具一半 導體表面的半導體式結構。必須了解晶圓及結構包括矽、 、危緣上矽(SOI)、藍寶石上矽(s〇s)、摻雜及未摻雜半導 體、由基底半導體基礎支撐的磊晶矽層,及其他半導體結 構。該半導體不需以矽為主。該半導體可為矽鍺、鍺,或 砷化鎵。 以下參照至附圖(其中相同元件由相同參考數字表示), 102914.doc 1301304 參考圖2A及2B說明本發明的第一示範實施例。圖2A以剖 面圖說明兩個示範DRAM記憶體單元200的數個部分,及 圖2B以上視圖說明一部分DRAM陣列201,其配置有根據 本發明第一實施例形成的數個隔離閘極11 〇。 如以下的詳細說明,第一說明實施例的隔離閘極丨丨〇較 佳形成為一堆疊式閘極堆疊。隔離閘極11〇具有一絕緣層 114,其位於一導電層in上方,該導電層係位於一層氧化 銘112上方。不像傳統的接地式閘極裝置(其包含一二氧化 矽(Si〇2)介電層),本發明建議一層氧化鋁(A12〇3)閘極介電 質112。相較於二氧化矽(k〜3·9),A1203係一較高k介電常 數材料(k〜9.0)。氧化鋁在該閘極介電質中產生高的負電荷 密度。因此,接近閘極/p型基板介面放置氧化鋁,接近該 基板表面會產生一電洞累積層。絕緣層114可屬任何合適 材料,如一氮化物。用於導電層113的合適材料例如包 括··多晶石夕、聚/二石夕化鈦(p〇ly/TiSi2)、聚/二石夕化鶴 (P〇ly/WSi2)、聚 / 氮化鎢 / 鎢(p〇iy/wNx/W)、聚 / 氮化鎢 (P〇ly/WNx)、聚 / 二矽化鈷(p〇iy/CoSi2),及聚 / 二矽化鉬 (poly/MoSh)。在隔離閘極11〇的各側上設置數個氧化物、 氮化物或其他絕緣間隔物111。 參照至圖2A,使用一絕緣上矽(SOI)設計(具有數個矽層 100、102及例如由si02形成的絕緣層101)來說明該等記憶 體單元200的數個部分。各記憶體單元200可在任何半導體 表面上形成,然而,本發明並未限於一 SOI設計,顯示該 方式僅作為不範目的。 102914.doc 1301304 如圖2A中所示’在基板層loo中產生一 s τΐ區域103。當 間極導電層113由一隔離電壓vIS〇偏壓時,沿著sti側壁11 5 及在STI區域1〇3下方產生富含正電洞的一區域12〇。此區 域120係藉由在STI區域1〇3上方設置及使用隔離閘極 u〇(其係根據本發明所建構)而產生。 除了隔離閘極110以外,各記憶體單元2〇〇尚包含數個記 憶體單το組件(如電晶體104、105)及一電容結構(示意顯示 為電容器108、1〇9)。電晶體1〇4、105將該等記憶體單元 200連接到一相關聯字線,及電容器1〇8、ι〇9係通過電晶 體108、109以電連接到一相關聯位元線。然而,本發明未 侷限於圖2 A所示單元200的實施例。可使用本發明的隔離 閘極110在任何積體電路裝置(如具有其他記憶體單元配置) 内的鄰接主動區之間提供隔離。 在操作中,藉由施加一接地電位或輕微電位到隔離閘極 110而偏壓該隔離閘極。如圖2八及2]3所示,電位Vis〇代表 為達成充分隔離所想要施加的電壓。應了解,電位可 依該閘極的導電性而稍正或稍負。用於一 NM0S隔離閘 極,該氧化鋁係以稍負電荷偏壓,藉此在STI區域103中的 閘極110下方形成一富含電洞的累積區域12〇。應施加一接 近約-50至約-400 mV範圍中的電位到該閘極堆疊。若利用 一 PMOS隔離閘極,則會施加在約+5〇至約+4〇〇 mV(通常 約+100 mV)範圍中的稍正電位到該閘極。將隔離閘極 偏壓,乃是在由隔離閘極11〇及對應的隔離區域1〇3分開的 鄰接單元(或一單元中的數個主動區)之間提供電隔離。此電 102914.doc 1301304 隔離乃是沿著STI區域側壁i 15及在該等側壁下方的電洞累 積結果,藉此防止負電荷流動橫越此區。 /、 在本發明的第一較佳實施例中,氧化鋁介電層112產生 足夠的負電荷,用以在隔離疊堆疊110下方保持一堅固的 累積層,俾便該閘極可維持在接地電位。因此,本發明的 隔離閘極m具有-高臨限電壓,令該閘極維持在接地電 位時在閘極110下方的基板1〇〇的表面附近產生一堅固的累 積層。例如,一DRAM單元(其具有一二氧化矽介電層)中 的一典型場效電晶體可具有約〇·5伏的臨限電壓。利用一 層氧化層112使隔離閘極110的臨限電壓增加到大約13伏。 雖然(在所示實施例中)未總想要較高的臨限電壓,但較高 的S品限電壓有利於提供一有效的電洞累積區丨2〇。 此外’當根據本發明使用一隔離閘極丨丨〇時,渠溝隔離 區域103的深度D可減小。通常,隔離渠溝具有約25〇〇人的 深度。然而,根據本發明使用的隔離閘極11()容許使用深 度D約少於2000 A的渠溝103 ;或者,在一些例子中,可完 王不使用1¾離朱溝,而僅由直接在基板表面1〇〇上形成的 隔離閘極提供足夠的裝置隔離。 以下參照至圖3至7,說明根據本發明第一實施例執行的 示範製造方法。提供一矽基板層1 〇〇。如上述,本發明可 配合一 SOI設計來使用(如圖2A所示);然而,為求簡化, 其餘的附圖及說明將說明一矽基板半導體設計。 以下參照至圖3說明一初始製造階段。想要在形成電晶 體104、105之前先在基板100中形成STI區域103,因此想 102914.doc 1301304 ' 要在形成下層的源極m極區域⑽、1G7(其位置鄰接隔離 渠溝103)之後形成隔離閘極11〇。可藉由任何合適方法形 成隔離渠溝103,如藉由乾式各向異性或其他钱刻技術來 姓刻-渠溝。钱刻後,接著例如藉由氧化石夕或二氧化石夕的 化學氣相沈積(CVD)或高密度電聚(HDp)沈積使該渠溝填 滿-介電質。接下來,藉由化學機械研磨(CMp)或蝕回方 法使填滿的渠溝103成平面,令該介電質僅留在該渠溝中 # I其頂面仍舊與石夕基板100的頂平面齊平。可使用傳統的 植入方法將源極汲極區106、107植入數個區域。接下來, 在基板100的表面上方的每一處生長—極薄間極氧化層m 以作為一緩衝層。 圖4說明製造記憶體單元200的一後 一 叫緩衝層飢方沈積到-期望厚度。氧化^^ 沈積可藉由任何合適方式來執行,包括(但不限於)化學氣 相沈積(CVD)、電漿氣相沈積,或原子層沈積。因氧化鋁 鲁 相較於傳統閘極氧化物係較高k材料,因此可利用一較厚 膜層提供如傳統DRAM單元中的相同效果氧化層厚度。有 利的原因乃是沈積一較厚膜可藉由減少橫越一大晶圓的膜 厚度變化而容許較多製程控制。該氧化鋁膜的厚度一般約 50至約150埃,較佳為100至115埃。 圖5說明一導電層113,其係選擇地在氧化鋁層ιΐ2上方 沈積。在定圖案後,導電層113係位於隔離渠溝1〇3上方。 V電層113可為傳統閘極結構中使用的任何類型導體,且 較佳由與記憶體單元200的其他電晶體閘極1〇4、1〇5相同 102914.doc -12- 1301304 ' 的材料來形成。 應了解,或者在沈積導電層113前可在氧化鋁層112上方 沈積一額外閘極介電質117(如圖5A所示)。此額外介電層 117可為任何合適的閘極介電質,其包括(但不限於)二氧化 - 夕層像導電層一樣,可將此額外介電層117定圖案, 使僅在形成閘極110的面積上方沈積。此步驟可與該陣列 上其他電aB體104、105的閘極的第一介電層沈積同時完 • 成。若如此,則亦將介電材料117選擇地在將形成用於電 晶體104、105的閘極堆疊處沈積。 圖6說明形成隔離閘極丨丨〇中的次一步驟(往回參照至完 成圖5所示步驟後的記憶體單元200)。將一介電層114選擇 地在導電層113上方沈積。介電層114可為與該閘極堆疊的 其他層相容的任何合適閘極絕緣層,且例如可為一氮化層 或一氧化層。該介電層在電極層113上方依圖案沈積。 圖7說明氧化鋁層係利用任何合適的蝕刻劑,藉由使用 • 閘極堆疊U〇上方的一遮罩以蝕刻氧化鋁層112的每一處 (分別除了導電層113及介電層114上方以外)。此步驟完成 隔離閘極堆疊110。數個絕緣側壁U1可在隔離閘極堆疊 的任一側或各側上形成。側壁lu可由氧化物、氮化物 或其他任何合適的絕緣材料所形成。 接著可實施傳統的處理步驟以完成該等記憶體單元的形 成。例如,參照至圖2A的示範單元2〇〇,可使用任何合適 方法且使用傳統閘極氧化層(例如二氧化矽)在該等閘極堆 豐中形成數個電晶體104、1G5。該等電晶體閘極堆疊係位 102914.doc -13 - 1301304 於源極汲極區域1〇6、107上方,且電連接到該等區域。在 可行程度上,電晶體104、105的閘極堆疊的導電層及第二 介電層可與隔離閘極110的形成同時間形成。若如此,此 需要氧化鋁一沈積便立即進行選擇地蝕刻(如參照至圖7所 討論)。接著,可選擇地沈積導電層113及介電層114用於 各電晶體104、1〇5閘極堆疊,且亦作為隔離閘極堆疊的二 部分。電容器108、109係使用任何合適方法形成,且通過 電晶體104、105以電連接到記憶體單元2〇1上的一相關聯 位元線(圖2B)。 所述隔離閘極110可使用各式各樣電晶體及電容器配置 而κ施在記憶體單元陣列中。此外,亦可利用本發明提供 極间松度圯憶體單元的隔離,如在上述的或4ρ2單元 中。本發明絕不限於該記憶體單元的一特定設計。 圖8說明本發明的一第二實施例。在此,由一渠溝隔離 區域303分開兩個記憶體單元3〇〇的數個主動區域,該渠溝 隔離區域係利用氧化鋁作為一隔離渠溝内的薄襯底3〇4。 該渠溝可由各向異性蝕刻或其他任何合適方法形成約 1,000至約4,000埃的深度。沈積氧化鋁層3〇4作為該渠溝的 襯底。該氧化鋁層可在基板301的整個表面上方沈積,以 確保塗佈該渠溝的數個側壁及底部。可使用化學氣相沈 積、電漿氣相沈積或其他任何技術將氧化鋁層304沈積到 約30至約500埃(較佳約5〇至100埃)的厚度。或者,不用氧 化鋁,可使用一合適高]^介電材料,如氮化鋁或其他富含 矽的氧化鋁。 6 102914.doc -14· 1301304 後續地,一介電材料3〇5在渠溝區域3〇3中沈積。可使用 任何合適的介電材料;例如該渠溝可填滿二氧化矽、氮化 矽、氧化層-氮化層,或氧化層_氮化層_氧化層。使整個基 板301成平面,用以從基板3〇1的表面移除過多的介電材料 305以及任何氧化鋁3〇4。接著使用傳統的處理處理以完成 該記憶體單元的形成,包括電容器3〇8、3〇9及電晶體 310、311及其他記憶體單元元件(視需要)。 類似參照至圖2A所示記憶體單元200,記憶體單元3〇〇係 藉由一南度有效隔離區域3 〇3來隔離。利用氧化銘作為一 渠溝襯底304將使橫過區域303的漏電減至最少,藉此較佳 隔離記憶體單元300的主動區。 像接地閘極11 〇(顯示在圖2A中)一樣,第二實施例的渠 溝隔離區域303絕不限於記憶體單元300的設計或配置。根 據本發明建構的渠溝隔離區域303可利用來隔離任何鄰接 記憶體單元間的主動區,並不限於一特定配置。 應了解,由本發明的第一及第二實施例提供的隔離區域 亦可互相搭配及與其他隔離結構及技術搭配使用。例如, 隔離閘極堆疊110可如上述在具有氧化鋁襯底的一隔離渠 溝區域303上方建構。本發明亦可與用於記憶體單元的其 他習用隔離技術(其在此並未詳述)結合。 圖9說明一示範處理系統900,其利用一記憶體裝置 840,該記憶體裝置包含依上述方法隔離的一 dram記憶 體單元200或3 00陣列201。處理系統900包括一或多個處理 器901,其耦合到一區域匯流排904。一記憶體控制器902 102914.doc 15 I· 1301304 ' &主匯Λ排橋接& 9G3亦_合到區域匯流排9G4。處理系 、先900可匕括夕個吞己憶體控制器9〇2及/或多個主匯流排橋 接的9〇3 °己隐體控制器902及主匯流排橋接器903可整合 : 為一單一裝置906。 :咖控制器902亦輕合到-或多個記憶體匯流排9… 各記憶體匯流排接受數個記憶體組件9〇8,其包括至少一 。己It體裝置8G4(其包含根據本發明的改良式隔離區域)。或 φ 者在簡化系統中,可省略記憶體控制器902且使該等 5己憶體組件直接輕合到—或多個處理器9〇1。該等記憶體 組件908可為一,己憶卡或一記憶體模組。該等記憶體組件 908可包括一或多個額外的裝置9〇9。例如,該額外裝置 909可為一配置記憶體。記憶體控制器9〇2亦可耦合到一快 取記憶體905。快取記憶體9〇5可為該處理系統中唯一的快 取記憶體。或者,其他裝置(例如處理器9〇1)亦可包括數個 快取記憶體,其可形成具快取記憶體9〇5的一快取階層。 • 若處理系統900包括數個週邊設備或控制器(其為匯流排主 機或其支援直接記憶體存取(DMA)),則記憶體控制器9〇2 可貫施一快取連貫協定。若記憶體控制器9〇2耦合到複數 個纪憶體匯流排907,則各記憶體匯流排9〇7可並聯操作, 或不同位址範圍可映射到不同記憶體匯流排9〇7。 主匯流排橋接器903耦合到至少一週邊匯流排91〇。多種 不同的裝置(如週邊設備或額外的匯流排橋接器)可耦合到 週邊匯流排910。此等裝置可包括一儲存體控制器9丨工、一 雜項I/O裝置914、一辅助匯流排橋接器915、一多媒體處 102914.doc -16- 1301304 、及一繼承裝置介面920。主匯流排橋接器903亦 可耦α到—或多個特殊目的高速埠922。在個人電腦中, 例如°亥特殊目的埠可為加速圖形卡(AGP),其用以將一高 效能視訊卡耦合到處理系統900。 儲存體控制器911經由一儲存體匯流排912將-或多個儲 、 、_ a到周邊設備匯流排910。例如,儲存體控制 〇σ911可為一 SCSI控制器、,及儲存裝置913可為數個8(:81光 鲁 碟ι/0裝置914可為任何種類的週邊設備。例如,1/0裝置 914可為—區域網路介面,如—乙太網路卡。該辅助匯流 排橋接器可用以經由另一匯流排將額外的裝置以介面連接 到5亥處理系統。例如,該輔助匯流排橋接器可為-通用串 歹J埠(USB)控制器,、經由該控制器將數個usb裝置爪麵合 到處理系統900。多媒體處理器918可為一音效卡、一視訊 捕,卡,或其他任何類型的媒體介面,其亦可搞合到一額 破置(如喇叭919)。繼承裝置介面92〇係用以將繼承裝置 鲁(例如老式的鍵盤或滑氣)糕合到處理系統9⑽。 圖9中所示處理系統900僅為本發明可使用的一示範處理 系統。雖然圖9說明特別適用於通用電腦(如個人電腦或工 作站)的一處理架構,但應明白可作出習知的修改以配置 處理系統900,使較適用於多種應用中。例如,需要處理 的許多電子裝置可使用-較簡單架構(其依賴搞合到數個 記憶體組件908及/或多個記憶體元件2〇〇的一 cpu 9〇1)來 實施。數個修改例如可包括排除不需要的組件、添加特殊 化的裝置或電路,及/或整合複數個裝置。
]〇29l4.dOC 1301304 上述說明及附圖僅說明可達成本發明特徵及優點的眾多 貝施例中的數個例子。不背離本發明的精神及範圍,亦可 對特疋處理條件及結構作出修改及替代。因此,不應認為 本發明由上述說明及附圖加以限制,但僅由後附請求項的 範圍限制本發明。 【圖式簡單說明】 由以上說明本發明較佳實施例的詳細說明及附圖已明白 I 本發明額外的優點及特徵,其中: 圖1 A以示意圖說明兩個傳統式DRAM單元; 圖1B以上視圖說明一傳統式dram陣列的一部分,該陣 列具有根據圖1A建構的DRAM單元; 圖1C以剖面圖說明如圖1A記憶體單元電路所示建構的 記憶體單元; 圖2A以剖面圖說明根據本發明一第一示範實施例建構的 兩個鄰接記憶體單元的數個部分; 齡圖2B係一記憶體陣列的一部分,該陣列具有根據圖2A 建構的記憶體單元; 圖3以剖面圖說明本發明一示範記憶體單元在最初製造 階段; 圖4說明圖3的記憶體單元在一後續製造階段; 圖5說明圖4的記憶體單元在一後續製造階段; 圖5 A說明一示範記憶體單元,其在接續圖4的製造階段 根據本發明所建構; 圖6說明圖5的記憶體單元在一後續製造階段; 102914.doc • 18 - 1301304 圖7說明圖6的記憶體單元在一後續製造階段; 圖8以剖面圖說明根據本發明一第二系範實施例建構的 兩個鄰接記憶體單元;及 圖9以示意圖說明一處理系統,其利用根據本發明建構 的一 DRAM記憶體單元。 【主要元件符號說明】 1,301 基板 10 dram單元 11 空隙 12 存取電晶體 13 主動區 14, 108, 109, 308, 309 電容器 15 介電材料層 16 位元線 17 隔離渠溝 18 字線 19 源極/汲極區域 100, 102 基板(矽層) 101 絕緣層 103, 303 淺溝隔離(STI)區域 104, 105, 310, 311 電晶體 106 源極區域 107 汲極區域 110 隔離閘極(隔離閘極堆疊) 102914.doc 19· 1301304
111 絕緣間隔物(絕緣側壁) 112 氧化鋁介電層 113 導電層(電極層) 114, 117 介電層 115 STI側壁 120 電洞累積區域 130 閘極氧化層(緩衝層) 200, 300 DRAM記憶體單元 201 一 DRAM記憶體單元陣列 304 渠溝襯底(氧化鋁層) 305 介電材料 840 記憶裝置 900 處理系統 901 處理器 902 記憶體控制器 903 主匯流排橋接器 904 區域匯流排 905 快取記憶體 906 裝置 907 記憶體匯流排 908 記憶體組件 909 額外裝置 910 週邊匯流排 911 儲存體控制器 102914.doc -20- 1301304 912 儲存體匯流排 913 儲存裝置 914 1/0(輸出入)裝置 915 輔助匯流排橋接器 917 通用串列埠(USB)裝置 918 多媒體處理器 919 制口八 920 繼承裝置介面 922 特殊目的高速埠 102914.doc -21 -

Claims (1)

  1. D 01_420977號專利申請案 日修(更)正本 中文申請專利範圍替換本(97年6月) 十、申請專利範圍: -種形成-記憶體陣列之方法,該方法包括: 在一基板上方形成複數個記憶體單元丨及 於該基板的一部份形成一隔離區域, 其中形成-隔離區域之步驟包括在該基板上形成一閘 極’該閘極包括-層氧化銘上之導電層,該導電層用於 接收及施加-電壓電位至該層氧化銘,使得電荷累積於 該基板的該部分係增加的。 2.如請求項1之方法’纟中形成一隔離區域之步驟進一步 包括在該基板中形成-渠溝,且㈣層氧化|g作為料 溝之襯底。 3. —種形成一記憶體陣列之方法,該方法包括: 在一基板上方形成複數個記憶體單元; 於二鄰接記憶體單元之間形成一隔離區域,該隔離區 域包括一填滿溝渠;及 於該基板中之填滿溝渠及該填滿溝渠上之一閘電極之 間形成一層氧化鋁,該閘電極用於接收及施加一電壓電 位至該層氧化鋁,使得該填滿溝渠下之電荷累積係增加 的0 4· 一種形成一記憶體單元之方法,包括·· 在一基板中形成複數個主動區; 在該基板中形成一渠溝區域且使其位於數個鄰接主動 區之間; 以一絕緣材料填滿該渠溝區域; 102914-970612.doc 1301304 在該填滿渠溝上方及兩鄰接主動區之間提供—層氧化 銘以形成一隔離區域;及 於該層氧化鋁上方提供一導電層,該導電層用於接收 及施加-電麼電位至該層氧化鋁,使得該溝渠區域下之 電荷累積係增加的。
    如請求項4之方法,其中提供—層氧化之步驟包括, 在該基板表面上方沈積一層氧化鋁膜。 如凊求項5之方法,丨中該氧化銘膜具有約8〇至約以 之厚度。 、 如:求項5之方法,尚包括以下步驟:蝕刻該氧化鋁膜 之每處,除了該渠溝上方之一選取區以外。 8’如睛求項4之方法,尚包括在該導電層上方沈積一含氮 化物之絕緣層之步驟。 长員5之方法,其中沈積該層氧化銘膜之步驟包
    基板之頂表面上方沈積一薄緩衝層;及 在该薄緩衝層上方沈積該氧化鋁膜。 ㈢求員9之方法’其中沈積一層氧化鋁膜之步驟包 =’執行-化學氣相沈積方法(CVD)以形成該氧化鋁 膜 11. 層上方沈積一絕緣 其中該絕緣層包括 女口月求項1 〇之方法,尚包括在該導電 曰之V驟,以形成一隔離閘極堆疊, 一氮化物及氧化鋁中之一者。 12.如請求項u 之方法 尚包括以下步驟:除了形成該隔離 102914-970612.doc 1301304 閘極堆疊之面積下方以外,將每一處該氧化鋁膜移除。 13 ·如請求項11之方法,其中該導電層包括以下各物中之一 者·多晶石夕、聚/二石夕化鈦(p〇ly/TiSi2)、聚/二石夕化鶴 (poly/WSi2)、聚 / 氮化鎢/鎢(p〇ly/WNx/w)、聚 / 氮化鎢 (poly/WNx)、聚/二石夕化銘(p〇iy/C()Si2),及聚/二矽化鉬 (poly/MoSi2) 〇 I4. 一種隔離一記憶體單元陣列之數個主動區之方法,該陣 列之每一記憶體單元包括至少一主動區及具有一氧化鋁 閘極介電之一隔離閘極,該方法包括: 將该隔離閘極連接到一端子以接收一電壓電位;及 將該電壓電位通過該端子施至該隔離閘極,使得該隔 離閘極下方之該基板之一部分的電荷累積係增加的。 15·如睛求項14之方法,其中該施加電位係負的。 女明农員15之方法,其中該施加電位係在約-至約_4的 mV之範圍中。 如月求貝14之方法’其中該施加電位將該閘極驅動至接 地0 18.種在- δ己憶體單元陣列上之數個主動區之間形成一隔 離區域之方法,該方法包括: 提供-記憶體單元陣列,其具有在—基板上形成之複 數個主動區; 在^陣列之二鄰接主動區間之該基板中餘刻一淺溝; 以7層氧化1呂作為該渠溝之襯底,·及 X冓木上方提供一導電層,該導電層用於接收及施 102914-970612.doc 1301304 加一電壓至該層氧化鋁,使得該溝渠下方之雷 屯何系積係 增加的。 M·如請求項18之方法,其中將該渠溝蝕刻至約1〇〇〇至約 4000埃之深度。 20.如請求項18之方法,其中將該渠溝加襯底之步驟包括, 在該渠溝之側壁及底部上方及該基板表面上方沈積氧化 !呂0
    21·如請求項20之方法,其中將該渠溝加襯底之步驟包括一 遮罩步驟,以選擇地沈積該層氧化鋁。 22·如請求項2〇之方法,尚包括使該基板表面成平面之步 驟,用以從該基板表面移除過量氧化鋁,同時將該氧化 鋁留在該渠溝中。 23·如請求項20之方法,其中該層氧化鋁具有約3〇至約5〇〇 埃之厚度。 24·如請求項23之方法,其中該層氧化鋁具有約5〇至約ι〇〇 埃之厚度。 25·如請求項20之方法,尚包括以一介電材料填滿該加襯渠 溝之步驟。 26· —種記憶體單元陣列,包括: 複數個記憶體單元,其在一基板上形成且配置成數列 及數行; 複數個字線,其電連接至該等列;及 複數個位元線,其電連接至該等行; 其中各記憶體單元包括·· 102914-970612.doc 1301304 至少一存取電晶體,用以將該單元連接至一個別字 線; 至少 電谷裔’其通過該至少一存取電晶體以電連 接至一個別位元線;及 一隔離區域,其位於基板之一部分鄰接該至少一電 容器,該隔離區域包括一層氧化鋁及一導電層在該層 氧化铭上方,該導電層用於接收及施加一電壓至該層
    氧化銘’使得該基板之該部分中之電荷累積係增加 的0 27·如請求項26之記憶體單元陣列,其中該隔離區域係該基 板中之一渠溝’且能形成一圍繞該渠溝之電洞累積區 域。 28·如請求項27之記憶體單元陣列,其中該鋁層包括該基板 中形成之該渠溝之一襯底。 29·如睛求項26之記憶體單元陣列,其中該隔離區域進一步 包括: 一渠溝,其在該基板中形成;及 一閘極堆疊,其位於該渠溝上方,其中該閘極堆疊包 括該導電層及該層氧化鋁。 30.如請求項29之記憶體單元陣列,其中該隔離區域能形成 一圍繞該渠溝之電洞累積區域。 •如請求項26之記憶體單元陣列,其中該陣列係高密度動 態存取記憶體(DRAM)陣列。 32, —種記憶體單元,包括: 102914-970612.doc 1301304 一基板; 一電谷結構’其在該基板上方形成; 一存取電晶體,其至少部分在該基板上形成,且電連 接至該電容結構;及 一隔離閘極,其包括一層氧化鋁,該隔離閘極在該基 板之一部份上方形成且鄰接該基板之至少一主動區,及 該隔離閘極用於接收及施加一電壓電位至該層氧化鋁, 使得該基板之該部分中之電荷累積係增加的。 33·如請求項32之記憶體單元,其中該單元係一 dram單 元。 34·如請求項33之記憶體單元,其中該單元係一 6F2 dram XJXi 一 早70。 3 5.如請求項32之記憶體單元,其中該隔離閘極係位於該基 板中形成之一渠溝區域上方。 36· —種記憶體單元,包括·· 一基板; 一主動區,其在該基板中; 一電容結構,其在該基板上方形成且電連接至該主動 區; 一存取電晶體,其電連接至該電容結構; 一渠溝隔離區域,其鄰接該主動區在該基板中形成, 其中該渠溝區域以一層氧化鋁作為襯底,及該層氧化鋁 上提供一導電層,該導電層用於接收及施加一電壓電位 至邊層氧化銘,使得該溝渠下方之電荷累積係增加的。 102914-970612.doc 1301304 37·如請求項36之記憶體單元,其中該存取電晶體係一 NMOS電晶體。 38.如請求項36之記憶體單元,其中該渠溝隔離區域尚包括 一介電絕緣材料。 39·如請求項36之記憶體單元,其中該氧化鋁層係與該隔離 渠溝之數個側壁接觸。 40.如請求項36之記憶體單元,其中該渠溝隔離區域位置鄰 接該電容結構。 41· 一種積體電路記憶體單元,包括: 一基板; 電谷杰’其在該基板中之一主動區上方形成; 一存取電晶體,其電連接至該電容器;及 一隔離區域,其包括一導電層、一層氧化鋁及一渠 溝’該隔離區域係鄰接該主動區而形成,該導電層用於 接收及施加一電壓電位至該層氧化鋁,使得該溝渠下方 之電何累積係增加的。 42.如請求項41之積體電路記憶體單元,其中該隔離區域尚 包括一閘極堆豐’其包括該導電層及氧化鋁層。 43·如請求項42之積體電路記憶體單元,其中該閘極堆疊調 適成連接至一端子以接收該電壓電位。 44. 如明求項43之積體電路記憶體單元,其中該閘極堆疊係 在該渠溝區域上方形成。 1 μ 45. 如請求項44之積體電路記憶體單元,尚包括源極/汲極區 域,其鄰接該隔離區域。 102914-970612.doc 1301304 46.如請求項45之積體電路記憶體單元,其中該等源極/汲極 區域包括數個輕度負摻雜區域。 47·如請求項41之積體電路記憶體單元,其中該氧化鋁層係 位於該渠溝中。 48·如請求項47之積體電路記憶體單元,其中該氧化鋁層作 為該渠溝之數個側壁及底部之襯底。 49· 一種記憶體單元陣列,包括: 複數個a己憶體單元,其在一基板中形成,其中該陣列 ’之複數個單元包括: 至少一主動區,其在該基板中; 存取電as體’其在該基板之表面上方形成且電連 接至一電容結構;及 一隔離閘極,其用以在該陣列中之數個主動區之間 減少該基板之一部分中之漏電,其中該閘極包括一層 氧化鋁及一導電層在該層氧化鋁上方,該導電層用於 ,帛收及施加一電壓電位至該層氧化鋁,使得該基板該 部分之電荷累積係增加的。 5〇·如請求項49之記憶體單元陣列,其中該等記憶體單元係 動態隨機存取(DRAM)記憶體單元。 5!.如請求項50之記憶料元_,其巾料記憶體單元係 6F2 DRAM單元。 52.如請求項50之記憶體單元陣列,其中該隔離閉極係位於 該基板中形成之一隔離渠溝上方。 53· —種電腦系統,包括·· 102914-970612.doc 1301304 一處理器;及 一動態隨機存取記憶體(dram)陣列,其在與該處理 器連通之一半導體晶片上製造,該DRAM陣列包括: 複數個DRAM記憶體單元,各單元具有至少一主動 區;及 數個隔離裝置,用以在基板部分中該等主動區之間 形成一隔離區域且係在該晶片中形成,其中該等隔離 裝置包括一閘極堆疊,其具有一氧化鋁層及一導電層 在該層氧化鋁上方,該導電層用於接收及施加一電壓 電位至該層氧化鋁,使得該基板該部分之電荷累積係 增加的。 54. —種電腦系統,包括: 一處理器;及 一動態隨機存取記憶體(DRAM)陣列,其至造於與該 處理器連通之一半導體基板中,且包括: 複數個DRAM記憶體單元,各單元具有至少一主動 區;及 數個隔離區域,用以隔離該至少一主動區與該記憶 體單元之其他區域,其中該等隔離區域各包括一渠 溝,其係該基板上蝕刻且以一層氧化鋁作為襯底,及 該記憶體單元包括一導電層,用於接收及施加一電壓 電位至該層氧化鋁,使得該溝渠下方之電荷累積係增 加的。 102914-970612.doc -9-
TW094120977A 2004-06-23 2005-06-23 Isolation structure for a memory cell using al2o3 dielectric TWI301304B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/873,226 US7282409B2 (en) 2004-06-23 2004-06-23 Isolation structure for a memory cell using Al2O3 dielectric

Publications (2)

Publication Number Publication Date
TW200614417A TW200614417A (en) 2006-05-01
TWI301304B true TWI301304B (en) 2008-09-21

Family

ID=35004216

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094120977A TWI301304B (en) 2004-06-23 2005-06-23 Isolation structure for a memory cell using al2o3 dielectric

Country Status (10)

Country Link
US (4) US7282409B2 (zh)
EP (1) EP1766677B1 (zh)
JP (1) JP5107034B2 (zh)
KR (1) KR100875349B1 (zh)
CN (1) CN100508161C (zh)
AT (1) ATE493758T1 (zh)
DE (1) DE602005025635D1 (zh)
SG (1) SG154427A1 (zh)
TW (1) TWI301304B (zh)
WO (1) WO2006007462A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100657130B1 (ko) * 2005-12-27 2006-12-13 동부일렉트로닉스 주식회사 반도체 소자 및 그 제조 방법
US7732275B2 (en) * 2007-03-29 2010-06-08 Sandisk Corporation Methods of forming NAND flash memory with fixed charge
TWI436474B (zh) * 2007-05-07 2014-05-01 Sony Corp A solid-state image pickup apparatus, a manufacturing method thereof, and an image pickup apparatus
US8481953B2 (en) 2008-08-21 2013-07-09 The United States Of America, As Represented By The Secretary Of The Navy Methods and systems of isolating segmented radiation detectors using alumina
US8278691B2 (en) * 2008-12-11 2012-10-02 Micron Technology, Inc. Low power memory device with JFET device structures
KR101063567B1 (ko) 2011-06-24 2011-09-07 권의필 Mos 디바이스 및 그 제조방법
US8633564B2 (en) * 2011-12-02 2014-01-21 Micron Technology, Inc. Semicondutor isolation structure
KR101144440B1 (ko) 2012-02-22 2012-05-10 권의필 비휘발성 메모리 및 그 제조방법
US8988142B2 (en) * 2013-03-10 2015-03-24 Microchip Technology Incorporated Integrated high voltage isolation using low value capacitors
US10361195B2 (en) * 2014-09-04 2019-07-23 Samsung Electronics Co., Ltd. Semiconductor device with an isolation gate and method of forming
US9224740B1 (en) 2014-12-11 2015-12-29 Globalfoundries Inc. High-K dielectric structure for deep trench isolation
US9985345B2 (en) 2015-04-10 2018-05-29 Apple Inc. Methods for electrically isolating areas of a metal body
US9825031B1 (en) * 2016-08-05 2017-11-21 Globalfoundries Inc. Methods of forming a high-k contact liner to improve effective via separation distance and the resulting devices
WO2019046125A1 (en) * 2017-08-29 2019-03-07 Micron Technology, Inc. VOLATILE MEMORY DEVICE COMPRISING STACKED MEMORY CELLS
US11114443B2 (en) * 2019-08-29 2021-09-07 Micron Technology, Inc. Semiconductor structure formation

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4015281A (en) 1970-03-30 1977-03-29 Hitachi, Ltd. MIS-FETs isolated on common substrate
JPS5147031B1 (zh) * 1970-03-30 1976-12-13
JPS5147032B1 (zh) * 1970-03-30 1976-12-13
JPS526088B2 (zh) 1971-09-23 1977-02-18
JPS526008B2 (zh) 1971-11-27 1977-02-18
IN144889B (zh) * 1975-01-13 1978-07-22 Rca Corp
US4035829A (en) 1975-01-13 1977-07-12 Rca Corporation Semiconductor device and method of electrically isolating circuit components thereon
US3978577A (en) 1975-06-30 1976-09-07 International Business Machines Corporation Fixed and variable threshold N-channel MNOSFET integration technique
JPS6427239A (en) * 1987-07-22 1989-01-30 Nec Corp Semiconductor integrated circuit
JPH0828473B2 (ja) * 1988-09-29 1996-03-21 三菱電機株式会社 半導体装置およびその製造方法
JP2835405B2 (ja) * 1989-03-10 1998-12-14 三菱電機株式会社 半導体装置
US5760452A (en) 1991-08-22 1998-06-02 Nec Corporation Semiconductor memory and method of fabricating the same
JPH05211311A (ja) * 1991-12-25 1993-08-20 Nec Corp 半導体メモリ
JP2570100B2 (ja) * 1993-05-16 1997-01-08 日本電気株式会社 半導体記憶装置
US5693971A (en) 1994-07-14 1997-12-02 Micron Technology, Inc. Combined trench and field isolation structure for semiconductor devices
JPH08222710A (ja) * 1995-02-17 1996-08-30 Mitsubishi Electric Corp 半導体装置
US5652176A (en) * 1995-02-24 1997-07-29 Motorola, Inc. Method for providing trench isolation and borderless contact
JPH0982808A (ja) 1995-09-08 1997-03-28 Nittetsu Semiconductor Kk 半導体装置の製造方法
US5821573A (en) * 1996-10-17 1998-10-13 Mitsubishi Semiconductor America, Inc. Field effect transistor having an arched gate and manufacturing method thereof
JP3943294B2 (ja) * 1999-08-18 2007-07-11 株式会社ルネサステクノロジ 半導体集積回路装置
US6372659B1 (en) * 2000-09-14 2002-04-16 Advanced Micro Devices, Inc. Fabrication of metal oxide structure for a gate dielectric of a field effect transistor
KR100389923B1 (ko) * 2001-01-16 2003-07-04 삼성전자주식회사 트렌치 소자 분리구조를 가지는 반도체 소자 및 트렌치소자 분리 방법
US6858865B2 (en) 2001-02-23 2005-02-22 Micron Technology, Inc. Doped aluminum oxide dielectrics
US6545904B2 (en) * 2001-03-16 2003-04-08 Micron Technology, Inc. 6f2 dram array, a dram array formed on a semiconductive substrate, a method of forming memory cells in a 6f2 dram array and a method of isolating a single row of memory cells in a 6f2 dram array
US20020197823A1 (en) 2001-05-18 2002-12-26 Yoo Jae-Yoon Isolation method for semiconductor device
JP2003030981A (ja) * 2001-07-18 2003-01-31 Mitsubishi Electric Corp 半導体記憶装置
US6933572B2 (en) 2001-10-31 2005-08-23 Micron Technology, Inc. Field-shielded SOI-MOS structure free from floating body effect, and method of fabrication therefor
JP2003158195A (ja) * 2001-11-20 2003-05-30 Hitachi Ltd 半導体集積回路装置の製造方法
US6657276B1 (en) * 2001-12-10 2003-12-02 Advanced Micro Devices, Inc. Shallow trench isolation (STI) region with high-K liner and method of formation
US6504214B1 (en) * 2002-01-11 2003-01-07 Advanced Micro Devices, Inc. MOSFET device having high-K dielectric layer
US6887310B2 (en) * 2002-07-17 2005-05-03 National Taiwan University High-k gate dielectrics prepared by liquid phase anodic oxidation
JP2004071903A (ja) * 2002-08-07 2004-03-04 Matsushita Electric Ind Co Ltd 半導体装置
US6834019B2 (en) * 2002-08-29 2004-12-21 Micron Technology, Inc. Isolation device over field in a memory device
US6818930B2 (en) 2002-11-12 2004-11-16 Micron Technology, Inc. Gated isolation structure for imagers
US6774452B1 (en) * 2002-12-17 2004-08-10 Cypress Semiconductor Corporation Semiconductor structure having alignment marks with shallow trench isolation
US6759699B1 (en) * 2003-04-22 2004-07-06 Taiwan Semiconductor Manufacturing Company Storage element and SRAM cell structures using vertical FETS controlled by adjacent junction bias through shallow trench isolation
US6902971B2 (en) * 2003-07-21 2005-06-07 Freescale Semiconductor, Inc. Transistor sidewall spacer stress modulation

Also Published As

Publication number Publication date
EP1766677B1 (en) 2010-12-29
KR20070020137A (ko) 2007-02-16
ATE493758T1 (de) 2011-01-15
US8278182B2 (en) 2012-10-02
JP5107034B2 (ja) 2012-12-26
US20050287739A1 (en) 2005-12-29
TW200614417A (en) 2006-05-01
DE602005025635D1 (de) 2011-02-10
US7282409B2 (en) 2007-10-16
WO2006007462A1 (en) 2006-01-19
US20060216892A1 (en) 2006-09-28
US20060205156A1 (en) 2006-09-14
CN101006575A (zh) 2007-07-25
SG154427A1 (en) 2009-08-28
EP1766677A1 (en) 2007-03-28
US20120083093A1 (en) 2012-04-05
US8084806B2 (en) 2011-12-27
KR100875349B1 (ko) 2008-12-22
JP2008504685A (ja) 2008-02-14
CN100508161C (zh) 2009-07-01

Similar Documents

Publication Publication Date Title
TWI301304B (en) Isolation structure for a memory cell using al2o3 dielectric
TWI384586B (zh) 具有垂直存取裝置之記憶體
TW538535B (en) Embedded DRAM on silicon-on-insulator substrate
JP4907838B2 (ja) 窪み付きゲート構造を有するメモリデバイス
US7649779B2 (en) Integrated circuits; methods for manufacturing an integrated circuit; memory modules; computing systems
TWI310593B (en) Method and structure for a 1t-ram bit cell and macro
TW419813B (en) Method for manufacturing a semiconductor integrated circuit device
JP2011166142A (ja) 半導体装置の製造方法
TWI285943B (en) Trench capacitor DRAM cell using buried oxide as array top oxide
TW200307342A (en) Method for manufacturing semiconductor integrated circuit device
JP2004165197A (ja) 半導体集積回路装置およびその製造方法
US9171848B2 (en) Deep trench MIM capacitor and moat isolation with epitaxial semiconductor wafer scheme
EP4270460A1 (en) 3d-stacked semiconductor device including source/drain inner spacers formed using channel isolation structure including thin silicon layer
TW200401439A (en) Ferroelectric memory integrated circuit with improved reliability
US12002758B2 (en) Backside metal-insulator-metal (MIM) capacitors extending through backside interlayer dielectric (BILD) layer or semiconductor layer and partly through dielectric layer
US11856756B2 (en) Semiconductor structure and manufacturing method thereof
WO2024060021A1 (zh) 一种三维存储阵列、存储器及电子设备
CN111009529B (zh) 非挥发性存储器结构及其制造方法
Mouli et al. Isolation structure for a memory cell using A1 2 O 3 dielectric
CN116960125A (zh) 多堆叠半导体器件和制造其的方法
JP2906875B2 (ja) 半導体メモリセル及びその製造方法
TW478093B (en) Method for reducing upper electrode mask of the inner cylindrical capacitor
JP2003209189A (ja) 半導体集積回路装置およびその製造方法
TW200412645A (en) Fabricating method of a semiconductor device