TWI279845B - Method for manufacturing semiconductor device with recess channels and asymmetrical junctions - Google Patents

Method for manufacturing semiconductor device with recess channels and asymmetrical junctions Download PDF

Info

Publication number
TWI279845B
TWI279845B TW094114906A TW94114906A TWI279845B TW I279845 B TWI279845 B TW I279845B TW 094114906 A TW094114906 A TW 094114906A TW 94114906 A TW94114906 A TW 94114906A TW I279845 B TWI279845 B TW I279845B
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
junction
region
film pattern
bit line
Prior art date
Application number
TW094114906A
Other languages
English (en)
Other versions
TW200633005A (en
Inventor
Moon-Sik Suh
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200633005A publication Critical patent/TW200633005A/zh
Application granted granted Critical
Publication of TWI279845B publication Critical patent/TWI279845B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/053Making the transistor the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2658Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1037Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure and non-planar channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

1279845 九、發明說明: 【發明所屬之技術領域】 本發明爲關於一種用以製造一半導體元件之方法,且更 特定地關於一種用於製造具有凹槽通道與非對稱接面之半 導體元件方法。 【先前技術】 當半導體元件之整合增加,由於短通道效應之半導體元 件特性劣化爲主要關心點,又,於用以形成一淺溝隔絕(STI) φ 膜之製程中,由於主動區邊緣之一反轉窄寬度效應(INWE) 被增加,因此,漏電流特性產生於電晶體中,藉此造成半導 體元件之特性劣化,例如,一動態隨機存取記憶體(DRAM) 之更新或資料保留時間之劣化,因此,一種具有增加長度之 凹槽通道之半導體元件而不需增加半導體基板上之掺雜密 度已被提出,於一種用以製造具有凹槽通道之半導體元件方 法中,半導體基板之通道區域被凹陷至一指定深度且一堆疊 被形成於所凹陷之通道區域上,藉此於垂直方向增加通道之 • 長度,即是,因爲有效的通道長度與半導體基板之通道區域 之凹陷長度成比例增加,它可確保短通道之邊際(margin)而 不需增加通道區域中掺雜密度,藉此防止DRAM之更新 (r e f r e s h)特性劣化。 半導體元件中,特別是DRAM中,儲存節點接面與一位 元線接面被分別電氣連接至電容器與位元線之儲存節點,儲 存節點接面中之漏電流被連接至電容器之儲存節點而劣化 DRAM之更新特性,近來,p-型雜質離子用於調整臨界電壓, 1279845 例如,B離子或BF2離子於儲存節點接面被切除情形下被植 入半導體基板,藉此於儲存節點或僅源極接面中增加空乏區 寬度,因此在儲存節點或僅源極接面減低電場且減低漏電流 量,因此,使用上述非對稱接面之半導體元件被提出。 第1A與1B圖爲切面圖’例不—'種傳統方法用以製造 具有非對稱接面之半導體元件。 首先,參考第1A圖,罩幕膜圖案12用以調整臨界電 壓與形成非對稱接面被形成於半導體基板1 0上,其一主動 φ 區以淺溝隔絕(STI)膜11被限制,罩幕膜圖案12含有一開 口 12’用以曝露除連接至儲存節點之半導體基板1〇之主動區 之部分以外之半導體基板10的部分,接著,如第1A圖中箭 頭所示,用以調整臨界電壓之一雜質區13藉使用罩幕膜圖 案12作爲離子植入罩之一離子植入製程被形成。 其後,如第1B圖所示,於罩幕膜圖案(第ία中12)除 去後,一閘疊(gate stack)14使用傳統方法被形成於半導體 基板1 〇上,閘疊1 4爲一堆疊的連續結構包含一閘絕緣膜圖 φ 案14a、一閘導通膜圖案14b、一金屬矽化膜圖案14c與一 絕緣覆蓋層圖案14d,接著,雖然未示於圖示中,一離子植 入製程與一雜質擴散製程用以形成源極與位元線接面被執 行,當源極與位元線接面經由離子植入製程與雜質擴散製程 被形成,用以調整臨界電壓之一雜質區13被部分形成於半 導體基板10上,藉此形成源極與具有非對稱接面之位元線 接面。 以上傳統方法中,用以調整臨界電壓之雜質區1 3位置 -6 - 1279845 因罩幕膜圖案之對位錯誤(第1A圖12)被改變,雜質區13 之位置變化爲不想要的’且造成電晶體之臨界電壓不均勻維 持,即是,由罩幕膜圖案(第1 Α圖12)之對位錯誤所產生之 一左偏壓雜質區13a造成右電晶體(B)之臨界電壓低於左電 晶體(A)之臨界電壓,另一方面,由罩幕膜圖案(第丨八圖12) 之對位錯誤所產生之一右偏雜質區13b造成左電晶體(A)之 臨界電壓低於右電晶體(B)之臨界電壓。 第2圖爲一切面圖,例示另一種傳統方法用以製造具有 φ 非對稱接面之半導體元件。 如第2圖所示之傳統方法與第1 A與1 B圖所示者相同, 然而,於第2圖之傳統方法中,用以調整臨界電壓之雜質離 子被植入於半導體基板10之整體表面而無使用一分離的罩 幕膜圖案,接著,於閘疊14形成於半導體基板10後,一罩 幕膜圖案15用以曝露以閘疊14所曝露之半導體基板1〇之 一部分被形成,在此,半導體基板1 〇之經曝露的部分未被 連接至一儲存節點,而是被連接至一位元線,一額外離子植 φ 入製程使用罩幕膜圖案15作爲一離子植入罩膜被執行’接 著,於罩幕膜圖案15被除去後,一雜質離子植入與形成源 極與位元線接面之擴散製程被執行。 於此情形中,當半導體元件之整合增加’半導體元件間 之間隙被窄化,藉此由於一罩膜如感光膜上之浮渣’造成對 離子植入明確界定一罩幕膜圖案之困難。 【發明內容】 因此,本發明鑒於以上問題而作成’且本發明之一目的 1279845 爲提供一種用以製造具有凹槽通道與非對稱接面之半導體 兀件方法’其避免由於罩幕膜圖案之對位錯誤之問題與界定 罩幕膜圖案之困難,同時未劣化相鄰電晶體間之臨界電壓的 均勻性。 依據本發明,本發明之以上與其他目的可藉一種製造具 有凹槽通道與非對稱接面之半導體元件方法被實現,其包 括;藉植入離子於一半導體基板之一位元線接面中,形成一 雜質區用以調整臨界電壓,其包含儲存節點接面、位元線接 φ 面’及源極與位元線接面間之通道區域,與相鄰位元線接面 半導體基板之通道區域之部分;藉蝕刻半導體基板之通道區 域至一指定深度形成凹通道槽;形成一閘疊於設有凹通道槽 之基板上;與經由離子植入形成儲存節點接面與位元線接面 於設有閘疊之半導體基板上。 較佳地,凹通道槽之形成可被執行使得凹通道槽之深度 較大於雜質區之深度。 雜質區可具有自半導體基板表面50埃(人)至2 500人之深 0 度’又,凹通道槽可具有自半導體基板表面50A至2500A 之深度。 較佳地,雜質區之形成可藉植入p-型雜質離子於半導體 基板中被實施,於此情形,p_型雜質離子可爲自B離子、BF2 離子與銦(Iridium)離子組成之群中所選出之一者。 用以形成該雜質區之罩幕膜圖案寬度可爲特色尺寸之 一至三倍範圍,用以形成該雜質區之罩幕膜圖案寬度可爲形 成閘之閘罩幕膜圖案寬度之一至三倍範圍。 1279845 該方法於雜質區形成後’可更包含植入n_型雜質離子’ 於此情形,η-型雜質離子可爲自Ρ離子與As離子組成之群 中所選出之一者,較佳地’η-型雜質離子可被植入使得η-型雜質離子沉積於雜質區之表面上。 【實施方式】 現在,本發明之較佳實施例可參考附圖被詳細描述,本 發明不限於此些實施例,而可被不同地修改,該圖示被放大 以清楚例示不同層與區域,經由此說明書,相同或近似元件 | 可以相同參考號碼標示,即使它們是描述於不同圖示中。 第3至9圖爲依據本發明之一實施例之切面圖,例示一 種用於製造具有凹槽通道與非對稱接面之半導體元件方法。 首先,如第3圖所示,一傳統STI製程被執行,藉此形 成槽隔絕膜3 1於一半導體基板30中,槽隔絕膜3 1作爲界 定半導體基板30中之主動區 32,接著,ρ-型雜質離子被植 入於半導體基板30之槽隔絕膜31間之主動區 32,藉此形 成一井區域(未顯示),於一些情形中,離子植入用以形成該 井區域可被省略。 其後,如第4圖所示,一罩膜,如一感光膜,被施加至 半導體基板30,且一光-蝕刻製程被執行,藉此形成界定一 雜質區40之罩幕膜圖案41用以調整臨界電壓,雜質區4〇 藉使用罩幕膜圖案41作爲一離子植入罩膜之離子植入製程 被形成,此處,所植入之離子爲ρ-型雜質離子,例如,Β離 子、BF2離子或ln離子,離子植入能量被適當地調整使得雜 質區40自半導體基板30之表面具有深度約5〇人至25 〇〇入。 1279845 罩幕膜圖案41,如第11圖所示,完全爲主動區32之第 一區 92’所覆蓋,其中儲存節點接面被形成,但完全曝露該 主動區32之第二區93’,其中一位元線接面被形成,又,該 記號膜圖案41僅曝露第一區92’與第二區93,間之第三區D1 與D2之部分,其中通道區域將形成,相鄰於第二區93’, 由罩幕膜圖案41界定之雜質區40形成於第二區93’與鄰接 第二區93’之第三區D1與D2之部分,使得雜質區40具有 一指定深度,罩幕膜圖案41之寬度(W)爲特徵尺寸(F)之一 φ 至三倍大,即是,罩幕膜圖案41之寬度(W)爲一至三倍大閘 寬度之範圍,其將形成於後續步驟中。 其後,如第5圖所示,於罩幕膜圖案41被除去後,一 罩幕膜圖案51,例如,使用一感光膜,用以曝露該區,其中 半導體基板30之凹通道槽52被形成,被形成半導體基板30 上,接著,半導體基板30之經曝露部分藉使用罩幕膜圖案 5 1作爲一蝕刻罩之飩刻製程被除去至一指定深度,由以上蝕 刻製程所得之凹通道槽52之深度(d)是大於雜質區40之深 鲁度,較佳地,凹通道槽52之深度(d)約爲50人至2500A, 由以上飩刻製程所得之凹通道槽52深度(d)係大於雜質區40 之深度之原因爲雜質區40之位置由於罩幕膜圖案(第4圖中 41)之對位錯誤而改變至左或右並不影響該元件之臨界電壓 的均勻性,現在,此將更詳細描述。 如第5圖中所示,甚至假如由於罩幕膜圖案(第4圖中 41)之對位錯誤,雜質區40被偏壓至左側,環繞相鄰電晶體 之凹通道槽52之通道部分間之雜質密度差異未被產生,於 -10- 1279845 凹通道槽52之深度(d)小於雜質區40且凹通道槽52之底部 被雜質區40環繞之情形,相鄰電晶體之通道區域間,特別 地,於凹通道槽52之底部間之臨界電壓差異,由於雜質區 40之位置移動而可被產生,然而,本發明中,因爲凹通道槽 52之底部與雜質區40無關,由於罩幕膜圖案之對位錯誤, 臨界電壓之上述差異將不會產生。 參考第6圖,一閘絕緣膜7 1被形成於半導體基板30之 整體表面上’其係凹通道槽52被形成處,閘絕緣膜71由氧 φ 化膜製成,接著,一閘導通膜72、一金屬矽化膜73與一絕 緣覆蓋膜74係連續堆疊於閘絕緣膜71上,閘導通膜72由 多晶矽膜製成,金屬矽化膜7 3由鎢矽化物膜製成,絕緣覆 蓋膜74由氮化膜製成,其後,一感光膜被施加至絕緣覆蓋 膜74,且一罩幕膜圖案75用以形成一閘疊藉曝光該感光膜 且顯影感光膜而得到。 如第7圖所示,絕緣覆蓋膜74之曝露部分、金屬矽化 膜73、閘導通膜72與閘絕緣膜71使用罩幕膜圖案 75被連 φ 續蝕刻,藉此,一閘疊8 5,其中一閘絕緣膜圖案81、一閘 導通膜圖案82、一金屬矽化膜圖案83與一絕緣覆蓋膜圖案 84被連續堆疊而得到,接著,罩幕膜圖案75被除去。 其後,如第8圖所示,金屬矽化膜圖案83與閘導通膜 圖案82之側壁被氧化,藉此產生氧化膜90,例如,閘多氧 化膜,氧化膜90作爲保護閘疊81免於稍後濕蝕刻被執行之 鈾刻溶液,且避免一稍後將形成之間矽壁絕緣膜自閘導通膜 圖案 82凸起,接著,供以閘疊 81,η-型雜質離子被植入 -11- 1279845 半導體基板30之下部分,因此,因爲p_型雜質離子被植入 於一位元線接面,且未植入於儲存節點接面,具有一非對稱 深度之源極/汲極接面9 1被形成。 其後’如第9圖所示,於氮化膜(未顯示)沉積於含有鬧 疊8 5之結構之整體表面上,一各向異性蝕刻製程額外被執 行,藉此形成一間矽壁絕緣膜1 00,凹槽藉間矽壁絕緣膜1 00 所曝露之半導體基板30之蝕刻部分被形成至一小深度,且 以一掺雜多晶矽膜被覆蓋,接著,凹槽之表面經由化學機械 φ 硏磨被磨平,藉此,一位元線接觸墊1 0 1與儲存節點接觸墊 1 0 2被形成。 第10圖爲依據本發明之另一實施例之一切面圖,例示 一種用於製造具有凹槽通道與非對稱接面之半導體元件方 法。 首先,經由與第3與4圖中所示之步驟相同,槽隔絕膜 31被形成於半導體基板30中,且一井區域(未顯示)被形成 於槽隔絕膜3 1間之半導體基板30中,接著,界定一雜質區 鲁 40之罩幕膜圖案41用以調整臨界電壓藉施加一感光膜與執 行一光-蝕刻製程,被形成於半導體基板30上,其後,用以 調整臨界電壓之雜質區 40藉使用罩幕膜圖案41作爲一離 子植入罩膜執行一離子植入製程被形成。 如第10圖所示,於雜質區40中雜質植入半導體基板30 之表面110用以調整臨界電壓被加入,於此,植入半導體基 板30之表面110的雜質爲η-型雜質離子,如P離子與As 或砷離子,η-型雜質離子植入半導體基板30之表面110防 -12- 1279845 止在雜質區40與半導體基板30之其他區域間一接面之阻抗 增加,其後,本實施例之其他步驟與第5至1 〇圖中所示者 相同。 從以上描述可明顯得知,本發明提供一種用於製造具有 凹槽通道與非對稱接面之半導體元件方法,其中用以調整臨 界電壓之離子除儲存節點接觸墊部分外,僅被植入於半導體 基板之一區域,且閘區被凹陷使得雜質仍僅位於位元線接觸 墊區域上,藉此維持該元件之臨界電壓之均勻性,甚至當一 φ 罩幕膜圖案之對位錯誤產生時。 雖然用以例示之本發明較佳實施例已被揭露,業界技藝 人士將可了解各種不同修改、增加與替換係可能的,而無需 逸離如所附申請專利範圍項之本發明範圍與精神。 【圖式簡單說明】 本發明將自以下詳細描述與連同附圖而更清楚瞭解,其 中: 第1A與1B圖爲切面圖,例示一種傳統方法用以製造 • 具有非對稱接面之半導體元件。 第2圖爲一切面圖,例示另一種傳統方法用以製造具有 非對稱接面之半導體元件。 第3至9圖爲依據本發明之一實施例之切面圖,例示一 種用以製造具有凹槽通道與非對稱接面之半導體元件之方 法。 第10圖爲依據本發明之另一實施例之一切面圖,例示 一種用以製造具有凹槽通道與非對稱接面之半導體元件之
-13- 1279845 方法。 第1 1圖爲一佈線圖,例示本發明方法中所使用之一罩 幕膜圖案。 【主要元件符號說明】 10,30 半導體基板 11 淺溝隔絕膜 12,15,41,51,75 罩幕膜圖案 12? 開口 13,40 雜質區 13a 左偏壓雜質區 13b 右偏雜質區 14,85 閘疊 14a,8 1 閘絕緣膜圖案 14b,82 閘導通膜圖案 14c,83 金屬矽化膜圖案 14d 絕緣覆蓋層圖案 3 1 槽隔絕膜 32 主動區 52 凹通道槽 7 1 閘絕緣膜 72 閘導通膜 73 金屬矽化膜 74 絕緣覆蓋膜 84 絕緣覆蓋膜圖案 -14- 1279845 90 氧 化 膜 9 1 源 極 /汲極接面 929 第 一 區 93 ’ 第 二 區 100 間 矽 壁 絕 緣 膜 101 位 元 線 接 觸 墊 102 儲 存 節 點 接 觸: 1 10 表 面

Claims (1)

1279845 十、申請專利範圍: I一種用以製造具有凹槽通道與非對稱接面之半導體元件 方法,該方法包括: (a) 提供一半導體基板其包括儲存節點接面、位元線接面及儲 存節點接面與位元線接面間之通道區域; (b) 將離子植入位元線接面與通道區域以形成一雜質區; (〇蝕刻該通道區域至一指定深度以在基板中形成凹槽通 道;與 φ (d)形成一閘疊於基板上。 2·如申請專利範圍第1項之方法,其中凹通道槽之深度係大 於雜質區之深度。 3·如申請專利範圍第i項之方法,其中雜質區具有自半導體 基板表面50埃(A)至2500人之深度。 4·如申請專利範圍第丨項之方法,其中凹通道槽具有自半導 體基板表面50A至2500A之深度。 5·如申請專利範圍第1項之方法,其中植入離子之步驟(b) φ 包括植入P-型雜質離子。 6·如申請專利範圍第5項之方法,其中p-型雜質離子爲由B 離子、BF2離子與In離子組成之群中選出。 7·如申請專利範圍第1項之方法,其中用以形成該雜質區之 罩幕膜圖案寬度爲特色尺寸之一至三倍範圍。 8·如申請專利範圍第1項之方法,其中用以形成該雜質區之 罩幕膜圖案寬度爲形成閘之閘罩幕膜圖案寬度之一至5 倍範圍。 -16- 1279845 9 ·如申請專利範圍第1項之方法,其中步驟(b)更包括於形成 雜質區後植入η-型雜質離子。 10·如申請專利範圍第9項之方法,其中η-型雜質離子爲由Ρ 離子與As離子組成之群中選出。 11·如申請專利範圍第9項之方法,其中π-型雜質離子被植入 ί吏得η-型雜質離子沉積於雜質區之表面上。
-17-
TW094114906A 2005-03-14 2005-05-09 Method for manufacturing semiconductor device with recess channels and asymmetrical junctions TWI279845B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050020926A KR100712989B1 (ko) 2005-03-14 2005-03-14 리세스 채널 및 비대칭접합 구조를 갖는 반도체 소자의제조방법

Publications (2)

Publication Number Publication Date
TW200633005A TW200633005A (en) 2006-09-16
TWI279845B true TWI279845B (en) 2007-04-21

Family

ID=36971557

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094114906A TWI279845B (en) 2005-03-14 2005-05-09 Method for manufacturing semiconductor device with recess channels and asymmetrical junctions

Country Status (5)

Country Link
US (1) US7381612B2 (zh)
JP (1) JP4993248B2 (zh)
KR (1) KR100712989B1 (zh)
CN (1) CN100463146C (zh)
TW (1) TWI279845B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100675889B1 (ko) * 2005-04-26 2007-02-02 주식회사 하이닉스반도체 리세스 채널을 가지는 반도체 소자 및 그 제조방법
JP4773169B2 (ja) * 2005-09-14 2011-09-14 エルピーダメモリ株式会社 半導体装置の製造方法
KR100843712B1 (ko) * 2007-02-26 2008-07-04 삼성전자주식회사 활성 영역 내 채널 불순물 확산 영역과 자기 정렬하는데적합한 게이트 패턴을 가지는 트랜지스터들 및 그의형성방법들
JP5608313B2 (ja) * 2007-03-16 2014-10-15 ピーエスフォー ルクスコ エスエイアールエル 半導体装置の製造方法
TWI349340B (en) * 2007-09-03 2011-09-21 Nanya Technology Corp Method for manufacturing non-volatile memory
KR100920045B1 (ko) * 2007-12-20 2009-10-07 주식회사 하이닉스반도체 반도체 소자 및 그의 제조방법
JP2010141107A (ja) * 2008-12-11 2010-06-24 Elpida Memory Inc 半導体装置及びその製造方法
CN101924075B (zh) * 2009-06-09 2012-06-27 中芯国际集成电路制造(上海)有限公司 快闪存储器制造方法
KR101096226B1 (ko) * 2010-10-28 2011-12-22 주식회사 하이닉스반도체 매립게이트를 구비한 반도체장치 제조 방법
JP2012204689A (ja) * 2011-03-25 2012-10-22 Toshiba Corp 半導体装置及びその製造方法
CN104637822B (zh) * 2015-01-23 2018-05-11 无锡同方微电子有限公司 一种双沟槽场效应管及其制备方法
CN110246841B (zh) * 2018-03-08 2021-03-23 联华电子股份有限公司 半导体元件及其制作方法
CN108735608B (zh) * 2018-05-30 2023-10-24 长鑫存储技术有限公司 半导体器件及其制作方法
CN115259679B (zh) * 2022-07-26 2024-02-27 Oppo广东移动通信有限公司 基板的蚀刻方法、壳体组件和电子设备

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2507502B2 (ja) * 1987-12-28 1996-06-12 三菱電機株式会社 半導体装置
KR960003864B1 (ko) * 1992-01-06 1996-03-23 삼성전자주식회사 반도체 메모리장치 및 그 제조방법
US5640034A (en) * 1992-05-18 1997-06-17 Texas Instruments Incorporated Top-drain trench based resurf DMOS transistor structure
JPH0897419A (ja) * 1994-09-29 1996-04-12 Toshiba Corp Mos型トランジスタ及びその製造方法
KR0161398B1 (ko) * 1995-03-13 1998-12-01 김광호 고내압 트랜지스터 및 그 제조방법
JPH08264562A (ja) * 1995-03-24 1996-10-11 Mitsubishi Electric Corp 半導体装置,及びその製造方法
US5990509A (en) * 1997-01-22 1999-11-23 International Business Machines Corporation 2F-square memory cell for gigabit memory applications
US6246083B1 (en) * 1998-02-24 2001-06-12 Micron Technology, Inc. Vertical gain cell and array for a dynamic random access memory
JPH11354541A (ja) * 1998-06-11 1999-12-24 Fujitsu Quantum Devices Kk 半導体装置およびその製造方法
WO2000055896A1 (en) * 1999-03-17 2000-09-21 Koninklijke Philips Electronics N.V. Method of manufacturing a floating gate field-effect transistor
EP1063697B1 (en) * 1999-06-18 2003-03-12 Lucent Technologies Inc. A process for fabricating a CMOS integrated circuit having vertical transistors
US6501131B1 (en) * 1999-07-22 2002-12-31 International Business Machines Corporation Transistors having independently adjustable parameters
US6285060B1 (en) 1999-12-30 2001-09-04 Siliconix Incorporated Barrier accumulation-mode MOSFET
US6621107B2 (en) * 2001-08-23 2003-09-16 General Semiconductor, Inc. Trench DMOS transistor with embedded trench schottky rectifier
JP4005805B2 (ja) * 2001-12-17 2007-11-14 株式会社東芝 半導体装置
US20030134479A1 (en) * 2002-01-16 2003-07-17 Salling Craig T. Eliminating substrate noise by an electrically isolated high-voltage I/O transistor
DE10204871A1 (de) * 2002-02-06 2003-08-21 Infineon Technologies Ag Kondensatorlose 1-Transistor-DRAM-Zelle und Herstellungsverfahren
US6878646B1 (en) * 2002-10-16 2005-04-12 Taiwan Semiconductor Manufacturing Company Method to control critical dimension of a hard masked pattern
US7081391B2 (en) * 2002-11-26 2006-07-25 Samsung Electronics Co., Ltd. Integrated circuit devices having buried insulation layers and methods of forming the same
KR100539276B1 (ko) * 2003-04-02 2005-12-27 삼성전자주식회사 게이트 라인을 포함하는 반도체 장치 및 이의 제조 방법
KR100568854B1 (ko) * 2003-06-17 2006-04-10 삼성전자주식회사 반도체 메모리에서의 리세스 채널을 갖는 트랜지스터 형성방법
KR100471001B1 (ko) * 2003-07-02 2005-03-14 삼성전자주식회사 리세스형 트랜지스터 및 그의 제조방법
KR100593443B1 (ko) * 2004-02-11 2006-06-28 삼성전자주식회사 트랜지스터들 및 그 제조방법들
KR100549580B1 (ko) * 2004-06-24 2006-02-08 주식회사 하이닉스반도체 리세스 채널 구조를 갖는 반도체 소자의 제조 방법
KR20060075079A (ko) * 2004-12-28 2006-07-04 주식회사 하이닉스반도체 반도체 소자의 제조방법
JP4984398B2 (ja) * 2005-02-04 2012-07-25 富士電機株式会社 半導体装置およびその製造方法

Also Published As

Publication number Publication date
TW200633005A (en) 2006-09-16
JP4993248B2 (ja) 2012-08-08
KR20060099605A (ko) 2006-09-20
CN1835209A (zh) 2006-09-20
KR100712989B1 (ko) 2007-05-02
CN100463146C (zh) 2009-02-18
JP2006261627A (ja) 2006-09-28
US20060205162A1 (en) 2006-09-14
US7381612B2 (en) 2008-06-03

Similar Documents

Publication Publication Date Title
TWI279845B (en) Method for manufacturing semiconductor device with recess channels and asymmetrical junctions
US7247541B2 (en) Method of manufacturing a semiconductor memory device including a transistor
US20140117440A1 (en) Semiconductor device with impurity region with increased contact area
US7518198B2 (en) Transistor and method for manufacturing the same
JPH10242420A (ja) 半導体装置およびその製造方法
US7518175B2 (en) Semiconductor memory device and method for fabricating the same
KR20040027269A (ko) 반도체 장치 및 그 제조 방법
US8012849B2 (en) Semiconductor device and manufacturing method thereof
US7358575B2 (en) Method of fabricating SRAM device
US5404038A (en) Semiconductor device and manufacturing method thereof
US6875666B2 (en) Methods of manufacturing transistors and transistors having an anti-punchthrough region
KR100557548B1 (ko) 반도체소자의 형성방법
US20060145228A1 (en) Semiconductor device
KR100586553B1 (ko) 반도체 소자의 게이트 및 이의 형성 방법
US7279741B2 (en) Semiconductor device with increased effective channel length and method of manufacturing the same
US6600195B1 (en) Semiconductor device
KR100660327B1 (ko) 반도체 소자의 트랜지스터 및 그 형성방법
KR20110001585A (ko) 반도체 소자의 게이트 패턴 및 그 형성방법
KR100660337B1 (ko) 반도체 소자의 트랜지스터 형성방법
KR20060010243A (ko) 메모리소자 및 그의 제조 방법
JP3063203B2 (ja) 半導体メモリ及びその製造方法
KR101177485B1 (ko) 매립 게이트형 반도체 소자 및 그 제조방법
KR20090066909A (ko) 반도체 소자의 리세스 게이트 형성방법
TW201616615A (zh) 記憶元件的製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees