TWI248056B - Level converter circuits, display device and portable terminal device - Google Patents

Level converter circuits, display device and portable terminal device Download PDF

Info

Publication number
TWI248056B
TWI248056B TW091123591A TW91123591A TWI248056B TW I248056 B TWI248056 B TW I248056B TW 091123591 A TW091123591 A TW 091123591A TW 91123591 A TW91123591 A TW 91123591A TW I248056 B TWI248056 B TW I248056B
Authority
TW
Taiwan
Prior art keywords
pulse
level
circuit
timing
voltage amplitude
Prior art date
Application number
TW091123591A
Other languages
English (en)
Inventor
Noboru Toyozawa
Yoshiharu Nakajima
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Application granted granted Critical
Publication of TWI248056B publication Critical patent/TWI248056B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0016Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Logic Circuits (AREA)

Description

1248056 玫、發明說明 (發明說明應敘明:發明所屬之技術領域、先前技術、内容、實施方式及圖式簡單說明) 發明的技術領域 本發明係關於位準變換電路、顯示裝置及攜帶式終端裝 置,特別係關於將第一電壓振幅之各種脈衝訊號變換位準 (移動位準)成為與其相異之第二電壓振幅之脈衝訊號之 位準變換電路、搭載此電路之顯示裝置及使用該顯示裝置 作為輸出顯示部之攜帶式終端裝置。 背景技術 作為顯示裝置,例如已知有所謂驅動電路一體型液晶顯 示裝置,此顯示裝置係將包含液晶單元之像素排列成矩陣 狀而構成像素部,而將驅動像素部之各像素用之驅動電路 一體地形成於與像素部相同之基板(液晶顯示面板)上所 構成。在此驅動電路一體型液晶顯示裝置中,於液晶顯示 面板上設有位準變換電路,用以將由設於面板外部之控制 1C被輸入至面板内之例如TTL位準之低電壓振幅之各種 定時脈衝變換位準成為驅動液晶所需之南電壓振幅之定 時脈後,供應至驅動電路。 在驅動像素部之驅動電路中,使用以列為單位選擇驅動 像素部之各像素之際所使用之垂直掃描用之垂直啟動脈 衝V S T、垂直時鐘脈衝V C K及容許將訊號寫入垂直掃描所 選擇之列之各像素之寫入允許脈衝WE等各種定時脈衝。 而,由於此等定時脈衝之時間各異,故可利用個別之位準 變換電路施行位準移動。 而,由於液晶顯示裝置係利用電場之有無來改變液晶之 S0380-930805 1248056 (2) 分子排列形 示,在原理 少耗電量即 電池為主’ Assistants ; 部。在此種 電後可長時 動頻率之低 但,在上 係以電源經 之各位準變 動電路全體 在考慮應用 途時,在進 晶顯示裝置 又,在顯 雖有單純矩 用響應特性 矩陣方式之 選擇預期寫 外部之驅動 入於矩陣所 犛?月轉明績頁 態,透過光之透過/切斷控制,以施行影像顯 上,不太需要驅動用之電力,屬於只要使用較 可顯示之顯示裝置,故被廣泛利用作為特別以 電源之行動電話機及PDA(Personal Digital 個人數位助理)等攜帶式終端裝置之輸出顯示 用途之液晶顯示裝置中,為了使電池在一次充 間使用,通常需利用驅動電壓之低電壓化或驅 頻化來進行低耗電力化。 述驅動電路一體型液晶顯示裝置中,由於以往 常處於ON之狀態使用移動各種定時脈衝位準 換電路,故有消耗不必要之直流電流,而對驅 之耗電量之降低造成妨礙之缺點。因此,特別 於行動電話機及PDA等攜帶式終端裝置之用 一步推行攜帶式終端裝置之低耗電力化上,液 本身之耗電力的降低已成為重要的解決課題。 示裝置,例如在液晶顯示裝置之驅動方式中, 陣方式與主動矩陣方式,但在近年來,多半使 及明視特性優異之主動矩陣方式。在此種主動 液晶顯示裝置中,在驅動液晶顯示面板之際, 入訊號之列(1 i n e)之掃描線,然後例如由面板 器I C,將訊號供應至訊號線時,即可將訊號寫 決定作為驅動對象之像素。 在此,如果以1比1之對應關係設定液晶顯示面板之訊號 線與驅動訊號線之面板外部之驅動器IC之輸出時,有必要 1248056 (3) I發朗説明績^ 率備相當於訊號線數之輸出數之驅動器I c,同時為了連接 孩驅動器1C與液晶顯示面板之間,也需要該訊號線數部分 之配線。基於此種觀點,近年來,已有人採用選擇器驅動 方式·即’將液晶顯示面板之訊號線,以多數條為單位( 、’且)分配至驅動器IC之1個輸出,並以時間分隔方式選擇此 多數條訊號線,且將驅動器IC之輸出訊號以時間分隔方式 分配供應至該選擇之訊號線。 此選擇器驅動方式具體而言,乃係將驅動器…之輸出與 夜晶顯示面板之訊號線設定於1比N(N為2以上之整數)之 •子底關係而以N段時間分隔方式選擇並驅動分配於驅動 ""、個輸出Λ號之N條訊號線之驅動方式。採用此選 擇器驅動方式時,可將 」將驅動斋IC芡輸出數及該驅動器J c 與液晶顯示面板> pq、_ , ^ 《义配線知數減少至訊號線之條數之 1/N。 在此,在將像专* 、 料素邵〈驅動電路-體地形成於與像素部相 同之基板(液晶顯示 板)上所形成之所謂驅動電路一體 型液晶顯示裝置中,户m ^ 以時間分隔方式將驅:。。上述選擇器驅動方式時’即可將 號線用之選擇器電路捉益1…個輸出訊號分配於N條訊 電路可利用由外部戶/載於液晶顯示面板上,且此選擇器 控制。 供應(選擇器脈衝加以切換(選擇) 在液晶顯示面板上 之例如TTL位準之低 需之高電壓振幅之訊 ’另外搭載將由外部1C供應至面板内 電壓振幅之訊號變換成驅動液晶所 唬足位準變換電路。就上述選擇器脈 30380-930805 1248056 γ-—— /Λ\ 聲明;勞績莫 y "τ β ^μ·、、岭<、 衝而言,該選擇器脈衝以TTL位準之低電壓振幅(例如0 — 3 V)被輸入至位準變換電路,在此位準變換電路被施行位 準移動至驅動液晶所需之高電壓振幅(例如0 — 7V)之訊號 位準後,被供應至時間分隔控制用之選擇器電路。 但,在上述選擇器驅動方式之液晶顯示裝置中,由於以 往係以電源經常處於ON之狀態使用變換(移動)外部電路 電源電壓之選擇器脈衝位準至内部電路電源電壓之脈衝 位準之位準變換電路,故有消耗不必要之直流電流,而對 驅動電路全體之耗電量之降低造成妨礙之缺點。因此,特 別在考慮應用於行動電話機及PDA等攜帶式終端裝置之 用途時,在進一步推行攜帶式終端裝置之低耗電力化上, 液晶顯示裝置本身之耗電力的降低已成為重要的解決課 題。 因此,本發明之第一目的在於提供可降低直流電流之耗 電部分而可增進裝置全體之低耗電力化之位準變換電路 、搭載此電路之顯示裝置及使用該顯示裝置作為輸出顯示 部之攜帶式終端裝置。 本發明之第二目的在於提供在採用選擇器驅動方式時 ,可進一步降低在位準變換電路之直流電流之耗電,而可 增進裝置全體之低耗電力化之顯示裝置及使用此顯示裝 置作為輸出顯示部之攜帶式終端裝置。 發明之揭示 為達成上述第一目的,本發明之位準變換電路之特徵在 於包含第一電路,其係經常處於動作狀態,並將在一定期 發明說明績頁 1248056 (5) 間成為作用之第一定時脈衝由第一電壓振幅變換位準為 第二電壓振幅者;與第二電路,其係利用被此第一電路變 換位準後之第一定時脈衝,在其作用期間處於動作狀態, 並將第二定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。此位準變換電路係搭載於驅動電路一體型液晶顯 示裝置,用以將由基板外部輸入之第一電壓振幅之定時脈 衝位準變換成第二電壓振幅之位準。又,搭載此位準變換 電路之驅動電路一體型液晶顯示裝置之位準變換電路可 使用作為攜帶式終端裝置之輸出顯示部。 在上述構成之位準變換電路、搭載此電路之顯示裝置或 使用該顯示裝置作為輸出顯示部之攜帶式終端裝置中,相 對於第一電路經常處於動作狀態,第二電路僅在第一定時 脈衝處於作用期間時成為動作狀態,以便施行第二定時脈 衝之位準變換,故與第一、第二電路均經常處於動作狀態 時相比,可降低在位準變換電路之直流電流之耗電量約相 當於第二電路處於非動作狀態之期間之部分之耗電量。 為達成上述第二目的,本發明之顯示裝置之特徵在於包 含像素部,其係將像素在基板上排列成矩陣狀,同時以該 像素排列之行為單位,施行訊號線之配線所構成者;選擇 構件,其係設置於與此像素部同一基板(面板)上,以時間 分隔方式選擇分別成組之多數條訊號線,而供應訊號者; 及位準變換構件,其係將由基板外部被輸入之第一電壓振 幅之選擇器脈衝變換為第二電壓振幅而供應至選擇構件 ,同時在此選擇構件之非選擇時,處於非作用狀態者。此 80380-930805 -10- 1248056 -— μ、 發明乘明績負 顯示裝置可使用作為攜帶式終端裝置之輸出顯示部。 在上述構成之顯示裝置或搭載此顯示裝置作為輸出顯 示部之攜帶式終端裝置中,選擇構件並非使成組之多數條 訊號線經常處於選擇狀態,而係分別依序使其反覆處於選 擇/非選擇狀態,且不需要使該等訊號線互相連續地施行 選擇/非選擇之動作,只要能夠使其互相隔著間隔,而在1 水平掃描期間内依序完成選擇/非選擇之動作即已足夠, 因此,在選擇構件之非選擇時,可使位準變換電路處於非 作用狀態,故與經常處於作用狀態時相比,可降低在位準 變換電路之直流電流之耗電。 圖式之簡單說明 圖1係表示本發明之第一實施形態之液晶顯示裝置之全 體構成之概略區塊圖。 圖2係表示第一實施形態之液晶顯示裝置之像素電路之 電路構成之* 例之電路圖。 圖3係表示第一實施形態之液晶顯示裝置之3段時間分 隔驅動之選擇器電路之概念圖。 圖4係表示第一實施形態之液晶顯示裝置之位準變換電 路之具體的構成之一例之區塊圖。 圖5係位準變換電路之動作說明用之時間圖(其一)。 圖6係表示抽樣鎖存型位準移動器之具體的電路例之電 路圖。 圖7係位準變換電路之動作說明用之時間圖(其二)。 圖8係表示本發明之第二實施形態之液晶顯示裝置之全 80380-930805 -11 - 發辑說明績頁 1248056 ⑺ 體構成之概略區塊圖。 圖9係表示本發明之第二實施形態之液晶顯示裝置之像 素電路之基本的電路構成之電路圖。 圖1 0係表示本發明之第二實施形態之液晶顯示裝置之3 段時間分隔驅動之選擇器電路之概念圖。 圖1 1係表示本發明之第二實施形態之液晶顯示裝置之 位準變換電路之具體的構成之一例之區塊圖。 圖1 2係位準變換電路之動作說明用之時間圖。 圖1 3係局部顯示模態時之動作說明用之時間圖(其一)。 圖1 4係局部顯示模態時之動作說明用之時間圖(其二)。 圖1 5係表示本發明之行動電話機之構成之概略之外觀 圖。 圖1 6係表示輸出顯示部之顯示例之圖。 發明之最佳實施形態 以下,參照圖式詳細說明本發明之實施形態。 <第一實施形態> 圖1係表示本發明之第一實施形態之顯示裝置,例如使 用液晶單元作為像素之顯示元件之液晶顯示裝置之全體 構成之概略區塊圖。 由圖1可以知悉,本實施形態之液晶顯示裝置之構成包 含像素部1 1,其係將包含液晶單元部之像素電路排列成矩 陣狀所構成者;第一、第二垂直驅動電路1 2.、1 3,其係以 列為單位選擇驅動此像素部1 1之各像素電路者;選擇器電 路1 4,其係在後述之選擇器驅動方式之驅動控制下,選擇 1248056 地將影像訊號供施 、 供應至被此等垂直驅動電路12、13選擇驅動 之列之像素電路 ·、 肴;及位準變換電路15,其係施行由面板 外部被輸'之各種定時脈衝之位準變換者。 本Λ她形態之液晶顯示裝置係呈現將第一、第二 垂直驅動電路1 2、,, ^ 1 3、選擇器電路1 4及位準變換電路1 5 把地形成在形成有像素部1 1之基板(以下稱液晶顯示面 板)1 6上义驅動電路一體型之構成方式。液晶顯示面板1 6 ,、J王現將形成有各像素電路之開關元件之例如薄膜電晶 缸(Thin Film Transistor; TFT)之TFT基板、與形成有濾色 器及對向%極等之對向基板疊合後,將液晶封入此等基板 之間之構造。 在像素°卩1 1上’對於η列m行之像素排列,將η條掃描線 η及m條訊號線1 8 一 1〜1 8 — m配線成矩卩車狀 ’並將像素電路配置在其交叉部分。在選擇器電路14之選 擇控制下,絲rk 2 、、二由訊號線1 8 — 1〜1 8 — m,將交流驅動化之 〜像几就供應至此像素部1 1之各像素電路。在此,所謂交 心驅動化之影像訊號,係指以常用電壓(訊號中心)V C 0 Μ 為中心 < 某種週期反轉極性之影像訊號而言。由於持續對 液曰日施加同極性之直流電壓時,液晶之比電阻(物質固有 (電阻值)等會劣化,故需利用此交流驅動化之影像訊就 加以防止。 又’利用叉流驅動化之影像訊號之驅動大致上可依影像 "凡號心極性反轉時間而分為1F(1F為1場期間)反轉驅動與 1H(1H為1水平掃描期間)反轉驅動。1F反轉驅動係將某〜 發明謀明績頁 1248056 ⑺ 極性之影像訊號寫入全部之像素後,使影像訊號之極性反 轉之驅動法。另一方面,1 Η反轉驅動係使影像訊號之極 性依照每1排(1列)反轉之驅動後,並再依照每1場反轉之 驅動法。 又,在本實施形態之液晶顯示裝置中,通過選擇器電路 1 4,由設於液晶顯示面板1 6之外部之驅動器I C 1 9適當地供 應通常顯示用之類比影像訊號與靜止影像用之數位影像 資料,以作為交流驅動化之影像訊號。 【像素電路】 圖2係表示第i列i行之像素電路之構成之一例之電路圖 。該像素電路呈現具有液晶單元2 1、保持電容2 2、像素選 擇用開關23、資料寫入用開關24、記憶體電路25、資料讀 出用緩衝器26及資料讀出用開關27之構成。 液晶單元21及保持電容22之其各一端共通被連接而構 成液晶單元部。在液晶單元2 1之他端被施加常用電壓 VCOM,在保持電容22之他端被施加極性每隔1H(或1F)反 轉之電位C s。像素選擇用開關2 3係分別將其1端連接至訊 號線1 8 — i,將其他端連接至液晶單元2 1及保持電容2 2之 各一端,藉著被介由掃描線17 — i供應之掃描訊號GATE所 驅動,以施行對液晶單元部之類比影像訊號之寫入。 資料寫入用開關24係分別將其1端連接至訊號線1 8 — i ,將其他端連接至記憶體電路2 5之輸入端,藉著被介由資 料寫入控制線28-i供應之寫入控制訊號dwGATE所驅動, 以施行對記憶體電路2 5之數位影像資料寫入。寫入記憶體 80380-930805 -14- 1248056(10) 電路2 5之數位影像資料(以下有時簡 由資料讀出用緩衝器2 6被讀出。 資料讀出用開關2 7係分別將其1端i| 衝器2 6之輸出端,將其他端連接至液曰1 22之各一端,藉著被介由資料讀出控 料讀出控制訊號drGATE所驅動,以放 用緩衝器2 6而由記憶體電路2 5被讀出 入於液晶單元部之動作。又,電源電 源控制線3 0 — i,被供應至記憶體電路 又,作為像素電路,並不限於具有! 當然也可使用由液晶單元2 1、保持電 (TFT)組成之基本的構成之像素電路。 【垂直驅動系統】 以列為單位選擇驅動像素部1 1之名 垂直驅動系統由圖1可知,可分為第-第二垂直驅動電路1 3。而,利用此等d 承擔圖2之像素電路具有之4條配線之 描線1 7 — i、資料寫入控制線2 8 — i、i i及電源控制線3 0 — i之各2條之驅動。 直驅動電路1 2係承擔掃描線1 7 — i及境 i之驅動,第二垂直驅動電路13承擔資 及電源控制線3 0 — i之各2條之驅動。 【選擇器電路14】 在此,在本實施形態之液晶顯示裝. 發明讀:明績頁 5.- 稱記憶體資料)係經 I接至資料讀出用緩 “單元2 1及保持電容 制線29— i供應之資 L行將通過資料讀出 之數位影像資料寫 壓VCCMEM介由電 25 ° :己憶體電路之構成, 容2 2及像素電晶體 •像素(像素電路)之 •垂直驅動電路12與 I直驅動電路1 2、1 3 驅動,即分別承擔掃 •料讀出控制線2 9 — 具體而言,第一垂 料讀出控制線2 9 — 料寫入控制線2 8 — i [中,液晶顯示面板 80380-930805 -15 - 發蚵說明績頁. 1248056 ⑼ 1 6之訊號線1 8 — 1〜1 8 — m之驅動係使用選擇器驅動方式 (時間分隔驅動方式)。此所謂選擇器驅動方式,乃係對於 驅動器I C 1 9之1個輸出,以多數條為單位(組)分配訊號線 1 8 — 1〜1 8 — m,並以時間分隔方式選擇此多數條訊號線 ,且將驅動器IC 1 9之輸出訊號以時間分隔方式分配供應至 該選擇之訊號線之驅動方式。
具體而言,係將驅動器I C 1 9之1個輸出與訊號線1 8 — 1 〜18 — m設定於1比N(N為2以上之整數)之對應關係,而以 N段時間分隔方式選擇並驅動分配於驅動器1C 1 9之1個輸 出訊號之N條訊號線之驅動方式。採用此選擇器驅動方式 時,具有可將驅動器IC 1 9之輸出數及該驅動器I C 1 9與液晶 顯示面板1 6之間之配線條數減少至訊號線1 8 — 1〜1 8 — m 之條數m之1/N之優點。
為了採用此選擇器驅動方式,在像素部1 1中,將訊號線 1 8 — 1〜1 8 — m之互相相鄰之各數條各構成1組。以一例表 示時,在將像素電路沿著水平方向例如以B (藍)G (綠)R( 紅)之反覆方式排列之彩色對應之液晶顯示面板1 6之情形 ,在訊號線1 8 — 1〜1 8 — m中,互相相鄰之各3條(BGR)各 構成1組。即,在本例之情形係採用3段時間分隔驅動方式。 另一方面,在選擇器電路14中,m/3頻道份之彩色影像 訊號由設於液晶顯示面板1 6之外部之驅動器IC 1 9被供應 至m條訊號線1 8 — 1〜1 8 — m。即,驅動器IC 1 9係以時間系 列方式由各頻道輸出施加至對應之各組之3條訊號線之 BGR之各訊號。相對地,選擇器電路14係以時間分隔方式 80380-930805 -16- 奁明說明績頁 〇、-、八、ί 1248056 (12) 將由驅動器I C 1 9依各頻道輸出之時間系列之訊號施行抽 樣後,依序供應至各組之3條訊號線。 圖3係表示3段時間分隔驅動之選擇器電路1 4之概念圖 。由圖3可知,選擇器電路1 4係被連接於驅動器1C 1 9之1 條輸出線與各組之3條訊號線之間,並對應於驅動器1C 1 9 之各輸出線,呈現具有以時間分隔方式對供應至此等3條 訊號線之訊號進行抽樣之3個類比開關SW1、SW2、SW3 所構成之選擇器(SEL)14— 1〜14— k(k = m/3)之構成。
在此,當B GR之3像素份之影像訊號以時間系列由驅動 器IC19被輸出至1條輸出線時,此1系統之BGR時間系列之 影像訊號係被3個類比開關SW1、SW2、SW3之時間分隔 驅動而依次被分配供應至3條訊號線。3個類比開關S W 1 、SW2、S W3之ΟΝ/OFF(通電/斷電)依序被選擇器脈衝 SELB、SELG、SELR所驅動。
在上述構成之液晶顯示裝置中,用以控制包含第一、第 二垂直驅動電路12、13、及選擇器電路14之驅動電路之各 種定時脈衝例如係以TTL位準之低電壓振幅(例如0 — 3 V) 由設於液晶顯示面板1 6之外部之控制IC (未予圖示)被輸 入。而後,此低電壓振幅之各種定時脈衝被位準變換電路 1 5施行位準變換至驅動液晶所需之高電壓振幅(例如0 — 7V)之定時脈衝。在本發明中,係以此位準變換電路1 5之 具體的構成為特徵。 【位準變換電路15】 圖4係表示位準變換電路1 5之具體的構成之一例之區塊 80380-930805 -17- 1248056 (13) "在此位準變換電路1 5中,以一例表示時,例如被輸入 脈衝enb、其反轉允許脈衝xenb、定時控制脈衝reg 選擇為控制脈衝cnt、垂直時鐘脈衝vck、局部控制脈衝 ΡΓί垂直同步脈衝vd、寫入允許脈衝we、DCDC控制脈衝 d d ' c、位兀脈衝bit、復位脈衝rst、記憶體控制脈衝fld等 、及孩等之反轉脈衝。 本例之位準變換電路1 5係由第一位準移動電路3 1、第二 位率移動電路3 2、定時控制電路3 3、第三位準移動電路3 4 及第四位準移動電路35所構成。位準移動電路31、32、34 係用以將上述各種定時脈衝由外部電路電源之電壓振 中田义例如0 — 3 V之低電壓振幅變換位準至内部電路電源 之電壓振幅之例如〇 一 7V之高電壓振幅(VDD位準)。以下 說明各電路部分之具體的構成。 (第一位準移動電路31) 第一位準移動電路3丨係由内部電路電源ON時經常處於 動作狀態之位準移動器3丨丨所構成。位準移動器3丨丨係用以 將低電壓振幅之允許脈衝enb及其反轉允許脈衝xenb移動 位準至高電壓振幅之允許脈衝ENb及其反轉允許脈衝 XENB。由圖5之時間圖可知,允許脈衝ENB係在影像訊號 之水平消隱期間成為低位準之定時脈衝,並被供應至定時 控制電路33及第一垂直驅動電路12。反轉允許脈衝xenb 被供應至第二位準移動電路32。 (第二位準移動電路32) 第二位準移動電路3 2係由以鎖存電路為基本之週知之 80380-930805 -18- 1248〇56 _ (14) I發明說明績頁 兒路構成之位準移動器3 2 1所構成。位準移動器3 2丨係僅在 由第一位準移動電路3 1被供應反轉允許脈衝xeNB之期間 (允許脈衝ENB之低位準期間),藉著被供應内部電路電源 而僅在該期間處於動作狀態,並將低電壓振幅之定時控制 脈衝r e g及其反轉定時控制脈衝X r e g之位準移動為高電壓 振幅 < 足時控制脈衝REG。此定時控制脈衝REg係被供應 至定時控制電路3 3及第三位準移動電路3 4。 (定時控制電路3 3 ) 定時控制電路3 3係由以允許脈衝enB及定時控制脈衝 REG為2輸入之2個定時脈衝產生器331、332所構成。由圖 5足時間圖可知,定時脈衝產生器3 3丨係在由允許脈衝enb 又下降時間至定時控制脈衝R]E(}之上升時間之期間,產生 處於高位準之控制脈衝LT1,定時脈衝產生器3 32係在由 定時控制脈衝REG之下降時間至允許脈衝enb之上升時 間之期間’產生處於高位準之控制脈衝LT2。此等控制脈 衝LT 1、LT 2係被供應至第三位準移動電路3 4。 (第三位準移動電路34) 第一位準移動電路3 4例如係由6個位準移動器3 4 1〜3 4 6 所構成。但,其個數並不限定於6個,可依需要設定於任 意之個數。作為位準移動器341〜346,例如可使用抽樣鎖 存型义位準移動器。以下,說明有關此種抽樣鎖存型之位 準移動器之具體的電路構成。 圖ό係表示抽樣鎖存型位準移動器之具體的電路構成之 例之私路圖。由同圖可知,本例之抽樣鎖存型位準移動 80380-930805 -19- 奋噢說明績頁 、义、* |Χί> Λο 5*.^· > <W - » > ^ ^ ’ 1248056 (15) 器係由第一鎖存電路部4丨及第二鎖存電路部42所構成。 第一鎖存電路部4 1係以C Μ Ο S鎖存單元4 1 3為基本構成 ’該C Μ Ο S鎖存單元4 1 3係由各閘極及汲極分別共通連接 之NMOS電晶體Qnu及PMOS電晶體Qpll構成之CMOS反 相器4 1 1、各閘極及汲極分別共通連接之NM 0 S電晶體 Qnl2及PMOS電晶體Qpl2構成之CMOS反相器412互相並 聯連接所構成。 在此CMOS鎖存單元413中,NMOS電晶體Qnll、Qnl2 之各源極連接於負電源V S S,Ρ Μ O S電晶體Qp 1 1、Qp 1 2之 各源極介著P Μ O S電晶體Q p 1 3而連接於正電源V D D。在 NMOS電晶體Qnll & PM〇s電晶體QpU之閘極共通連接點 連接著NMOS電晶體Qnl 2及PMOS電晶體Qp 12之汲極共通 連接點,同時,介著NM0S電晶體Qp13而被供應輸入脈衝 又,在NMOS電晶體Qni2及PMOS電晶體QP12之閘極共 通連接點連接著NMOS電晶體Qnl 1及PMOS電晶體Qpl 1之 汲極共通連接點,同時,介著NM〇s電晶體Qnl4而被供應 輸入脈衝ιη之反轉輸入脈衝xin。而,在PMOS電晶體Qpi3 及Ν Μ Ο S電θ曰體Q η 1 3、Q η 1 4之各閘極被施加前述控制脈衝 LT1。 在節點①所得之VDD位準之鎖存脈衝係在各閘極及汲 極分別共通連接之NM0S電晶體Qnl5 & pM〇s電晶體如14 構成之CMOS反相器414被反轉後被輸出。在節點②所得之 VDD位準之鎖存脈衝係在各閘極及汲極分別共通連接之 80380-930805 -20 - 1248056 !___-_ (16) I麵纖懸 NMOS電晶體Qnl6及PMOS電晶體QP14構成之CMOS反相 器4 1 5被反轉後被輸出。 另一方面,第二鎖存電路部42係以CMOS鎖存單元423 為基本構成,該CMOS鎖存單元423係由各閘極及汲極分 別共通連接之NMOS電晶體Qnl7及PMOS電晶體Qpl6構成 之C Μ Ο S反相器4 2 1、各閘極及汲極分別共通連接之n Μ〇S 電晶體Qnl8及PMOS電晶體Qpl7構成之CMOS反相器422 互相並聯連接於正電源VDD與負電源VSS之間所構成。 在此CMOS鎖存單元423中,在NMOS電晶體Qnl7及 PMOS電晶體QP1 6之閘極共通連接點連接著NMOS電晶體 Qnl 8及PMOS電晶體Qp 17之汲極共通連接點,同時,介著 NMOS電晶體Qnl9而被供應CMOS鎖存單元413之節點② 之反轉脈衝。 又,在NMOS電晶體Qnl8及PMOS電晶體Qpl7之閘極共 通連接點連接著NMOS電晶體Qnl7及PMOS電晶體Qpl6之 汲極共通連接點,同時,介著NMOS電晶體Qn20而被供應 C Μ 0 S鎖存單元4 1 3之節點③之反轉脈衝。在Ν Μ Ο S電晶體 Qnl 9及NMOS電晶體Qn20之各閘極被施加前述之控制脈 衝 LT2。 節點③之鎖存脈衝在各閘極及汲極分別共通連接之 NMOS電晶體Qn21及PMOS電晶體Qp. 構成之CMOS反相 器4 2 4反轉後成為反轉輸出脈衝X 〇 u t。節點④之鎖存脈衝 在各閘極及汲極分別共通連接之NMOS電晶體Qn2 2及 PMOS電晶體QP19構成之CMOS反相器425反轉後成為輸 80380-930805 -21 - 1248056
出脈衝out。 其次’利用圖5之時間圖說明上述構成之抽樣鎖存型位 準移動器之電路動作。 在允許脈衝ENB之高位準期間(水平消隱期間)中,由定 時控制電路3 3之定時脈衝產生器3 3丨輸出高位準之控制脈 衝LT1時,第一鎖存電路部41之pM〇s電晶體Qpl3成為〇ff 狀態’對CMOS鎖存單元413之正電源VDD之供應被切斷 。此時’由於高位準之控制脈衝LT1之施加而使NMOS電 晶體Qnl3、Qnl4成為ON狀態,故輸入脈衝in、Xin被輸入 至CMOS鎖存單元413。 而’在控制脈衝LT 1轉移成低位準,即控制脈衝lt 1消 滅時’ P Μ 0 S電晶體Q p 1 3成為〇 N狀態,開始施行對C Μ Ο S 鎖存單元413之正電源VDD之供應,同時,NMOS電晶體 Qnl3 Qn14成為OFF狀態’而將輸入脈衝in、xin鎖存於 CMOS鎖存單元413。 接著,由定時控制電路33之定時脈衝產生器332輸出高 位準之控制脈衝LT2時,第二鎖存電路部42之NMOS電晶 體Qnl9、Qn20成為ON狀態,CMOS鎖存單元413之鎖存資 料經NMOS電晶體Qnl9、Qn20被供應至第二鎖存電路部42 ’並被鎖存於CMOS鎖存單元423。而後,此鎖存資料以 輸出脈衝out、xout被輸出。 在使用此抽樣鎖存型位準移動器作為位準移動器3 4丨〜 346所構成之第三位準移動電路34中,利用位準移動器341 ’將低電壓振幅之選擇器控制脈衝c n t及其反轉控制脈衝 30380-930805 -22- (18) 1248056 發明說明績頁 伽位準移動至高電壓振幅之選擇器㈣脈⑸Μ。此選 擇器控制脈衝CNT被供應至選擇器電路14 、令照圖1 ),以 作為控制該選擇器電路14使其成為0FF狀態之用。 位準移動器342將低電壓振幅之垂直時鐘脈衝vck及其 反轉垂直時鐘脈衝xvck位準移動至高電壓振幅之垂直時 鐘脈衝VCK及其反轉垂直時鐘脈衝XVCK。此等逆相之垂 直時鐘脈衝VCK、XVCK被供應至第一、第二垂直驅動電 路1 2、1 3 ,並被使用作為垂直掃描之基準時鐘脈衝。 位準移動器343將低電壓振幅之局部控制脈衝prt及其 反轉局部控制脈衝xprt位準移動至高電壓振幅之局部控 制脈衝PRT。此局部控制脈衝pRT被供應至第一、第二垂 直驅動電路1 2、1 3,並被使用作為以局部顯示模態之排( 列)為單位之區域指定之用。在此所謂局部顯示模態,係 指以畫面之一部分作為通常顯示區域,而將剩下之畫面作 為白或黑色顯示區域之局部畫面顯示模態而言。 位準移動器344將低電壓振幅之垂直同步脈衝W及其反 轉垂直同步脈衝xvd位準移動至高電壓振幅之垂直同步脈 衝VD。此垂直同步脈衝VD如圖7之時間圖所示,係在π -月間中之1 Η期間成為高位準之脈衝,被供應至第一、第 一垂直驅動電路1 2、1 3 ,並被使用作為下指令啟動構成各 垂直驅動電路之移位暫存器之垂直啟動脈衝vST。 位準移動為345將低電壓振幅之寫入允許脈衝we及其 反轉寫入允許脈衝xwe位準移動至高電壓振幅之寫入允 存脈衝WE。此寫入允許脈衝WE被供應至第二垂直驅動電 80380-930805 -23 - 1248056 ㈣ I發s月赞:明續 各3並被使用作為對像素部丨丨之各像素電路之訊號之寫 入控制之用。 位準移動器346將低電壓振幅之DCDC控制脈衝ddc及其 反轉DCDC控制脈衝xddc位準移動至高電壓振幅之 DCDC控制脈衝DDC。此DCDC控制脈衝ddc被使用作為 .DC— DC變換器(未予圖示)之控制之用。此D(:— Dc變換器 係與位準變換電路15同時被搭載於與像素部U同一基板 上,可供例如依據内部電路電源VDD而產生負電源vss等 直流電壓之用。 在此’利用第三位準移動電路3 4移動位準之定時脈衝, 即選擇器控制脈衝CNT、垂直時鐘脈衝VCK、局部控制脈 衝PRT、垂直同步脈衝VD、寫入允許脈衝we及DCDC控制 脈衝D D C係需要在1 η期間移動位準1次之定時脈衝。 (第四位準移動電路35) 第四位準移動電路3 5例如係由3個位準移動器3 5 1、3 5 2 、3 5 3所構成。但,其個數並不限定於3個,可依需要設定 於任意之個數。作為位準移動器351、352、353,與構成 第二位準移動電路32之第四位準移動電路321同樣,可使 用以鎖存電路為基本之週知之電路構成之位準移動器。此 等位準移動器351、3 5 2、3 5 3係在前述垂直同步脈衝¥]:)為 南位準時’成為動作狀態而施行位準移動動作。 位準移動器35 1係用以將低電壓振幅之位元脈衝bit及 其反轉位元脈衝xbit位準移動至高電壓振幅之位元脈衝 BIT。此位元脈衝BIT係被使用於像素電路之記憶體電路 80380-930805 -24- 1248056 _____ (2〇) \imsm 2 5(參照圖2)之控制。位準移動器3 5 2係用以將低電壓振幅 之復位脈衝rst及其反轉復位脈衝xrst位準移動至高電壓 振幅之復位脈衝RST。此復位脈衝RST係用以復位驅動電 路全體之電路。位準移動器3 5 3係用以將低電壓振幅之記 憶體控制脈衝fid及其反轉脈衝Xfld位準移動至高電壓振 幅之A i思fa担制脈衝F L D。此記憶體控制脈衝f L D係用於 記憶體電路2 5之控制。 在此,利用第四位準移動電路3 5移動位準之定時脈衝, 即位元脈衝BIT、復位脈衝RST及記憶體控制脈衝]FLE)係 需要在1 F期間移動位準1次之定時脈衝。 又’作為利用第三位準移動電路3 4在1 Η期間移動位準1 次之定時脈衝,並非限定於選擇器控制脈衝CNT、垂直時 鐘脈衝VCK、局部控制脈衝PRT、垂直同步脈衝VD、窝入 允許脈衝W Ε及D C D C控制脈衝D D C。同樣地,作為利用第 四位準移動電路35在1F期間移動位準1次之定時脈衝,亦 非限定於位元脈衝BIT、復位脈衝RST及記憶體控制脈衝 FLD。 (位準變換電路1 5之作用效果) 由以上之說明可以知悉,上述構成之位準變換電路1 5 之各位準移動器之控制係例如: ① 利用經常電源處於ON狀態之位準移動器3 1 1之輸出 脈衝而使次一階層之位準移動器3 2丨成為動作狀態, ② 利用位準移動器3丨丨及位準移動器3 2丨之各輸出脈衝 而產生控制脈衝LT1、LT2, 80380-930805 -25 - (21) 1248056
③ 利用此I _l、 ^寺控制脈衝LT 1、LT 2而使次一階層 器341〜34k山 6成為動作狀態, ④ 利用a、& ^準移動器3 4 1〜3 4 6中之一個輸出 产白層之位準移動器351、352、353成為動作 名又’係採用依序施行僅在必要之期間使各 成為動作狀態之所謂階層型控制。 知用此階層型控制之構成時,可獲得如下之 即’首先,設置經常電源處於ON狀態之位譯 ’利用被此位準移動器3 1 1移動位準後之允許 僅在其低位準之期間(作用期間)使次一位準考 為動作狀態,在此位準移動器3 2丨移動位準後 利用邊位準移動器3 2 1内之鎖存電路部使其保 便在允許脈衝ENB之低位準之期間以外之期 移動器3 2 1之直流電流之耗電部分,故可增進 路1 5之低耗電力化。 另外’在定時控制電路3 3之定時脈衝產生 中’依據位準移動器311及位準移動器321之輸 允許脈衝ENB及定時控制脈衝reG,在允許脈 用期間’產生在不同之時間成為作用狀態之控 、LT2,利用此等控制脈衝LT1、LT2控制抽樣 移動器構成之位準移動器341〜346,故可降低 器341〜346之各位準移動器之直流耗電部分。 即,在圖6所示之抽樣鎖存型位準移動器中 控制脈衝LT1、LT2之控制,在施行取入輸入 之位準移動 脈衝而使次 狀態 位準移動器 作用效果: L移動器3 1 1 脈衝ENB, &動器321成 之之期間, 持電位’以 間切斷位準 位準變換電 器 331 、 332 出脈衝,即 衝ENB之作 :制脈衝LT 1 鎖存型位準 在位準移動 ,利用使用 灸衝in、Xiη 80380-930805 -26- (22)1248056 麵顧績頁> 不將電源VDD 流入C Μ Ο S鎖存 之控制脈衝LT 1之作用期間(高位準期間) 供應至CMOS鎖存單元413,使轉移電流不 單元4 1 3 ’故可使在C Μ 〇 S鎖存單元4丨3之直流電流之耗電 大致為零。而由於此直流耗電部分可被位準移動器341〜 346之各位準移動器切斷,故在本例中可降低6個位準移動 器之直流耗電部分,因此,在位準變換電路15中,可大幅 降低耗電力。 又,有關1F僅需移動位準i次之定時脈衝,例如,位元 脈衝BIT、復位脈衝RST及記憶體控制脈衝fld,利用在 1 F期間中僅1 η期間處於南位準之垂直同步脈衝v D,使位 準移動器351、3 5 2、3 5 3成為動作狀態,由圖7之時間圖可 知,利用施行位準移動,可將此等脈衝之上升、下降時間 設定於1 Η期間内之自由之位置(時刻)。 又,本發明之位準變換電路並非僅可發揮在驅動電路一 體型液晶顯示裝置中之低耗電力化之效果,因此,並非限 足於適用於搭載於驅動電路一體型液晶顯示裝置之位準 變換電路,也可適用於具有多數個可將第一電壓振幅之各 種定時脈衝位準移動至與此不同之第二電壓振幅之定時 脈衝之位準移動器之全部之位準變換電路。 <第二實施形態> ,圖8係表示本發明之第二實施形態之顯示裝置,例如液 晶顯示裝置之全體構成之概略區塊圖,圖中,與圖1同等 之部分附以同一符號加以表示。 由圖8可知,本實施形態之液晶顯示裝置之構成包含像 80380-930805 -27- 1248056 (23) 素部1 1 ’其係將包本曰—、 成去· ° 9早疋(像素電路排列成矩陣狀所 素部"之各…路去,、係以列為單位選擇驅動此像 … “路者’選擇器電路“,其係在選擇器驅 ^ ^ ^ 選擇地將衫像訊號供應至被此垂直 驅動電路12選擇驅動之 垂罝 像素笔路者;及位準變換電路 1 5,其係施行選擇驅 坏%動此選擇斋電路14之選擇器脈衝之位 準變換(位準移動)者。 顯示面板16上之驅動電路一體型液晶顯示裝置之構成方 式。液晶顯示面板16係呈現將形成有各像素電路之開關元 在此,本實施形態之液晶顯示裝置係呈現將垂直驅動電 路12、選擇器電路14及位準變換電路15一體地形成在液晶 件,例如薄膜電晶體(TFT)<TF 丁基板、與形成有濾色器 及對向電極等之對向基板疊合後,將液晶封入此等2片之 透明絕緣基板(例如,玻璃基板)之間之構造。 【像素電路】 在像素部1 1上’對於η列m行之像素排列,將^條掃描線 1 7 — 1〜1 7 — η及m條訊號線1 8 — 1〜1 8 — m配線成矩陣狀 ’並將像素電路配置在其交叉部分。像素電路例如如圖9 所示’係呈現具有施行像素選擇之開關元件,例如薄膜電 晶體2 3、一端連接於此薄膜電晶體2 3之汲極之保持電容2 2 、像素電極連接於薄膜電晶體2 3之汲極之液晶電容(液曰 單元)2 1之構成。 在此,液晶電容2 1係意味著產生於薄膜電晶體23所形成 之像素電極、與和此相對向所形成之對向電極之間之電容 80380-930805 -28 - 1248056 (24) 。薄膜電晶體2 3係將其源極連接於訊號線1 8 — ,其閘極連接於掃描線1 7 — 1〜1 7 — η。在保持電 端被施加一定之電位C s,在液晶電容2 1之對向 加常用電壓VCOM。 又,在此,係採用以基本的電路構成之例作為 ,但並不限定於此,例如,也可採用例如與第一 之液晶顯示裝置同樣地,在各像素電路具有記旧 以對應於利用類比影像訊號之通常之顯示與利 記憶體電路之數位影像資料之靜止影像顯示之 之構成。 【垂直驅動系統】 垂直驅動電路1 2例如係由移位暫存器等所構^ 掃描脈衝施加至像素部1 1之掃描線1 7 — 1〜1 7 — 為單位依序選擇各像素電路,以便施行垂直掃指 中,雖係採用將垂直驅動電路1 2僅配置於像素部 側,但也可與第一本實施形態之液晶顯示裝置同 置於像素部1 1之左右兩側。採用此左右兩側配置 ,具有可防止掃描線1 7 — 1〜1 7 — η以列為單位傳 素電路之掃描脈衝之延遲的效果。 【選擇器電路1 4】 在此,在本實施形態之液晶顯示裝置中,液晶 1 6之訊號線1 8 — 1〜1 8 — m之驅動係採用選擇器 (時間分隔驅動方式)。為此,在像素部1 1中,將 —1〜1 8 — m之互相相鄰之多數條各構成1組。以 爱:閃碑明續頁 '· Λ-'' -V%·** Γ 、 、、、 1 〜1 8 — m 容2 2之他 電極被施 像素電路 實施形態 [、體電路, 用保持於 共存顯示 t,依序將 η,而以歹if :。在本例 1 1之單一 樣地,配 之構成時 送至各像 顯示面板 驅動方式 訊號線1 8 一例表示 80380-930R05 -29- (25) 1248056 時,在將像音泰玖。L 一 素私各〜f水平方向例如 之反覆方式排列之彩辛料e、,. B(l)G(綠)R(紅) y色ί應之液晶顯示面板彳 訊號線1 8〜彳〜 扳1 6又情形,在 —m中’互相相鄰之各3條Γ 組。即,j太μ、& h (BGR)各構成1 另—、 彳足^形係採用3段時間分隔驅動方式。 万面,在選擇器電路14中,m/ 訊號由設於、@曰% Λ、道6《衫色影像 万、及日《頰不面板丨6之外部之 至爪條訊號線18—卜18— ρ 動mlci9被供應 列方式由各相1 ’驅動器ic19係以時間系 田各頻通輸出施加5斟條夕 BGR^ A . 加土對應之各組〈3條訊號線之 各訊號。相對地,選摆 咖踗 將由驅動" 時間分隔方式 樣後、 衣頻道輸出之時間系列之訊號施行抽 7 夜序供應至各組之3條訊號線。 由、表不3 &時間分隔驅動之選擇器電路丨4之概念圖 木 〇可知,選擇器電路1 4係被連接於驅動器〗c丨9之1 ^輸出線與各組之3條訊號線之間,並對應於驅動器1C 19 (各輸出線,呈現具有以時間分隔方式對供應至此等3條 Λ號、’泉又訊號進行抽樣之3個類比開關SW1、S W2、SW3 構成之選擇器14一 1〜14— k(k = m/3)之構成。
在此’當BGR之3像素份之訊號以時間系列由驅動器 IC 1 9被輸出至}條輸出線時,此b σ R時間系列之訊號係被3 個類比開關SW1、SW2、SW3之時間分隔驅動而依次被分 配供應至3條訊號線。3個類比開關SW1、SW2、SW3之 ΟΝ/OFF依序被選擇器脈衝selB、SELG、SELR所驅動。 此等選擇器脈衝SELB、SELG、SELR係由液晶顯示面板16 之外部(以下稱面板外部)被輸入之選擇器脈衝selB、selG 80380-930805 -30- (26) 1248056 s el R在仏準變換電路丨5被由外部電路電壓(例如3 v)變換 為準成為内部電路電壓(例如7V)之脈衝。 【位準變換電路15】 在本貝施形態中,係以位準變換電路1 5之具體的構成為 特欲以下說明有關位準變換電路1 5之構成及作用。圖1 1 係表示位準變換電路1 5之具體的構成之一例之區塊圖。 本構成例之位準變換電路1 5係呈現具有4個位準移動器 (L/S)51〜54、3個定時控制器55〜57及3個電源開關58〜 6 0之構成。作為位準移動器5丨〜5 4,例如可使用以下列週 知之鎖存電路為基本之電路構成··即以内部電路電源電壓 V D D (以下僅稱電源電壓v D D)為動作電源電壓,並可鎖存 外部私路電源電壓所輸入之脈衝,對其施以位準移動(位 準變換)成電源電壓VD D之位準之脈衝後輸出之週知之鎖 存電路。 位準移動器5 1係用以將經常處於開啟⑴N)狀態,且由 面板外部輸入之外部電路電源電壓之允許脈衝enb移動位 準至電源電壓VDD之允許脈衝enb。位準移動器52係與定 時控制咨55共同構成對應於選擇器脈衝selB之電路部分 ’位準移動器5 3係與定時控制器5 6共同構成對應於選擇器 脈衝s e 1 G之電路部分,位準移動器5 4係與定時控制器$ 7 共同構成對應於選擇器脈衝selR之電路部分。 疋時控制器5 5係以被位準移動器5 1移動位準之允許脈 衝ENB、與被位準移動器53移動位準之選擇器脈衝 為2輸入,依據此等2個脈衝ENB與 SELG施行電源開關58 80380-930805 -31 - 1248056 (27) 發β月說明續頁 之〇N(開啟)/〇FF(斷開)控制。電源開關58係在定時控制器 55之ΟΝ/OFF控制下,對位準移動器52施行電源電壓VDD 之供應/切斷之控制。 位準移動器5 2在通過電源開關5 8被供應内部電路電源 電壓V D D時,處於作用狀態,且可將由面板外部輪入之外 部黾路黾源電壓之選擇器脈衝selB移動位準至電源電壓 VDD之選擇器脈衝SELB。移動位準後之選擇器脈衝SELB 係被供應至前述之選擇器1 4 一 1〜1 4 一 k之類比開關s W 1 。位準移動器5 2在被電源開關5 8切斷電源電壓v D D之供應 時,處於非作用狀態。 定時控制器5 6係以被位準移動器5 2移動位準之選擇器 脈衝SELB、與被位準移動器54移動位準之選擇器脈衝 S E L R為2輸入,依據此等2個脈衝s E L B、S E L R施行電源開 關59之ΟΝ/OFF控制。電源開關59係在定時控制器56之 ΟΝ/OFF控制下,對位準移動器53施行電源電壓VDD之供 應/切斷之控制。 位準移動器5 3在通過電源開關5 9被供應内部電路電源 電壓VDD時,處於作用狀態,且可將由面板外部輸入之外 部電路電源電壓之選擇器脈衝selG移動位準至内部電路 電源電壓VDD之選擇器脈衝SELG。移動位準後之選擇器 脈衝SELG係被供應至前述之選擇器i4 — 1〜14 一 k之類比 開關S W 2。位準移動器5 3在被電源開關5 9切斷電源電壓 V D D之供應時,處於非作用狀態。 定時控制器5 7係以被位準移動器5 3移動位準之選擇器 80380-930805 -32- 1248056 _ (28) I奋、明舞明績頁 脈衝SELG與被位準移動器5丨移動位準之允許脈衝ενb為 2輸入’依據此等2個脈衝s E L G、Ε Ν Β施行電源開關6 0之 ΟΝ/OFF控制。電源開關6〇係在定時控制器刃之〇N/〇FF控 制下’對位準移動器54施行電源電壓VDD之供應/切斷之 控制。 位移動咨5 4在通過電源開關6 〇被供應内部電路電源 電壓VDD時,處於作用狀態,且可將由面板外部輸入之外 部電路電源電壓之選擇器脈衝selR移動位準至電源電壓 VDD之選擇器脈衝SELR。移動位準後之選擇器脈衝seLR 係被供應至前述之選擇器1 4 — 1〜1 4 一 k之類比開關S W 3 。位準移動器5 4在被電源開關6 〇切斷電源電壓v d D之供應 時,處於非作用狀態。 又’控制脈衝CNT共通地由外部被施加至定時控制器5 5 、56、57。此控制脈衝用以整批地控制位準移動器 52、53、54,使其等處於作用狀態/非作用狀態之訊號。 制脈衝CNT為低(L)位準時,位準移動器52、53、54成 為非作用狀態而保持其輸出(參照圖丨3、圖丨4之時間圖)。 其次’利用利用圖1 2之時間圖,說明有關上述構成之位 準變換電路1 5之電路動作。 首先,在1 Η期間(Η為水平掃描期間)内,當容許訊號窝 入訊號線18 — 1〜18 — m之允許脈衝enb由面板外部輸入 位準移動器5 1時,位準移動器5丨將外部電路電源電壓之允 許脈衝enb位準移動至電源電壓vdD之允許脈衝]enb。此 被位準移動之允許脈衝ENB係被輸入至定時控制器55、57。 80380-930805 -33 - 1248056 _ (29) I奁$鵁明績頁 當允許脈衝ΕΝΒ被輸入至定時控制器5 5時,在其下降時 刻U,定時控制器55使電源開關59成為〇Ν狀態,藉以通 過電源開關59,將電源電壓VDD供應至位準移動器52,使 位準移動器5 2成為作用狀態。而,在其作用期間中,當選 擇器脈衝selB被輸入時,此選擇器脈衝selB在位準移動器 52被移動位準成為電源電壓VDD之選擇器脈衝SELB,並 被輸入至定時控制器5 6。 當選擇器脈衝SELB被輸入至定時控制器56時,在其下 降時刻t2,定時控制器56使電源開關60成為〇N狀態,藉 以通過電源開關60,將電源電壓VDD供應至位準移動器53 ’使位準移動器5 3成為作用狀態。而,在其作用期間中, 當選擇器脈衝selG被輸入時,此選擇器脈衝“1(3在位準移 動器53被移動位準成為電源電壓VDD之選擇器脈衝SELG ,並被輸入至定時控制器5 5、5 7。 當選擇器脈衝S E L G被輸入至定時控制器5 5時,在其上 升時刻t3,定時控制器55使電源開關59成為OFF狀態,藉 以切斷電源電壓VDD對位準移動器52之供應,使位準移動 器5 2成為非作用狀態。即,位準移動器5 2僅在將選擇器脈 衝selB移動位準之期間中成為作用狀態,其外之期間成為 非作用狀態。 當選擇器脈衝SELG被輸入至定時控制器57時,在其下 降時刻t4,定時控制器5 7使電源開關6 1成為ON狀態,藉 以通過電源開關6 1,將電源電壓V D D供應至位準移動器5 4 ,使位準移動器5 4成為作用狀態。而,在其作用期間中, 80380-930805 -34- (30) 1248056 £8盧:¾复頁 當,擇器脈衝selR被輸入時,此選擇器脈衝_在位準移 動备54被移動位準成為電源電壓vdd之選擇器脈衝邮r ’並被輸入至定時控制器5 6。 當選擇器脈衝SELR被輸入至定時控制器“時,在其上 升時刻t5 ’定時控制器56使電源開關6〇成為〇ff狀態/,、藉 以切斷電源電壓VDD對位準移動器53之供應,使位準㈣ 器53成為非作用狀態。即,位準移動器川堇在將選擇器脈 衝_移動位準之期間中成為作用狀態,其外之期間成為 非作用狀態。 而,當允許脈衝enb轉移至低位準,允許脈衝enb轉移 至高位準時’位準移動器57在其上升時刻^,使電源開關 61成為OFF狀態,藉以切斷電源電壓vdd對位準移動器^ 之供應,使位準移動器54成為非作用狀態。即,位準移動 器⑷堇在將選擇器脈衝_移動位準之期間中成為作用 狀態,其外之期間成為非作用狀態。 由上述之動作說明中可以知悉,位準移動器52、53、54 僅在將選擇器脈衝selB、selG、selR移動位準之期間中 為作用狀態,其外之期間成為非作用狀態。此意味著.~ 含位準移動器52、53、54之位準變換電路”僅在選擇二 路14之類比開關SW1、SW2、SW3處於ON時(選擇時)成= 作用狀態,處於OFF時(非選擇時)成為非作用狀錢。 在此,在施行時間分隔驅動之選擇器電路Μ中,類比門 關SW1、SW2、SW3並非經當# 、人处 开] 吊處於〇Ν狀態,而係分別依岸 反覆施行ON刪動作’且不需要使該等互相連續地施行 80380-930805 * 35 * 發明說明績頁 1248056 (31) ΟΝ/OFF之動作,只要能夠使其互相隔著間隔,而在1 Η期 間内依序完成ΟΝ/OFF之動作即已足夠。
有鑑於此,在本實施形態中,採用在選擇器電路1 4非選 擇時,停止對位準變換電路1 5之位準移動器5 2、5 3、5 4 供應電源電壓VDD,而使其處於非作用狀態之構成。採用 此構成時,在位準變換電路1 5中,在不必要將選擇器脈衝 selB、selG、selR移動位準之期間,在位準移動器52、53 、5 4不會消耗直流電流,故可相對地減低位準變換電路1 5 ,甚至於驅動電路全體之耗電耗電力。 又,在上述構成之位準變換電路1 5中,由於將容許訊號 寫入訊號線1 8 — 1〜1 8 — m之允許脈衝enb移動位準之位 準移動器5 1經常處於作用狀態,因此,可由位準移動器5 1 經常輸出移動位準後之允許脈衝ENB,故也可併用以畫面 之一部分作為通常顯示區域,而將剩下之畫面作為白或黑 色顯示區域之局部顯示模態(部分畫面顯示模態)。
即,在局部顯示模態中,將剩下之畫面作為白或黑色顯 示區域之際,雖有必要使選擇器電路14之選擇器14一 1〜 1 4 一 k經常處於選擇狀態,但利用在該顯示區域中採取前 述之電路動作之順序,在非顯示區域中,如圖1 3之時間圖 所示,由非顯示區域之初段,鎖存有關選擇器脈衝selB 、selG、selR移動位準後之輸出,藉以使類比開關SW1、 SW2、SW3經常處於ON狀態。因此,在非顯示期間中, 可經常寫入白或黑色訊號,施行以往之局部顯示。 各像素具有記憶體時,在記憶體顯示部中,無必要使選 80380-930805 -36- 奪跟說興續頁 1248056 (32) 擇器電路14之選擇器14 — 1〜14〜k經常處於選擇狀態,故 可經常處於非選擇狀態。此時,在其作用顯示區域中採取 前述之電路動作之順序,在記憶體顯示部中,如圖1 4之時 間圖所示,由非顯示區域之初段,鎖存有關選擇器脈衝 selB、selG、selR移動位準後之輸出(低位準),藉以使類 比開關SW1、SW2、SW3經常處於OFF狀態。因此,在記 憶體顯示期間中,可切斷位準移動器5 1〜54之直流電力、 對選擇器1 4 一 1〜1 4〜k之充放電電力、甚至於對訊號線1 8 —1〜18— m之充放電電力端。 又,在上述第一、第二實施形態中,作為像素之顯示元 件,係以採用使用液晶單元之液晶顯示裝置之情形為例加 以說明,但本發明並非限定於對液晶顯示裝置之適用,作 為像素之顯示元件,也可適用於使用EL(液晶顯示裝置) 元件之EL顯示裝置等搭載位準變換電路之驅動電路一體 型顯示裝置全般。 <適用例> 圖1 5係表示本發明之可攜式終端裝置,例如行動電話機 之構成之概略之外觀圖。 本例之行動電話機係呈現在裝置殼體6 1之前面側由上 部側依序配置聽筒部62、輸出顯示部63、操作部64及話筒 部65之構成。在此種構成之行動電話機中,輸出顯示部63 例如使用液晶顯示裝置,作為此液晶顯示裝置,可使用前 述之第一、第二實施形態之液晶顯示裝置。 在此種行動電話機之輸出顯示部6 3中,作為在備用模態 80380-930805 -37- 1248056 —— 發明說明績頁 等之顯示機能,有僅在畫面之縱方向之一部分區域施行影 像顯示之局部顯示模態。以一例表示時,在備用模態中 ,如圖1 6所示,處於經常在畫面之一部分區域顯示電池剩 餘量、接收感度或時間等之資訊之狀態。而,在剩下之顯 示區域施行白(或黑)顯示。 如此,例如在搭載具有局部顯示機能之輸出顯示部6 3 之行動電話機中,使用前述第一實施形態之液晶顯示裝置 ,作為其輸出顯示部63,在多數個位準移動器構成之位準 變換電路之控制中,使用前述之階層型控制而僅在必要之 期間,使各位準移動器處於動作狀態時,即可利用切斷位 準.移動器之直流耗電部分,以增進低耗電力化,故具有可 謀求延長主電源之電池之一次充電之可用時間之優點。 又,使用前述第二實施形態之液晶顯示裝置,作為輸出 顯示部6 3,利用在選擇器非選擇時,使位準變換電路(位 準移動器)處於非作用狀態,可藉切斷直流耗電部分增進 低耗電力化,故具有可謀求延長主電源之電池之一次充電 之可用時間之優點。 又,在此,係以適用於行動電話機之情形為例加以說明 ,但並非限定於此,也可適用於母子電話之子機或PDA( 個人數位助理)等攜帶式終端裝置全般。 產業上之可利用性 依據本發明,由於在多數個位準移動器構成之位準變換 電路之控制中使用階層型控制,僅在必要之期間使各位準 移動器處於動作狀態,故與經常處於動作狀態時相比,可 80380-930805 -38- 聲^說明績頁 、'、* > 1-导 β s >· 1248056 (34) 降低在位準變換電路之直流電流之耗電,因此可相對地達 成裝置全體之低耗電力化。 又,在像素部之訊號線之驅動中使用選擇器驅動方式, 同時具有變換由外部輸入之選擇器脈衝位準之位準變換 電路之顯示裝置中,在選擇器(選擇構件)非選擇時,使位 準變換電路處於非作用狀態,故與經常處於作用狀態時相 比,可降低在位準變換電路之直流電流之耗電,因此可相 對地達成裝置全體之低耗電力化。
主要元件符號說明
11 像素部 12,13 垂直驅動電 路 14 選擇器電路 14-1〜14-k 選擇器 15 位準變換電 路 16 液晶顯示面 板 17-1〜17-n 掃描線 18-1〜18-m 訊號線 19 驅動器1C 2 1 液晶單元 22 保持電容 23 像素選擇用 開關 24 資料寫入用 開關 25 記憶體電路 26 資料讀出用 緩衝器 80380-930805 -39- 1248056 (35) 27 28- i 29- i 30- i 3 1 32 33 34 35 42 5 1 〜54 5 5,5 6,57 59,60 6 1 62 63 64 65 331,332 341 〜3 46,3 5 1,3 5 2,3 5 3 411,412,414,421,424 413,423 enb xenb 發噂辑,明、續頁: /¾¾ -在+、》、二、、二 <、、、**’、 < 資料讀出用開關 資料寫入控制線 資料讀出控制線 電源控制線 第一位準移動電路 第二位準移動電路 定時控制電路 第三位準移動電路 第四位準移動電路 第二鎖存電路部 位準移動器 定時控制器 電源開關 裝置殼體 聽筒部 輸出顯示部 操作部 話筒部 定時脈衝產生器 位準移動器 C Μ Ο S反相器 CMOS鎖存單元 輸入允許脈衝 反轉允許脈衝 80380-930805 -40- 1248056 (36) reg 定時控制脈衝 c η t 選擇器控制脈衝 v c k 垂直時鐘脈衝 p r t 局部控制脈衝 v d 垂直同步脈衝 we 寫入允許脈衝 d d c D C D C控制脈衝 bit 位元脈衝 r s t 復位脈衝 fid 記憶體控制脈衝 SW1,SW2,SW3 類比開關 SELB,SELG,SELR 選擇器脈衝 LT1,LT2 控制脈衝 發明說明績頁
80380-930805 -41 -

Claims (1)

1248056 拾、申請專利範圍 1. 一種位準變換電路,其特徵在於包含: 第一電路,其係經常處於動作狀態,並將在一定期 間成為作用之第一定時脈衝由第一電壓振幅變換位準 為第二電壓振幅者,與 第二電路,其係利用被前述第一電路變換位準後之 前述第一定時脈衝,在其作用期間處於動作狀態,並 將第二定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。 2. 如申請專利範圍第1項之位準變換電路,其特徵在於進 一步包含: 定時控制電路,其係依據被前述第一、第二電路變 換位準後之前述第一、第二定時脈衝,產生在前述第 一定時脈衝之作用期間成為作用之控制脈衝者;與 第三電路,其係利用前述控制脈衝,在其作用期間 處於動作狀態,並將第三定時脈衝由第一電壓振幅變 換位準為第二電壓振幅者。 3 .如申請專利範圍第2項之位準變換電路,其中 前述第三電路係對應於多數個前述第三定時脈衝而 包含多數個電路部分者。 4.如申請專利範圍第2項之位準變換電路,其中 前述定時控制電路係產生在前述第一定時脈衝之作 用.期間中不同之時刻成為作用之第一、第二控制脈衝, 前述第三電路係抽樣鎖存型位準移動器,其係在前 80380-930805 教範p讀頁 1248056 述第一、第二控制脈衝中先產生之控制脈衝之作用期 間處於非動作狀態而取入前述第三定時脈衝,且在成 為非作用時處於動作狀態而施行鎖存動作,並將其鎖 存資料與後產生之控制脈衝同步地以後段部分加以鎖 存者。 5. 如申請專利範圍第2項之位準變換電路,其特徵在於進 一步包含: 第四電路,其係利用被前述第三電路移動位準後之 前述第三定時脈衝,在其作用期間處於動作狀態,並 將第四定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。 6. 如申請專利範圍第5項之位準變換電路,其中 前述第四電路係對應於多數個前述第四定時脈衝而 包含多數個電路部分者。 7. —種顯示裝置,其特徵在於包含像素部,其係將像素 在基板上排列成矩陣狀所構成者;驅動構件,其係設 置於與前述像素部同一基板上,並驅動前述像素部之 各像素者;及位準變換構件,其係將由基板外部被輸 入之第一電壓振幅之定時脈衝變換位準為第二電壓振 幅而供應至前述驅動構件者; 前述位準變換構件係包含: 第一電路,其係經常處於動作狀態,並將在影像訊 號之水平消隱期間成為作用之第一定時脈衝由第一電 壓振幅變換位準為第二電壓振幅者;與 第二電路,其係利用被前述第一電路變換位準後之
1248056 前述第一定時脈衝,在其作用期間處於動作狀態,並 將第二定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。 8 .如申請專利範圍第7項之顯示裝置,其中 前述位準變換構件進一步包含: 定時控制電路,其係依據被前述第一、第二電路變 換位準後之前述第一、第二定時脈衝,產生在前述第 一定時脈衝之作用期間成為作用之控制脈衝者;與 第三電路,其係利用前述控制脈衝,在其作用期間 處於動作狀態,並將第三定時脈衝由第一電壓振幅變 換位準為第二電壓振幅者。 9.如申請專利範圍第8項之顯示裝置,其中 前述第三電路係對應於多數個前述第三定時脈衝而 包含多數個電路部分者。 1 0.如申請專利範圍第8項之顯示裝置,其中 前述定時控制電路係產生在前述第一定時脈衝之作 用期間中不同之時刻成為作用之第一 '第二控制脈衝, 前述第三電路係抽樣鎖存型位準移動器,其係在前 述第一、第二控制脈衝中先產生之控制脈衝之作用期 間處於非動作狀態而取入前述第三定時脈衝,且在成 為非作用時處於動作狀態而施行鎖存動作,並將其鎖 存資料與後產生之控制脈衝同步地以後段部分加以鎖 存者。 1 1 .如申請專利範圍第9項之顯示裝置,其中 1248056 申請專利範圍續頁, UiX < 、 Λ * 期間成為作用之脈衝者。 12.如申請專利範圍第11項之顯示裝置,其中前述位準變 換構件進一步包含: 第四電路,其係利用被前述第三電路移動位準後之 前述第三定時脈衝,在其作用期間處於動作狀態,並 將第四定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。 1 3 .如申請專利範圍第1 2項之顯示裝置,其中 前述第四電路係對應於多數個前述第四定時脈衝而 包含多數個電路部分者。 1 4.如申請專利範圍第7項之顯示裝置,其中 前述像素之顯示元件係液晶單元者。 15. —種顯示裝置,其特徵在於包含: 像素部,其係將像素在基板上排列成矩陣狀,同時 以該像素排列之行為單位,施行訊號線之配線所構成 者, 選擇構件,其係設置於與前述像素部同一基板上, 以時間分隔方式選擇分別成組之多數條訊號線而供應 訊號者;及 位準變換構件,其係將由基板外部被輸入之第一電 壓位準之選擇器脈衝變換為第二電壓位準而供應至前 述選擇構件,同時在前述選擇構件之非選擇時,處於 非作用狀態者。 1 6 ·如申請專利範圍第1 5項之顯示裝置,其中 前述位準變換構件係包含第一位準移動器,其係響 辛說專郝範圍績頁 、f ': 、- 、、 S V 1248056 應於容許訊號供應至前述訊號線之允許脈衝而處於作 用狀態,並將第一移位脈衝移動位準者;第二位準移 動器,其係在被前述第一位準移動器移動位準之前述 第一移位脈衝之消滅時刻處於作用狀態,並將第二移 位脈衝移動位準者;及第三位準移動器,其係在被前 述第二位準移動器移動位準之前述第二移位脈衝之消 滅時刻處於作用狀態,並將第三移位脈衝移動位準者; 前述第一位準移動器係在前述第二移位脈衝之產生 時刻處於非作用狀態,前述第二位準移動器係在前述 第三移位脈衝之產生時刻處於非作用狀態,前述第三 位準移動器係在前述允許脈衝之消滅時刻處於非作用 狀態者。 1 7 .如申請專利範圍第1 6項之顯示裝置,其中 前述位準變換構件係包含允許脈衝用位準移動器, 其係經常處於作用狀態,而可將由基板外部輸入之前 述第一電壓位準之前述允許脈衝移動位準為第二電壓 位準,並將其移動位準後之允許脈衝供應至前述第一 位準移動器者。 1 8 · —種攜帶式終端裝置,其特徵在於其輸出顯示部係使 用顯示裝置,該顯示裝置係包含像素部,其係將像素 在基板上排列成矩陣狀所構成者;驅動構件,其係設 置於與前述像素部同一基板上,並驅動前述像素部之 各像素者;及位準變換構件,其係將由基板外部被輸 入之第一電壓振幅之定時脈衝變換位準為第二電壓振 幅而供應至前述驅動構件者; 1248056 前述位準變換構件係包含: 第一電路,其係經常處於動作狀態,並將在影像訊 號之水平消隱期間成為作用之第一定時脈衝由第一電 壓振幅變換位準為第二電壓振幅者;與 第二電路,其係利用被前述第一電路變換位準後之 前述第一定時脈衝,在其作用期間處於動作狀態,並 將第二定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。 1 9.如申請專利範圍第1 8項之攜帶式終端裝置,其中前述 位準變換構件進一步包含: 定時控制電路,其係依據被前述第一、第二電路變 換位準後之前述第一、第二定時脈衝,產生在前述第 一定時脈衝之作用期間成為作用之控制脈衝者;與 第三電路,其係利用前述控制脈衝,在其作用期間 處於動作狀態,並將第三定時脈衝由第一電壓振幅變 換位準為第二電壓振幅者。 2 0 .如申請專利範圍第1 9項之攜帶式終端裝置,其中 前述第三電路係對應於多數個前述第三定時脈衝而 包含多數個電路部分者。 2 1 .如申請專利範圍第1 9項之攜帶式終端裝置,其中 前述定時控制電路係產生在前述第一定時脈衝之作 用期間中不同之時刻成為作用之第一、第二控制脈衝, 前述第三電路係抽樣鎖存型位準移動器,其係在前 述第一、第二控制脈衝中先產生之控制脈衝之作用期 間處於非動作狀態而取入前述第三定時脈衝,且在成 80380-930805
1248056 為非作用時處於動作狀態而施行鎖存動作,並將其鎖 存資料與後產生之控制脈衝同步地以後段部分加以鎖 存者。 2 2 .如申請專利範圍第2 0項之攜帶式終端裝置,其中 前述第三定時脈衝之一係在1場期間中之1水平掃描 期間成為作用之脈衝者。 2 3 ·如申請專利範圍第2 2項之攜帶式終端裝置,其中前述 位準變換構件進一步包含: 第四電路,其係利用被前述第三電路移動位準後之 前述第三定時脈衝,在其作用期間處於動作狀態,並 將第四定時脈衝由第一電壓振幅變換位準為第二電壓 振幅者。 2 4.如申請專利範圍第2 3項之攜帶式終端裝置,其中 前述第四電路係對應於多數個前述第四定時脈衝而 包含多數個電路部分者。 2 5 .如申請專利範圍第1 8項之攜帶式終端裝置,其中 前述顯示裝置係使用液晶單元作為前述像素之顯示 元件之液晶顯示裝置者。 26. —種攜帶式終端裝置,其特徵在於包含輸出顯示部, 並使用液晶顯示裝置作為此輸出顯示部, 前述液晶顯示裝置係包含: 像素部,其係將像素在基板上排列成矩陣狀,同時 以該像素排列之行為單位,施行訊號線之配線所構成 者; 選擇構件,其係設置於與前述像素部同一基板上, !248〇56 申故專利範園績頁 以時間分隔方式選擇分別成組之多數條訊號線而供應 訊號者;及 位準變換構件,其係將由基板外部被輸入之第一電 壓位準之選擇器脈衝變換為第二電壓位準而供應至前 .乂,. 述選擇構件,同時在前述選擇構件之非選擇時,處於 非作用狀態者。 2 7 .如申請專利範圍第2 6項之攜帶式終端裝置,其中 可述位準變換構件係包含第一位準移動器,其係響 應、方八玄二 女二 上 、谷汗訊號供應至前述訊號線之允許脈衝而處於作 用狀能,# μ 〜、並將弟一移位脈衝移動位準者;第二位準移 ^ 其係在被前述第一位準移動器移動位準之前述 移位脈衝之消滅時刻處於作用狀態,並將第二移 @脈衝敕 、 述〜 力位準者;及第三位準移動器,其係在被前 位準移動器移動位準之前述第二移位脈衝之消 成時刻#、人 < &作用狀態,並將第三移位脈衝移動位準者; 則迷宽 、 睡、, 〜位準移動器係在前述第二移位脈衝之產生 ^ F作用狀態’前述第二位準移動器係在前述 位 r脈衝之產生時刻處於非作用狀態,前述第三 子移動tm 狀態者咨係在前述允許脈衝之消滅時刻處於非作用 2 8 ·如申社 前述專利範圍第2 7項之攜帶式終端裝置,其中 其係、^ 2準變換構件係包含允許脈衝用位準移動器, 述第ΓI處於作用狀態,而可將由基板外部輸入之前 位率I壓位準之前述允許脈衝移動位準為第二電壓 位準移ί將其移動位準後之允許脈衝供應至前述第一 砂動器者。 80380-930805
TW091123591A 2001-10-19 2002-10-14 Level converter circuits, display device and portable terminal device TWI248056B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001322261 2001-10-19
JP2001322262 2001-10-19

Publications (1)

Publication Number Publication Date
TWI248056B true TWI248056B (en) 2006-01-21

Family

ID=26623997

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091123591A TWI248056B (en) 2001-10-19 2002-10-14 Level converter circuits, display device and portable terminal device

Country Status (8)

Country Link
US (2) US7116307B2 (zh)
EP (1) EP1437708A4 (zh)
JP (2) JP4016208B2 (zh)
KR (1) KR100909133B1 (zh)
CN (1) CN100533533C (zh)
SG (1) SG162606A1 (zh)
TW (1) TWI248056B (zh)
WO (1) WO2003036606A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108538267A (zh) * 2018-04-20 2018-09-14 昆山龙腾光电有限公司 驱动电路和液晶显示装置
TWI717318B (zh) * 2014-12-02 2021-02-01 南韓商三星顯示器有限公司 有機發光顯示器

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100547124B1 (ko) * 2003-06-23 2006-01-26 삼성전자주식회사 본체 단말기 및 그의 동작 방법
JP2005266043A (ja) * 2004-03-17 2005-09-29 Hitachi Displays Ltd 画像表示パネルおよびレベルシフト回路
CN100417021C (zh) * 2004-03-30 2008-09-03 友达光电股份有限公司 电压电平转换装置及连续脉冲发生器
JP4127232B2 (ja) * 2004-04-01 2008-07-30 セイコーエプソン株式会社 レベルシフタ、レベルシフト回路、電気光学装置、及び電子機器
KR100570661B1 (ko) * 2004-04-29 2006-04-12 삼성에스디아이 주식회사 레벨 시프터 및 이를 이용한 평판 표시 장치
JP4285386B2 (ja) * 2004-10-04 2009-06-24 セイコーエプソン株式会社 ソースドライバ、電気光学装置及び電子機器
CN101040440B (zh) * 2004-10-14 2012-06-13 夏普株式会社 电平移位器电路、驱动电路及显示装置
JP4887799B2 (ja) * 2006-01-20 2012-02-29 ソニー株式会社 表示装置および携帯端末
KR100715933B1 (ko) * 2006-01-21 2007-05-08 주식회사 실리콘웍스 액정표시장치의 구동회로
KR101219043B1 (ko) * 2006-01-26 2013-01-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 장치
JP5027447B2 (ja) 2006-05-31 2012-09-19 株式会社ジャパンディスプレイイースト 画像表示装置
KR100808014B1 (ko) * 2006-09-11 2008-02-28 (주)실리콘화일 3개의 트랜지스터를 구비하는 단위픽셀 및 이를 구비하는픽셀 어레이
KR101599453B1 (ko) 2009-08-10 2016-03-03 삼성전자주식회사 레벨 쉬프터를 포함하는 반도체 장치, 디스플레이 장치 및 그 동작 방법
EP2560153A4 (en) * 2010-04-16 2014-05-07 Sharp Kk SCOREBOARD
JP5631391B2 (ja) * 2010-06-01 2014-11-26 シャープ株式会社 表示装置
US8902205B2 (en) * 2011-06-01 2014-12-02 Pixtronix, Inc. Latching circuits for MEMS display devices
JP2015184633A (ja) * 2014-03-26 2015-10-22 ソニー株式会社 表示装置及び表示装置の駆動方法
KR102363339B1 (ko) * 2014-11-26 2022-02-15 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102334265B1 (ko) * 2014-12-02 2021-12-01 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102348666B1 (ko) * 2015-06-30 2022-01-07 엘지디스플레이 주식회사 표시장치와 이를 이용한 모바일 단말기
KR102456790B1 (ko) * 2015-10-30 2022-10-21 엘지디스플레이 주식회사 게이트 드라이버, 표시패널 및 표시장치
US10410571B2 (en) * 2016-08-03 2019-09-10 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
KR102608951B1 (ko) 2018-09-06 2023-12-04 삼성전자주식회사 디스플레이 장치 및 디스플레이 장치의 제어방법

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2272536B1 (zh) * 1974-05-20 1978-02-03 Tokyo Shibaura Electric Co
JPS5925406B2 (ja) * 1975-02-28 1984-06-18 株式会社東芝 レベルシフト回路
JPS5634233A (en) 1979-08-29 1981-04-06 Hitachi Ltd Complementary level converting circuit
US5028817A (en) * 1990-06-14 1991-07-02 Zoran Corporation Tristable output buffer with state transition control
JPH0690161A (ja) * 1992-09-09 1994-03-29 Hitachi Ltd 入力回路、及び半導体集積回路
US5586235A (en) * 1992-09-25 1996-12-17 Kauffman; Ivan J. Interactive multimedia system and method
US5684750A (en) 1996-03-29 1997-11-04 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device with a sense amplifier including two types of amplifiers
US5955893A (en) * 1996-12-16 1999-09-21 Macronix International Co., Ltd. Power saving buffer circuit buffer bias voltages
JP3428380B2 (ja) * 1997-07-11 2003-07-22 株式会社東芝 液晶表示装置の駆動制御用半導体装置および液晶表示装置
JP4044187B2 (ja) * 1997-10-20 2008-02-06 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置およびその作製方法
JPH11327518A (ja) * 1998-03-19 1999-11-26 Sony Corp 液晶表示装置
US6580411B1 (en) * 1998-04-28 2003-06-17 Sharp Kabushiki Kaisha Latch circuit, shift register circuit and image display device operated with a low consumption of power
JP2000227784A (ja) * 1998-07-29 2000-08-15 Seiko Epson Corp 電気光学装置の駆動回路および電気光学装置
JP2001134248A (ja) * 1998-11-04 2001-05-18 Matsushita Electric Ind Co Ltd 動作回路及びその動作回路を用いた液晶表示パネルの内蔵駆動回路
KR20020006019A (ko) * 1998-12-14 2002-01-18 도날드 피. 게일 휴대용 마이크로디스플레이 시스템
JP3632840B2 (ja) * 2000-02-28 2005-03-23 シャープ株式会社 プリチャージ回路およびそれを用いた画像表示装置
JP4471444B2 (ja) * 2000-03-31 2010-06-02 三菱電機株式会社 液晶表示装置ならびにこれを備えた携帯電話機および携帯情報端末機器
CN1325100A (zh) * 2000-05-18 2001-12-05 刘德智 公交车辆无线数据传输广告显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI717318B (zh) * 2014-12-02 2021-02-01 南韓商三星顯示器有限公司 有機發光顯示器
CN108538267A (zh) * 2018-04-20 2018-09-14 昆山龙腾光电有限公司 驱动电路和液晶显示装置

Also Published As

Publication number Publication date
KR100909133B1 (ko) 2009-07-23
US7911434B2 (en) 2011-03-22
CN1478267A (zh) 2004-02-25
US7116307B2 (en) 2006-10-03
SG162606A1 (en) 2010-07-29
JP4016208B2 (ja) 2007-12-05
US20070063958A1 (en) 2007-03-22
CN100533533C (zh) 2009-08-26
EP1437708A4 (en) 2010-01-06
EP1437708A1 (en) 2004-07-14
WO2003036606A1 (fr) 2003-05-01
US20040041777A1 (en) 2004-03-04
JPWO2003036606A1 (ja) 2005-02-17
KR20040045393A (ko) 2004-06-01
JP2007328358A (ja) 2007-12-20

Similar Documents

Publication Publication Date Title
TWI248056B (en) Level converter circuits, display device and portable terminal device
TWI235267B (en) Liquid crystal display and its controlling method, and portable terminal
US6791539B2 (en) Display, method for driving the same, and portable terminal
TWI229310B (en) Display device, method for driving the same, and portable terminal apparatus using the same
KR100865542B1 (ko) 표시장치용 타이밍 발생회로 및 이것을 탑재한 표시장치
TWI246669B (en) Electro-optical device, method of driving electro-optical device, method of selecting scanning line in electro-optical device, and electronic apparatus
TWI252457B (en) Liquid crystal display device and portable terminal device comprising it
JP2011085680A (ja) 液晶表示装置、走査線駆動回路および電子機器
CN102201192B (zh) 电平移位电路、数据驱动器及显示装置
TW546604B (en) Display device and driving method of the same
JP4831657B2 (ja) 液晶表示駆動用半導体集積回路
TW201005714A (en) Display module and driving method thereof
CN104240653B (zh) 触控显示装置
TW546616B (en) Display device
JP2002350808A (ja) 駆動回路および表示装置
TWI529687B (zh) 驅動晶片、面板驅動系統及面板驅動方法
CN100570457C (zh) 栅极驱动器、光电装置、电子设备以及驱动方法
JP2005010617A (ja) 電気光学装置及びその駆動方法並びに電子機器
JP2003167562A (ja) 表示装置およびこれを用いた携帯端末装置
CN101202113B (zh) 半导体电路、移位寄存器电路、显示装置以及电子设备
CN1979620A (zh) 显示装置的控制电路、显示装置及应用其的电子设备
CN100583200C (zh) 显示装置和便携式电话装置
TW535136B (en) Clock generation circuit for display apparatus and display apparatus incorporating the same
JP2004212811A (ja) マトリックス型表示装置、及びマトリックス型表示装置の駆動方法
JP2002314400A (ja) 信号レベル変換回路、信号レベル変換装置、および画像表示応用機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees