TWI236215B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TWI236215B
TWI236215B TW093101520A TW93101520A TWI236215B TW I236215 B TWI236215 B TW I236215B TW 093101520 A TW093101520 A TW 093101520A TW 93101520 A TW93101520 A TW 93101520A TW I236215 B TWI236215 B TW I236215B
Authority
TW
Taiwan
Prior art keywords
region
current path
electrode
semiconductor device
aforementioned
Prior art date
Application number
TW093101520A
Other languages
English (en)
Other versions
TW200417144A (en
Inventor
Tetsuro Asano
Mikito Sakakibara
Toshikazu Hirai
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200417144A publication Critical patent/TW200417144A/zh
Application granted granted Critical
Publication of TWI236215B publication Critical patent/TWI236215B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/06Intermediate parts for linking two coupling parts, e.g. adapter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/60Substation equipment, e.g. for use by subscribers including speech amplifiers
    • H04M1/6033Substation equipment, e.g. for use by subscribers including speech amplifiers for providing handsfree use or a loudspeaker mode in telephone sets
    • H04M1/6041Portable telephones adapted for handsfree use
    • H04M1/6058Portable telephones adapted for handsfree use involving the use of a headset accessory device connected to the portable telephone
    • H04M1/6066Portable telephones adapted for handsfree use involving the use of a headset accessory device connected to the portable telephone including a wireless connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12032Schottky diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12036PN diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13063Metal-Semiconductor Field-Effect Transistor [MESFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Ceramic Engineering (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

1236215 玫、發明說明 【發明所屬之技術領域】 …本發明係有關—種半導體裝置,特別是有關大幅提 高靜電破壞電壓之半導體裝置。 【先前技術】 乂衛生傳送接收機之出現為開端之一般民用微波機 器市場,隨著行動電話之世界性普及,規模一舉擴大, 現在,無線見頻用途之市場正重新正式開始。這些市場, 主要使用適合微波用之坤化鎵(GaAs)元件(⑽岭以及 將習知之Si元件微細化、立體構造化,從而謀求低寄生 電容化、低寄生電阻化之Si微波元件。 第23圖,係表示化合物半導體開關電路裝置之電路 圖。第1FET(場效電晶體}1與第2ρΕΤ2之源電極(或汲 電極)與共同輸入端子IN連接,FET1與fet2之閘電極 分別通過電阻R1、R2與第1及第2控制端子⑶一卜 ⑶―2連接,並且FET1以及FET2之汲電極(或源電極) 係與第1及第2輸出端子0UT1、OUT2相連接。施加於 第1及第2控制端子⑶―i、cu— 2的控制信號係相補 信號,形成使施加有H位準的信號側之fet導通(〇n), 而將施加於共同輸入端子m之輸入信號傳送至其中之 一的輸出端子。電阻R1、R2,分別具有ι〇κω之電阻值, 配置/電阻之目的在於·相重十交流接地之控制端子⑶—
Ct/— 2之直流電位,防止高頻信號通過閘電極漏出。 第24圖表不將該化合物半導體開關電路裝置積體 315413 5 1236215 化後之化合物半導體晶片之一例。
GaAs基板上中央部配置有進行開關之FET1以及 FET2 ’各FET之閘電極上連接有電阻Ri、R〕。而對應 共同輸入端子IN、輸出端子0UT1、0UT2、控制端子 1 Ctl 2之¥塾(Pad)則設於基板之周邊。用虛線 表不之第2層配線係形成各FET之閘電極時,同時形成 之閘金屬層(Τ"Ρ"Αι〇20,實線所表示之第3層配線係進 行各tl件之連接及焊墊形成之焊墊金屬層 (i/Pt/Au)30。第1層之基板上,歐姆接觸之歐姆金屬層 (AuGe/Ni/Au)係用於形成各FET之源電極、汲電極以及 各電阻兩编之拉出電極,第n圖中,由於與焊墊金屬層 重疊,因此未在圖中表示。 第24圖所示之FET1形成於由一點鏈線圍成之長方 形動作區域12中。從下側延伸之梳齒狀之3根第3層焊 墊金屬層30係與輸出端子〇UT1相連接之源電極13(或 /及電極)’其下方有由第i層歐姆金屬層丨〇所形成之源 電極14 (或’及電極)。而從上側延伸之梳齒狀之3根第3 層之烊墊金屬層30係連接於共同輸入端子IN之汲電極 15(或源電極),其下方有由丨層歐姆金屬層所形成之汲 電極14(或源電極)。該兩電極以咬合梳齒之形狀配置, 其中間由第2層閘金屬層2〇所形成之問電極i 7以5根 梳齒狀配置於動作區域12上。FET1以及FET2共用從 上側延伸之正中之梳齒汲電極1 5(或源電極),並有利於 小型化。在此,閘寬6〇〇μιη之意思是,各FET之梳齒狀 315413 6 1236215 閣電極17之閘寬總和分別為6〇〇μιη。 如前所述,以往之開關回路裝置,沒有特別對應保護靜 電破壞(例如,日本專利特願2〇〇〇_141387號說明書)。 【發明内容】 (發明所欲解決之課題) 在第25圖中,顯示第24圖所示之開關電路裝置之 猙電破壞電壓之測試結果。在此之靜電破壞電壓之測 試,以下列條件進行。在220PF之試驗用電容之兩端印 加試驗用電壓,在試驗用電容儲積了電荷後,截斷用於 方也加電壓之配線。之後,在被試驗元件(FET)之兩端不附 加電阻成分以及感應裔之狀態下,使試驗用電容所儲積 之電荷放電,然後測試FET是否受到破壞。如果沒有受 到破壞,;則逐次增加施加電壓1〇V,反復重複試驗,直 至FET受到破壞的最初之施加電壓測定作為靜電破壞電 壓。 從圖中可知,以往由於沒有實施提升靜電破壞電壓 之對策,特別是在施加控制信號之共同輸入端子ιΝ至 控制端子Ctl一 1之間、共同輸入端子ιΝ至控制端子 Ctl—2之間之靜電破壞電壓都只有14〇v,為最低的。 靜電破壞電壓根據不同端子間之值而有不同。決定 4淨電破壞電壓之詳細機制雖並不明確,但在開關電路 装置中,顯示最低之靜電破壞電壓之2端子間之值,一 般為如前所述之1 〇〇V左右以下,使用時必須注意小心。 即成為最低靜電破壞電壓之端子間之值,支配該整體元 3154]3 7 1236215 件之靜電破壞電壓,因此提高該端子間之靜電破壞電廢 成為了課題。 並不限於此例,這些微波通信用元件,與其他之音響 用、影像用、電源用元件不同,内藏於該些元件之與特 基(schottky)結合或pn結合電容小,就有了這些結合對 靜電較脆弱之問題。 θ 一般保護元件不受靜電破壞之方法,可知有在内藏 於元件、容易發生靜電破i裏之ρη、结合、肖特基結合之雨 端,並聯連接靜電破壞保護二極體。但是,在微波元件 中,由於連接保護二極體,會使寄生電容增加,導致高 頻特性惡化,因此不能使用這種方法。 (用以解決課題之手段) 本發明係鑒於以上之各種缺點而研發者,通過以下 方法,提高了靜電破壞電壓。第丨,包含有:在基板上 具有多個電極之動作區域、具有與前述電極連接之多個 電極墊之元件、從一個前述電極墊通過多個路徑所延伸 之用於連接於4述動作區域上之1個電極之連接裝置、 將 '、、邑緣區域配置于第丨高濃度區域與第2高濃度區域間 之多個保護元件,其中在前述各路徑途中,前述之丨個 電極與其他的前述電極間,分別至少各連接有1個前述 保護元件’以將該兩電極間之靜電破壞電壓,相較於連 接前述保護元件前,提高20V以上,從而解決了問題者。 第2 ’包含有··連接於基板上動作區域表面之閘電 極、源電極以及汲電極、具有與前述各電極相連接之多 315413 1236215 數個私極墊之元件、從一個前述電極墊通過多個路徑所 i伸之與4述動作區域相連接之連接裝置、在第1高濃 度區域與第2高濃度區域間配置了絕緣區域之多個保護 兀件 '其中在丽述各路徑途中,前述1個電極與其他的 刖述電極間,分別至少各連接有i個前述保護元件,以 將β兩電㈣之靜電破壞電壓’相較於連接前述保護元 件前,提高20V以上,從而解決問題者。 其中,前述多個保護元件,係分別配置於與前述元 件之其他電極相連接之電極墊之鄰接處。 “其中,前述第1及第2高濃度區域之至少一個與金 屬電極相連接’且前述金屬電極為與前述元件之電極連 接之電極塾’或與該電極墊相連接之配線之一部分。 夕個幻述第1南濃度區域係與前述連接裝置相 連接。 义又,多個前述第2高濃度雜質區域,係設於分別與 别述其他電極相連接之雷&執 咬任 < 玉極墊之周邊的第3高濃度區域 之一部分。 並且’至少一個前述連接裝置之一部分係電阻。 又,多個前述第!高濃度區域,係前述連接 一部分。 弟形成有第丨及第2FET,該第1及第2fet設 有連接於基板上之動作區域表面之源電極、閘電極、汲 電極以及連接各電極之電極塾,並以兩断共同之源電 極或沒電極連接之端子作為共同輸人端子,以連接於兩 315413 9 1236215 FET之汲電極或源電極之端子分別作為第丨及第2輸出 端子,以連接於兩FET之閘電極之其中之—之端子分別 :為第1及第2控制端子,且在前述兩控制端子施加控 制㈣,通過與前述兩控制端子以及前述間電極相連接 ^連接裝置之電阻,使其中—個FET導通,而形成前述 八同輪入端子與前述第1及第2輪出端子之其中之一之 信號路徑之開關電路褒置;從至少與一個前述控制端子 連接之電極墊’延㈣多個路徑上而連接在前述動作區 ::之前述閉電極之連接裝置;以及在第】高濃度區域 2南濃度區域間配置了絕緣區域之多個保護元件; 在前述多個路徑途中’分別至少各將一個前述保護元 件,連接於閘電極—源電極之間、或閘電極—沒電極之 間、或與兩者連接,使該兩電極間之靜電破壞電麼,與 連接前述2護元件前相比提高辦,從而解決了問題:、 又’别述多個保護元件’係配置於分別與前述共同 輸入端子相連之電極墊以及與前述f^ 連接之電極墊之鄰接處。 出細子 前述第1及第2高濃度區域的至少一個係與金屬電 桎連接,4金屬電極係為與前述開關電路裝置端子相連 接之電極塾或與該電極塾相連接之配線之—部分。 連接又,多個前述第丨高濃度區域係與前述連接袭置相 多個珂述第2高濃度雜質區域,設於該電極墊 別與前述共同輪入媳;、击# Α Ί ,、j彻入鳊子連接之電極墊以及與第丨或第2 315413 10 !236215 高濃度區域之一部 輪出端子連接之電極墊之周邊的第3 分0 分。 又前述連接裝置之一部分為電阻 多個前述第1高濃度區域,係前 述連接裝置 之一部 灯石則地弟1尚濃度雜質 锋、‘办 X舟有2個側而,於、+、 向/辰度雜質區域係與前述第1古、、曲 * 個側面相向配置,寬产 回,辰X雜質區域之一 仰丨j ac置,冗度並充分較曲 為大,前述頌螃π θ π班 ν》辰度雜質區域 巧穴別述絶緣區域配置於前述第 區域之周圍,前述保護元件, f 2心度雜質 電洞電流之路徑之第!電流路徑 及 第1電;w路徑形成於前述第丨 ° 相科而Μ 弟2回浪度雜質區域之 :對面間以及該兩區域之底面附近間之前述絕緣區域 广:述第2電流路徑形成於從前述第2高濃 k域’迂回於比前述第1及篦 笫及第2南濃度雜質區域更深之 。…而至珂述第1高濃度雜質區域之另一側面 絕緣區域中。 4 :述第1高濃度雜質區域上設有延伸部,在該延伸 部與前述第2高濃度雜質區域間之前述絕緣領域上,形 成有成為電子電流及電洞電流路徑之第3電流路徑。 卜=L前述第1高濃度雜質區域具有2個側面;前述 第2高濃度雜質區域具有2個側面,並以與前述第^高 /辰度雜貝區域相等之寬度,與該區域相互以1個側面相 向配置·’前述絕緣區域係配置於前述第丨及第2高濃度 315413 11 1236215 雜質區 以及電 徑,該 區域之 區域中 雜質區 質區域 一側面 在 部與前 成有成 徑。 為電子電流 2電流路 高濃度雜質 之前述絕緣 第2高濃度 2高濃度雜 貝區域之另 ,在該延伸 區域中,形 3電流路 域之周圍;前述保護元件,係具備成 洞電流之路徑之第1電流路經以及第 第1電流路徑形成於前述第1及第2 相對面間以及該兩區域之底面附近間 ,而前述第2電流路徑形成於從前述 域之另一側面迂回於比前述第丨及第 更深之區域,而至前述第1高濃度雜 之鈾述絕緣域中。 幻这弟1而》辰度雜質區域設有延伸部 述第2南濃度雜質區域間之前述絕緣 為電子電流以及電洞電流之路徑之第 前述第2高濃度雜質區域上設有 部與前述第1高濃产雜皙F R „ 在邊延伸 辰度雜貝£域間之前述絕緣區域上^ 成有成為電子電流及電洞電流路徑之第3電 > f述第1高濃度雜質區域之寬度在以下V 别述第2電流路徑具有遠較前述第、―… 之傳導度調變效率。 〃'L !為高 通過前述第2電流路徑之 電流路徑之電流值為同等以上者。 k弟1 第2電流路徑,係形成為確保距離前述 雜質區域之前述其他側面1〇#m以上之寬度者。円展度 前述第2電流路徑,係形成為確° 前述第1及第2高濃度雜質區域&向距離 X低邛20// m以上之寬度 315413 12 1236215 者。 〕述第2電流路彳至,係藉由隨著前述靜電能量之增 力而:1%變寬的電流路徑,從而提高傳導度調變效率。 “ ^述第1回’辰度雜質區域與第2高濃度雜質區域間 :备為40fF以下’並藉由連接前述第i及第2高濃度 ,、貝區域,使靜電破壞電壓與連接前相比提冑了 1〇倍以 珂述第3電流路徑,係具有遠較前 為南之傳導度調變效率 則述第3電流路徑’係麵距離前述延伸部之側面 1〇"m以上之寬度而形成者。 前述第3電流路#,係藉由隨著前述靜電能量之增 ^而:幅變寬的電流路徑,從而提高傳導度調變效率。 月'J述絕緣區域,係鄰接 度雜質區域之周圍.在」:…1及第2高濃 之至… 弟1及第2高濃度雜質區域 對面::中,確保與前述兩高濃度雜質區域之相 對面:相反側之前述絕緣領域在1〇心以上者。 前述絕緣區域’係鄰接配置於前述第i及第2高噥 度雜質區域周圍,並在前 / 之相對面之延伸方向上,確伴卜-度雜質區域 域。 “ # M上之前述絕緣區 (發明之效果) 若依照本發明 則可取得如下各效 如以上詳細說明 果0 315413 13 1236215 接人 1 ’容易產生靜電破壞之包含pn接合,或肖特基 口之成為FET特別弱之結合之電極間,通過連接由高 濃度區祕 崎〜絕緣區域一高濃度區域構成之保護元件,可 立由外W施加之靜電能量偏流。藉此,因在保護元件内 ◎使猙電能量放電,故可衰減連接到保護元件之至電 極間^靜電能量,而保護FET不受到靜電破壞。 ^第2,通過在從被保護元件之端子至動作區域上之 ^ 路彳二途中連接保護元件,可有效地保護動作區域 上之易受靜電破壞之接合,使之不受靜電破壞。 第3,由於保護元件鄰近ΙΝ、〇υτ兩焊墊,並且連 接至離破施加靜電能量之控制端子焊墊之距離W側、 ㈤Τ側同樣私度之鄰近處,因此可使靜電能量最有效地 衰減,並能同程度地以最大限度地以提高間、 OUT — Ctl間雙方之靜電破壞電壓。 第4,由於保護元件係由古 更几讦係由同,辰度區域—絕緣區 高==成’且沒有ρη接合,故幾乎不會發生保護 兀件自身之寄生電容。可在同一基板中,與被保護元件 -起做入保護元件’而幾乎不伴有寄生電容 此不會劣化高頻特性,從而可防止被保護元件^電^ 壞。 笛 反 放電靜電能量之面,與成為水平面之保護二極*牛之 由於成為垂直面,故幾乎不會導曰 ° _不同, 可進行將其積體化。 《大’而 第6,保護元件·,藉由使成為保護元件之端子之 315413 14 1236215 第ln +型區域201以及第2n+型區域之至少其中之一之 回/辰度區域寬度為5 # m以下,在絕緣區域2〇3上形成 第2電流路徑12,電子電流、電洞電流、分佈於再結合 之所有廣泛範圍’故在該種情況下傳導度調變效率變 面〇 第7 ’通過第2電流路徑12,電流在廣泛範圍流動, 因此溫度下降,該種情況下載子移動度上升,並且電流 增加。 第8,通過第2電流路徑12,所施加之靜電電壓越 同,傳V度凋變效率就越上升,由於電流路徑大幅變寬, 可自動調整傳導度調變效果。 第9,使成為保護元件一方之端子之高濃度區域之 寬度為5#m以下,第丨電流路徑n也隨著靜電電壓增 大,使電流在更深處流動,與第2電流路徑12相同,可 自動調整傳導度調變效果。 第10,通過充分確保可成為第2電流路徑12之絕 緣區域203,可使靜電破壞電壓提高2〇倍以上。 第11 ’ b構造中,若確保第ln+型區域2〇1之外側 之絕緣以或2〇3寬度0在10…上,則可更加擴大第 2電流路徑Ϊ2而得以更加提升傳導度調變效率。具體而 言,若確保/?為25 // m,則較a構造的保護元件,至少 約可流通^倍的電流。第12,因晶片的配置而無法^ 保足夠的/3、5或相向面0S距離的情況下,在第 型領域201上設延伸部300’確保在延伸部3〇〇與其他 315413 15 1236215 構成要素之間的寛度( 、 而/ 仙 、 “ m以上之絕緣區域203, 邛00與第2n +型區域2〇2之 導度調變效率高之電子· s $成成為傳 電流路徑13。 …及笔洞電流之路徑之第3 間更大之電… 延伸部3°°及第…型區域2。2 第徑。由於在裝置之深度方向上,形成有 弟3 -电流路徑13,因此 【實施方式】 -度方向之電流。 態。使用第1圖至弟Μ圖,詳細說明本發明之實施形 關二:圖,係表示成為被保護元件之化合物半導體開 關电路裝置100之電路圖。第】 極〃弟2FET2之源電 ^ ee ^ 、輸而子1N相連接,FET1與FET2 ::分別通過電阻R1、R2,與第1…控制端 極(hi、CU—2相連接,並且,咖與啦2之汲電 (次源電極)係與第】及OUT1輸出端子2、〇υτ2相連 :。施加於第!及第2控制端子⑶―卜…之㈣ 係相補信號’使施加了 Η位準信號側之fet導通 )认並將施加於共同輸入端子IN之輸入信號則傳至 系—輪出端子。 成為父流接地之控制端子Ctl 配置電阻Rl、R2的目的,係為防止高頻信號對 1、Ct】一2之直流電 從抑、4閘私極漏出。而後面將提到,各電阻R1、R2 而子Ctl l、Ctl—·2多個路徑,與丁1以及fe丁2 315413 16 1236215 之間電極連接。本實施形態中,例如將路徑作為2個, 從控制端子CtI—1延伸有電阻R1—1、R1 —2,與FET1 之閘電極連接、從控制端子ct】_2延伸有電阻R2—卜 R2—2,與FET2之閉電極連接。 如第1圖⑷所示之電路,係使用第10圖所示之 GaAs FET之稱作咖丁⑶响㈣D〇uMe η簡單極 雙投)之化合物半導體開關電路裝置,在2個FET之閘— 源電極以及閘—汲電極間連接有保護元件2〇〇。控制端 子⑶―1,與㈣1之閉電極連接,控制端子Ctl—2鱼 FET2之間電極連接,⑶—1與IN之間、以及ctl—2盘 IN間、⑶―1與0UT1之間以及⑶一2與0UT2之間, 分別連接有保護元件2 〇 〇。 第1圖(Β)係將帛i圖⑷之FET部分置換為内部等 效電路之圖。纟GaAsMESFET⑽中,於考慮靜電破壞 電壓日Η肖特基結合係逆偏壓狀態。,這時之等效 電路,係在閘電極G—源電極s間以及間電極G—汲電 極D間,與肖特基能障二極體115相連接之電路。 保護不受靜電破壞,則只要減輕有關弱結合之閘電 極105之肖特基結合之靜電能量即可。因此,本實施形 態中,在MESFET1 00之2電極間連接有前述之保護元 件200,對於從對應2電極間所施加之靜電能量,為使 其部分放電,設置了成為分路之路徑,通過這樣,保護 弱接合不受靜電破壞。 這裏,有關保護元件200,利用第2圖進行說明。 315413 17 1236215 第2圖係顯示保護元件之概要圖。 本說明書中之保護元件2GG,如圖所示,係在鄰近 的第1高濃度雜質區域2()1與第2高濃度雜質區域2〇2 而子間配置了絕緣區域2 0 3之元件。第1及第2 之鬲濃度雜質區域201、202,通過在基板1〇1上進行離 子植入以及擴散而設置。在本說明書中,以下將這些高 /辰度雜貝區域,作為第ln+型區域2〇ι、第2n +型區域 2〇2進行說明。第!及第2n+型區域2〇1、2〇2,以能通 過靜電能量之距離,例如分離4//m&右而設,其雜質 區之濃度總都在lx 10ncm·3以上。第i及第2n+型區域 2〇1 202間,相接配置有絕緣區域203。這裏,絕緣區 域203,並非完全電性絕緣,係半絕緣性基板之一部分, 或疋向基板1 0 1離子植入雜質之絕緣化之絕緣化區域。 絕緣區域203之雜質濃度,希望在lx 1014cnr3以下左 右,電阻率為lx l〇3Qcm以上。 絕緣區域203之兩端相接配置有第1及第2n+型區 域201、202,若將第!及第2n+型區域2〇1、202之間 距設為4μπι左右,則第!及第2n+型區域2〇1、202向 著各自連接之被保護元件之2電極間,可將由外部施加 之靜電能量通過絕緣區域203放電。 遠2個n +型區域之間距4μπι,係對通靜電能量之適 當距離,如果距離1 〇 μηι以上,則保護元件間之放電為 非確實者。η +型區域之雜質濃度以及絕緣區域之電阻 值也是如此。 18 315413 1236215 由於通常之FET動作為不施加類似靜電之高電壓, 口此L號不叾通過4 // m之絕緣區域。而在微波之高頻 亦相同,信號不會通過4 # m之絕緣區域。因此在通常 之動作,由於保護元件不對特性發生影響,可視同為不 存在。但是靜電係在瞬間施加高電壓之現象,這時靜電 月b 1通過4 // m之絕緣區域,在第!及第211+型區域間 放電。若絕緣區域之厚度為丨〇 # m以上,則對靜電之電 阻會很大,造成放電困難。 將該等第ln+型區域201以及第2n+型區域2〇2連 接於被保護元件1〇〇之2個電極間。第1及第2n+型區 域201、202可直接作為保護元件2〇〇之端子,也可進一 步設金屬電極204。 第3圖及第4圖,表示設了金屬電極204之情況。 该金屬電極204,與連接被保護元件之meSFET100之電 極之焊墊(bonding pad)相連接,或與焊墊上之配線相連 接。第3圖,係與第!及第2n+型區域2〇1、2〇2形成肖 特基結合之金屬電極204,第4圖係形成歐姆結合之金 屬電極204。在此為方便起見,對肖特基結合之金屬電 極2〇4s、歐姆結合之金屬電極2〇4〇進行說明。 第3圖(A)中,金屬電極204s,係與第ln+型區域 201以及/或第2n+型區域2〇2表面形成肖特基結合者。 考慮遮罩對準精度以及兩個n +區域201、2〇2之電阻量, 從絕緣區域203之邊緣部分離〇· 1 // m至5 # m ,設於第 1、第2n +型區域201、202表面。若離開5 # m以上, 315413 19 1236215 則電阻量較大,靜電氣將難以通過。金屬電極2〇4s,可 只設於第1、第2n+型區域2〇1、202上,該一部分,也 可與延伸半絕緣基板101之基板表面形成肖特基結合。 如第3圖(B)(C),亦可在第Γ、第2n+型區域2〇1、 202上,通過保護用氮化膜等之絕緣膜205設置金屬電 極204s。這種情況,金屬電極2〇4s延伸於半絕緣基板 101上,通過基板101與第1、第2n+型區域2〇1、2〇2 連接。並且,更如第3圖(D),在兩n+型區域2〇1、2〇2 上不設金屬層而為,在其外側之半絕緣基板丨〇丨與金屬 電極204s形成肖特基結合之構造。 第3圖(B)、(C)、(D)之所有情況,金屬電極2〇4s 不與第1、以及/或第2n+型區域201、202直接連接。如 此該種金屬電極204s也可為離第1及/或第2n+型區域 201 202邊緣部〇 # m至5 β m左右之外側,與基板形 成肖特基結合之結構。即如第3圖(B)、(c)、(D)所示, 第卜第2n+型區域2(H、2〇2沒有與金屬電極2〇4s接觸 之必要,只要在5 // m以内,可確保通過半絕緣基板, n +型區域與金屬電極2〇4s充分連接。 另一方面’第4圖,表示與第1及/或第2n+型區域 形成歐姆結合之金屬電極204〇。 金屬電極204〇,可與前述第1及/或第2n+型區域 201、202形成歐姆結合。由於半絕緣基板1〇1與金屬電 極204〇無法形成歐姆結合,故這種情況,在相鄰基板 101上,不延伸金屬電極2〇4〇。金屬電極2〇4〇,與被保 20 315413 1236215 護元件之焊墊(或連接焊墊之配線)丨20連接,在歐姆結合 之情況,如圖所示,通過其他金屬層206將金屬電極204〇 與焊墊(或配線)1 20連接。 歐姆結合者比肖特基結合電阻量較小,靜電容易通 過。在這個意義上說,歐姆結合比肖特基結合對來自靜 電破壞之保護效果大。 但是,歐姆結合,歐姆電極金屬204〇擴散至基板内 部深處之情況較多,若歐姆金屬204〇超出高濃度層之深 度’則基板之半絕緣區域與歐姆電極金屬204〇相接觸, 這時’相反地,保護元件200本身易受靜電破壞。 例如第ln+區域201、第2η+區域202都設有通過歐 姆結合之金屬,歐姆結合彼此間之距離為1 0 # m,若歐 姆電極金屬204〇擴散至比n+區域2〇1、202之深度更深 之基板半絕緣區域,在較n+區域之深度更深部分形成歐 姆結合一絕緣區域一歐姆結合之構造,由於知道該種構 造易受靜電能量之破壞,故這時保護元件自身會有受靜 電破壞之問題產生。 因此在歐姆電極金屬204〇擴散至比該2個n+區域 之深度更深之基板半絕緣區域之情況,必須使用肖特基 結合,而在歐姆電極金屬204〇不到達n+區域之深度之 情況,歐姆結合之保護效果大。 如第4圖(B)所示,保護元件2〇〇之2端子沒有共同 成為金屬電極構造之必要,第i及第2n+型區域,也可 各個單獨,具有第3圖及第4圖(A)所示之構造。並且, 315413 21 1236215 一方之端子,具有金屬電極2〇4,另一端子 4 j έ又金 屬電極204,但為使電阻量+,儘量設金屬電極咖為 宜,如此一來增加了保護效果。 這些金屬電極204,係亦可為焊墊之一部分,或與 焊墊連接之配線之一部分,後面將詳細說明,通過利用 該等,可防止連接保護元件200所造成晶片面積之增 大0 圖(D)之各圖中 護元件200。 這裏,利用第5圖,對與FET1〇〇集積於同—基板 之保護元件200之種類進行說明。前述之feti〇〇2動 作區域1〇8,可為以下之任何構造。從第5圖(a)至第$ 右圖係保 左圖係FET之動作區域1〇8 首先,如第5圖(A),通過向半絕緣性基板ι〇ι植入 離子’例如設置η型之動作層1G2,在其兩端形成n+型
之源區域1 03以及汲區域丨04,忐A H风馮動作區域1〇8。並且, 在源區域1 03、汲區域1 〇4上作盔於如兩仏 丄 作為£人姆電極設有源電極 106、汲電極1〇7,在η型動作j® μ 丄 勒作層1 02係設有肖特基結合 之閘電極105之MESFET 〇 ;古絲达 k種情況,保護元件2〇0的 2個端子20 1、202若與動作卩t Λ。 、 石,、轫忭&域1〇8之源區域1〇3以及 沒區域104同時形成,則可使制 JI耘間化,因此較理想, 並在半絕緣性基板1 〇 1上, 一 以4 # m之間隔配置。保護 元件,係第1 n+型區域20 1 — i w μ X心1 +絕緣區域203a—第2n + 型區域202之構造。這種愔、、▽ ?里席/兄,保蠖元件200保護閘肖 特基結合不受靜電破壞。 22 315413 1236215 第5圖(B)iFE丁,通過向半絕緣性基板ι〇ι植入離 子,例如設置η型之動作層102,在其兩端形成n +型源 區域103以及汲區域104,作為動作區域1〇8。在源區域 1〇3、汲區域1〇4上作為歐姆電極,設有源電極1〇6、汲 電極107,在n型之動作層1〇2内所形成之对型閘區域 1 09中,係设有歐姆結合之閘電極j 之結合型奸丁。 延種情況,若動作區域i 08之源區域i 〇3以及汲區域i 與保護元件200之2端子201、2〇2同時形成,則由於可 使製程簡化,故較為理想,並以4 # m之間隔配置於半 絕緣性基板1〇1上。保護元件2〇〇,係第ln +型區域2〇ι 一 半絕緣區域203a~第2n+型區域202之構造。這種情 況’保護元件保護閘pn結合不受靜電破壞。 第5圖(C)之FET之動作層102,係在半絕緣性基板 1〇1上層積例如η型磊晶層之動作層1〇2,其兩側形成有 植入Π +型雜質之源區域1〇3以及汲區域1〇4。源區域 1〇3、汲區域1〇4上作為歐姆電極設有源電極1〇6、汲電 極107, η型動作層102上係設有肖特基結合之閘電極 1〇5之MESFET。與相鄰之其他元件為由通過植入雜質 的、、、邑緣化層1 2 5分隔。這種情況,由於積體化於同一晶 片之保護元件200表面也是幾η型磊晶層,故第i及第 2n +型區域間,係由雜質植入層形成絕緣化區域2〇3b。 兩端子之外側,也為了絕緣,同樣以植入雜質的絕緣化 層125分離。保護元件之絕緣化區域2〇31)以及元件分離 之、、’邑緣化層1 2 5,係以通過同一製程形成為宜。而第1 315413 23 1236215 以及第2n +型區域2〇1、2〇2與動作區域ι〇8之源以及汲 區域同時形成為宜。保護元件,係第ln+型區域2〇1_ 絶緣區域203b—第2n +型區域202之構造。這種情況, 保遵元件保護閘宵特基結合不受靜電破壞。 圖中雖沒有顯示,但在前述n型磊晶之動作層内形 成有P +型閘區域,在那裏設有歐姆結合之閘電極之結合 51 FET,可考慮與第5圖(B)相同。這種情況,保護元件 保護閘pn結合不受靜電破壞。 並且,如第5圖(D),MESFET不限結合型FET,也 可為 HEMT(High Electron Mobility Transistor)。 即’在半絕緣性基板上,係依序層積n + + A1GaAs 層 101a、無摻雜 inGaAs 層 101b、n + + AlGaAs 層 l〇lc 之構造。在多層構成之動作層1 〇2之兩端所設之源區域 1 03以及汲區域1 〇4上,設有作為歐姆電極之源電極 106、汲電極1〇7,前述源區域1〇3以及汲區域ι〇4係通 過植入n +型離子注入而構成,而在動作層表面設有肖特 基結合之閘電極1 05。與相鄰之其他元件,係由通過植 入雜質的絕緣化層125絕緣。而如第5圖(D)右圖所示, 由於積體化於同一晶片之保護元件200表面係同樣之基 板結構,因此保護元件,係在與源區域1 03以及汲區域 104同時形成之第1及第2n+型區域間設置絕緣化區域 203b之構造。並且兩端子之外側,也為了絕緣,同樣以 通過植入雜質的絕緣化層125分隔。保護元件之絕緣化 區域203b與元件分離之絕緣區域125,在同一製程形成 315413 24 1236215 為宜。這種情況,保護元件保護間宵特基結合不受靜電 破壞。 FET中,因閘肖特基結合、以及閘pn結合係最易受 靜電破壞,故在此雖提示在閘電極G一源電極s間、閘 電極G—汲電極D間連接保護元件之一例,但也可在源 電極S—汲電極D間連接波保護元件。 第6圖,表示將第丨圖所示之開關電路裝置積體化 於1晶片之平面圖。
GaAs基板1 〇 1上’進行開關之以及叩丁^配 置於中央部’各FET之閘電極105上連接有電阻ri、 R2電阻Ri、R2從控制端子ctl-1、Ctl-2分別延伸於2 個路徑,與FET卜FET2之動作區域上之各閘電極連接。 而为別與共同輸入端子IN,輸出端子out 1、 〇UT2、控制端子CtM、cu_2連接之電極墊、 Cl、C2分別設在基板之周邊FET1以及FET2之周圍。 而虛線所表示之第2層配線係與各FET之閘電極1 〇5形 成時同時形成之閘金屬層(Ti/Pt/Au)12〇,實線所表示之 第3層配線係進行各元件之連接以及電極墊形成之墊金 屬層(Ti/Pt/Au)130。第1層基板上歐姆接觸之歐姆金屬 層(AuGe/Ni/Au)係形成各FET之源電極、汲電極以及各 電阻兩端之取出電極之金屬層,第6圖中,由於與塾金 屬層重疊而在圖中未表示。 第ό圖所示之FET1以及FET2形成於由一點鏈線圍 成之動作區域112。從下側延伸之梳齒狀之4根第3層 315413 25 1236215 之塾金屬層130,你齡 糸輸出端子ουτι所連接之源電極 116(或汲電源),其下方孫^ 、卜万係由弟丨層歐姆金屬層所形成之 源電極1 〇6(或汲電極)。而彡 ;而從上側延伸之梳齒狀4根第3 層塾金屬層130係共同輪Λ J2L t χτ . /、I j备入端子IN所連接之汲電極 117(或源電極),其下方孫+ & t β 卜万係由弟1層歐姆金屬層形成之汲 電極1 06(或源電極)。該兩電極以梳齒咬合$ & n # 間由第2層之閘金屬層12〇形成之閘電極ι〇5在動作區 域112上以7根梳齒形狀配置。而從上側延伸之正中之 梳齒的汲電極117(或源電極)係FET1與叩仞共用,更 有利於小型化。這裏,搞命命(A Λ 、表閘極見度000 // m的意義是指各 FET之梳齒狀閘電極1 〇5之閙搞宫 w疋閘極見度之總和分別為6〇〇 // m 〇 依照本實施例,從與控制端子CtM、cu_2連接之 電極墊C1以及電極墊C2’分別由2個路徑延伸連接裝 置,連接於動作區域112上之閘電極i 〇5。即,從控制 端子塾C1延伸電阻rm、R1_2,連接於FET1之閘電 極105。而從控制端子墊C2延伸電阻R2]、R2_2,連 接於FET2之閘電極1〇5。 電阻R1以及電阻R2,係設於基板之n+型雜質擴散 區域。而各個Rl-1、Rl-2、R2]、R2_2分別具有2〇kn 之電阻值’作為RH、Rl_2並聯之R1 ,總共為i〇kQ。 同樣’作為R2-1、R2-2並聯之R2,總共為i〇kQ。即 設計為與習知例之第10圖中的R1、r2之電阻值相同。 本實施形態中,只在n+型雜質擴散區域形成電阻 26 315413 1236215 R1以及R2,若欲實現前 度將變得太長,使在晶==,各個電阻抗的長 月之佔有面積變大。因此, :且Rl、R2之-部分由與薄膜電阻高之通道區域之 相同濃度之n型雜質區域⑶形成。並且,將其設定: 控制端子墊C 1、C2與$ # ε μ n ^ … ^ ,、勡作£域U2上之閘電極之連接 衣置。如果可能’亦可所有都由n+型雜質擴散區域連 接,也可全都由n型雜質區域CN連接。 第7圖’表示第6圖之開關電路裝置之—部分之叫 面圖以及電路概要圖。第7圖(八)表示沿第6圖之Μ 線剖面圖之—組FET。而開關電路裝置之進行開關動作 之FET1、FET2係完全相同之構成。 如第7圖(A)所示,在基板1〇1上,設有η型動作層 1 02以及兩侧之η+型雜質區域,該η +型雜質區域形成有 源區域103以及汲區域1〇4;動作層1〇2上設有閘電極 105,雜質區域上設有由第丨層歐姆金屬層形成之汲電極 107以及源電極1〇6。並且在其上如前所述,設有由第3 層墊金屬層130形成之汲電極117以及源電極U6,並 進行各元件之配線等。 在MESFET中,閘肖特基結合之電容小,在閘電極 G—源電極S間或閘電極g—汲電極D間,使閘電極g 側為負值’施加電湧(surge)電壓之情況,最易受靜電破 壞。這種情況,對於在動作區域108與設在動作區域ι〇8 表面之閘電極1 〇 5之介面所形成的肖特基能障二極體 11 5形成在逆偏壓施加靜電之狀態(參照第1圖(B))。 27 315413 1236215 具體而言’有關fet,靜電破壞電壓最低的係閘電 極G與動作層102之肖特基結合部分。亦即,閘電極、 汲電極間、或閘電極-源電極間所施加之靜電能量到達 肖特基結合時,到達之靜電能量超過問電極與源電極間 之靜電破壞電壓或閘電極與汲電#間之靜電#壞電壓之 情況’將導致閘肖特基結合之破壞。 保護不受靜電破壞,則減小施加在弱結合之問電極 1〇5之肖特基結合之靜電能量為宜。因此,本實施形態, 在mESFET1 〇〇之2電極間,連接前述保護元件2〇〇,對 於從對應2電極間所施加之靜電能量,通過設置用於將 其部分放電之成為旁路之路徑,可保護弱結合不受靜電 破壞。 在本實施形態,如第6圖所示,feti(fet2)的源電 極S-閘電極〇的2電極間及汲電極〇_閘電極G的2電 極間分別連接保護元件2〇〇。即輸出端子〇购一控制 知子Ctl_1間、共同輸入端+ 1N -控制端子Ctl-Ι間, 輸出端子OUT-2 —捭法“山工m。 工制而子Ct 1-2間、共同輸入端子m 一控制端子Ctl -2間分別诖盐仅崎_ , ]刀另J連接保蠖兀件。藉此,對於從 對應的2電極間所施加 加的靜電旎ΐ,可使其成為用以進 行部分放電的偏流路徑。 U此可減輕施加在弱結合的 FET閘肖特基結合之靜電能量。 、第7圖(B)表示電極墊附近之B —B線剖面圖。而構 成開關電路裝置之久φ 置之各電極墊係完全相同之構成。 如圖所示,名蕾& # ^,八 電極墊130之周邊,作為不使高頻信 28 315413 1236215 號從各電極墊i 30漏出的隔離之對策,配置了第3高濃 度雜質區域之電極墊周邊n+區域15〇。各電極塾13〇之 最下方之閘金屬層120形成與GaAs半絕緣性基板的肖 特基結合,周邊n+區域15〇與各電極墊形成肖特基結 合0 电阻Rl_1(R1-2也相同)之一部分,以及成為第3 南浪度雜質區域之周邊n+區域150之一部分,成為夾著 半絕緣性基板101之保護元件200,例如第2n+型區域 2〇2係通過半絕緣基板!〇1(絕緣區域203)與金屬電極 2〇4連接之構造。在從周邊n+區域150之邊緣部距離〇μιη 之外側,金屬電極2()4與基板表面形成肖特基結 合一。這種情況,金屬電極2〇4係由間金屬層12〇構成之 -同輸入*而子塾!(輸出端子塾〇ι也是同樣)之一部分, 同輸入端子墊1所連接之配線之-部分(參照 之所二Γ而該連接例係—例,可認為係第3圖所示 之所有連接形態。 以二襄:T1側與_側為對稱,由於完全相同, 關電路裝置m山 弟25圖所不,在習知之開 置共问輸入端子岳 破壞電虔為最低的u〇v。亦即工1 間之靜電 端子叫間所施加之靜電h』輸入端+ ΙΝ·控制 沒電極m間H 夏’在到達FET1之間電極 間前,在該到達過程中,q 5電極iG5·源電極川 作為使靜電r曰〜使靜電能量衰減即可。 “以減之-個方法,雖可考慮將 315413 29 1236215 之電阻值變大,但是若使R 1變 a丨0日a 文传過大,則開關電路裝 置之開關時間將變得過大。因此, 口此 本貝施开,悲中,使用 保護元件200使靜電能量衰減。 如前所述,在此電阻R1伤彡 係形成於n +型雜質區域。 從控制端子墊C 1延伸之雷卩且!^t ^ ^ r玉阻RK1,係沿著共同輪入端 子墊I之-邊所延伸。而其他之路徑’從控制端子⑶_ 1延伸之電阻Rl-2,係、沿著輸出端子1〇1之一邊所延 伸。兩電阻都從途中由n +層遠桩 巧逆接於η層,與FET1之閘 電極105連接。 亦即,通過在鄰近共同輪入端子墊工處配置電阻 Ri-i,構成電阻ri-i之η+型區域與鄰近電極墊周邊 型區域15G之間隔距離為4㈣成為夾著半絕緣性基板 101之保護元件200。電阻Rl_k一部分係帛In+型區 域2〇卜共同輸人端子⑸周邊之n+區幻5。之一部分 係第2n+型區域202。即,共通輸入端子IN_控制端子 Ctl-Ι間’即FET1之源電極—閘電極間(或汲電極—閘電 極間)連接有保護元件200。 使保護元件鄰近共同輸入端子墊工,且靜電在從控 制端子塾向著動作區域上之閘電極之路徑途中,可連接 於控制端子塾之鄰近位置。通過這樣,將由外部施加於 開關電路裝置之靜電能量,在其傳向動作區域上之閘電 極之路徑中’可在晶片内之最初階段令其衰減。 同樣,通過將電阻R1-2配置於鄰近輸出端子墊 〇1,構成電阻R1_2之n+型區域與鄰近電極墊周邊…型 315413 30 1236215 成為夾著半絕緣性基板 區域150之間隔距離為4// m, 1 〇 1之保遵元件200。雷阻pi 〇 电阻R1-2之一部分係第ln +型區 域201,共同輸入端子塾了网 '惠 雙1周邊之n+區域150之一部分 係第2n +型區域202。即,輪屮令山工^ “ 祝出j^子OUT1-控制端子ctl_l 間,即FET1之汲電極—閘雷搞 厂甲1蛋極間(或源電極一閘電極間) 連接有保護元件200。 使保#蔓7ζ>件鄰近雜^屮*坐j2L r\ λ 卞拜丨处铷出翊子墊Q1,且靜電在從控制端 子墊向著動作區域上之問電極之路徑途中,可連接於控 制端子墊之鄰近位置。通過這樣,將由外部施加於開關 電路裝置之靜電能量,在其傳向動作區域上之閘電極之 路徑中,可在晶片内之最初階段令其衰減。 這樣,從控制端子CtM沿著共同輸人端子塾Μ 及輸出端子墊⑴’在2個路徑上延伸連接裝置通過分 :使用該等連接保護元件2〇〇,將輸出端子〇υτι_控制 端子Ctl 1間,以及共同輸入端子ΙΝ_控制端子間 所施加之靜電能量’分別作成相同程度,亦可最有效地 將其衰減。 這裏,由於保護元件200緊跟著鄰接電極墊的距離 較長者更能衰減靜電能量,古欠距料1〇"m以上較理 心第6圖中,保護元件200,係沿共同輸入端子墊j i 的邊加以配置之圖,但例如改變電阻Ri“之配置,沿共 同輸入端子塾…邊,配置成匕字形狀,則可提高鄰 近電極墊配置之保護兀件2〇〇之長度,因此對靜電能量 之衰減更有效。當然,對於輸出端子墊〇1也是如此。 315413 31 1236215 後面將詳細說明,在如前述之開關電路裝置之妓-輸入端子1N—控制端子⑶-1間以及共同輪人端^同 IN—控制端子CtI_2間,通過連接保護元件,可 些端子間之靜電破壞電壓提高至7〇〇v。 °亥 例如,閘電極一閘電極墊間沒有電阻之情況,— 疮爽 Λ C。_ „ . . ^ 之FET,去 測試 極長度為0.5// m,閘極寬度為600 # 閉極-源極間、閘極—汲極間之靜電破壞電I時^ 術以下左右。即FET之動作區域上之閘肖特基結人: 靜電破壞電壓之實力值為50V左右以下。 本實施形態之FET也是閑極長度〇 5一閘極寬声 為600 "m,通常該FET之閘肖特基結合之靜電破又 壓為50V左右以下。但是,在開關電路裝置中,必定存 在如本貫施形態之閘電極一閘電極墊(這種情況為控制 端子塾)間之電阻!U。由於以該電阻Rl會將靜電能量的 一部分消費成熱量’因此當測試作為開關電路裝置之丑 同輸入端子IN—控制端子⑶―丄間(以下電阻Ri_2連接 於輸出端子〇UT1—控制端子CtM間也是同樣)之靜電 破壞電壓時,即使不連接保護元件則也可使靜電破壞 電壓多少有所上升,成為l〇〇V左右以下。 若再連接保護元件2GG’靜電能量通過旁路在保護 元件200被放電。換言之,再加上通過保護元件所 放電之靜電能量部分’即使有靜電能量施加於共同輸入 端子1N—控制端子咖1 動作區域U2上之閘肖特 基結合也不會有靜電破壞,而只有通過保護元件200放 32 315413 1236215 電之部分’靜電破壞電麼之測定值變大至2〇〇v以上 換而言之,施加於共同輪入端子m—控制端子 ⑶―1間之靜電能量,在電阻幻肖費-部分變成孰 之同時,並通過在保護元件200之放電而被消費。之後、, 在到達動作區域H2上之閘電極為止的期間,可衰 作區域112上之閑肖特基結合的靜電破壞電壓以下。 第8圖,顯示測試第6圖之開關電路裝置之靜電破 壞耐壓之結果。通料樣,㈣輸人料m-控制端子 1間以及共同輸入端子IN—控制端子⑶·2間之 靜電破壞電麼成為700V,這與以往之相同端子間的 :術相比,大幅提高。並且,輸出端子〇咖_控制端子 ⑶-i間以及輸出端子⑽Τ2_控制端子cu_2間之靜 ,電壓也同樣為7〇〇V’與以往之4術至相比, 传到了提高。 其機制,通過FET之動作區域112上之閘肖 合之靜電破壞電壓之實力值,例如5〇v,進行說明 而之動作區域112上之閘肖特基結合如前所述, 將受到破壞。而以往,共同輸入端…控制端 :^1·1間之靜電破壞電壓,如第25圖所示,係14〇v。 乂疋在不設保護元件200,施加於共同輸入端子IN—押 =叫間之靜電能量通過電阻⑴―部分被衰: °時’到達動作區域112上之閘電極之情況之值。即, 5〇=9〇V的那部分之靜電能量,通過閘電極105 — 315413 33 1236215
消費為熱量,當在FET 合上施加50V時,FET 控制端子墊ci間之電阻, 之動作區域112上之閘肖特基結 之肖特基結合就受到了破壞。 本實施形態,如第8圖所示,Α 口汀不共冋輸入端子IN—控 制端子Ctl-1間,測試靜雷由亩 飞砰電破壞電壓時,700V下將受到 破壞。FET之動作區域112肖 <月符基結合在5 0V下受到 破壞’通過間電極105-控制端子塾C1間之電阻⑴, 消費為熱量之靜電能量為90V之量,這與以往相同。 即,700 — 50 — 90 = Sfin\/ ΑΑ Λ»? 的那°卩分之靜電能量通過保 遵元件2 0 0被放電,該部合:士 必口卜刀也成為熱量被消費。即,根 據本實施形態之方式,超越動 ,勒作&域11 2之肖特基結合 之靜電破壞電壓部分+在雷阻R " ^ ^ 1 仕兔阻R1-1之哀減部分之部分 (560V),可通過保護元件2 從电。因此,可衰減至動 作區域11 2上之閘電極之靜電能量 电月b里彳文而提南靜電破壞 電壓至700V。 C2、輸出端子墊〇1、〇2相鄰接, 不δ又于其等之下方。或亦可與除了 在此於共同輸入端子μ、控制端子塾ci、c2、輸 出端子墊〇1、02之周端部下方,以及除兩fet之動作 區域112之外的閑電極之周端部下方,設有如以一點虛 線表示之周邊n +型區域15〇。周邊n +型區域"Ο,不僅 設于周端部’也可設於各墊正下方之全面以及除兩PM 之動作區域之外的閘電極1〇5之整個正下方。並且,周 邊n +型區域15〇,與共同輸入端子塾Γ、控制端子塾〇、 δ又於其專之周邊,可 兩FET之動作區域 315413 34 1236215 之外的間電極鄰接,設於其等之周邊, 專之下方。 /、 #周邊Π+型區域150,係與形成源區域以及汲區 5 5 了形成,因此這些周邊1^型區域150以及電阻R1、 R2相互鄰接之部分之間隔距離為4 // m。 、 ^將這些周邊n+型區域150與電阻ri、r2作 為^ %件之兩端子’可多個連接於同—晶片内。 保遵兀件2〇〇之端子,通過金屬電極,可與焊墊連接, 也可為與焊塾以及動作區域i ι 2上之閘電極連接之電阻 R1、R2等配線。 “以上,針對有關在基板上之動作區域表面,具有源 電極、閘電極、汲電極之FET,以及提高積體化該fet 之開關電路裝置之靜電破壞電壓之方法之本發明之適用 作了說明。但是,適用本發明之半導體元件,具有該元 件之電極之個數並不限於前述3個,可適用於例如總電 極數為4個之雙閘FEt、總電極數為5個之三閘fet等。 這裏,有關保護元件200之形狀以及連接位置,進 行進一步說明。由於考慮到向保護元件2〇〇施加靜電時 將會產生靜電電流,所以若保護元件2〇〇中流過較多靜 電電流,則更能提高保護效果。即,為使保護元件2〇〇 中之靜電電流流得更多,可考慮保護元件2〇〇之形狀以 及連接位置。 如前所述,本實施形態之保護元件,為第ln+型區 域201、以及第2n+型區域相向配置,並在兩區域周圍 315413 35 1236215 配置絕緣區域2 Ο 3之構造。 如第9圖所示之第ln+型區域2〇1,具有與第 型區域202相向之一個側面,以及相反側之側面。第+ 型區域202也同樣,具有與第ln +型區域2〇ι相向之— 側面,以及相反側之側面。兩區域之相互相向之一個側 面稱為相對面〇 s。 本實施形態之第2η+型區域202,並不限於i個擴 散區域。即,係與第ln+型區域201相向配置總稱為 用於放電靜電能量所使用之所有高濃度雜質區域。即, 第2n+型區域2〇2’只要與一個第in +型區域Μ〗相向配 置,則可由1個雜質擴散區域構成,也可為分割之多個 雜質區域之集合。 而第2n+型區域202,在分為多個種類之情況下, 可不直接相連’為非連續者。也就是說,與相同被保護 元件^相同端子連接,而相向之第ln+型區域201為共 同之第2n +型區域2〇2在第2n+型區域2〇2上有金屬電 極時’如果靜電電壓之空乏層保持有足夠高之雜質濃 又使到達金屬電極之保護元件自身不受破壞,則雜質 /辰度可有不同。而即使有這些雜質濃度之不同,尺寸 之不同,形狀之不同等各種不同,也總稱其等為第2n + 型領域202。 同樣地,連接於相同被保護元件的相同端子,且相 向的第2n +型區域202為共同的第ln+型區域201,即使 雜貝/辰度的不同、尺寸之不同、形狀的不同等有數種, 36 315413 I236215 也總稱該等為第ln+型區域201。 、以下之絕緣區域203,以GaAs基板1〇1之一部分為 例進行說明,向基板離子植入雜質,在絕緣化之絕緣化 區域中可同樣實施。 ,9圖,係以ISE TCAD(ISE公司製tcad)元件模 擬保護元件200之電壓一電流特性時之剖面模型。在5〇 心厚之GaAsijL絕緣基板上,通過劑量& η··、加 速電壓9GKeV之離子植人與退火,形成第ΐη+型區域 第2^+型區域202,以及形成保護元件200。即該 、中弟1η+型區域2〇1與第2η+型區域202之間以 及兩區域之周圍,都成為絕緣區域2〇3。 第ln+型區域2〇1,如第9圖所示,對於兩區域之 :對面0S’將隔離方向之寬度《 1設為5μιη左右以下, 具體上設為3 # m ° α 1係越窄越好,但作為保護元件, 々 义肩在〇·1 " m以上。本實施形態中, 與第2n +型區域2G2距離W m左右且幾乎平行配置, 為了易於放電,在平面圖形中使第ln+型區域之前端 成為大狀,即可為^ rs . 馬,、第2n +型區域202之間隔距離變化 之圖形。有關W需為5//m以下之理由,在後面敍述。 一第ln+型區域2〇1以及第&型區域2〇2,如第9圖 所示,連接有金屬電極2〇4。金屬電極2〇4與第i及第 2n里區域之連接方法,可考慮為第3圖及第*圖之所 示者。 第2n +型區域2〇2 例如設於焊墊下之擴散區域, 37 315413 1236215 、裏其幅度α 2為5 1 " m。第i及第2n+區域之内側各 1 /i m,分別設有金屬電極2〇4。而成為元件尺寸之縱 深度方向(例如FET之閘極寬度)為1//m。 並且,使第ιη+型區域201為正,第2n+型區域2〇2 為負假疋以220PF、〇Ω施加靜電電壓7〇〇v,進行流 通電流為1 A之模擬。 第10圖,第11圖,第12圖,表示分別通過模擬比 之電子電流密度、電洞電流密度以及再結合密度之分 佈。單位都是cm。。第1〇圖中,上部重疊配置有第9 圖所不之剖面模型。第丨丨圖及第丨2圖亦相同。 在第1 〇圖之電子電流密度分佈中,p 1區域,係跨 越第ln +型區域2(H、第2n +型區域2〇2區域雙方區域中 ^又最同之區域。電子電流與電洞電流之合計電流係 總電流,但由於電子電流比電洞電流大得多,故以電子 電流為電流的代表,在本實施形態中,從第i及第h 的+型區域之周邊,或是從基板表面,至成為pi之10% 左右之電子電流密度之ql區域附近,定義為保護元件 200之電流路徑。至ql區域附近之理由,係考慮到在比 W區域電流密度較少之區域,對動作沒有影響。 产從第10圖可知,由於α i之寬度窄,電流也多繞流 0第ln+型區域201之相對面OS之相反側面。這種繞 机入電流可認為在施加靜電時也會同樣發生。 第ln +型區域2〇1外側之ql區域係在離 域2〇1最遠處,f ^ 入軸20//m之附近。第ιη+型區域2〇1 315413 38 1236215 外側之邊緣X座標係如第9圖所示之5#m,直至第in + 型區域2〇1外側15#m’流通有跨越第in+型區域2〇ι、 第2n +型區域2G2之雙方,具有電子電流密度最高區域 之10%左右之電子電流。 第11圖之電洞電流,也同樣繞流入第In+型區域 201之外側。在該電洞電流密度分佈中,χ座標2 — 附近之q2區域之電洞電流密度,係對於跨越第型區 j2〇1、第2η+型區域2〇2雙方的密度最高之電洞電流 饴度的ρ2區域,為約2%左右之電洞電流密度。 第12圖之再結合,也同樣繞流入第ln+型區域2㈧ 之外側。在第12圖之再結合密度分佈中,χ座標2〇"m 附近之q3區域之再結合密度,係對於跨越第in+型區域 2〇卜第2n +型區域202雙方的密度最高之再結合密度之 p3區域,約為1〇%左右。 第1 3圖,以刚述分佈圖為基礎,係表示形成於第 In 5L區域201與第2n+型區域202周圍之絕緣區域2〇3 之電流路徑模式圖。為用於比較,在第13圖(A)中, 表示^1與^2為相同寬度,而在51//m左右較寬之情 況(以下稱a構造)之模式圖。第13圖(B),如第9圖所 不,係將第ln+型區域2〇1與第2n+型區域2〇2相比, 有足夠狹窄之寬度(α 1<<α 2 :以下稱b構造)之情況。 成為第13圖(A)之基礎之分佈圖,由於α j以及Q 2 相等,因此分佈有左右對稱之密度。有關a構造,省略 了分佈圖之圖示,顯示了模式圖。 315413 39 1236215 如第1 3圖(a、, ! 況,在相對面間以及底面=及"2之寬度廣(51心)之情 電、、六路炉f ^ —邛附近,形成有如箭頭所示之 采: pl區域至q1區域附近)。本說明書中,將 j於如圖所示之距離基板表面所定深度,且於第ln+ 型區域2 0 1與第2 n +剂π丄、 兩區诚、、 區域202之相對面0S間、以及 面附近間之絕緣區域2G3中所形成 流以及電洞電流之路 仏柄為弟1電流路徑11。即,a 構造之保護元株夕發、去 牛之電^路徑只是第1電流路徑n。 另方面,如第13圖(B)所示,若使α i狹窄至5 2工右電子電流以及電洞電流,加上相對面⑽間 ”底面部附近所形成之第1電流路徑η,在比第i電流 路徑π更深區域形成路徑。該路徑,繞流入第in+型區 域2〇1,也利用與相對面〇s為相反側之第— 側之側壁,電子雷、士 LV g ^ ^ 子電机以及電洞電流發生移動,與&構造 比較,q 1區域形成于其下方。 本說明書中,如圖所示,形成於比第1電流路徑n 深之區域’從第2n+型區域202,直至與帛in+型區域 洲之相對面os為相反側之側面之絕緣區域中所形成 之電子電流以及電洞電流之路徑稱為第2電流路徑η。 在第^圖⑻中’第2電流路#12,由於第^+型 區域2〇2之寬度為51…足夠寬,帛2n +型區域2〇2 附近之寬廣底面部之水平方向形成有電流路徑。 另一方面’在第ln +型區域2〇1巾’寬度川系如 前所述,纟左右’由於狹窄,故以繞流入第m + 315413 40 1236215 聖區域201之路徑,流有電流,不僅是第ιη+型區域2〇1 之底面邛,在與相對面os為相反面之側面也成為電流 路控。 即,攸珂述圖可知,a構造情況下之保護元件之電 ",L路彳工/、疋第1電流路徑11,但b構造之保護元件2〇〇 ^過狹乍第in +型區域201形成第2電流路徑12,形成 第1電机路彳生π與第2電流路徑12之2個電流路徑。 弟電々,L路徑12從苐1 η +型區域2 〇 1之外側之側 面,流入流出電流。而第2電流路徑12與第丨電流路徑 通過比第1及第2n+型區域更深之區域,通過 k回(遠、% )到達第ln+型區域2〇1,可取得絕緣區域 内之長路徑。通過這樣,利用絕緣領域2〇3内之陷阱 (_(GaAs之情況係EL2)),可具有製作更多傳導度調 變效果之機會。 即,b構造中,通過設置第2電流路徑,與只有 第1電流路徑η之情況比較,可提高傳導度調變效率, 使之可有更多電流流過。增加第!及第2η+型區域間的 流動電流值,於施加靜電時,使之有更多靜電電流流過, 從而增大作為保護元件之效果。 這種故意通過電流路徑迂回變長,使主要載子其極 性與相反極性之載子之相遇機會增加,從而提高傳導度 調變效率之方mGBT(絕緣閘極雙載子電晶體)等傳 導度調變元件中為常採用之方法,下面作詳細說明。 一般使絕緣區域成為絕緣區域的理由係陷阱之存 315413 41 1236215 具有正電荷,若捕捉到 導度調變之媒體物質, 在。施體陷阱在原本之性質上, 電子,則成為中性而得以成為傳
GaAs之情況,EL2係施體陷阱。&文 1曰阶。而通過植入雜質之絕緣 化區域(203b)也存在陷阱。 弟14圖中,係表示第9 ι^ι & 衣弟9圖所示之構造之元件,使第 ln +型區域201為正,在提高了楚 ^ 你促回Γ弟ln +型區域201—第2n + 型區域202間所施加之電壓時,模擬縱深一之電壓_ 電流特性之結果。如該圖所示,絕緣擊穿(break down) 電壓為20V至30V。 保護元件200在20至30乂絕緣擊穿,若施加更高 電壓’將變成二極(bipolar)動作,引起傳導度調變。保 護元件,係在施加數百V靜電電壓之情況下,使之擊穿 而使用,因此保護元件之動作狀態從初始狀態,引 起傳導度調變。 若該種傳導度調變進行得更多,則其影響所及在絕 緣擊穿後之崩潰倍增將變得更激烈,電子—電洞之生成 再結合頻繁進行,從而使電流流得更多。 這樣,通過在保護元件2〇〇中形成第2電流路徑^, 可使深區域以及第相對面〇S為相反側之第in+型區域 20 1之外側方向之傳導度調變效率提高。 為設置第2電流路徑12,而將第ln+型區域2〇1之 寬度弄窄為5# m以下的關係,即使在第丨電流路徑^, 第1 η里區域2 〇丨附近之電子擁擠而產生相互排斥,由 於主要載肢的電子係形成通過較a構造為深的路徑,故 315413 42 1236215 其結果也使苐1電流路徑 導度調變。 11本身,也比以往接受更多傳 使用第1 5圖所元夕r I% Μ 2 Φ ^ τ 回 >,對b構造之總電流值,求 第2電抓路杈12之電流值比 ★ 干义疋使苐ln+型區域201 為正’假疋以220pF、〇Ω,你41 P _苑加約700V之靜電,進行 在縱洙1 // m,流有丨A電流 电,瓜之杈擬之情況下,離表面2 "'深度之電子電流密度之X座標依存性圖。 在離表面2/zm深度之電子電流密度,將相當於第 ln +型區域201正下方之雷工 下万之電子電流密度以第ln+型區域 201之x方向之寬度進行積分,將其值作為第i電流路 徑11部分,將相當於較第i n+型區域2 〇 i 4外側部分之 電子電流以該外側部分之x方向之寬度進行積分所得值 作為第2電流路徑12部分,計算第2電流路徑12之電 流值之比率。 其結果,相對總電流值的第2電流路徑12之比率為 〇·48(2·89/(3·〇8 + 2·89)),得知係與第1電流路徑“為相 同之電流值。 並且,後面將作詳細說明,b構造之情況,第丨電 /瓜路徑II本身,具有比a構造之第丨電流路徑U更大 之電流值。即’b構造中,由於第2電流路徑12係與本 身之第1電流路徑n相同,故總體而言,相較a構造, 可流動大得多之電流。 作為副效果,如前所述,加總第丨電流路徑11與第 2電流路徑12,由於大幅擴大了較a構造為大之電流路 315413 43 1236215 因此使結晶内之溫度比原來下降,其結果電子、電 洞之移動度上升,結果可流通更多之電流。 ,、…果,由於作為整個保護元件2〇〇之於電流值增 加’故提南了保護效果。 第s表示電子電流、電洞電流、再結合密度之 擴展^比較表。此乃針對a構造之情況與b構造之情況 T模擬將與取得该結果之第! 〇圖至第i 度分佈之值在-定條件下比較所得。 第16圖(A)中,y_2係在各個密度分佈圖中離表 面之深度處,沿水平方向切開之剖面中,各密度 在成為H)W3時XM之寬度,以"m為單位計數之 數值。 X-一〇係在第19圖所表示之座標中,x;=〇#m2 γ 方向之剖面上,各密度成為1 〇5cnr3時之離表面之深度, 以# m為單位所表示之數值。 ^ 2法係y-2之值與X-0之值相乘之積’係用於將描 :各密度在l〇5Cm-3之點,連起各點所成圖形之面積進 行疑似比較之值。即乘法係表示各個電子、電洞、再結 合之各擴展之指標。 、表中之a構造,係以第ln +型區域2〇1、第2n +型區 域202皆為51//m(=a 1=α2)之寬度,使第2n +型區域 202為正,第ln+型區域2〇1為負,縱深為之&構 造’係流有〇· 1 74A電流之計算結果。 b構造一 1,係使第ln +型區域2〇1之寬度j !為3 315413 44 !236215 以m,第2n +型區域2〇2之寬度以為51^,第型 區域202為正,第ιη+型區域為备 主匕A馬貞之b構造,係以縱深j // m,具有0.174A電流之計算結果。 b構造-2,係與b構造—丨為施加相反之極性,並 將第ln +型區域201之寬度α1設為,第2n +型區 域202之寬度α2設為51_,使第in+型區域為正,
第2n +型區域為負之b構造,於縱深lmm流有〇 i74A 電流之計算結果。 以上有關3個各密度之所有乘法,b構造一 i、b構 造一 2都比a構造有更大的值。 這表明無論是第ln+型區域201為正,或是第2n + 型區域202為正,在任何極性中,b構造相較a構造, 電子電流、電洞電流、再結合之任何一個,都分佈於更 廣之範圍’表明提高了該部分之傳導度調變效率。並且, 電流流動于寬闊之範圍,表明溫度低下,其結果移動度 上升,並且表明電流增加。 這裏,第16圖(B),作為b構造一3,在第ln+型區 域20 1上施加正之情況下,表示丨a時b構造之計算結 果。第1 6圖(A)之3個計算,係從計算能力這點出發, 都將電流統一為〇 · 1 7 4 A進行之比較,但實際之靜電電流 係在靜電電壓700V、220pF、〇Ω時,縱深為1 # m之情 況下’其電流在1A左右。通過模擬,只在第1 n+型區域 2〇 1上施加正之情況,可進行丨a之計算,因此圖中顯示 了该結果。 45 315413 1236215 與第1 6圖(A)之b構造—2作 即使在相同極性下,當從〇174a〜: ’:;b構造-3 算所得各乘積增力口 !位數或!位數:上;,1A時’計 從而可知,如第16圖(〇所 施加高靜電㈣,而流有比第〗。圖二過:二元件· ⑻所示之電流更多之靜電電法之,及八核式圖第13圖 足夠寬間,第10圏所-/J,L清況,若絕緣區域203 1 _ 1〇圖所不之ql區域(最高密度區域之10% 左右的電流密度區域)進一步向下方以及與相對面os為 相反側之外側方向擴展,即第2電流路徑η變寬 電流路徑12越寬’則更可使傳導度調變效率上升得更 高’由於通過電流增加,ql區域向下方擴展,因此于 2電流路徑12進一步楯展。捅、两^從 矛 擴⑨過运樣,由於基板之結晶 -度降低,使載子之移動度進一步上升,有更多電流流 過,從而可進一步提高保護效果。 L μ 傳導度 可自動 則電流 亦即,b構造中,所施加之靜電電壓越高 調變效率將不斷提高,由於電流路徑大幅擴展 調整傳導度調變效果。 而第1電流路徑11也是,靜電之電壓越冥 〜同 〜电肌 流動於更深處’與第2電流路徑12相同’可自動調整傳 導度調變效果。 & 因此,後面將詳細敍述,只要充分確保能成為第2 電流路徑12之絕緣區域203,則可成為保護被保護元件 不受220PF、0Ω之2500V靜電之破壞之構造。而且幾乎 都不帶有寄生電容,故不會降低被保護元件之高頻特 315413 46 1236215 1*生即通過在原本靜電破壞電壓1 oov左右之元件上連 接寄生電容20fF之本保護元件,可提高靜電破壞電壓 2〇倍以上。 沒裏’使用第17圖,對希望b構造之αΐ為5μηι 以下之理由進行說明。第17圖,係在第16圖之b構造一 2中’改Μ第ln +型區域2〇1之寬度α !來計算電子電流 密度者。 當將第ln +型區域201之寬度α 1設為5μιη以下 時,第2電流路徑12之比率急速上升。即由於電流向水 平方向以及珠度方向擴展,故該部分之傳導度調變效率 上升,使溫度低下,載子之移動度增加,因此電流值大 巾田增加,也大幅提高了作為保護元件之保護效果。 這裏’如第1 5圖所示,對於α 1 =3 # m之第2電流 路徑12之比率為〇.48,上面之第17圖,同樣在第h + 型區域,第ln+型區域寬度為3//m之點的12比率只有 0.3,這是由於第17圖係〇174A,而第15圖係以的緣 故,從而可知,到某一定電流值為止之電流大的一方, 第2電流路徑12之比率變大。由於模擬大元件時,計算 能力之限制,用〇.丨74A該值進行比較,若作為相對比 較,在該電流值下可進行充分比較。 下面’針對在第ln+型區域2〇1之外側,應確保絕 、、彖項域203之覓度β進行說明。如前所述,第2電流路 徑12,由於第2電流路徑12在與第ln+型區域2〇ι之相 對面OS為相反側之絕緣區域2〇3擴展,因此在此若沪 315413 47 1236215 確保充分寬度之β之絕緣區域203即可。 參照第18圖’對b構造之P以及靜電破壞電壓進 行說明。有Μ充分確保絕緣區域2〇3,係充分確保得以 成為第2電流路徑12之區域,而對於保護效果高這— 點,如前所述。即,如第18圖(八)之平面圖,喊1保在與 相對面os為相反侧之所定絕緣區域万。帛18圖⑻係 表示實際使万之值變動後,調查靜電破壞電壓之姓果'、 測試之被保護元件,係在閘極長〇“m, _”之GaAsMESFE1^閘極上,串聯連接⑺⑽之 電阻之元件。保護元件_連接前,源電極或沒電極盘 電阻端間之靜電破壞電壓為贈左右。其間,將"籌、 造之保護元件200之第ln+型區域2()1與第2n +型區域 2〇2^之兩端並聯連接’使沒之值變化,而測試靜電破壞 電C。第ln +型區域201與第2n +型區域2〇2間之電容 為 2 0 f F。 如帛18圖(B)所#,當使万大至25#m,則靜電破 :電虔提高至2霸。第18圖㈧所示之…一時, 砰電破壞電a為mV。這表明靜電電麼從·ν上升至 二500V時’在第ln +型區域2〇1中第2電流路徑12係 在與相對面OS為相反側之外側方向⑷延伸至15_ 以上。 靜電電麼的提高,表明該部分之第2電流路徑⑴旱 d π,在沒有充分確保絕緣區域如之情況, 2電流路徑12之擴展受到限制,而通過充分確保絕緣 315413 48 1236215 區域203,可使第2電流路徑12得到充分擴展。 即,b構造中,帛ln+型區域2〇1之外側之絕緣區 域203之寬度Μ 10//111以上,若適宜地確保15口以 上,則第2電流路徑12將進一步擴展,可更提高傳導度 調變效率。 〜在a構造中,連接保護元件之情況,只能將靜電破 壞電麼提面2至3倍,而在b構造々為15心時,靜電 破壞電壓為而,万為延伸至25心時,則靜電破壞 電C為2500V,從而確認靜電破壞電壓提高至倍。即 在b構造中,若確保特定之石,則與習知之保護元件相 比’至少可流通約1 〇倍之電流。 如前所述,流經第i電流路#11之電流與流經第2 電机路仫12之電流幾乎相等,故所謂可流通習知之流通 於保護元件中之電流至少10倍之電流,也就是說,流通 於第1電流路徑11、篦2 ®、、☆?々"T, 吩仅11弟2電流路徑12之各電流路徑之電 流至少分別為以往之5倍。 這樣,最好/3為H)…上,這意味著在晶 體化保護元件200日寺,在第ln+型區域2〇1外側,確保 寬度点之絕緣區域2〇3,且配置其他構成要素、配線等。 同樣如第19圖,為確保第2電流路徑12,最好 也在深度方向確保充分之絕緣區域。第19圖⑷係剖面 Θ在第ln +型區域201以及第2n +型區域202下方, 確保特定深度δ之絕緣區域203。 ’ 第19圖(Β)中,係使第ln +型區域2〇1為正,假定 315413 49 1236215 在220PF、0Ω條件下,施加7〇〇v靜電電壓,進行在j 以m之深度方向流有! a電流之模擬,並為在座標χ = 〇 之γ方向剖面之電子電流密度之示意圖。在該圖 中,將電子電流密度從表面向深度方向進行積分時,到 深度為止之積分(陰影部分)係到全體“^⑺為 止之積分之90%。即絕緣區$ 2〇3之深度δ以爪以 JL為宜。 以上,就有關保護元件2〇〇周邊應確保之絕緣區域 3之尺寸(万、3)、以及第ln+型區域2〇ι之寬度 υ進仃說明’根據晶片上之配置,會有無法確保充分之 沒、3,或是相對面os間之距離之情況。 k種It況,如第20圖之平面圖,設置第ln+型區域 201,例如在從相對面os>隔方向上設置曲折之延伸部 在之伸。卩300與第2n +型區域間之絕緣區域 間,確保所定寬度^之絕緣區域2G3。並且,在該 &域2〇3上,形成成為傳導度調變效率高之電子電流以 及電洞電流之路徑之第3電流路徑13為宜。 剂π第3電机路徑13,可確保比延伸部300以及第2n + ::域202間之絕緣區域2〇3更大之電流路徑。圖中係 以平面表子,工各 μ 上亦形成有第3電:::面之垂直方向(震置之深度方向) 也增加。在相對面二:1!,0此在深度方向上之電流 、 3之深度方向(紙面垂直方向),形 電流路I電机路把11以及第2電流路徑12,保護元件之 僅’成為第1、第2、第3電流路徑η至13。 315413 50 1236215 第20圖(B)表示r與靜電破壞電壓之比較之實際測 试值。被保遵元件、保護元件2 〇 〇之連接方法係與第1 8 圖之變動/5值,來測試靜電破壞電壓時相同。 如第20圖(B)所示,若使r大至30 # m,則靜電破 壞電壓提高至1200V。7為25/zm時之靜電破壞電壓為 7〇〇V。這表示當靜電破壞電壓從7〇〇v上升至i2〇〇v 時,顯示第3電流路徑13,在延伸部3〇〇與第2n+型區 域間之前述絕緣區域延伸至25 # m以上。 這樣’即使在設置延伸部300之情況,靜電電壓越 高,就越可使電流路徑13更寬,使傳導度調變效率進一 步提尚。即,通過所施加之靜電電壓,可自動調整傳導 度凋k效果。通過這樣,使絕緣區域之溫度減低,由於 可使載子之移動度更上升,因此電流更大,而提高了保 護效果。 即,在延伸部300也最好於周圍確保充分之絕缓區
1疋一芡提高效果。
楚上,確保γ為最合適,即使冷不充 丨’提高保護元件之效果。 表不第ln +型區域201以及第2n+型區 父下之情況下(以下稱c構造)之電流路 315413 51 1236215 徑模式圖。 C構造,係將b構造之第2n+型區域2〇2之寬度α 2, 與第ln +型區域α i作成同等狹窄後之構造,相互以4 # m左右之間隔距離相向配置,周圍配置有絕緣區域 2〇3。C構造中,也形成有第】電流路徑n以及第2電 流路徑12。 第1電流路徑II,形成於從基板表面到第i及第2n+ 型區域之相對面0S間以及兩區域之底面附近間之絕緣 區域203,成為電子電流以及電洞電流之路徑。 第2電流路徑12,迂回比第i及第2n +型領域足夠 深之區域,形成於相互到達與兩區域之相對面〇s為相 反側之側面。即,第ln +型區域2〇1,和第2n+型區域 2〇2也都可將與相對面〇s為相反的外側之側面作為電 流路徑使用’在比第i電流路#11更深之區域形成第2 電流路徑12。 並且’在第ln +型區域201中,如第22圖所示,在 攸相對面os分隔方向設有延伸部3術,在延伸部 以及第2n +型區域2〇2之絕緣區域中,亦可形成成為產 生傳導度調變之電子電流以及電洞電流之路徑之第3電 流路徑13。 同樣在第2n +型區域202上,在從相對面〇s分 隔方向上,設有延伸部300b,在延伸部3〇〇b以及第 型區域2G1之絕緣區域中,亦可形成成為產生傳導度調 虻之電子電流以及電洞電流之路徑之第3電流路徑η。 315413 52 1236215 延伸部300a、300b,可設其中之任一方,亦可設於 兩區域。而圖中,這些以彎曲狀態分佈於從相對面〇s 为隔的方向上,也可以不彎曲之狀態延伸。通過這樣, 如第22圖所示,形成有電流路徑13,因此增加電流值, 從而增大保護效果。 石、T、5之值,雖以上述值為宜,但即使在上述 值以下,與a構造相比,仍可確保更大電流路徑,不過 儘里使用確保各值之圖形為宜。 即’在構成保護元件200之第ιη+型區域2〇1(c構 造之情況,第2n+型區域202亦如此)周圍之絕緣區域2〇3 上,以不阻礙第2電流路徑12或第3電流路徑13之方 式,確保足夠之空間(点、7 ),保護元件2〇〇所連接之 被保蠖凡件、其他構成要素以及配線等,以從第ln +型 =域20 1之外側距離丨〇 # m左右以上進行配置為宜。而 晶片邊緣部由於也阻礙電流路徑,故於第in+型區域2〇1 配置於晶片邊緣部之圖形之情況,以確保至晶片邊緣部 之距離為10/zm左右以上為宜。 有關保濩7G件200之圖形,參照第6圖之開關電路 裝置進行說明。 =6圖之開關電路裝置,在共同輸入端子塾工連接 有保4 7L件200。而在各電極墊7〇之周邊,配置有形成 電極墊與肖特基結合之周邊n+型區域15〇。 、亦即’在第6圖中,通過將電阻Rl_l以及R2]分 ^配置於共同輸入端子墊I,而使構成電阻R1-1、 53 315413 1236215 R2 1之n +型區域與周邊n +型區域150之間隔距離成為4 周圍配置有絕緣區域加成為保護元件扇。電 阻R1-1以及R2-1之一部分係第ln+型區域2〇〗,共同 輸入%子墊I之周邊n +型區域150之一部分係第2n +型 ,域202。即,在開關電路裝置之控制端子—共同輸入 端子間形成並聯連接保護元件2〇〇。 μ該種圖形中,電阻R1_l以及R2-1之寬度為α卜使 之设為以下。而第ό圖之圖形,第2η+型區域2〇2 j並非電極墊下全部,只有周邊部分。但是,如前所述, 這種圖形之Jf況’與相對面〇s為相反之側面因為不會 作為第2電流路徑12使用,因此該種情況成$ b構造。 在本圖形中,確保成為第ln+型區域2〇1之電阻 R1-1、R2-1外側之絕緣區域2〇3之寬度万在1〇心以 上,並配置其他之構成要素。該圖形之情況,Θ之邊緣 係控制端子墊Cl、C2之周邊n+型區域15G,離電阻 Rl-1、R2-1之距離確保10// m以上。 但也有無法確保々在10" m以上之情況,其結果流 在電流路徑12之電流變少。作為其對策,例如亦可在第 ln +型區域201上設延伸部,在延伸部與第2n +型區域 202間之絕緣區域203上形成第3電流路徑13。 第6圖之圖形,設有使電阻R1-1或尺2^彎曲之延 伸部300a,從延伸部3〇〇a向晶片端方向,通過確保絕 緣區域203之寬度(T)在l〇em以上,從電阻^^以及 R2-1至周邊n +型區域150,迂回於晶片邊緣部方向之絕 315413 54 1236215 緣區域2 Ο 3也成為電流路徑13。 也就是說,即使對第2電流路徑12之確保不充分, 也可形成第3電流路徑13,充分保護開關電路裝置之控 制端子一共同輸入端子間之肖特基結合不受靜電破壞。 有關輸出端子墊01與電阻R1_2,以及輸出端子墊 02與電阻R2-2所構成之保護元件2〇〇,也是同樣。 本實施形態之保護元件200,係將其第in+型區域 201以及第2n+型區域202之至少其中之一之高濃产品 域寬度設在5…下,並在周圍確保充分之 (点、7* ),配置于成為被保護元件之2端子之間。一 以上以絕緣區域203 $ GaAs之情況舉例二行 明,如前所述,絕緣區域2〇3係亦可向基板植入丁成 雜質,以形成絕緣化區域,這種情況, 、擴散 可實施。 土板也同樣 【圖式簡單說明】 第1圖(A)及(B)係用於說明本發明之電路 第2圖係用於說明本發明之概略圖。 圖。 第3圖(A)至(D)係用於說明本發明之剖面圖 第4圖⑷及(B)係用於說明本發明之 。 第5圖⑷至(D)係用於說明本發明之剖面圖。 第6圖係用於說明本發明之平面圖。 第7圖⑷及(B)係用於說明本發明之 。 第8圖係用於說明本發明之特性圖。。 第9圖係本發明之元件槎。 什衩擬之剖面模型圖。 315413 55 1236215 第1 〇圖係本發明之電子電流密度分佈圖。 第11圖係本發明之電洞電流密度分佈圖。 第12圖係本發明之再結合密度分佈圖。 弟1 3圖(Α)係本發明a構造之電流路徑概要圖、(Β) 係b構造之電流路徑概要圖。 第1 4圖係本發明之電流一電壓特性圖。 第1 5圖係本發明之模擬結果。 第16圖(A)係本發明之模擬結果、(B)係本發明之模 擬結果、(C)係b構造之電流路徑概要圖。 第1 7圖係本發明之模擬結果。 第18圖(A)係本發明之平面概要圖、(B)係本發明之 模擬結果。 第19圖(A)係本發明之剖面概要圖、(B)係本發明之 模擬結果。 第20圖(A)係本發明之平面概要圖、(B)係本發明之 模擬結果。 第2 1圖係本發明之〇構造之電流路徑概要圖。 第22圖係本發明之平面概要圖。 第23圖係用於說明習知例之等效電路圖。 第24圖係用於說明習知例之平面圖。 第25圖係用於說明習知例之特性圖。 [元件符號說明] 12 動作區域 15 汲電極 13 源電極 17 閘電極 56 315413 1236215 20 閘金屬層 30 墊金屬層 100 被保護元件 101 基板 102 動作層 103 源區域 104 汲區域 105 閘電極 106 源電極 107 汲電極 112 動作區域 115 二極體 116 源電極 117 汲電極 120 閘金屬層 125 絕緣化層 130 墊金屬層 150 周邊n+型區域 200 保護元件 201 第ln+型區域 202 第2n+型區域 203 絕緣區域 203a 半絕緣區域 203b 絕緣化區域 204 金屬電極 205 絕緣膜 206 金屬層 300 延伸部 300a 延伸部 300b 延伸部 S 源電極 D 汲電極 G 閘電極 IN 共同輸入端子 Ctl-1 控制端子 Ctl-2 控制端子 OUT1 輸出端子 OUT2 輸出端子 I 共同輸入端子塾 Cl 控制端子墊 C2 控制端子墊 01 輸出端子墊 02 輸出端子塾 CN η型雜質區域 OS 相對面 a 1 第1η +型區域寬度 a 2 第2η+型區域寬度 57 315413 1236215 β 絕緣區域寬度 Ύ 絕緣區域寬度 δ 絕緣區域深度 11 第1電流路徑 12 第2電流路徑 13 第3電流路徑 58 315413

Claims (1)

1236215
第93101520號專利申請案 申請專利範圍修正本 1 一插i、音从 (94年3月1〇曰 • 種丰導體裝置,係具備: 在基板上具有多個電極 述雷榀、4^ <勡作區域,及具有與前 玉極連接之多個電極墊的元件; 從 個別述電極塾延侦於玄 述動作默伸於夕個路徑並連接在前 作£域上之1個電極之連接裝置;以及, :第!高濃度區域與第2高濃度區域 ^域之多個保護元件;而 豕 極門v 途中則述—個電極與其他前述電 極間,分別至少各與一個前 兩電極間之靜電破壞電 便忒 此χ 电&祁&連接前述保護元件 則’提高20V以上。 干 2 種半導體裝置,係具備·· 具有連接基板上之動作F 榀u a兩 乍區域表面之閘電極、源電 極U及沒電極、與和前 电 之元件; ]^各電極相連接之多個電極墊 從與一個前述電極連接二 月·』述電極塾,延伸於客 個路徑並連接於前述動作 蛩、伸於夕 ^ 助作£域之連接裝置;以及 在第1南〉辰度區域鱼第 古 /、弟2 π》辰度區域間配置絕 &域之多個保護元件;而 豕 在别述各路控途中,箭;+、 朽pq 、 引述一個電極與其他前述電 極間,分別至少各與一個 甩 J返保護元件相連接,使該 315413(修正版) 1236215 兩電極間之靜Φ + r 二 電皮展电壓相較連接前述保護元件 則,提高2〇V以上。 70仵 3.如申:專利範圍第】項或第2項之半導體裝置,其中·· 其他=、Γ個保護元件’係分別配置於與前述元件之 a °連接之電極墊之鄰接處。 二專利範圍第丨項或第2項之半導體裝置,其中: 則述第1及第2高濃度區域之至少其中之一斑 屬電極連拯,R a ^ 且則述金屬電極為與前述元件之電極相 、妾之電極墊或連接於該電極墊之配線之一部分。 •如申1專1範圍第!項或第2項之半導體裳置,其中: 夕個别述第1而漢度區域係與前述連接裝置相 連接。 6·如申1專利範圍帛1項或第2項之半導體裝置,其中: 、、多個前述第2高濃度雜質區域,係設於分別與前 述其他電極連接之電極墊之周邊的第3高濃度區域 之一部分。 7·如申請專利範圍第丨項或第2項之半導體裝置,其中: 至少一個前述連接裝置之一部分係電阻。 如申叫專利範圍第1項或第2項之半導體裝置,其中: 多個前述第1高濃度區域係前述連接裝置之一 部分。 9. 一種半導體裝置,係具備: 形成有第1及第2FET,該第1及第2FEt設有 連接於基板上之動作區域表面之源電極、閘電極、汲 2 315413(修正版) 1236215 =::以及連接各電極之電極墊,並以兩FET共同之源 2 電極所連接之端子,作為共同輸入端子以連 =兩FET之沒電極或源電極之端子分別作為第丄 第2輸出端子以連接於兩FET之閘電極之其中之一 別作為第1及第2控制端子,且在前述兩控 ::力:控制信號’通過與前述兩控制端子與前述 %極相連接之連接裝置之電阻,使其中一個FET ¥通’而形成前述共同輪λ ☆山工命A、+、& 而子與則述第1及第2輸 八中之一之信號路徑之開關電路裝置; 於-:之少與一個前述控制端子連接之電極墊,延伸 之連接裳置;以及 乍[或上之則述閘電極 在第1南》辰度領域與第2高漠产f 緣區域之多個保護元件;而 度…’配置絕 保1在:述多個各路徑途中’分別至少各將-個前述 電;二及雷連接於前述閘電極—源電極間、或前述閘 或與雙方連接,使該兩電極間之靜 2破壞電壓相較連接前述保護元件前,提高20V以 •如申胡專利範圍第9項之半導體裝置,其中: 一個保護元件,係配置於分別與前述共同輸 輸二子、* Γ電極塾之鄰接處以及與前述第1或第2 ’出而子連接之電極墊之鄰接處。 如申請專利範圍第9項之半導體裝置,其中: 315413(修正版) 3 1236215 前述第1及第2高濃度區域之至少其中之一係與 金屬電極連接,前述金屬電極係為與前述開關電路裝 置之端子連接之電極墊或該電極墊所連接之配線之 一部分。 12. 如申請專利範圍第9項之半導體裝置,其中: 多個前述第1高濃度區域係與前述連接裝置連 接。 13. 如申請專利範圍第9項之半導體裝置,其中:〜 多個前述第2高濃度雜質區域,係設於分別與前 述共同輸入端子連接之電極墊以及與第1或第2輸出 端子連接之電極墊之周邊的第3高濃度區域之一部 分。 14. 如申請專利範圍第9項之半導體裝置,其中: 前述連接裝置之一部分係電阻。 15. 如申請專利範圍第9項之半導體裝置,其中: 多個前述第1高濃度區域係前述連接裝置之一 部分。 16. 如申請專利範圍第1項或第2項或第9項之半導體裝 置,其中: 前述第1高濃度雜質區域具有2個側面; 前述第2高濃度雜質區域係與前述第1高濃度雜 質區域之1側面相向配置,寬度並充分地較該第1高 濃度雜質區域為大; 前述絕緣區域配置於前述第1及第2高濃度雜質 4 3154】3(修正版) 1236215 區域之周圍; 漭別述保護兀件,係具備成為電子電流以及電洞電 二路徑之第i電流路徑以及第2電流路徑該第i 對^徑形成於前述第1及第2高濃度雜質區域之相 中,=及該兩區域之底面附近間之前述絕緣區域 質區域別迷第2電流路徑形成於從前述第2高濃度雜 之區域(回於比刚述第1及第2高濃度雜質區域更深 前迷、而至前述第1高濃度雜質區域之另一側面之 7 砥1巴緣領域中。 ’如申請專利範圍第16項之半導體裝置,其中: 在前述第]古、曲& 伸卹、 N》辰度雜質區域設有延伸部,在該延 叫努月〇述第2古:曲办 中 阿》辰度雜質區域間之前述絕緣區域 ’形成有成為雷 電流路徑。 子電〜以及電洞電流之路徑之第3 申凊專利範圍楚 、 置,其中· 第1項或第2項或第9項之半導體裝 前述第1 ;§;、曲 巧展度雜質區域具有2個側面; 前述第2裒、、曲— 於、 °》辰度雜質區域具有2個側面,並以與 別述第1高澹疮^ 以 度_質區域相等之寬度,與該區域相互 1個側面相向配置; ^ % ^域係配置於前述第1及第2高濃度雜 貝區域之周圍; 前述保讀-. ^ 咬凡件,係具備成為電子電流以及電洞電 之路徑之塗 1電流路徑以及第2電流路徑,該第1 5 315413(修正版) 1236215 電流路徑形成於前述第1及第2高濃度雜質區域之相 對面間以及該兩區域之底面附近間之前述絕緣區域 中,而前述第2電流路徑形成於從前述第2高濃度雜 質區域之另一側面迂回於比前述第1及第2高濃度雜 質區域更深之區域,而至前述第1高濃度雜質區域之 另一側面之前述絕緣區域中。 19. 如申請專利範圍第18項之半導體裝置,其中: 在前述第1高濃度雜質區域設有延伸部,在該廷 伸部與前述第2高濃度雜質區域間之前述絕緣區域 中,形成有成為電子電流以及電洞電流之路徑之第3 電流路徑。 20. 如申請專利範圍第19項之半導體裝置,其中: 在前述第2高濃度雜質區域設有延伸部,在該延 伸部與前述第1高濃度雜質區域間之前述絕緣區域 中,形成有成為電子電流以及電洞電流之路徑之第3 電流路徑。 2 1 .如申請專利範圍第1 6項之半導體裝置,其中: 前述第1高濃度雜質區域具有5 μηι以下之寬度。 22.如申請專利範圍第18項之半導體裝置,其中: 前述第1高濃度雜質區域具有5 μηι以下之寬度。 23 .如申請專利範圍第1 6項之半導體裝置,其中: 前述第2電流路徑具有遠較前述第1電流路徑為 高之傳導度調變效率。 24.如申請專利範圍第18項之半導體裝置,其中: 6 315413(修正版) 1236215 前述第2電流路徑具有遠較前述第1電流路徑為 高之傳導度調變效率。 25. 如申請專利範圍第16項之半導體裝置,其中: 通過前述第2電流路徑之電流值係與通過前述 第1電流路徑之電流值為相等以上者。 26. 如申請專利範圍第18項之半導體裝置,其中: 通過前述第2電流路徑之電流值係與通過前述 第1電流路徑之電流值為相等以上者。 27. 如申請專利範圍第16項之半導體裝置,其中: 第2電流路徑,係形成為確保距離前述第1高濃 度雜質區域之前述另一側面1 〇 μΐΏ以上之寬度者。 28. 如申請專利範圍第18項之半導體裝置,其中: 第2電流路徑,係形成為確保距離前述第1高濃 度雜質區域之前述另一側面1 Ο μπι以上之寬度者。 29. 如申請專利範圍第16項之半導體裝置,其中: 前述第2電流路徑,係形成為確保在深度方向上 距離前述第1以及第2之高濃度雜質區域底部20 // m 以上之寬度者。 3 0.如申請專利範圍第1 8項之半導體裝置,其中: 前述第2電流路徑,係形成為確保在深度方向上 距離前述第1以及第2之高濃度雜質區域底部20 // m 以上之寬度者。 3 1 .如申請專利範圍第1 6項之半導體裝置,其中: 前述第2電流路徑,係藉由隨著前述靜電能量之 7 315413(修正版) 1236215 增加而大幅變寬之電流路徑,從而提高傳導度調變效 率〇 32.如申請專利範圍第18項之半導體裝置,其中: 前述第2電流路徑,係藉由隨著前述靜電能量之 增加而大幅變寬之電流路徑,從而提高傳導度調變效 率〇 3 3.如申請專利範圍第16項之半導體裝置,其中: 前述第1高濃度雜質區域與第2高濃度雜質區域 間之電容係40fF以下,並藉由連接前述第1及第2 高濃度雜質區域,使靜電破壞電壓與連接前相比提高 1 0倍以上。 3 4.如申請專利範圍第18項之半導體裝置,其中: 前述第1高濃度雜質區域與第2高濃度雜質區域 間之電容係40fF以下,並藉由連接前述第1及第2 高濃度雜質區域,使靜電破壞電壓與連接前相比提高 1 0倍以上。 3 5.如申請專利範圍第17項之半導體裝置,其中: 前述第3電流路徑係具有遠較前述第1電流路徑 為高之傳導度調變效率。 3 6.如申請專利範圍第19項之半導體裝置,其中: 前述第3電流路徑係具有遠較前述第1電流路徑 為高之傳導度調變效率。 3 7.如申請專利範圍第20項之半導體裝置,其中: 前述第3電流路徑係具有遠較前述第1電流路徑 8 3]5413(修正版) 1236215 為高之傳導度調變效率。 3 8.如申請專利範圍第1 7項之半導體裝置,其中: 前述第3電流路徑,係確保距離前述延伸部之側 面10//m以上之寬度而形成者。 3 9.如申請專利範圍第19項之半導體裝置,其中: 前述第3電流路徑,係確保距離前述延伸部之側 面10//m以上之寬度而形成者。 4 0.如申請專利範圍第20項之半導體裝置,其中: 前述第3電流路徑,係確保距離前述延伸部之側 面10//m以上之寬度而形成者。 4 1.如申請專利範圍第1 7項之半導體裝置,其中: 前述第3電流路徑,係藉由隨著前述靜電能量之 增加而大幅變寬的電流路徑,從而提高傳導度調變效 率〇 42. 如申請專利範圍第19項之半導體裝置,其中: 前述第3電流路徑,係藉由隨著前述靜電能量之 增加而大幅變寬的電流路徑,從而提高傳導度調變效 率〇 43. 如申請專利範圍第20項之半導體裝置,其中: 前述第3電流路徑,係藉由隨著前述靜電能量之 增加而大幅變寬的電流路徑,從而提高傳導度調變效 率。 44. 如申請專利範圍第1項或第2項或第9項之半導體裝 置,其中: 9 3]5413(修正版) 1236215 前述絕緣區域,係鄰接配置於前述第1及第2 高濃度雜質區域之周圍; 在前述第1及第2高濃度雜質區域之至少其中之 一中,確保與前述兩高濃度雜質區域之相對面為相反 側之前述絕緣區域在1 0 // m以上者。 45.如申請專利範圍第1項或第2項或第9項之半導體裝 置,其中: 前述絕緣區域,係鄰接配置於前述第1及第2 高濃度雜質區域之周圍; 並於前述第1及第2高濃度雜質區域之相對面之 延伸方向上確保前述絕緣區域在1 0 // m以上。 10 315413(修正版)
TW093101520A 2003-02-06 2004-01-20 Semiconductor device TWI236215B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003029858 2003-02-06
JP2003429799A JP2004260139A (ja) 2003-02-06 2003-12-25 半導体装置

Publications (2)

Publication Number Publication Date
TW200417144A TW200417144A (en) 2004-09-01
TWI236215B true TWI236215B (en) 2005-07-11

Family

ID=33133723

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093101520A TWI236215B (en) 2003-02-06 2004-01-20 Semiconductor device

Country Status (5)

Country Link
US (1) US7262470B2 (zh)
JP (1) JP2004260139A (zh)
KR (1) KR100582624B1 (zh)
CN (1) CN1326240C (zh)
TW (1) TWI236215B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1324708C (zh) * 2002-09-09 2007-07-04 三洋电机株式会社 保护元件
JP4535668B2 (ja) * 2002-09-09 2010-09-01 三洋電機株式会社 半導体装置
JP2004260139A (ja) * 2003-02-06 2004-09-16 Sanyo Electric Co Ltd 半導体装置
JP2005353992A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 化合物半導体装置およびその製造方法
JP4939750B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939748B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939749B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP2006310512A (ja) * 2005-04-28 2006-11-09 Sanyo Electric Co Ltd 化合物半導体スイッチ回路装置
TW200642268A (en) * 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
US7470958B2 (en) * 2005-07-28 2008-12-30 Panasonic Corporation Semiconductor device
JP5147169B2 (ja) * 2005-08-09 2013-02-20 オンセミコンダクター・トレーディング・リミテッド スイッチ回路装置
KR101316791B1 (ko) * 2007-01-05 2013-10-11 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 액정 표시 장치, 박막트랜지스터 기판의 제조 방법
JP5403903B2 (ja) * 2007-12-04 2014-01-29 ルネサスエレクトロニクス株式会社 半導体装置、その製造方法、および当該半導体装置を用いた信号送受信方法
JP5525736B2 (ja) * 2009-02-18 2014-06-18 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置及びその製造方法
CN105280632B (zh) * 2015-09-18 2018-06-05 京东方科技集团股份有限公司 一种静电防护电路及显示装置
US10487545B2 (en) 2016-03-03 2019-11-26 Dan Raz Ltd. Latch arrangement having a stop latch
RU2654352C1 (ru) * 2017-01-20 2018-05-17 Федеральное государственное унитарное предприятие "Ростовский-на-Дону научно-исследовательский институт радиосвязи" (ФГУП "РНИИРС") Трёхэлектродный полупроводниковый прибор
US10630072B2 (en) * 2017-12-28 2020-04-21 Texas Instruments Incorporated Voltage protection circuit
WO2019138904A1 (ja) * 2018-01-11 2019-07-18 株式会社村田製作所 スイッチモジュール
CN109063289B (zh) * 2018-07-19 2022-12-30 北京顿思集成电路设计有限责任公司 半导体器件的评估方法

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4387386A (en) 1980-06-09 1983-06-07 The United States Of America As Represented By The Secretary Of The Army Microwave controlled field effect switching device
US4339285A (en) 1980-07-28 1982-07-13 Rca Corporation Method for fabricating adjacent conducting and insulating regions in a film by laser irradiation
US4843440A (en) 1981-12-04 1989-06-27 United States Of America As Represented By The Administrator Of The National Aeronautics & Space Administration Microwave field effect transistor
GB2137412B (en) 1983-03-15 1987-03-04 Standard Telephones Cables Ltd Semiconductor device
DE3334167A1 (de) 1983-09-21 1985-04-04 Siemens AG, 1000 Berlin und 8000 München Halbleiterdiode
US4626802A (en) 1984-12-24 1986-12-02 Motorola, Inc. GaAs FET oscillator noise reduction circuit
JPS61292965A (ja) 1985-06-21 1986-12-23 Hitachi Ltd 半導体集積回路装置
JPH07120672B2 (ja) * 1986-01-28 1995-12-20 日本電気株式会社 半導体装置
US4965863A (en) 1987-10-02 1990-10-23 Cray Computer Corporation Gallium arsenide depletion made MESFIT logic cell
JP2723936B2 (ja) * 1988-12-16 1998-03-09 株式会社日立製作所 半導体素子
JP2864841B2 (ja) 1992-02-04 1999-03-08 三菱電機株式会社 高周波高出力トランジスタ
JP2958202B2 (ja) * 1992-12-01 1999-10-06 シャープ株式会社 半導体装置
US5374899A (en) 1993-11-10 1994-12-20 Itt Corporation Self biased power amplifier employing FETs
JP3169775B2 (ja) 1994-08-29 2001-05-28 株式会社日立製作所 半導体回路、スイッチ及びそれを用いた通信機
JP2576433B2 (ja) * 1994-12-14 1997-01-29 日本電気株式会社 半導体装置用保護回路
JPH08236549A (ja) * 1995-03-01 1996-09-13 Oki Electric Ind Co Ltd 半導体装置
US5559363A (en) 1995-06-06 1996-09-24 Martin Marietta Corporation Off-chip impedance matching utilizing a dielectric element and high density interconnect technology
US5654860A (en) 1995-08-16 1997-08-05 Micron Technology, Inc. Well resistor for ESD protection of CMOS circuits
US5932917A (en) 1996-04-19 1999-08-03 Nippon Steel Corporation Input protective circuit having a diffusion resistance layer
WO1997045877A1 (fr) * 1996-05-31 1997-12-04 Hitachi, Ltd. Dispositif semi-conducteur et sa fabrication
US5789799A (en) 1996-09-27 1998-08-04 Northern Telecom Limited High frequency noise and impedance matched integrated circuits
KR19980043416A (ko) 1996-12-03 1998-09-05 문정환 이에스디(esd) 보호 회로
US5821827A (en) 1996-12-18 1998-10-13 Endgate Corporation Coplanar oscillator circuit structures
KR100205609B1 (ko) 1997-01-06 1999-07-01 윤종용 정전기 보호 소자
US5841184A (en) 1997-09-19 1998-11-24 The Whitaker Corporation Integrated emitter drain bypass capacitor for microwave/RF power device applications
JPH11220093A (ja) 1998-01-29 1999-08-10 Sanyo Electric Co Ltd 半導体集積回路
JP2000216277A (ja) 1999-01-20 2000-08-04 Nec Corp 半導体装置及びその製造方法
JP2000260948A (ja) * 1999-03-12 2000-09-22 Toshiba Corp 半導体装置
JP3869580B2 (ja) 1999-04-09 2007-01-17 ローム株式会社 半導体装置
US6265756B1 (en) 1999-04-19 2001-07-24 Triquint Semiconductor, Inc. Electrostatic discharge protection device
JP3831575B2 (ja) 2000-05-15 2006-10-11 三洋電機株式会社 化合物半導体スイッチ回路装置
US6580107B2 (en) 2000-10-10 2003-06-17 Sanyo Electric Co., Ltd. Compound semiconductor device with depletion layer stop region
JP4663156B2 (ja) 2001-05-31 2011-03-30 富士通株式会社 化合物半導体装置
CN1324708C (zh) * 2002-09-09 2007-07-04 三洋电机株式会社 保护元件
JP4535668B2 (ja) * 2002-09-09 2010-09-01 三洋電機株式会社 半導体装置
JP4236442B2 (ja) * 2002-10-17 2009-03-11 三洋電機株式会社 スイッチ回路装置
JP2004260139A (ja) * 2003-02-06 2004-09-16 Sanyo Electric Co Ltd 半導体装置
JP4128091B2 (ja) * 2003-02-20 2008-07-30 三洋電機株式会社 スイッチ回路装置
JP2005340550A (ja) * 2004-05-28 2005-12-08 Sanyo Electric Co Ltd 半導体装置
JP2005353993A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 化合物半導体装置およびその製造方法
JP2005353991A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 半導体装置
JP2005353992A (ja) * 2004-06-14 2005-12-22 Sanyo Electric Co Ltd 化合物半導体装置およびその製造方法
JP4939749B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939750B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
JP4939748B2 (ja) * 2004-12-22 2012-05-30 オンセミコンダクター・トレーディング・リミテッド 化合物半導体スイッチ回路装置
TW200642268A (en) * 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
JP2006310512A (ja) * 2005-04-28 2006-11-09 Sanyo Electric Co Ltd 化合物半導体スイッチ回路装置
JP5112620B2 (ja) * 2005-05-31 2013-01-09 オンセミコンダクター・トレーディング・リミテッド 化合物半導体装置

Also Published As

Publication number Publication date
KR100582624B1 (ko) 2006-05-23
CN1519927A (zh) 2004-08-11
KR20040071601A (ko) 2004-08-12
TW200417144A (en) 2004-09-01
US20040222469A1 (en) 2004-11-11
JP2004260139A (ja) 2004-09-16
US7262470B2 (en) 2007-08-28
CN1326240C (zh) 2007-07-11

Similar Documents

Publication Publication Date Title
TWI236215B (en) Semiconductor device
CN103531631B (zh) 带有通过电阻器电路互联的载流区域和隔离结构的半导体器件和驱动电路、及其制作方法
TWI237382B (en) Integrated circuit device having input/output electrostatic discharge protection cell equipped with electrostatic discharge protection element and power clamp
US7842568B2 (en) Lateral power semiconductor device for high frequency power conversion system, has isolation layer formed over substrate for reducing minority carrier storage in substrate
CN103681657B (zh) 异质结化合物半导体保护夹及其形成方法
TW201030940A (en) A new configuration of gate to drain (GD) clamp and ESD protection circuit for power device breakdown protection
TWI228316B (en) Switch circuit device
CN1716597B (zh) 半导体器件
US8134219B2 (en) Schottky diodes
TW201232761A (en) Power semiconductor device with electrostatic discharge structure and manufacturing method
TW200805623A (en) ESD protection circuit with isolated diode element and method thereof
US8866229B1 (en) Semiconductor structure for an electrostatic discharge protection circuit
TW201029179A (en) Techniques for improving transistor-to-transistor stress uniformity
CN102769029A (zh) 具有栅极叠层的器件
TW569405B (en) Semiconductor device
JP2011165860A (ja) 保護素子及び半導体装置
TWI250616B (en) Semiconductor device
TWI231047B (en) Protection element
TWI276228B (en) Protective element and semiconductor device using the same
CN103151346B (zh) 静电放电保护电路
TW200406066A (en) Semiconductor device
CN103794599B (zh) 半导体装置
JPS5884461A (ja) 絶縁ゲ−ト型半導体装置
CN110226236A (zh) 半导体装置
KR100770451B1 (ko) 마이크로 칩의 정전 방전 구조

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees