TW578304B - Multiple operating voltage vertical replacement-gate (VRG) transistor - Google Patents

Multiple operating voltage vertical replacement-gate (VRG) transistor Download PDF

Info

Publication number
TW578304B
TW578304B TW091119024A TW91119024A TW578304B TW 578304 B TW578304 B TW 578304B TW 091119024 A TW091119024 A TW 091119024A TW 91119024 A TW91119024 A TW 91119024A TW 578304 B TW578304 B TW 578304B
Authority
TW
Taiwan
Prior art keywords
region
gate
source
doped
mosfet
Prior art date
Application number
TW091119024A
Other languages
English (en)
Inventor
Paul Arthur Layman
John Russell Mcmacken
J Ross Thomson
Samir Chaudhry
Jack Qingsheng Zhao
Original Assignee
Agere Syst Guardian Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Agere Syst Guardian Corp filed Critical Agere Syst Guardian Corp
Application granted granted Critical
Publication of TW578304B publication Critical patent/TW578304B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823487MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/981Utilizing varying dielectric thickness

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

578304 A7 B7 五、發明説明(i ) 發明領域 本發明係有關半導體裝置’其包含被設計以導通電流 之各種導電型式的接面,以及製造此等裝置之方法。更明 確地,本發明係有關操作於不同操作電壓之垂直替代閘( VRG)場效電晶體裝置,及用以製造包含此等裝置之積體電 路的方法。 發明背景 提升半導體裝置性能及增加裝置密度(每單位面積之 裝置數目)持續爲半導體工業之重要目標。裝置密度之增 加係藉由使個別裝置變小及更緊密地封裝裝置。但是,隨 著裝置尺寸(亦稱爲特徵尺寸或設計規則)減小,用以形 成裝置及其構件之方法需被調適。例如,製造裝置尺寸目 前爲0.25微米至0.18微米之範圍,以一無可抵擋之趨勢朝. 向更小的尺寸。然而,隨著裝置尺寸縮小,某些製造限制 便出現,特別是關於微影製程。事實上,目前的微影製程 正接近一關鍵點,其中這些微影製程無法準確地製造裝置 於當今裝置使用者所要求之必須的最小尺寸。 目前大部分金氧半導體場效電晶體(MOSFETs )被形 成以一橫向架構,以其電流流動平行於基底之平面或主體 表面。隨著這些M0SFET裝置之尺寸減小以獲得增加的裝 置密度,製造程序漸漸地變得困難。特別地,用以產生閘 極通道之微影製程是有問題的,因爲其用以描述微影圖案 之影像的輻射波長接近裝置尺寸。因此,對於橫向 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局g(工消費合作社印製 -4 - 578304 Α7 Β7 五、發明説明(2) MOSFETs,閘極長度正接近一關鍵點,其中閘極長度無法 透過微影技術而被精確地控制。 封裝密度之近期的進步已導致垂直MOSFET之數種變 異。特別是,Taka to,H·,等人之 “Impact of Surrounding Gates Transistor(SGT) for Ultra-High-Density LSI’s”,IEEE Transactions on Electron Devices,Volume 38(3),pp. 573· 577( 1 99 1 )中所述之垂直裝置已被提議爲平面MOSFET裝置 之一替代方案。近來,已描述有以垂直替代閘電晶體爲特 徵之 MOSFET。參見 Hergenrother 等人之 “The Vertical-Replacement Gate( VRG)MOSFETw A50-nm Vertical MOSFET with Lithography-Independent Gate Length" j Technical Digest of the International Electron Devices Meeting, p.75, 1999 o 多數製造於一積體電路晶片上之平面MOSFET有源裝 置被顯不於圖1之橫斷面圖中。一基底9包括一 p +區50及 一 P-層52,後者通常係由一種外延技術所生長。MOSFETs (金氧半導體場效電晶體)2、4及6被製造於基底9中。 MOSFET 2係以一 LOCOS (矽基底上之局部氧化物)分離自 MOSFET 4。類f以地,MOSFET 6係以一 L〇C〇S區12而分離 自MOSFET 4。另一方面,MOSFETs 2、及6可藉由淺溝槽 隔離(STI )技術而被電地分離。MOSFET 2包含一閘極14 及一源極區16及一汲極區18,其係擴散入一 η型井20。 MOSFET 4包含一閘極28及一源極區30及一汲極區32,其 係擴散入一 P型井34。最後,MOSFET 6包含一聞極38及 一源極區4 0及一汲極區4 2,其係擴散入一 η型井4 4。閘 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 、1Τ %». 經濟部智慧財產局員工消費合作社印製 -5- 578304 A7 ____ B7 五、發明説明(3 ) (請先閲讀背面之注意事項再填寫本頁) 極14、2 8及3 8係藉由一二氧化砂層4 6 (亦稱爲聞極氧化 物層)而分離自基底9。因圖1爲一積體電路之一部分的簡 化表示’故各個接點、互連、通路及金屬層均未顯示且其 特徵並未依比例描繪。特別有利的是,尤其於數位應用中 ’製造一 η通道及p通道M OSFETs之組合於一晶片之相鄰 區上。此互補式MOSFET ( CMOS )架構被顯示以圖2中之 基本反向器電路之形式。MOSFETs (例如圖中之MOSFETs 2及4 )之汲極被連接在一起並形成輸出(V〇ut )。輸入終 端(Vin )係由MOSFET閘極(例如圖1之閘極14及28 )之 共同連接而形成。操作電壓被指定以VDD。於圖2之槪圖中 ,MOSFET 2爲PM0S裝置而MOSFET 4爲NM0S裝置,如 圖1之橫斷面圖所示。 經濟部智慧財產局員工消費合作社印製 當前的積體電路製造結合許多不同的功能及子系統於 單一晶片上,例如,結合不同型式的邏輯電路、邏輯家族 及記憶體元件。爲了最佳的性能及最小的功率耗損,積體 電路上之個別裝置可操作以不同的電壓。因此,有源裝置 需被製造以必要的物理特性來容許選定的操作電壓。但是 於產生這些物理特性時,亦希望減少及簡化製造製程步驟 之數目。 例如,圖1之MOSFETs 2、4及6可被設計以操作於不 同的操作電壓,即,Vdd/Vss。希望建立裝置操作電壓於最小 値,其提供理想的性能以減少裝置之功率耗損’及全面地 ,晶片之功率耗損。然而,已知其有一反效果’因爲裝置 操作電壓減小則裝置之操作速度亦減小。因此’爲了建立 .本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -6- 578304 A7 ____B7_____ 五、發明説明(4 ) (請先閱讀背面之注意事項再填寫本頁) 這些參數之最佳値,必須操作個別裝置於與理想速度性能 一致的操作電壓。爲了提供多重操作電壓,一攜載數個積 體電路之印刷電路板包含多個電壓調整器以供應最佳操作 電壓至每一晶片。再者,一單獨晶片可包含晶片上電壓驅 動器及調整器電路以致其晶片中之裝置被供應以最佳操作 電壓。 經濟部智慧財產局員工消費合作社印製 假設可有多重操作電壓於一晶片上,則可能亦有其由 晶片之有源元件及電路所產生的多數輸出電壓。因此回應 於先前輸出電壓之輸入電路或裝置需能夠符合輸出電壓。 例如,一第一晶片上電路(其可包括單一有源元件或多數 有源元件,諸如CMOS電路)具有範圍從零伏特至二伏特 之輸出電壓,其個別代表二元的零及二元的壹。另一電路 元件之輸出電壓爲零伏特代表二元的零及五伏特代表二元 的壹。因此,M0SFET閘極終端(M0SFET裝置之輸入裝置 )需被設計以符合其來自電路鍊中之先前裝置的輸出信號 之電壓範圍。因此,回到上述範例,某些M0SFET閘極電 壓需符合零至二伏特之電壓範圍,而其他電壓需符合零至 五伏特之電壓範圍。一旦閘極驅動電壓爲已知時,則 M0SFET閘極需被設計及製造以確保其閘極可承受該電壓。 因此,操作於較高閘極電壓之MOSFETs將具有較厚的氧化 物以避免於較高操作電壓時之閘極氧化物崩潰。因爲閘極 氧化物厚度影響臨限電壓,故亦需確保M0SFET將被聞極 輸入電壓驅動至導通。此可藉由調整其影響臨限電壓之其 他因素而完成,諸如通道區之摻雜位準及通道與閘極材料 本紙張尺度適用中國國家標準(CNS ) A4規格(2〗0X 297公釐) ~ ~ 578304 A7 _____ B7 五、發明説明(5 ) 之工作功能。 (請先閱讀背面之注意事項再填寫本頁) 一種改變氧化物生長之厚度的技術係涉及待被氧化之 材料中的氮植入例如參見由C.T. Liu等人所著之論文名稱 uHigh Performance 0.2// m CMOS with 25 Angstroms Gate Oxide Grown on Nitrogen Implanted Silicon Substrates”, IEDM,1 99 6,pp· 499-502。如所已知,在熱氧化物生長製程 前之氮植入導致氧化物生長之抑制。大的氮劑量產生薄的 氧化物。此製程無法應用於依據本發明之技術所構成的 M0SFET,因爲無法獲得通達其中閘極被形成以植入氮之區 的可接受入口。 發明槪述 爲了提供半導體裝置之多重操作電壓之使用的進一步 提升,提供一種結構,用以產生操作於不同臨限電壓之垂 直替代閘(VRG ) M0SFET裝置。 經濟部智慈財產局貞工消費合作社印製 依據本發明之一實施例,一種半導體裝置包含半導體 材料之第一層及形成於其中之第一及第二隔離的摻雜區。 一不同於第一及第二區之導電型式的第三摻雜區被形成於 第一區之上。一具有不同於第二摻雜區之導電型式的第四 摻雜區被形成於第二摻雜區之上。不同厚度之第一及第二 氧化物層個別被形成於接近第三及第四摻雜區。
第一隔離區爲第一場效電晶體之一源極/汲極區,而第 三摻雜區爲通道。第二場效電晶體之源極/汲極區包括第二 隔離的摻雜區,而第四摻雜區形成其通道。每一 M0SFET 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨0 X 297公釐) -8- 578304 A7 B7 五、發明説明(6 ) 之第二源極/汲極被形成於每一通道之上。 (請先閱讀背面之注意事項再填寫本頁) 因爲,如上所討論,於一晶片上之一有源裝置的輸出 電壓可作用爲電路鍊中之下一個有源裝置的輸入電壓,所 以後者需能夠於其性能參數之內處理輸入電壓。因爲一 MOSFET之輸入終端爲閘極,所以MOSFET閘極需被設計以 承受來自前面裝置之輸出電壓。於CMOS電路中,輸出電 壓通常爲操作電壓或Vdd。因此,閘極需能夠承受其所回應 之裝置的操作電壓。用以避免閘極崩潰之相關的閘極參數 爲閘極氧化物厚度。因爲MOSFET臨限電壓亦爲閘極氧化 物厚度之函數,所以改變厚度以符合輸入操作電壓(例如 ,使閘極氧化物變厚)可能對於臨限電壓有不利的效果。 然而,假如其由所需之氧化物厚度而得的臨限電壓無法接 受,則臨限電壓可藉由改變其影響臨限電壓之一或更多其 他因素而被修改,例如,MOSFET材料之工作功能差異、或 通道摻雜,其因而影響表面電位。 經濟部智慧財產局员工消費合作社印製 於一種相關的製造方法中,製造一積體電路結構,藉 由提供一適於裝置形成且具有一沿著第一平面而形成之表 面的半導體層。對於第一垂直場效電晶體,一第一裝置區 被形成於半導體層中,其中裝置區係選自一源極與一汲極 區之間。對於第二垂直場效電晶體,一第二裝置區被形成 於半導體層中,其中第二裝置區係選自一源極與一汲極區 之間。每一第一及第二場效電晶體之閘極區被個別形成於 第一及第二裝置區之上。每一閘極區具有不同的厚度,假 如兩個裝置欲以不同臨限電壓操作時。於製造垂直電晶體 本紙張尺度適用中國國家標準(CNS〉A4規格(210X297公釐) -9- 578304 A7 B7 五、發明説明(7) (請先閱讀背面之注意事項再填寫本頁) 時’閘極氧化物層厚度係藉由使用遮蔽及蝕刻步驟而控制 。以此技術,則多數場效電晶體被產生,其中每一電晶體 具有一臨限電壓,其被建立以適當地介面與來自前面電路 兀件之輸出信號。 圖形簡述 本發明可被更輕易地暸解,且其進一步的優點及使用 變得更淸楚明白,當參考較佳實施例之敘述及下列圖形以 閱讀之後,其中: 圖1係一習知技術CMOS積體電路之橫斷面圖。 圖2至4係CMOS積體電路之部分槪圖。 圖5至1 7係以橫斷面方式顯示依據本發明之一實施例 的一電路結構,於依序製造步驟期間。 圖18係依據本發明之另一實施例所構成的CMOS裝置 之槪圖。 經濟部智慧財產局a(工消費合作社印製 依據一般慣例,各所述之特徵並未依比例描繪,而係 被描繪以強調與本發明相關之特定特徵。於所有圖形及內 文中參考數字係代表類似的元件。 元件對照表 2, 4, 6:金氧半導體場效電晶體 9:基底 10:積體電路結構 14:閘極 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -10- 578304 A7 B7 五、發明説明(8 ) 1 6:源極區 (請先閲讀背面之注意事項再填寫本頁) 1 8:汲極區 20:ιι型井 2 8:聞極 3 0:源極區 32:汲極區 34:p型井 3 8:閘極 40:源極區 4 2:汲極區 44:n型井 4 6:二氧化矽層 5 0: p + 區 52:p-層 經濟部智慧財產局貨工消費合作社印製 68:CMOS積體電路 70,74:PM〇S 72, 76:NMOS 78:積體電路 82,84:NM〇S裝置 1〇〇:單晶半導體層 106:主表面 108:溝槽 I 1 0:二氧化砂 II 2: η井區 本紙張尺度適用中國國家襟準(CNS ) Α4規格(210X297公釐) -11 - 578304 A7 B7 五、發明説明(9 ) 1 14:ρ井區 (請先閱讀背面之注意事項再填寫本頁) 1 1 6: p型源極/汲極區 1 1 8:n型源極/汲極區 1 20:導電層 1 2 2:絕緣層 1 2 4:絕緣層 1 2 6:薄絕緣層 130:層 134,136,138:絕緣層 142, 144:窗 146:凹處 148:保形層 150:電介質區. 151, 152:結晶矽層 153,154:源極/汲極延伸區 160,162:通道區 164,166:多晶墊區 經濟部智慧財產局g(工消費合作社印製 180,190:M〇SFETs 192,202:電介質層 210 A,212A,210B,212B:M〇SFETs 220A,222A,220B,222B:閘極氧化物層 230, 234:閘極區 本發明之詳細敘述 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -12- 578304 A7 __B7_ 五、發明説明(1〇) 所述之實施例包含CMOS結構及相關的製造技術。一 種用以製造CMOS垂直MOSFETs之製程被描述於本案申請 人所有之美國專利申請案序號290,533中,其名稱爲"A CMOS Integrated Circuit Having Vertical Transistors and a Process for Fabricating Same”,其係於 1999 年一月 18 日申 請且倂入於此以供參考。垂直電晶體MOSFETs ( NM〇S或 PM0S型)之結構及製造的更一般性敘述係揭露於本案申請 人所有之美國專利編號6,0 2 7,9 7 5,其亦倂入於此以供參考 〇 圖3係一 CMOS積體電路6 8之一部分槪圖,其顯示兩 對CMOS裝置。PM0S 70及NM0S 72形成一第一 CMOS對 ;PM0S 74 及 NM0S 76 形成一第二 CMOS 對。Vw 係 PM0S 70及NM0S 72之閘極驅動信號,其產生一輸出信號(V。^ )於共同汲極連接。乂^係CMOS對PM0S 74及NM〇S 76 之閘極信號,其產生一輸出信號V〇ut2。進一步注意其PM0S 70係回應於一汲極電壓V…,而PM0S 74係回應於一汲極 電壓Vdd2。汲極電壓V川及Vdd2可被產生於晶片外或晶片上 ,雖然其係於圖3被顯示爲起始自一晶片外電壓源。因爲 於一實施例中,Vddl及Vdd2不相等,所以VouU不等於V〇ut2 。於一典型的電路架構中,輸出信號V。^均VDUt2均可驅動 一電路鍊中之下一個有源元件。例如,VoiMl可作用爲輸入 信號v,n2,而V。⑴可被供應至積體電路68中之另一有源元 件或傳送至晶片外。Vm可由積體電路68中之另一電路所 產生或者係起源自一晶片外來源。於任一情況下,應淸楚 本紙張尺度適用中國國家標準(CNS ) Α4規格(21〇Χ 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局Μ工消費合作社印製 -13- 578304 A7 B7 五、發明説明(Ή) 其不同操作電壓(如由操作電壓ν川及vdd2所建立者)之 使用係產生不同的輸出電壓於CMOS電路之輸出終端。結 果,包括PM0S 70及NM0S 72之CMOS對需被製造以回應 一被提供爲Vw之輸入信號的第一範圍。此外,假如V… 不等於Vdd2,則包括PM0S 74及NM0S 76之CMOS對需符 合其由Vw所代表之輸入電壓的範圍。明確地,PM0S 70、 NM0S 72、PM0S 74及NM0S 76之閘極電路需個別被製造 以符合輸入電壓Vm及Vin2之範圍。 圖4顯示另一包括NM0S裝置82及NM0S裝置84之 示範積體電路78。如圖3所示,輸入信號Vgl及Vg2可不在 相同電壓範圍內而因此NM0S裝置82及84需被製造以符 合可應用的輸入信號範圍。注意,於此例中,其NM0S 82 及NM0S 84之汲極終端被連接至單一供應電壓,V…。每 一電晶體係操作自相同供應電壓之事實並非用以調適閘極 輸入信號所需之閘極結構的限定條件。每一電晶體之汲極 電壓(無論是否每一均相同或者不同)僅決定來自裝置之 輸出電壓。因爲M0SFET操作電壓係根據多種設計及操作 特性而被選取,所以可能將有數個操作電壓被應用於當前 的積體電路上。 關於電晶體及積體電路之製造,術語"主表面”係指其多 數電晶體所被製造之半導體層的表面,例如,於一平面製 程中。如此處所使用,術語“垂直”代表實質上正交與主表面 。通常,主表面係沿著其場效電晶體裝置所被製造之一單 晶矽層的< 100>平面。術語“垂直電晶體”代表一電晶體,其 本紙張尺度適用中.國國家標準(CNS ) A4規格(2】〇><297公着) (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局g(工消費合作社印製 -14- 578304 A7 B7 五、發明説明(12) (請先閱讀背面之注意事項再填寫本頁) 具有相對於主表面垂直地定向之個別半導體組件以使得其 電流係垂直地從源極流至汲極。舉例而言,針對一垂直 MOSFET,源極、通道及汲極區被形成以相關於主表面之相 對地垂直校直。 圖5至17顯示一積體電路結構10之橫斷面圖,於製 造之各個階段期間,用以構成依據本發明之一示範電路功 能。從其敘述,將明白多數垂直CMOS電晶體如何可被單 獨構成或者結合與其他裝置,例如,雙極接面電晶體、電 容及電阻,以形成一積體電路。圖13及14之完整電路結 構顯示依據本發明之教導的不同閘極氧化物厚度。 經濟部智慈財產局3工消費合作社印製 參考圖5,顯示一單晶半導體層100,其具有一暴露的 主表面106沿著一結晶平面而形成於層100之上部分上。 一隔離溝槽1 08 (其係藉由傳統技術而被形成於表面1 06中 )被塡充以沈積的二氧化矽110。溝槽之一目的係於兩區之 間產生電隔離,於此兩區之上欲形成一對互補場效電晶體 。於此範例中,一 η井區11 2及一 p井區1 1 4被傳統地形成 於沿著表面106之電隔離中,其各位於溝槽108之不同側 上。例如η井區112可被形成以一硼植入(300至500keV, lxl013/cm2)而p井區114可接收一磷植入(300至500keV, lxl013/cm2)。在井區112及114形成之後,一 p型源極/汲 極區116被形成於井區112中,而一 η型源極/汲極區118 被形成於井區114中。源極/汲極區係沿著表面106而被形 成且可藉由離子植入而被形成,例如,ρ型源極/汲極區1 1 6 係藉由3xl013/cm2至10xl015/cm2之lOOkeV硼植入而形成於 本纸張尺度適用中國國家標準(CNS ) A4規格(2】0X297公釐) -15- 578304 A7 B7 五、發明説明(13) 井區112上,而η型源極/汲極區118係藉由3xl015/cm2至 10xl0]5/cm2之lOOkeV磷植入而形成於并區114上。 (請先閱讀背面之注意事項再填寫本頁) 參考圖6,多數層被形成於半導體1 00之上,最開始係 一導電層120,其係置於鄰近或者在源極/汲極區116及118 之上且進一步延伸於隔離溝槽1 08之上。爲了減少導電層 120之片電阻,其應包括金屬且(於一較佳實施例)爲一金 屬矽化物,諸如矽化鎢,其係藉由化學汽相沈積所形成。 其他材料包含矽化鈷,以及氮化鈦及氮化鎢。其他的低片 電阻材料,特別是那些小於50 ohm/square之片電阻的材料 ,可被使用以形成導電層120。如圖6中所示,數層電介質 材料被形成於導電層1 20之上,最開始係一薄絕緣層1 22。 層1 22最好是由氮化矽所形成且具有厚度範圍於約5 nm與 約50 nm之間,以作用爲一擴散障壁而供n型及p型摻雜 物藉由固態擴散方式來擴散(其將被討論於下),且亦作 用爲一蝕刻擋止層。於層1 22上沈積有一相當厚的絕緣層 124,而接著沈積另一薄絕緣層126。層126亦作用爲擴散 障壁及蝕刻擋止。氮化矽被用作絕緣層1 2 6之適當材料。 經濟部智慧財產局員工消費合作社印製 一包括二氧化矽之層130被沈積於層126之上。層130 爲一犧牲層,其後來係依據替代閘製程而被移除,如上述 專利編號6,027,975中所述。層130之厚度界定其後續所形 成之M0SFET閘極的長度。層130之二氧化矽可藉由傳統 沈積方式而被形成自一四乙基氧矽(TE0S )先質。 絕緣層134、136、及138被接著沈積於二氧化矽層13〇 之上。層1 3 4 (最好是氮化砂)之厚度及功能係類似於層 ϋ張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) ' "" -16- 578304 kl ___B7_ 五、發明説明(14) (請先閱讀背面之注意事項再填寫本頁) 126。於層130之各側上之兩層126及134將接著提供補償 間隔物及蝕刻擋止功能。其各具有厚度範圍於約5 nm與約 50 nm之間且通常包括得以於層1 30之移除期間抵擋蝕刻之 材料。尤其,這些蝕刻擋止層之厚度主要地係根據其蝕刻 擋止材料對於所選定蝕刻劑之抗性,相對於欲於蝕刻製程 期間移除之上或下層中的材料之深度。亦即,作爲一有效 的蝕刻擋止,則鈾刻劑無法穿透蝕刻擋止層,於該蝕刻劑 蝕刻欲移除之層期間。層126及134亦作用爲η型及p型摻 雜物之摻雜物擴散障壁,其(將討論於後)係藉由固體相 擴散而被擴散自層1 24及1 36,藉以界定後續所形成之源極 /汲極延伸相對於各電晶體之閘極的間隔及長度。 經濟部智慈財產局員工消費合作社印製 於以下所述之後續處理步驟期間,絕緣層124及136 係作用以摻雜通道區而形成各電晶體之源極/汲極延伸(透 過一固體相擴散製程)、產生鄰近閘極氧化物之低電阻延 伸區。氧化矽摻雜源之範例爲PSG (磷矽酸鹽玻璃,即, 摻雜硼之氧化矽),其可藉由(例如)電漿加強化學汽相 沈積(PECVD)而被沈積。層124及126之適當厚度爲約 2 5 nm至約25 0 nm之範圍內。至此,層124及126均含有 高濃度(lx 1021/cm3之等級)的摻雜物。爲了產生η及p型 電晶體於此CMOS裝置中,層124及126需被分叉以提供相 應電晶體之適當的摻雜物型式。一種達成此目的之方式係 沈積一種摻雜物型式之一均勻薄膜;接著以傳統的微影術 ,遮蔽及蝕刻以移除沈積層之部分。接下來,一相反摻雜 物型式之層被選擇性地沈積於其被移除之區中。於另一實 本紙張尺度適用中國國家標準(CNS)A4規格(210X297公釐) -17- 578304 Α7 Β7 五、發明説明(15) (請先閱讀背面之注意事項再填寫本頁) 施例中,一未摻雜層被沈積。該層之一區被遮蔽且一第一 摻雜物型式被植入未遮蔽區。接著植入區被遮蔽而一第二 摻雜物型式被植入未遮蔽區。當其被形成時,層124’及136 係使用一種化學機械製程(CMP )而被平坦化。 一層138被形成於層136之上且其材料成分及厚度係 與層126及134相當。層138作用爲一 CMP擋止層於後續 處理中而因此具有付合此功能之厚度’例如,至少約2 5 n m 。層1 3 8亦作用爲η及p型摻雜物之擴散障壁於固體相擴 散製程期間。 所有層 122、124、126、130、134、136 及 138 均可使 用傳統化學汽相沈積(CVD )製程或其他常見的沈積技術而 被沈積。關於前述各層之程序,應注意其他的實施例可包 含顯著的差異,例如,可包含較少的沈積層。於任何情況 下,所得的結構將形成CMOS裝置中之每一場效電晶體的 一垂直通道區。 經濟部智¾財產局員工消費合作社印製 圖7顯示形成於η型井區11 2上之一第一溝槽或窗1 42 及形成於Ρ型井區114上之一第二溝槽或窗144。溝槽142 及1 44係藉由利用光抗蝕劑之傳統成型並接著執行各向異 性蝕刻而被形成,其僅移除多重層之垂直部分,而停止於 源極/汲極區116及118。溝槽142及144之形成所需的蝕刻 化學及其他細節爲眾所周知的且未進一步描述於此。 如圖8中所示,凹處146被產生於溝槽142及144中, 藉由一種選擇性的各向同性蝕刻製程,其移除溝槽142及 144之產生期間所暴露的導電層120之部分。適當蝕刻化學 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -18- 578304 A7 ____B7_ 五、發明説明(16) 之選取係根據導電層1 20之成分。例如,對於選擇性矽化 物濕式蝕刻之適當化學物爲硫酸與過氧化氫之混合物。 (請先閲讀背面之注意事項再填寫本頁) 在凹處1 46.形成之後,二氧化矽之一薄的保形層148 被沈積沿著溝槽142及144之壁及底部與層138之暴露表面 上。二氧化矽層148亦沈積於凹處146中,如圖9所示。 二氧化矽層148之一各向異性鈾刻移除氧化物自溝槽 142及144之底部及大部分壁部,而容許二氧化矽電介質區 150保留於凹處146中。參見圖10。雖然電介質區150包括 二氧化矽於此實施例中,但其他絕緣材料(摻雜或未摻雜 )亦可被使用。 經濟部智慈財產局肖工消費合作社印製 藉由其產生溝槽142及144之蝕刻製程以暴露源極/汲 極區1 1 6及11 8之部分,則單晶矽此刻被磊晶地生長自溝 槽1 42及1 44底部上之這些區,以個別地形成裝置品質的 結晶矽層151及152於溝槽142及144中。結晶矽層151適 於產生源極/汲極延伸區153於一通道區160之上及之下。 結晶層152適於產生源極/汲極延伸區154於一通道區162 之上及之下。上源極/汲極延伸1 53及154係藉由固體相擴 散而被形成自使用絕緣層1 2 4,且下源極/汲極延伸1 5 3及 1 5 4係藉由固體相擴散而被形成自使用絕緣層1 3 6。通道區 1 60可爲未摻雜或輕度摻雜以一 η型材料。通道區1 62可爲 未摻雜或輕度摻雜以一 Ρ型材料。最好是,其形成通道區 160及162之半導體材料包括砂鍺及矽鍺碳。假如通道區 1 6 0及1 6 2被形成以一未摻雜狀態,則其可於後來被摻雜。 此外’結晶層151及152之結晶材料可被沈積爲非晶或多 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公~ -19- 578304 A7 B7_ 五、發明説明(17) 晶層,且後續藉由(例如)一傳統的電熱爐退火或雷射退 火。延伸於層138之上的結晶層151及152之任意部分係藉 由(例如)CMP而被移除,其使得結晶層151及152與層 1 3 8同樣平坦。 參考圖12,多晶墊區1 64及1 66接著係藉由標準的沈 積、植入、微影及蝕刻技術而被形成。墊區164及166被 適當地摻雜以提供關於每一個別相關通道區160及162之 導電性的源極/汲極區。墊區164及166係個別由電介質層 192或202所覆蓋。氮化矽被認爲是層192及202之適當材 料。在層192及202被沈積之後,犧牲二氧化矽層130被移 除(例如,以一種選擇性HF蝕刻)。參見圖13。 於製程之此刻,閘極氧化物電介質區被熱地生長。圖 14至16顯示有關四個MOSFETS 210A與212A (其形成第 一 CMOS對)及210B與212B (其形成第二CMOS對)之製 程。以此方式,本發明之教導係由兩個CMOS M0SFET對之 應用而被說明,其中每一對係操作於一不同的閘極電壓, 亦即,其中閘極電壓係由電路中之前一級的操作電壓所決 定。於製造程序之此階段時,圖14之MOSFETs 210A、 21 2A、21 0B及21 2B的結構係代表圖13之MOSFETs 180及 190 〇 依據一較佳實施例,具有不同操作電壓之垂直替代閘 CMOS電晶體係依據下列步驟而形成。如圖14中所示,首 先,等厚度之最初聞極氧化物層220A、222A、220B及 222B被個別生長於每一垂直替代閘電晶體210A、212A、 本紙張尺度適用中^國家標準(€奶)六4規格(210'/ 297公釐) (請先閱讀背面之注意事項再填寫本頁)
、1T 經濟部智慧財產局員工消費合作社印製 -20- 578304 A7 ___ B7_ 五、發明説明(18) (請先閲讀背面之注意事項再填寫本頁) 210B 及 212B 之通道區 160A、162A、160B 及 162B 中。假 設其MOSFETs 210A及212A欲操作於較高的操作電壓(因 而需要一較厚的閘極氧化物層),則其係依據已知的微影 技術而被遮蔽。最初氧化物層220B及222B被接著移除自 未遮蔽的MOSFETs 210B及212B。參見圖15。遮蔽被移除 且一第二閘極氧化物沈積被執行。於此第二閘極氧化期間 ’遮蔽的閘極氧化物區220A及222A將長得更厚,雖以一 較非遮蔽MOSFETs 210B及212B上之新氧化物層220B及 222B的生長更緩慢的速率。參見圖16。因此於第二閘極氧 化物沈積製程結束時,已形成了兩種不同的閘極氧化物厚 度。相當厚的閘極氧化物 220A及 222A已被形成於 MOSFETs 210A及212A,而相當薄的閘極氧化物220B及 222B已被形成於MOSFETs 210B及212B。此製程可被重複 任何次數以產生任何數目的閘極氧化物厚度,且可被應用 於積體電路上之任何數目的MOSFETs。 代表性的最小閘極氧化物厚度値及其將支援之近似操 作電壓被顯示如下。 經濟部智慧財產局負工消費合作社印製 閘極氧化物厚度(埃) 操作電壓(Vdd以伏特爲單位) 20 1.5 36 2.5 50 3.0 110 5.0 於製程此階段時,摻雜物最好是從絕緣層1 26及1 34 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -21 - 578304 A7 B7 五、發明説明(19) (請先閲讀背面之注意事項再填寫本頁) 藉由固體相擴散而被驅使進入結晶層151及152以形成源 極/汲極延伸1 5 3及1 54。使用固體相擴散之優點在於其源 極及汲極延伸(及因而其裝置之通道)被對齊與其將變爲 最終裝置之閘極者。結晶層1 5 1之該部分中的摻雜物之濃 度(其係被摻雜自絕緣層124及136)通常爲約lxl 019/cm3 ,以其約5xl0]9/cm3之摻雜物濃度預期爲有利的。以此固體 相擴散技術,則可獲得極淺的源極及汲極延伸。源極/汲極 延伸1 5 3及1 5 4被顯示爲穿透入結晶層1 5 1及1 5 3,最好是 少於結晶層151及153之寬度的一半。以此方式限制摻雜 物穿透得以避免來自結晶層151及153之相反側的摻雜區 中的顯著重疊。同時,源極/汲極延伸1 5 3及1 5 4延伸於裝 置閘極(將被形成於如下所解釋之後續步驟)底下的距離 最被限制爲小於閘極長度的四分之一,藉以限制重疊電容 。如那些熟悉此項技術者所已知,源極/汲極延伸1 53及 154中之摻雜物與通道160及162中之摻雜物爲相反的導電 型式。 經濟部智慈財£局g(工消t合作社印製 如圖17中所示,接下來多晶矽閘極區230及234被沈 積。閘極230屬於MOSFETs 210A及212A,用以控制通過 通道160A及162A之導電。閘極240屬於MOSFETs 210B及 212B,用以控制通過通道160B及162B之導電。閘極區23 0 及234係藉由插入之絕緣層122、124及126而被形成於( 但分離自)導電層120。氮化矽層134與138以及二氧化矽 層136之部分被置於閘極區230及234之上。 如上所述,層192A及192B壓在源極/汲極區164A及 本紙張尺度適用中國國家標準(CNS ) A4規格(210x 297公釐) -22- 578304 A7 ΒΊ 五、發明説明(2〇) 164Β之部分上。層202Α及202Β壓在源極/汲極區166Α及 166B之部分上。鄰近每一插塞164A、164B、166A及166B 之相反側的電介質隔片236係藉由傳統的沈積、遮蔽及蝕 刻步驟而形成,且最好是由氮化矽所組成。閘極輸入接點 240及244被個別地連接至閘極230及234以交替地使 CMOS對中之一 MOSFET成爲導電狀態。 導電層120最好是一連續薄膜,其電地連接M0SFET 210A之源極/汲極區116與MOSFET 212A之源極/汲極區 118。絕緣區150隔離導電層120以免其直接接觸與源極/汲 極延伸1 5 3 A及1 5 4 A之一。假如絕緣區1 5 0不存在,則介 於導電層1 20與結晶矽之間的介面可能產生影響電性能之 位移。除了消除區域密集接觸窗以影響介於源極/汲極區 1 1 6與11 8間的連接之外,導電層1 20提供一低的片電阻連 接於源極/汲極區116與源極/汲極區118之間。
源極/汲極區164A、168A、168B及166B可各作用爲一 經由個別接點250A、252A、250B及252B而連接至不同電 壓軌(例如,Vdd及Vss)之源極區。參見圖17。源極/汲極 區1 16及1 18可各作用爲汲極區。MOSFET 21 0A及MOSFET 2 12A操作爲一第一反向器,以其輸入信號供應至閘極輸入 接點240及輸出信號於MOSFET 21 0A及MOSFET 21 2A之源 極 / 汲極區 116 及 118 上。MOSFET 210B 及 MOSFET 21 2B 操 作爲一第二反向器,以其輸入信號供應至閘極輸入接點242 及輸出信號於MOSFET 210B及MOSFET 212B之源極/汲極 區116及118上。參考圖3之電路,PM0S 70及NM0S 72 本紙張尺度適用中國國家禕準(CNS ) A4規格(2】〇X297公釐) (請先閲讀背面之注意事項再填寫本頁) k. 訂 經濟部智慈財產局員工消費合作社印製 -23- 578304 A 7 B7 五、發明説明(21) 係由 MOSFETs 210A 及 212A 所提供。PMOS 74 及 NMOS 76 係由MOSFETs 210B及212B所提供。一依慣例所形成之淺 的溝槽隔離結構270係將第一反向器隔離自第二反向器, 於圖1 7之實施例中。 於本發明之另一實施例中,兩個MOSFETs 300及302 (參見圖18)被形成爲如上述之具有不同的氧化物厚度, 但其個別的源極及汲極終端被電地連接以形成兩個平行的 獨立控制之MOSFETs。閘極係使用傳統溝槽或矽之局部氧 化(LOCOS )技術而被電隔離。MOSFETs具有一不同的閘 極氧化物厚度,而因此各具有一不同的臨限電壓。 回到圖 3之槪圖,注意其每一 M0SFET對(PM0S 7 0/NMOS 72及PMOS 74/NMOS 76 )係回應於不同的供應電 壓(Vdd/Vss )。假如 ν·ιη1被設定等於 Vin2,藉由連接 M0SFET閘極終端,及,Vuh被設定等於V〇ul2,藉由連接兩 個輸入終端,則所得的裝置代表一第三邏輯裝置,其具有 一邏輯位準(假如第一 M0SFET對(PM〇S 70/NMOS 72)導 翥 電時)、一第二邏輯位準(假如第二M0SFET對(PMOS 74/NMOS 76 )導電時)、及一第三邏輯位準(假如兩 M0SFET對均未導電時)。 雖然本發明已被描述配合上M0SFET裝置之形成,其 被構成以形成簡單的CMOS積體電路,那些熟悉此項技術 者將理解其本發明之教導可應用於一積體電路上之多重 VRG M0SFET裝置的形成。藉由透過沈積、遮蔽及進一步 的沈積部分以控制每一 VRG M0SFET之閘極氧化物厚度, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) -------1---- (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慈財產局員工消費合作社印製 -24- 578304 A7 B7 五、發明説明(22 則可產生一積體電路,其中每一 MOSFET操作於一不同之 選定的操作電壓。已描述一種架構,其可用於提供多重操 作電壓替代閘CMOS電晶體於一電路結構上。雖然本發明 之特定應用已被說明,但此處所揭露之原理係提供以多種 方式及多種結構來實施本發明之基礎,其包含以族群瓜-IV 化合物及其他半導體材料所形成之結構。雖然示範實施例 係屬於電壓替代閘CMOS MOSFETs,但各種變異已被預期 。這些變異包含利用一導體層(諸如導電層120 )以連接其 他型式之半導體裝置(諸如垂直雙極電晶體裝置、二極體 、及更一般地,擴散區)與其他裝置或一半導體層中之區 的結構。又其他於此未明確指明之結構並非背離本發明之 範圍,其僅由後附之申請專利範圍所限定。 (請先閱讀背面之注意事項再填寫本頁) β 經濟部智慧財產局8工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -25^

Claims (1)

  1. 578304 A8 B8 C8 D8 六、申請專利範圍 1 1. 一種積體電路結構,包括: 一半導體層,其具有沿著一平面而形成之主表面; 一第一及一第二隔離的摻雜區,其係形成於表面中; 一第三摻雜區,其係位於該第一摻雜區之上且具有與 該第一摻雜區不同的導電型式; 一第四摻雜區,其係位於該第二摻雜區之上且具有與 該第二摻雜區不同的導電型式; 一第一預定厚度之第一氧化物層,其係接近該第三摻 雜區;及 一第二預定厚度之第二氧化物層’其係接近該第四摻 雜區。 2. 如申請專利範圍第1項之積體電路結構,其中第一摻 雜區係第一 MOSFET之第一源極/汲極區’而第三摻雜區係 第一 MOSFET之通道區。 3. 如申請專利範圍第1項之積體電路結構,其中第三摻 雜區係第二MOSFET之第一源極/汲極區’而第四摻雜區係 第二MOSFET之通道區。 4. 如申請專利範圍第3項之積體電路結構,其中第一及 第二MOSFETs具有不同的臨限電壓。 5. 如申請專利範圍第1項之積體電路結構,進一步包括 一第五摻雜區,其係位於第三摻雜區之上且具有與第 三摻雜區不同的導電型式,其中該第五摻雜區係第一 MOSFET之第二源極/汲極區; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ·. 26 - -- (請先閱讀背面之注意事項再填寫本頁) 、^1 經濟部智慧財產局員工消費合作社印製 578304 A8 B8 C8 D8 六、申請專利範圍 2 一第六摻雜區,其係位於第四摻雜區之上且具有與第 四摻雜區不同的導電型式,其中該第六摻雜區係第二 MOSFET之第二源極/汲極區二及 其中該第一及該第二MOSFETs具有不同的臨限電壓。 6. 如申請專利範圍第5項之積體電路結構,進一步包括 一第一閘極接點以電通連與第一氧化物層,其形成第一 M0SFET之閘極、及一第二閘極接點以電通連與第二氧化物 層,其形成第二M0SFET之閘極,而其中第一及第二 MOSFETs由於不同的閘極氧化物厚度而可承受不同的閘極 輸入電壓。 7. 如申請專利範圍第5項之積體電路結構,其中第一氧 化物層係第一 M0SFET之閘極氧化物層,且其中第二氧化 物層係第二M0SFET之閘極氧化物層,而其中第一及第二 MOSFETs具有不同的臨限電壓。 8. 如申請專利範圍第1項之積體電路結構,其中第一及 第二摻雜區係第一及第二源極/汲極區,而其中地三及第四 摻雜區係通道區,此積體電路結構進一步包括: 一第五及一第六隔離的源極/汲極區,其係各自垂直地 校直與第三與第四摻雜區之一,其中該第五及該第六摻雜 區之導電型式係個別與相鄰的地三及第四摻雜區之導電型 式相反; 其中第一、第三、及第五摻雜區形成第一電晶體,而 其中第二、第四及第六摻雜區形成第二電晶體; 一第一及一第二導電元件,其係個別地相鄰於第一及 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 27 _ i -1.1^ fi -s- 1 ·Η--: ϋ— —.1 ϋ (請先閱讀背面之注意事項再填寫本頁) 、tT f 經濟部智慧財產局員工消費合作社印製 578304 A8 B8 C8 D8 々、申請專利範圍 3 第二氧化物層,用以控制個別第一及第二電晶體之操作; 及 其中第一及第二MOSFETs之崩潰電壓係個別相關於第 一氧化物層厚度及第二氧化物層厚度。 9 ·如申請專利範圍第8項之積體電路結構,其中第一及 第二導電元件包括多晶矽且個別作用爲第一及第二電晶體 之閘極。 10.—種積體電路結構,包括: 一半導體層,其具有沿著一平面而形成之主表面; 一第一及一第二隔離的摻雜區,其係形成於該主表面 中; 一第三摻雜區,其係位於該第一摻雜區之上且具有與 該第一摻雜區不同的導電型式; 一第一預定厚度之第一氧化物層,其係接近該第三摻 雜區; 一導電層,其係形成於該第一與該第二摻雜區之間且 位於該主表面之上,以提供介於該第一與該第二摻雜區之 間的電連接; 一第四及一第五隔離的摻雜區,其係形成於該主表面 中; 一第六摻雜區,其係位於該第四摻雜區之上且具有與 該第四摻雜區不同的導電型式; 一第二預定厚度之第二氧化物層,其係接近該第六摻 雜區;及 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -28 - --------^---- (請先閱讀背面之注意事項再填寫本頁) 、?τ t 經濟部智慧財產局員工消費合作社印製 578304 A8 B8 C8 D8 六、申請專利範圍 4 一導電層,其係形成於該第四與該第五摻雜區之間且 位於該主表面之上,以提供介於該第五與該第六摻雜區之 間的電連接。 11 ·如申請專利範圍第丨0項之積體電路結構, 其中第一摻雜區係第一 MOSFET之源極/汲極區,而第 三摻雜區係該第一 MOSFET之通道區; 其中第二摻雜區係第二MOSFET之源極/汲極區,該結 構進一步包括其校直與該第二MOSFET之源極/汲極區的該 第二MOSFET之一通道區; 其中第四摻雜區係第三MOSFET之源極/汲極區,而第 六摻雜區係該第三MOSFET之通道區; 其中第五摻雜區係第四MOSFET之源極/汲極區,該結 構進一步包括其校直與該第四MOSFET之該源極/汲極區的 該第四MOSFET之一通道區。 12. 如申請專利範圍第11項之積體電路結構,其中第一 與第二MOSFETs具有互補的導電型式,及其中第三與第四 MOSFETs具有互補的導電型式。 13. 如申請專利範圍第11項之積體電路結構,其中第一 及第二MOSFETs被建構以形成第一反相器電路’而其中第 三及第四MOSFETs被建構以形成第二反相器電路。 14. 如申請專利範圍第11項之積體電路結構,.其中每一 第一及第二MOSFETs各具有一閘極氧化物厚度以符合第一 輸入電壓,而其中每一第三及第四MOSFETs各具有一閘極 氧化物厚度以符合第二輸入電壓。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -29 - ---------;----- (請先閲讀背面之注意事項再填寫本頁) 訂 f 經濟部智慧財產局員工消費合作社印製 578304 8 88 8 ABCD 々、申請專利範圍 5 15.—種積體電路結構,包括: (請先閱讀背面之注意事項再填寫本頁) 一半導體層,其具有沿著一平面而形成之主表面; 一第一及一第二摻雜的源極/汲極區,其係形成於主表 面中; 一第一通道區,其係位於該第一源極/汲極區之上且具 有與該第一源極/汲極區不同的導電型式; 一第二摻雜的通道區,其係位於該第二源極/汲極區之 上且具有與該第二源極/汲極區不同的導電型式; 一第三及一第四摻雜隔離的源極/汲極區,其中該第三 源極/汲極區係垂直地校直與該第一通道區及該第一源極/汲 極區,而其中該第四源極/汲極區係垂直地校直與該第二源 極/汲極區及該第二通道區; 第一預定厚度之一第一及一第二氧化物層,其係個別 地接近該一及該第二通道區; 一第五及一第六摻雜隔離的源極/汲極區,其係形成於 主表面中; 經濟部智慧財產局員工消費合作社印製 一第三通道區,其係形成於該第五源極/汲極區之上; 一第四通道區,其係形成於該第六源極/汲極區之上; 一第七及一第八摻雜隔離的源極/汲極區,其中該第七 源極/汲極區係垂直地校直與該第三通道區及該第五源極/汲 極區,而其中該第八源極/汲極區係垂直地校直與該第六源 極/汲極區及該第四通道區; 各具有第二預定厚度之一第三及一第四氧化物層,其 係個別地接近該三及該第四通道區; 本紙張尺度適用中國國家標準( CNS ) A4規格(210X297公釐) .- 578304 A8 B8 C8 D8 _ 7、申請專利範圍 6 一第一導電元件,其係連接至該第一及該第二通道區 以控制其操作;及 一第二導電元件,其係連接至該第三及該第四通道區 以控制其操作。 1 6.如申請專利範圍第1 5項之結構,其中第一及第二導 電元件各包括多晶矽。 17. 如申請專利範圍第15項之結構,其中一第一 MOSFET包括第一及第三源極/汲極區且一第一閘極進一步 包括第一通道區及第一氧化物層,而其中一第二MOSFET 包括第二及第四源極/汲極區且一第二閘極進一步包括第二 通道區及第二氧化物層,而其中一第三MOSFET裝置包括 第五及第七源極/汲極區且一第三閘極進一步包括第三通道 區及第三閘極氧化物,而其中一第四MOSFET裝置包括第 六及第八源極/汲極區且一第四閘極進一步包括第四通道區 及第四氧化物層,而其中該第一及該第二MOSFETs形成第 一互補MOSFET裝置,而其中第一及第二預定的氧化物層 厚度係符合(無崩潰發生)該第一互補MOSFET裝置之第 一輸入電壓,而其中該第三及該第四MOSFETs形成第二互 補MOSFET裝置,而其中第三及第四預定的氧化物層厚度 係符合(無崩潰發生)該第二互補裝置之第二輸入電壓。 18. —種積體電路結構,包括: 一半導體層,其具有沿著一平面而形成之主表面; 一第一及一第二隔離的摻雜區,其係形成於該主表面 上; 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) · _ .—J— (請先閲讀背面之注意事項再填寫本頁) 、11 f 經濟部智慧財產局員工消費合作社印製 578304 A8 B8 C8 D8____ 六、申請專利範圍 7 一第三摻雜區,其係位於該第一摻雜區之上且具有與 該第一摻雜區不同的導電型式; (請先閱讀背面之注意事項再填寫本頁) 一第一預定厚度之第一氧化物層’其係接近該桌二搶 雑區; 一導電層,其係互連該第一與該第二摻雜區; 一第四摻雜區,其係位於該第二摻雜區之上且具有與 該第二摻雜區不同的導電型式; 一第二預定厚度之第二氧化物層,其係接近該第四摻 雜區; * 一第五摻雜區,其係位於該第三摻雜區之上; 一第六摻雜區,其係位於該第四摻雜區之上;及 一導電層,其提供介於該第五與該第六摻雜區之間的 電連接。 經濟部智慧財產局員工消費合作社印製 19.如申請專利範圍第18項之積體電路結構,其中第一 、地三及第五摻雜區形成一第一 MOSFET,而其中該第二、 地四及第六摻雜區形成一第二MOSFET,而其中該第一及該 第二MOSFETs係電氣地並聯,而其中每一該第一及該第二 MOSFETs各具有一不同的閘極啓動電壓,其係個別關連與 該第一及該第二MOSFETs之第一及第二氧化物層的厚度。 20·—種具有多數場效電晶體之半導體裝置的製造方法 ,包括: 形成一第一裝置區,其係選自包含一半導體層上之第 一場效電晶體的源極區及汲極區之族群; 形成一第二裝置區,其係選自包含該半導體層上之第 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) .32 · 578304 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 8 二場效電晶體的源極區及汲極區之族群; 形成該第一場效電晶體之一閘極,其中該閘極具有第 一預定的閘極氧化物厚度;及 形成該第二場效電晶體之一閘極,其中該聞極具有第 二預定的閘極氧化物厚度。 21·如申請專利範圍第20項之製造方法,包含_額外步 驟:將第一與第二裝置區、及第一與第二閘極區建構爲一 包括兩個MOSFETs之電路。 22. 如申請專利範圍第20項之製造方法,其中形成具有 第一預定聞極氧化物厚度之聞極的步驟及形成具有*第二預 定閘極氧化物厚度之閘極的步驟包括: 形成第一場效電晶體之一閘極,其中該閘極具有第一 預定的閘極氧化物厚度; 形成第二場效電晶體之一聞極,其中該聞極具有第一 預定的閘極氧化物厚度; 移除氧化物自第一場效電晶體之該閘極; 形成閘極氧化物材料於該第一場效電晶體之該聞極上 j 形成閘極氧化物材料於該第二場效電晶體之該閘極上 •,及 以致其第一場效電晶體之閘極氧化物的厚度小於第二 場效電晶體之閘極氧化物的厚度。 23. 如申請專利範圍第20項之製造方法,其中第一及第 二場效電晶體由於不同的預定閘極氧化物厚度而可承受不 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標率(CNS ) A4規格(2!〇X297公釐) -33 578304 A8 B8 C8 D8 六、申請專利範圍 9 同的聞極輸入電壓。 24·—種具有多數場效電晶體之半導體裝置的製造方法 ,包括: 形成第一及第二隔離的擴散區於一半導體層上; 形成一第三半導體區於該第一擴散區之上,其中該第 三半導體區具有與該第一擴散區相反的導電型式; 形成一第四半導體區於該第二擴散區之上,其中該第 四半導體區具有與該第二擴散區相反的導電型式; 形成第一預定厚度之第一閘極氧化物於鄰近該第三半 導體區; 形成第二預定厚度之第二閘極氧化物於鄰近該第四半 導體區; 形成第五及第六半導體區,其各置於該第三及該第四 半導體區之一上,以致其該第三及該第五區係垂直地校直 與該第一與該第二區之一,且以致其該第四及該第六區係 垂直地校直與該第一與該第二區之另一,其所得之結構提 供兩個電晶體。 25.如申請專利範圍第24項之製造方法,其中形成第一 預定厚度之第一閘極氧化物於鄰近第三半導體區之步驟及 形成第二預定厚度之第二閘極氧化物於鄰近第四半導體區 之步驟包括: 形成一第一預定厚度之第一閘極氧化物於鄰近該第三 半導體區; 形成該第一預定厚度之第一閘極氧化物於鄰近該第四 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) .—^— (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 578304 8 88 8 ABCD 六、申請專利範圍 10 半導體區; 移除該第一閘極氧化物; 形成第二預定厚度之第三閘極氧化物於鄰近該第三半 導體區; 形成第三預定厚度之第二閘極氧化物於鄰近該第四半 導體區;及 其中鄰近該第四半導體區之閘極氧化物厚度係該第一 預定厚度加上該第二預定厚度之總和。 26.如申請專利範圍第24項之製造方法,其中第一及第 二閘極氧化物係關連與第一及第二MOSFET,及其中該第一 及該第二MOSFETs形成一互補MOSFET裝置,及其中該第 三及該第四閘極係個別地關連與第三及第四MOSFET,及其 中該第三及該第四MOSFETs形成一互補MOSFET裝置;及 其中該第一互補MOSFET裝置之閘極端具有與第一預定厚 度相關之第一崩潰電壓,及其中該第二互補MOSFET裝置 之閘極端具有與第二預定厚度相關之第二崩潰電壓。 .--τ---- (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家橾準(CNS ) Α4規格(210Χ297公釐) -35-
TW091119024A 2001-09-21 2002-08-22 Multiple operating voltage vertical replacement-gate (VRG) transistor TW578304B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/961,477 US6686604B2 (en) 2001-09-21 2001-09-21 Multiple operating voltage vertical replacement-gate (VRG) transistor

Publications (1)

Publication Number Publication Date
TW578304B true TW578304B (en) 2004-03-01

Family

ID=25504521

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091119024A TW578304B (en) 2001-09-21 2002-08-22 Multiple operating voltage vertical replacement-gate (VRG) transistor

Country Status (5)

Country Link
US (2) US6686604B2 (zh)
JP (2) JP5179693B2 (zh)
KR (1) KR100908991B1 (zh)
GB (1) GB2382719B (zh)
TW (1) TW578304B (zh)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE60001601T2 (de) * 1999-06-18 2003-12-18 Lucent Technologies Inc., Murray Hill Fertigungsverfahren zur Herstellung eines CMOS integrieten Schaltkreises mit vertikalen Transistoren
US6773994B2 (en) * 2001-12-26 2004-08-10 Agere Systems Inc. CMOS vertical replacement gate (VRG) transistors
US6632712B1 (en) * 2002-10-03 2003-10-14 Chartered Semiconductor Manufacturing Ltd. Method of fabricating variable length vertical transistors
US7372091B2 (en) * 2004-01-27 2008-05-13 Micron Technology, Inc. Selective epitaxy vertical integrated circuit components
US7205657B2 (en) * 2004-02-12 2007-04-17 International Rectifier Corporation Complimentary lateral nitride transistors
US7667250B2 (en) * 2004-07-16 2010-02-23 Aptina Imaging Corporation Vertical gate device for an image sensor and method of forming the same
JP2006310651A (ja) * 2005-04-28 2006-11-09 Toshiba Corp 半導体装置の製造方法
KR100701693B1 (ko) * 2005-05-26 2007-03-29 주식회사 하이닉스반도체 상변환 기억 소자 및 그의 제조방법
US7504685B2 (en) * 2005-06-28 2009-03-17 Micron Technology, Inc. Oxide epitaxial isolation
US7790544B2 (en) 2006-03-24 2010-09-07 Micron Technology, Inc. Method of fabricating different gate oxides for different transistors in an integrated circuit
US7795673B2 (en) * 2007-07-23 2010-09-14 Macronix International Co., Ltd. Vertical non-volatile memory
JP5623005B2 (ja) * 2008-02-01 2014-11-12 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体装置及びその製造方法
FR2931324B1 (fr) * 2008-05-16 2010-07-30 Trustseed Sas Procede et dispositif de prevention de defaillance
JP2010056215A (ja) * 2008-08-27 2010-03-11 Nec Electronics Corp 縦型電界効果トランジスタを備える半導体装置及びその製造方法
JP5601974B2 (ja) * 2010-01-19 2014-10-08 パナソニック株式会社 半導体装置及びその製造方法
WO2012101107A1 (en) * 2011-01-24 2012-08-02 Imec Vertical memory device and method for making thereof
US9012278B2 (en) 2013-10-03 2015-04-21 Asm Ip Holding B.V. Method of making a wire-based semiconductor device
US9640228B2 (en) * 2014-12-12 2017-05-02 Globalfoundries Inc. CMOS device with reading circuit
TWI612664B (zh) * 2015-05-26 2018-01-21 旺宏電子股份有限公司 半導體元件
US9627531B1 (en) 2015-10-30 2017-04-18 Taiwan Semiconductor Manufacturing Company, Ltd. Field-effect transistor with dual vertical gates
US9882047B2 (en) * 2016-02-01 2018-01-30 International Business Machines Corporation Self-aligned replacement metal gate spacerless vertical field effect transistor
US9530866B1 (en) 2016-04-13 2016-12-27 Globalfoundries Inc. Methods of forming vertical transistor devices with self-aligned top source/drain conductive contacts
US9799751B1 (en) 2016-04-19 2017-10-24 Globalfoundries Inc. Methods of forming a gate structure on a vertical transistor device
US9640636B1 (en) 2016-06-02 2017-05-02 Globalfoundries Inc. Methods of forming replacement gate structures and bottom and top source/drain regions on a vertical transistor device
US10170616B2 (en) 2016-09-19 2019-01-01 Globalfoundries Inc. Methods of forming a vertical transistor device
US10347745B2 (en) 2016-09-19 2019-07-09 Globalfoundries Inc. Methods of forming bottom and top source/drain regions on a vertical transistor device
US9859421B1 (en) 2016-09-21 2018-01-02 International Business Machines Corporation Vertical field effect transistor with subway etch replacement metal gate
US9859172B1 (en) 2016-09-29 2018-01-02 International Business Machines Corporation Bipolar transistor compatible with vertical FET fabrication
US9882025B1 (en) 2016-09-30 2018-01-30 Globalfoundries Inc. Methods of simultaneously forming bottom and top spacers on a vertical transistor device
US9966456B1 (en) 2016-11-08 2018-05-08 Globalfoundries Inc. Methods of forming gate electrodes on a vertical transistor device
US9935018B1 (en) 2017-02-17 2018-04-03 Globalfoundries Inc. Methods of forming vertical transistor devices with different effective gate lengths
US10229999B2 (en) 2017-02-28 2019-03-12 Globalfoundries Inc. Methods of forming upper source/drain regions on a vertical transistor device
US10014370B1 (en) 2017-04-19 2018-07-03 Globalfoundries Inc. Air gap adjacent a bottom source/drain region of vertical transistor device
US10811507B2 (en) 2017-09-20 2020-10-20 International Business Machines Corporation Vertical transistors having multiple gate thicknesses for optimizing performance and device density
US10332972B2 (en) * 2017-11-20 2019-06-25 International Business Machines Corporation Single column compound semiconductor bipolar junction transistor fabricated on III-V compound semiconductor surface
US10916638B2 (en) * 2018-09-18 2021-02-09 International Business Machines Corporation Vertical fin field effect transistor devices with reduced top source/drain variability and lower resistance
US11043564B2 (en) * 2019-03-15 2021-06-22 Samsung Electronics Co., Ltd. Integrated circuit devices including transistors having variable channel pitches
US11688737B2 (en) * 2020-02-05 2023-06-27 Samsung Electronics Co., Ltd. Integrated circuit devices including vertical field-effect transistors
TWI748870B (zh) * 2020-03-24 2021-12-01 王振志 邏輯閘及數位電路

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4366495A (en) 1979-08-06 1982-12-28 Rca Corporation Vertical MOSFET with reduced turn-on resistance
US4455565A (en) 1980-02-22 1984-06-19 Rca Corporation Vertical MOSFET with an aligned gate electrode and aligned drain shield electrode
JPS60128654A (ja) * 1983-12-16 1985-07-09 Hitachi Ltd 半導体集積回路
US4587713A (en) 1984-02-22 1986-05-13 Rca Corporation Method for making vertical MOSFET with reduced bipolar effects
US4837606A (en) 1984-02-22 1989-06-06 General Electric Company Vertical MOSFET with reduced bipolar effects
US4786953A (en) 1984-07-16 1988-11-22 Nippon Telegraph & Telephone Vertical MOSFET and method of manufacturing the same
JPS6126261A (ja) 1984-07-16 1986-02-05 Nippon Telegr & Teleph Corp <Ntt> 縦形mos電界効果トランジスタの製造方法
US4657628A (en) * 1985-05-01 1987-04-14 Texas Instruments Incorporated Process for patterning local interconnects
JPS6245058A (ja) * 1985-08-22 1987-02-27 Nec Corp 半導体装置およびその製造方法
JPS6450554A (en) * 1987-08-21 1989-02-27 Nec Corp Manufacture of complementary semiconductor device
US4951102A (en) * 1988-08-24 1990-08-21 Harris Corporation Trench gate VCMOS
US5342797A (en) 1988-10-03 1994-08-30 National Semiconductor Corporation Method for forming a vertical power MOSFET having doped oxide side wall spacers
US5010386A (en) * 1989-12-26 1991-04-23 Texas Instruments Incorporated Insulator separated vertical CMOS
JPH03225873A (ja) * 1990-01-30 1991-10-04 Mitsubishi Electric Corp 半導体装置
JP3202223B2 (ja) * 1990-11-27 2001-08-27 日本電気株式会社 トランジスタの製造方法
US5140388A (en) * 1991-03-22 1992-08-18 Hewlett-Packard Company Vertical metal-oxide semiconductor devices
JPH04294585A (ja) * 1991-03-25 1992-10-19 Sharp Corp 縦型mos半導体装置の製造方法
US5208172A (en) * 1992-03-02 1993-05-04 Motorola, Inc. Method for forming a raised vertical transistor
JP3403231B2 (ja) * 1993-05-12 2003-05-06 三菱電機株式会社 半導体装置およびその製造方法
JPH06334130A (ja) * 1993-05-26 1994-12-02 Toshiba Corp 半導体装置
US5554870A (en) * 1994-02-04 1996-09-10 Motorola, Inc. Integrated circuit having both vertical and horizontal devices and process for making the same
JP3393956B2 (ja) * 1995-06-08 2003-04-07 松下電器産業株式会社 縦型電界効果トランジスタ及びその製造方法、並びに相補型の縦型電界効果トランジスタ
DE4434725C1 (de) * 1994-09-28 1996-05-30 Siemens Ag Festwert-Speicherzellenanordnung und Verfahren zu deren Herstellung
US5502009A (en) * 1995-02-16 1996-03-26 United Microelectronics Corp. Method for fabricating gate oxide layers of different thicknesses
US5576238A (en) 1995-06-15 1996-11-19 United Microelectronics Corporation Process for fabricating static random access memory having stacked transistors
US5668391A (en) 1995-08-02 1997-09-16 Lg Semicon Co., Ltd. Vertical thin film transistor
US5683930A (en) 1995-12-06 1997-11-04 Micron Technology Inc. SRAM cell employing substantially vertically elongated pull-up resistors and methods of making, and resistor constructions and methods of making
JPH09260650A (ja) * 1996-03-22 1997-10-03 Fuji Electric Co Ltd 炭化ケイ素トレンチfetおよびその製造方法
DE19617646C2 (de) * 1996-05-02 1998-07-09 Siemens Ag Speicherzellenanordnung und ein Verfahren zu deren Herstellung
US6133099A (en) 1997-02-04 2000-10-17 Nec Corporation Vertical MOSFET and method of manufacturing thereof
US5864158A (en) * 1997-04-04 1999-01-26 Advanced Micro Devices, Inc. Trench-gated vertical CMOS device
TW429620B (en) * 1997-06-27 2001-04-11 Siemens Ag SRAM cell arrangement and method for its fabrication
US5861347A (en) * 1997-07-03 1999-01-19 Motorola Inc. Method for forming a high voltage gate dielectric for use in integrated circuit
US6297531B2 (en) 1998-01-05 2001-10-02 International Business Machines Corporation High performance, low power vertical integrated CMOS devices
JPH11214684A (ja) * 1998-01-26 1999-08-06 Mitsubishi Electric Corp 半導体装置およびその製造方法
US6072216A (en) 1998-05-01 2000-06-06 Siliconix Incorporated Vertical DMOS field effect transistor with conformal buried layer for reduced on-resistance
JPH11330382A (ja) * 1998-05-13 1999-11-30 Denso Corp 半導体装置の製造方法
US6197641B1 (en) 1998-08-28 2001-03-06 Lucent Technologies Inc. Process for fabricating vertical transistors
US6027975A (en) 1998-08-28 2000-02-22 Lucent Technologies Inc. Process for fabricating vertical transistors
EP1116270A1 (de) * 1998-09-25 2001-07-18 Infineon Technologies AG Integrierte schaltungsanordnung mit vertikaltransistoren und verfahren zu deren herstellung
US6133164A (en) 1999-02-23 2000-10-17 Vantis Corporation Fabrication of oxide regions having multiple thicknesses using minimized number of thermal cycles
JP2000353753A (ja) * 1999-06-14 2000-12-19 Hitachi Ltd 半導体装置の製造方法
DE60001601T2 (de) * 1999-06-18 2003-12-18 Lucent Technologies Inc., Murray Hill Fertigungsverfahren zur Herstellung eines CMOS integrieten Schaltkreises mit vertikalen Transistoren
US6268621B1 (en) * 1999-08-03 2001-07-31 International Business Machines Corporation Vertical channel field effect transistor
US6150670A (en) * 1999-11-30 2000-11-21 International Business Machines Corporation Process for fabricating a uniform gate oxide of a vertical transistor
US6300199B1 (en) * 2000-05-24 2001-10-09 Micron Technology, Inc. Method of defining at least two different field effect transistor channel lengths using differently angled sidewall segments of a channel defining layer
US6436770B1 (en) * 2000-11-27 2002-08-20 Chartered Semiconductor Manufacturing Ltd. Method to control the channel length of a vertical transistor by first forming channel using selective epi and source/drain using implantation
US6387758B1 (en) * 2001-03-26 2002-05-14 Advanced Micro Devices, Inc. Method of making vertical field effect transistor having channel length determined by the thickness of a layer of dummy material

Also Published As

Publication number Publication date
US20030060015A1 (en) 2003-03-27
JP2012178592A (ja) 2012-09-13
GB0220206D0 (en) 2002-10-09
GB2382719A (en) 2003-06-04
US20050048709A1 (en) 2005-03-03
US7056783B2 (en) 2006-06-06
JP2003163282A (ja) 2003-06-06
US6686604B2 (en) 2004-02-03
JP5179693B2 (ja) 2013-04-10
GB2382719B (en) 2005-09-21
KR100908991B1 (ko) 2009-07-22
KR20030025889A (ko) 2003-03-29

Similar Documents

Publication Publication Date Title
TW578304B (en) Multiple operating voltage vertical replacement-gate (VRG) transistor
TW550811B (en) CMOS vertical replacement gate (VRG) transistors
TWI231044B (en) Semiconductor device
TW544908B (en) Semiconductor device having dynamic threshold transistors and element isolation region and fabrication method thereof
US6649481B2 (en) Methods of fabricating a semiconductor device structure for manufacturing high-density and high-performance integrated-circuits
US7846783B2 (en) Use of poly resistor implant to dope poly gates
TW200414374A (en) Drain/source extension structure of a field effect transistor including doped high-k sidewall spacers
US20050164439A1 (en) Low volt/high volt transistor
JP2005051022A (ja) 半導体装置およびその製造方法
US6903411B1 (en) Architecture for circuit connection of a vertical transistor
KR100279390B1 (ko) Bicmos 반도체소자의 제조방법
TW544862B (en) Method of manufacturing a semiconductor integrated circuit device
US8946805B2 (en) Reduced area single poly EEPROM
TW200903721A (en) Small geometry MOS transistor with thin polycrystalline surface contacts and method for making
JP2006128427A (ja) 半導体装置の製造方法及び半導体装置
TW258830B (zh)
JP2006066918A (ja) ボイドのないゲート電極を具備したトランジスタの製造方法
US20020096712A1 (en) Semiconductor device and method for manufacturing the same
JPH05343680A (ja) 半導体装置の製造方法
KR100605908B1 (ko) 반도체 소자 및 그 제조 방법
JP2004006475A (ja) 半導体装置およびその製造方法
KR20010061040A (ko) 반도체 소자의 제조 방법
JP2006269755A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees