TW546924B - On-line offset cancellation in flash a/d with interpolating comparator array - Google Patents

On-line offset cancellation in flash a/d with interpolating comparator array Download PDF

Info

Publication number
TW546924B
TW546924B TW090112564A TW90112564A TW546924B TW 546924 B TW546924 B TW 546924B TW 090112564 A TW090112564 A TW 090112564A TW 90112564 A TW90112564 A TW 90112564A TW 546924 B TW546924 B TW 546924B
Authority
TW
Taiwan
Prior art keywords
voltage
comparator
comparators
redundant
zero
Prior art date
Application number
TW090112564A
Other languages
English (en)
Inventor
Gennady Feygin
David A Martin
Krishnasawamy Nagaraj
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Application granted granted Critical
Publication of TW546924B publication Critical patent/TW546924B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1004Calibration or testing without interrupting normal operation, e.g. by providing an additional component for temporarily replacing components to be tested or calibrated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • H03M1/1014Calibration at one point of the transfer characteristic, i.e. by adjusting a single reference value, e.g. bias or gain error
    • H03M1/1023Offset correction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/20Increasing resolution using an n bit system to obtain n + m bits
    • H03M1/202Increasing resolution using an n bit system to obtain n + m bits by interpolation
    • H03M1/203Increasing resolution using an n bit system to obtain n + m bits by interpolation using an analogue interpolation circuit
    • H03M1/204Increasing resolution using an n bit system to obtain n + m bits by interpolation using an analogue interpolation circuit in which one or more virtual intermediate reference signals are generated between adjacent original reference signals, e.g. by connecting pre-amplifier outputs to multiple comparators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
    • H03M1/362Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
    • H03M1/365Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider the voltage divider being a single resistor string

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Description

546924 A7
5 -3- 本紙張尺度適用中國國豕標準(CNS)A4規格(210 X 297公爱- 本發明係關於類比數位轉 :用Γ進快閃ADC之性能之方法及設備。 發明背景: =數位轉換器(ADC)係廣用於信理 訊及貪料儲存之丰k俨細彼4 i m裔、通 f 牛導體組件之重要鍾。第1(八)及i⑻圖 顯不兩種不同模式之快閃ADC 1〇之部份。 ()圖 在自動歸零模式中之椒pq ()圖.、、員不 魏舰^、中閃C,而第1⑻圖顯示在取樣 轉換皇.式—中之快閃ADC 1〇。雷阳谥η在八* 一~ 參考電壓vrepiVr -之門阻梯12係刀別連接於正負 來考電壓,^ 形成2n個平均隔開之類比 顯示於第从)圖中。對應料2"個 參考龍之電荷係儲存於心固對應電容器18之每一個個 =於弟⑽及⑻圖之撕1〇具有州位元之解析 輸人電壓〜係由取樣保持("SH")電路14週期 第1⑼圖所示,與沿著參彻形成陣列 二:令之2、參她比較。比較器之功 VlN及自儲存於電容器18之陣列上之電荷 =1:提供!第,圖之ADCl0中。當〜克服 + t特疋電容上之參考電麼時,產生之正電壓 H]益P1及P2放大,為相關的f-1銷16解和, ,而It/料值T。指派—數字至每-個此&較 =’5„輸入自低於參考電㈣成高過參考電壓之陣列 中之比m之數目係對應軸輸人之數位代表。 90235a 一-------------0--------^---------^1 —-----.---l·___ III — — — — — — — , (請先閲讀背面之注意事項再填寫本頁) A7 B7 5 ο 11 5 11 經濟部智慧財產局員工消費合作社印製 20 k著快閃ADC之速度增長,出現了各種需要被解決 之問題° ~問題是自比較器中之不匹配之快閃ADC中之 錯决。這個不匹配改變比較器之輸出自零變成1處之類比 值’因而損壞了 ADC的準確度。一個解決方法係自動歸 零比%r器以便消除偏移。通常,這個偏移校正係以一電壓 儲存於-儲存電容器上。 因為電容器緩慢地漏電,因此需要週期性地在比較器 陣列上執行這個自動歸零作業。在低速快閃ADC中(其具 有長的時鐘週期),這個自動歸零性能可在每一個時鐘週 期上執行。然而,高速ADC之時鐘週期對完成自動歸零 性能而言太短。因此,在高速ADC中,自動歸零性能必 須在閒置週期中執行。 然而’對於某些應用而言,如通訊應用,沒有閒置時 間。用於解決這個問題之一般技術係一次祇將一比較器自 動歸零。一多餘的比較器係被暫時地使用,以取代被自動 歸零之比較器之性能。參見s. Tsukamoto等所著之”A CMOS 6-b? 200 MSample/s? 3V Supply A/D Converter for a PRML Read Channel LSI, ,f IEEE J. Solid-State Circuits; Vol. 31,No· 11,ρρ·ΐ831-1836。這個技術在此稱為線上自動歸 零,因為其允許ADC連續地轉換而不需要離線執行其自 動歸零性能。 另一個快閃ADC遇到的問題為在前端之SH(Sample and hold)電路之速度瓶頸。一個用來減少這個瓶頸之技術 為減少SH電路上之電容負載,藉此減少提供一可靠樣品 -4- „— — — — — — — — — — — 1— — — — — III ^ « — — — — — — I— I (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) 546924 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(3 ) 電壓所需之時間。运是藉由去除一半比較器之第一階段前 置放大器而達成的,使得SH負載減少2倍。兩個相鄰之 第一階段前置放大器之輸出内插以提供給沒有第一階段前 置放大器之比較器之第二階段前置放大器輸入。
5 這個技術係用於顯示於第1(A)圖及第1(B)圖之ADC 中,其中,一半之第一階段前置放大器被去除。應注意的 是,即使類比信號路徑在圖中為了清楚之故而為單一終 端,在這些圖中之類比信號路徑可以是蓋數某些p2 前置放大器内插前置放大器,且由P2,辨識。這些p2,前置 10 放大器内插於相鄰的P1前置放大器輸出之間。 如上所述,第1(A)圖顯示在自動歸零(”AZ,,)期間之 ADC 10組態。這個自動歸零週期有兩個相位。因為第二 階段内插前置放大器P2,需要一零輸入以執行其自動歸 零’所以’在AZ的第一相位期間,第一階段前置放大器 15 P1使他們的重置開關開啟,即是重置,使得其輸出為 零。前置放大器P2在AZ的這個相位期間自動歸零。對 於内插之P2’,這亦取消了由於P1重置模式輸出電壓中之 差異而產生之偏移。在AZ的第二相位期間,前置放大器 P1之重置開關被關閉,且前置放大器P1自動歸零,而其 20 偏移則儲存在電容器18之上。 連接SH至前置放大器pi之耦合電容器18因而儲存 了 P1之偏移及自為P1之電阻梯12產生之參考電壓。結 果是,為了將内插於兩個P1前置放大器之間之P2,前置放 大器自動歸零,兩個P1前置放大器必須在Az的第一部 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) L· —---1 — — — — — —— — — — — — — — ^ ·11111111 I (請先閲讀背面之注意事項再填寫本頁) 546924 A7 B7 經 濟 部 智 慧 財 局 員 工 消 費 合 社 印 製 五、發明說明(4 ) 份期間被重置。因為這些P1不僅供應輸入給被自動歸零 之P2,亦供應輸入給自己的p2及其上及其下之P2,所以 總共有五個輸出由一 P2之自動歸零所影響。 這意味著,假使一比較器欲在一陣列中,在一時間被 自動歸零,且其輸出由一多餘的比較器之輸出所取代,則 存在一問題。共有‘5個主陣列輸出由自動歸零所影響·自 動歸零之比較器,其上兩個及其下兩個比較器。這在第2 圖中顯示,其顯示了 AZ穿過陣列之漸進。問號代表由自 動歸零程序影響之輸出。黑色前置放大器為被自動歸零 者’而灰色者為不被自動歸零但其輸出被自動歸零程序影 響者。 發明概述: 本發明涉及結合兩個在高速快閃ADC中使用之一般 快閃ADC技術之電路結構,其亦解決某些由結合這兩個 技術而產生之問題。根據本發明,提供一在快閃類比數位 轉換益(’’ADC")中執行自動歸零性能之方法,adC包括一 參考電壓,提供複數個平均隔開之類比參考電壓,複數個 系統電壓比較器,用於比較一輸入電壓及參考電壓,並提 供那個參考電壓對應輸入電壓之指示。在這個方法中,執 行下列步驟。提供複數個冗餘電壓比較器。複數個系統電 塵比較ϋ之:欠集合被選取。自動料係在所選取之比較器 上執行,而冗餘比較器係在選取之比較器處使用。 本發明之這些及其他特徵將自下列之詳細描述及其伴 隨圖式而更顯清楚。 10 15 20 -6- 本紙張尺度剌巾闕家標準(cnS)a^^^97公餐) (請先聞讀背面之注意事項蒋填寫本頁) . .線- -1 I 1 - 546924 經濟部智慧財產局員工消費合作社印製 A7 _______B7____ 一 五、發明說明(5 ) 圖式之簡單描述: 第1(A)圖係在目動歸零模式中之習知快閃ADC之一 部份圖, 第1(B)圖係在取樣轉換模式中之習知快閃ADC之一 5 部份圖。; 第2(A)圖係快閃ADC陣列之一部份之示意圖,顯示 比較器置換選擇之第一組及因而影響之比較器; 第2(B)圖係快閃ADC陣列之一部份之示意圖,顯示 比較器置換選擇之第二組及因而影響之比較器; 10 第3圖為一被形圖,顯示使用於快閃ADc之各種信 號; 第4圖係一流程圖,顯示在本發明之較佳實施例之狀 態機器中實施之序列; 第5圖係-邏輯圖,顯示在本發明之較佳實施例之控 15 制結構之移位暫存部份之一區段; 第6圖係來自主陣列之比較器之一部份圖; 第7(A)圖係高階方塊’圖,顯示在直接模式中之主 器陣列;、 匕季父 第7(B)圖係-高階方塊圖,顯示在自動歸裳 2〇第7(B)圖之主比較器陣列; -、八甲之 第8(A)圖係-高階方塊圖,顯示在直接模式 較器陣列,包括兩個數位計數器; k 第’圖係一高階方塊圖,顯示在自動歸零 弟8(B)圖之主比較器陣列; 之 -7- 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ^-------^--------— 線丨II---l·---:-----------
546924 弟9 ®為—陣列之高階方塊®,與第8(A)®相似,但 具有額外的代表以幫助了解陣列之作業。 一 較佳實施例之詳細描述 $ 本發明之較佳實施例包含在快閃ADC中執行自動歸 5零之方。法。在根據第一較佳實施例執行自動歸零申,其中 =階段比較器自動歸零,在主陣列中之五個比較器自正 常作業移除。例如,參考第2(A)圖,p2比較器5〇,^, 54’ 59’ 60’ 56及58皆在自動歸零週期期間自正常作業 移除,即使是祇有前置放大器52 , 54,59,6〇及%在ζ
10個週期間被自動歸零亦然。這是由於關於前置放大器刈 及58之輸出之不清楚而做成的。 W “、、:而在這發生之如’允餘比較器取代這組被暫時移 除之比較器。這是藉由執行下列步驟而達到的·· 1·假設比較H k至k+4欲被自鱗零。第_個步驟係 15將對應之參考電壓置放在類比多工匯流排上,在此稱為 Rbus,其提供參考電壓給允餘比較器。 2. 允餘比較H係置放在自動歸零模式中,使得他們的 偏移被取消,且適當的參考電壓係儲存在相關電容器上。 3. 允餘比較器自自動歸零模式中切換出來,進1規則 性的轉換模式中。沒有任何不匹配,允餘比較器現在以比 較器k至k+4之準確複製版本執行。 4. 比較器k至k+4係置放在自動歸零模式中。 5·比較器k至k+4回到規則性作業。 6.比較器k+2至k+6之自動歸零週期如步驟i描述者 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
11 — ιιιιιιί - I . (請先閱讀背面之注意事項再填寫本頁) 訂· ·_線· 經濟部智慧財產局員工消費合作社印製
5 IX 經濟部智慧財產局員工消費合作社印製 20 546924 A7 -----------B7______ 五、發明說明(7 ) 開始。 顯現於自動歸零週期之波形示於第3圖之波形圖中。 每些波形為:系統時鐘CLK,控制信號ADV_N,控制信 號DIR一SHN,額外比較器自動歸零指令Αζχ及主陣列比 5較器自動歸零指令ΑΖ。以大寫字母Ν結束之波形名稱顯 不相關信號為負邏輯,即是,在位準為低時聲明。例如,
Dm—SHN為此種信號。以大寫字母χ結束之波形名稱顯 示信號為額外者之指領,即是,允餘的比較器,與主比較 器陣列對照。例如,ΑΖΧ為此種信號。ADV一Ν係用來遞 1〇增Κ。當其為高時,信號DIR—SHN顯示額外的比較器被 自動歸零。這些信號之性能將於下與第4圖之描述一起詳 細地被描述。 根據本發明之較佳實施例之自動歸零控制器包含兩個 主要部份,一狀態機器及散佈進入比較器陣列之移位暫存 器,即是,每兩位元比較器片段有一觸發電路⑴屮七叩)。 狀態機器實施示於第4圖之序列。狀態機器可被描述 為兩個或巢式的計數器。之一狀態内部計數器20將首先 被描述,請參考第3及第4圖。 在狀態0中,DIR-SHW信號被設為高,且ADV—N信 號被聲明,即是低,藉此遞增κ。這個K遞增係在圖中藉 由外部計數器22之前進而顯示,外部計數器22標出必須 被自動歸零之五個比較器之次集合。高的DIR—SHN信號 使比較器陣列在直接模式中,其中,在主陣列中之所有比 較器被使用,而額外的比較器則未被使用。 -9- 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公茇) ---------------------訂 i I I I 1 1 aamm 1 ·ϋ ·1 βι ϋ ϋ n βϋ n - {請先閲讀背面之注意事項再填寫本頁} -I n 1« n ϋ n ·1 ϋ ϋ I - 546924 A7 B7 五、發明說明(8 ) 在狀態1中,AZX信號被聲明。這啟動了允餘比較器 之自動歸零週期。 (請先閱讀背面之注意事項再填寫本頁) 在狀態2中’ AZX #號不聲明。這個狀態必須被包括 以解釋在允餘比較為離開自動歸零狀恶之時間與允餘比車交 5 器之上鎖輸出變為有效的時間之間之等數時間(latency)。 在狀態3中,DIR一8HN信號變為低。這顯示在主陣列 中之5個比較器之輸出不會被使用,而允餘比較器之輸出 會被使用。 在狀態4中’ AZ信號被聲明。這啟動了在主陣列中 10 被選取之5個比較器之自動歸零循環。 在狀態5中,AZ信號不聲明。這個狀態必須被包括 以解釋在五個原比較器離開自動歸零狀態之時間與這些比 較器之上鎖輸出變得有效的時間之間之等數時間。 -線. 狀態1及4可以是1,2,4或8循環之可變期間。為 15 此之理由為自動歸零所需之時間為固定的,但是ADC作 業之時鐘週期則為不固定的。因此,完成整個自動歸零作 業所需之時鐘循環數目會與ADC的作業頻率成正比地增 加。 經濟部智慧財產局員工消費合作社印製 控制結構之移位暫存器部份之一區段係示於第5圖 20 中。每隔兩個比較器陣列中之比較器即提供一此種區段。 該區段具有信號AZ,AZX,RST(重設),SHR_IN,CLK 及ADV—N之輸入線。該區段包括兩個3-輸入AND閘 24,26,且每個具有一倒相輸入,一二輸入之多工器
(“MUX”)28及一 DQ觸發電30。AZ信號線係連接至AND -10- 本紙張尺度適用中國國家標準(CNS)A4規格C210 X 297公釐) 546924 A7 B7 五、發明說明(9 ) 閘24之第二非反相輸入。AZX信號線係連接至AND閘 26之第一非反相輸入。RST信號線係連接至觸發電路30 之重設輸入。SHN一ZN信號線係連接至MUX 28之第一輸 入,AND閘26之第二非反相輸入及AND閘24之第一非 5反相输入。CLK信號線係連接至觸發電路3〇之時鐘輸 入。ADV—N信號線係連接至MUX 28之選擇輸入。MUX 28之輸出係連接到觸發電路3〇之D輸入,而觸發電路30 之Q輸出係連接到SHR一OUT輸出信號線,AND閘26之 倒相輸入,AND閘24之反相輸入,及MUX 28之第二輸 10入。shr-〇ut係連接到在這個上面之比較器之 SHR—IN。第一比較器之SHR—IN係連接到一。 移位暫存器之作業可如下描述:起初,所有的觸發電 路皆重設為零。觸發電路30在SHR一IN針腳處只有一。 代表信號在觸發電路在其輸入SHR—IN偵測到高信號 15及在其輸出SHR一OUT偵測到低信號時產生。代表信號代 表目荊的比車父及在陣列中在其上方之四個比較器被選做 自動歸零作業。 TAZX及TAZ信號由電路使用以控制主陣列比較器之 自動歸零功能。這係示於第6圖中,其顯示主陣列之比較 20器之一適當部份。顯示沒有儲存電容器18及連接到電容 18之一埠之pi前置放大器6〇,及一 p2前置放大器62 及接收P1前置放大器60之輸出之内插P2,前置放大器 64。在前面描述之自Rbus之線係連接到第一開關的之一 側。開關66之另一側係連接到自電阻梯之參考電壓頭及 本紙張尺度適用中國國豕標準(CNS)A4規格(210 X 297公爱) (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 > — — — — — — — — I — Illl·——— — — — — — — — — — — — — — 546924
五、發明說明)
經濟部智慧財產局員工消費合作社印M 弟 8之一側。開關68之另一側係連接到電容器18 之^另一"槔>5楚—。 久乐二開關70之一側。開關70之另一側係連接 輪出。第四關72係連接於前置放大器⑼之 輸入^輸出之間。前置放大器60之輸出係連接到Ρ2前置 5放大仏62之輪入及Ρ2,前置放大H 64之-輸入。控制信 说TAZX關閉開關<6。控制信號TAZ關閉開關68及開關 其^控制P2前置放大器62及P2,前置放大器64以執 灯自動°控制信號TAZ關閉開關70。 如所見’當ΤΑΖ被聲明時,自電阻梯之參考電壓連 10接到=陣列,並使前置放大器的短路,因而執行Ρ1的自 ㈣令。此外,Ρ2前置放大器62及Ρ2,前置放大器64係 被控制來執行自動歸零。當ΤΑΖ 不聲明時,開關70關 閉,允,午Ρ1前置放大器,ρ2前置放大器及閂鎖執行他們 的比較器功能。 15 另一大而 、, — 曲’當ΤΑΖΧ聲明時,自電阻梯之參考電壓係 藉由開關66之動作而連接到冗餘比較器,使得冗餘比較 器可被自動歸零。 =後’回到第5圖,在ΤΑΖΧ及ΤΑΖ信號執行他們 的功此之後’ ADv_N被降明為低。這允許--邏輯高在 20 #位暫存n之堆疊中傳播更高,使得下—組比較器被選來 自動歸零。 當移位暫存器之頂部被達到時,RST信號被聲明。這 重a所有的觸發電路,使得自動歸零循環自比較器陣列之 底部重新開始。 -12- 本紙張尺度適財5¾¾準(CNS〉^^(21心297 — -- (請先閲讀背面之注意事項再填寫本頁) · 訂---------線丨 « -I n «I I I n ϋ ϋ n n I» 546924 經濟部智慧財產局員工消費合作社印數 A7 B7 五、發明說明(11 ) 每一個自動歸零循環包含兩個主要部份: 1施加適當的參考電壓至額外比較器。 2a.訓練額外的比較器以取代在主比較器陣列中的一 組。這是直接模式。 5 2b:將在主陣列中之一比較器區塊自動歸零,同時使用 額外的比較器。這是自動歸零模式。 在直接模式中,比較器陣列之輸出係施加至r〇m Encoder輸入以選擇適當的數位輸出。當自動歸零模式完 成時,這需要對至此描述之電路做一些修正。所需的改變 10可如示於第7(A)及7(B)圖中者被實施。 第7(A)圖係一高位階方塊圖,顯示在直接模式中之一 主比#父斋陣列32,接收VREF及vIN,並提供一溫度計碼至 ROM 34,用於解碼成為二進位數位值。區塊36代表冗餘 比較器。黑影代表比較器下線,被自動歸零。第7(B)圖係 15 一高階方塊圖,顯示在自動歸零模式中之相同主比較器陣 列32。如所見,在自動歸零模式中,在主陣列中之一被選 比較器區塊38為離線,被自動歸零,而冗餘比較器區塊 36則取代被自動歸零之比較器被連接。 這個實施,雖然觀念上簡單,可能由於下列所述而不 20能提供某些高要求之應用所需之性能。首先,冗餘比較器 之輸出必須被散佈至每一個比較器位置。在被要求散佈冗 餘比較器結果之匯流排上之電容負载彳艮重且與比較器數目 成正比。因此,所示的結構與解析位元數不成比例,因為 比較器數目及電容負載每隔兩個解析位元即兩倍成長。第 -13- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 ϋ n n n I n ϋ n n n n mm§ I 1 ϋ n ϋ MEm n n 一、I n 1 ϋ I n ϋ I I I 1 fli n I n n .1 1« I · (請先閲讀背面之注意事項再填寫本頁} -n n i« an 546924 A7 B7 五、發明說明(l4 經濟部智慧財產局員工消費合作社印製 10 15 20 圖式之代號說明 10 flash ADC 快閃ADC 12 resistor ladder 電阻梯 14 sample and hold circuit 取樣保持電路 18 capacitor 電容器 16 latch ' 閂鎖 50,52,54,56,58,59,60 Ρ2 comparator p2比較器 20 six-state inner counter 六狀態内部計數器 22 outer counter 外部計數器 24,26 AND gate AND閘 28 two input multiplexer 二輸入多工器 30 DQ flip-flop DQ觸發電路 60 PI preamp P1前置放大器 62 P2 preamp P2前置放大器 64 P2f preamp P2’前置放大器 66 first switch 第一開關 68 second switch 第二開關 70 third switch 第三開關 72 fourth switch 第四開關 32 main comparator away 主比較器陣列 34 ROM encoder ROM編碼器 46,48 digital adder 數位加法器 -16- (請先閲讀背面之注意事項再填寫本頁) 馨· 訂---------線— 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 546924
    申請專利範圍 專利申請案第90112564號 土文申請專利嚴圍修正本_附件 (民國日送呈 1· ίο 15 20 經濟部智慧財產局員工消費合作社印製 25 一種在快閃類此數位轉換器("ADC 〜 功能之方法,該ADC包動歸零 平均隔開之類比參考電壓,數個系統電壓比較 於比較輪入電壓及該參考電壓並提供那個參考; 應該輪入電壓之指示,包含下列步驟: 查對 提供複數個冗餘電壓比較器; 選擇複數個系統電壓比較器之次集合; 在所選之比較器上執行自動歸零;及 代替所選比較器使用冗餘比較器。 一種用於在快閃類比數位轉換器("ADC")中 歸零功能之方法,該ADC包括一提供複數個平 之類比參考電壓電路,複數個系統電壓比較器=。歼 比較輸入電壓及該參考電壓並提供其輸入電壓在2於 方之參考電壓之一之指示,包含下列步驟: ’、下 提供複數個冗餘電壓比較器; 選取複數個系統電壓比較器之次集合; 在冗餘電壓比較器上執行自動歸零; 在該被選取的比較器上執行自動歸零;及 在一轉換作業期間以冗餘比較器取代所選取之比車六 器。 3· —種在快閃類比數位轉換器(”ADC")中執行自動浐裳 功能及執行類比數位轉換之方法,該ADC具有二二 入,該ADC包括提供複數個平均隔開之類比參考電壓 -17 . 2. 計 線 參 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公餐) 90235b-接 546924 六 圍 範 利 專 請中 10 15 經濟部智慧財產局員工消費合作、社印製 20 25 去带 w ^ — 匕枯用於比較輪入電壓;5 # 考電壓之複數個系統電壓比較器及多 在其下方之夂去f兀致供其輪入電1 1方之參考祕之-之指示,包含下列 施加一輸入電壓至該輸入; 提供複數個冗餘電壓比較器; k取複數個系統電壓比較器之次集合; 在冗餘電壓比較器上執行自動歸零; 在所選之比較器上執行自動歸零:, 1用冗餘比較n取代所選之比較器 壓上執行類比至數位之轉換;及 輸入輩 結合系統電壓比較器之齡* φ R ^ >A 出。 权益之輸出及冗餘比較器之輕 4·:種祕在快_比數_換器("adc") 7功能之方法,該ADC包括提供複 之 ;比參考電壓之參考電壓電路,複數個系統電= ::於比較輸入電壓及參考電壓並提供代表顯示參對對,入電壓之顯示信號,顯示信號被轉換成 對應輸入電壓之二進位碼,包含下列步驟: 提供複數個冗餘電壓比較器; 選取複數個系統電壓比較器之次集合; 在該冗餘電壓比較器上執行自動歸零; 在該被選取的比較器上執行自動歸零; 在轉換作業期間,使用冗餘比較器取 較器; t 將扣除被選取比較器之系統電壓比較器之輸 換成第一數位值;
    -18 - 546924 A8 B8 C8 D8 六、申請專利範圍 將冗餘比較器之輸出轉換成第二數位值;及 將第一數位值及第二數位值加起來。 5. —種在快閃類比較位轉換器("ADC")中執行自動歸零 功能之方法,該ADC包括提供複數個平均隔開之類比 5 參考電壓之參考電壓電路,複數個系統電壓比較器, 用於比較輸入電壓及參考電壓並提供對應輸入電壓之 溫度計碼,溫度計碼被提供至一轉換器,用於轉換該 溫度計碼成為對應輸入電壓之二進位碼,包含下列步 驟: 10 提供複數個冗餘電壓比較器; 選取複數個系統電壓比較器之次集合; 在冗餘電壓比較器上執行自動歸零; 在所選之比較器上執行自動歸零; 在冗餘電壓比較器上執行自動歸零後之一夠長時 15 間之後,冗餘電壓比較器之輸出變為有效,在一轉 經濟部智慧財產局員工消費合作社印製 換作業期間使用冗餘比較器取代所選取之比較器; 在系統電壓比較器上執行溫度計碼至二進位碼 之轉換,減去所選之比較器,以產生第一數位值, 其中,該系統電壓比較器之輸出,減去所選取之比 20 較器,係藉由在所選之比較器上方之比較器之向下 移位而連接; 將冗餘比較器之輸出以二進位值加起來而產生 第二二進位數位值;及 將第一數位值及第二數位值加起來。 25 -19 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW090112564A 2000-05-25 2001-05-25 On-line offset cancellation in flash a/d with interpolating comparator array TW546924B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/578,283 US6420983B1 (en) 2000-05-25 2000-05-25 On-line offset cancellation in flash A/D with interpolating comparator array

Publications (1)

Publication Number Publication Date
TW546924B true TW546924B (en) 2003-08-11

Family

ID=24312186

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090112564A TW546924B (en) 2000-05-25 2001-05-25 On-line offset cancellation in flash a/d with interpolating comparator array

Country Status (6)

Country Link
US (1) US6420983B1 (zh)
EP (1) EP1168629A3 (zh)
JP (1) JP2002033663A (zh)
KR (1) KR100714943B1 (zh)
SG (1) SG99902A1 (zh)
TW (1) TW546924B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2370172B (en) * 2000-12-13 2002-12-04 Infrared Integrated Syst Ltd Dynamic offset correction in detector arrays
TW564598B (en) * 2001-07-13 2003-12-01 Via Tech Inc Data converter using active interpolation in background auto-zeroing
US6919831B1 (en) * 2004-04-28 2005-07-19 Madhavi V. Tagare Circuit, apparatus, and method for converting analog signals into digital signals
JP4609198B2 (ja) * 2005-06-23 2011-01-12 ソニー株式会社 フォールディング回路およびアナログ−デジタル変換器
US7372382B2 (en) * 2005-06-27 2008-05-13 Intel Corporation Voltage regulation using digital voltage control
JP4917864B2 (ja) * 2006-11-06 2012-04-18 株式会社リコー Ad変換器およびその調整方法
JP4879774B2 (ja) * 2007-02-20 2012-02-22 ルネサスエレクトロニクス株式会社 アナログ・デジタル変換器
JP4819941B2 (ja) * 2007-02-22 2011-11-24 富士通株式会社 アナログ信号処理装置
JP4962282B2 (ja) * 2007-11-20 2012-06-27 富士通株式会社 半導体装置
US7511652B1 (en) 2007-12-31 2009-03-31 Industrial Technology Research Institute Comparison device and analog-to-digital converter
JP4469902B2 (ja) * 2008-03-04 2010-06-02 富士通株式会社 半導体装置及びその制御方法
US7710298B2 (en) * 2008-07-01 2010-05-04 Infineon Technologies Ag Integrated circuit with auto-zeroing comparator stages that provide a continuous-time signal
JP5233604B2 (ja) 2008-11-13 2013-07-10 富士通株式会社 半導体装置
JP5376151B2 (ja) * 2009-08-26 2013-12-25 日本電気株式会社 A/d変換装置
JP5625857B2 (ja) 2010-06-10 2014-11-19 富士通株式会社 半導体集積回路、閾値設定方法、及び通信装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920020859A (ko) * 1991-04-13 1992-11-21 김광호 듀얼슬로우프 인티그레이팅 a/d 컨버터
US5194867A (en) * 1991-05-06 1993-03-16 Harris Corporation Flash analog-to-digital converter employing least significant bit-representative comparative reference voltage
JPH05347561A (ja) * 1992-03-11 1993-12-27 Mitsubishi Electric Corp A/d変換器
US5459465A (en) * 1993-10-21 1995-10-17 Comlinear Corporation Sub-ranging analog-to-digital converter
US5696508A (en) * 1995-02-24 1997-12-09 Lucent Technologies Inc. Comparator-offset compensating converter
US5760729A (en) * 1995-05-01 1998-06-02 Thomson Consumer Electronics, Inc. Flash analog-to-digital converter comparator reference arrangement
US5815106A (en) * 1996-10-09 1998-09-29 International Business Machines Corporation Split flash analog to digital converter differential driver
US6218975B1 (en) * 1997-09-02 2001-04-17 Fujitsu Limited Interleaved auto-zero analog-to-digital converter with switching noise compensation
US5990814A (en) * 1997-09-05 1999-11-23 Cirrus Logic, Inc. Method and circuit for calibration of flash analog to digital converters

Also Published As

Publication number Publication date
EP1168629A2 (en) 2002-01-02
SG99902A1 (en) 2003-11-27
KR100714943B1 (ko) 2007-05-07
US6420983B1 (en) 2002-07-16
KR20010107769A (ko) 2001-12-07
EP1168629A3 (en) 2004-06-30
JP2002033663A (ja) 2002-01-31

Similar Documents

Publication Publication Date Title
TW546924B (en) On-line offset cancellation in flash a/d with interpolating comparator array
TW525352B (en) Subranging analog-to-digital converter and method
TWI443969B (zh) 以動態比較器為基礎的比較系統
EP0302553B1 (en) Electric circuit for use in an A/D converter
JPH0595285A (ja) 電圧比較器
JPH08149006A (ja) アナログ・ディジタル変換器
JPS59161916A (ja) アナログ−デイジタル変換器
JP3657218B2 (ja) 差動入力a/d変換器
US4849759A (en) Analogue to digital converter
TW419904B (en) Analog-to-digital converter
JPH0681048B2 (ja) A/d変換器
US20050040982A1 (en) Pipelined analog-to-digital converter
US8451154B2 (en) Pipelined ADC calibration
TW445725B (en) A/D converter circuit
JP3782911B2 (ja) Adコンバータ回路
JP4639162B2 (ja) アナログ・ディジタル変換器
JP3805850B2 (ja) A/dコンバータ
TW544995B (en) Flash A/D converter with new autozeroing and interpolation possessing negative impedance compensation
TW382858B (en) Device for providing multiple reference voltages
JP2014107769A (ja) サブレンジング型a/d変換器
JP3891426B2 (ja) 集積回路及びa/d変換回路
JPS6177430A (ja) アナログ・デジタル変換器
KR100252478B1 (ko) 아날로그디지털컨버터의앰프오프셋평가방법
JPS62204617A (ja) 高分解能a/dコンバ−タ
JP6618701B2 (ja) 高分解能アナログ・デジタル変換器

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees