TW503572B - Method for making a semiconductor integrated circuit device - Google Patents

Method for making a semiconductor integrated circuit device Download PDF

Info

Publication number
TW503572B
TW503572B TW090121120A TW90121120A TW503572B TW 503572 B TW503572 B TW 503572B TW 090121120 A TW090121120 A TW 090121120A TW 90121120 A TW90121120 A TW 90121120A TW 503572 B TW503572 B TW 503572B
Authority
TW
Taiwan
Prior art keywords
type
layer
integrated circuit
collector
circuit device
Prior art date
Application number
TW090121120A
Other languages
English (en)
Inventor
Tadayoshi Takada
Osamu Kitamura
Shigeaki Okawa
Hirotsugu Hata
Chikao Fujinuma
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Application granted granted Critical
Publication of TW503572B publication Critical patent/TW503572B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76297Dielectric isolation using EPIC techniques, i.e. epitaxial passivated integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8222Bipolar technology
    • H01L21/8228Complementary devices, e.g. complementary transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Bipolar Transistors (AREA)
  • Bipolar Integrated Circuits (AREA)
  • Element Separation (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Description

A7 --------—___ B7 _____ 五、發明說明(i ) 〔發明之技術領域〕 本發明係有關在電介質分離型之互補型雙極電晶體 卜藉由形成厚的集極領域,而實現電晶體的高耐壓化之 半導體積體電路裝置及其製造方法。 (習知技術) 曰近年來,追求使用於音頻放大器或顯示器驅動器等的 電明體的!%对壓化及南積趙化。而在將高耐磨化積體電路 作成南積體化及高速化中’冑了防止寄生電晶鱧的形成或 因元件分離的形成而造成的晶片尺寸的增大,理想上係採 用電介質分離技術。 第13圖為表示習知例子之半導體積體電路裝置之剖 面圖(例如,日本特開平u_354535號)。關於第13圖所 示之半導體積體電路裝置之製造方法,則參考第14圖至第 20圖並說明如下。 第14圖為表示高耐壓縱型NPN電晶體形成領域及高 耐壓縱型PNP電晶體形成領域。首先,在由矽所構成之N 型基板3的表面,例如,藉由熱氧化法形成膜厚2//πι程 度的埋入氧化膜2。隔著埋入氧化膜2於室溫下,使ν型 基板3黏合於支持基板1<>Ν型基板3係藉由持續之製程, 而形成活性層的Ν+型埋入層4及Ρ +型埋入層5。而作為 該Ν型基板3,係例如使用比電阻1 ΟΩ/cm程度的矽基板。 而後’例如以1100°C、2小時程度之氧氣環境中進行退火 處理’以提高埋入氧化膜2和支持基板1的黏合強度。繼 之,例如藉由機械研磨或化學性機械研磨(CMP ),而作成 (請先閱讀背面之注意事項再填寫本頁) n n n n ϋ u n I I n n n n t ϋ I < 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 312922 經濟部智慧財產局員工消費合作社印製 503572 五、發明說明( N型基板3於既定的膜厚,例如*2#m。 接著,為了形成N+型埋入層4,而實施離子植入。藉 由眾所周知之微影(photo iith〇graphy )技術以在npn電 晶體部份設置開口的光阻劑(未圖示)作為遮罩,以加速 電壓50KeV、導入量3xl〇15/cm2實施N型雜質,例如砰(As) 的離子植入。然後去除光阻劑。進而,為了形成p+埋入層 5而實施離子植入。藉由眾所周知之微影技術在pNp電晶 體部份以設有開口的光阻劑作為遮罩,以加速電壓 50KeV、導入量3xl0i5/cm2實施p型雜質,例如硼的 離子植入。其後,去除光阻劑。 繼之,例如在110CTC、1小時程度之水蒸氣環境中, 藉由退火處理,分別使前製程所導入於NPN電晶體部份的 砷、及導入於PNP電晶體部份的硼(B )熱擴散,而形成 N+型埋入層4及P+型埋入層5。在該退火製程中,因在活 性層表面形成氧化膜(未圖示),故在退火後,實施使用氫 氟酸溶液等的賴特蝕刻(Wright etching)處理以除去。藉 此,即形成如第14圖所示之構造。 其次,如第15圖所示,在活性層的N+型埋入層4及 P+型埋入層5的上層,生成例如比電阻1〇Q/cm、膜厚15 的N型外延層6°N型外延層6的NPN型電晶體部份 係形成N型集極領域7 ,而N型外延層6的pNp電晶體部 份則藉由持續之製程而形成P型集極領域8。在N型外延 層6的上層,藉由熱氧化法而形成膜厚5〇ηιη程度的氧化 膜9。藉由眾所周知之微影技術在pNp電晶體部份以設有 Μ--------^---------^ (請先閱讀背面之注意事項再填寫本頁)
期572 B7 五'發明說明(3 ) 開口的光阻劑作為遮罩,以加速電壓3〇〇KeV、導入量 8x10 /cm進仃p型雜質,例如硼⑻的離子植入。並在 (請先閱讀背面之注t事項再填寫本頁) ㈣㈣㈣t ’藉由例如12〇(rc、7小時程度之退火處 理,而形成PNP電晶體之p型集極領域8。藉此即形成如 第15圖所示之構造。 其次,藉由眾所周知之微影技術,在NpN電晶體的基 極領域上以設有開口的光阻劑作為遮罩,以加速電壓 40KeV、導入# ixl0“/cm2進行p型雜f,例如獨⑻的離 子植入L光阻劑之後’藉由眾所周知之微影技術在 PNP電晶體的基極領域上層^乂設有^㈣光阻劑作為遮 罩,以加速電壓60KeV、導入量lxl0“/cm2進行汉型雜質, 例如磷(P )的離子植入。經去除光阻劑之後,在惰性氣 體環境中,藉由例如90(rc、3〇分鐘之退火處理,使雜質 產生熱擴散,而分別形成NPN電晶體的p型基極領域iq 及PNP型電晶體的N型基極領域n。 經濟部智慧財產局員工消費合作社印製 繼之,藉由眾所周知之微影技術在NPn電晶體的n 型射極領域及N型集極領域接觸的上層,以設有開口的光 阻劑作為遮罩’以加速電壓ll〇Kev、導入量5xl0"/cm2 進行N型雜質,例如砷(as )的離子植入。然後,去除光 阻劑。繼之,藉由眾所周知之微影技術在pNp電晶體的p 型射極領域及P型集極接點的上層,以設有開口的光阻劑 作為遮罩’以加速電壓40KeV、導入量3xl015/cm2進行P 型雜質,例如硼(B)的離子植入。去除光阻劑之後,在 惰性環境中,例如藉由1〇〇〇 t、30分鐘程度的退火處理, 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) 3 312922 503572 五、發明說明(4 ) 使雜質產生熱擴散,而分別形成NPN電晶體的N型射極 領域12及N+型集極接點13、及pNP電晶體的p+型射極 領域14及P+型集極接點15。藉此,而形成了如第16圖 之構造。 訂 其後,蝕刻NPN電晶體部份的氧化膜9、N型集極層 7及N+型埋入層4直至埋入氧化膜2為止,藉此形成元件 分離用的溝渠(trench ) 16。同時,蝕刻pnp電晶體部份 的氧化膜9、P型集極層8及!>型埋入氧化膜5直至埋入 氧化膜2為止,藉此形成元件分離用的溝渠16。溝渠16 的形成,係在溝渠16内分別露出NPN電晶體及PNP電晶 體的集極接點13、15之側面的方式進行β藉此,而形成第 17圖所示之構造。 線 接著,例如藉由熱氧化法,在溝渠16的内壁形成膜 厚5 OOnm程度的氧化膜17。進而,藉由蝕刻處理去除與 NPN電晶體及PNP電晶體的集極接點13、15連接的部份 的氧化膜17。藉此,而形成如第18圖所示之構造。然後 在形成有氧化膜17的溝渠16,例如藉由CVD法填埋並 堆積聚♦ 18。其《灸,例如藉由反應性離子餘刻(R][E)法進 行回蝕(etch back),以將自溝渠16溢出的聚矽18的表面 予以平坦化。藉此,而形成如第〗9圖所示之構造。 在連接於NPN電晶體的N+型集極接點13的溝渠16 中所埋設的聚石夕18中,導入N型雜質。利用眾所周知之 微影技術,形成僅對上述之溝渠16開口的光阻劑,並以光 阻劑作為遮罩,以加速電· l8GKeV、導入量5χΐ〇ΐ5_2 本紙張尺度適用中國國家標準(CNS)A429『 嗖; 4 312922 >03572 A7 B7 五、發明說明(5 ) (請先閱讀背面之注意事項再填寫本頁) 進行N型雜質,例如磷(P)的離子植入。次之,在連接 於PNP電晶體的P+型集極接點15的溝渠16中所埋設的 聚矽18中,導入P型雜質。利用眾所周知之微影技術, 形成僅對上述之溝渠16開口的光阻劑,並以光阻劑作為遮 罩,以加速電壓180KeV、導入量5xl015/cm2進行p型雜 質,例如硼(B )的離子植入。 繼之,在惰性環境中,例如以1〇〇〇。〇、30分鐘程度 的退火處理,從NPN電晶體的溝渠使磷(p )產生熱擴散 ’而形成連接N+型埋入層4與N+型集極接點13的型 擴散層18η。同時從PNP電晶體的溝渠使硼(b)產生熱 擴散,而形成連接Ρ+型埋入層5與Ρ+型集極接點15的ρ+ 型擴散層18Ρ。由於聚矽中雜質的擴散速度,係比單結晶 石夕中雜質的擴散速度大數10倍,故在短時間内,雜質 溝渠内的聚矽擴散至集極領域的單結晶矽(外延層)。已移 動至集極領域的雜質係和單結晶矽中的雜質擴散速度相同 ,而在與溝渠的界面上蓄積成層狀,故形成尺+型擴散層 經濟部智慧財產局員工消費合作社印製 及P+型擴散層18Ρ(集極牆)。藉此,而形成如第2曰〇 圖所示之構造。 繼之,例如藉由CVD法全面性地堆積氧化膜19。進 而全面性地堆積光阻劑,藉由幕所周知之微影技術在電極 形成部份的光阻劑上設置開口 β以光阻劑作為遮罩例如 進行RIE處理’在氧化膜19及氧化膜9的電極形成部份 設置開口。然後’於電極形成部份設有開口的氧化膜Μ 之全面上’例如藉由料法堆積们Q。其後,全面性地堆 卜紙張尺度適用中國國家 (CNS)A4規格⑵〇 χ 297公爱) 5 312922 經濟部智慧財產局員工消費合作社印製 A7 -:-—------ Β7 _ 五、發明說明(6 ) 積光阻劑,並藉由眾所周知之微影技術去除電極部份以外 的光阻劑。以光阻劑為遮罩,例如藉由rie法將鋁予 以圖案化。當電極形成後,藉由去除光阻劑,而獲得如第 13圖之剖面的半導體裝置。 〜在上述構造的半導體裝置當中係使用電介質分離技 術,而進仃相鄰接的NPN電晶體與pNp電晶體之間的電 性的絕緣分離。藉此,能提高集聚密度,且亦能減低各電 晶體之PN接合的寄生容量,故有益於達成高速化。而且 ,在上述構造的半導體裝置當中,雖藉由降低集極領域7 、8的雜質濃度而得以確保基極_集極間之耐壓,但使整體 降低集極領域7、8的雜質濃度,則集極之串聯電阻變大而 特性降低。因此,如第13圖所示,在低雜質濃度的集極領 域7、8的下面,形成分別與高雜質濃度埋入層4、$與集 極接點13、15相連接的集極牆(N+擴散層18η、P+型擴 散層18Ρ)。藉此,除了具有雙極性電晶體的高速化的優點 之外,亦可實現雙極性電晶體的高耐壓化。 (本發明欲解決之課題) 在習知之半導體積體電路裝置當中,為了實現高耐壓 化,必須較厚地形成低雜質濃度的集極領域7、8亦即Ν 型外延層6。此情形時,即如上述,因係自外延層6 表層使雜質產生擴散,故必須高溫且長時間的熱處理,而 對集極領域的厚膜化處理係有其處理上的限制。是故,以 單層外延層形成的集極領域的膜厚,亦有高耐壓化之限制 ,而有無法獲得所須要的耐壓的問題。 本紙張尺度適用中國國家標準(CNS)A4規格(210 297公釐) 6 312922
— — ΙΪΙΙΙΙΙΙ —---^--- (靖先閱讀背面之注音?事項再填寫本頁) ,線 訂- 503572 A7 經濟部智慧財產局員工消費合作社印製 五、發明說明(7 ) 此外,在習知之半導體積體電路裝置的製造方法當中 ,為了實現鄰接於單晶片上而形成的NPN電晶體與縱型 PNP電晶體之電介質分離型的互補型電晶體,而使用溝渠 並將雙方的電晶體作電性的絕緣分離。然而,對溝渠來說 ,蝕刻的深度亦有其界限,而且蝕刻的精度亦有其因困難 點存在’故隨著為了實現高耐壓化而進行外延層的厚膜化 處理,作為元件分離之用的蝕刻處理亦構成難題。 此外’在為了實現高耐壓化而較厚地形成低雜質漠度 的集極領域7、8亦即N型外延層6的情形時,於形成縱 型PNP電晶體的低雜質濃度的集極領域8時,已離子植入 的雜質係必須在高溫長時間下進行熱處理,且對N型外延 層厚膜化在處理上有其限制,而成本亦會提高。甚至為了 加深雜質的擴散深度,當進行高加速電壓、高導入量的離 子植入時,即有明顯地產生矽基板之結晶缺陷之問題。 (解決問題之手段) 本發明係有鑑於上述之問題而創作,本發明之半導體 積體電路裝置之製造方法,係包括以下步驟:準備一導電 型半導體基板之步驟;在前述基板上形成複數層逆導電型 外延層,並使形成於前述基板及前述外延層的一導電型及 逆導電型的埋入層擴散並連結,且在第一及第二島領域以 及該第-及該第二島領域的周圍,形成由高溫濃度雜質擴 散所構成之第一埋入層及第二埋入層之步驟;留下前述第 :及第二埋入層,將前述第一及第二島領域之兩端部蝕刻 成V槽型之步驟;在前述第一及第二埋入層的表面形成氧 _ 爾(CNS)A4 規格(2i〇T^J) 312922 (請先閱讀背面之注意事項再填寫本頁)
Lf -----訂---------線. 503572 經濟部智慧財產局員工消費合作社印制取 Α7 Β7 五、發明說明(8 ) 化膜,並在該氧化膜上形成多結晶半導體層之步驟;在前 述多結晶半導體層上形成氧化膜,並隔著該氧化膜而黏合 支持基板之步驟;及前述支持基板作為底面,並研磨前述 半導體基板直至前述第一及第二島領域露出為止之步驟。 本發明之半導體積體電路裝置之製造方法中,理想是 餘刻前述第一及第二島領域之步驟為··將由形成前述第一 及第二島領域的低濃度雜質擴散層所構成的前述埋入層與 則述外延層之境界面,予以完全地去除,並且完全地蚀刻 已膜厚化的前述第一及第二島領域至底部為止,為了實現 電介質分離型的互褚型雙極性電晶體而蝕刻成V槽型之步 驟。 本發明之半導體積體電路裝置之製造方法中,理想是 :由形成於集極領域之周圍的高濃度雜質擴散層所構成的 埋入層’在與形成集極領域的埋入層的同時,沿著V槽型 蝕刻的傾斜線而形成。藉此,藉由將前述第一及第二島領 域進行元件間分離的V槽型蝕刻步驟的同時,亦形成高濃 度埋入層,而能縮短半導體積體電路裝置之製造步驟。 本發明之半導體積體電路裝置之製造方法,理想是和 在基板表面進行離子植入而形成集極取出擴散層的情形相 比,因在外延層表面進行離子植入,故能明顯地減低基板 上的結晶缺陷的產生。 (本發明之實施形態) 以下,參閱圖面並詳細說明本發明之半導體積體電路 裝置及其製造方法之實施形態α -----Μ-------------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 8 312922 503572 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 製 A7 B7 五、發明說明(9 ) 第1圖係高耐壓NPN電晶體21及高耐壓PNP電晶體 22隔著多結晶石夕59’形成一種電介質分離型之互補型雙極 性電晶體之1C的剖面圖。 本發明之半導體積體電路裝置係在覆蓋有矽氧化膜 60的支持基板61上形成有多結晶石夕59。在此,支持基板 61係隔著矽氧化膜60,以ll〇〇°C至12001並給予2小時 程度的熱處理而與多結晶碎5 9相黏合。然後,隔著多梦晶 矽59而形成電介質分離型的互補型雙極性電晶體。 高耐壓NPN電晶體21係以圍繞集極領域54的方式形 成石夕氧化膜58及N+型埋入層55。而後,在集極領域 分別形成N+型擴散領域64以作為集極導出領域、形成p 型擴散領域62以作為基極領域及形成型擴散領域 以作為射極領域。此時,集極導出領域64為和型埋入 層55相連結形成,藉以形成N+型高濃度層,且具有減低 高耐壓NPN電晶體21之集極電阻之構造。 ” ’ 一 高耐壓縱型PNP電晶體22以圍繞隹席 国現木極領域56的方式 形成有矽氧化膜58及P+型埋入層。 \ · 後’在集極領域 56分別形成P +型擴散職56以作為集極導出 N+型井㈣63以作為基極領域及形成p+型擴 ^ 以作為射極領域。此時,集極導出領域“為 層57相連結形成,藉以形成p +型高 1埋 高耐壓PNP電晶體22之集極電阻之且具有減低 在此雖未圖示,但在和其他之週 為整體的情況,係在該等元件上形 一體化而形成 ____— 由A1的電極配線 本紙張尺度適用中國國家標準(CNS)心規格(21〇 X 297公餐了 312922 (請先閱讀背面之注意事項再填寫本頁)
503572 五、發明說明(10 、聚醯亞胺系絕緣臈的層間絕緣膜及聚醯亞胺系的外包裝 等。 (請先閱讀背面之注意事項再填寫本頁) 上述之本發明之半導體積體電路裝置中,在N_型及p_ 型集極領域54、56的周圍形成有N+型及p+型的埋入層55 57且和集極導出領域64、65相連結。在此狀態下,形 成N+型及P+型的高濃度層而使集極電阻降低,而能實現 浓極領域54、56的厚層化。其結果,可形成高耐壓的互補 型雙極性電晶體。 具體而言’第13圖為表示本發明之半導體積體電路 裝置之電介質分離型之互補型電晶體與集極領域膜厚之耐 壓的關係。如該特性圖所示,集極領域的膜厚為時 ,能獲得集極-射極間之耐壓Vec〇為3〇〇V,而可形成高耐 壓的互補型雙極性電晶體。而且,為了獲得集極_射極間耐 屢Veco在250V以上,則集極領域的膜厚係必須為6〇#m 程度以上,是遠遠超過使用溝渠之製造方法上的界限之膜 經濟部智慧財產局員工消費合作社印制衣 此外,本發明之半導體積體電路裝置,誠如上述,NPN 電晶體21和PNP電晶體22因隔著多結晶矽59而確實地 分離電介質’故能抑制電晶體21、22的相互影響及寄生電 晶體的產生,構成一種更適合於高頻使用之半導體積體電 路裝置。 進而,結晶軸(100)的P型單結晶矽基板23,係使 用比電阻500Q/cm以上的基板,並在該基板23上層積外 延層而形成電晶體形成領域。本發明雖係層積多層的外延 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 10 312922 503572 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(U ) 層,但此時基板2 3係經過長時間地置於高溫下。例如,層 積4層的外延層的情形時,係為在1000至1400°C下24小 時。是故,如上所述’使用低比電阻的基板可抑制來自基 板23之電阻的攀昇。其結果,即能較厚地形成作為集極領 域54、56之用的外延層,可實現高耐壓的電晶體。 其次,參閱第2圖至第11圖,說明第1圖所示之本 發明之半導體積體電路裝置之製造方法。 首先,如第2圖所示,準備厚度650以m程度的p型 單結晶矽基板23,並熱氧化該基板23的表面而形成氧化 膜,光蝕刻氧化膜以作成選擇遮罩。繼之,在基板23表面 ,將形成义型第一埋入層24與N+型第一埋入層25、26 的磷(P)以及形成P_型第一埋入層27與P +型第一埋入 層28、29的硼(B)進行離子植入並擴散。 次之,如第3圖所示,完全去除作為選擇遮罩用的氧 化膜之後,配置基板23於外延成長裝置的電納( suspectance)上,經燈絲加熱而供應114(Tc程度之高溫於 基板23的同時,亦導入SiE^ch氣體與%氣體於反應管 内,藉此使N或N-第一外延層30生長18至22 em。接著 ,熱氧化第一外延層30的表面並形成氧化膜,並光蝕刻氧 化膜以分別作成選擇遮罩。然後,在第一外延層3〇表面, 將开>成N-型第二埋入層31與N+型第二埋入層32、33的 磷(P)以及形成P-型第二埋入層34與p+型第二埋入層 35、36的硼(B)進行離子植入並擴散。 次之,如第4圖所不,完全去除作為選擇遮罩用的氧 Μ氏張尺度適用中歸國家標準((fNS)A4規格(21〇 X 297公爱)-------- (請先閱讀背面之注意事項再填寫本頁) ----------------線 ^__w— 經濟部智慧財產局員工消費合作社印製 503572 -t * 五、發明說明(12 ) 化獏之後,配置基板23於外延成長裝置的電納上,經燈絲 加熱而供應1140 °C程度之高溫於基板23的同時,亦導入 SiH/l2氣體與Η:氣體於反應管内,藉此使讨或的第二 外延層37生長18至22/zm。接著,熱氧化第二外延層37 的表面並形成氧化膜,並光蝕刻氧化膜以分別作成選擇遮 罩。繼之,在第二外延層37表面,將形成N_型的第三埋 入層38與N+型的第三埋入層39、40的磷(p)以及形成 P-型第二埋入層41與P+型第三埋入層42、43的硼(B) 進行離子植入並擴散。 此時,同時使N-型的第一與第二埋入層24、31及汉+ 型的第一與第二埋入層25、26、32、33、P -型的第一與第 二埋入層27、34及?+型的第一與第二埋入層28、29、35 、3 6擴散並連結。 其次,如第5圖所示,完全去除作為選擇遮罩用的氧 化膜之後,配置基板23於外延成長裝置的電納上,經燈絲 加熱而供應1140°C程度之高溫的同時,亦導入SiH2C1氣 體與H2氣體於反應管内,藉此使n或N-的第三外延層44 生長1 8至22以m。接著,熱氧化第三外延層44的表面並 形成氧化膜,並光蝕刻氧化膜以分別作成選擇遮罩^繼之 ’在第三外延層44表面,將形成N-型第四埋入層45與 N+型第四埋入層46、47的磷(P)、以及形成?_型第四埋 入層48與P+型第四埋入層49、50的硼(B)進行離子植 入並擴散。 ^ 〃 — I-----^----------^ (請先閱讀背面之注意事項再填寫本頁) 此時,同時使N-型的第與第三埋入層31、3 」〇 ,及N+
312922 503572 A7 B7 五、發明說明(13 ) 型的第二與第三埋入層32、33、39、40,及P_型的第二與 第三埋入層34、41,及P+型的第二與第三埋入層35、36 、42、43擴散並連結。 次之,如第6圖所示,完全去除作為選擇遮罩用的氧 化膜之後’配置基板2 3於外延成長裝置的電納上,經燈絲 加熱而供應1140°C程度的高溫的同時,亦導入siH2Cl2氣 體與H2氣體於反應管内,藉此使N或N-的第四外延層51 生長18至22 em。接著,在第四外延層51的表面,將形 成N+型第五埋入層52的磷(P)、以及形成p+型第五埋入 層53的硼(B)進行離子植入並擴散^ 此時,N+型第五埋入層52與P+型第五埋入層53的 寬幅’係和形成於第三外延層44的N -型第四埋入層45、 N+型第三埋入層46、47及P-型第四埋入層48、P+型第四 埋入層49、50的寬幅是大致相等地形成。然後,經由大約 12 5 0 °C高溫1 6小時程度的擴散製程而使各個埋入層連結 之結果,如圖所示,即構成形成有NPN電晶體21的N-型 集極領域54、N+型埋入層55及PNP電晶體22的P-型集 極領域56、P+型埋入層57之領域。 在此,使用磷(P)作為N型雜質及使用硼(B)作為 P型雜質,係由於使用擴散速度較快的雜質故能以短時間 的熱處理,確實地連結埋入層《亦即,在N型雜質領域及 P型雜質領域中,能以短時間形成平板的剖面。 而且,在基板23上能同時地形成NPN電晶體21與 PNP電晶體22形成領域亦是本發明之特徵。 (請先閱讀背面之注意事項再填寫本頁) 訂---------線- 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS〉A4規格(210 X 297公釐) 13 312922 503572 ^ * A7
(請先閱讀背面之注意事項再填寫本頁) 其次,如第7圖所示,熱氧化第四外延層51的表面 並形成氧化膜,並光蝕刻氧化膜以作為選擇遮罩。此時 為了減低接近單晶片而形成的NPN電晶體21與pNp電曰 體22的互相干擾所產生的影響,而且,為了抑制寄生電2 體的產生,而有必要實現形成有NPN電晶體21的N_型笑 極領域54與形成有PNP電晶體22的P-型集極領域56 Z 間的元件分離。於是,藉由較擴散有第一外延層3〇、第二 外延層37、第三外延層44、第四外延層51及基板23的 N-型第一埋入層24、N+型第一埋入層25、26、p_型第一 埋入層27及P+型第一埋入層28、29的部份深的蝕刻處理 ’而形成元件間分離用的V型的槽。 經濟部智慧財產局員工消費合作社印製 其次,如第8圖所示,在矽氧化膜58上在丨2401程 度的高溫下、1小時程度(:¥0堆積多結晶矽59以成為15〇 β m程度。之後,多結晶矽59係藉由研磨平坦化以成為即 使在厚膜最薄亦有30#m程度,並另外準備覆蓋有氧化膜 60的晶圓(wafer)作為支持基板61並黏合於多結晶石夕59 表面’且給予1100C至1200°C、2小時程度的熱處理,藉 此支持基板61碟實黏合。在此,支持基板61係只要能耐 得住次製程之研磨製程之材料即可,特別是非導電性材料 亦可。 其次’如第9圖所示’翻轉表底以使單結晶梦基板23 為表面且支持基板61為底面。繼之,自石夕基板23的表面 進行580 程度的矽基板23的研磨,直至N-型集極領 域54及P_型集極領域56露出為止。此時,N-型集極領域 衣紙張尺度適用t國國家標準(CNS)A4規格(210 X 297公釐) 14 312922 A7 五、發明說明(15 ) 54、Ρ·型集極領域56係隔著多結晶矽59而構成已分離電 介質之構造。又’經由該製程’ Ν_型集極領域“及、-型 集極領域56係形成為6〇至8〇#m程度的膜厚。 次之,如第10圖所示,在N_型集極領域54上形成p 型擴散領域62以作為基極領域,並且在p_型集極領域上 藉由離子植入而形成N+型井領域63以作為基極領域。 其次,如第11圖所示,熱氧•型集極領域54及心 型集極領域56的表面並形成氧化膜,並絲刻氧化膜以作 為選擇遮罩。接著,在N-型集極領域54上,對形成㈣ 的擴散領域64以作為集極導出領域的砰( A。及形成p+ 型擴散領域65以作為集極導出領域的哪⑻,實施離子 植入並擴散。然後’同時地在P型擴散領域62上形成N+ 里擴散領域66以作為射極領域,藉此形成卿電晶體η 二ΓΓ井領域63上形成p+型擴散領域67以作為 射極領域,藉此形成PNP電晶體22。 #著型埋入層55及P+型埋入層57’因係 ^出項域m的傾斜線而形成至表面上,故%型集極 時=:=:出領域65,係能以較短的擴散 町埋入層55及p+型埋入層”連杜 使Ν+型集極導出領域64及ρ+ , 有偏離,但因Ν+型埋入層55及?+刑導出領域65的遮罩 i理入層55及Ρ+型埋入層 槽型姓刻的傾斜線而形成至表面上,故經 t = 節即能輕易地連結兩者。藉此,出=的調 P+型集極導出領域65,係分別和 出錢“及 I_____ 八層55及P+型 “认湖簡家標準_】_4規格⑵〇 χ 297 Μ 312922 五、發明說明(16 ) 埋入層57相連結,並形成能減低集極電阻之構造。 之後’全面性地層積氧化膜,自於電極形成部設有開 口的氧化膜上,堆積鋁而形成電極68。藉此,即形成如第 1圖所示之半導體積體電路裝置之構造。 如上所述之實施情形’雖是說明有關4層層積有外延 層之構造,但因應於使用目的,即使改變積層的外延層之 層數,亦能獲得和上述之半導體積體電路裝置相同之功效 又,上述之實施例中,使用於形成集極領域及高濃度 埋入層之際之埋入層用的遮罩,因係在每次層積外延層時 ,縮小埋入層的寬幅而形成,故遮罩亦會在每一層作改變 ,但在全部之外延層使用相同之遮罩亦可形成埋入層。此 時,因只要1張遮罩即能完成,是為較經濟性的製造方法 (發明之功效) 根據本發明,在半導體積體電路裝置當中,係在低濃 度層的集極領域的周圍形成高濃度層的埋入層,並和高濃 度集極導出領域相連結,藉此形成高濃度領域而能減低集 極電阻’且能實現集極領域的厚膜化,實現極具高耐壓的 半導體積體電路裝置。 此外,根據本發明之半導體積體電路裝置之製造方法 ,在形成集極領域的製程當中,因係藉由層積多層外延層 而形成’故能實現集極領域的厚層化,且實現極具高耐壓 的半導體積體電路裝置之製造方法。 503572 經濟部智慧財產局員工消費合作社印製 A7 五、發明說明(n ) 進而’根據本發明之半導體積體電路裝置之製造方法 ’藉由餘刻成V槽型,而能精度良妤地進行蝕刻到達深部 ’且由於藉由多結晶矽確實地分離電介質,而能實現減低 電晶體之相互影響之半導體積體電路裝置之製造方法。 進而’根據本發明之半導體積體電路裝置之製造方法 ’在集極領域的周圍形成集極取出領域的製程當中,形成 集極領域的埋人層與形成集極取出領域的埋人層係在相同 製程中形纟冑此,藉由姓刻成v槽型,而能一次地开》成 集極領域與集極取出領域,而能實現極具量產性之半導體 積體電路裝置之製造方法。 進而,根據本發明之半導體積體電路之製造方法,在 形成互補型之電晶體之集極導出領域的製程當中,藉由蝕 刻成V槽型,且因高濃度埋入層以傾斜形成,故幾乎不擴 散集極導出領域,即能和談高濃度埋入層相連結,並且能 和射極領域以同一製程來形成,而能實現極具量產性之半 導體積體電路裝置之製造方法。 (圖式之簡單說明) 第1圖為說明本發明之半導體積體電路裝置之剖面圖 〇 第2圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖。 第3圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖。 第4圖為說明本發明之半導體積體電路裝置之製造方 本纸張尺度適用中國國家標準(CNS)A4規格(210 x 297公f ) 312922 (請先閱讀背面之注音?事項再填寫本頁) -------^訂---------線· 503572 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(18 ) 法之剖面圖。 第5圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖^ 第6圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖。 第7圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖。 第8圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖。 第9圖為說明本發明之半導體積體電路裝置之製造方 法之剖面圖。 第10圖為說明本發明之半導體積體電路裝置之製造 方法之剖面圖。 第11圖為說明本發明之半導體積體電路裝置之製造 方法之剖面圖。 第12圖為表示本發明之半導體積體電路裝置之電介 質分離型之互補型電晶體與集極領域厚度間耐壓之關係之 特性圖。 第13圖為說明習知之半導體積體電路裝置之剖面圖 〇 第14圖為說明習知之半導體積體電路裝置之製造方 法之剖面圖。 第15圖為說明習知之半導體積體電路裝置之製造方 法之剖面圖。 III--------------^ --------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 18 312922 503572 A7 B7 五、發明說明() 第16圖為說明習知之半導體積體電路裝置之製造方 法之剖面圖。 第17圖為說明習知之半導體積體電路裝置之製造方 法之剖面圖。 第18圖為說明習知之半導體積體電路裝置之製造方 法之剖面圖。 第19圖為說明習知之半導體積體電路裝置之製造方 法之剖面圖。 第20圖為說明習知之半導體積體電路裝置之製造方 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 法之剖面圖。 [元件符號之說明] 1、61 支持基板 2 埋入氧化膜 3 N型基板 4 Ν+型埋入層 5 P+型埋入層 6 Ν型外延層 7 N型集極領域 8 Ρ型集極領域 9 > 17、 19、58、60 氧化膜 10 Ρ型基極領域 11 N型基極領域 12 Ν型射極領域 13 N+型集極接點 14 Ρ+型射極領域 15 P+型集極接點 16 溝渠 18 聚矽 18η Ν型擴散層 18P P型擴散層 20 銘 21 NPN電晶體 22 ΡΝΡ電晶體 23 P型單結晶基板 24 Ν-型第一埋入層 25 ^ 26 N+型第一埋入層 27 Ρ-型第一埋入層 本纸張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) 19 線· 312922 503572 A7 B7 五、發明說明(20 ) 28、29 P+型第一埋入層 31 N-型第二埋入層 34 P-型第二埋入層 37 第二外延層 39、40 N+型第三埋入層 42、43 P+型第三埋入層 45 N-型第四埋入層 48 P-型第四埋入層 51 第四外延層 53 P+型第五埋入層 55 N+型埋入層 59 多結晶矽 30 第一外延層 32、33 N十型第二埋入層 35、36 P+型第二埋入層 38 N-型第三埋入層 41 P-型第三埋入層 44 第三外延層 46、47 N+型第四埋入層 49、50 P+型第四埋入層 52 N+型第五埋入層 54、56 集極領域 57 P+型埋入層 62 P型擴散領域(基極領域) 63 N+型井領域 64 N+型擴散領域(集極導出領域) 65 P+型擴散領域(集極導出領域) 66 N+型擴散領域(射極領域) · I------^ --------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準<CNS)A4規格(210 X 297公釐) 20 312922

Claims (1)

  1. 503572 A8SSD8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 1· 一種半導體積體電路裝置之製造方法,其係包括以下步 驟: 準備一導電型半導體基板之步驟; 在前述基板上形成複數層逆導電型之外延層,並使 形成於刖述基板及前述外延層之一導電型及逆導電型 之埋入層擴散並連結,並在第一及第二島領域以及該第 一及第二島領域的周圍,形成由高濃度雜質擴散層所構 成的第一及第二埋入層之步驟; 留下前述第一及第二埋入層,將前述第一及第二島 領域的兩端部蝕刻成v槽型之步驟; 在前述第一及第二埋入層的表面形成氧化膜,並在 該氧化膜上形成多結晶半導體層之步驟; 在前述多結晶半導體層上形成氧化膜,且隔著該氧 化膜而黏合支持基板之步驟;及 將前述支持基板作為底面,並研磨前述半導體基板 直至露出前述第一及第二島領域為止之步驟。 2·如申請專利範圍第1項之半導體積體電路裝置之製造方 法,其中,由高濃度雜質擴散層所構成之前述第一及第 二埋入層係沿著前述V槽型蝕刻的傾斜線而形成。 3·如申請專利範圍第1項之半導體積體電路裝置之製造方 法,其中,在同一步驟形成前述第一及第二島領域與前 述第一及第二埋入層。 4·如申請專利範圍第1項之半導體積體電路裝置之製造方 法,其中,形成前述第一及第二島領域的最上部的埋入 (請先«讀背面之注意事項再填寫本頁) .¾ t^· --線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 21 312922 503572 A8B8C8D8 六、申請專利範圍 ’ 層,係由高濃度雜質擴散層所構成。 5.如申請專利範圍第1項之半導體積體電路裝置之製造方 形 上 域領 二第 及 域領 一 第。 述體 前晶 之電 出之 露異 在相 , 型 中類 其電 ,導 法成 — — — 篇 — 應 — — !— · i 1 <請先閱讀背面之注意事項再填寫本頁) 上δ · •線· *經濟部智慧財產局貝工消费合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 22 312922
TW090121120A 2000-09-07 2001-08-28 Method for making a semiconductor integrated circuit device TW503572B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000271381A JP2002083876A (ja) 2000-09-07 2000-09-07 半導体集積回路装置の製造方法

Publications (1)

Publication Number Publication Date
TW503572B true TW503572B (en) 2002-09-21

Family

ID=18757679

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090121120A TW503572B (en) 2000-09-07 2001-08-28 Method for making a semiconductor integrated circuit device

Country Status (7)

Country Link
US (1) US6528379B2 (zh)
EP (1) EP1187194B1 (zh)
JP (1) JP2002083876A (zh)
KR (1) KR100582146B1 (zh)
CN (1) CN1213474C (zh)
DE (1) DE60127052T2 (zh)
TW (1) TW503572B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100854077B1 (ko) * 2002-05-28 2008-08-25 페어차일드코리아반도체 주식회사 웨이퍼 본딩을 이용한 soi 기판 제조 방법과 이 soi기판을 사용한 상보형 고전압 바이폴라 트랜지스터 제조방법
KR100477396B1 (ko) * 2002-09-04 2005-03-28 한국전기연구원 금속 게이트 전극을 갖는 탄화규소 모스펫 소자 및 그제조방법
KR100474859B1 (ko) * 2002-11-05 2005-03-11 매그나칩 반도체 유한회사 반도체 소자의 소자 분리막 형성 방법
JP2006270009A (ja) * 2005-02-25 2006-10-05 Seiko Epson Corp 電子装置の製造方法
CN100457674C (zh) * 2006-12-02 2009-02-04 桂林工学院 粉煤灰红砂岩烧结的建筑用砖及其制备工艺
US9455307B2 (en) 2011-10-14 2016-09-27 Diftek Lasers, Inc. Active matrix electro-optical device and method of making thereof
CN103858221B (zh) * 2011-10-14 2017-02-15 迪夫泰克激光公司 位于衬底上的平坦化半导体颗粒
US9209019B2 (en) 2013-09-05 2015-12-08 Diftek Lasers, Inc. Method and system for manufacturing a semi-conducting backplane
US10312310B2 (en) 2016-01-19 2019-06-04 Diftek Lasers, Inc. OLED display and method of fabrication thereof
WO2018045298A1 (en) * 2016-09-01 2018-03-08 Analog Devices, Inc. Low capacitance switch for pga or pgia
US10707330B2 (en) 2018-02-15 2020-07-07 Globalfoundries Inc. Semiconductor device with interconnect to source/drain
CN110544689B (zh) * 2019-08-29 2021-07-20 华南理工大学 射频前端模块中有源器件和无源单晶器件及单片集成方法
EP4002503B1 (en) * 2020-11-23 2024-04-17 Melexis Technologies SA Semiconductor device with integrated magnetic flux concentrator, and method for producing same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4146905A (en) * 1974-06-18 1979-03-27 U.S. Philips Corporation Semiconductor device having complementary transistor structures and method of manufacturing same
GB2060252B (en) * 1979-09-17 1984-02-22 Nippon Telegraph & Telephone Mutually isolated complementary semiconductor elements
JPS56131942A (en) * 1980-03-19 1981-10-15 Fujitsu Ltd Manufacture of semiconductor device
JPS6081839A (ja) * 1983-10-12 1985-05-09 Fujitsu Ltd 半導体装置の製造方法
JPH0783050B2 (ja) * 1985-06-21 1995-09-06 株式会社東芝 半導体素子の製造方法
JPH11354535A (ja) 1998-06-11 1999-12-24 Sony Corp 半導体装置およびその製造方法

Also Published As

Publication number Publication date
KR20020020215A (ko) 2002-03-14
CN1341961A (zh) 2002-03-27
EP1187194A3 (en) 2004-11-10
US20020028551A1 (en) 2002-03-07
KR100582146B1 (ko) 2006-05-23
US6528379B2 (en) 2003-03-04
JP2002083876A (ja) 2002-03-22
DE60127052T2 (de) 2007-12-13
EP1187194A2 (en) 2002-03-13
EP1187194B1 (en) 2007-03-07
CN1213474C (zh) 2005-08-03
DE60127052D1 (de) 2007-04-19

Similar Documents

Publication Publication Date Title
US6365488B1 (en) Method of manufacturing SOI wafer with buried layer
TW460978B (en) A semiconductor device and its fabrication method
TW503572B (en) Method for making a semiconductor integrated circuit device
TW201103859A (en) Method of fabricating integrated semiconductor device and structure thereof
TW441110B (en) Intelligent power integrated circuit and method for manufacturing the same
TW594988B (en) Semiconductor device and method of manufacturing same
TWI258805B (en) Bipolar transistor, semiconductor device comprising the bipolar transistor and process for fabricating them
TW434903B (en) Lateral diffused metal oxide semiconductor transistor
JP2005136410A (ja) シリコン・シリコン直接ウェハ・ボンディングを用いた、相異なる結晶方位の混成基板(hybridsubstrate)上のCMOS
TW512526B (en) Semiconductor integrated circuit device and manufacturing method thereof
JPH0837296A (ja) 半導体装置の製造方法
JP2500630B2 (ja) 半導体装置
JPH11354535A (ja) 半導体装置およびその製造方法
JP2618873B2 (ja) 半導体装置の製造方法
JP3116609B2 (ja) 半導体装置の製造方法
TW200905793A (en) Isolation method of active area for semiconductor device
JP2003518771A (ja) シリコンウェーハの埋め込み絶縁層上に配置されたトップ層に形成された半導体素子を有する半導体デバイスを製造する方法
JP2002083877A (ja) 半導体集積回路装置およびその製造方法
JPH0778833A (ja) バイポーラトランジスタとその製造方法
JP5238941B2 (ja) 半導体装置の製造方法
JP2000124458A (ja) 半導体装置の製造方法
JP2004031505A (ja) バイポーラトランジスタの製造方法
TW389987B (en) Method for producing high voltage device compatible with low voltage device
JP2002016081A (ja) 半導体装置の製造方法
JPS62245649A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees