TW469552B - TAB type semiconductor device - Google Patents
TAB type semiconductor device Download PDFInfo
- Publication number
- TW469552B TW469552B TW089125766A TW89125766A TW469552B TW 469552 B TW469552 B TW 469552B TW 089125766 A TW089125766 A TW 089125766A TW 89125766 A TW89125766 A TW 89125766A TW 469552 B TW469552 B TW 469552B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor device
- patent application
- pattern
- base material
- insulating base
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/4985—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/4824—Connecting between the body and an opposite side of the item with respect to the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73215—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0271—Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
- Wire Bonding (AREA)
Description
經濟部智慧財產局員工消費合作杜印製 ο 9 5 5 2
Α7 I ------- -Β7______ 五、發明說明(1 ) 發明背景 本發明係有關半導體裝置,尤其是有關TAB方式之球狀 閘極陣列型半導體裝置。 圖1A爲先前之TAB交代的平面圖,圖1B爲圖ία中沿1B-1B線的剖面圖,圖1C爲圖a中沿1C_1C線的剖面圖。 如圖1A〜圖1C所示,於聚醯亞胺膠帶(絕緣性基礎材料)1 的表面上形成含銅(Cu)&Cu圖案2 3 Cll圖案2可以藉由在聚 醯亞胺膠帶1上以黏合劑貼上Cl^g,使用具有對應於Cu圖案 2之圖案的抗蝕層作爲遮光罩,蝕刻〇11箔來形成。聚醯亞胺 膠帶1的表面上形成鋒劑抗独層3,該銲劑抗蚀層3至少覆蓋 除連線銲接部2WB及球狀墊片部2BP之外的cu圖案2。 聚醯亞胺膠帶1的背面形成有黏合劑層4。黏合劑層4上贴 有防護膠帶5。 半導體晶片6搭在於上述TAB膠帶上,同時經由黏合劑層 4,黏合在TAB膠帶上。 該黏合如圖2A所示,首先自搭載裝置的晶圓、晶片拖架 拾取半導體晶片6,再將晶片6放置於壓接裝置之下側金屬 型22上。 其次如圖2B所示’對防護膠帶5脱落之TAB膠帶與晶片6 進行位置修正後,降低上侧金屬型23,將Tab厣帶熱壓接 在晶片6上。使晶片6與tab膠帶黏合。 · 但疋,先前的TAB膠帶,如圖1B、圖1 c或圖2B所示,係 藉由在形成有Cu圖案2的面上,依有A Cu圖案2來形成凹凸 。凹部20爲沒有Cu圖案2的部分,凸部21爲有cu圖案的部 本紙張尺度適用中囤國家標準(CNS>A4規格(21〇 X 297公爱) -----------^ * 裝--------訂!^-----典 (請先閱讀背面之注意事項再填寫本頁) A7
46 9552 五、發明說明() 分。 因而,在TAB膠帶上熱壓接晶片6時,如圖2(:所示,壓力 係集中在凸邵2 1上,壓力不容易施加在凹部22上。此種壓 力分佈的差異產生TAB膠帶與晶片6之附著力的差異,形成 爾後剝落的原因a 此外,如圖3A及圖3B所示,先前的TAB膠帶會出現銲劑 抗蝕層3與連線銲接部2WB之交又角度$小於9〇度的部分^ 因而,在TAB膠帶上印刷銲劑抗蝕劑時,尤其是連線鋒 接部2WB附近的Cu圖案2上,糊狀的銲劑抗蚀劑流動不均勻 ’容易將氣泡24包進銲劑抗蝕層3内。 銲劑抗蚀層3内及銲劑抗蚀層3與聚醯亞胺膠帶丨之間產生 氣泡時,水分自外部侵人氣泡内,經過—段時間會造成& 圖案2的腐蝕。 發明概述 有锻於上述的問題’本發明的第—目的在提供—種半導 體裝置’其係縮小晶片與晶片間之附著力的差異,具有稍 定的附著性。 “ 此外’本發明的第二目的在提供一種半導體裝置,其對 抑制氣泡產生及導電性圖案的腐蝕具有高度可靠性。、 為達成上述第-目的,本發明之第_態樣爲<揭示—種半 導體裝置,其具備: . 半導體晶片,其具有豐•片; 絕緣性基礎材料,其係黏合在上述半導體晶片上; 導電性圖案’其係分別包含:接合部,其係形成在上述 -----------^· *裝--------訂--------專 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度it财_家_ (21() χ 29--^ 469552 A7 B7
經濟部智慧財產局員工消費合作社印M 五、發明說明( 絕緣性基礎材料上,並連接上述半導體晶片之墊片,‘墊片 部,其係連接外部電極;及配線部,其係連接上述接合部 與上述墊片部;及 電漂浮的島狀部’其係形成在上述絕緣性基礎材料上。 具有上述構成的半導體裝置,係在導電性圖案上設置電 漂浮的島狀部,可以減低因有無導電性圖案所產生的凹品 °因而’壓力分佈的差異較先前爲小,膠帶與晶片之附著 力的差異變小。可以形成具有穩定附著性的半導體裝置。 此外’爲達成上述第-目的,本發明之第二態樣爲揭示 一種半導體裝置,其具備: 半導體晶片,其具有墊片; 絕緣性基礎材料’其係黏合在上述半導體晶片上;及 導電性圖案,其係分別具有:接合部,其係形成在上述 絕緣性基礎材肖上,ϋ連接上述半導體晶片之I片;塾片 部,其係連接外部電極;及配㈣,其料接上述接合部 與上述墊片部,同時具有寬度不同的擴充部a 具有上述構成的半導體裝置,係在導電性圖案的配線部 上設置寬度互異的部分,可以減低因有無導電性圖案2所產 生的凹凸n與第-態樣同樣的,壓力分佈的差異較 先前爲小’膠帶與晶片之附著力的差異變小。.可以形成具 有穩定附著性的半導體裝置。 , 爲達成上述第二目的’本發明之第三態樣在揭示—種半 導體裝置,其具備: 半導體晶片,其具有整片; -6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公爱了 f請先閱讀背面之ii意事項再填寫本頁) -裝 訂—.-----Μ 95 5^ A7 B7 五、發明說明( 經濟部智慧財產局員工消費合作社印製 絕緣性基礎材料,其係黏合在上述半導體晶片上; 導電性圖案’其係分別具有:接合部,其係形成在上述 絕緣性基礎材料上,並連接上述半導體晶片之㈣;整片 邵’其係連接外部電極;及配線部,其係連接上述接合部 與上述墊片部;及 覆蓋層,其係形成在上述絕緣性基礎材料上,並覆蓋至 少除上述接合邵及上述墊片部之外的上述導電性圖案; 且上述覆蓋層邊緣與上述接合部的交叉角度超過9〇度。 具有上述構成的半導體裝置,其覆蓋層與端子部的交叉 角度超過90度’在形成覆蓋層時,尤其是在端子部附近的 導電性圖案上,氣泡不容易包進覆蓋層内。因而,可以形 成對抑制氣泡產生及導電性圖案之腐蝕具有高度可靠性的 半導體裝置。 圖式之簡要説明 圖1A爲先前TAB膠帶的平面圖。 圖1B爲圖1A中沿1B-1B線的剖面圖。 圖1C爲圖1A中沿1C-1C線的剖面圖。 圖2A'圖2B及圖2C分別爲熱壓接步驟剖面圖。 圖3 A爲先前TAB膠帶的平面圖。 圖3B爲圖3A中沿3B-3B線的剖面圖。 _ 圖4A爲本發明第一種實施形態之半導體装置碎平面圖。 圖4B爲圖4A中沿4B-4B、線的剖面圖。 圖4C爲裝置完成後的剖面圖。 圖5A、圖5B、圖5C及圖5D分別爲本發明之半導體裝置的 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) (請先閱讀背面之注意事項再填寫本頁) ,-裝---- 訂----- -4·. 469552 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明( 製造方法剖面圖。 圖6A爲本發明之半導體裝置所具有之tab膠帶的第—基 本圖案平面圖。 圖6B爲圖6A中沿6B-6B線的剖面圖。 圖6C爲圖6A中沿6C-6C線的剖面圖。 圖7A、圖7B及圖7C分別爲熱壓接步驟的剖面圖。 圖8A'圖8B、圖8C及圖8D分別爲島狀部之基本圖案的平 面圖。 圖9A爲本發明之半導體裝置所具有之tab膠帶的第二基 本圖案平面圖。 圖9B爲圖9A中沿9B-9B線的剖面圖。 圖9C爲圖9A中沿9C-9C線的剖面圖。 圖l〇A、圖i〇B及圖10C分別爲熱壓接步驟的剖面圖。 圖UA、圖1lB、圖uc及圖11D分別爲擴充部的基本圖案 平面圖。 圓12A爲本發明之半導體裝置所具有之TAB膠帶的第三基 本圖案平面圖 圖12B爲圖12A中沿12B-12B線的剖面圖。 圖13 A及圖13B分別爲印刷步驟的平面圖。 圖14A及圖14B分別爲接合部的基本圖案平面圖。 圖15爲本發明參考例之半導體裝置的平面圖。. 圖丨6爲本發明第二種實施形態之半導體裝置的平面圖。 圖Π爲本發明第三種實施形態之半導體裝置的平面圖。 圖18爲本發明第四種實施形態之半導體裝置的平面圖。 -8 f紙張尺度適用令國國取標準(CNS)A4規格(21〇 X 297公髮 -----《· *1 裝--------訂-----1 -----t (請先閱讀背面之注意事項再填寫本頁) 4^9552 A7 _______-_ B7 五、發明說明() 圖19爲本發明第五種實施形態之半導體裝置的平面圖。 圖20爲本發明之半導體裝置的平面圖。 圖21爲本發明第六種實施形態之半導體裝置的平面圖。 發明詳述 . 以下參照圖式説明本發明的一種實施形態。説明時,各 圖中相同的部分註記相同的參照符號。 (第一種實施形態) 圖4A爲本發明第—種實施形態之半導體裝置的平面圖, 圖4B爲圖4A中沿4B-4B線的剖面圖。 如圖4A '圖4B所示,在聚醯亞胺膠帶(絕緣性基礎材料)j 的表面上形成包含銅(Cu)的Cu圖案2。Cu圖案2包含連線銲 接部2WB、球狀墊片部2Bp及配線部2Wr。球狀墊片部2BP 呈矩陣狀配置在概略設定於聚醯亞胺膠帶1中央的墊片區域 12内。配線部2WR連接連線銲接部2WB及球狀墊片部2BP。 於聚酿亞胺膠帶1的主面上形成有銲劑抗蚀層3。鮮劑抗 蚀層3覆蓋至少除連線銲接部2WB及球狀墊片部2BP之外的 Cu圖案2。聚醯亞胺膠帶i設有開孔部8露出半導體晶片6的 智•片7。連線銲接部2 Wb可經由包含金(Au)的銲接線9連接 自開孔部8露出的墊片7。 在聚醯亞胺膠帶1的背面上形成有黏合劑層4,,聚醯亞胺 膠帶〗經由該黏合劑層4黏合在半導體晶片6上。·'黏合劑可採 用丙烯基-環氧系黏合劑。此外也可以採用砍(silicone)系 黏合劑等。 圖4C爲半導體裝置完成後的剖面圖。 -9- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之沒意事項再填寫本頁) 丨裝 ----訂----- 經濟部智慧財產局員工消費合作社印製 95 5 2 A7 ______B7_________ 五、發明說明(7 ) 於開孔部8内形成密封樹脂10,將銲接線9與塾片7與外界 隔絕°此外,於球狀整片部2 B P上形成如包含銲劑的銲劑凸 塊(亦稱爲銲劑球)11。銲劑凸塊11構成半導體晶片6的外部 電極。在此狀態下之聚醯亞胺膠帶1的一種厚度爲0 075 mm ±0.008 mm,黏合劑層4的一種厚度爲〇·〇5 mm±〇 ο〗mm, 晶片6的一種厚度爲0.38 mm ±0.02 mm。 此外,形成於墊片區域12外侧周邊區域丨3内的錦劑凸塊 11’稱之爲選擇球(Option Ball) ’具有提高TAB方式之球狀閘 極陣列型丰導體裝置之機械性強度的功能。 銲劑凸塊(選擇球)1Γ形成在選擇墊片部2BP,上,選擇塾 片部2BP1己置在周邊區域13内。 圖5A、圖5B、圖5C及圖5D分別爲本發明之半導體裝置製 造方法的副面圖。 首先,如圖5A所示,準備形成有Cu圖案2的聚醯亞胺膠帶 1 ° 其次,如圖5B所示,將具有對應於銲劑抗蝕層形成圖案 之窗50的屏幕(Screen) 51靠近Cu圖案2。其次,按照圖中箭 頭所示的方向移動橡皮滾(Squeegee) 52,將糊狀的輝劑抗 蝕劑53經由屏幕5 1印刷在膠帶1上,以形成銲劑抗蝕層3。 如此,即完成TAB膠帶。 其次,如圖5C所示’將半導體晶片6放置在下-側金屬型22 上。其次’對防護膠帶5剝落之TAB膠帶與晶片6進行位置 修正後,降低上側金屬型23,將TAB膠帶熱壓接在晶片6上 °藉此,使晶片6黏合在TAB膠帶上。 *10- 参专氏尺度4用中國國家標準(^NS)A4規格(210 X 297ϋ ) -----------1丨-裝..— (請先閱讀背面之注意事項再填寫本頁) η 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 469552 A7 —_________ B7 五、發明說明() 其次,如圖5D所示,利用銲接線9將Cu圖案2的連線銲接 4 2 WB連接在晶片6的勢片7上。其次,利用樹脂1〇密封銲 接線9及墊片7,藉由在球狀墊片部2BP上形成銲接凸塊u, 來製造本發明的半導體裝置。 上述第一種實施形態之半導體裝置大致上包含三項要素。 依序説明如下: (第一項要素) 圖6A爲本發明之半導體装置所具有之tab膠帶的第一基 本圖案平面圖,圖6B爲圖6A中沿6B-6B線的剖面圖,圖6C 爲圖6A中沿6C-6C線的剖面圖。 如圖6A〜圖6C所示,第一種實施形態的Cu圖案2具有連線 銲接部2WB、球狀墊片部2BP、配線部2WR及電漂浮的島狀 邵2IL·。島狀部2IL可以配置在配線部2WR間,或是配置在 球狀墊片部2BP間。
Cu圖案2具有電漂浮的島狀部2IL,增加凸出部21的面輪 ’可以減低因有無Cu圖案2而產生凹凸因而,於圖7A〜圖 7C所示的熱壓接步驟時,對晶片6所施加的壓力分佈差要比 圖2C所示之先前爲小。促使TAB膠帶與晶片6之附著力的差 異變小,可以獲得具有穩定附著性的半導體裝置。 配置島狀部2IL的區域至少爲墊片區域12的外,侧周邊區域 13 ’亦即宜沿著晶片6的周邊配置。 · 藉由將該島狀部2IL配置在周邊區域13内,來提高在晶片 6周邊與T AB勝帶的附著性,獲得更強固的耐剝落性。 圖8A、圖8B、圖8C及圖8D分別爲島狀部之基本圖案的平 -11 - 本紙張尺度適用中國囤家標準<CNS)A4規格(210 X 297公釐) (請先閱讀背面之;i意事項再填寫本頁) ..-4. I ----- ---訂 ----r!-----^ 46 95 52 A7 B7 五、發明說明() 面圖。
不過’當Cu圖案2具有島狀部2I]L時,將增加配線部2WR (請先閱讀背面之注意事項再填寫本頁) 的寄生電容’可能影響配線部2wr的電力特性,尤其是 RCL特性。 可以藉由將島狀部2IL的設計自圖8A所示的平面狀圖案變 更成圖8B所示的條紋狀圖案 '圖8C所示的品字狀圖案、圖 8D所示的格子狀圖案等,將該影響抑制在最低限度a如圖 8B〜8C所不的囷案均具有間隙,該間隙的部分可以減低配 線郅2WR的寄生電容,可以將對配線部2WR的電力特性, 尤其是RCL特性的影響抑制在最低限度。此外,改變島狀 部2IL的設計時,也可以調整配線部^wr的電力特性。 (第二項要素) 圖9A爲本發明之半導體裝置所具有之tab膠帶的第二基 本圖案平面圖,圖9B爲圖9A中沿9B-9B線的剖面圖,圖9C 爲圖9A中沿9C-9C線的剖面圖。 如圖9A〜圖9C所示’第—種實施形態的Cu圖案2,至少其 配線部2WR的一部分具有寬度擴大的擴充部2 WRW ^擴充 部2WRW縮小配線部2WR間與球狀墊片2BP間的間隙D » 經濟部智慧財產局員工消費合作社印製 因Cu圖案2具有擴充部2WRW,與具有島狀部2IL同樣的 ’可以增加凸出部21的面積,可以減低因有無c,u圖案2所造 成的凹凸。因而在圖10A〜圖10C所示的熱壓接步驟時,可 以使施加在晶片6上的壓力分佈差要比圖2C所示的先前爲低 。促使T AB膠帶與晶片6的附著力差異變小,可以獲得具有 穩定附著性的半導體裝置。 -12- 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公发) 經濟部智慧財產局員工消費合作社印製 469552 A7 __________B7__ 10 五、發明說明() 與島狀部2IL同樣的,設置擴充部2WRW的部分至少爲墊 片區域12的外侧周邊區域13,亦即宜沿著晶片6的周邊來配 置。 再者,由於可以藉由擴充配線部2WR的寬度來構成擴充 部2WRW,因此,其優點爲方便在設置島狀部2IL不易的部 分,如配線密度高的部分來設置。 另外的優點是方便在島狀部2IL中不易設置擴充部2WRW 的部分,如配線密度低的部分來設置。在配線密度低的部 分設置擴充部2WRW時,由於大幅增加配線部2WR的容量 ,因此需要較大的擴充部2WRW。 這些島狀部2IL及擴充部2WRW宜適切配置,以因應半導 體裝置的電力特性。適切配置的一種範例如圖4A所示,在 配線密度較低的周邊區域13内設置島狀部2IL,另在配線密 度較高的墊片區域12内設置擴充部2WRW。 _ 圖11A、圖11B、圖11C及圖11D分別爲擴充部的基本圖案 平面圖。 如圖11A所示,擴充部2WRW的基本圖案形狀爲在配線部 2WR的一側或兩側突出或隆起的鰭狀a如圖丨1A所示,鰭狀 的擴充部2WRW設計成在配線部2WR的中途縮小與其鄰接 之配線部2WR間的間隙D。或是如圖11B所示,,設計成延伸 至其他的Cu圖案2間,以縮小其他Cu圖案2之永狀墊片部 2 B P間的間隙’或是如圖11 c所示的設計成縮小其他C u圖案 2之配線部2 WR間的間隙。此外,鰭狀的擴充部2 WRW如圖 1 1 D所示’也可以設計在配線部2 WR的終端。 -13 - 本紙張疋度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ---------t-----I--j - I · — I--— Ϊ I 訂 ----'--1--^1 469552 A7 B7 經濟部智慧財產局員工消費合作社印製 11五、發明說明() 包含這些擴充部2WRW及島狀部211^^Cu圖案2的硬度’ 其維氏硬度宜在170 Η V以上。這是考慮到避免Cu圖案2損 壞。 此外,本發明之具有包含擴充邵2WRW及島狀部2IL之Cu 圖案2時的配線密度,可以爲Cu圖案面積/膠帶面積= 68.5 % 。先前的配線密度則爲Cu圖案面積/膠帶面積=45.7 %。如 此可知,若配線密度(Cu圖案面積/膠帶面積)超過45.7%, 其附著性要高於先前的裝置。 (第三項要素) 圖12A爲本發明之半導體裝置所具有之TAB膠帶的第三基 本圖案平面圖,圖12B爲圖12A中沿12B-12B線的剖面圖。 如圖12A及囷12B所示,第一種實施形態的Cu圖案2之連 線銲接部2WB與銲劑抗蝕層3之邊緣的交叉角度Θ超過90度 。由於交叉角度Θ超過90度,與圖3A所示之先前形成交叉 角度未達90度的部分相比,在印刷時,連線銲接部2WB附 近的Cu圖案2中較不易包進氣泡。由於不易包進氣泡,以致 在鲜劑抗蝕層3内及銲劑抗蝕層3與聚醯亞胺膠帶1之間不易 產生乳泡’可以抑制Cu圖案2隨時間逐漸腐蚀的情形β因而 可以獲得對導電性圖案之腐蝕具有高度可靠性的半導體裝 置。 i 圖13A及圖13B分別爲對具有上述cu圖案2之膠’帶1進行銲 劑抗蝕印刷步驟範例的平面圖。 如圖〗3 A所示,將具有對應於銲劑抗蝕層形成圖案之窗5〇 的屏幕51靠近Cu圖案2。 -14 - (請先閱讀背面之注意事項再填寫本頁) .I 0 ϋ 1« n n ^al*· · n I 1 ϋ ϋ -1 本紙張聽iSffi中國國家標準(CNS)A4規格(210 X 297公髮) 469552 A7 B7 五、發明說明( (請先閱讀背面之注意事項再填窝本頁) 其次’如圖所示,㈣圖中箭頭所示的方向移動橡皮 滾52,具體而言,係連線銲接部2WB沿著向膠帶1之開孔部 8突出的方向移動’將糊狀的銲劑抗蚀劑53經由辱灿印刷 在膠帶1上,以形成不易產生氣泡的銲劑抗蝕層3。 圖14A及圖14B分別爲接合部的基本圖案平面囷。 圖14A所示的Cu圖案2爲交又角度Θ保持在90度,而圖MB 所示的Cu圖案2則是交叉角度θ超過90度。交又角度$超過 9〇度時,連線銲接部2WB的形狀宜朝向頂端呈細錐狀。 其次説明本發明的數種其他實施形態。 (第二種實施形態) 圖15爲本發明參考例之半導體裝置的平面圖,圖16爲本 發明第二種實施形態之半導體裝置的平面圖。 如圖16所示,第二種實施形態之半導體裝置係在圖15所 示之參考例的Cu圖案2上另設置島狀部2IL。本例的島狀部 2IL係設置在墊片區域丨2的外侧,亦即周邊區域丨3内。 再者’第二種實施形態並無第一種實施形態中所示的選 擇墊片部2BP'。 (第三種實施形態) 經濟部智慧財產局員工消費合作社印製 圖17爲本發明第三種實施形態之半導體裝置的平面囷。 如圖17所示,第三種實施形態之半導體裝置,係在圖〗5所 示之參考例的Cu圖案2上另設置擴充部2WRW。’本例的擴充 部2WRW係設置在墊片區域12的外侧,亦即周邊區域π内。 (第四種實施形態) 圖I8爲本發明第四種實施形態之半導體裝置的平面圖。 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 469552 A7 B7 五 經濟部智慧財產局員工消費合作社印製 發明說明() 如圖18所示,第四種實施形態之半導體裝置係在圖i 5所 示之參考例的Cu圖案2上分別另行設置島狀部2IL及擴充部 2WRW。本例的島狀部2IL及擴充部2WRW係分別設置在塾 片區域12的外側,亦即周邊區域丨3内, (第五種實施形態) 圖19爲本發明第五種實施形態之半導體裝置的平面圖。 如圖19所示’第五種實施形態之半導體裝置係在圖丨5所 π之參考例的Cu圖案2上另設置擴充部2WRW,且將擴充部 2WRW分別設置在墊片區域12及周邊區域13内。本例幾乎 是對整個墊片區域12及周邊區域13設置擴充部2WRW。 (第六種實施形態) 圖20爲本發明之半導體裝置的平面圖,圖21爲本發明第 六種實施形態之半導體裝置的平面圖。而圖2〇及圖21分別 爲自晶片ό端,而非自膠帶1端觀察的平面圖。 如圖20所示’自晶片6端觀察第一至第五種實施形態之半 導體裝置時,僅膠帶丨之開孔部8的周圍有密封樹脂1〇。 如圖21所示’第六種實施形態,在整個晶片6的周圍有密 封樹知10。由於在整個晶片6的周圍有密封樹脂1〇,因此可 以使晶片6與膠帶1的附著性更加強固a 以上係利用第一至第六種實施形態來説明本,發明,不過 本發明並不限定於這些實施形態,只要不脱離其要旨的範 圍,可以做各種變更。 例如,導%性圖案2係以銅(cu)爲例做説明,不過也可以 改採銅合金或是其他的導電物。然而,改採銅合金或其他 (請先閱讀背面之注意事項再填寫本頁) '裝 訂----------Λ 本紙張尺度適用中國國家標準(CNS)A4境格(210 X 297公笼) A7 B7 ΙΑ 五、發明說明() 導電物時’其硬度移至少在丨7〇 ΗV以上》 此外’半導體晶片的墊片配置,係以在晶片的周邊與晶 片的中央配置墊片爲例做説明,不過也可以改爲僅在晶片 的周邊或僅在晶片的中央來配置整片4 此外’形成於半導體晶片内的半導體製品特別適用於 SRAM、FLASH-EEPROM、DRAM ' 混載 DRAM及中央處理 單元等要求小型封裝的製品。 此外’上述的第一至第六種實施形態可以分別單獨實施 ’也可以將這些實施形態做不同的組成來實施。 如以上説明,本發明可以提供一種半導體裝置,其縮小 膠帶與晶片之附著力的差異,具有穩定的附著性q 此外,可以提供一種半導體裝置,其對抑制氣泡之產生 及防止導電性圖案的腐蝕具有高度可靠性a I ----------裝--------訂----^-----, (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
Claims (1)
- 六、申請專利範圍 經濟部智慧財產局員工消費合作社印製 ~種半導體裝置,其具備: 半導體晶片,其具有塾片; 絕緣性基礎材料,其係黏合在上述半導體晶片上; 導電性圖案,其係分別包含:接合部,其係形成在上 述絕緣性基礎材料上,並連接上述半導體晶片之蟄片; 墊片部,其係連接外部電極;及配線部,其係連接上述 接合部與上述墊片部;及 电漂浮的島狀邵,其係形成在上述絕緣性基礎材料上。 如申請專利範圍第1項之半導體裝置, 其中上述之電漂浮的島狀部至少包含乎面狀(planer)、 條紋狀(stripe)、品字狀(checker)或格予狀(mesh)中的_ 種圖案。 3‘如申請專利範圍第1項之半導體裝置, 其中上述之電漂浮的島狀圖案,至少上述絕緣性美礎 材料的上述墊片部配置在成矩陣狀配置的墊片區域内。 如申請專利範圍第1項之半導體裝置, 其中上述之電漂浮的島狀圖案,至少上述絕緣性基礎 材料的上述墊片部配置在成矩陣狀配置的墊片區域外。 如申請專利範圍第4項之半導體裝置, 其中上述導電性圖案包含選擇墊片部,其係配置在上 述墊片區域外。 « 如申請專利範圍第1項之半導體裝置, . 其中上述之電漂浮的島狀圖案採用與構成上述導電性 圖案之導電性材料相同的材料來構成。 2. 4. 5. 6. •18· 本紙張尺度適用中阖國家標準(CNS)A4規格(210 x 297公芨) -I I I Illlll — — —^ -111 — I I I .If — — — · γ. (請先閱讀背面之注意事項再填寫本頁)經濟部智慧財產局員工消費合作社印製 A、申請專利範圍 7·如申請專利範圍第6項之半導體裝置, 其中上述的I電性材料至#具有170 HV的維氏硬度。 '如申請專利範圍第1項之半導體裝置, 其中上述的絕緣性基礎材料爲ΤΑΒ膠帶。 9 —種半導體裝置,其具備: 半導體晶片,其具有墊片; 絕緣性基礎材料,其係黏合在上述半導體晶片上;及 ,導電性圖案’其係分別具有:接合部,其係形成在上 述絕緣性基礎材料上,並連接上述半導體晶片之墊片; 墊片部,其係連接外部電極,·及配線部,其係連接上述 接合部與上述墊片部,同時具有寬度不同的擴充部。 10·如申請專利範圍第9項之半導體裝置, 其中上述擴充部的形狀爲鳍狀3 U.如申請專利範圍第10項之半導體裝置, 其中上述鳍狀的擴充部朝向與上述導電性圖案不同之 其他導電性圖案間延伸。 12、如申請專利範園第9項之半導體裝置, 其中上述擴充部,至少上述絕緣性基礎材料的上述墊 片部配置在成矩陣狀配置的墊片區域内。 13 ’如申請專利範圍第9項之半導體裝置, 其中上述擴充部,至少上述絕緣性基礎材声的上述墊 片邪配置在成矩陣狀配置的塾片區域外。 . 14.如申請專利範園第13项之半導體裝置, 其中上述導電性圖案包含選擇墊片部,其係配置在上 ___ -19- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------4裝--------訂------.----線'·'--' ί請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 Α8 Β8 C8 D8 六、申請專利範圍 述墊片區域外。 15.如申請專利範圍第9項之半導體裝置, 其中構成上述導電性圖案的導電性材料至少具有 170 HV的維氏硬度。 16·如申請專利範園第9項之半導體裝置, 其中上述的絕緣性基礎材料爲TAB膠等。 17. —種半導體裝置,其具備: 半導體晶片,其具有墊片; 絕緣性基礎材料,其係黏合在上述半導體晶片上; 導電性圖案,其係分別具有:接合部,其係形成在上 述絕緣性基礎材料上,並連接上述半導體晶片之墊片; 塾片部,其係連接外部電極;及配線部,其係連接上述 接合部與上述塾片部;及 覆蓋層’其係形成在上述絕緣性基礎材料上,並覆蓋 至少除上述接合部及上述墊片部之外的上述導電性圖案; 且上述覆蓋層邊緣與上述接合部的交又角度超過9〇度。 18. 如申請專利範圍第17項之半導體裝置, 其中上述接合部的形狀爲朝向頂端的細錐狀。 19. 如申請專利範圍第17項之半導體裝置, 其中上述的覆蓋層爲抗蝕劑δ 20. 如申請專利範圍第17項之半導體裝置, 其中上述覆蓋層係以印刷來形成。 . •2D- 本紙張尺度適用中國國家標準(CNS)A4規格(21() χ 297公复) --------------裝— C請先閱讀背面之注意事項再填窝本頁) 訂:
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP35190299 | 1999-12-10 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW469552B true TW469552B (en) | 2001-12-21 |
Family
ID=18420405
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW089125766A TW469552B (en) | 1999-12-10 | 2000-12-04 | TAB type semiconductor device |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US20010011763A1 (zh) |
| CN (2) | CN1210794C (zh) |
| TW (1) | TW469552B (zh) |
Families Citing this family (43)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6650525B2 (en) | 1997-04-08 | 2003-11-18 | X2Y Attenuators, Llc | Component carrier |
| US20030161086A1 (en) | 2000-07-18 | 2003-08-28 | X2Y Attenuators, Llc | Paired multi-layered dielectric independent passive component architecture resulting in differential and common mode filtering with surge protection in one integrated package |
| US6606011B2 (en) | 1998-04-07 | 2003-08-12 | X2Y Attenuators, Llc | Energy conditioning circuit assembly |
| US7274549B2 (en) | 2000-12-15 | 2007-09-25 | X2Y Attenuators, Llc | Energy pathway arrangements for energy conditioning |
| US7110235B2 (en) * | 1997-04-08 | 2006-09-19 | Xzy Altenuators, Llc | Arrangement for energy conditioning |
| US7301748B2 (en) | 1997-04-08 | 2007-11-27 | Anthony Anthony A | Universal energy conditioning interposer with circuit architecture |
| US7106570B2 (en) | 1997-04-08 | 2006-09-12 | Xzy Altenuators, Llc | Pathway arrangement |
| US6603646B2 (en) | 1997-04-08 | 2003-08-05 | X2Y Attenuators, Llc | Multi-functional energy conditioner |
| US6018448A (en) | 1997-04-08 | 2000-01-25 | X2Y Attenuators, L.L.C. | Paired multi-layered dielectric independent passive component architecture resulting in differential and common mode filtering with surge protection in one integrated package |
| US6894884B2 (en) | 1997-04-08 | 2005-05-17 | Xzy Attenuators, Llc | Offset pathway arrangements for energy conditioning |
| US7110227B2 (en) | 1997-04-08 | 2006-09-19 | X2Y Attenuators, Llc | Universial energy conditioning interposer with circuit architecture |
| US7321485B2 (en) | 1997-04-08 | 2008-01-22 | X2Y Attenuators, Llc | Arrangement for energy conditioning |
| US9054094B2 (en) | 1997-04-08 | 2015-06-09 | X2Y Attenuators, Llc | Energy conditioning circuit arrangement for integrated circuit |
| US7042703B2 (en) | 2000-03-22 | 2006-05-09 | X2Y Attenuators, Llc | Energy conditioning structure |
| US7336468B2 (en) | 1997-04-08 | 2008-02-26 | X2Y Attenuators, Llc | Arrangement for energy conditioning |
| US7336467B2 (en) | 2000-10-17 | 2008-02-26 | X2Y Attenuators, Llc | Energy pathway arrangement |
| JP2003526195A (ja) | 1998-04-07 | 2003-09-02 | エクストゥーワイ、アテニュエイタズ、エル、エル、シー | 部品キャリア |
| US7427816B2 (en) | 1998-04-07 | 2008-09-23 | X2Y Attenuators, Llc | Component carrier |
| US6544880B1 (en) * | 1999-06-14 | 2003-04-08 | Micron Technology, Inc. | Method of improving copper interconnects of semiconductor devices for bonding |
| US7113383B2 (en) | 2000-04-28 | 2006-09-26 | X2Y Attenuators, Llc | Predetermined symmetrically balanced amalgam with complementary paired portions comprising shielding electrodes and shielded electrodes and other predetermined element portions for symmetrically balanced and complementary energy portion conditioning |
| EP1312148A4 (en) | 2000-08-15 | 2009-06-03 | X2Y Attenuators Llc | ELECTRODES SYSTEM FOR CIRCUIT ENERGY CONDITIONING |
| IL155402A0 (en) | 2000-10-17 | 2003-11-23 | X2Y Attenuators Llc | Amalgam of shielding and shielded energy pathways and other elements for single or multiple circuitries with common reference node |
| US7193831B2 (en) | 2000-10-17 | 2007-03-20 | X2Y Attenuators, Llc | Energy pathway arrangement |
| JP2002336246A (ja) * | 2001-05-14 | 2002-11-26 | Fuji Photo Film Co Ltd | 超音波撮像方法及び超音波撮像装置 |
| US7579681B2 (en) * | 2002-06-11 | 2009-08-25 | Micron Technology, Inc. | Super high density module with integrated wafer level packages |
| JP4056360B2 (ja) * | 2002-11-08 | 2008-03-05 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
| JP2004165279A (ja) * | 2002-11-11 | 2004-06-10 | Mitsui Mining & Smelting Co Ltd | 電子部品実装用フィルムキャリアテープ |
| US7180718B2 (en) | 2003-01-31 | 2007-02-20 | X2Y Attenuators, Llc | Shielded energy conditioner |
| EP1629582A2 (en) | 2003-05-29 | 2006-03-01 | X2Y Attenuators, L.L.C. | Connector related structures including an energy conditioner |
| JP2006528868A (ja) | 2003-07-21 | 2006-12-21 | エックストゥーワイ アテニュエイターズ,エルエルシー | フィルタ組立体 |
| EP1698033A4 (en) | 2003-12-22 | 2010-07-21 | X2Y Attenuators Llc | INTERNAL SHIELDED ENERGY PREPARATION |
| US20050253993A1 (en) * | 2004-05-11 | 2005-11-17 | Yi-Ru Chen | Flat panel display and assembly process of the flat panel display |
| JP3915927B2 (ja) * | 2004-11-18 | 2007-05-16 | セイコーエプソン株式会社 | 電子部品及びその製造方法 |
| JP3915928B2 (ja) * | 2004-11-24 | 2007-05-16 | セイコーエプソン株式会社 | 電子部品及びその製造方法 |
| WO2006093831A2 (en) * | 2005-03-01 | 2006-09-08 | X2Y Attenuators, Llc | Energy conditioner with tied through electrodes |
| GB2439861A (en) | 2005-03-01 | 2008-01-09 | X2Y Attenuators Llc | Internally overlapped conditioners |
| WO2006099297A2 (en) | 2005-03-14 | 2006-09-21 | X2Y Attenuators, Llc | Conditioner with coplanar conductors |
| EP1991996A1 (en) | 2006-03-07 | 2008-11-19 | X2Y Attenuators, L.L.C. | Energy conditioner structures |
| CN100505232C (zh) * | 2006-08-07 | 2009-06-24 | 南茂科技股份有限公司 | 晶片承载器及其晶片封装体 |
| JP2009105139A (ja) * | 2007-10-22 | 2009-05-14 | Shinko Electric Ind Co Ltd | 配線基板及びその製造方法と半導体装置 |
| KR100951940B1 (ko) * | 2009-08-14 | 2010-04-09 | (주)인터플렉스 | 연성인쇄회로기판의 제조방법 |
| KR102214512B1 (ko) * | 2014-07-04 | 2021-02-09 | 삼성전자 주식회사 | 인쇄회로기판 및 이를 이용한 반도체 패키지 |
| US10861773B2 (en) * | 2017-08-30 | 2020-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package and manufacturing method thereof |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03105937A (ja) | 1989-09-19 | 1991-05-02 | Nec Corp | 半導体装置 |
| JPH03227541A (ja) | 1990-02-01 | 1991-10-08 | Hitachi Ltd | 半導体装置 |
| US5574415A (en) | 1992-06-11 | 1996-11-12 | Peterson; Robert K. | Method of fabricating microwave interconnects and packaging and the interconnects and packaging |
| US5278105A (en) | 1992-08-19 | 1994-01-11 | Intel Corporation | Semiconductor device with dummy features in active layers |
| US5981384A (en) | 1995-08-14 | 1999-11-09 | Micron Technology, Inc. | Method of intermetal dielectric planarization by metal features layout modification |
| JP2894254B2 (ja) * | 1995-09-20 | 1999-05-24 | ソニー株式会社 | 半導体パッケージの製造方法 |
| JPH09213832A (ja) | 1996-01-30 | 1997-08-15 | Sumitomo Kinzoku Electro Device:Kk | セラミック基板及びその製造方法 |
| JP2843315B1 (ja) | 1997-07-11 | 1999-01-06 | 株式会社日立製作所 | 半導体装置およびその製造方法 |
| JP3346985B2 (ja) * | 1996-06-20 | 2002-11-18 | 東芝マイクロエレクトロニクス株式会社 | 半導体装置 |
| JP3638778B2 (ja) | 1997-03-31 | 2005-04-13 | 株式会社ルネサステクノロジ | 半導体集積回路装置およびその製造方法 |
| JPH1140698A (ja) | 1997-07-22 | 1999-02-12 | Shinko Electric Ind Co Ltd | 配線基板 |
| JP3310617B2 (ja) | 1998-05-29 | 2002-08-05 | シャープ株式会社 | 樹脂封止型半導体装置及びその製造方法 |
| US6428641B1 (en) * | 1998-08-31 | 2002-08-06 | Amkor Technology, Inc. | Method for laminating circuit pattern tape on semiconductor wafer |
| JP2000100814A (ja) * | 1998-09-18 | 2000-04-07 | Hitachi Ltd | 半導体装置 |
| US6351011B1 (en) * | 1998-12-08 | 2002-02-26 | Littlefuse, Inc. | Protection of an integrated circuit with voltage variable materials |
| US6204559B1 (en) | 1999-11-22 | 2001-03-20 | Advanced Semiconductor Engineering, Inc. | Ball grid assembly type semiconductor package having improved chip edge support to prevent chip cracking |
| US6242815B1 (en) | 1999-12-07 | 2001-06-05 | Advanced Semiconductor Engineering, Inc. | Flexible substrate based ball grid array (BGA) package |
-
2000
- 2000-12-04 TW TW089125766A patent/TW469552B/zh not_active IP Right Cessation
- 2000-12-07 US US09/733,623 patent/US20010011763A1/en not_active Abandoned
- 2000-12-08 CN CNB001352903A patent/CN1210794C/zh not_active Expired - Fee Related
- 2000-12-08 CN CNA2004100879833A patent/CN1601740A/zh active Pending
-
2002
- 2002-10-22 US US10/278,272 patent/US6909184B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN1210794C (zh) | 2005-07-13 |
| US6909184B2 (en) | 2005-06-21 |
| US20030042588A1 (en) | 2003-03-06 |
| US20010011763A1 (en) | 2001-08-09 |
| CN1300101A (zh) | 2001-06-20 |
| CN1601740A (zh) | 2005-03-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW469552B (en) | TAB type semiconductor device | |
| TW464998B (en) | Film-type carrier tape, semiconductor module, semiconductor apparatus and its manufacturing method, mounted substrate and electronic machine | |
| TW411533B (en) | Semiconductor device and its manufacturing method | |
| JP3967133B2 (ja) | 半導体装置及び電子機器の製造方法 | |
| TW507341B (en) | Substrate capable of preventing delamination of chip and semiconductor encapsulation having such a substrate | |
| JPH05109975A (ja) | 樹脂封止型半導体装置 | |
| TW588445B (en) | Bumpless chip package | |
| CN101114629A (zh) | 树脂密封型半导体装置及其制造方法 | |
| CN106470527B (zh) | 用于形成增强型指纹辨识模块的印刷电路板结构 | |
| KR100359399B1 (ko) | 수지밀폐형 반도체 장치 및 그 제조 방법 | |
| CN110164825A (zh) | 薄膜覆晶封装结构及其可挠性基板 | |
| TW529141B (en) | Stacking type multi-chip package and its manufacturing process | |
| TW201225231A (en) | Bonding pad structure and integrated cicruit comprise a pluirality of bonding pad structures | |
| TWI608585B (zh) | 半導體封裝件及其製造方法 | |
| TW409393B (en) | Semiconductor device and the manufacture method thereof | |
| TWM322059U (en) | Package substrate having electrical connecting pad | |
| US20080087995A1 (en) | Flexible film semiconductor package and method for manufacturing the same | |
| JP2007049045A (ja) | 半導体発光素子およびこれを備えた半導体装置 | |
| CN113851437A (zh) | 倒装芯片和芯片封装结构 | |
| JP3454192B2 (ja) | リードフレームとそれを用いた樹脂封止型半導体装置およびその製造方法 | |
| TWI362097B (en) | Semiconductor package with wire-bonding on multi-zigzag fingers | |
| TW200910541A (en) | Package structure and manufacturing method thereof | |
| EP0859411A2 (en) | Semiconducor device of surface-mount type, circuit board having such a semiconductor device mounted thereon, and a method of producing such a semiconductor device | |
| JP3337911B2 (ja) | 半導体装置及びその製造方法 | |
| CN203118935U (zh) | 整流芯片的dfn封装结构 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| GD4A | Issue of patent certificate for granted invention patent | ||
| MM4A | Annulment or lapse of patent due to non-payment of fees |