TW466588B - Semiconductor thin film, semiconductor device employing the same, methods for manufacturing the same and device for manufacturing a semiconductor thin film - Google Patents

Semiconductor thin film, semiconductor device employing the same, methods for manufacturing the same and device for manufacturing a semiconductor thin film Download PDF

Info

Publication number
TW466588B
TW466588B TW089118043A TW89118043A TW466588B TW 466588 B TW466588 B TW 466588B TW 089118043 A TW089118043 A TW 089118043A TW 89118043 A TW89118043 A TW 89118043A TW 466588 B TW466588 B TW 466588B
Authority
TW
Taiwan
Prior art keywords
film
thin film
semiconductor
substrate
manufacturing
Prior art date
Application number
TW089118043A
Other languages
English (en)
Inventor
Masashi Goto
Mikihiko Nishitani
Masaharu Terauchi
Original Assignee
Matsushita Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Ind Co Ltd filed Critical Matsushita Electric Ind Co Ltd
Application granted granted Critical
Publication of TW466588B publication Critical patent/TW466588B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02491Conductive materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02672Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using crystallisation enhancing elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78678Polycrystalline or microcrystalline silicon transistor with inverted-type structure, e.g. with bottom gate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/545Microcrystalline silicon PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/546Polycrystalline silicon PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Recrystallisation Techniques (AREA)
  • Chemical Vapour Deposition (AREA)
  • Photovoltaic Devices (AREA)

Description

經濟部智慧財產局員工消费合作社印製 4 6 6 5 8 8 Α7 Β7 五、發明說明(1 ) 背景技術 (1) 發明領域 本發明係有關使用於半導趙元件之半導體薄膜、其製 造方法’以及使用該半導體薄膜之薄獏電晶趙等。 (2) 先前技術 過去以來,嫜膜半導體裝置,例如薄膜電晶體和薄膜 太陽電池中係採用非晶矽薄膜做為功能性半導截薄膜。以 非晶矽膜做為活性層之薄膜電晶趙被實用化為液晶顯示裝 置等之像素驅動用的切換元件,而將非晶矽膜用在光電變 換層的太陽電池則被實用化在鐘錶和電子計算機等小型的 民生領域。 主動矩陣型液晶顯示器中所使用的電晶體有用以切換 各像素之電晶體’以及將基於所顯示的畫面之控制信號送 到各像素電晶體之周邊電路的高移動度電晶體。過去,在 這當中有關像素電晶想係採用以氩化非晶妙(a-Si : H)做為 活性層的TFT,其製造方法則是應用電漿化學氣相成長法 (PCVD)。 此a-Si: H TFT雖具有十分適合於使用價格便宜的透光 性玻璃基板,可以在300°C左右的溫度製造之優點,惟11型 TFT之移動度小到1 cm2/Vs’而且有關p型TFT並無法得到 實用的移動度,而有無法應用在周邊電路的缺點。因此, 要在基板上安裝1C晶片以構成周邊電路。 另一方面,以多晶矽(poly-Si)做為活性層之TFT具有η 型、Ρ型移動度都大而亦可以應用在周邊電路的優點。但 本纸張尺度適用中國國家標準(CNSM4規格(2】0 * 297公爱) 4 I n t n B^· am— n n I n ϋ I * I n *-eJ,I κι I I n IB I I k ΛΜΛ9 <請先閱讀背面之注意事項再填寫本頁) A: B7 五、發明說明( 是‘在採用pol> -Si的情形中,通常.由於必須以需要有在 600X:以上的高溫步驟之減壓CVD法來實施成膜作業,因 而有無法使闬價格便宜之玻璃基板的問題^ 近年來有關可以應用價格便宜的玻璃基板之以低溫 製作的poly-Si(低溫p〇b._s〇技術被多方研究開發、並朝實 用化進展。其中之一係藉由將在a-Si : Η膜的吸收極大之紫 外線區域的波長之準雷射光以脈衝狀照射於a_Si : Η骐的方 式,在使a - S i , Η膜急遽地加熱惊融.冷卻的情形下,使其 再結晶而製造多結晶膜的方法(特許第2725669號公報 等)=此方法雖可以在應用玻璃基板的6〇〇〇C以下之低溫形 成高移動度的TFT,惟因使用雷射,所以難以形成大面積 的pol>’-Si ’而且有生產性變差的問題。另,a_si : η膜中通 常含有1 0 atom%以上之氫,如果就在那樣的狀態下以準雷 射光造成急遽加熱,會引發氫的暴沸,產生膜的剝離和表 面的乾斑,因而也有必須追加預先使膜中的氩脫離之熱處 理步驟的問題s 為解決此等問題,關於以低溫製造結晶性矽膜的技術 已有如下所述的技術被揭示。 亦即‘特開半8-250438號公報中記載有關將觸媒加熱 到S〖的炫融溫度以上,再使原料氣體的一部分分子接觸加 熱的觸媒分解之.並實施利用CVD的成膜和在基板上的結 晶成長之以觸媒( .VL)法形成矽薄膜的技術,在此方法中. 部分飛來的種類變得相當高溫 '基板表面宛如在高溫般地 n動1缘奋紙基板温沒生玖多晶矽_般 實際上 原料 請先閱讚背面之;!*事項再填寫本頁} 粒濟都智慧財產局WT工消費合作杜ί·Γ1*,ί. -----------裝----1---訂---------線-------- 經濟部智慧財產局員工消費合作社印製 6658 8 A7 ______B7 _ 五、發明說明(3 ) 氣體為妙(Si)化合物氣體與其他物質的混合氣想,觸媒被 以所供應的電力加熱,而且將生成矽薄膜的反應室之壓力 為低壓的壓力條件,以及原料氣體中,其他物質的氣體之 對矽化合物氣體的比率大之原料氣體的混合比條件,以及 使供給至該觸媒的電力係觸媒體溫度會成為矽熔融溫度以 上的高溫之對觸媒的供給電力條件,設成使因堆積種類而 生成之矽薄膜會變成多結晶性膜的程度,在低溫的基板形 成多結晶性的矽薄膜。 特開平10-265212號公報及特開平Π—74304號公報中 則记載有關於藉採用高頻電感耦合電漿(ICp : Inductive Coupled Plasma)分解而實施分解,並藉使用該分解的原料 氣體之化學氣相成長法製造結晶性矽膜。在此方法中,由 例如供產生ICP之電極(天線)(文獻:管井秀朗:應用物理,
Vol· 63, No. 6,1994年,ρρ· 559〜567)投入高頻電力而產生 原料氣體之高密度電漿,以進行分解.高激發並實施成膜 操作*在特開平10-265212號公報中,利用將高頻電力設為 800W以上的方式,可以獲得導電率高一個位數以上的多結 晶矽薄膜;如果壓力比6.65 Pa(50 mTorr)高,則膜的導電 率會遽減,顯示出無法獲得微結晶或多結晶矽薄膜的狀態。 關於在利用電漿CVD的成膜時,從外部"胺射離子束以 形成結晶性矽膜的方法已記載於特開平1145〇62號公 報。在此方法中,利用照射01 kv至4〇 kv的離子束於成膜 表面’可以獲得表面激發效果,進而獲得結晶性良好的矽 薄膜。 衣紙張尺度適用中_家標準(CNS)A4規格⑵Q x 297公楚) 6 (請先閱讀背面之注意事項再填寫本頁) I^---------訂-------1_錄 A7 A7 經濟部智慧財產局WX消費合作li-fri 五、發明說明(4 ) 但是 '採用上述方法時,雖然在玻璃基板可以適闬的 溫度下製造所謂微結晶·多結晶之結晶性矽膜為可能,但 疋無淪在那一種技術中,所獲得結晶性矽獏都會形成結晶 在基板上成長成柱狀的結晶構造,而其表面上則存在有如 第1圖所示之大凹凸此係起因於結晶性矽獏之成長係由矽 系原子團的堆積和氫原子或盘素系原子團的蝕刻之平衡而 決定=亦即,因為在含有許多弱的以鍵結之結晶晶間,敍 刻速度比在結晶円快,所以結晶晶間會被選擇性地蝕刻. 而由於結晶粒露出,所以產生20 nm至]00 nm之凹凸3此 表面的凹凸有造成半導體裝置之特性及信賴性降低的問 題例如’在頂問型(t〇p gate >薄膜電晶體的情形中,因為 通道與閘絕緣膜界面有凹凸,故而導致因載體(carrier)的散 礼造成之特性降低,和因閘絕緣膜局部變薄造成絕緣破壞 等之信賴性的下降。 此外’在與基板的界面附近存在有非结晶層ε此係直 至J升> 成供結晶梦在基板表面成長用的結 晶核為止所堆積之 妙棋。通常,由於此界面附近的非結晶層之厚度為數1〇 nm’因此在需要有像薄膜電晶體般之薄,且結晶性高的半 導體膜的情形中會造成大問題。 另 因為結晶晶間缺陷也比較多’所以容易被氧化、 在薄膜電晶體等裝置的情形中,會產生因多結晶矽晶間的 氧化而造成ON電流之減少和OFF電流之增加等的問題, 另 各種膜形成技術亦有u下的課題 關ί·.:觸m法:柊開j. s;. ::8號乂―報:係淺ivL a執 ^^1 n 11 ^^1 ^^1 it n n t ^^1 I »1 n ^^1 ^^1 ^^1 一、I 1^1 ^^1 n n ^^1 I (請先閱讀背面之;i意事項再填寫未頁) '义二名:v: S S家律: ¥ 4 6 6 5 8 8 A7 -- --—gi— __ — 五、發明說明(5 ) 氣相中熱分解生成的活性種(原子團)進行成膜。如所記 載,為了在不使基板溫度昇高的情形下形成結晶性石夕膜, 因此實施使接觸熱觸媒而不抵分解地將部分原子團的溫度 (動能)充分增大。為獲得此種效果,在將熱觸媒昇高到 1700〜】8〇0C之極高溫度的情形中,有必需將電力施加到 熱觸媒以進行加熱的問題。此問題在形成液晶顯示器之類 的大面積基板時變得更顯著。此外,對於由如此高溫的熱 觸媒所發生的輪射,有必需使之成為裝置的構造物和價格 便且的玻璃.等之基板所能耐受的溫度以下之課題。 以採用ICP的PC VD形成結晶性矽膜的方法(特開平 10- 2625212號公報、特開平丨〗_742〇4號公報)係,利用以高 頻電感耦合產生原料氣體之高密度電漿的方式,實施比習 知之平行板高頻PCVD更活潑的原料氣體之分解.激發, 而形成結晶性石夕膜《但是,以拉曼(Raman)分光法對所獲得 的膜進行確認’其為一種微結晶(特開平10_26252丨2號公 報),以電氣特性確認’則其光導電性大(特開平^·?“ 〇4 號公報)等’有無法獲得充分的結晶性和膜質之問題。 此等課題被認為主因是無論那一種技術都著眼於原料 氣想之高分解.高激發技術’而供促進結晶化和減低膜中 之氫濃度的手段則不足所致。因此,在與基板的界面附近, 膜的結晶性差,而如第1圖所示,在界面附近存在有非結晶 層21。 在從外部對成膜表面照射離子束的方法(特開平 11- 145062號公報)中,因為採用高加速的離子束,不但裝 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
— — — — — — — — — — I» 裝 — — -Ί ———訂—!__錄 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 Λ7 B: 經濟部智慧財產局員工消費合作社印& 的 五、發明說明(6 ) 置變成大規模,而且難以均勾地處理大面積…由於成 膜中高速離子經常碰撞膜,所在在膜中會生許多缺[ 另’在溥獏電晶體和太陽電池等之半導體元件的應用 中與基板的界面附近之結晶性和膜中的缺陷密度等之控 制也變成重要課n前述之f知技術中,無法獲得滿足 此等課題的產品。 發明概要 因此本發明之目的在於提供一種可以直接形成於基 板上,具有在低溫的優良結晶性,同時缺陷密度低.而且 表面平坦之半導體薄膜及其製造方法c 另’目的在於提供一種各項特性與信賴性優良,而且 生產性良好之薄膜電晶體及其製造方法。 另'目的為藉於大面積的玻璃基板上作成各項特性與 信賴性優良之薄膜電晶體陣列,以提供一種畫質優良的液 晶顯示裝置及其製造方法。 另’目的在於藉減低混入結晶性半導體膜中的氧雜質 而提供一種特性優良的薄膜電晶體、晝質優良的液晶顯示 裝置,以及變換效率高的太陽電池。 又·目的在於提供可以簡單且確實地控制成膜速度和 結晶性之半導體膜製造裝置, 又’目的在於提供可以使用玻璃等價格便宜的基板之 -宇導體薄獏使用該薄膜之半導體裝置和其等之製造方 :、提供...種可以,容易地紮遷穿透型液晶顯 ! -|ή· (It先閱讀背面之注意事項再填寫本頁) 丨裝-----r---訂---------線--------------- ,658 8 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(7 ) 示器等’使光穿透之半導體裝置的半導體裝置製造方法。 又,目的在於提供一種相較於a-Si : Η膜,TFT之電場 效果移動度高的丰導體薄膜。 又’目的在於提供一種可以照原樣應用到TFT之活性 層的半導體薄膜。 又,目的在於提供一種可以容易地製作上述半導體薄 膜、使用該薄膜之半導體裝置的半導體薄膜製造裝置。 為達成上述目的’本發明申請專利範圍第1項記載之發 明為一種使用第1能量,在基板上藉原料氣體之電漿分解而 製造半導體薄膜的方法,特徵在於其至少包含,於基板上 形成界面膜之界面膜形成步驟,和使半導體膜堆積·成長 之本體膜成長步驟,且前述界面膜形成步驟中附加第2能 量。 如上述構成’若在界面膜形成步驟中附加第2能量,因 為衹在界面膜上附加以以離子造成的外部能量,所以可以 使基板界面附近的結晶性向上提高。 此處’如果以電漿法實施含有半導體薄膜的構成元素 之原料氣體的分解,則可以使基板溫度更為降低。此時, 電浆以利用微波電裂、螺旋波電褒、表面波電衆、電子回 旋加速器共振電漿等之無電極放電,或者電源頻率為2〇 MHz至100 MHz之平行板型電容耦合電漿之任一種方法使 電漿產生者’由於可以使電漿的電位降低,因而較為適宜。 而且,如果採用微波電漿、表面波電漿及電源頻率為 MHz至50 MHz之平行板型電容耦合電裝之任—種方法,則 本紙張尺度適用中國國家標準(CNS)A4規格(210^ 297公釐) 10 -ltll — i — — — — — — · I I I l·--- — — — — — — — — — {請先閱讀背面之注意事項再填寫本頁) Λ7 Λ7 五 發明說明(8) 因為電漿電位變成3°v以下,而且對大面積基板 之膜成長變得容易,所以更為合適。 3專利範圍第2項之發明係申請專利範圍第1項 之發明中,特徵在於前述第2能量為離子能者。 另’申請專利範圍第3項之發明係申請專利範圍第!項 之發明中,特徵在於前述第2能量為光能者。 為達成上述目的,本發明中之中請專利範圍第4項記載 的i明為一種在基板上藉原料氣體之電衆分解而製造半導 體薄膜的方法,特徵在於其至少包含’於基板上形成界面 骐之界面膜形成步驟.和使半導體膜堆積.成長之本體膜 成長步驟,且限制前述界面膜形成步驟中之對前述界面膜 表面的離子碰撞能量,變成比前述本體膜成長步驟中之對 W述半導體膜表面的離子碰撞能量為大。 為達成上述目的,本發明中之申請專利範圍第5項記載 的發明為一種在基板上藉原料氣體之電聚分解而製造半導 體薄膜的方法’特徵在於其至少包含,於基板上形成界面 膜之界面膜形成步驟’和使半導體膜堆積·成長之本體膜 成長步驟,且限制前述界面膜形成步驟中之對前述界面膜 表面的離子通量(flux),變成比前述本體膜成長步驟中之對 前述半導體膜表面的離子通量為多。 如上述構成,如果限制界面膜形成步驟中之對前述界 面膜表面的離子碰撞能量變成比前述本體膜成長步驟中 對前述丰導體膜表面的雜子碰撞能量為大 '或者限制界 面犋化.成步驟d· ΐ..對窮述界面膜表面的離f通量 變成比 :ΓΝ'.ίΑ·: . 裝---------訂---------線 (請先閱讀背面之4意事項再填寫本頁) 經濟部智慧財產局員工消費合作姑£Γ;$ 466588 A7 _—_B7__ 五、發明說明(9 ) 前述本體膜成長步驟中之對前述半導體膜表面的離子通量 為多,則由於僅在界面膜附加由離子所帶來的外部能量, 因而可以使在基板界面附近(界面膜)的結晶性向上提高; 另一方面’如果限定離子照射僅在界面膜,則由於半導體 膜(本體膜)比界面膜在膜中含有比較多的氫,因此可以使 本體膜的缺陷減少,而且做為裝置時之電氣特性的降低受 到抑制。藉此’即使在可以使用玻璃等價格便宜之基板的 溫度下,依然能夠直接形成均勻且缺陷少的結晶性半導體 膜。 又,離子通量(ion flux)係指每單位時間、單位面積之 離子照射量。 另,申請專利範圍第6項之發明係申請專利範圍第4項 之發明中,特徵在於前述界面膜形成步驟中之對前述界面 膜表面的離子碰撞能量為30 eV以上,1 keV以下,且前述 本體膜成長步驟中之對前述半導體膜表面的離子碰撞能量 為30 eV以下。 像這樣,將界面膜形成步驟中之離子碰撞能量限制在 30 eV以上’ 1 keV以下係因為,如果是該範圍,即可以利 用對基板施加的偏壓而控制能量,且可以無視於離子對濺 鍍造成的影響。另一方面,將本體膜成長步驟中之離子碰 撞能量限制在30 eV以下係因為,如果超過3〇 eV,則半導 體膜中的缺陷密度會變高》 為達成上述目的,本發明中之申請專利範圍第7項記載 的發明為一種在基板上藉原料氣體之電漿分解而製造半導 本紙張尺度適用中關家標準(CNS)A4規格(210 X 297公爱) I\2~~- {請先閱讀背面之注意事項再填寫本頁) 裝---—l·! —訂_1|錄 經濟部智慧財產局員工消費合作社印製 Μ濟部智慧財產局員工消費合作社印$ 五、發明說明(10) 體薄膜的方法'特徵在於其至少包含,使丰導體骐在基板 上堆積.成長之本體膜成長步驟.和將半導體膜表面予以 平滑化之平滑化步騾,且限制前述平滑化步驟中之對前述 半導體膜表面的離子碰撞能量,變成比前述本體膜成長步 騄中之對前述丰導體膜表面的離子碰揸能量為大。 為達成上述目的,本發明中之申請專利範圍第8項記載 的發明為一種在基板上藉原料氣體之電漿分解而製造半導 體薄膜的方法,特徵在於其至少包含,使半導體膜在基板 上堆積·成長之本體膜成長步驟.和將半導體膜表面予以 平滑化之平滑化步驟,且限制前述平滑化步驟中之對前述 半‘租膜表面的離子通量(flux),變成比前述本體膜成長步 驟中之對前述半導體膜表面的離子通量為大。 如上述構成,如果限制平滑化步驟中之對半導體膜表 面的離子碰撞能量,變成比本體膜成長步驟中之對半導體 膜表面的離子碰撞能量為大,或者限制平滑化步驟中之對 半導體獏表面的離子通量’變成比本體膜成長步驟中之對 半導體膜表面的離子通量為大,則除容易地將半導體膜表 面予以平滑化,同時可以減少本體膜中之缺陷。 又’申諳專利範圍第9項之發明係申請專利範圍第8項 之發明中,特徵在於前述平滑化步驟中之對前述半導體媒 表面的離子碰撞能量為36 eV以上,1 keV以下,且前述本 體模成長步驟中之.對前述半導體膜表面的離子碰撞能量為 3 0 eVa τ 1象.¾.成·如丄肩欠,驟中離卞.祕撞能量限制在^ v a
4 6 658 8 A: 經濟部智慧財產局員工消費合作社印製 五、發明說明(U ) x上1 keV以下係因為’如果是該範圍,即可以利用對基 板—的Μ㈣㈣量,且可以無視於離子對舰造成 的H卩’將本體膜成長步驟中之離子碰撞能量限制在 30 eV以下係,因為’如果超過% ,則半導體膜中的缺陷 密度會變高。 為達成上述目的’本發明中之申請專利範圍第1〇項記 載的發月為種在基板上藉原料氣體之電漿分解而製造半 導體薄膜的方法’特徵在於其至少包含於基板上面形成 界面膜之界面膜形成步驟、使半導體膜堆積.成長之本體 膜成長步驟,和將半導體膜表面予以平滑化之平滑化步 驟’且限制前述界面膜形成步驟與前述平滑化步驟中之對 前述界面膜或半導體膜表面的離碰撞能量,變成比前述本 趙膜成長步驟中之對前述半導體膜表面的離子碰撞能量為 大0 如上述構成’如果限制界面膜形成步驟和平滑化步驟 中之對半導體膜表面的離子碰撞能量,變成比本體膜成長 步琢中之對半導體膜表面的離子碰撞能量為大,則可以使 在界面膜的結晶性向上提昇,而且,可以容易地將半導體 膜表面予以平滑化,同時可以減少本體膜中之缺陷。 另,,申請專利範圍第11項記載之發明係申請專利範 圍第10項之發明中,特徵在於前述界面膜形成步驟中之對 前述界面膜表面的離子碰撞能量為30 eV以上,1 keV以 下,前述本體膜成長步驟中之對前述半導體膜表面的離子 碰撞能量為30 eV以下,且前述平滑化步驟中之對前述半導 本紙張尺度適用中國S家標準(CNS)A4規格(210 X 297公釐) 14 -----M.---1----t---------訂----1!·姨 <請先閱讀背面之ii意事項再填寫本頁) __L 經濟部智慧財產局—工消費合作社"*.<; Λ: ____B7___ 五、發明說明(12) 體膜表面的離子碰撞能量為3 6 eV以上,1 keV以下、- 像這樣,將平滑化步驟中之離子碰撞能量限制在36 eV 以上' 1 keV以下’且將界面膜形成步驟中之對前述基板表 面的離子碰撞能量限制在3 0 eV以上,1 keV以下係因為, 如果是該範圍’即可以利用對基板施加的偏壓而控制能 量’且可以無視於離子對濺鍍造成的影響。另,將本體膜 成長步驟中之離子碰撞能量限制在30 eV以下係因為,如果 超過3 0 eV '則半導體膜中的缺陷密度會變高。 為達成上述目的,本發明中之申請專利範圍第丨2項記 載的發明為一種在基板上藉原料氣體之電漿分解而製造半 導體薄膜的方法’特徵在於其至少包含’於基板上面形成 界面獏之界面膜形成步驟、使半導體膜堆積.成長之本體 膜成長步驟,和將半導體膜表面予以平滑化之平滑化步 驟,且限制前述界面膜形成步驟和前述平滑化步驟中之對 前述界面膜或半導體膜表面的離子通量(flux),變成比前述 本體膜成長步驟中之對前述半導體膜表面的離子通量為 大c 如上述構成,如果限制界面膜形成步驟和平滑化步驟 中之對半導體祺表面的離子通量.變成比本體膜成長步驟 中之對丰導體骐表面的離子通量為大,則可以使在界面膜 的結晶性向上提昇,而且.可以容易地將半導體骐表面予 以平滑化同時可以減少本體唭中之缺陷; 另申清專利範圍第丨3記載之發明係申請專利範圍第4 項的發明&括啟在於u前述基板之電位控制前述離子碰 .....--1 in II —I- H Λ·ν Λ— I n- ^^1 I ^^1 I* 0 ^^1 ^^1 I <請先閱讀背面之;i恚事項再填冩本頁) /1. 6 658 8 A7
五、發明說明(13) 撞能量者。 另,申請專利範圍第14記載之發明係申請專利範圍第4 項的發明中,特徵在於以前述電漿之電位控制前述離子碰 撞能量者。 為達成上述目的,本發明中之申請專利範圍第15項記 載的發明為一種平行板型半導體薄膜製造裝置,其具備供 將原料氣體予以電漿分解之電漿源,以及用以控制被分解 的電漿之離子能而照射在基板上之偏壓電極,和基板加熱 裝置’特徵在於前述電漿源之電源頻率為2〇 mHz以上,藉 前述偏壓電極而受到控制之前述離子的能量為30 eV以 上,1 keV以下。 此處’離子能為離子所存在的電漿中之電位和基板的 電位之差’利用此種差的存在離子乃被加速。 為達成上述目的’本發明中之申請專利範圍第16項所 載發明的特徵在於,具備供將原料氣體予以電漿分解之電 衆源、支持基板之支持台,和用以控制電漿之電位的電極。 如上述;^ ’若具備用以控制電漿之電位的電極,則 可以既簡單又確實地控制離子能。 另’申請專利範圍第17項記載之發明為申請專利範圍 第16項之發明中’特徵在於前述電漿之至少一部分與前述 電極相接觸。 另,申請專利範圍第18項記載之發明為申請專利範圍 第16項之發明中,特徵在於前述電極係和前述電漿的周緣 部分相接觸之框狀電極者。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝iil· —--訂----!!線 經濟部智慧財產局員工消費合作社印製 16 Α7 Β: 五、發明說明(Μ) 由於電漿為導體,所以只要電極和前述電漿之周緣部 分相接觸即無問題,惟若電極是和前述電漿的周緣部分相 接觸之框狀電極,則可以更確實地控制離子能。 為達成上述目的·衣發明中之申請專利範圍第丨9項記 載的發明為—種在基板上藉原料氣體之電漿分解而製造半 導體薄膜的方法,特徵在於其至少包含,於基板上形成界 面膜之界面瞑形成步驟,和使半導體膜堆積·成長之本體 膜成長步驟,且前述界面膜形成步驟中.受光加熱裝置所 加熱的界面獏之昇溫速度為6t /秒以上。 如上述搆成,若界面膜之昇溫速度為6t/秒以上,則 可以在短時間内完成成膜作業。 另,申請專利範圍第20項記載之發明為申請專利範圍 第19項之發明巾,特徵在於前述界面膜形成步驟中之加熱 /m度為膜形成步驟中之基板溫度以上,i 2⑽。〔以下者。 這樣的限制係因為,如果未達半導體膜形成步驟中之 丰導體膜的溫度,則界面膜的結晶化會變得不足;另一方 面,如果超過1200t ’則會有玻璃等之低熔點基板發生變 形的問題s 另申清專利範圍第2 1項記載之發明為申請專利範圍 第19項之發明中,特徵在於前述界面膜形成步驟中所照射 的光至少包含波長為3〇〇 nm以下的光。 如上迷搆成若断照射的光至少包含波長為3〇(} nm以 :的光,i可Μ選擇.¾地僅加熱基板上的本導體膜 為4 k丄此H F .本發兩φ 4申請專利範圍第2:項_ 裝----------訂--------*線 (請先閱讀背面-注意事項再填寫本頁)
ο 658 8 Α7 Β7 五、發明說明(IS) 載的發明為—種半導體薄膜製造裝置,其具備供將原料氣 體予以電漿分解之電漿源、基板,和用以將光照射線在形 成於該基板的界面之界面膜以加熱之的光加熱裝置,特徵 在於以前述電漿源所生成的電漿之電位為30V以下,而 且’基板上面所形成的界面膜係藉前述光加熱裝置而以6 °C/秒以上的昇溫速度被加熱。 另,申請專利範圍第23項記載之發明為申請專利範圍 第22項之發明中,特徵在於前述加熱裝置僅由前述光加熱 裝置所構成。 另’申请專利範圍第24項記載之發明為申請專利範圍 第22項之發明中’特徵在於前述光加熱裝置之外,也具備 内藏在基板支持台的基板加熱裝置。 如果是這樣的構造,則可以使基板溫度更迅速地上昇。 另,申請專利範圍第25項記載之發明為申請專利範圍 第22項之發明中,特徵在於自前述光加熱裝置所發出的光 至少含有波長為300 nm以下的光。 為達成上述目的,本發明中之申請專利範圍第26項記 載的發明為一種在基板上藉原料氣體之電漿分解而製造半 導體薄膜的方法,特徵在於其至少包含,添加會對在前述 基板表面形成界面膜時的表面反應產生影举之雜質的雜質 添加步驟’和使半導體膜堆積成長之本饉膜成長步驟, 且前述雜質添加步驟和前述本體膜成長步驟係在不暴露於 大氣的狀態下進行者。 如上所述’若含有會對在基板表面形成界面膜時的表 本紙張尺度適闬中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
» 1 I I ΙΓ I I ^ 1 H — — — — — I I 經濟部智慧財產局員工消費合作社印製 五、發明說明( Λ; Β7 經濟部%慧財產局|工消費合作赵£1;^ 面反應產生影響之雜質’則即使在可以使用破璃等價棒便 宜的基板之溫度下.也可以直接形成既均勾且缺陪少二結 晶性车導體膜另,如果雜質添加步驟和前述本體摸成長 步驟係在不暴露於大氣的«下進行,料以抑制界面膜 氧化的現象。 ' 另,申請專利範圍第27項記載之發明為申請專利範圍 第26項之發明中’特徵在於前述雜質發揮觸媒作用。 —另,申請專利範圍第28項記載之發明為申請專利範圍 第26項之發明中,特徵在於前述雜質係由磷、硼、鎳,及 把所構成的群組中所選出之至少3種,而且,前述雜質之添 加量在lxlOucm.;至lxl〇i、m-.;的範圍: 如上所述’將雜質之添加量限制在1 x 1〇1\m.3至 1/l〇i9cm的範圍係因為,如果雜質之添加量不滿 卜10 cm ,則結晶性的改善效果變得不充分,另一方面, 如果超過l M〇i9cm·3,則會損及基板等之絕緣性。 另,申請專利範圍第29項記載之發明為申請專利範圍 第26項之發明中,特徵在於前述本體骐成長步驟中之基板 溫度為400=C以下。 如上所述..若將半導體薄膜形成時之基板溫度限制在 400 C以下.則可以防止被包含在基板等之中的雜質向半 體瞑中擴散的情形。 為達成上迷目的本發明中之申請專利範圍第3〇項 載的發明鸟種藉原料氣體之電漿分解所製成的結晶性 鼻體薄膜特數.4於其至少具有形成於基板丄面的界面 導 記 车 m I i III I I I ----^ «II------ (請先閱讀背面之注意事項再填寫本頁) '孓 Ετ: !9 經濟部智慧財產局員工消費合作社印製 :-6 658 8 A7 ________ B7 五、發明說明(π) 和形成於該界面膜上之本體膜,且前述本體膜中的缺陷密 度比前述界面膜為低。 另’申請專利範圍第3 1項記載之發明為申請專利範圍 第30項之發明中,特徵在於前述界面膜之氫濃度比前述本 體膜為低。 為達成上述目的,本發明中之申請專利範圍第32項記 載的發明為一種藉原料氣體之電漿分解所製成的具有柱狀 構造之結晶性半導體薄膜,特徵在於前述半導體薄膜的表 面平坦。 如上所述’若半導體薄膜的表面平坦,在應用做為裝 置時,可以防止裝置之特性降低。另,在本說明書中,表 面平坦係指表面的凹凸在1 〇 nm以下的情形。 為達成上述目的’本發明中之申請專利範圍第33項記 載的發明為一種使用藉原料氣體之電漿分解所製成的結晶 性半導體薄膜做為主動層之薄膜電晶體,特徵在於其至少 具有形成於基板上面之界面膜和形成在該界面膜上之本體 膜’且前述本體膜中之缺陷密度比前述界面膜為低。 若為上述構造,則構成主動層之半導體膜會從基板界 面附近顯示高結晶性’而且,由於半導體膜之缺陷密度低, 所以電晶體之ON電流變高,且變成可以容易地薄膜化。 另,申請專利範圍第34項記載之發明為申請專利範圍 第33項之發明中,特徵為,在前述界面膜的氩濃度比在前 述本體膜的氫濃度為低。 為達成上述目的,本發明中之申請專利範圍第35項記 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) 20 (請先閱讀背面之注意事項再填寫本頁) 裝-----=----訂--------姨 五、發明說明(18) 載的發明係在一種像素| 5,丨社^ '、】使用错原料氣體之電漿分解所 製成的結晶性半導體薄膜做為主動層之薄膜電晶體所驅動 的液晶顯示裝置中,特徵為前述結晶性丰導體薄膜至少且 有界面膜和本體膜,且前述本體膜中之缺陷密度比前述界 面膜中之缺陷密度為低。 右為上』構le則構成用以驅動像素之薄膜電晶體的 主動層之半導體膜會從基板界面附近顯示高結晶性,而 且’由於膜之缺陷密度低,因此由薄膜電晶體所造成之像 素驅動能力向上提高 因而,可以造成液晶顯示裝置之高 晝質化= 為達成上述目的、本發明中之申請專利範圍第%項記 載的發明為—種使用藉原料氣體之電聚分解所製成的具有 柱狀構造之結晶性半導體薄膜做為主動層之薄膜電晶體, 特徵在於具有前述柱狀構造之結晶性半導體薄膜的上面平 坦= 如上所述,若結晶性丰導體膜的上面平坦,則〇N電流 增大'薄膜電晶體之信賴性向上提昇。 為達成上述目的,本發明中之申請專利範圍第37項記 載的發明為一種使用藉原料氣體之電漿分解所製成的具有 杈狀構逷之結晶性半導體薄膜做為主動層之薄膜電晶體的 製造方法,特徵在於其係藉控制以電漿CVD法堆積前述半 導體薄膜時之離子碰撞能量將前述丰導體薄膜的上面 以平垣化 讀專利範圍第38項 i tr n . ------------裝--- 請先閱璜背面之;i意事項再填寫本頁) 訂: -·線· 経濟邹%慧財產局員工消費合竹.社印发 予 if ' 經濟部智慧財產局員工消費合作社印製 4 6 658 8 A7 -------B7___ 五、發明說明(19) 載的發明係在一種像素受到使用藉原料氣體之電漿分解所 製成的具有柱狀構造之結晶性半導體薄膜做為主動層之薄 膜電晶體所驅動的液晶顯示裝置中,特徵為前述具有柱狀 構造之結晶性半導體薄膜的上面是平坦的。 如上所述,若半導體膜之至少上面是平坦的’則由於 薄膜電晶體之像素驅動能力及信賴性向上提高’因此可以 提供信賴性高之高畫質的液晶顯示裝置。 為達成上述目的,本發明中之申請專利範圍第39項記 載的發明為一種使用以CVD法所製造的結晶性半導體薄 膜做為主動層之薄膜電晶體,特徵在於由前述結晶性半導 體薄膜所形成的通道部之至少上面被覆以氧化防止膜。 如上所述,若通道部之至少上面被覆蓋以氧化防止 膜,則可以減少混入半導體膜中之氧雜質的混入量。藉此, 薄膜電晶體之ON電流增加,〇FF電流減少。 另,申請專利範圍第40項記載之發明為申請專利範圍 第39項之發明中,特徵在於前述氧化防止联中之氧含有量 比前述結晶性半導體薄膜中之氡含有量為少者。 又’申請專利fe圍第41項記載之發明為申請專利範圍 第39項之發明中,特徵在於前述氧化防止膜為氮化矽膜。 為達成上述目的,本發明中之申請專利範圍第42項記 載的發明係在一種使用以CVD法所製造的結晶性半導效 薄膜做為主動層之薄膜電晶體的製造方法中,特徵在於前 述結晶性半導體薄膜堆積後,在不暴露於大氣的狀態下連 續地形成氧化防止膜。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 22 I— —II--- --I I l· I--^ — ,M {請先閱讀背面之注意事項再填寫本頁)
經濟邨智慧財產局員工消費合作社s K Λ7 B: _ 五、發明說明(20) 若為上述方法,則可以防止氧雜質混入丰導體獏中的 情形= 為達成上述目的’本發明中之申請專利範圍第43項記 載的發明係在一種像素受到使用以CVD法所製造的結晶 性半導體薄膜做為主動層之薄膜電晶體驅動的液晶顯示裝 置中’特徵在於至少構成驅動前述像素之薄膜電晶體的前 述結晶性半導體薄膜之至少上面被覆以氧化防止膜a 如上所述,若半導體薄膜之至少上面被覆以氧化防止 膜,則因為可以減低氣雜質混入前述半導體膜中的情形, 所以利用薄膜電晶體之像素驅動能力以及保持特性向上提 昇,液晶顯示裝置之高畫質化變成可能。 為達成上述目的’本發明中之申請專利範圍第44項記 載的發明係在一種以具有柱狀構造之結晶性半導體薄膜做 為光電變換層的太陽電池中,特徵為構成由丨型半導體 (i-type semiconductor)所形成之本體層的前述結晶性半導 體薄膜之上面被覆以不具有柱狀構造的氧化防止膜。 若做為光電變換層之i型半導體層的半導體薄膜上面 被覆以不具有柱狀構造之氧化防止膜,則由於可以減低混 入1型半導體層之氧雜質’所以太陽電池之變換效率向上提 高 為達成上述目的本發明中之申請專利範圍第45項記 載的發明係在具備具有柱狀搆造之結晶性半導體薄膜的太 陽電池之紮造方法中特徴為前述結晶性半導體薄膜堆積 伖在 ' 募人軋的狀態丨連續地形成不具有柱狀構造 (請先閱讀背面之;1急事項再填寫本頁) -裝
訂---------線------------II
4 6 658 B 五、發明說明(21) 之氧化防止膜。 另’申請專利範圍第46項之發明係在申請專利範圍第4 項之發明中’特徵為含有半導體薄膜構成元素之原料氣體 係以氫氣或惰性氣體加以稀釋者。 如上所述’若含有半導體薄膜構成元素之原料氣體係 以氫氣或惰性氣體加以稀釋,則可以容易地控制成膜速度 和結晶性® 另,申請專利範圍第47項之發明係在申請專利範圍第4 項之發明中’特徵為半導體薄膜形成時,基板的溫度設在 l〇〇t 〜600。。者。 在半導體薄臈形成時若將基板的溫度設在6〇〇。(:以 下’則可以使用玻璃等價格便宜的基板。 另’申請專利範圍第48項之發明係在申請專利範圍第4 項之發明中’特徵為半導體薄膜係微結晶矽或多結晶矽。 又,申請專利範圍第49項之發明係在申請專利範圍第 30項之發明中,特徵為半導體薄膜係微結晶矽或多結晶矽。 又,申請專利範圍第50項之發明係在申請專利範圍第 33項之發明中,特徵為半導體薄膜係微結晶矽或多結晶矽。 半導體薄膜若由微結晶矽薄膜或多結晶矽薄膜構成, 則相較於a-Si : Η膜,TFT之電場效果移動度會變高。另, 微結晶矽或多結晶矽意指排除非結晶矽和單結晶矽。 另’申請專利範圍第51項之發明係在申請專利範圍第4 項之發明中,特徵為採用透光性基板做為前述基板。 又,申請專利範圍第52項之發明係在申請專利範圍第 本紙張尺度適用中國國家標準(CNS)A4規格<210 * 297公釐) {請先閱讀背面之注意事項再填寫本頁) 裝—--Γ--I 訂·! |!_轉 經濟部智慧財產局員工消費合作社印製 24 ΛΓ 五、發明說日77^ 一 - 貝之發明φ .特徵騎料光性基板做為前述基板、 '山又 '申請專利範圍第53項之發明係在申請專利範圍第 頁之發明φ,特徵為採用透光性基板做為前述基板 …右祛用透光性基板做為基板,在製造穿透型液晶顯示 器等使光穿透的製品上較為合適。 另、申請專利範圍第54項之發明係在申請專利範圍第4 項之發明中,特徵為在前述基板表面設有緩衝層。 又,申請專利範圍第55項之發明係在申請專利範圍第 3〇項之發明中,特徵為在前述基板表面設有緩衝層^ 又申清專利範圍第5 6項之發明係在申請專利範圍第 d項之發明中,特徵為在前述基板表面設有緩衝層。 如果在基板表面設置缓衝層,可以防止基板中所含有 的雜質向半導體薄膜中擴散的情形,而且膜的密著性向上 提昇。 又’申請專利範圍第57項之發明係在申請專利範圍第 33項之發明中’特徵在於前述半導體薄膜的厚度為2〇 nm 以上500 nm以下。 若為此種構造,則無須追加姓刻或成膜處理即可以就 那樣的膜厚而應用於TFT = 又申請專利範圍第58項之發明係在申請專利範圍第4 項之發明中’特徵在於對前述半導體膜實施雷射回火處理^ 又,申請專利範圍第59項之發明係在申請專利範圍第 •Γ項之發明中.待徵在於對前述半導艏膜實施雷射回火處 理 ίτ先閱讀背面之2意事項再填寫本茛) 經濟部智慧財產局員工消費合作衽印枭 .裝--------訂---------線------------—
石尺.:¾ jf'r .f. X' :.;' U Α 6 65Β Β Α7 _________Β7 五、發明說明(23) 若為此種構造’則半導體薄膜及薄膜電晶體的性能會 變得更南。 圖式之簡單說明 第1圖所不為習知之半導體薄膜的剖面圖。 第2圖所為第1實施例之半導體薄膜製造裝置的概略 圖。 第3圖所示為本發明之半導體薄膜的剖面圖。 第4圖為界面膜形成步驟、本體膜成長步驟以及平滑化 步驟中之離子碰撞能量的變化示意圖。 第5圖所示為第2實施例之半導體薄膜製造裝置的概略 圖。 第6圖所示為控制電極的構造說明圖 第7圖所示為另一控制電極的構造說明圖。 第8圖所示為第4實施例之半導體薄膜製造裝置的概略 圖。 第9圖為基板溫度之經時變化示意囷。 第10圖所示為第5實施例之薄膜電晶體的剖面圓。 第11圏所示為第6實施例之薄膜電晶體的剖面圚。 第12圖所示為採用多結晶矽膜於光電變換層之薄膜太 陽電池的剖面圖。 較佳實施例之說明 以下將具體說明本發明之實施例。 (第1實施例) 本實施例係有關在形成半導體薄膜的過程中,藉控制 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公1 ) (請先閱讀背面之注意事項再填寫本頁) 裝----l·— — — 訂1! 妗 經濟部智慧財產局員工消費合作社印製 26 經濟部智慧財產局員工消費合竹.社en-各 A7 -------------B: — _丨" - ------- 五、發明說明(24) 供給到獏形成表面之離子能.即使在與基板的界面附近也 把形成結晶性佳且表面平坦之半導體薄膜的丰導體薄唭製 造方法及製造裝置: 第2圖所示為第1實施例之半導體薄獏的製造裝置概略 圖ί 具體而言·在以排氣幫浦32排氣成真空之真空容器31 内,設置有電漿生成用的放電電極33和基板偏壓用的偏壓 電極35 =供膜之形成的原料氣體由氣體導入系統38被供給 至真空容器3丨内。原料氣體在放電電極33受到由高頻振蕩 益34所施加的高頻電力而被電漿分解成離子及原子團,並 隹積在偏壓電極3 )上之基板3 7而進行暝之形成。此時,將 呵頻電力之振蕩頻率設成20 MHz以上,具體而言,設為 -1 2 MHz,則可以使對基板之離子碰撞能量成為3〇 以 下'若以此方式限制離子碰撞能量’則可以無視於膜形成 中之離子損害。另,此離子碰撞能量意指電漿電位與在基 板37之浮動電位的差’藉改變施加於偏壓電極35的電力和 其振蕩頻率’可以控制在約30 ev至1 keV左右。 再者,雖然電漿生成用之高頻電力的前述振蕩頻率愈 问則對前述基板之離子碰撞能量愈小,因而適用,惟由於 若是過高.則在大面積的放電困難,所以在應用於液晶顯 不器等之大型基板上以實施膜之形成時.將振蕩頻率設定 在2 (.! Μ Hz至I 〇〇 μ Hz的範圍為宜。 在本發明之ί導體薄膜製造裝置的第:實施例之構造 由’七.¾ ¥電極」與偏壓電極5各段獨.ή..‘所以電黎中 f請先閱讀背面之;i急事項再填寫本頁) -裝----I---訂---------線------------------
經濟部智慧財產局貝工消費合作社印製
6 658 B A7 _______B7___ 五、發明說明(25) 之粒子组成與離子能控制係獨立進行。另,在偏壓電極35 设置有溫度控制用的加熱器39,可以將成膜處理中的基板 /jn·度控制在室溫至6〇乞的範圍。再者,偏壓電極和溫度控 制用的加熱器即使分離,依然可以獲得本發明之效果。 此處’採用本發明第1實施例之半導體薄膜製造裝置以 製造半導體薄膜時的具體方法係如下所示。另在本實施態 樣’在第3圖所示之半導體薄膜製造裝置中,採用單矽烷 (SiH4)氣體及氫氣(h2)做為原料氣體,並將此等混合原料氣 體由氣體導入系統38導入真空容器31内。 首先’界面膜形成步驟係施加27.12 MHz、500 W之高 頻電力於放電電極33以生成電漿。且此時藉施加4Q0 kH? 的偏壓電力於偏壓電極35,以控制設置在偏壓電極35的基 板37之電位。在施加75W的電力下會發生大約150V的離子 加速電壓。因此,受到電漿中之中性原子團與偏壓電場所 加速的高能離子被照射在基板37表面,矽膜的結晶性則因 利用離子提供給界面膜的表面之能量而提高。本實施態樣 中’在此條件下將10 nm厚之結晶性良好的梦膜埃積於基 板界面。 接著,本體膜成長步驟係以單矽烷(SiH4)及氩氣(H2) 為原料而堆積結晶性矽膜。不施加偏壓電力,僅在放電電 極施加27.12 MHz、200W之高頻電力♦由於將放電頻率設 成27.12 MHz時,基板37的浮動電位大致為0V,因而可以 控制離子碰撞所造成的缺陷之生成。在此條件下堆積190 nm厚之結晶性矽膜,形成整體為200 nm厚之結晶性矽臈。 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) 28 1 ^ ml·!— ----H I ! ^ ί請先閱讀背面之注意事項再填寫本頁) A7 _____ 經濟部智慧財產局員工消費合作衽印^ 五、發明說明(26) 如此^獲4的㈣使在基板界面’結晶性仍佳,而且膜中 的缺陷密度低= 、 此·外,將 道 ΐί m-* -> :,姐潯犋予以平坦化時,接續本體獏成長 二騾之平滑化步驟,係在放電電力200 W下以SiPVH:電漿 貫施暝的形成:由於對基板37施加偏離子碰撞能量變 成八,表面之平坦化是可能的。堆積20 nm厚之矽獏而 在整體形成22。_的膜厚時,表面的凹凸大約為5麵。 紀'σ果以本實施態樣所形成之結晶性矽膜係如第3 圖斤不柱狀的結晶性矽膜13從設於基板表面之緩衝層界 面開始成長纟表面上則是平坦的。又,膜中的缺陷密度 也變低: 此處,本實施態樣之界面膜形成步驟'本體膜成長步 驟’以及平滑化步驟中離子碰撞能量的變化示於第4圖 而且’本體膜成長步驟中之離子碰撞能量在3〇^^以下時, 因為半導體膜中的缺陷密度會變低,所以較佳。另,界面 膜形成步驟中之離子碰撞能量在3〇 eV以上,^ keV以下 Βτ ’由於可以利用對基板施加偏壓而控制能量,而且可以 無視於離子對濺鍍所造成的影響,因而較為合適。又,平 滑化步驟中之離子碰撞能量在36 eV以上.1 keV以下時, 由於可以利用對基板施加偏壓而控制能量,而且可以無視 於離子對濺鍍所造成的影響‘因而適宜 此外’在上述第1實施例中並未限定控制能量的離子: 而由於全面照射故而具有裝置之構造簡單的優點、而且 函泰淖%碎糸離.f等之質量數大的離+ ' %以gp使離子 31¾ -------------裝----------訂--------- f請先閱讀背面之;i意事項再填寫本頁) ο 658 3 Α7 Β7 經濟部智慧財產局員工消贄合作社印製 五、發明說明(27) 能比較低亦可以獲得上述效果。 另外,在上述第i實施例,界面膜形成步驟以及平滑化 步驟中雖將離子能調高,惟因藉由使離子通量變多亦可使 提供給膜形成表面的能量變大’故而可以獲得同樣的效 果。再者,使離子通量變多的方法可以考慮將放電電力調 高等之方法。 (其他事項) ①施加於放電電極33之高頻電力的頻率以設定成對基 板37表面的離子碰撞能量會變低之頻率為宜,而以設在約 20 MHz至100 MHz的範圍,例如設定成27 l MHz較佳。而, 在上述頻率範圍中若頻率低,則可玫電條件的範圍會變 廣,裝置之構造因具有自由度而更為理想。相反的,如果 頻率高,則由於電漿中之電子密度高,而且電漿電位低, 所以成膜速度快’而且形成本體膜成長步驟中之離子碰撞 損害少的矽膜,因而適宜。 0原料氣體並不限於上述第1實施例中所使用的單梦 烷(SiH4) *亦可以使用二矽烷(Si2He)、氣矽烷(SiH2Cl2等)、 氟矽烷(SiF4等)、單鍺烷(GeH4)等。另,稀釋氣體除氩之外, 也可以使用氬、氙、氦等稀有氣體。 ③成膜時之基板溫度若設定在l〇〇°C至60CTC的範圍, 則因為變成可以使用玻璃等償格便宜的基板,故而適宜。 另,如果將基板溫度設在450°C以下,則因為可以使用鋁製 的製造裝置,因此更為合適。進一步,如果將基板溫度設 成100°C至350°C,則因為可以在膜中的氫不脫離之程度下 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公芨) 30
Ilf, ----Γ I--訂·! 1!_ 轉 (請先閱讀背面之注意事項再填寫本頁) 五、發明說明(π) A: B7 妞濟^智慧財產局員工湞費合作祍匕^ 將成膜表面予以活性化而形成离σ皙 战间0口貝的+導體瞑、故而又 更為合適: ④ 如果在基板表面設置緩衝厗,目彳1 友,訂增則因為可以防止基板 中的雜質擴散到半導體薄骐中,故而合適。 ⑤ 在上述第1實施例中雖採用平行板型㈣,惟並不限 於此,使用電感耦合電f、微波電装、螺旋波電渡、表面 波電漿、電子回旋加速器共振電漿等亦可.再者,採闬微 波電漿等之無電極放電所造成的電漿時,玫電頻率並不 要設定在前述的頻率帶,採用2.45 GHz等的頻率亦可另 並不限定於此等電策產生法,只要是可以將電子溫度及離 子碰揸能量抑低的方法,即可以適用於本發明之半導體 膜說造方法、製造裝置。 ⑤在上述第1實施例雖於電漿生成中採用放電電 33 ’惟採用微波等之無電極放電亦可。但是1對美板之 子碰撞能量以控制在30 eV以下為宜。 (第2實施例) 第5圖所示為第2實施例之半導體薄膜製造裝置的概略 圖 具體地,係在以排氣幫浦32排氣成真空之真空容 内’至少設置有電漿生成用的放電電極33、具備加熱 之對向電極42,以及控制電漿之電位的控制電極4 1 之形成的原料氣體由氣體導入系統3 8被供給至真空容 $ .原料氣體在放電電極33因所施加的高頻電力而被 、'蘇成離f戈原『.團 1在ft向電極-C上之基板j 7堆積 需 薄 離 器3] 器39 供膜 器3i 電漿 以 -------------裝----------訂---------線 (先閱讀背面之汶意事項再填寫本1}
Wlr-Mw H ... 6 658 8
經濟部智慧財產局員工消費合作社印*°衣 五、發明說明(29) 進行膜形成過程。此時,將高頻電力之振蕩頻率設成2〇 MHz以上’具體而& ’設成27.12 MHz,利用以控制電極 41的電位做為接地電位或者負電位的情形,而可以使對基 板之離子碰撞能量成為30 eV以下。而,在施加正偏壓於控 制電極41以使控制電極41的電位昇高時’電漿電位也會隨 之變高,故而可以將電漿的電位控制在3〇 eV以上。為將基 板37的電位保持固定,可以藉此方式控制離子碰撞能量。 (其他事項) ①上述第2實施例中,在電漿生成中雖使用放電電極 33 ’惟採用微波等之無放電電極亦可。但是,對基板之離 子碰撞能量以限制在30 eV以下為佳。 ©如第6圖所示,控制電極41的構造係與電漿m之至 少一部分相接觸的構造亦佳,另,如第7圖所示,形成與前 述電漿1Π的周緣部分相接觸之框狀亦可D (第3實施例) 第3實施例係有關將用以提高結晶性之成為觸媒的雜 質添加到基板表面之半導體薄膜製造方法。雜質可舉例如 錄(Ni)、i£(Pd)、硼(B)、磷(卩)等。在第3實施例中係採用 磷離子(PHX+、x = 0~3)做為雜質,並採用第5圈中所示之裝 置在同一真空中實施在對基板植入雜質離子的步驟與本體 膜成長步驟中之結晶性矽膜的堆積《植入磷離子(PHX+) 時,具體而言’係在界面膜形成步驟中使用磷化氫(ph3) 及氫(Η:)做為原料氣體’並藉施加高頻電力於放電電極33 而實施原料氣體之電漿分解。然後,施加偏壓電力於偏壓 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 32 ----— In.----- ----l·---訂 —|!!_錄 f碕先閱讀背面之注意事項再填寫本頁}
五、發明說明(30) 電極3 ‘使產生數百至丨kv之離子加速電壓:藉此,電漿中 的^離子(PH、、觉到加速而植入基板。植入量約在 1 " 1 016 c m ^? § 1 v 1 η1 ^ 主1 10 cm 的範圍,以設定成例如約 卜10、ηιο為佳: 再者、在植入硼離子(β2η、—、χ = 〇~ό)的情形Φ ’原料 氣體以採用二硼烷與氫(Η2)的混合氣體為宜。 接著在本體膜成長步驟以單矽烷(SiH4)及氫(Η:)氣做 為原料堆積結晶性矽犋。在此‘於不施加偏壓電力的情形 下’僅對放電電極施加27丨2 MHz、300W的高頻電力。施 加於基板表面的磷發揮觸媒的作用,即使在基板界面附近 也可以形成結晶性優良的膜。另 '由於放電頻率設為2 7. i 2 MHz’所以電漿的電位低,而由於基板37的電位大致上也 是0V ’所以可以控制因離子碰撞所導致之缺陷的生成。 因此’根據本實施態樣所形成的結晶性石夕薄膜即使在 界面膜結晶性仍佳,而且本體臈中的缺陷密度也變少, 使用N i、P d等做為觸媒的情形中,在採用一般的離子 植入裝置將雜質植入後,再用本實施態樣中所採用的半導 體薄膜製造裝置(第2圖)實施本體膜成長者為佳。 施加於放電電極33之高頻電力的頻率以設定成對基板 37表面的離子碰撞能量變低之頻率為宜,而以設定在約2〇 MHz至約丨00 MHz的範圍内,例如27」2 MHz為較佳。另、 在上述頻摩範圍中若頻率低 '則可放電條件的範圍會變 壙裝置之媾造因具有自由度而為理想相反的.如果頻 +高.躬由於電漿〒之,電f密度高而J電漿電位低,.所 ......................................................由-丨ΤΠ__—,仙·一一一 締免〜 :-)7 ^ 一一一一—. -----------Ϊ - * I--Γ II I ^ · I I I I I I I a (請先閱ti背面之;i意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印絮 經濟部智慧財產局員工消費合作社印製 B7_ 五、發明說明(31) 以成獏速度快,而且形成本體膜成長步驟中之離子碰撞損 害少的矽膜,因而適宜。 (其他事項) ① 本體膜成長步驟中之原料氣體並不限於在本實施態 樣中所使用的單矽烷(SiH4),亦可以使用二矽烷(Si2H6)、 氯矽烷(SiH2Clj)、氟矽烷(SiF4等)、單鍺烷(GeH4#。另, 稀釋氣體除氫之外,也可以使用氬、氙、氦等稀有氣體。 ② 本體膜長步驟之基板溫度若設定在100°C至6001的 範圍’則因為變成可以使用玻璃等價格便宜的基板,故而 適宜。另,如果將成膜時的基板溫度設定在400。(:以下,例 如300°C,則因為可以防止植入基板的雜質擴散至半導體膜 中半導體薄膜特性劣化的情形,故而更為合適。 ③ 如果是在基板表面設置緩衝層的合適構造,則因為 可以防止基板中的雜質擴散到半導體薄膜中,故而理想。 ④ 在本第3實施例中之電漿雖係採用平行板型電漿,惟 並不限於此’使用電感耦合電漿、微波電漿、螺旋波電漿、 表面波電漿、電子回旋加速器共振電漿等亦可。再者,採 用微波電漿等之無電極放電所形成的電漿時,放電頻率並 不需要設定在前述的頻率帶,採用2.45 GHz等的頻率亦 可。另,並不限定於此等電漿產生法,只要是可以將電子 溫度及離子碰撞能量抑低的方法,即可以適用於本發明之 半導體薄膜製造方法'製造裝置。 (第4實施例) 本實施態樣係有關在界面膜形成步驟中,藉實施急速 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) 34 -------I ---. * I I I l· I I I « — — — — — I — (請先閱讀背面之注意事項再填寫本頁> 經濟部智慧財產局員工消費合作社印"· Λ7 B7 五、發明說明(32) 燈泡加熱而在與基板的界面附近也形成結晶性優良的半導 體薄膜之半導體薄膜製造方法及製造裝置。 第8圖所示為第4實施例之半導體薄膜製造裝置的概略 圖 .具體而言,在以排氣幫浦7 2排氣成真空之真空容器7 1 内’叹置由支持台7 8所支撲之基板7 6以及供直接從裡面對 該基板76照射光線之燈泡77 :供膜之形成的原料氣體由氣 體導入系統75被供給至真空容器71内;原料氣體受到由微 波振蕩态/ 3所產生.並通過導波管7 4被供給至真空容器7 J 内的微波電力而被電漿分解成離子及原子團,並堆積在基 板76進行膜之形成3由此電漿源所生成的電漿之電子溫度 低,因此對基板76之離子碰撞能量也低。膜形成時之基板 溫度藉著燈泡77所造成的光加熱而被控制在室溫至丨2〇。匸 左右的範圍,昇溫速度6°C /秒以上之快速加熱也可能。燈 /包的種類可舉例如鹵素燈、氣燈(xen〇n lamp)、沉燈 (deiuerium lamp)、紫外線燈等,惟為了對形成於基板上之 石夕獏做選擇性的加熱’而以波長3〇〇 nm以下之光量大的燈 泡為理想。 以下所不為採用本發明第4實施例之半導體薄膜製造 裝置之半導體薄膜製造亨法的具體實施態樣^另,本第4 實施洌,在第8圖所示之半導體薄骐製造裝置中,採用單矽 Η·< SiH.,丨及氤氣丨H+,)做為原料氣體,並將此等混合原料氣體 由氣體導A系統乃導/V真空容器7 j内.. 貧先荞面膜形成步驟係以燈泡加熱使基板溫度成為 ------------I -----^----訂------— II (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 6 6 58 8 五、發明說明(33) 300°C ’生成微波電力200W之微波電漿。以此條件所形成 的矽膜,在與基板的界面附近結晶性並不怎麼好,即使是 形成10 nm的矽膜也要使燈泡77的光量增加而實施快速加 熱。加熱條件係以40°C /秒的昇溫速度加熱到800°C,並在 800°C保持10秒鐘之後,再控制燈泡強度,將基板溫度再度 降低至300t為止。 基板溫度之經時變化示於第9圖。 利用快速加熱步驟將光能供給至矽膜,膜中的氫脫 離,同時矽鍵結變得強固。藉此,基板界面的膜之結晶性 受到改善’在其後的本體膜成長步驟中,獲得結晶性良好 且缺陷密度少的矽膜。本體膜成長步驟的條件係以單矽烷 (SiH4)及氫氣(H2)做原料,並利用微波電力200W的微波電 漿實施膜形成。在此成膜條件下,可以無視對成膜表面的 離子碰撞損害,形成缺陷密度低的膜。基板溫度設為3〇〇 °C,形成整體厚度1 〇〇 nm的結晶性矽膜。藉此所獲得的膜 即使在基板界面部結晶性依然良好,而且膜成長部的缺陷 密度也少。 (其他事項) ①本實施態樣雖在界面膜形成步驟中利用800°C的快 速燈泡加熱實施結晶性的改善,惟此時之加熱溫度若為膜 形成步驟中之基板溫度以上,1200°C以下,較佳為600°C以 上且1000°C以下即可。在此範圍中,雖溫度愈高愈可以在 短時間獲得效果,惟在1〇〇〇。〇以上的溫度,玻璃等之低熔 點基板會變形。但是,如果是在1 〇〇〇乞以下,則瞬問地為 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) 36 (請先閱讀背面之注意事項再填寫本頁> 裝 訂---------鉾 經濟部智慧財產局員工湞費合作社扣^ A7 --------B7_____ 五、發明說明(34) 基板之可耐受溫度·= ② 界面獏形成步驟中之昇溫速度在以1 〇〇秒以内之時 序控制時間(夕欠卜· lime Control Time)實施有300:C左右 的;显度差之製程時’升溫·降溫速度相同,以至少6。(:…秒 的昇溫速度為理想·: ③ 在本第4實施例中之電漿雖係採用微波電漿,惟並不 限於此’使用平行板型電容耦合電漿、螺旋波電漿、表面 波電漿、電子回旋加速器共振電漿等亦可。再者‘採用平 行板型電容耦合電漿等的電漿時,放電頻率若為mHz 至丨00 ΜΗz,則因為本體膜成長步驟中離子碰撞能量變低 而可以減低缺陷密度,故而理想合宜,另,並不限定於此 等電漿產生法,只要是可以將電子溫度及離子碰撞能量抑 低的方法,即可以適用於本發明之半導體薄獏製造方法、 製造裝置= ④ 如果基板係使用比矽膜之光學帶間隔更廣的玻璃等 透光性基板,則可以選擇性地加熱矽膜,較為理想。燈的 種類雖可舉例如南素燈、氙燈、氘燈、紫外光燈等,惟為 了對形成於基板上之矽膜做選擇性的加熱,而以波長3〇〇 nm以下之光量大的燈泡為理想。 ⑤ 原料氣體並不限於在本實施態樣中所使用的單蜂院 6出4),亦可以使用二矽烷(Si2H6)、氣矽烷(SiH/卜等)、 氟矽烷(SI等單鍺烷iGeRj等..稀釋氣體除氩之外:也 可以使用氬氙.氦等稀有氣體。 (©急迷和熱時聲汁的基扳溫度若設定在丨至⑽ ----If---I--------- I 1 I 訂— — — — — — — I* (請先閱讀背面之i意事項再填寫本頁) ;it ·:Κ -----~」
4 6 65 8 8 五、發明說明(3ό) 摻雜層86之形成在例如η型層的形成中,係實施以氩稀釋 5% PHS做為離子源氣體之離子摻雜處理。另,在ρ型層的 形成中,係實施採用氫稀釋等做為離子源氣體之離 子摻雜處理。應用摻雜處理時的條件為加速電壓:5〜ι〇〇 kV、總離子植入量:1〇m〜1〇16cm-,。此等條件係根據遮罩 之厚度和所形成的摻雜層之厚度等構成,選擇最適當的條 件和氣體濃度。 接著’將成為層間絕緣膜87之氧化矽膜,在ι〇〇〜5〇〇 nm膜厚的條件下加以形成’並且為形成對源極/汲極區域 之電極接觸而以光刻·钱刻處理將氧化碎膜予以開孔,形 成源極/汲極電極88,從而完成薄膜電晶體。 再者’藉由將薄膜電晶體之活性層的厚度做成2〇 nm 以上,500 nm以下’則由於可以形成on電流高,off電流 低的薄膜電晶想’故而理想《此外,薄膜電晶想為頂閘型 的情形中’由於必須將島狀的活性層覆以閘絕緣膜,因此 活性層的厚度以做成2〇 nm以上,200 nm以下為理想。 (其他事項) ①在本第5實施例中,雖除去要被植入的區域之氧化矽 膜以實施離子之植入,但是在要被植入的區域之表面上也 殘留氧化矽膜而實施離子之植入亦可。此時雖也受膜厚等 的條件影響,惟以離子之加速電壓在10 kV以上為佳。 0在本第5實施例中,雖例示關於頂閘型的薄膜電晶體 之製造方法,惟並不限於此,例如底閘型的薄膜電晶體亦 佳。另,構成本發明之薄膜電晶體的各種薄膜並不限於本 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公« ) (請先間讀背面之注意事項再填寫本頁) 裝-----^! —訂---1!!線 經濟部智慧財產局員工消費合作社印製 39 經濟部智慧財產局員工消費合作杜?:!製 A7 ___B:__ 五、發明說明(3〇 的範圍,則因為可以使用玻璃等價格便宜的基板1故而適 宜:另·如果將基板甚度設在4 5 0 C以下,則因為可以使用 鋁製的製造裝置’因此更為合適=進一步,如果將基板溫 度設成1 〇〇 C至3 501 1則因為可以在膜中的氫不脫離之程 度下將成膜表面予以活性化而形成高品質的半導體膜 '故 而又更為合適。 ⑦如果是在基板表面設置緩衝層之較佳構造,則因為 可以防止基板中的雜質擴散到半導體薄膜中,故而合適' (第5實施例) 本第5實施例係關於以本發明之半導體薄膜做為主動 層之薄膜電晶體’以及採用該薄膜電晶體之液晶顯示裝 置。以下將說明第1 〇圖所示之薄膜電晶體的製造方法。 首先’在基板81的表面以200nm的獏厚堆積氧化石夕膜 做為緩衝層82,並在其上以例如實施態樣1所示之半導體薄 膜製造方法形成膜厚丨50 nm之多結晶矽膜83。藉由將之圖 案化成島狀而形成結晶性優良、上面平坦,而且缺陷密度 低之主動層c 其次’形成丨20 nm之氧化矽膜當做閘絕緣膜後,再以 如〇 的骐厚形成由Ti、M〇、W ' A卜Ta等所構成的金屬 犋以利用光刻技術圖案化之抗蝕劑骐做為遮罩將金屬膜 -以餘刻’從而形成閘極85 :,再者,閘極85並不限於金屬 膜 '妙膜亦可: 接著·以閘極85做為遮塞植,\..含有雜質之離子在 …右晶方暝W宁形及.構反源極汲極區滅之雜質摻雜層此 -----------------------訂------II — (請先閱讀背面之注意事項再填寫本頁)
38 A7 466588 五、發明說明(37) 實施態樣中所示者,只要是具有其功能者即可。例如,絕 緣膜並不限於氡化;ε夕膜,I化發膜亦可。 ③本發明之薄膜電晶體中,藉構成由汲極與ΙΤ〇等所 構成的像素電極90和所連接的薄膜電晶體陣列,即可以應 用至主動矩陣型液晶顯示裝置。 (第6實施例) 本第6實施例係有關降低對本發明之半導體薄膜的氧 雜質之混入而做成的薄膜電晶體,以及使用該薄膜電晶體 之液晶顯示裝置。以下將說明第丨〗圖所示之本發明的薄膜 電晶體之製造方法。 首先’在基板81的表面上以200 nm的膜厚堆積氧化矽 膜做為緩衝層82,並於其上形成多結晶矽膜83。多結晶矽 膜8 3之形成方法有’例如以實施態樣1所示之半導體薄膜的 製造方法等《形成1〇〇 nm的膜厚之多結晶矽膜83後,在不 暴露於大氣的情形下連續地以電漿CVD法堆積氮化矽 膜’形成保護多結晶矽膜83的表面之不含氧膜91。在本實 施態樣中,使用不含氧膜91做為閘絕緣膜的一部分。以 CVD法所形成的多結晶矽膜具有柱狀構造,由於若暴露在 大氣中會容易被氧化,因而要將表面覆以氧化防止膜(組成 式中不含氧的膜,在本第6實施例中係採用氤化矽膜)以防 止氧雜質混入構成活性層之多結晶矽膜。再者,在氧化防 止骐中,做為雜質之氧含有量以少於多結晶矽膜中的含量 為理想。 其次,利用光刻·蝕刻處理將多結晶矽膜83及不含氧 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) ^----- f靖先閱讀背面之注意事項再填寫本頁) 訂---------餑 經濟部智慧財產局員工消費合作社印製 40 峻濟部智慧財產局_工消費合作社印裝 A7 -------—____B7___ 五、發明說明(38 ) 膜9 ]加工成鳥壯 η收’之後,用電漿CVD法等形成膜厚120nm 之氧化矽膜以做岌 文為閘絕緣膜84。進一步’形成膜厚2〇〇 nm 々甴 Τ' 1、\4 ο、Ί ^ W ^丨、Ta等所構成的金屬膜,並採用由光 勤所圖案化的光抗蝕劑做為遮罩將金屬膜予以蝕刻,形成 閘極8):再者,做鸟閘極85者並不限於金屬膜矽膜亦可: 接著,以閘極85做為遮罩植入含有雜質之離子在多 、.D as ΐ夕膜中形成構成源極/沒極區域之雜質摻雜層。此摻雜 層86之形成在例如η型層的形成中,係實施以氫稀釋$ % PH;做為離子源氣體之離子摻雜處理。另,在ρ型層的形成 中 '係實拖採用氫稀釋5〇/〇Β2Η&等做為離子源氣體之離子摻 雜處理「應用摻雜處理時的條件為加速電壓:5〜丨〇〇 k v、 總離子植入量:1〇ν〜1〇ι6 cm-2。此等條件係根據遮罩之厚 度和所形成的摻雜層之厚度等構成,選擇最適當的條件和 氣體濃度。 接著,將成為層間絕緣膜87之氧化矽膜,在ι〇〇〜5〇〇 nm膜厚的條件下加以形成’並且為形成對源極/没極區域 之電極接觸而以光刻.蝕刻處理將氧化矽膜予以開孔,形 成源極/汲極電極88,從而完成薄膜電晶體。 再者.藉由將薄膜電晶體之活性層的厚度做成2〇 nm 以上,500 nm以下,則由於可以形成ON電流高,〇FF電流 低的薄骐電晶體,故而理想。此外’薄膜電晶體為頂閘型 的情形Φ '由於必領將島狀的活性層t以閘絕緣骐,因此 活·ϋ層的厚度以做成2(.丨nm以上 200 nm以T為理想 又、本發明之薄骐電晶艏中1藉搆成由汲極與Π..()等 裝-----^----訂--------*線 (請先閱讀背面之注意事項再填寫本頁) 4 6 6b8 8 A7 B7 五、發明說明(39) 所組成的像素電極90和所連接的薄膜電晶體陣列,即可以 應用至主動矩陣型液晶顯示裝置。 (其他事項) ① 在本第6實施例中,雖例示關於頂閘型的薄膜電晶體 之製造方法’惟並不限於此,例如底閘型的薄膜電晶體亦 佳。 ② 在本第6實施例中,雖除去要被植入的區域之氧化矽 膜以實施離子之植入,但是在要被植入的區域之表面上也 殘留氧化矽膜而實施離子之植入亦可。此時,雖也受膜厚 等的條件影響’惟以離子之加速電壓在丨〇 kV以上為佳。 ③ 構成本發明之薄膜電晶體的各種薄膜並不限於本實 施態樣中所示者,只要是具有其功能者即可。例如,絕緣 膜並不限於氡化矽膜,氮化矽膜亦可。 ④ 使用氮化矽膜做為不含氧膜91時,由於絕緣耐壓高 且可以使用做為閘絕緣膜之一部分,故而理想。但是,只 要不含氧膜中的氧含有量比多結晶矽膜83的含有董少即可 以獲得本發明之效果。另,即使不是絕緣骐亦可·又。其 功能亦不限於使用做為閘絕緣膜的一部分,例如做為保護 膜和活性層之一部分亦可。 ⑤ 在本第6實施例中’雖利用電漿CVD法形成構成主動 層之半導體薄膜’惟並不限於此,只要可以在低溫形成結 晶性半導體薄膜即可。 (第7實施例) 本第7實施例係有關第12圖所示之本發明的使用多結 本紙張尺度適用令國國家標準(CNS)A4規格(210 X 297公釐) {請先閱讀背面之注意事項再填寫本頁) 裝-----訂-----! — ·^ 經濟部智慧財產局員工消費合作社印製 42 發明說明(40) 曰日砂膜於光電變換層之薄膜太陽電池及其製造方法, 首先 '以濺鍍法在基板1 〇 1上形成金屬膜1 02。此時, 如果在金屬膜表面設置凹凸,則因為藉太陽光的關閉效 果’先電變換效率會向上提昇,故而理想。接著,以電漿 C \’ D法等形成由顯示p型的傳導型之低電阻矽膜所構成的 P層丨〇3、由未必會施以傳導型控制之多結晶矽膜所構成之i 層1 04、由顯示η型的傳導型之低電阻矽膜所構成的^層丨〇5。 此時,i層]〇4為柱狀構造之多結晶膜,由於易被氧化, 所以1層104與η層105係在不暴露於大氣的情形下,在真空 中連續地形成。另’ η層1 〇5如果是柱狀構造之多結晶獏, 則由於η層105形成後,獏中之氧化會加劇,故„層ι〇5以非 柱狀構造的多結晶之膜,例如以非晶矽膜為宜。此外,η 層105之膜形成條件中.如果基板溫度比丨層1〇4成膜時的溫 度為高,則由於i層104中的氩會脫離而缺陷增加,所以在η 層105成膜%的基板溫度以在丨層成膜時的基板溫度之 下為理想。 接著’形成ITO等之透明電極1〇6,並形成由金等所構 成的端子丨07而完成太陽電池。 (其他事項) 在本第7實施例中雖例示pin型的太陽電池,惟只要是 連續地形成1層與其上之祺.則做為^^型,或做為多接合 (mult卜iunctjonl型都可以獲得本發明之效果
經濟部智慧財產局員工消費合作社印*1农 《 6 658 8 a? _B7_ 五、發明說明(4!) 元件標號對照 31 …真空容器 81…基板 32 ••排氣幫浦 82…緩衝層 33 ••放電電極 83···多結晶矽膜 34 "高頻振蕩器 84…閘絕緣膜 35 --偏壓電極 8 5…閘極 37 ••基板 86…摻雜層 38 ••氣體導入系統 87…層間絕緣膜 39 ”加熱器 88…源極/汲極電極 41 ••控制電極 90…像素電極 42 *·對向電極 91…不含氧 71 ••真空容器 101…基板 72 + +排氣幫浦 102…金屬膜 73 ••微波振蕩器 103…p層 74 ·*通過導波管 104…i層 75 "氣體導入系統 105·_·η 層 76 ••基板 106…透明電極 77 ••燈泡 107…端子 7S *·支持台 111…電漿 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 44

Claims (1)

  1. A8B8C8D8 六 經濟部智慧財產局員X消费合作社印製 46 658 8 申請專利範圍 ^ 一種半導體薄膜製造方法,係使用第1能量在基板上藉 原料氣體之電漿分解而製造半導體薄膜,其至少包含以 下步驟, 於基板上形成界面膜之界面膜形成步驟,和 使半導體膜堆積·成長之本體膜成長步驟, 而且在前述界面膜形成步驟中附加第2能量。 2. 如申請專利範圍第1項之半導體薄膜製造方法,其中前 述第2能量為離子能。 3. 如申請專利範圍第I項之半導體薄膜製造方法,其中前 述第2能量為光能者。 4. 一種半導體薄膜製造方法,係在基板上藉原料氣體之電 漿分解而製造半導體薄膜,其至少包含以下步驟, 於基板上形成界面膜之界面膜形成步驟,和 使半導體膜堆積.成長之本體膜成長步驟, 且前述界面膜形成步騍中之對前述界面膜表面的 離子碰撞能量,被限制成比前述本體膜成長步驟中之對 前述半導體膜表面的離子碰撞能量為大。 5· —種半導體薄膜製造方法,係在基板上藉原料氣體之電 漿分解而製造半導體薄膜,其至少包含以下步騍, 於基板上形成界面膜之界面膜形成步驟,和 使半導體膜堆積•成長之本體膜成長步驟, 且前述界面膜形成步驟中之對前述界面膜表面的 離子通量,被限制成比前述本體膜成長步驟中之對前述 半導體膜表面的離子通量為多。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----—---I — I I --I I I ! I 訂 ! I I I I — (請先閱讀背面之;i意事項再填寫本頁) 45 A8BSCSDS 經濟部智慧財產局員工消費合作杜印安. 六、申請專利範圍 6,如請專利範圍第4項之半導體薄膜製造方法,其中前述 界面膜形成步驟中之對前述界面瞑表面的離子碰撞能 量為30 e\’_以上,】keV以下•且前述本體膜成長步驟中 之對前述半導體膜表面的離子碰撞能量為3〇 ev以下-種半V體薄膜製造方法’係在基板上藉原料氣體之電 J·”解而製造半導趙薄膜’其至少包含以下步驟, 使半導體膜在基板上堆積.成長之本體祺成長步 驟’和將半導體膜表面予以平滑化之平滑化步驟. 且前述平滑化步驟中之對前述半導體膜表面的離 子磁撞能量.被限制成比前述本體膜成長步驟中之對前 述半導體膜表面的離子碰撞能量為大。 8. —種半導體薄骐製造方法,係在基板上藉原料氣體之電 聚分解而製造丰導體薄膜’其至少包含以下步驟, 使半導體膜在基板上堆積.成長之本體膜成長步 锁’和將半導體膜表面予以平滑化之平滑化步驟, 且前述平滑化步驟中之對前述半導體膜表面的離 子通量’被限制成比前述本體膜成長步驟中之對前述半 導體膜表面的離子通量為大。 9如申請專利範圍第8項之半導體薄膜製造方法,其中前 述平滑化步驟中之對前述半導體膜表面的離子碰撞能 量為36 eV以上,i keV以下,且前述本體膜成長步驟中 之對前述半導體膜表面的離子碰撞能量為3〇 eV以下;, 一種车導體薄.棋f造方法 '係在基板上藉原料氣體之電 禁私紮:竞年導體薄膜,其至少包含α飞步驟, 殊啫 4¾.遺 Κ 〜阁® 私標准規格,?; ....................... -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 46 A8B8C8D8 4 6 6 5 8 8 六、申請專利範圍 於基板上面形成界面膜之界面膜形成步驟, 使半導體膜堆積.成長之本體膜成長步驟,和 將半導體膜表面予以平滑化之平滑化步驟, 且前述界面膜形成步驟與前述平滑化步驟中之對 前述界面膜或半導體膜表面的離碰撞能量,被限制成比 前述本體膜成長步驟中之對前述半導體臈表面的離子 碰撞能量為大。 11. 如申請專利範圍第10項之半導體薄膜製造方法,其中前 述界面膜形成步驟中之對前述界面膜表面的離子碰撞 能量為30 eV以上,1 keV以下,前述本體膜成長步驟中 之對前述半導體膜表面的離子碰撞能量為3〇 ev以下, 且前述平滑化步驟中之對前述半導體膜表面的離子碰 撞能量為36 eV以上,1 keV以下。 12. —種半導體薄膜製造方法,係在基板上藉原料氣體之電 漿分解而製造半導體薄膜,其至少包含以上步驟 於基板上面形成界面膜之界面膜形成步驟, 使半導體膜堆積.成長之本體膜成長步驟,和 將半導體膜表面予以平滑化之平滑化步驟, 且前述界面膜形成步騍和前述平滑化步驟中之對 前述界面膜或半導體膜表面的離子通量,被限制成比前 述本體膜成長步驟中之對前述半導體膜表面的離子通 量為大。 13. 如申請專利範圍第4項之半導逋薄膜製造方法,係以前 述基板之電位控制前述離子碰撞能量》 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) — — — — — — — — — — — II - - - - - if « — — — — — — I· <請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 47 AS BS CS D8 銘濟部智慧財產局員工消費合作社印Θ 六、申請專利範圍 14'如請專利範圍第4項之半導體薄膜製造方法,係以葡 述電装之電位控制前述離子碰撞能量。 1 y 種平行板型半導體薄膜製造裝置,其具備供將原料氣 體予以電漿分解之電漿源,以及用以控制被分解的電毁 之離子能而照射在基板上之偏壓電極,和基板加熱裝 置,其中, 則述電漿源之電源頻率為2〇 MHz以上,藉前述偏 壓電極而受到控制之前述離子的能量為30 eV以上,1 keV以下·^ 16'種半導體薄膜製造裝置,其具備供將原料氣體予以電 漿分解之電漿源、支持基板之支持台,和用以控制電漿 之電位的電極。 W 如申請專利範Hj第j 6項之半導體薄膜製造裝置其中前 述電漿之至少一部分與前述電極相接觸。 18.如申請專利範圍第16項之半導體薄膜製造裝置其中前 述電極係和前述電漿的周緣部分相接觸之框狀的電極。 19 一種半導體薄膜製造方法,係在基板上藉原料氣想之電 漿分解而製造半導趙薄膜,其至少包含以下步辨, 於基板上形成界面膜之界面膜形成步驟,和 使半導體膜推積.成長之本體膜成長步驟, 且錢界面膜形成㈣中.受光㈣以 界面膜之升溫速度為6 /秒以』. ’ii扣申靖專利範圍第Ϊ 9項之半導俨蔆 千寺體溥联製造方法直Φ前 迷乾面眹开.成为騾.?.加梦汐 ' ......κ .又為稱形成步驟Φ' 基
    本户*張 48 4 6 658 8 as C8 D8 、申請專利範圍 板溫度以上,1200°C以下。 (請先閱讀背面之注意事項再填寫本頁) 21. 如申請專利範圍第19項之半導體薄膜製造方法,其中前 述界面膜形成步驟中所照射的光至少包含波長為300 nm以下的光。 22. —種半導體薄膜製造裝置,其具備供將原料氣體予以電 漿分解之電漿源、基板,和用以將光照射線在形成於該 基板的界面之界面膜以加熱之的光加熱裝置,其中, 以前述電漿源所生成的電漿之電位為30V以下,而 且’基板上面所形成的界面膜係藉前述光加熱裝置而以 6 C /秒以上的昇溫速度被加熱。 23. 如申請專利範圍第22項之半導體薄膜製造裝置,其中前 述加熱裝置僅由前述光加熱裝置所構成。 24. 如申請專利範圍第22項之半導體薄膜製造裝置,其中前 述光加熱裝置之外,也具備内藏在基板支持台的基板加 熱裝置。 25. 如申請專利範圍第22項之半導體薄膜製造裝置,其中自 前述光加熱裝置所發出的光至少含有波長為3〇〇 nm以 下的光。 經濟部智慧財產局員工消費合作社印製 26. —種半導體薄膜製造方法,係在基板上藉原料氣體之電 漿分解而製造半導體薄膜’其至少包含以下步称, 添加會對在前述基板表面形成界面膜時的表面反 應產生影響之雜質的雜質添加步驟,和 使半導體膜堆積.成長之本體膜成長步驟, 且前述雜質添加步驟和前述本體臈成長步驟係在 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公笼) 49 A8B8C8D8 經濟部智慧財產局負工消費合作社印" 六、申請專利範圍 不暴露於大氣的狀態下進行者: 27. 如申請專利範圍第26項之半導體薄膜製造方法,其中前 述雜質發揮觸媒作用。 28. 如申請專利範圍第26項之丰導體薄棋製造方法.其中前 述雜質係由磷、硼 '鎳,及鈀所構成的群組中所選出之 至少I種’而且’前述雜質之添加量在〇i6cm·;至 1 ‘_· l〇iycm'_’的範圍: 29. 如申請專利範圍第26項之半導體薄膜製造方法、其中前 述本體膜成長步驟中之基板溫度為400t以下。 30. —種车導體薄膜,係藉原料氣體之電漿分解而製成之結 晶性半導體薄膜,其至少具有形成於基板上面的界面膜 和形成於該界面膜上之本體膜,且前述本體膜中的缺陷 &'度比前述界面獏為低, 3 j.如申請專利範圍第3〇項之半導體薄膜,其中前述界面膜 之氫濃度比前述本體膜為低。 32. —種半導體薄膜,其係藉原料氣體之電漿分解而製成之 具有柱狀構造的結晶性半導體薄膜,且前述半導體薄膜 的表面平坦。 D —種薄獏電晶體.係使用藉原料氣體之電漿分解而製成 的.结晶性半導體薄膜做為主動層,其至少具有形成於基 板上面之界面膜和形成在該界面膜上之本體膜,且前述 本體糢申之缺陷密度比前述界面臈為低 請專利範圍㈣項之薄膜電晶體:其中前述界面膜 的a濃度比在前述本體骐的氫濃度為低 氏 ft .f 遇用國阐家標沒((:.'NS)A4 規柊)GrTiT 一 ..................: ........ -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 4 6 658 8 80088 A25CD 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 35_種液晶顯不裝置,係在像素受到使用藉原料氣體之電 漿刀解所製成的結晶性半導體薄膜做為主動層之薄膜 電曰B體所驅動的液晶顯示裝置中,前述結晶性半導體薄 膜至少具有界面膜和本體獏,且前述本體膜中之缺陷密 度比剛述界面膜中之缺陷密度為低。 36. —種薄膜電晶體,其使用藉原料氣體之電漿分解所製成 的具有柱狀構造之結晶性半導體薄膜做為主動層,且具 有前述柱狀構造之結晶性半導體薄膜的上面是平坦的。 37. —種薄膜電晶體之製造方法,其為使用藉原料氣體之電 毁分解所製成的具有柱狀構造之結晶性半導體薄膜做 為主動層之薄膜電晶體的製造方法,且藉控制以電漿 CVD法堆積前述半導體薄膜時之離子碰撞能量,將前述 半導艘薄膜的上面予以平坦化。 38. —種液晶顯示裝置’其係在像素受到使用藉原料氣體之 電漿分解所製成的具有柱狀構造之結晶性半導體薄膜 做為主動層之薄膜電晶體所軀動的液晶顯示裝置中,前 述具有柱狀構造之結晶性半導體薄膜的上面是平坦的。 39. —種薄膜電晶體,其係使用以CVD法所製造的結晶性半 導體薄膜做為主動層之薄膜電晶體,且由前述結晶性半 導體薄膜所形成的通道部之至少上面被覆以氧化防止 膜。 40. 如申請專利範圍第39項之薄膜電晶體,其中前述氧化防 止膜中之氧含有量比前述結晶性半導體薄獏中之氧含 有量為少。 本紙張尺度適用中國國家標準<CNS)A4規格(210 X 297公釐) 51 — I — I 1 I 11 ( I I I * 1--I — II ^ · I---- — I (請先閲讀背面之注意事項再填寫本頁) 〇〇 008^9 ABCD 释濟郭智慧財產局員工消費合作^印"_.: 規栳 六、申請專利範圍 41.如申請專利範圍第39項之薄膜電晶體,其中前述氧化防 止膜為氤化ί夕膜= —種薄獏電晶體之製造方法,其於使用以CVD法所製造 的結晶性丰導體薄膜做為主動層之薄膜電晶體的製造 方法由.在前述結晶性半導體薄膜堆積後,以不暴露於 大氣的狀態連續地形成氧化防止膜。 43. 一種液晶顯示裝置,其係在像素受到使用以eVD法所製 造的結晶性半導體薄膜做為主動層之薄獏電晶體驅動 的液晶顯示裝置中,至少構成驅動前述像素之薄膜電晶 體的前述結晶性半導體薄膜之至少上面被覆以氧化防 止膜。 44. —種太陽電池,其係在以具有柱狀搆造之結晶性半導體 薄膜做為光電變換層的太陽電池中,構成由丨型半導體 所形成之本體層的前述結晶性半導體薄膜之上面被覆 以不具有柱狀構造的氧化防止膜。 45. —種太陽電池之製造方法,其係在具備具有柱狀構造之 結晶性半導體薄膜的太陽電池之製造方法中,於前述結 晶性半導體薄膜堆積後,在不暴露於大氣的狀態下連續 地形成不具有柱狀構造之氧化防止联: 4b.如申請專利範圍第4項之半導體薄膜製造方法,其中含 有半導體薄膜構成元素之原料氣體係以氩氣或惰性氣 體加以稀釋= •T如申請專利範圍第4項之半導體薄膜製造方法,其中半 導體溥犋吟:成時基板的溫度設在! 00 \_〜60ϋΤ:者 9: -------------裝--------訂------- —線 t婧先閲讀背面之注意事項再填寫本頁) ABCS 經濟部智慧財產局員工消費合作社印製 夂、申請專利範圍 48. 如申請專利範圍第4項之半導體薄膜製造方法,其中半 導體薄膜係微结晶矽或多結晶矽。 49. 如申請專利範圍第30項之半導體薄膜,其中半導體薄膜 係微結晶矽或多結晶矽。 50. 如申請專利範圍第33項之薄膜電晶體,其中半導體薄膜 係微結晶矽或多結晶矽。 51. 如申請專利範圍第4項之半導體薄膜製造方法,其中前 述基板係採用透光性基板。 52. 如申請專利範圍第30項之半導體薄膜,其中前述基板係 採用透光性基板。 53. 如申請專利範圍第33項之薄膜電晶體,其中前述基板係 採用透光性基板。 54‘如申請專利範圍第4項之半導體薄膜製造方法,其中在 前述基板表面設有緩衝層。 55. 如申請專利範圍第3〇項之半導體薄膜,其中在前述基板 表面設有緩衝層。 56. 如申請專利範圍第33項之薄膜電晶體,其中在前述基板 表面設有緩衝層。 57. 如申請專利範圍第33項之薄膜電晶體,其中前述半導艘 薄膜的厚度為20 nm以上500 nm以下。 58. 如申請專利範圍第4項之半導體薄膜製造方法,其中係 對前述半導體膜實施雷射回火處理》 59. 如申請專利範圍第37項之薄膜電晶體之製造方法,其中 係對前述半導體膜實施雷射回火處理。 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) -------裝.-----II訂·丨丨II丨I !線 (請先《讀背面之注意事項再填寫本頁) 53
TW089118043A 1999-09-08 2000-09-04 Semiconductor thin film, semiconductor device employing the same, methods for manufacturing the same and device for manufacturing a semiconductor thin film TW466588B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP25430899 1999-09-08
JP2000042212 2000-02-21
JP2000211011A JP3911971B2 (ja) 1999-09-08 2000-07-12 シリコン薄膜、薄膜トランジスタおよびシリコン薄膜の製造方法

Publications (1)

Publication Number Publication Date
TW466588B true TW466588B (en) 2001-12-01

Family

ID=27334315

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089118043A TW466588B (en) 1999-09-08 2000-09-04 Semiconductor thin film, semiconductor device employing the same, methods for manufacturing the same and device for manufacturing a semiconductor thin film

Country Status (4)

Country Link
US (2) US6548380B1 (zh)
JP (1) JP3911971B2 (zh)
KR (1) KR100797018B1 (zh)
TW (1) TW466588B (zh)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6303945B1 (en) * 1998-03-16 2001-10-16 Canon Kabushiki Kaisha Semiconductor element having microcrystalline semiconductor material
KR100473997B1 (ko) * 2000-10-06 2005-03-07 엘지.필립스 엘시디 주식회사 박막 트랜지스터 제조방법
JP3926800B2 (ja) * 2002-04-09 2007-06-06 株式会社カネカ タンデム型薄膜光電変換装置の製造方法
JP2005236038A (ja) * 2004-02-19 2005-09-02 Ushio Inc 処理装置
TWI256138B (en) * 2005-02-01 2006-06-01 Ind Tech Res Inst Method of fabricating a poly-silicon thin film transistor
US20060270066A1 (en) * 2005-04-25 2006-11-30 Semiconductor Energy Laboratory Co., Ltd. Organic transistor, manufacturing method of semiconductor device and organic transistor
US7785947B2 (en) * 2005-04-28 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device comprising the step of forming nitride/oxide by high-density plasma
TWI262550B (en) * 2005-10-14 2006-09-21 Ind Tech Res Inst Element with a low temperature poly-Si film, method of direct poly-Si deposition at low temperature and inductively-coupled plasma chemical vapor deposition
US7521341B2 (en) * 2005-11-09 2009-04-21 Industrial Technology Research Institute Method of direct deposition of polycrystalline silicon
WO2008027904A2 (en) * 2006-08-28 2008-03-06 Rexaderm, Inc. Dry wound dressing and drug delivery system
JP2008085300A (ja) * 2006-08-29 2008-04-10 Konica Minolta Holdings Inc 薄膜の成膜方法、薄膜トランジスタの製造方法、および薄膜トランジスタ
DE102006051550B4 (de) * 2006-10-30 2012-02-02 Fhr Anlagenbau Gmbh Verfahren und Vorrichtung zum Strukturieren von Bauteilen unter Verwendung eines Werkstoffs auf der Basis von Siliziumoxid
JP4864661B2 (ja) * 2006-11-22 2012-02-01 東京エレクトロン株式会社 太陽電池の製造方法及び太陽電池の製造装置
US20080188062A1 (en) * 2007-02-02 2008-08-07 Chi-Lin Chen Method of forming microcrystalline silicon film
JP5697333B2 (ja) * 2007-05-25 2015-04-08 国立大学法人東北大学 化合物系薄膜及びその形成方法、並びにその薄膜を用いた電子装置
TWI348730B (en) * 2007-07-17 2011-09-11 Ind Tech Res Inst Method of fabricating polysilicon film
US20090101202A1 (en) * 2007-10-17 2009-04-23 Industrial Technology Research Institute Method of fast hydrogen passivation to solar cells made of crystalline silicon
US7687300B2 (en) * 2007-10-22 2010-03-30 Applied Materials, Inc. Method of dynamic temperature control during microcrystalline SI growth
US8187956B2 (en) * 2007-12-03 2012-05-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing microcrystalline semiconductor film, thin film transistor having microcrystalline semiconductor film, and photoelectric conversion device having microcrystalline semiconductor film
US8591650B2 (en) * 2007-12-03 2013-11-26 Semiconductor Energy Laboratory Co., Ltd. Method for forming crystalline semiconductor film, method for manufacturing thin film transistor, and method for manufacturing display device
KR101368905B1 (ko) * 2007-12-20 2014-02-28 주성엔지니어링(주) 박막형 태양전지의 제조방법
KR101207582B1 (ko) * 2009-02-17 2012-12-05 한국생산기술연구원 유도결합플라즈마 화학기상증착법을 이용한 태양전지 제조 방법
KR101086074B1 (ko) * 2009-02-18 2011-11-23 한국생산기술연구원 실리콘 나노 와이어 제조 방법, 실리콘 나노 와이어를 포함하는 태양전지 및 태양전지의 제조 방법
JP2010258103A (ja) * 2009-04-22 2010-11-11 Serubakku:Kk 光電変換デバイスの製造方法および製造装置
JP5334664B2 (ja) * 2009-04-22 2013-11-06 株式会社 セルバック 光電変換デバイスの製造方法および光電変換デバイス
JP5709579B2 (ja) * 2010-03-02 2015-04-30 株式会社半導体エネルギー研究所 微結晶半導体膜の作製方法
KR101699117B1 (ko) 2010-07-26 2017-01-23 이 잉크 코포레이션 디스플레이 기판들 상에 필터 엘리먼트들을 형성하는 방법, 장치, 및 시스템
US9111775B2 (en) 2011-01-28 2015-08-18 Semiconductor Energy Laboratory Co., Ltd. Silicon structure and manufacturing methods thereof and of capacitor including silicon structure
KR102011456B1 (ko) * 2018-01-26 2019-08-16 한국표준과학연구원 결정화된 반도체 입자의 증착을 위한 반도체 소자 제조 장치 및 방법

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4759947A (en) * 1984-10-08 1988-07-26 Canon Kabushiki Kaisha Method for forming deposition film using Si compound and active species from carbon and halogen compound
US4801474A (en) * 1986-01-14 1989-01-31 Canon Kabushiki Kaisha Method for forming thin film multi-layer structure member
US4888202A (en) * 1986-07-31 1989-12-19 Nippon Telegraph And Telephone Corporation Method of manufacturing thin compound oxide film and apparatus for manufacturing thin oxide film
US4870030A (en) * 1987-09-24 1989-09-26 Research Triangle Institute, Inc. Remote plasma enhanced CVD method for growing an epitaxial semiconductor layer
JPH05315251A (ja) 1991-04-26 1993-11-26 Tonen Corp シリコン薄膜の成膜方法
JP3154772B2 (ja) * 1991-06-20 2001-04-09 株式会社東芝 シリコン薄膜
US5324553A (en) * 1993-04-30 1994-06-28 Energy Conversion Devices, Inc. Method for the improved microwave deposition of thin films
JPH0737808A (ja) * 1993-07-21 1995-02-07 Toshiba Corp 多結晶半導体膜の製造方法
US5869402A (en) * 1994-06-13 1999-02-09 Matsushita Electric Industrial Co., Ltd. Plasma generating and processing method and apparatus thereof
US6165876A (en) * 1995-01-30 2000-12-26 Yamazaki; Shunpei Method of doping crystalline silicon film
JP3138169B2 (ja) * 1995-03-13 2001-02-26 シャープ株式会社 半導体装置の製造方法
JP3453214B2 (ja) 1995-03-15 2003-10-06 科学技術振興事業団 触媒cvd法による薄膜トランジスタの製造方法および薄膜トランジスタ
JP3977455B2 (ja) 1995-11-29 2007-09-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3503787B2 (ja) * 1996-01-22 2004-03-08 貢 英 薄膜の形成方法
JP3024543B2 (ja) * 1996-03-18 2000-03-21 日新電機株式会社 結晶性シリコン膜及びその製造方法
JPH09272569A (ja) 1996-04-08 1997-10-21 Tsutsunaka Plast Ind Co Ltd 害虫駆除剤用包装材
JPH10265212A (ja) 1997-03-26 1998-10-06 Nippon Telegr & Teleph Corp <Ntt> 微結晶および多結晶シリコン薄膜の製造方法
JPH1174204A (ja) 1997-06-30 1999-03-16 Matsushita Electric Ind Co Ltd 半導体薄膜の製造方法およびその装置
JP3407792B2 (ja) 1997-09-10 2003-05-19 株式会社トクヤマ 光電変換素子及びこの製造方法
JP3615919B2 (ja) 1997-11-11 2005-02-02 三菱重工業株式会社 プラズマcvd装置
JPH11145062A (ja) 1997-11-12 1999-05-28 Nissin Electric Co Ltd 結晶性シリコン前段膜及びその形成方法並びに結晶性シリコン膜及びその形成方法
US6295164B1 (en) * 1998-09-08 2001-09-25 Nikon Corporation Multi-layered mirror

Also Published As

Publication number Publication date
KR100797018B1 (ko) 2008-01-22
US20030162373A1 (en) 2003-08-28
KR20010039865A (ko) 2001-05-15
JP3911971B2 (ja) 2007-05-09
US6548380B1 (en) 2003-04-15
US6846728B2 (en) 2005-01-25
JP2001313262A (ja) 2001-11-09

Similar Documents

Publication Publication Date Title
TW466588B (en) Semiconductor thin film, semiconductor device employing the same, methods for manufacturing the same and device for manufacturing a semiconductor thin film
US9099585B2 (en) Method of stabilizing hydrogenated amorphous silicon and amorphous hydrogenated silicon alloys
KR100336252B1 (ko) 미정질반도체막제조방법
JPH04346419A (ja) 堆積膜の形成方法
TW316999B (zh)
JP2007281156A (ja) 裏面電極型半導体へテロ接合太陽電池ならびにその製造方法と製造装置
US20080090022A1 (en) High rate, continuous deposition of high quality amorphous, nanocrystalline, microcrystalline or polycrystalline materials
TW200533775A (en) Method and apparatus for heat treatment of film, manufacturing method of film semiconductor element, and electro-optics device
JPH05136062A (ja) 多結晶シリコン薄膜およびその低温形成法
JP2000208800A (ja) 太陽電池及びそれを用いた自己電力供給型表示素子、並びに太陽電池の製造方法
CN107634122A (zh) 一种氧化钛钝化膜的制备方法及利用该方法制备太阳电池
JP2003197536A (ja) プラズマcvd装置、非晶質シリコン系薄膜及びその製造方法
CN109037392A (zh) 一种石墨烯/硅结构太阳能电池的生产工艺
JP4497914B2 (ja) シリコン薄膜太陽電池の製造方法
Masuda et al. Guiding principles for device-grade hydrogenated amorphous silicon films and design of catalytic chemical vapor deposition apparatus
TW200933908A (en) A silicon-based thin film solar-cell
JPH08288228A (ja) 半導体薄膜の製造方法及びその製造方法を用いたプラズマcvd装置
JP4599734B2 (ja) 多結晶性半導体薄膜の形成方法、及び半導体装置の製造方法
JP2000331942A (ja) 半導体薄膜の製造方法と製造装置、及び半導体装置
JP2001291882A (ja) 薄膜の製造方法
JPH0313737B2 (zh)
JP2002246313A (ja) 結晶質シリコン系薄膜をプラズマcvdで形成する方法
JPS59124163A (ja) 半導体素子
JP2002246317A (ja) プラズマcvd法による薄膜形成方法
Cheng et al. Thin Film Transistors with Electron Mobility of 40 cm2V− 1s− 1 Made from Directly Deposited Intrinsic Microcrystalline Silicon

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees