TW457558B - Semiconductor device and manufacturing method thereof - Google Patents
Semiconductor device and manufacturing method thereof Download PDFInfo
- Publication number
- TW457558B TW457558B TW089100415A TW89100415A TW457558B TW 457558 B TW457558 B TW 457558B TW 089100415 A TW089100415 A TW 089100415A TW 89100415 A TW89100415 A TW 89100415A TW 457558 B TW457558 B TW 457558B
- Authority
- TW
- Taiwan
- Prior art keywords
- film
- layer
- wiring
- semiconductor device
- wiring layer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 41
- 238000004519 manufacturing process Methods 0.000 title claims description 15
- 239000000463 material Substances 0.000 claims abstract description 36
- ZQBFAOFFOQMSGJ-UHFFFAOYSA-N hexafluorobenzene Chemical compound FC1=C(F)C(F)=C(F)C(F)=C1F ZQBFAOFFOQMSGJ-UHFFFAOYSA-N 0.000 claims abstract description 25
- 238000000034 method Methods 0.000 claims description 28
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 19
- 239000010936 titanium Substances 0.000 claims description 19
- 239000011248 coating agent Substances 0.000 claims description 17
- 238000000576 coating method Methods 0.000 claims description 17
- 229910052719 titanium Inorganic materials 0.000 claims description 17
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 16
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 16
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical group [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 12
- 229910052799 carbon Inorganic materials 0.000 claims description 12
- 239000000377 silicon dioxide Substances 0.000 claims description 9
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 claims description 8
- 229910052731 fluorine Inorganic materials 0.000 claims description 8
- 239000011737 fluorine Substances 0.000 claims description 8
- 235000012239 silicon dioxide Nutrition 0.000 claims description 8
- 150000001875 compounds Chemical class 0.000 claims description 6
- 238000009413 insulation Methods 0.000 claims description 6
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims description 6
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 6
- 239000000758 substrate Substances 0.000 claims description 4
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 3
- 125000001997 phenyl group Chemical group [H]C1=C([H])C([H])=C(*)C([H])=C1[H] 0.000 claims description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical group N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims 1
- 150000004767 nitrides Chemical class 0.000 claims 1
- 230000001629 suppression Effects 0.000 claims 1
- 239000010410 layer Substances 0.000 abstract description 108
- 239000011229 interlayer Substances 0.000 abstract description 37
- 230000002401 inhibitory effect Effects 0.000 abstract description 2
- 230000003247 decreasing effect Effects 0.000 abstract 1
- 239000007789 gas Substances 0.000 description 110
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 38
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 27
- 229910052782 aluminium Inorganic materials 0.000 description 27
- 238000012545 processing Methods 0.000 description 25
- 230000015572 biosynthetic process Effects 0.000 description 23
- 229910052786 argon Inorganic materials 0.000 description 19
- WACNXHCZHTVBJM-UHFFFAOYSA-N 1,2,3,4,5-pentafluorobenzene Chemical compound FC1=CC(F)=C(F)C(F)=C1F WACNXHCZHTVBJM-UHFFFAOYSA-N 0.000 description 12
- 230000008569 process Effects 0.000 description 11
- 230000000052 comparative effect Effects 0.000 description 10
- UHOVQNZJYSORNB-UHFFFAOYSA-N Benzene Chemical compound C1=CC=CC=C1 UHOVQNZJYSORNB-UHFFFAOYSA-N 0.000 description 9
- 239000012790 adhesive layer Substances 0.000 description 8
- -1 titanium halide Chemical class 0.000 description 8
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 6
- 238000010438 heat treatment Methods 0.000 description 6
- 239000001301 oxygen Substances 0.000 description 6
- 229910052760 oxygen Inorganic materials 0.000 description 6
- 230000006378 damage Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 239000012528 membrane Substances 0.000 description 4
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000002904 solvent Substances 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- GETTZEONDQJALK-UHFFFAOYSA-N (trifluoromethyl)benzene Chemical compound FC(F)(F)C1=CC=CC=C1 GETTZEONDQJALK-UHFFFAOYSA-N 0.000 description 2
- XPDWGBQVDMORPB-UHFFFAOYSA-N Fluoroform Chemical compound FC(F)F XPDWGBQVDMORPB-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- YZCKVEUIGOORGS-NJFSPNSNSA-N Tritium Chemical compound [3H] YZCKVEUIGOORGS-NJFSPNSNSA-N 0.000 description 2
- CSDREXVUYHZDNP-UHFFFAOYSA-N alumanylidynesilicon Chemical compound [Al].[Si] CSDREXVUYHZDNP-UHFFFAOYSA-N 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 description 2
- 238000002156 mixing Methods 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000005245 sintering Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 2
- 229910052722 tritium Inorganic materials 0.000 description 2
- USPWUOFNOTUBAD-UHFFFAOYSA-N 1,2,3,4,5-pentafluoro-6-(trifluoromethyl)benzene Chemical compound FC1=C(F)C(F)=C(C(F)(F)F)C(F)=C1F USPWUOFNOTUBAD-UHFFFAOYSA-N 0.000 description 1
- QGHDLJAZIIFENW-UHFFFAOYSA-N 4-[1,1,1,3,3,3-hexafluoro-2-(4-hydroxy-3-prop-2-enylphenyl)propan-2-yl]-2-prop-2-enylphenol Chemical group C1=C(CC=C)C(O)=CC=C1C(C(F)(F)F)(C(F)(F)F)C1=CC=C(O)C(CC=C)=C1 QGHDLJAZIIFENW-UHFFFAOYSA-N 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 241001137251 Corvidae Species 0.000 description 1
- LQTIBEIZDLQNJH-UHFFFAOYSA-N F.F.F.C1=CC=CC=C1 Chemical compound F.F.F.C1=CC=CC=C1 LQTIBEIZDLQNJH-UHFFFAOYSA-N 0.000 description 1
- 229910052778 Plutonium Inorganic materials 0.000 description 1
- 229910020177 SiOF Inorganic materials 0.000 description 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 150000001335 aliphatic alkanes Chemical class 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 150000001491 aromatic compounds Chemical class 0.000 description 1
- OXPDQVJYTSIILT-UHFFFAOYSA-N benzene;fluoroform Chemical compound FC(F)F.C1=CC=CC=C1 OXPDQVJYTSIILT-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 210000000481 breast Anatomy 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000000460 chlorine Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000032798 delamination Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000003085 diluting agent Substances 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 125000003983 fluorenyl group Chemical group C1(=CC=CC=2C3=CC=CC=C3CC12)* 0.000 description 1
- 150000002222 fluorine compounds Chemical class 0.000 description 1
- 210000004907 gland Anatomy 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- WQLQSBNFVQMAKD-UHFFFAOYSA-N methane;silicon Chemical compound C.[Si] WQLQSBNFVQMAKD-UHFFFAOYSA-N 0.000 description 1
- 239000008267 milk Substances 0.000 description 1
- 210000004080 milk Anatomy 0.000 description 1
- 235000013336 milk Nutrition 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- VLKZOEOYAKHREP-UHFFFAOYSA-N n-Hexane Chemical class CCCCCC VLKZOEOYAKHREP-UHFFFAOYSA-N 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- OYEHPCDNVJXUIW-UHFFFAOYSA-N plutonium atom Chemical compound [Pu] OYEHPCDNVJXUIW-UHFFFAOYSA-N 0.000 description 1
- UTDLAEPMVCFGRJ-UHFFFAOYSA-N plutonium dihydrate Chemical compound O.O.[Pu] UTDLAEPMVCFGRJ-UHFFFAOYSA-N 0.000 description 1
- FLDALJIYKQCYHH-UHFFFAOYSA-N plutonium(IV) oxide Inorganic materials [O-2].[O-2].[Pu+4] FLDALJIYKQCYHH-UHFFFAOYSA-N 0.000 description 1
- 238000006116 polymerization reaction Methods 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 238000002310 reflectometry Methods 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 241000894007 species Species 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 239000008434 yi-zhi Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02118—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
- H01L21/0212—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC the material being fluoro carbon compounds, e.g.(CFx) n, (CHxFy) n or polytetrafluoroethylene
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/26—Deposition of carbon only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/02274—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/7682—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing the dielectric comprising air gaps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76834—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76835—Combinations of two or more different dielectric layers having a low dielectric constant
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/7685—Barrier, adhesion or liner layers the layer covering a conductive structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76853—Barrier, adhesion or liner layers characterized by particular after-treatment steps
- H01L21/76855—After-treatment introducing at least one additional element into the layer
- H01L21/76858—After-treatment introducing at least one additional element into the layer by diffusing alloying elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Plasma & Fusion (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Formation Of Insulating Films (AREA)
Description
)#1755 8 五、發明說明(1) 议術領域 本發明係關於經由在配線間設置空洞部,以使配線間之 電容減少的半導體裝置及其製造方法。 宜景_技術 為了謀求半導體裝置之高度集積化,而發展所謂圖案 (p a 11 e r η)細微化,電路多層化之技術’而使配線多層化 之技術是其内之一者。為了得到多層配線構造,在η層之 配線層和第(η +1 )層之配線層間是以導電層來連接,並且 在導電層以外之區域是形成所謂夾層絕緣膜之薄膜。 然而,隨著發展半導體裝置細微化,是有在電路傳送脈 衝(pul se)信號時之信號延遲問題,該信號延遲r是依照 配線間電阻值R和配線間電容c ’來得到r =RxC ^因此,為 了減少信號延遲r ’如果減少配線間電容c為較佳,因為 該電容C是依照夾層絕緣膜之相對介電常權,近年來,有 關裝置(device)之動作,為了圖謀更加高速化,是以相對 介電常杻來作為低夾層絕緣膜材質之檢討。 / :妗二☆真空狀態時’因為相對介電常權為1,而 泉間疋形成所謂氣隙(air㈣)之空洞部,並檢 所揭-夕社I 成技術。例如,特開平10-15.0103號 所揭路之技術,例如,如间 - 1 1 h而π 士山a , 门圖1 ( a)所不般’例如在基底膜 形成由鋁(Aluminum, A1)所構成之配線12、12之 後使用石夕甲院(S i h4 )乳體和氧氣,經由電毁c v d CVD),而在配線12、12上面形成由二氧化石夕 (S1 〇2)膜所構成之絕緣膜。 五、發明說明(2) _,是以上述方法,在成膜中途,如同圖11 ( b )所示拉 —氧化矽膜1 3,是埋置到配線丨2、丨2間之凹部丨4 又, 側壁部分,並且相互移除凹部丨4之肩部,來堆積成=二、 出部(over-hang)之狀態。如果在如此之狀態進行成味突 =^11⑷所示般’ jg為是在配線Μ、Μ上上; 卜來堆積二氧化㈣,在配線12、12之併上;4
ι=Γ干般其形Λ並非是沿著凹部14之形狀’如同 突出之升Γ狀^部14小’為形成在配線12、12上面 如此般,如IV 抓 m ^ 果亦月在配線1 2、1 2上面形成氣隙1 5之空洞 部,因為該部公 " < 工凋 該部分之機械;;t:切膜13的厚度是比其他部分薄, 設如果含有ί广度是變弱,而容易含有裂痕(CraCk)。假 屣’在其後之步驟進行CMP (研磨)處理時, 會在裂痕部公#、, 1 , 八之上面 々彳&入粉末來損害(damage)元件,而在裂痕部 .,%成配線時,亦會擔心在配線產生裂痕。 緣膜成膜條=士大小’是能經由在配線上面所形成之絕 歷力是高壓 來進行某種程度控制,例如,如果成膜時之 冰腺格Z ’在配線12、12間之凹部14底部,側壁部分不 使唉堆積政且 所示般,纟i::成膜之技術亦已是習知’如同圖12 工5。另一亂線1 2、1 2上面突出,於該情況亦會形成氣隙 因為已::Li如果要避免該者,如同結尾圖13所示般’ 線間電容之ί ”變小’在配線12間形成氣隙15來減少配 设術貫用化,在目前是有困難。 發明所揭霡者
第5頁
0415 修正 明是在如此情況下所發明者,其目的,是提供在配 線間設置空洞部來使配線間電容減少之半導體裝置,而上 述空洞部之形狀是近似配線間凹部之形狀,可抑制機械強 度之降低和使配線間電容減少之半導體裝置及其製造方 法。 本發明是提供一種半導體裝置,其具備有:配線層,是 由多條配線所構成,並在相鄰配線間是形成凹部;及絕緣 膜,是設置在該配線層上面,並由成膜材料所形成;其特 徵在於:.是能抑制上述絕緣膜之成膜材料埋置到配線層之 凹部,並且在凹部内形成空洞部。 本發明是提供一種半導體裝置製造方法,其具備有下列 之步驟:在基板上面,於相鄰配線間形成配線層之步驟, 而該而該配線層是由形成凹部之多條配線所構成;及在該 配線層上面,由成膜材料來形成絕緣膜之步驟;其特徵在 於:形成上述絕緣膜之步驟。是能抑制成膜材料埋置到相 鄰配線之凹部,並且在配線層上面形成絕緣膜,和在凹部 内形成空洞部。 附圖簡易說明 圖1是截面圖,其圖示本發明之半導體裝置例子的一部 分。 圖2(a)、(b)、(c)、(d)是流程圖,其圖示本發明之半 導體裝置製造方法的例子。 圖3是縱向截面圖,其圖示製造本發明之半導體裝置所 使用之電漿處理裝置例子。
O:\62\62254.ptc 第6頁 2001.07. 09.006 457558 , η τ _案號89100415_1 °年/月 日 修正I_ 五、發明說明(4) 圖4 (a )、( b )、( c )是為了說明本發明之實施流程圖。 圖5(a)、(b)、(c)、(d)是流程圖,其圖示在本發明之 半導體裝置使用塗敷膜時之塗敷膜成膜步驟例子。 圖6 ( a )、( b )是為了說明實施本發明之流程圖。 圖7(a)、(b)是流程圖,其圖示本發明之半導體裝置的 其他製造方法例子。 圖8是圖示為了確認本發明之效果的實驗結果特性圖。 圖9是圖示為了確認本發明之效果的實驗結果特性圖。 圊10是截面圖,其是用於圖9所示之特性圖說明的半導 體裝置之一部分。 圖11(a) 、(b)、(c) 、(d)是圖示習知半導體裝置製造方 法例子之流程圖。 圖1 2是圖示習知半導體裝置所形成之氣隙例子的截面 圖。 圖1 3是圖示習知半導體裝置所形成之氣隙例子的截面 圖^ 本發明之較佳實施例 首先是依照圖1來說明本發明之半導體裝置的一個實施 例。圖1是圖示半導體裝置之一部分的截面圖,2是矽 (s i 1 i c ο n, S i )基板,2 1是例如由二氧化碎膜所構成之絕 緣膜,在絕緣膜2 1是形成例如埋置鶴(t u n g s t e n, w)之接 觸塞柱(cortact plug) 22。在絕緣膜21上面是設置第1配 線層3 1,在該配線層3 1是形成例如鋁之配線3 2,同時在該 等配線3 2之間是形成所謂氣隙之空洞部3 3,而該氣隙是由 在配線3 2間所形成之凹部來構成。
O:\62\62254.ptc 第7頁 2001.07.09. 007 4§7558 五、發明說明(5) 在如此之第1配線層31上面。是由埋置特性不佳之“ 材料所形成,是設置例如由C F膜所構成之第1夾層维@膜 41’而在該爽層絕緣膜41上面,為了在第1配線層、 線32和後述之第2配線層34的配線35之間連接,是形 _ 如埋置鎢(w)之塞柱(p 1 u g) 4 2。 y 例 在第1夾層絕緣膜4丨之上面是設置第2配線層3 4,在令 線層3 4亦是形成與第2配線層相同,例如為紹(a 1 )之_ 35 ,同時在該等相鄰配線35之間是形成氣隙(空洞邻 又,在第2配線層34上面是設置與第}夾層絕緣膜41相。 由埋置特性不佳之成膜材料所形成’例如由⑺膜所 失層絕緣膜43,在該夹層絕緣膜43,是形成為了在 絕緣膜43上面所形成之第3配線層37的配線38之間曰 而埋置例如鶴(W )之塞柱。 要’ 在此是說明夾層絕緣膜。是以二氧化石夕 層絕緣膜者’二氧化矽膜之相對介電常、 ’’’、义夾 注意到比該者小之材質的發現。是以^ %大J疋4,並且 之„ 乂相對介電常數為35 之鼠乳化矽(SiOF)膜來作為其内之—者’ β处 同上述之添加氟之碳膜(CF膜),來作又疋把使用如 者。 水作為相對介電常數更小 CF膜是由含有碳和氟(c和(?)之材料 θ 定其内之碳和氟的混合率。例如是 ,疋犯任意設 混合來形成CF膜。 b 之碳、35%之氟 如形成第2配線層34和第 疋依知、圖2到圖4來說明如此半導鵂 早,而β I”六穿! + q , 遐凌置製造方法之例 于而疋以在第1夾層絕緣膜4 1上面拟Λ、…
457558 五、發明說明(6) 2夾層絕緣膜4 3之情況為例子。首先,是進行在第1夾層絕 緣膜41上面形成第1配線層3 1之處理。在此情況,例如如 同圖2 ( a)所示般’在第1失層絕緣膜41上面,例如以該順 序形成300 埃(Angstrom)厚之鈦層(Titanium,Ti)51 和 500 埃厚之氮化鈦層(Titanium nitride, TiN) 52之後,在氮 化鈦層5 2上面形成例如8 0 0 0埃厚之鋁層了。又在該圖,為 了方便處理鈦層5 1和氮化鈦層5 2,是以氮化鈦層/鈦層5 A 來表示。 其次’在鋁層3之上面,以該順序來形成例如3 0 0埃厚之 鈦層53和500埃厚之氮化鈦層54。又在該圖,為了方便處 理鈦層53和氮化鈦層54,是以氮化鈦層/鈦層5B來表示。 在此’於第1夾層絕緣膜4 1和鋁層3之間所形成之鈦層5 1, 是具有作為黏合層之功能者,而該黏合層是為了抑制由C F 膜所構成之夾層絕緣膜4 1和姑層3之間的剝離,氮化鈦層 52是具有作為障壁(barrier)膜之功能者,而該障壁膜是 為了防止從鋁層3到夾層絕緣膜4 1之鋁擴散、從絕緣膜4 1 到鋁層3之氟擴散。 又,在铭層3上面所形成之氮化鈦層54,是具有作為下 列功能者:在使阻抗(r e s i s t)曝光時,為了抑制鋁之反射 率為低反射率之反射防止膜、為了延長鋁配線壽命之障壁 膜’鈦層53是在與鋁層3之間形成合金,是為了提昇鋁層3 和氤化鈦層5 4之間的黏合性所形成者。 這些紹層3,鈦層51、53 ’ II化鈦層52 '54,是形成沒 有圖示之藏射(sputter)裝置,例如紹層3是以氬(Argon,
第9頁 457558 發明說明(Ό
Ar)氣來濺射由鋁-矽(Al-Si )所構成之對象(target)而形 成者。又’鈦層51、5 3和氮化鈦層5 2、5 4,是以例如欽為 對象之相同濺射裝置,在鈦層5 1、5 3之情況是以氩氣,; 在氮化鈦層之情況是以氬氣和氮氣(N2 ),來各別經由丨賤射 所形成者。 接著’如同圊2(b)〜(c)所示般’是在氮化鈦層54之上面 塗敷阻抗5 5 ’使預定之圖案(p a 11 e r η)形狀曝光,顯像之 後,以沒有圖示之蝕刻裝置,使用氯(C 1)系列氣體來進行 鋁層之蝕刻(e t c h i ng) ’而在鋁配線3 5和相鄰之銘配線3 5 之間形成具備有凹部3 0之第2配線層3 4。 其次,如同圖2(d)所示般’在第2配線層34之上面進行 形成第2夾層絕緣膜43之處理。本發明方法,是具有下列 之特徵:在具備配線之配線層上面使夾層絕緣膜成膜,而 該夾層絕緣膜是由埋置特性不佳之成膜材料所形成;在該 例子是以下列之情況為例子來說明:是使用六复苯 (hexafluorobenzene,CeFe)氣體作為埋置特性不佳之成膜 材料來形成C F膜。 該CF膜是在應用例如ECR(電子旋轉加速器共振)之電聚 處理裝置來使成膜氣體電漿化所形成者,在此,是由圖3 來簡單說明上述之電漿處理裝置。在該裝置,於由第1真 空室61和第2真空室62所構成之真空容器6的内部,從高頻 電源部63經由波導管64和透明窗65來供應例如2. 45 (GHz 高頻率(微波)。同時’經由在第1真空室61周圍和第2真空 室6 2下面所各別設置之主電磁線圈(co i 1 ) 6 6和輔助電磁線
457 55 8 五'發明說明(8) 圈67,從第1真空室61朝向第2真空室62,在ECR之P點 (point)附近是形成磁場強度為875高斯(Gauss)之磁場。 如此,經由磁場和微波之交互作用,在ECR之P點產生電子 旋轉加速益共振。 以該裝置形成CF膜時,首先是在第1真空室61經由電漿 氣體供應管73來導入例如氬氣之電漿氣體,其次,在第2 真空室62所設置,於上面為靜電夾具(chuck)所構成之載 置台71載置作為基板之半導體晶圓(wafer) W,來夾緊 (c h u c k i n g)晶圓W。因此,經由高頻電源部6 3來導入微 波,同時,經由主電磁線圈6 6和輔助電磁線圈6 7來形成磁 場之後,是經由排氣管6 8來使真空容器6 1内部排氣,並且 經由成膜氣體供應部74而在第2真空室62導入為成膜氣體 之六氟苯氣體(CsFe)。如此,經由上述電子旋轉加速器共 振使六氟苯氣體電漿化來形成CF膜。 此時之成膜條件,氬氣和六氟笨氣體之流量是各別為9 0 標準狀態公分(s c c m)、4 0 s c c m,微波功率為1. 0 k W (千瓦 ),其板溫度為3 6 0 °C(度),是不施加偏壓(bias)功率來進 行處理。又,在載置台7 1夾緊晶圓W之步驟,同時進行導 入微波,並且形成磁場之步驟是較佳,為了抑制在電漿之 晶圓W的溫度上昇,在施加電漿之前,於載置台7 1夾緊晶 圓W是較佳。 如此般,如果是使用六氟苯氣體來使CF膜成膜,因為六 氟笨氣體是具有笨(benzene)環之化合物(芳香族化合物) 氣體的分子是高分子,而且其結合性強’預測在成膜時是
第11頁 457558 五、發明說明(9) 以維持高分子結構之狀態來堆積。其目的,如同圖4 (a )所 示般,CF膜是在鋁配線3 5上面堆積’是以逐漸橫向擴張狀 態來成長。並在相鄰鋁配線35之上面與所堆積之CF膜連接 (參考圖4 (b )),最後阻塞鋁配線3 5間之凹部3 〇的區域,而 在該凹部30之内部是呈幾乎不會埋置CF膜之狀態。 此時,是不會啟動高頻電源部7 2 ’即不會施加偏壓功 率,在成膜時,會抑制電漿離子(P1 asma i 0n)撒回到晶圓 W側’甚著是能使CF膜之埋置特性惡化。如此’來抑制埋 置到凹部3 0,並且在氮化鈦層5 4之上面使例如8 0 0 0埃厚之 C F膜4 3成膜,藉此在鋁配線3 5、3 5之間形成氣隙(空洞部) 36(參考圖21 (d),圊4(c))。其後,對第2夾層絕緣膜4 3以
預定圖案來進行蝕刻,並在溝道埋置鎢(W)膜來形成塞才主 44。 A 本發明方法是著重在六氟 不佳之成膜材料的氣體所發 3 5間形成設置四部3 〇之配線 氣體來作為成膜氣體並在配 佳之CF膜的成膜來作為夾層 不會埋置到凹部3 0内,是能 相鄰鋁配線35、35之間是能 之形狀是能形成沿著凹部3 0 總之,是經由選擇CF膜之 側壁是幾乎不會堆積CF膜, 態阻塞凹部3 0上面來成膜, 苯氣體荨’為了產生埋置特性 明者’而在預定相鄰之鋁配線 層34,其次因為是使用六氟笨 線層34之上面進行埋置特性不 絕緣膜,如同上述般,是幾乎 ,CF膜成膜。其目的,在這些 令易形成氣隙3 6,而且氣隙3 β 形狀之形狀。 成膜條件,並在凹部30底部’ 而且疋能以沿著配線上面之狀 士此’在配線間所形成之氣隙
茲i7558 五、發明說明ζ 10) 3 6的形狀是 如此般, 相鄰鋁配線 接近成骐時 小是接近1, 細微化。又 著凹部3 0之 不必擔心該 成裂痕來損 又,在上 著凹部30之 成膜條件, 成。 能呈大致沿著凹部3 〇 < 經由本發明方法所製成^ 之間是會形成空洞,% 之處理(process)條件 配線間電容是低電容^ ,在配線間所形成之氣 形狀,而到配線上面因 部分之機械強度減弱, 害元件。 述之實施例,為了使氣 形狀,例如是不會施加 當然亦能施加比一般偏 ^半導體裝置,在這些 部分是呈真空狀態,即 因為相對介電常數大 是適合半導體裝置之 隙3 6的形狀是呈大致沿 為沒有伸出氣隙36,是 亦不必擔憂在該部分形 隙3 6之形狀是呈大致沿 偏壓功率來進行“膜之 壓功率低之功率來達 如同上述般,是使用產生埋置特性不佳之材料的氣體來 作為構成第1和第2夾層絕緣膜之CF膜的成膜氣體,在上述 之六氟苯(hexafluorobenzene)氣體以外,亦能使用:五氟 笨(pentafluorobenzene, C6F5H)氣體、苯三氟曱烷 (perfluorotoluene, C6H5CF3)氣體、聚四氟曱烷(C4F8) 氣體、氟化成烷(C5F8)氣體、氟化己烷(C6Fl())氣體等之碳 和氟之化合物氣體,特別是希望使用具有六氟苯氣體、五 氟笨氣體、苯三氟甲烷氣體等之苯環的碳和氟化合物之氣 體。 又’本發明’在形成氣隙之配線層上面所形成之絕緣膜 並非限定為C F膜者,如果是以不會埋置配線間凹部之埋置
第13頁 45755,
巧性不佳的成骐材料所形成之絕緣膜,亦是能使用任何種 1緣膜。亦是p能使用例如si LK膜(Daw化學公司之註冊商 b) HSQ膜(氣倍半石夕氧烷,Hydr〇gen siiseSgUi〇xane) 、MSQ膜(曱基倍半石夕象p β 卞’乳況 ’ M e t h y 1 S 1 1 s e s g u 1 〇 x a n e )、其 他之低流動性的低介電常數塗敷膜。 ,1此’如果是以S i LK膜為例子經由圖示來說明使用塗敷 膜時之成膜來作為上述實施例之第丨和第2夾層絕緣膜,首 先例如圖5 (a )所示般’以使晶圓界固定於水平方向可旋轉 之固定構件8 1的狀態,在該晶圓w之表面供應含有s丨LK膜 之成膜材料和該成膜材料之溶劑的塗敷材料8 2,其次,如 同圖8 ( b)所不般’使晶圓w在水平方向旋轉,以旋轉之離 心力來使上述塗敷材料8 2擴散到晶圓w全體表面。 接著,任處理容器8 3之内部將晶圓w輸送到具備有加熱 板(plat) 83a之烘烤(bake)裝置,並且將其載置在上述加 熱板8 3 a之上面,於例如1 4 0 °C之溫度進行預定時間之烘烤 處理’經由該處理來使溶劑蒸發並且去除之。其後,在處 理谷器8 4之内部將晶圓W輸送到具備加熱板8 4 a之加熱裝 置’並將其載置在上述加熱板8 4 a之上面,在例如4 0 0 °C之 溫度進行預定時間之固化(c u r e )處理,經由該處理來產生 聚合反應使塗敷材料8 2固化’如此,進行s i LK膜8之成 膜。此時’在熱處理爐進行固化處理是較佳。 如此,經由在晶圓W上面塗抹塗敷材料82來形成S iL,K膜 8,經由選擇下列之塗敷條件:具有高表面張力之溶劑,以 高速來使晶圓W旋轉等,例如在圖6 ( a)所示般,阻塞配線
第14頁 ^5755g 五、發明說明(12) 3 5、3 5間之凹部3 0的區域來使塗敷材料8 2擴散,並於在上 述凹部30幾乎不會埋置塗敷材料之狀態是能塗敷Si lk膜 8 (參考圖6 (b ))。依此,在使用塗敷膜來作為第2爽層絕緣 膜之情況,於配線3 5、3 5之間,是能容易形成沿著凹部3 〇 之形狀的氣隙3 6 » 在此,塗敷材料82之較佳黏度是1 5 cSt(厘斯托克斯, (entistokes (25°C)),晶圓W 之轉速為 3000 rpm。 又,如同圖7所示般,本發明,本配線層和該配線層上 面所形成之夾層絕緣膜之間形成黏合層是較佳。於圖7, 是圖示在第2配線層34之上面形成CF膜來作為第2夾層絕緣 膜43 ’首先,如同圖7(a)所示般,是在具備鋁配線35之第 2配線層3 4上面形成黏合層,而該黏合層是由例如3 〇 〇埃厚 之氮化矽膜、二氧化矽膜、或者碳化矽膜所構成者。又, 圖中5A、5B *是以與上述實施例相同所形成之氮化鈦層/ 鈦層5 A,5 B。 該黏合層9,是以例如圖3所示之電漿處理裝置來使成膜 氣體電漿化所形成者,如果圖示氮化矽膜情況之處理條件 例子’例如氬氣之電漿氣體流量為2 〇 〇 s c c m,成膜氣體例 如矽曱烷氣體和氮氣之流量是各別為6〇 sccm,1〇〇 sccm ’微波功率為2. 3 kW,偏壓功率為〇 又,如果圖示二 氧化發情況之處理條件例子’例如氬氣之電漿氣體流量為 2 0 0 sc cm,成膜氣體例如,矽甲烷氣體和氧氣流量是各別 為80 seem,110 seem ,微波功率為2.已kW,偏壓功率為 0. 5 k W。甚著,如果圖示碳化矽膜情況之處理條件例子’
第15頁 4 5 7 5 5 8 五、發明說明(13) 例如氬氣之電漿氣體、$ ^ 烧和乙稀氣ϋ(Μ4):Λ'200 sccm,成膜氣體例如石夕甲 波功率為2. 4 kff,偏题氣夏疋各別為10 Sccm、15 Sccni微 ^ , 1每堡功率為0 kW。 其次,如同圖7 ( tn ec 法,在形成黏合層9之=般’是以與上述實施例相同之方 第2配線層34上面,使用埋朁h 佳之成膜材料來形成A 置特性不
& ^ a & n 取為第2夾層絕緣膜43之CF膜。如里B 如此般來形成黏合層q 如果疋 的成膜,同時,亦:抑:,抑制在紹配線則,膜之間 得到如此之效果,如^從CF膜到紹之敦擴散。又,為了 邰表面部分形成黏合層9是較佳。 A1 )上 接著’本案發明人說明為了確認該發明效果所 驗。百先:為了確認氣隙之有無對配線間介電常實 影響’在以4 0 0 0埃之配線間隔形成高度為8 0 0 0埃、•之 60 0 0埃之紹配線的配線層上面,是形成8〇〇〇埃之^為 膜’來測量此時之配線間介電常數ε。此時之成膜:?緣 依照下列之實施例和比較例所示者。 、條件是 [實施例1 ] 是使用六氟笨氣體來作為成膜氣體,在上述之 裝置,各別導入90 sccm流量之例如氬氣的電漿氣k理 seem流量之六氟苯氣體,微波功率為1〇 kw,偏壓a 0 kW,使六氟笨氣體電漿化,而在配線間形 率為 _ 人才七I糸,力阶 線層上面形成8 0 0 0埃厚之CF犋。此時,亦在隹 之間’疋於上述之電漿處理裝置經由上述之處理犋 成由3 0 0埃厚之碳化矽膜所構成之黏合層。 、 ^
457558 五、發明說明(14) [實施例2 ] 是使用苯三氟曱烷氣體來作為成膜氣體,在上述之電漿 處理裝置,各別導入9 0 s c c m流量之例如氬氣的電漿氣 體,40 seem流量之苯三氟曱烷氣體,微波功率為1 . 0 kW ,偏壓功率為0 k W,使苯三氟甲烷氣體電漿化,並在配線 間形成氣隙,於配線層上面形成8 0 0 0埃厚之C F膜。此時, 亦在鋁配線和C F膜之間,經由上述處理來形成由3 0 0埃厚 之碳化矽膜所構成之黏合層。 [實施例3 ] 是使用五氟苯氣體來作為成膜氣體,在上述之電漿處理 裝置,各別導入9 0 s c c m流量之例如氛氣的電漿氣體、4 0 s c c m流量之五氟苯氣體,微波功率為1 . 0 k W,偏壓功率為 0 kW,使五氟苯氣體電漿化,於配線間形成氣隙,而在配 線層上面形成8 0 0 0埃厚之C F膜。此時,亦在鋁配線和C F膜 之間,經由上述處理來形成由3 0 0埃厚之碳化矽膜所構成 之黏合層。 [比較例1 ] 是使用矽甲烷氣體和氧氣來作為成膜氣體,在上述之電 漿處理裝置,各別導入2 0 0 seem流量之例如氬氣的電漿氣 體,8 0 s c c m流量和1 1 0 s c c m流量之石夕曱院氣體和氧氣, 微波功率為2. 3 kW,偏壓功率為2. 0 kW *使成膜氣體電漿 化,而來埋置不會形成氣隙之配線間凹部,並且在配線層 上面形成8000埃厚之二氧化矽膜。 [比較例2 ]
O:\62\62254.PTD 第17頁 457558 五、發明說明(15) 是使用六氟笨氣體來作為成膜氣體,在上述之電漿處理 裝置’是各別導入1 50 seem流量之例如氬氣的電漿氣體, 40 seem流量和2〇 sccm流量之例如六氟笨氣體和四氟化碳 氣體之成膜氣體,微波功率為1.0 kW,偏壓功率為2.5 kW ,使成膜氣體電漿化,來埋置不會形成氣隙之配線間凹 部,並且在配線層上面形成8 0 0 0埃厚之CF膜。 [比較例3 ] 是使用苯三氟甲烷氣體來作為成犋氣體,在上述之電漿 處理裝置’各別導入1 5 0 s c c m流s:之例如氣氣的電毀氣 體、4 0 s c c m流量和2 0 s c c m流量之例如笨三i甲烧氣體和 四氟化碳氣體的成膜氣體’微波功率為1 _ 0 kW,偏麼功率 為2. 5 kW,使成膜氣體電漿化’而來埋置不會形成氣隙之 配線間凹部,並且在配線層上面形成8 0 0 0埃厚之cf膜。 [比較例4 ] 是使用五氟苯氣體來作為成膜氣體,在上述之電聚處理 裝置,各別導入1 5 0 s c c m流量之例如氬氣的電毁氣體、 4 0 s c c m流量和2 0 s c c m流量之例如五氟苯氣體和四i化碳 氣體之成膜氣體,微波功率為kW,偏壓功率為2. 5 kW,使成膜氣體電漿化,而來埋置不會形成氣隙之配線間 凹部,並且在配線層上面形成8000埃厚之cf膜。 圖8是圖示該結果’線間介電申’數’在配線間埋置二氧 化矽膜時之配線間介電常數是為ε S i 〇2 ( ε二氧化妙),各 別情況之配線間介電常數為e時之相對線間介電常數特性 是為e / ε S i 〇2。從該結果’如同實施例卜3和比較例
457558 五、發明說明(16) 2〜4 ’在使用CF膜來作為夾層絕緣膜之情況,如同比較例 1 ’與使用二氧化;5夕膜來作為夹層絕緣膜之情況相比較, 上述爽層介電常數特性ε / e s i 〇2是變低,進一步地,如 同貫施例1〜3 ’在配線間形成氣隙之情況,與以夾層絕緣 p充填配線間之情況相比較,是認為上述線間介電常數特 生ε / ε S i 02變得相當低。 此時’實施例卜3和比較例2〜4 ’在使用相同成膜氣體之 θ f亦能變更成膜條件,來使堆積到配線間凹部之CF膜堆 積里變化,是確認能控制氣隙之形成,不形成氣隙。 ,又,在使用SiLK膜、HSQ膜、MSQ膜來作為夾層絕緣膜之 =况亦能同樣地進行實驗,於形成氣隙之情況,上述線間 "=常數特性ε / ε S i 〇2都是為0. 3左右,在以夾層絕緣膜 〇充填配線間之情況’上述線間介電常數ε / ε S i 〇2都是為、 ’ 75左右,經由形成氣隙,是認為上述線間介電常數 e / ε S i 02是變低。 ,生 7接著’為了確認對夾層絕緣膜之種類、成膜條件變 乳隙形狀的影響,在以4 〇 〇 〇埃之配線間隔來形 =化之
8〇〇n ^ 乂巧度 A 来 天°見度為6 0 0 0埃之鋁配線的配線層上面,變 约 *員、成膜條件來形成6 0 0 0埃之夾層絕緣膜,此p &更種 配,間所形成之氣隙的形成。此時之成臈條件了 ’觀察在 之貫施例和比較例所示者。 疋依照下列 [貧施例4 ] 是使用六氟笨氣體來作為成膜氣體,在上 罢 、直’各別導入9〇 seem流量之例如氬氣的雷將兒來處理 i戒氣體, 457558 五、發明說明(17) 0 kW 配線層 上面形 40 seem流量之六氟笨氣體,微波功率為2 率為1 _ 0 kW ’使六氟笨氣體電漿化,並在如’偏壓功 成 60 0 0埃厚之CF膜。 [實施例5 ] 是使用六氟苯氣體來作為成膜氣體,在、+, 裝置’各別導入90 seem流量之例如氬氣的雷將,遂處理 J电漿氣體、 40 seem流量之六氟苯氣體,微波功率為2 n , w .u K W ,低蔽 率為1 0 kW ’使六氟苯氣體電漿化,並在配線 ^功 6 0 0 0埃厚之CF膜。 、.上面形成 [貫施例6 ]
是使用苯三氟甲烷氣體來作為成膜氣體,Λ L 抵 在上述之φ S客 處理裝置,各別導入9 0 s c c m流量之例如氩氣的電焚$ 體、4 0 seem流量之苯三氟甲烷氣體’微波功率為2 f, ’偏壓功率為0 kW,使笨三氟甲烷氣體電聚化,kW 層上面形成6 0 0 0埃厚之CF膜。 亚 配線 [實施例7 ] 是使用五氟苯氣體來作為成膜氣體,在上述之電毁處理 裝置’各別導入90 seem流量之例如氬氣的電激氣妒、"" 4 0 seem流量之五氟苯氣體,微波功率為2. 〇 kw壓功 率為0 kW,使五氟笨氣體電漿化,並在配線層上面形 6000埃厚之CF厚。 y [比較例5 ] 是使用矽甲烷氣體和氧氣來作為成膜氣體,在上述之帝 毁處理裝置’各別導入1 00 sccm流量之例如氬氣的電歌1
457556 五、發明說明(18) 體’ 80 seem流量和12〇 seem流量之矽甲烷氣體和氧氣, 微波功率為2. 0 kW,偏壓功率為0 kW,使成膜氣體電漿 化’並在配線層上面形成6〇〇〇埃厚之CF膜。 有關如此般所各別得到之半導體裝置,是經由SEM(掃瞄 電子顯微鏡 ’Scanning Electron Microscope)來觀察在 配線間所形成之氣隙形狀,確認如同圖9所示之形狀。 又,在圖9,亦合併計算Ha/H6,Wa/W6之結果來說明各別 之氣隙。 在此’如同圖1 〇所示,Ha為從配線9 1上面到氣隙(空洞 部)92之最頂端的距離,Hb為配線91之高度,又,Wa為配 線9 1之外侧面和氣隙92之側面之間的最小距離,wb為配線 9 1間的距離’ H a / H b是表示其越小時,氣隙9 2從配線9 1上 面伸出之程度亦會越小,Wa/Wb是表示其越小時,到配線 91側面之夾層絕緣膜體積亦減少,總之,Ha/Hb *Wa/Wb是 表示其越小時’氣隙92之形狀是意味近似在配線間91所形 成之凹部形狀。 經由圖9所示之結果,在使用c F膜來作為夾層絕緣膜之 情況,與使用二氧化矽膜之情況相比較,是認定Ha/Hb和 Wa/Wb之值會變小,經由使用CF膜,是能抑制配線”間凹 部之底部、侧壁之夾層、絕緣膜的堆積,同日夺,亦能抑制 出到配線91上面之氣隙92,是確認能形成沿著該凹部 之氣隙形狀。 < 甚著,經由實施例4和實施例5之結果,在使用相同成膜 氣體之情況亦能使處理條件變更,來變更所形成之氣隙形
第21頁 457558 五、發明說明(19) 狀,在成膜時不必,加偏壓功率,而埋置到配線9丨間凹部 之埋置量是變少,是確認能形成沿著凹部之形狀的氣隙9 2 之形狀。 又,以SiLK膜、HSQ膜、MSQ膜來進行相同實驗,上述 Ha/Hb和Wa/Wb之值是各別為5、2·2左右,而與使用二氧化 石夕膜來作為夾層絕緣膜之情況相比較是變小,經由使用這 些塗敷膜,是確認能形成沿著配線間凹部之形狀的氣隙形 狀。 以上’本發明之半導體裝置,配線層之配線,模組 (block) ’以銅來形成者是較佳。又,鈦層和氮化鈦層, 疋適合设置在第1夾層絕緣膜和配線層之間 '配線層和第2 夾層絕緣膜之間者,而在不必要之情況是不必設置這些者 為較佳。 又,由CF膜所設置之絕緣膜是並非限定在以ECR所產生 之電漿’例如稱為丨CP(電感型耦合電漿,inductive Coupled Plasma)等,經由從圓頂(d〇me)形容器所卷曲之 線圈將處理氣體送到電場和磁場之方法等來使用產生電漿 之裝置亦是能形成。 甚著’在稱為螺旋型(he 1 i X)波導電漿等之例子,經由 1 3 5 6 M H z rij頻率和磁性線圈所施加之磁場的交互作用來 產生螺紅型電漿之裝置,經由稱為磁控電漿(m a g n e t ο η plasma)專之2個平行陰極(cath〇de)是大致平行來施加磁 場所產生之電襞的裝置,在稱為平行板之相互相向電極間 施加高頻率功率而使用產生電漿之裝置亦是能形成。
第22頁 457558 五、發明說明¢20) 以上,如果使用本發明,在配線間設置空洞部來使配線 間電容減少之半導體裝置,上述空洞部之形狀是能呈沿著 配線間凹部之形狀,能抑制半導體裝置之機械強度的降 低,並且能減少配線間電容。又,在配線間,是能以容易 方法製造形成沿著配線間凹部之形狀的空洞部之半導體裝 置。
第23頁
Claims (1)
- 457558 案號 89100415 ^年/月 曰 修正I 六、申請專利範圍 1. 一種半導體裝置,其具備有:配線層,是由多條配線 所構成,並在相鄰配線間形成凹部;及絕緣膜,是設置在 該配線層上面,由成膜材料所形成;其特徵在於:上述絕 緣膜之成膜材料是能抑制埋置到配線層凹部,並且在凹部 内形成空洞部。 2. 如申請專利範圍第1項之半導體裝置,其中絕緣膜之 成膜材料,是添加氟之碳(carbon)。 3. 如申請專利範圍第1項之半導體裝置,其中絕緣膜之 成膜材料,是塗敷膜。 4. 如申請專利範圍第1項之半導體裝置,其中在從配線 上面到空洞部最頂端之距離為H a,而配線之高度為H b時, 是0 SHa/HbxlOO 。 _ 5. 如申請專利範圍之第1項至第4項中任何一項之半導體 裝置,其中在配線之外側面和空洞部之間的最小距離為 Wa,而凹部之寬度為Wb時,是0SWa/Wbxl〇0S5。 6. 如申請專利範圍第1項之半導體裝置,其中在配線層 和絕緣層之間,是夾雜氮化献層/鈦層(TiN層/ Ti層)。 7. 如申請專利範圍第6項之半導體裝置,其中在氮化鈦 層/鈦層和配線層之間,是進一步夾雜黏合層,而該黏合 層是由氮化矽膜,二氧化矽膜或者碳化矽膜所構成。 8. —種半導體裝置製造方法,其具備有下列之步驟:在 基板上面形成配線層之步驟,而該配線層是由在相鄰配線 間形成凹部之多條配線所構成:及在該配線層上面,以成 膜材料來形成絕緣膜之步驟;其特徵在於:形成上述絕緣O:\62\62254.ptc 第1頁 2001.07.09. 025 4 5 Y 5 5 S _案號89100415_年月日 修正_ 六'申請專利範圍 膜之步驟,是經由抑制埋置到相鄰配線之凹部的成膜材 料,並且在配線層上面形成絕緣膜,而在凹部内形成空洞 部。 9. 一種半導體裝置製造方法,其特徵為:在配線層上面 形成絕緣膜時,是以碳和氟之化合物來作為成膜材料,並 且使用埋置特性不佳之添加氟的碳膜。 10, 如申請專利範圍第9項之半導體裝置製造方法,其中 在配線層上面形成絕緣膜時,是以具有苯環之化合物作為 成膜材料來形成,是碳和氟之化合物,並且使用埋置特性 不佳之添加氟的碳膜。 1 1.如申請專利範圍第1 0項之半導體裝置製造方法,其 中添加氟之竣膜是由六氟苯(he_xafluorobeneze)所形成。 12.如申請專利範圍第8項之半導體裝置製造方法,其中 在配線層上面形成絕緣層時,是使用塗敷膜來作為成膜材 料。 1 3.如申請專利範圍第1 2項之半導體裝置製造方法,其 中在配線層上面形成絕緣層時,是使用S i LK膜來作為塗敷 膜。O:\62\62254.ptc 第2頁 2001.07. 09. 026
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11005468A JP2000208622A (ja) | 1999-01-12 | 1999-01-12 | 半導体装置及びその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW457558B true TW457558B (en) | 2001-10-01 |
Family
ID=11612083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089100415A TW457558B (en) | 1999-01-12 | 2000-01-12 | Semiconductor device and manufacturing method thereof |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP1152463A1 (zh) |
JP (1) | JP2000208622A (zh) |
KR (1) | KR100433727B1 (zh) |
TW (1) | TW457558B (zh) |
WO (1) | WO2000042652A1 (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000150516A (ja) * | 1998-09-02 | 2000-05-30 | Tokyo Electron Ltd | 半導体装置の製造方法 |
JP2002064137A (ja) * | 2000-08-15 | 2002-02-28 | Tokyo Electron Ltd | 半導体装置およびその製造方法 |
JP4752108B2 (ja) | 2000-12-08 | 2011-08-17 | ソニー株式会社 | 半導体装置およびその製造方法 |
US6756620B2 (en) | 2001-06-29 | 2004-06-29 | Intel Corporation | Low-voltage and interface damage-free polymer memory device |
DE10228344B4 (de) | 2002-06-25 | 2007-02-08 | Infineon Technologies Ag | Verfahren zur Herstellung von Mikrostrukturen sowie Anordnung von Mikrostrukturen |
JP4209253B2 (ja) | 2003-05-22 | 2009-01-14 | 忠弘 大見 | フッ素添加カーボン膜の形成方法 |
JP5194393B2 (ja) * | 2006-06-23 | 2013-05-08 | 東京エレクトロン株式会社 | 半導体装置の製造方法 |
JP4827639B2 (ja) * | 2006-07-12 | 2011-11-30 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
JP5342811B2 (ja) | 2008-06-09 | 2013-11-13 | 東京エレクトロン株式会社 | 半導体装置の製造方法 |
JP5882583B2 (ja) * | 2010-02-04 | 2016-03-09 | 東京応化工業株式会社 | エアギャップ形成用シリカ系被膜形成材料及びエアギャップ形成方法 |
JP2013026347A (ja) * | 2011-07-19 | 2013-02-04 | Toshiba Corp | 半導体装置およびその製造方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08148556A (ja) * | 1994-11-16 | 1996-06-07 | Sony Corp | 半導体装置およびその製造方法 |
JPH0955431A (ja) * | 1995-08-15 | 1997-02-25 | Nippon Steel Corp | 半導体装置の製造方法 |
JP2763023B2 (ja) * | 1995-12-18 | 1998-06-11 | 日本電気株式会社 | 半導体装置の製造方法 |
JPH09172079A (ja) * | 1995-12-20 | 1997-06-30 | Nec Corp | 半導体装置およびその製造方法 |
US5942328A (en) * | 1996-02-29 | 1999-08-24 | International Business Machines Corporation | Low dielectric constant amorphous fluorinated carbon and method of preparation |
JP2773729B2 (ja) * | 1996-02-29 | 1998-07-09 | 日本電気株式会社 | 半導体装置の製造方法 |
JP3962443B2 (ja) * | 1997-03-05 | 2007-08-22 | 富士通株式会社 | 半導体装置とその製造方法 |
JP3052892B2 (ja) * | 1997-05-29 | 2000-06-19 | 日本電気株式会社 | 半導体集積回路装置の製造方法 |
JP2957543B1 (ja) * | 1998-04-13 | 1999-10-04 | 九州日本電気株式会社 | 半導体装置およびその製造方法 |
JPH11312733A (ja) * | 1998-04-28 | 1999-11-09 | Nkk Corp | 集積回路装置の製造方法 |
-
1999
- 1999-01-12 JP JP11005468A patent/JP2000208622A/ja active Pending
-
2000
- 2000-01-11 KR KR10-2001-7007266A patent/KR100433727B1/ko not_active IP Right Cessation
- 2000-01-11 WO PCT/JP2000/000079 patent/WO2000042652A1/ja not_active Application Discontinuation
- 2000-01-11 EP EP00900172A patent/EP1152463A1/en not_active Withdrawn
- 2000-01-12 TW TW089100415A patent/TW457558B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP1152463A1 (en) | 2001-11-07 |
KR100433727B1 (ko) | 2004-06-04 |
KR20010080750A (ko) | 2001-08-22 |
WO2000042652A1 (fr) | 2000-07-20 |
JP2000208622A (ja) | 2000-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4235066B2 (ja) | 薄膜形成方法 | |
US6159842A (en) | Method for fabricating a hybrid low-dielectric-constant intermetal dielectric (IMD) layer with improved reliability for multilevel interconnections | |
US7799693B2 (en) | Method for manufacturing a semiconductor device | |
US5679606A (en) | method of forming inter-metal-dielectric structure | |
KR100414297B1 (ko) | 반도체 장치 | |
KR100262917B1 (ko) | 반도체 장치의 다층 배선 및 그 형성 방법 | |
US20090104774A1 (en) | Method of manufacturing a semiconductor device | |
JPH11154673A (ja) | 半導体装置の製造方法 | |
US6147407A (en) | Article comprising fluorinated amorphous carbon and process for fabricating article | |
TW457558B (en) | Semiconductor device and manufacturing method thereof | |
US7923819B2 (en) | Interlayer insulating film, wiring structure and electronic device and methods of manufacturing the same | |
JP2000150516A (ja) | 半導体装置の製造方法 | |
JPH08107149A (ja) | 半導体デバイスおよび半導体ウエハ上の金属導線を絶縁する方法 | |
JP2004200203A (ja) | 半導体装置及びその製造方法 | |
JP4753467B2 (ja) | 半導体デバイス内の固定電荷を低減する方法 | |
CN1608319A (zh) | 用于双重镶嵌式金属线的最佳衬层 | |
KR100877095B1 (ko) | 반도체소자의 연결배선 형성방법 | |
JP2005183778A (ja) | 半導体装置の製造方法 | |
KR100571643B1 (ko) | 반도체 소자의 제조방법 | |
US8691709B2 (en) | Method of forming metal carbide barrier layers for fluorocarbon films | |
JP2004207358A (ja) | 半導体装置の製造方法 | |
GB2356289A (en) | Process for deposition of low-k dielectric gap filling layer onto high aspect ratio features in integrated circuits | |
JP2003289099A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2000277611A (ja) | 半導体装置の製造方法 | |
JP2000311942A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |