TW202220140A - 形成微電子裝置之方法及相關之微電子裝置及電子系統 - Google Patents

形成微電子裝置之方法及相關之微電子裝置及電子系統 Download PDF

Info

Publication number
TW202220140A
TW202220140A TW110119650A TW110119650A TW202220140A TW 202220140 A TW202220140 A TW 202220140A TW 110119650 A TW110119650 A TW 110119650A TW 110119650 A TW110119650 A TW 110119650A TW 202220140 A TW202220140 A TW 202220140A
Authority
TW
Taiwan
Prior art keywords
structures
conductive
microelectronic device
additional
source
Prior art date
Application number
TW110119650A
Other languages
English (en)
Other versions
TWI789773B (zh
Inventor
庫諾 R 派瑞克
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202220140A publication Critical patent/TW202220140A/zh
Application granted granted Critical
Publication of TWI789773B publication Critical patent/TWI789773B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/18Bit line organisation; Bit line lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/05686Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • H01L2224/091Disposition
    • H01L2224/0918Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/09181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8036Bonding interfaces of the semiconductor or solid state body
    • H01L2224/80379Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/9202Forming additional connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06524Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1443Non-volatile random-access memory [NVRAM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/41Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Formation Of Insulating Films (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本發明提供一種形成一微電子裝置之方法,其包含:形成一微電子裝置結構,該微電子裝置結構包含一底座結構、上覆於該底座結構之一摻雜半導體材料、上覆於該摻雜半導體材料之一堆疊結構、豎直地延伸穿過該堆疊結構及該摻雜半導體材料且延伸至該底座結構中之單元柱結構以及豎直地上覆於該堆疊結構之數位線結構。形成包含控制邏輯裝置之一額外微電子裝置結構。該微電子裝置結構附接至該額外微電子裝置結構以形成一微電子裝置結構總成。移除該底座結構及豎直地延伸至該底座結構中之該等單元柱結構之部分以曝露該摻雜半導體材料。接著對該摻雜半導體材料進行圖案化以形成在該堆疊結構上方且耦接至該等單元柱結構之至少一個源極結構。亦描述了微電子裝置及電子系統。

Description

形成微電子裝置之方法及相關之微電子裝置及電子系統
在各種實施例中,本公開大體而言係關於微電子裝置設計及製造之領域。更特定言之,本公開係關於形成微電子裝置之方法,且係關於相關之微電子裝置及電子系統。
微電子裝置設計者常常需要藉由減小個別特徵之尺寸且藉由減小相鄰特徵之間的分隔距離來增大微電子裝置內特徵之整合度或密度。另外,微電子裝置設計者常常需要設計不僅緊湊而且具有性能優勢以及簡化、更容易且更便宜地製造設計的架構。
微電子裝置之一個實例係記憶體裝置。記憶體裝置通常提供為電腦或其他電子裝置中之內部積體電路。存在許多類型之記憶體裝置,包括但不限於非揮發性記憶體裝置(例如,反及閘快閃記憶體裝置)。增大非揮發性記憶體裝置中之記憶體密度的一種方式係利用豎直記憶體陣列(亦被稱作「三維(3D)記憶體陣列」)架構。習知豎直記憶體陣列包括豎直記憶體串,該等豎直記憶體串延伸穿過包括導電結構與介電材料之層級的一或多層(例如,堆疊結構)中的開口。每一豎直記憶體串可包括至少一個選擇裝置,該選擇裝置串聯耦接至豎直堆疊之記憶體單元的串聯組合。相較於具有習知平坦(例如,二維)電晶體配置之結構,此類組態藉由在晶粒上向上(例如,豎直地)建構陣列來准許較大數目個開關裝置(例如,電晶體)定位於一單位的晶粒面積(亦即,所佔用活性表面之長度及寬度)中。
下伏於記憶體裝置(例如,非揮發性記憶體裝置)之記憶體陣列的基本控制邏輯結構內之控制邏輯裝置已用以控制對記憶體裝置之記憶體單元進行的操作(例如,存取操作、讀取操作、寫入操作)。控制邏輯裝置之總成可提供為藉助於佈線及互連結構而與記憶體陣列之記憶體單元電連通。然而,用於在基本控制邏輯結構上方形成記憶體陣列之處理條件(例如,溫度、壓力、材料)可限制基本控制邏輯結構內的控制邏輯裝置之組態及性能。另外,在基本控制邏輯結構內採用之不同控制邏輯裝置的數量、尺寸及配置亦可能會不當地阻礙記憶體裝置之大小(例如,水平佔據面積)的減小,及/或記憶體裝置之性能的改進(例如,較快記憶體單元接通/斷開速度、下臨限值開斷電壓要求、較快資料傳送速率、較低功率消耗)。
在一些實施例中,形成微電子裝置之方法包含形成微電子裝置結構。該微電子裝置結構包含底座結構、上覆於底座結構之摻雜半導體材料、上覆於摻雜半導體材料之堆疊結構且包含導電結構及絕緣結構之豎直交替序列、豎直地延伸穿過堆疊結構及摻雜半導體材料且延伸至底座結構中之單元柱結構以及豎直地上覆於堆疊結構之數位線結構。形成包含控制邏輯裝置之額外微電子裝置結構。該微電子裝置結構附接至額外微電子裝置結構以形成微電子裝置結構總成。數位線結構在微電子裝置結構總成內豎直地插入於堆疊結構與控制邏輯裝置之間。移除底座結構及豎直地延伸至底座結構中之單元柱結構之部分以曝露摻雜半導體材料。在移除底座結構及單元柱結構之部分之後對摻雜半導體材料進行圖案化,以形成在堆疊結構上方且耦接至單元柱結構的至少一個源極結構。
在額外實施例中,微電子裝置包含記憶體陣列區、控制邏輯區、第一互連區以及第二互連區。該記憶體陣列區包含:包含導電結構及絕緣結構之豎直交替序列之堆疊結構;豎直地上覆於堆疊結構且包含摻雜半導體材料之源極結構;豎直地完全延伸穿過堆疊結構且至少部分地穿過源極結構之單元柱結構以及豎直地下伏於堆疊結構且與單元柱結構電連通之數位線結構。該控制邏輯區豎直地下伏於記憶體陣列區且包含控制邏輯裝置。該第一互連區豎直地插入於記憶體陣列區與控制邏輯區之間,且包含將記憶體陣列區之數位線結構耦接至控制邏輯區之控制邏輯裝置的額外導電結構。該第二互連區豎直地上覆於記憶體陣列區且包含與源極結構電連通之其他導電結構。
在又一額外實施例中,一種電子系統包含輸入裝置、輸出裝置、可操作地耦接至輸入裝置及輸出裝置之處理器裝置以及可操作地耦接至處理器裝置之記憶體裝置。該記憶體裝置包含堆疊結構、源極結構、數位線結構、單元柱結構、導電佈線結構、控制邏輯裝置以及額外導電佈線結構。該堆疊結構包含層級,該等層級各自包含導電結構及與導電結構豎直相鄰之絕緣結構。該源極結構上覆於堆疊結構。該等數位線結構下伏於堆疊結構。該等單元柱結構耦接至數位線結構且豎直地完全延伸穿過堆疊結構且延伸至源極結構中。該導電佈線結構豎直地下伏於數位線結構且耦接至數位線結構。該等控制邏輯裝置耦接至導電佈線結構且至少部分豎直地下伏於導電佈線結構。該等額外導電佈線結構耦接至源極結構且豎直地上覆於源極結構。
相關申請案之交互參考
本申請案主張申請於2020年6月18日之第16/905,698號美國專利申請案之申請日的益處,所述美國專利申請案與針對「微電子裝置及相關方法、記憶體裝置及電子系統(MICROELECTRONIC DEVICES, AND RELATED METHODS, MEMORY DEVICES, AND ELECTRONIC SYSTEMS)」、將Kunal R. Parekh列為發明人、申請於2020年6月18日之第16/905,385號美國專利申請案有關。本申請案亦涉及針對「形成微電子裝置之方法及相關之微電子裝置、記憶體裝置、電子系統及額外方法(METHODS OF FORMING MICROELECTRONIC DEVICES, AND RELATED MICROELECTRONIC DEVICES, MEMORY DEVICES, ELECTRONIC SYSTEMS, AND ADDITIONAL METHODS)」、將Kunal R. Parekh列為發明人、申請於2020年6月18日之第16/905,452號美國專利申請案。本申請案亦涉及針對「形成微電子裝置之方法及相關之微電子裝置及電子系統(METHODS OF FORMING MICROELECTRONIC DEVICES, AND RELATED MICROELECTRONIC DEVICES AND ELECTRONIC SYSTEMS)」、將Kunal R. Parekh列為發明人、申請於2020年6月18日之第16/905,747號美國專利申請案。本申請案亦涉及針對「形成微電子裝置之方法及相關之微電子裝置及電子系統(METHODS OF FORMING MICROELECTRONIC DEVICES, AND RELATED MICROELECTRONIC DEVICES AND ELECTRONIC SYSTEMS)」、將Kunal R. Parekh列為發明人、申請於2020年6月18日之第16/905,763號美國專利申請案。本申請案亦涉及針對「形成微電子裝置之方法及相關之用於微電子裝置之底座結構(METHODS OF FORMING MICROELECTRONIC DEVICES, AND RELATED BASE STRUCTURES FOR MICROELECTRONIC DEVICES)」、將Kunal R. Parekh列為發明人、申請於2020年6月18日之第16/905,734號美國專利申請案。前述文獻中之每一者的揭示內容皆在此以全文引用的方式併入本文中。
以下描述提供諸如材料組成、形狀及大小之特定細節,以便提供對本公開之實施例的充分描述。然而,一般熟習此項技術者將理解可在不採用此等特定細節之情況下實踐本公開之實施例。實際上,本公開之實施例可結合行業中所採用之習知微電子裝置製造技術實踐。另外,下文所提供之描述並未形成用於製造微電子裝置(例如,記憶體裝置,諸如3D NAND快閃記憶體裝置)之完整製程流程。下文所描述之結構並未形成完整微電子裝置。下文僅詳細地描述理解本公開之實施例所必需的彼等製程動作及結構。可藉由習知製造技術執行額外動作以根據結構形成完整微電子裝置。
本文中所展現之圖式僅為達成說明之目的,且並不意欲為任何特定材料、組件、結構、裝置或系統的實際視圖。預期圖示的形狀因例如製造技術及/或公差所致的變化。因此,本文中所描述之實施例不應解釋為限於如所說明之特定形狀或區,而是包括由於例如製造而造成的形狀偏差。舉例而言,說明或描述為盒狀的區可具有粗糙及/或非線性特徵,且說明或描述為圓形的區可包括一些粗糙及/或線性特徵。此外,所說明之銳角可圓化,且反之亦然。因此,圖式中所說明之區本質上為示意性的,且其形狀並不意欲說明區之精確形狀,且並不限制本申請專利範圍之範圍。圖式未必按比例繪製。另外,圖式間共同之元件可保持相同數字標識。
如本文所用,「記憶體裝置」意謂且包括展現記憶體功能但並非限於記憶體功能之微電子裝置。換言之且僅作為非限制性實例,術語「記憶體裝置」不僅包括習知記憶體(例如,習知揮發性記憶體,諸如習知動態隨機存取記憶體(DRAM);習知非揮發性記憶體,諸如習知NAND記憶體),而且包括特殊應用積體電路(ASIC) (例如,系統單晶片(SoC))、組合邏輯與記憶體之微電子裝置,及結合記憶體之圖形處理單元(GPU)。
如本文所用,術語「經組態」係指至少一個結構及至少一個設備中之一或多者以預定方式促進該結構及該設備中之一或多者之操作的大小、形狀、材料組成、定向及配置。
如本文所用,術語「豎直」、「縱向」、「水平」及「側向」參考結構之主平面,且未必由地球之重力場界定。「水平」或「側向」方向係大體上平行於結構之主平面的方向,而「豎直」或「縱向」方向係大體上垂直於結構之主平面的方向。結構之主平面係由與結構之其他表面相比具有相對較大面積的結構之表面界定。參看圖式,「水平」或「側向」方向可垂直於所指示之「Z」軸,且可平行於所指示之「X」軸及/或平行於所指示之「Y」軸;且「豎直」或「縱向」方向可平行於所指示之「Z」軸,可垂直於所指示之「X」軸,且可垂直於所指示之「Y」軸。
如本文所用,描述為彼此「相鄰」之特徵(例如,區、結構、裝置)意謂且包括經定位彼此最接近(例如,最靠近)之所揭示標識(或多個標識)的特徵。未匹配「相鄰」特徵之所揭示標識(或多個標識)的額外特徵(例如,額外區、額外結構、額外裝置)可安置於「相鄰」特徵之間。換言之,「相鄰」特徵可直接定位為彼此鄰近,使得「相鄰」特徵之間未介入其他特徵;或「相鄰」特徵可間接定位為彼此鄰近,使得具有除與至少一個「相鄰」特徵相關聯之彼標識之外的標識的至少一個特徵定位於「相鄰」特徵之間。因此,描述為彼此「豎直相鄰」之特徵意謂且包括經定位彼此豎直最接近(例如,豎直最靠近)的所揭示標識(或多個標識)之特徵。此外,描述為彼此「水平相鄰」之特徵意謂且包括經定位彼此水平最接近(例如,水平最靠近)的所揭示標識(或多個標識)之特徵。
如本文所用,諸如「在...下方」、「在...以下」、「下部」、「底部」、「在...上方」、「上部」、「頂部」、「前方」、「後方」、「左側」、「右側」等空間相對術語為易於描述可用於描述一個元件或特徵與如圖式中所說明之另一(些)元件或特徵的關係。除非另外規定,否則除圖式中所描繪之定向外,空間相對術語意欲涵蓋材料之不同定向。舉例而言,若在圖式中之材料經反轉,則描述為「在其他元件或特徵以下」或「在其他元件或特徵下方」或「其他元件或特徵下」或「在其他元件或特徵底部」之元件接著將定向為「在其他元件或特徵以上」或「在其他元件或特徵頂部」。因此,術語「在...以下」可涵蓋以上及以下之定向兩者,此取決於使用術語之上下文,其對於一般熟習此項技術者而言將為顯而易見的。材料可以其他方式定向(例如,旋轉90度、反轉、翻轉)且本文所用之空間相對描述詞相應地進行解譯。
如本文所用,除非上下文另外清楚地指示,否則單數形式「一(a/an)」及「該」意欲亦包括複數形式。
如本文所用,術語「及/或」包括相關聯所列項目中之一或多者中的任何及所有組合。
如本文所用,片語「耦接至」係指結構以可操作方式彼此連接,諸如經由直接歐姆連接或經由間接連接(例如,藉助於另一結構)電連接。
如本文所用,關於給定參數、特性或條件之術語「大體上」意謂且包括一般熟習此項技術者將在一定程度上理解給定參數、特性或條件符合一定程度之差異,諸如在可接受公差內。藉助於實例,取決於大體上滿足之特定參數、特性或條件,參數、特性或條件可滿足至少90.0%、滿足至少95.0%、滿足至少99.0%、滿足至少99.9%,或滿足甚至100.0%。
如本文所用,關於特定參數之數值的「約」或「大致」包括該數值,且一般熟習此項技術者應瞭解的自數值之變化程度處於特定參數之可接受公差內。舉例而言,關於數值的「約」或「大致」可包括處於自該數值之90.0%至110.0%之範圍內的額外數值,諸如處於自該數值之95.0%至105.0%之範圍內、處於自該數值之97.5%至102.5%之範圍內、處於自該數值之99.0%至101.0%之範圍內、處於自該數值之99.5%至100.5%之範圍內,或處於自該數值之99.9%至100.1%之範圍內。
如本文所用,「導電材料」意謂且包括傳導電力的材料,諸如金屬(例如,鎢(W)、鈦(Ti)、鉬(Mo)、鈮(Nb)、釩(V)、鉿(Hf)、鉭(Ta)、鉻(Cr)、鋯(Zr)、鐵(Fe)、釕(Ru)、鋨(Os)、鈷(Co)、銠(Rh)、銥(Ir)、鎳(Ni)、鈀(Pa)、鉑(Pt)、銅(Cu)、銀(Ag)、金(Au)、鋁(Al)、合金(例如,Co基合金、Fe基合金、Ni基合金、Fe及Ni基合金、Co及Ni基合金、Fe及Co基合金、Co及Ni及Fe基合金、Al基合金、Cu基合金、鎂(Mg)基合金、Ti基合金、鋼、低碳鋼、不鏽鋼)、含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物),及導電摻雜半導體材料(例如,導電摻雜多晶矽、導電摻雜鍺(Ge)、導電摻雜矽鍺(SiGe))中之一或多者。另外,「導電結構」意謂且包括由導電材料形成且包括導電材料之結構。
如本文所用,「絕緣材料」意謂且包括電絕緣材料,諸如以下各者中之一或多者:至少一種介電氧化物材料(例如,氧化矽(SiO x)、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、氧化鋁(AlO x)、氧化鉿(HfO x)、氧化鈮(NbO x)、氧化鈦(TiO x)、氧化鋯(ZrO x)、氧化鉭(TaO x)及氧化鎂(MgO x)中之一或多者)、至少一種介電氮化物材料(例如,氮化矽(SiN y))、至少一種介電氮氧化物材料(例如,氮氧化矽(SiO xN y))、至少一種介電碳氧化物材料(例如,碳氧化矽(SiO xC y))、至少一種氫化介電碳氧化物材料(例如,氫化碳氧化矽(SiC xO yH z))及至少一種介電碳氮化物材料(例如,碳氮化矽(SiO xC zN y))。本文中包括「x」、「y」及「z」中之一或多者的化學式(例如,SiO x、AlO x、HfO x、NbO x、TiO x、SiN y、SiO xN y、SiO xC y、SiC xO yH z、SiO xC zN y)表示含有一個元素之「x」個原子、另一元素之「y」個原子及針對另一元素之每一個原子的額外元素(若存在)之「z」個原子的平均比率的材料(例如,Si、Al、Hf、Nb、Ti)。由於化學式表示相對原子比而並非精確的化學結構,因此絕緣材料可包含一或多個化學計量化合物及/或一或多個非化學計量化合物,且「x」、「y」及「z」(若存在)之值可為整數或可為非整數。如本文所用,術語「非化學計量化合物」意謂且包括具有不可表示為定義明確的自然數之比且違反定比定律之元素組成的化合物。另外,「絕緣結構」意謂且包括由絕緣材料形成且包括絕緣材料之結構。
除非上下文另外指示,否則本文中所描述之材料可藉由任何合適的技術形成,包括但不限於旋轉塗佈、毯覆式塗佈、化學氣相沈積(「CVD」)、原子層沈積(「ALD」)、電漿增強ALD、物理氣相沈積(「PVD」) (例如,濺鍍)或磊晶生長。取決於待形成之特定材料,可由一般熟習此項技術者選擇用於沈積或生長材料之技術。另外,除非上下文另外指示,否則本文中所描述之材料移除可藉由任何合適的技術實現,包括但不限於蝕刻(例如,乾式蝕刻、濕式蝕刻、氣相蝕刻)、離子銑削、研磨平坦化或其他已知方法。
圖1A至圖1F係說明形成微電子裝置(例如,記憶體裝置,諸如3D NAND快閃記憶體裝置)之微電子裝置結構(例如,記憶體裝置結構)的方法之實施例的簡化部分橫截面圖。藉由如下文所提供之描述,一般熟習此項技術者將顯而易見,本文中所描述之方法可用於各種應用中。換言之,每當需要形成微電子裝置時,便可使用本公開之方法。
參看圖1A,微電子裝置結構100可經形成以包括底座結構102及在底座結構102中、上或上方之摻雜半導體材料104。如圖1A中所示,在一些實施例中,摻雜半導體材料104形成於底座結構102之上表面上。在額外實施例中,至少一種材料(例如,至少一種絕緣材料)形成於底座結構102與摻雜半導體材料104之間。作為非限制性實例,介電氧化物材料(例如,SiO x,諸如二氧化矽(SiO 2))可形成於底座結構102與摻雜半導體材料104之間(例如,豎直地形成於其間)。在其他實施例中,摻雜半導體材料104亦形成於底座結構102之一或多個額外表面上或上方。作為非限制性實例,摻雜半導體材料104之第一部分可形成於底座結構102之上表面上或上方,且摻雜半導體材料104之第二部分可形成於底座結構102之下表面下方(例如,形成於其下方且與其實體接觸)。
微電子裝置結構100之底座結構102包含上面形成有微電子裝置結構100之額外特徵(例如,材料、結構、裝置)之基底材料或構造。底座結構102可例如由以下各者中之一或多者形成且包括以下各者中之一或多者:半導體材料(例如,矽材料中之一或多者,諸如單晶矽或多晶矽(polycrystalline silicon) (在本文中亦被稱作「多晶矽(polysilicon)」);矽鍺;鍺;砷化鎵;氮化鎵;磷化鎵;磷化銦;氮化銦鎵;及氮化鋁鎵);支撐結構上之基底半導體材料;玻璃材料(例如,硼矽酸鹽玻璃(BSP)、磷矽酸鹽玻璃(PSG)、氟矽酸鹽玻璃(FSG)、硼磷矽酸鹽玻璃(BPSG)、鋁矽酸鹽玻璃、鹼土硼鋁矽酸鹽玻璃、石英、二氧化鈦矽酸鹽玻璃及鈉鈣玻璃中之一或多者),及陶瓷材料(例如,聚氮化鋁(p-AlN)、聚氮化鋁上矽(SOPAN)、氮化鋁(AlN)、氧化鋁(例如,藍寶石;α-Al 2O 3)及碳化矽中之一或多者)。底座結構102可經組態以促進安全處置微電子裝置結構100以供後續附接至至少一個額外微電子裝置結構,如下文進一步詳細描述。
摻雜半導體材料104可由至少一種半導體材料形成且包括至少一種半導體材料,該至少一種半導體材料摻雜有至少一種導電摻雜劑(例如,至少一種n型摻雜劑,諸如磷(P)、砷(Ar)、銻(Sb)及鉍(Bi)中之一或多者;至少一種p型摻雜劑,諸如硼(B)、鋁(Al)及鎵(Ga)中之一或多者)。在一些實施例中,摻雜半導體材料104由以下各者中之一或多者形成且包括以下各者中之一或多者:矽材料,諸如單晶矽或多晶矽;矽鍺材料;鍺材料;砷化鎵材料;氮化鎵材料;以及磷化銦材料。作為非限制性實例,摻雜半導體材料104可由摻雜有至少一種導電摻雜劑(例如,至少一種n型摻雜劑、至少一種p型摻雜劑)之磊晶矽(例如,經由磊晶生長形成之單晶矽)形成且包括該磊晶矽。作為另一非限制性實例,摻雜半導體材料104可由摻雜有至少一種導電摻雜劑(例如,至少一種n型摻雜劑、至少一種p型摻雜劑)之多晶矽形成且包括該多晶矽。
接下來參看圖1B,初步堆疊結構106可形成於摻雜半導體材料104上或上方。如圖1B中所示,初步堆疊結構106包括以層級112佈置之絕緣結構108及犧牲結構110之豎直交替(例如,在Z方向上)序列。初步堆疊結構106之層級112中之每一者可包括與絕緣結構108中之至少一者豎直相鄰的犧牲結構110中之至少一者。初步堆疊結構106可經形成以包括任何所要數目個層級112,諸如,大於或等於十六(16)個層級112、大於或等於三十二(32)個層級112、大於或等於六十四(64)個層級112、大於或等於一百二十八(128)個層級112、或大於或等於二百五十六(256)個層級112。
初步堆疊結構106之層級112之絕緣結構108可由至少一種絕緣材料形成且包括至少一種絕緣材料,諸如至少一種介電氧化物材料(例如,SiO x、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、AlO x、HfO x、NbO x、TiO x、ZrO x、TaO x及MgO x中之一或多者)、至少一種介電氮化物材料(例如,SiN y)、至少一種介電氮氧化物材料(例如,SiO xN y)及至少一種介電碳氮化物材料(例如,SiO xC zN y)中之一或多者。絕緣結構108中之每一者可個別地為大體上均質的、可為或大體上異質的。如本文所用,術語「均質」意謂遍及結構之不同部分(例如,不同水平部分、不同豎直部分)的材料之量不發生變化。相反,如本文所用,術語「異質」意謂遍及結構之不同部分的材料之量有所變化。在一些實施例中,絕緣結構108中之每一者為大體上均質的。在其他實施例中,絕緣結構108中之至少一者為大體上異質的。絕緣結構108中之一或多者可例如由至少兩種不同絕緣材料(例如,至少兩種不同介電材料)之堆疊(例如,層壓物)形成且包括該堆疊。在一些實施例中,絕緣結構108中之每一者由諸如SiO x(例如,SiO 2)之介電氧化物材料形成且包括該介電氧化物材料。絕緣結構108可各自為大體上平坦的,且可各自個別地展現所要厚度(例如,在Z方向上之豎直高度)。另外,絕緣結構108中之每一者可與彼此大體上相同(例如,具有大體上相同的材料組成、材料分佈、大小及形狀),或絕緣結構108中之至少一者可與絕緣結構108中之至少一個其他者不同(例如,具有不同材料組成、不同材料分佈、不同大小及不同形狀中之一或多者)。在一些實施例中,絕緣結構108中之每一者與絕緣結構108彼此大體上相同。
初步堆疊結構106之層級112的犧牲結構110可由至少一種材料(例如,至少一種絕緣材料)形成且包括該至少一種材料,該至少一種材料可相對於絕緣結構108之絕緣材料選擇性地移除。犧牲結構110之材料組成不同於絕緣結構108之材料組成。犧牲結構110可在共同(例如,基體、相互)曝露於第一蝕刻劑期間相對於絕緣結構108選擇性地蝕刻,且絕緣結構108可在共同曝露於不同的第二蝕刻劑期間相對於犧牲結構110選擇性地蝕刻。如本文所用,若材料展現至少大於另一材料之蝕刻速率約五倍(5×)的蝕刻速率,諸如約大十倍(10×)、約大二十倍(20×)或約大四十倍(40×),則材料相對於另一材料「可選擇性地蝕刻」。作為非限制性實例,犧牲結構110可由額外絕緣材料形成且包括額外絕緣材料,諸如至少一種介電氧化物材料(例如,SiO x、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、AlO x、HfO x、NbO x、TiO x、ZrO x、TaO x及MgO x中之一或多者)、至少一種介電氮化物材料(例如,SiN y)、至少一種介電氮氧化物材料(例如,SiO xN y)及至少一種介電碳氮化物材料(例如,SiO xC zN y)中之一或多者。在一些實施例中,犧牲結構110中之每一者由介電氮化物材料形成且包括介電氮化物材料,諸如SiN y(例如,Si 3N 4)。犧牲結構110中之每一者可個別地為大體上均質的或大體上異質的。在一些實施例中,初步堆疊結構106之犧牲結構110中之每一者為大體上均質的。在額外實施例中,初步堆疊結構106之犧牲結構110中之至少一者為大體上異質的。犧牲結構110可各自為大體上平坦的,且可各自個別地展現所要厚度(例如,在Z方向上之豎直高度)。另外,犧牲結構110中之每一者可與彼此大體上相同(例如,展現大體上相同的材料組成、材料分佈、大小及形狀),或犧牲結構110中之至少一者可與犧牲結構110中之至少一個其他者不同(例如,展現不同材料組成、不同材料分佈、不同大小及不同形狀中之一或多者)。在一些實施例中,犧牲結構110中之每一者與犧牲結構110彼此大體上相同。
接下來參看圖1C,開口114 (例如,孔隙、通孔)可經形成以豎直地延伸(例如,在Z方向上)穿過初步堆疊結構106及摻雜半導體材料104中之每一者且至底座結構102中。如圖1C中所示,開口114可各自個別地自初步堆疊結構106之最上表面豎直地延伸至底座結構102之最上表面與底座結構102之最下表面之間的豎直位置。開口114可用於形成用以形成豎直延伸的記憶體單元串之單元柱結構,如下文進一步詳細描述。
開口114可各自個別地經形成以展現幾何組態(例如,尺寸、形狀)及間距。可至少部分地基於微電子裝置結構100之其他特徵的組態及位置來選擇開口114之幾何組態及間距。舉例而言,開口114之大小、形狀及間距可經設定以促進額外特徵(例如,額外結構、額外材料)之所要幾何組態及間距以隨後形成於其中。在一些實施例中,每一開口114形成為具有大體上圓形的水平橫截面形狀。在額外實施例中,開口114中之一或多者(例如,每一者)形成為具有不同(例如,非圓形)水平橫截面形狀,諸如四邊形水平橫截面形狀(例如,正方形水平橫截面形狀)、卵形水平橫截面形狀、橢圓形水平橫截面形狀、三角形水平橫截面形狀或另一水平橫截面形狀中之一或多者。開口114中之每一者可經形成以展現與開口114中之每一其他者大體上相同的幾何組態(例如,相同尺寸及相同形狀)及水平間距(例如,在X方向上、在Y方向上),或開口114中之至少一些可經形成以展現不同於開口114中之至少一些其他者的幾何組態(例如,一或多個不同尺寸、不同形狀)及/或不同水平間距。
接下來參看圖1D,單元柱結構116可形成於開口114 (圖1C)內。單元柱結構116可至少部分地(例如,大體上)填充開口114 (圖1C)。單元柱結構116可豎直地延伸(例如,在Z方向上)穿過初步堆疊結構106及摻雜半導體材料104中之每一者並延伸至底座結構102中。如圖1D中所示,單元柱結構116可各自個別地自初步堆疊結構106之最上表面豎直地延伸至底座結構102之最上表面與底座結構102之最下表面之間的豎直位置。單元柱結構116之最上表面可與初步堆疊結構106之最上表面大體上共面,且單元柱結構116之下表面可豎直地下伏於底座結構102之最上表面。
單元柱結構116可各自個別地由材料堆疊形成且包括材料堆疊,該材料堆疊促進使用單元柱結構116以在後續處理動作後形成豎直延伸的記憶體單元串,如下文進一步詳細描述。作為非限制性實例,單元柱結構116中之每一者可經形成以包括第一介電氧化物材料118 (例如SiO x,諸如SiO 2;AlO x,諸如Al 2O 3)、介電氮化物材料120 (例如SiN y,諸如Si 3N 4)、第二氧化物介電材料122 (例如SiO x,諸如SiO 2)、半導體材料124 (例如Si,諸如多晶Si)及介電填充材料125 (例如,介電氧化物、介電氮化物、空氣)。第一介電氧化物材料118可在開口114 (圖1C)之邊界(例如,水平邊界、下部豎直邊界)處形成於微電子裝置結構100之表面(例如,初步堆疊結構106、摻雜半導體材料104及底座結構102之表面)上或上方。介電氮化物材料120可形成於開口114 (圖1C)內的第一介電氧化物材料118之表面上或上方。第二氧化物介電材料122可形成於開口114 (圖1C)內的介電氮化物材料120之表面上或上方。半導體材料124可形成於開口114 (圖1C)內的第二氧化物介電材料122之表面上或上方。介電填充材料125可佔據(例如,填充)開口114 (圖1C)之中心部分,該中心部分不由單元柱結構116之其他特徵(例如,第一介電氧化物材料118、介電氮化物材料120、第二氧化物介電材料122、半導體材料124)佔據。
接下來參看圖1E,微電子裝置結構100可經受所謂的「替換閘」或「後閘」處理動作以至少部分地用導電結構130替換初步堆疊結構106 (圖1D)之犧牲結構110 (圖1D)並形成堆疊結構126。如圖1E中所示,堆疊結構126包括以層級132佈置之額外絕緣結構128及導電結構130之豎直交替(例如,在Z方向上)序列。在「替換閘」處理動作之後,額外絕緣結構128可對應於初步堆疊結構106 (圖1D)之絕緣結構108 (圖1D)之剩餘物(例如,剩餘部分、未移除部分)。堆疊結構126之層級132中之每一者包括與額外絕緣結構128中之至少一者豎直相鄰的導電結構130中之至少一者。另外,如圖1E中所示,深接觸結構134可經形成以豎直地延伸穿過堆疊結構126且延伸至摻雜半導體材料104或至該摻雜半導體材料中。深接觸結構134可藉助於形成為水平介入於深接觸結構134與堆疊結構126之間的絕緣內襯結構136而與堆疊結構126之層級132的導電結構130電隔離。
堆疊結構126之層級132的導電結構130可由導電材料形成且包括導電材料。藉助於非限制性實例,導電結構130可各自個別地由金屬材料形成且包括金屬材料,該金屬材料包含以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,導電結構130由W形成且包括W。導電結構130中之每一者可個別地為大體上均質的,或導電結構130中之一或多者可個別地為大體上異質的。在一些實施例中,導電結構130中之每一者形成為大體上均質的。在額外實施例中,導電結構130中之每一者形成為異質的。每一導電結構130可例如由至少兩種不同導電材料之堆疊形成且包括該堆疊。
仍參看1E圖,一或多種內襯材料(例如,絕緣內襯材料、導電內襯材料)可圍繞導電結構130形成。一或多種內襯材料可例如由以下一或多者形成且包括以下一或多者:金屬(例如,鈦、鉭)、合金、金屬氮化物(例如,氮化鎢、氮化鈦、氮化鉭)及金屬氧化物(例如,氧化鋁)。在一些實施例中,內襯材料包含用作晶種材料以用於形成導電結構130之至少一種導電材料。在一些此類實施例中,內襯材料包含氮化鈦。在額外實施例中,內襯材料進一步包括氧化鋁。作為非限制性實例,氧化鋁可直接鄰近於額外絕緣結構128而形成,氮化鈦可直接鄰近於氧化鋁而形成,且鎢可直接鄰近於氮化鈦而形成。出於明晰且易於理解描述之目的,在圖1E中未說明一或多種內襯材料,但應理解,一或多種內襯材料可圍繞導電結構130安置。
為藉由「替換閘」處理動作形成堆疊結構126,槽(例如,狹縫、溝槽)可經形成以豎直地延伸穿過初步堆疊結構106 (圖1D)以形成離散區塊。此後,初步堆疊結構106 (圖1D)之犧牲結構110 (圖1D)的部分可經由槽選擇性地移除(例如,選擇性地蝕刻及發掘),且用導電材料替換以形成導電結構130。一些導電結構130可充當用於隨後使用微電子裝置結構100形成之微電子裝置(例如記憶體裝置,諸如3D NAND快閃記憶體裝置)的存取線結構(例如,字線結構),且其他導電結構130可充當用於隨後形成之微電子裝置的選擇閘極結構。在形成導電結構130之後,可用至少一種介電材料填充槽。
繼續參考圖1E,單元柱結構116與堆疊結構126之層級132的導電結構130的交叉區可界定在堆疊結構126內彼此串聯耦接之垂直延伸記憶體單元138串。在一些實施例中,形成於堆疊結構126之層級132內的導電結構130與單元柱結構116之交叉區處的記憶體單元138包含所謂的「MONOS」(金屬-氧化物-氮化物-氧化物-半導體)記憶體單元。在額外實施例中,記憶體單元138包含所謂的「TANOS」(氮化鉭-氧化鋁-氮化物-氧化物-半導體)記憶體單元,或所謂的「BETANOS」(經帶/障壁工程設計之TANOS)記憶體單元,其中每一者為MONOS記憶體單元之子集。在其他實施例中,記憶體單元138包含所謂的「浮閘」記憶體單元,所述浮閘記憶體單元包括作為電荷儲存結構之浮閘(例如,金屬浮閘)。浮閘可水平介入於單元柱結構116之中心結構與堆疊結構126之不同層級132的導電結構130之間。
深接觸結構134可經組態及定位以將隨後形成於堆疊結構126上方之一或多個特徵與下伏於堆疊結構126之一或多個其他特徵(例如,摻雜半導體材料104、待隨後形成及耦接至摻雜半導體材料104之額外特徵)電連接。深接觸結構134可由導電材料形成且包括導電材料。在一些實施例中,深接觸結構134由W形成且包括W。在額外實施例中,深接觸結構134由導電摻雜多晶矽形成且包括導電摻雜多晶矽。
絕緣內襯結構136在深接觸結構134之側表面上方不斷延伸且大體上覆蓋該等側表面。絕緣內襯結構136可形成於至少一種絕緣材料上方且包括至少一種絕緣材料,諸如至少一種介電氧化物材料(例如,SiO x、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、AlO x、HfO x、NbO x、TiO x、ZrO x、TaO x及MgO x中之一或多者)、至少一種介電氮化物材料(例如,SiN y)、至少一種介電氮氧化物材料(例如,SiO xN y)及至少一種介電碳氮化物材料(例如,SiO xC zN y)中之一或多者。在一些實施例中,絕緣內襯結構136中之每一者由至少一種介電氧化物材料(例如SiO x,諸如SiO 2)形成且包括至少一種介電氧化物材料(例如SiO x,諸如SiO 2)。
接下來參看圖1F,數位線結構139 (例如,資料線結構、位元線結構)、絕緣線結構140、數位線接觸結構142、接合襯墊144以及隔離材料146可形成於堆疊結構126上或上方。數位線結構139可豎直地形成於豎直延伸的記憶體單元138及深接觸結構134串上方且與其電連通。絕緣線結構140可形成於數位線結構139上或上方。數位線接觸結構142可垂直地延伸穿過絕緣線結構140,且可接觸數位線結構139。對於每一數位線接觸結構142,其第一部分142A可豎直地上覆於絕緣線結構140中之一者,且其第二部分142B可豎直地延伸穿過絕緣線結構140且接觸(例如,實體地接觸、電接觸)數位線結構139中之一者。接合襯墊144可形成於數位線接觸結構142上或上方。隔離材料146可覆蓋及包圍堆疊結構126、數位線結構139、絕緣線結構140、數位線接觸結構142及接合襯墊144之部分。
數位線結構139可展現平行於第一水平方向(例如,Y方向)延伸之水平細長形狀。如本文所用,術語「平行」意謂大體上平行。數位線結構139可各自展現大體上相同之尺寸(例如,X方向上之寬度、Y方向上之長度、Z方向上之高度)、形狀及間距(例如,在X方向上)。在額外實施例中,數位線結構139中之一或多者可展現相較於一或多個其他數位線結構139的至少一個不同尺寸(例如,不同長度、不同寬度、不同高度)及不同形狀中之一或多者,及/或至少兩個水平相鄰數位線結構139之間的間距(例如,在X方向上)可不同於至少兩個其他水平鄰近數位線結構139之間的間距。
數位線結構139可由導電材料形成且包括導電材料。藉助於非限制性實例,數位線結構139可各自個別地由金屬材料形成且包括金屬材料,該金屬材料包含以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,數位線結構139各自個別地由W形成且包括W。數位線結構139中之每一者可個別地為大體上均質的,或數位線結構139中之一或多者可個別地為大體上異質的。若數位線結構139為異質的,則數位線結構139中包括之一或多個元素之量可遍及數位線結構139之不同部分逐步改變(例如,突然改變)或可連續地改變(例如,逐漸地改變,諸如線性地、拋物線性地)。在一些實施例中,數位線結構139中之每一者為大體上均質的。在額外實施例中,數位線結構139中之每一者為異質的。每一數位線結構139可例如由至少兩種不同導電材料之堆疊形成且包括該堆疊。
絕緣線結構140可充當用於數位線結構139之絕緣帽結構(例如,介電帽結構)。絕緣線結構140可具有平行於第一水平方向(例如,Y方向)延伸之水平細長形狀。絕緣線結構140之水平尺寸、水平路徑及水平間距可與數位線結構139之水平尺寸、水平路徑及水平間距大體上相同。
絕緣線結構140可由絕緣材料形成且包括絕緣材料。藉助於非限制性實例,絕緣線結構140可各自個別地由諸如SiN y(例如,Si 3N 4)之介電氮化物材料形成且包括該介電氮化物材料。絕緣線結構140可各自為大體上均質的,或絕緣線結構140中之一或多者可為異質的。若絕緣線結構140為異質的,則絕緣線結構140中包括之一或多個元素之量可遍及絕緣線結構140之不同部分逐步改變(例如,突然改變)或可連續地改變(例如,逐漸地改變,諸如線性地、拋物線性地)。在一些實施例中,絕緣線結構140中之每一者為大體上均質的。在額外實施例中,絕緣線結構140中之每一者為異質的。每一絕緣線結構140可例如由至少兩種不同介電材料之堆疊形成且包括該堆疊。
仍參看圖1F。個別數位線接觸結構142可在X方向上與個別絕緣線結構140 (且因此與個別數位線結構139)至少部分地(例如,大體上)水平對準。舉例而言,在X方向上的數位線接觸結構142之水平中心線可與在X方向上的絕緣線結構140之水平中心線大體上對準。另外,數位線接觸結構142可形成於沿著絕緣線結構140 (且因此沿著數位線結構139)之Y方向上的所要位置處。在一些實施例中,數位線接觸結構142中之至少一些彼此設置於Y方向上之不同位置處。舉例而言,相較於沿著第二絕緣線結構140在Y方向上之長度的第二數位線接觸結構142之位置,第一數位線接觸結構142可沿著第一絕緣線結構140在Y方向上之長度設置於不同位置處。換言之,數位線接觸結構142中之至少一些(例如,全部)可在Y方向上自彼此水平地偏移。在額外實施例中,數位線接觸結構142中之兩者或更多者在Y方向上彼此水平對準。在一些實施例中,數位線接觸結構142用作用於待使用微電子裝置結構100形成之微電子裝置(例如,記憶體裝置)的數位線接觸結構(例如,資料線接觸結構、位元線接觸結構),如下文進一步詳細描述。
數位線接觸結構142可經形成以展現所要幾何組態(例如,所要尺寸、所要形狀)。如圖1F中所示,在一些實施例中,個別數位線接觸結構142之第一部分142A (例如,上部部分)形成為寬於數位線接觸結構142之第二部分142B (例如,下部部分)。隔離材料146之側表面可界定數位線接觸結構142之水平邊界。數位線接觸結構142可自接合襯墊144之下部豎直邊界(例如,下表面)豎直地延伸(例如,在Z方向上)至數位線結構139之上部豎直邊界(例如,上表面)。
數位線接觸結構142可各自個別地由導電材料形成且包括導電材料。藉助於非限制性實例,數位線接觸結構142可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,數位線接觸結構142由Cu形成且包括Cu。在額外實施例中,數位線接觸結構142由W形成且包括W。
接合襯墊144可形成於數位線接觸結構142之上表面上或上方。接合襯墊144可經形成以在多個絕緣線結構140上方(且因此在多個數位線結構139上方)水平地延伸。個別接合襯墊144可耦接至個別數位線接觸結構142。接合襯墊144可用以將數位線接觸結構142耦接至額外接合襯墊及額外導電接觸結構,如下文中進一步詳細地描述。
接合襯墊144可各自個別地由導電材料形成且包括導電材料。藉助於非限制性實例,接合襯墊144可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。接合襯墊144之材料組成可與數位線接觸結構142之材料組成大體上相同,或接合襯墊144之材料組成可與數位線接觸結構142之材料組成不同。在一些實施例中,接合襯墊144由Cu形成且包括Cu。
仍參看圖1F,隔離材料146可由至少一種絕緣材料形成且包括至少一種絕緣材料。藉助於非限制性實例,隔離材料146可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種介電氧化物材料(例如,SiO x、磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、AlO x、HfO x、NbO x及TiO x中之一或多者)、至少一種介電氮化物材料(例如,SiN y)、至少一種介電氮氧化物材料(例如,SiO xN y)及至少一種介電碳氮化物材料(例如,SiO xC zN y)。在一些實施例中,隔離材料146由SiO x(例如,SiO 2)形成且包括SiO x(例如,SiO 2)。隔離材料146可為大體上均質的,或隔離材料146可為異質的。若隔離材料146為異質的,則包括於隔離材料146中之一或多種元素的量可遍及隔離材料146之不同部分逐步地變化(例如,突然改變)或可連續地變化(例如,逐漸地改變,諸如線性地、拋物線性地)。在一些實施例中,隔離材料146為大體上均質的。在額外實施例中,隔離材料146為異質的。隔離材料146可例如由至少兩種不同介電材料之堆疊形成且包括該堆疊。
在先前參考圖1F所描述之製程階段之後,微電子裝置結構100可用以形成本公開之微電子裝置(例如,記憶體裝置,諸如3D NAND快閃記憶體裝置)。藉助於非限制性實例,圖2A至圖2H係說明根據本公開之實施例的形成微電子裝置之方法的簡化部分橫截面圖。藉由下文所提供之描述,一般熟習此項技術者將顯而易見的是,本文中所描述之方法及結構可用以形成各種裝置及電子系統。
參看圖2A,可形成隨後待附接至微電子裝置結構100 (圖1F)之額外微電子裝置結構200。額外微電子裝置結構200可經形成以包括半導體底座結構202、閘極結構204、第一佈線結構206、第一接觸結構208、第二接觸結構210、額外接合襯墊212及額外隔離材料214。額外微電子裝置結構200可形成隨後使用額外微電子裝置結構200及微電子裝置結構100 (圖1F)形成之微電子裝置的控制邏輯區216,如下文進一步詳細描述。額外微電子裝置結構200之半導體底座結構202、閘極結構204、第一佈線結構206以及第一接觸結構208的部分形成控制邏輯區216的各種控制邏輯裝置218,亦如下文進一步詳細描述。
額外微電子裝置結構200之半導體底座結構202 (例如,半導體晶圓)包含上面形成有額外微電子裝置結構200之額外特徵(例如,材料、結構、裝置)的基底材料或構造。半導體底座結構202可包含半導體結構(例如,半導體晶圓),或支撐結構上之基底半導體材料。舉例而言,半導體底座結構202可包含習知矽基板(例如,習知矽晶圓),或包含半導體材料之另一大塊基板。在一些實施例中,半導體底座結構202包含矽晶圓。另外,半導體底座結構202可包括形成於其中及/或其上之一或多個層、結構及/或區。舉例而言,半導體底座結構202可包括導電摻雜區及未摻雜區。導電摻雜區可例如用作控制邏輯區216之控制邏輯裝置218的電晶體之源極區及汲極區;且未摻雜區可例如用作控制邏輯裝置218之電晶體的通道區。
如圖2A中所示,額外微電子裝置結構200之控制邏輯區216之閘極結構204可豎直地上覆於(例如,在Z方向上)半導體底座結構202之部分。閘極結構204可個別地在額外微電子裝置結構200之控制邏輯區216內之控制邏輯裝置218的電晶體之間水平地延伸且由該等電晶體使用。閘極結構204可由導電材料形成且包括導電材料。閘極介電材料(例如,介電氧化物)可豎直地介入於(例如,在Z方向上)閘極結構204與電晶體之通道區(例如,半導體底座結構202內)之間。
第一佈線結構206可豎直地上覆於(例如,在Z方向上)半導體底座結構202,且可藉助於第一接觸結構208電連接至半導體底座結構202。第一佈線結構206可充當隨後使用額外微電子裝置結構200及微電子裝置結構100 (圖1F)形成之微電子裝置的本地佈線結構。第一接觸結構208之第一群組208A可在半導體底座結構202之區(例如,導電摻雜區,諸如源極區及汲極區)之間豎直地延伸且將該等區耦接至第一佈線結構206中之一或多者。另外,第一接觸結構208之第二群組208B可在第一佈線結構206中之一些之間豎直地延伸且將該等區彼此耦接。
第一佈線結構206可各自個別地由導電材料形成且包括導電材料。藉助於非限制性實例,第一佈線結構206可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,第一佈線結構206由Cu形成且包括Cu。在額外實施例中,第一佈線結構206由W形成且包括W。
第一接觸結構208 (包括其第一群組208A及第二群組208B)可各自個別地由導電材料形成且包括導電材料。藉助於非限制性實例,第一佈線結構206可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,第一接觸結構208由Cu形成且包括Cu。在額外實施例中,第一接觸結構208由W形成且包括W。在其他實施例中,第一接觸結構208之第一群組208A中的第一接觸結構208由第一導電材料(例如,W)形成且包括第一導電材料;且第一接觸結構208之第二群組208B中的第一接觸結構208由不同的第二導電材料(例如,Cu)形成且包括不同的第二導電材料。
如先前所提及,半導體底座結構202之部分(例如,充當源極區及汲極區之導電摻雜區、充當通道區之未摻雜區)、閘極結構204、第一佈線結構206及第一接觸結構208形成控制邏輯區216之各種控制邏輯裝置218。在一些實施例中,控制邏輯裝置218包含互補金屬氧化物半導體(CMOS)電路系統。控制邏輯裝置218可經組態以控制隨後使用額外微電子裝置結構200及微電子裝置結構100 (圖1G)形成之微電子裝置(例如,記憶體裝置)的其他組件(例如,記憶體單元)之各種操作。作為非限制性實例,控制邏輯裝置218可包括以下各者中之一或多者(或每一者):電荷泵(例如,V CCP電荷泵、V NEGWL電荷泵、DVC2電荷泵)、延遲鎖定迴路(DLL)電路系統(例如,環形振盪器)、V dd調整器、驅動器(例如,字串驅動器)、頁面緩衝器、解碼器(例如,層解碼器、行解碼器、列解碼器)、感測放大器(例如,均衡(EQ)放大器、隔離(ISO)放大器、NMOS感測放大器(NSA)、PMOS感測放大器(PSA))、維修電路系統(例如,行維修電路系統、列維修電路系統)、I/O裝置(例如,本地I/O裝置)、記憶體測試裝置、陣列多工器(MUX)、錯誤檢查與校正(ECC)裝置、自我再新/損耗均衡裝置以及其他晶片/層控制電路系統。
繼續參考圖2A,額外微電子裝置結構200之第二接觸結構210可豎直地上覆於且耦接至控制邏輯區216之一些第一佈線結構206。在一些實施例中,第二接觸結構210包含豎直地延伸穿過插入於額外接合襯墊212與第一佈線結構206之間的額外隔離材料214之部分的導電填充通孔。第二接觸結構210可由導電材料形成且包括導電材料。藉助於非限制性實例,第二接觸結構210可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,第二接觸結構210中之每一者由Cu形成且包括Cu。
額外微電子裝置結構200之額外接合襯墊212可豎直地上覆於且耦接至第二接觸結構210。第二接觸結構210可自額外接合襯墊212與一些第一佈線結構206之間豎直地延伸且在其間延伸。額外接合襯墊212可經組態及定位以附接至微電子裝置結構(圖1F)之接合襯墊144 (圖1F)以形成所連接的接合襯墊,如下文進一步詳細描述。額外接合襯墊212可由導電材料形成且包括導電材料。藉助於非限制性實例,額外接合襯墊212可由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,額外接合襯墊212中之每一者由Cu形成且包括Cu。
仍參看圖2A,額外隔離材料214可覆蓋且包圍至少第一佈線結構206、第二接觸結構210以及額外接合襯墊212的部分。在使用微電子裝置結構100 (圖1F)及額外微電子裝置結構200形成微電子裝置(例如,記憶體裝置)之製程中,額外隔離材料214可隨後附接至微電子裝置結構100 (圖1F)之隔離材料146 (圖1F),如下文進一步詳細描述。額外隔離材料214之材料組成可與隔離材料146 (圖1F)之材料組成大體上相同,或額外隔離材料214之材料組成可不同於隔離材料146 (圖1F)之材料組成。在一些實施例中,額外隔離材料214由至少一種諸如SiO x(例如SiO 2)的介電氧化物材料形成且包括該介電氧化物材料。在額外實施例中,額外隔離材料214由至少一種低k值介電材料形成且包括至少一種低k值介電材料,諸如SiO xC y、SiO xN y、SiC xO yH z及SiO xC zN y中之一或多者。額外隔離材料214可為大體上均質的,或額外隔離材料214可為異質的。在一些實施例中,額外隔離材料214為大體上均質的。在額外實施例中,額外隔離材料214為異質的。額外隔離材料214可例如由至少兩種不同介電材料之堆疊形成且包括該堆疊。
接下來參看圖2B,在形成微電子裝置結構100及分開地形成額外微電子裝置結構200之後,微電子裝置結構100可豎直地反轉(例如,在Z方向上翻轉)且附接(例如,接合)至額外微電子裝置結構200以形成微電子裝置結構總成220。替代地,額外微電子裝置結構200可豎直地反轉(例如,在Z方向上翻轉)且附接至微電子裝置結構100以形成微電子裝置結構總成220。微電子裝置結構100至額外微電子裝置結構200之附接可將微電子裝置結構100之接合襯墊144附接至額外微電子裝置結構200之額外接合襯墊212以形成所連接的接合襯墊222。另外,微電子裝置結構100至額外微電子裝置結構200之附接亦可將微電子裝置結構100之隔離材料146附接至額外微電子裝置結構200之額外隔離材料214。如圖2B中所示,微電子裝置結構100至額外微電子裝置結構200之附接可形成隨後使用微電子裝置結構總成220形成之微電子裝置(例如,記憶體裝置,諸如3D NAND快閃記憶體裝置)的第一互連區224。在圖2B中,在微電子裝置結構100附接至額外微電子裝置結構200以形成微電子裝置結構總成220之前,微電子裝置結構100相對於額外微電子裝置結構200之豎直邊界由虛線A-A描繪。微電子裝置結構100可在無接合線之情況下附接至額外微電子裝置結構200。
如圖2B中所示,第一互連區224之所連接的接合襯墊222可自微電子裝置結構100之數位線接觸結構142與額外微電子裝置結構200之第二接觸結構210之間豎直地延伸且在其間延伸。所連接的接合襯墊222之額外接合襯墊212可自第二接觸結構210與所連接的接合襯墊222之接合襯墊144之間豎直地延伸且在其間延伸;且所連接的接合襯墊222之接合襯墊144可自數位線接觸結構142與所連接的接合襯墊222之額外接合襯墊212之間豎直地延伸且在其間延伸。而在圖2B中,每一所連接的接合襯墊222中之額外接合襯墊212及接合襯墊144藉助於虛線彼此區分,額外接合襯墊212及接合襯墊144可為一體的且彼此連續。換言之,每一所連接的接合襯墊222大體上可為單體結構,其包括作為其第一區之額外接合襯墊212及作為其第二區之接合襯墊144。對於每一所連接的接合襯墊222,其額外接合襯墊212可在無接合線之情況下附接至其接合襯墊144。
接下來參看圖2C,在將微電子裝置結構100 (圖2B)附接至額外微電子裝置結構200之後,可移除(例如,藉由習知拆卸製程及/或習知研磨製程)底座結構102 (圖2B)及單元柱結構116之部分。材料移除製程可曝露(例如,露出)摻雜半導體材料104。在一些實施例中,材料移除製程亦曝露單元柱結構116之剩餘(例如,未移除)部分。摻雜半導體材料104及單元柱結構116的上表面可在材料移除製程之後大體上彼此共面,或摻雜半導體材料104及單元柱結構116的上表面可在材料移除製程之後自彼此豎直地偏移。另外,視情況,在移除底座結構102 (圖2B)之後,額外量(例如,額外體積)的摻雜半導體材料(例如,摻雜多晶矽)可形成於摻雜半導體材料104上。若形成,則額外量的摻雜半導體材料可具有與摻雜半導體材料104之材料組成大體上相同的材料組成,或可具有與摻雜半導體材料104之材料組成不同的材料組成。另外,視情況,跨接材料226可視情況形成於摻雜半導體材料104上或上方。在形成跨接材料226 (若存在)之前及/或之後,摻雜半導體材料104 (及額外量的摻雜半導體材料(若存在))可視情況經退火(例如,經熱退火)。舉例而言,對摻雜半導體材料104進行退火可促進或增強摻雜半導體材料104內之摻雜劑的活化性。
若形成,則跨接材料226可由導電材料形成且包括導電材料。藉助於非限制性實例,跨接材料226 (若存在)可由金屬材料形成且包括金屬材料,該金屬材料包含以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,跨接材料226由矽化鎢(WSi x)形成且包括矽化鎢(WSi x)。在額外實施例中,跨接材料226由W及氮化鎢(WN x)中之一或多者(例如,堆疊)形成且包括W及氮化鎢中之一或多者(例如,堆疊)。
接下來參看圖2D,在移除底座結構102 (圖2B)之後,摻雜半導體材料104之部分(及額外量的摻雜半導體材料(若存在)) (圖2C)及跨接材料226 (圖2C) (若存在)可經移除(例如,經蝕刻)以自摻雜半導體材料104 (圖2C)形成一或多個源極結構228及一或多個接觸襯墊230,且以自跨接材料226 (圖2C) (若存在)形成跨接結構232。如圖2D中所示,形成一或多個源極結構228及一或多個接觸襯墊230可形成隨後使用微電子裝置結構總成220形成之微電子裝置(例如,記憶體裝置)的記憶體陣列區237。記憶體陣列區237可包括堆疊結構126;單元柱結構116;深接觸結構134;數位線結構139;絕緣線結構140;數位線接觸結構142之部分(例如,第二部分142B (圖1F));以及源極層級235,其包括一或多個源極結構228、一或多個接觸襯墊230及跨接結構232 (若存在)。
在記憶體陣列區237之源極層級235內,一或多個源極結構228及一或多個接觸襯墊230可水平地彼此相鄰(例如,在X方向上、在Y方向上)。一或多個源極結構228可與一或多個接觸襯墊230電隔離,且可定位於與一或多個接觸襯墊230大體上相同的豎直位置處(例如,在Z方向上)。一或多個源極結構228可耦接至垂直延伸的記憶體單元138串。一或多個接觸襯墊230可耦接至堆疊結構126內之額外導電特徵,諸如深接觸結構134中之一或多者。
上文關於圖1A至圖1F以及圖2A至圖2C所描述之處理動作在形成記憶體陣列區237之其他特徵之後(例如,隨後、此後)且在微電子裝置結構100 (圖2B)附接至額外微電子裝置結構200之後實現一或多個源極結構228、一或多個接觸襯墊230以及跨接結構232 (若存在)之形成。
接下來參看圖2E,第三接觸結構234可形成於一或多個源極結構228及一或多個接觸襯墊230上方且與其電連通,且第二佈線結構236可形成於第三接觸結構234上方且與其電連通。第三接觸結構234可經形成以在第二佈線結構236與源極層級235之一或多個源極結構228及一或多個接觸襯墊230之間延伸。若存在,則跨接結構232可豎直地介入於第三接觸結構234與一或多個源極結構228及一或多個接觸襯墊230之間。第三接觸結構234可例如形成於跨接結構232之上表面上。另外,如圖2E中所示,至少一種絕緣材料238可經形成以覆蓋及圍繞第三接觸結構234及第二佈線結構236。至少一種絕緣材料238亦可經形成以覆蓋且圍繞一或多個源極結構228及一或多個接觸襯墊230之部分。
第三接觸結構234及第二佈線結構236可各自由導電材料形成且包括導電材料。藉助於非限制性實例,第三接觸結構234及第二佈線結構236可各自個別地由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,第三接觸結構234及第二佈線結構236各自由Cu形成且包括Cu。在額外實施例中,第三接觸結構234由W形成且包括W,且第二佈線結構236由Cu形成且包括Cu。
仍參看圖2E,在一些實施例中,絕緣材料238由至少一種諸如SiO x(例如SiO 2)的介電氧化物材料形成且包括該介電氧化物材料。在額外實施例中,絕緣材料238由至少一種低k值介電材料形成且包括至少一種低k值介電材料,諸如SiO xC y、SiO xN y、SiC xO yH z及SiO xC zN y中之一或多者。絕緣材料238可為大體上均質的,或絕緣材料238可為異質的。若絕緣材料238為異質的,則包括於絕緣材料238中之一或多種元素的量可遍及絕緣材料238之不同部分逐步地變化(例如,突然改變)或可連續地變化(例如,逐漸地改變,諸如線性地、拋物線性地)。在一些實施例中,絕緣材料238為大體上均質的。在額外實施例中,絕緣材料238為異質的。絕緣材料238例如由至少兩種不同介電材料之堆疊形成且包括該堆疊。
在額外實施例中,一或多個電容器(例如,一或多個金屬-絕緣體-金屬(MIM)電容器;一或多個金屬-絕緣體-半導體(MIS)電容器)可形成於上文參考圖2E描述的處理階段處。藉助於非限制性實例,圖2F及圖2G係說明本公開之實施例的簡化部分橫截面圖,其中電容器形成於先前參考圖2D描述的源極層級235上方。圖2F展示本公開之實施例,其中一或多個MIM電容器形成於源極層級235上方。圖2G展示本公開之實施例,其中一或多個MIS電容器形成於源極層級235上方。
參看圖2F,在一些實施例中,一或多個MIM電容器240形成於源極層級235上方。個別MIM電容器240可包括個別跨接結構232之一部分、在跨接結構232上或上方之絕緣結構242及絕緣結構242上或上方之個別第三接觸結構234。跨接結構232之部分可充當MIM電容器240之第一金屬結構,第三接觸結構234可充當MIM電容器240之第二金屬結構,且絕緣結構242可介入於跨接結構232與第三接觸結構234之間。如圖2F中所示,對於個別MIM電容器240,其絕緣結構242可直接鄰近於第三接觸結構234之下表面及側表面定位。絕緣結構242可插入於第三接觸結構234之下表面與關聯於MIM電容器240之跨接結構232的上表面之間,且亦可插入於第三接觸結構234之側表面與水平包圍第三接觸結構234之絕緣材料238的側表面之間。在額外實施例中,金屬結構(例如,金屬結構、合金結構)形成於跨接結構232與絕緣結構242之間,且充當MIM電容器240之第一金屬結構。
個別MIM電容器240之絕緣結構242可由絕緣材料形成且包括絕緣材料。舉例而言,絕緣結構242可由至少一種介電氧化物材料形成且包括至少一種介電氧化物材料,諸如一或多種SiO x;磷矽酸鹽玻璃;硼矽酸鹽玻璃;硼磷矽酸鹽玻璃、氟矽酸鹽玻璃;AlO x;以及高k值氧化物,諸如HfO x、NbO x及TiO x中之一或多者。在一些實施例中,絕緣結構242由至少一種高k值氧化物(例如,HfO x、NbO x及TiO x中之一或多者)形成且包括該至少一種高k值氧化物。在額外實施例中,絕緣結構242由SiO x(例如,SiO 2)形成且包括SiO x(例如,SiO 2)。
可使用習知製程(例如,習知材料沈積製程、習知材料移除製程,諸如習知蝕刻製程)及習知處理設備形成MIM電容器240,該等製程未在本文中詳細描述。一或多個光罩(例如,一或多個i線(i-line)光罩)可用以在用以形成一或多個MIM電容器240的圖案化及蝕刻製程期間保護一或多個絕緣結構242的絕緣材料(例如,高k值氧化物)。
接下來參看圖2G,在額外實施例中,一或多個MIS電容器244形成於源極層級235上方。個別MIS電容器244可包括個別源極結構228之一部分、源極結構228上或上方之絕緣結構246及絕緣結構246上或上方之金屬結構248。金屬結構248可充當MIS電容器244之金屬結構,源極結構228的部分可充當MIS電容器244之半導體結構(例如,導電摻雜半導體結構),且絕緣結構246可介入於源極結構228與金屬結構248之間。如圖2G中所示,對於個別MIS電容器244,其絕緣結構246可插入於金屬結構248的下表面與關聯於MIS電容器244之源極結構228的上表面之間。如圖2G中所示,跨接結構232 (圖2E)可不豎直地定位於源極結構228與MIS電容器244之絕緣結構246之間且與其接觸。在一些此類實施例中,自源極層級235之一或多個源極結構228及一或多個接觸襯墊230之上表面省略(例如,省去)跨接結構232。在額外實施例中,跨接結構232形成於一或多個MIS電容器244之水平邊界外部的一或多個源極結構228及一或多個接觸襯墊230之上表面的部分上方,但自一或多個MIS電容器244之水平邊界內的一或多個源極結構228之上表面的其他部分省略。
個別MIS電容器244之絕緣結構246可由絕緣材料形成且包括絕緣材料。舉例而言,絕緣結構246可由至少一種介電氧化物材料形成且包括至少一種介電氧化物材料,諸如一或多種SiO x;磷矽酸鹽玻璃;硼矽酸鹽玻璃;硼磷矽酸鹽玻璃、氟矽酸鹽玻璃;AlO x;以及高k值氧化物,諸如HfO x、NbO x及TiO x中之一或多者。在一些實施例中,絕緣結構246由至少一種高k值氧化物(例如,HfO x、NbO x及TiO x中之一或多者)形成且包括該至少一種高k值氧化物。在額外實施例中,絕緣結構246由SiO x(例如,SiO 2)形成且包括SiO x(例如,SiO 2)。
仍參看圖2G,個別MIS電容器244之金屬結構248可由金屬材料形成且包括金屬材料,該金屬材料包含以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,一或多個MIS電容器244的金屬結構248由W形成且包括W。
可使用習知製程(例如,習知材料沈積製程、習知材料移除製程,諸如習知蝕刻製程)及習知處理設備形成一或多個MIS電容器244,該等製程未在本文中詳細描述。一或多個光罩(例如,一或多個i線光罩)可用以在用以形成一或多個MIS電容器244的圖案化及蝕刻製程期間保護一或多個絕緣結構246的絕緣材料(例如,高k值氧化物)。
返回參看圖2E,在形成第二佈線結構236之後,微電子裝置結構總成220可經受額外處理以將額外特徵耦接至第二佈線結構236。舉例而言,參見圖2H,第四接觸結構250可形成於第二佈線結構236上方且與其電連通,且導電襯墊252可形成於第四接觸結構250上方且與其電連通。第四接觸結構250可經形成以在第二佈線結構236與導電襯墊252之間延伸。第四接觸結構250可例如形成於第二佈線結構236之上表面上,且導電襯墊252可形成於第四接觸結構250之上表面上。另外,如圖2H中所示,至少一個額外絕緣材料254可經形成以覆蓋及圍繞第四接觸結構250及導電襯墊252。至少一個額外絕緣材料254亦可經形成以覆蓋及圍繞第二佈線結構236及絕緣材料238之部分。
第四接觸結構250及導電襯墊252可各自由導電材料形成且包括導電材料。藉助於非限制性實例,第四接觸結構250及導電襯墊252可各自由以下各者中之一或多者形成且包括以下各者中之一或多者:至少一種金屬、至少一種合金及至少一種含有導電金屬之材料(例如,導電金屬氮化物、導電金屬矽化物、導電金屬碳化物、導電金屬氧化物)。在一些實施例中,第四接觸結構250由W形成且包括W,且導電襯墊252由Al形成且包括Al。
仍參看圖2H,額外絕緣材料254之材料組成可與絕緣材料238之材料組成大體上相同,或額外絕緣材料254之材料組成可不同於絕緣材料238之材料組成。在一些實施例中,額外絕緣材料254由至少一種諸如SiO x(例如SiO 2)的介電氧化物材料形成且包括該介電氧化物材料。在額外實施例中,額外絕緣材料254由至少一種低k值介電材料形成且包括至少一種低k值介電材料,諸如SiO xC y、SiO xN y、SiC xO yH z及SiO xC zN y中之一或多者。額外絕緣材料254可為大體上均質的,或額外絕緣材料254可為異質的。若額外絕緣材料254為異質的,則包括於額外絕緣材料254中之一或多種元素的量可遍及額外絕緣材料254之不同部分逐步地變化(例如,突然改變)或可連續地變化(例如,逐漸地改變,諸如線性地、拋物線性地)。在一些實施例中,額外絕緣材料254為大體上均質的。在額外實施例中,額外絕緣材料254為異質的。額外絕緣材料254例如由至少兩種不同介電材料之堆疊形成且包括該堆疊。
如圖2H中所示,形成第四接觸結構250、導電襯墊252以及額外絕緣材料254可形成第二互連區256。第二互連區256可包括第三接觸結構234、第二佈線結構236、絕緣材料238、第四接觸結構250、導電襯墊252以及額外絕緣材料254。另外,第二互連區256之形成可實現微電子裝置258 (例如,記憶體裝置,諸如3D NAND快閃記憶體裝置)之形成。微電子裝置258可包括控制邏輯區216、第一互連區224、記憶體陣列區237以及第二互連區256。至少第二互連區256之第二佈線結構236及導電襯墊252可充當微電子裝置258之全局佈線結構。第二佈線結構236及導電襯墊252可例如經組態以自外部匯流排接收全局信號,且將全局信號轉送至微電子裝置258之其他組件(例如,結構、裝置)。
因此,根據本公開之實施例,一種形成微電子裝置之方法包含形成微電子裝置結構。微電子裝置結構包含底座結構、上覆於底座結構之摻雜半導體材料、上覆於摻雜半導體材料之堆疊結構且包含電結構及絕緣結構之豎直交替序列、豎直地延伸穿過堆疊結構及摻雜半導體材料且延伸至底座結構中之單元柱結構以及豎直地上覆於堆疊結構之數位線結構。形成包含控制邏輯裝置之額外微電子裝置結構。微電子裝置結構附接至額外微電子裝置結構以形成微電子裝置結構總成。數位線結構在微電子裝置結構總成內豎直地插入於堆疊結構與控制邏輯裝置之間。移除底座結構及豎直地延伸至底座結構中之單元柱結構之部分以曝露摻雜半導體材料。在移除底座結構及單元柱結構之部分之後對摻雜半導體材料進行圖案化,以形成在堆疊結構上方且耦接至單元柱結構的至少一個源極結構。
此外,根據本公開之實施例,微電子裝置包含記憶體陣列區、控制邏輯區、第一互連區以及第二互連區。記憶體陣列區包含:包含導電結構及絕緣結構之豎直交替序列之堆疊結構;豎直地上覆於堆疊結構且包含摻雜半導體材料之源極結構;豎直地完全延伸穿過堆疊結構且至少部分地穿過源極結構之單元柱結構以及豎直地下伏於堆疊結構且與單元柱結構電連通之數位線結構。控制邏輯區豎直地下伏於記憶體陣列區且包含控制邏輯裝置。第一互連區豎直地插入於記憶體陣列區與控制邏輯區之間,且包含將記憶體陣列區之數位線結構耦接至控制邏輯區之控制邏輯裝置的額外導電結構。第二互連區豎直地上覆於記憶體陣列區且包含與源極結構電連通之其他導電結構。
根據本公開之實施例的微電子裝置(例如,微電子裝置258 (圖2H))可用於本公開之電子系統的實施例中。舉例而言,圖3係根據本公開之實施例的說明性電子系統300之方塊圖。舉例而言,電子系統300可包含電腦或電腦硬體組件、伺服器或其他網路連接硬體組件、蜂巢式電話、數位攝影機、個人數位助理(PDA)、攜帶型媒體(例如,音樂)播放器、具Wi-Fi或蜂巢式功能之平板電腦(諸如iPad®或SURFACE®平板電腦)、電子書、導航裝置等等。電子系統300包括至少一個記憶體裝置302。記憶體裝置302可包含例如本文先前所述之微電子裝置(例如,微電子裝置258 (圖2H))。電子系統300可進一步包括至少一個電子信號處理器裝置304 (常常被稱作「微處理器」)。電子信號處理器裝置304可視情況包括本文先前所述之微電子裝置(例如,微電子裝置258 (圖2H))。雖然在圖2A中將記憶體裝置302及電子信號處理器裝置304描繪為兩(2)個分開之裝置,但在額外實施例中,具有記憶體裝置302及電子信號處理器裝置304之功能的單個(例如,僅一個)記憶體/處理器裝置包括於電子系統300中。在此類實施例中,記憶體/處理器裝置可包括本文先前所述之微電子裝置(例如,微電子裝置258 (圖2H))。電子系統300可進一步包括用於藉由使用者將資訊輸入至電子系統300的一或多個輸入裝置306,諸如滑鼠或其他指標裝置、鍵盤、觸控板、按鈕或控制面板。電子系統300可進一步包括用於將資訊(例如,視覺或音訊輸出)輸出至使用者之一或多個輸出裝置308,諸如監視器、顯示器、列印機、音訊輸出插口、揚聲器等等。在一些實施例中,輸入裝置306及輸出裝置308可包含可用以將資訊輸入至電子系統300及將視覺資訊輸出至使用者兩者的單個觸控式螢幕裝置。輸入裝置306及輸出裝置308可與記憶體裝置302及電子信號處理器裝置304中之一或多者電通信。
因此,根據本公開之實施例,一種電子系統包含輸入裝置、輸出裝置、可操作地耦接至輸入裝置及輸出裝置之處理器裝置以及可操作地耦接至處理器裝置之記憶體裝置。記憶體裝置包含堆疊結構、源極結構、數位線結構、單元柱結構、導電佈線結構、控制邏輯裝置以及額外導電佈線結構。堆疊結構包含層級,該等層級各自包含導電結構及與導電結構豎直相鄰之絕緣結構。源極結構上覆於堆疊結構。數位線結構下伏於堆疊結構。單元柱結構耦接至數位線結構且豎直地完全延伸穿過堆疊結構且延伸至源極結構中。導電佈線結構豎直地下伏於數位線結構且耦接至數位線結構。控制邏輯裝置耦接至導電佈線結構且至少部分豎直地下伏於導電佈線結構。額外導電佈線結構耦接至源極結構且豎直地上覆於源極結構。
相較於習知結構、習知裝置及習知方法,本公開之結構、裝置及方法有利地促進以下各者中之一或多者:改進之微電子裝置性能;降低之成本(例如,製造成本、材料成本);增加之組件小型化;以及更大之封裝密度。相較於習知結構、習知裝置及習知方法,本公開之結構、裝置及方法亦可改進可擴展性、效率及簡單性。
本公開之非限制性實例實施例包括:
實施例1:一種形成微電子裝置之方法,其包含:形成微電子裝置結構,該微電子裝置結構包含:底座結構;底座結構上方之摻雜半導體材料;上覆於摻雜半導體材料且包含導電結構及絕緣結構之豎直交替序列之堆疊結構;豎直地延伸穿過堆疊結構及摻雜半導體材料且延伸至底座結構中之單元柱結構;以及豎直地上覆於堆疊結構之數位線結構;形成包含控制邏輯裝置之額外微電子裝置結構;將微電子裝置結構附接至額外微電子裝置結構以形成微電子裝置結構總成,數位線結構在微電子裝置結構總成內豎直地插入於堆疊結構與控制邏輯裝置之間;移除底座結構及豎直地延伸至底座結構中之單元柱結構之部分以曝露摻雜半導體材料;以及在移除底座結構及單元柱結構之部分之後對摻雜半導體材料進行圖案化,以形成在堆疊結構上方且耦接至單元柱結構的至少一個源極結構。
實施例2:如實施例1之方法,其中形成微電子裝置結構包含形成微電子裝置結構以進一步包含豎直地延伸穿過堆疊結構且延伸至摻雜半導體材料中之導電接觸結構。
實施例3:如實施例1及2之方法,其中形成微電子裝置結構包含:在摻雜半導體材料上方形成初步堆疊結構,該初步堆疊結構包含第一絕緣結構及第二絕緣結構之豎直交替序列;形成豎直地延伸穿過初步堆疊結構及摻雜半導體材料且延伸至底座結構中的開口;在開口內形成單元柱結構;形成延伸穿過初步堆疊結構之槽;使用槽來用導電結構至少部分地替換第二絕緣結構以形成堆疊結構,該堆疊結構之絕緣結構包含第一絕緣結構之剩餘部分;以及形成在單元柱結構上方且與其電連通之數位線結構。
實施例4:如實施例1至3中任一項所述之方法,其中形成微電子裝置結構包含形成微電子裝置結構以進一步包含:數位線結構上之絕緣線結構;延伸穿過絕緣線結構之部分且接觸數位線結構的數位線接觸結構;以及數位線接觸結構上之導電襯墊結構。
實施例5:如實施例4之方法,其中形成額外微電子裝置結構包含形成微電子裝置結構以進一步包含在控制邏輯裝置上方之額外導電襯墊結構。
實施例6:如實施例5之方法,其中將微電子裝置結構附接至額外微電子裝置結構包含:將微電子裝置結構及額外微電子裝置結構中之一者豎直反轉;以及將微電子裝置結構之導電襯墊結構接合至額外微電子裝置結構之額外導電襯墊結構。
實施例7:如實施例1至6中任一項之方法,其中移除底座結構及豎直地延伸至底座結構中之單元柱結構之部分以曝露摻雜半導體材料包含形成單元柱結構之剩餘部分的上邊界以與摻雜半導體材料之上邊界大體上共面。
實施例8:如實施例1至7中任一項之方法,其進一步包含在對摻雜半導體材料進行圖案化之前在摻雜半導體材料上方形成至少一種金屬跨接材料。
實施例9:如實施例1至8中任一項之方法,其進一步包含:形成在至少一個源極結構上方且與其電連通之導電佈線結構;以及形成在導電佈線結構上方且與其電連通之導電襯墊結構。
實施例10:如實施例9之方法,其進一步包含在至少一個源極結構豎直上方且在導電佈線結構豎直下方形成至少一個金屬-絕緣體-金屬(MIM)電容器。
實施例11:如實施例9之方法,其進一步包含在導電佈線結構豎直下方且至少部分地在至少一個源極結構豎直上方形成至少一個金屬-絕緣體-半導體(MIS)電容器。
實施例12:一種微電子裝置,其包含:記憶體陣列區,其包含:包含導電結構及絕緣結構之豎直交替序列之堆疊結構;豎直地上覆於堆疊結構且包含摻雜半導體材料之源極結構;豎直地完全延伸穿過堆疊結構且至少部分地穿過源極結構之單元柱結構;以及豎直地下伏於堆疊結構且與單元柱結構電連通之數位線結構;控制邏輯區,其豎直地下伏於記憶體陣列區且包含控制邏輯裝置;第一互連區,其豎直地插入於記憶體陣列區與控制邏輯區之間,且包含將記憶體陣列區之數位線結構耦接至控制邏輯區之控制邏輯裝置的額外導電結構;以及第二互連區,其豎直地上覆於記憶體陣列區且包含與源極結構電連通之其他導電結構。
實施例13:如實施例12之微電子裝置,其進一步包含:與源極結構水平相鄰且大體上豎直對準之接觸襯墊,該接觸襯墊包含摻雜半導體材料;以及耦接至接觸襯墊且豎直地完全延伸穿過堆疊結構之導電接觸結構。
實施例14:如實施例12及13中任一項之微電子裝置,其進一步包含豎直地插入於源極結構與其他導電結構之間且與該源極結構及該等其他導電結構電連通之金屬跨接結構。
實施例15:如實施例12至14中任一項之微電子裝置,其中單元柱結構之上邊界與源極結構之上邊界大體上共面。
實施例16:如實施例12至14中任一項之微電子裝置,其中單元柱結構之上邊界在源極結構之上邊界豎直下方。
實施例17:如實施例12至16中任一項之微電子裝置,其中其他導電結構包含:在源極結構上方之導電佈線結構;在導電佈線結構與源極結構之間延伸且耦接導電佈線結構與源極結構之導電接點;在導電佈線結構上方之導電襯墊結構;以及在導電佈線結構與導電襯墊結構之間延伸且耦接導電佈線結構與導電襯墊結構之額外導電接點。
實施例18:如實施例12至17中任一項之微電子裝置,其進一步包含至少部分豎直地位於源極結構與其他導電結構之間的金屬-絕緣體-金屬(MIM)電容器。
實施例19:如實施例12至18中任一項之微電子裝置,其進一步包含至少部分地豎直定位於源極結構與其他導電結構之間的金屬-絕緣體-半導體(MIS)電容器。
實施例20:一種電子系統,其包含:輸入裝置;輸出裝置;可操作地耦接至輸入裝置及輸出裝置之處理器裝置;以及可操作地耦接至處理器裝置之記憶體裝置且其包含:包含各自包含導電結構及與導電結構豎直相鄰之絕緣結構的層級之堆疊結構;上覆於堆疊結構之源極結構;下伏於堆疊結構之數位線結構;耦接至數位線結構且豎直地完全延伸穿過堆疊結構且延伸至源極結構中之單元柱結構;豎直地下伏於數位線結構且耦接至該等數位線結構之導電佈線結構;耦接至導電佈線結構且至少部分豎直地下伏於該等導電佈線結構之控制邏輯裝置;以及耦接至源極結構且豎直地上覆於該源極結構之額外導電佈線結構。
雖然本公開易受各種修改及替代形式影響,但特定實施例已在圖式中藉助於實例展示且已在本文中進行詳細描述。然而,本公開不限於所揭示之特定形式。確切而言,本公開將涵蓋落入以下隨附申請專利範圍及其合法等效物之範圍內的所有修改、等效物及替代物。舉例而言,關於一個實施例所揭示之元件及特徵可與關於本公開之其他實施例所揭示之元件及特徵組合。
100:微電子裝置結構 102:底座結構 104:摻雜半導體材料 106:初步堆疊結構 108:絕緣結構 110:犧牲結構 112:層級 114:開口 116:單元柱結構 118:第一介電氧化物材料 120:介電氮化物材料 122:第二氧化物介電材料 124:半導體材料 125:介電填充材料 126:堆疊結構 128:額外絕緣結構 130:導電結構 132:層級 134:深接觸結構 136:絕緣內襯結構 138:記憶體單元 139:數位線結構 140:絕緣線結構 142:數位線接觸結構 142A:第一部分 142B:第二部分 144:接合襯墊 146:隔離材料 200:額外微電子裝置結構 202:半導體底座結構 204:閘極結構 206:第一佈線結構 208:第一接觸結構 208A:第一群組 208B:第二群組 210:第二接觸結構 212:額外接合襯墊 214:額外隔離材料 216:控制邏輯區 218:控制邏輯裝置 220:微電子裝置結構總成 222:所連接的接合襯墊 224:第一互連區 226:跨接材料 228:源極結構 230:接觸襯墊 232:跨接結構 234:第三接觸結構 235:源極層級 236:第二佈線結構 237:記憶體陣列區 238:絕緣材料 240:金屬-絕緣體-金屬(MIM)電容器 242:絕緣結構 244:金屬-絕緣體-半導體(MIS)電容器 246:絕緣結構 248:金屬結構 250:第四接觸結構 252:導電襯墊 254:額外絕緣材料 256:第二互連區 258:微電子裝置 300:電子系統 302:記憶體裝置 304:電子信號處理器裝置 306:輸入裝置 308:輸出裝置
圖1A至圖1F係說明根據本公開之實施例的形成微電子裝置結構之方法的簡化部分橫截面圖。 圖2A至圖2H係說明根據本公開之實施例的使用通過參考圖1A至圖1F所描述之方法形成的微電子裝置結構形成微電子裝置之方法的簡化部分橫截面圖。 圖3係根據本公開之實施例的電子系統之示意性方塊圖。
116:單元柱結構
118:第一介電氧化物材料
120:介電氮化物材料
122:第二氧化物介電材料
124:半導體材料
125:介電填充材料
126:堆疊結構
128:額外絕緣結構
130:導電結構
132:層級
134:深接觸結構
136:絕緣內襯結構
138:記憶體單元
139:數位線結構
140:絕緣線結構
142:數位線接觸結構
144:接合襯墊
146:隔離材料
200:額外微電子裝置結構
202:半導體底座結構
204:閘極結構
206:第一佈線結構
208:第一接觸結構
208A:第一群組
208B:第二群組
210:第二接觸結構
212:額外接合襯墊
214:額外隔離材料
216:控制邏輯區
218:控制邏輯裝置
220:微電子裝置結構總成
222:所連接的接合襯墊
224:第一互連區
228:源極結構
230:接觸襯墊
232:跨接結構
234:第三接觸結構
235:源極層級
236:第二佈線結構
237:記憶體陣列區
238:絕緣材料
250:第四接觸結構
252:導電襯墊
254:額外絕緣材料
256:第二互連區
258:微電子裝置

Claims (20)

  1. 一種形成一微電子裝置之方法,其包含: 形成一微電子裝置結構,其包含: 一底座結構; 該底座結構上方之一摻雜半導體材料; 一堆疊結構,其上覆於該摻雜半導體材料且包含導電結構及絕緣結構之一豎直交替序列; 單元柱結構,其豎直地延伸穿過該堆疊結構及該摻雜半導體材料且延伸至該底座結構中;以及 數位線結構,其豎直地上覆於該堆疊結構; 形成包含控制邏輯裝置之一額外微電子裝置結構; 將該微電子裝置結構附接至該額外微電子裝置結構以形成一微電子裝置結構總成,該等數位線結構在該微電子裝置結構總成內豎直地插入於該堆疊結構與該等控制邏輯裝置之間; 移除該底座結構及豎直地延伸至該底座結構中之該等單元柱結構之部分以曝露該摻雜半導體材料;以及 在移除該底座結構及該等單元柱結構之該等部分之後對該摻雜半導體材料進行圖案化,以形成在該堆疊結構上方且耦接至該等單元柱結構的至少一個源極結構。
  2. 如請求項1之方法,其中形成一微電子裝置結構包含:形成該微電子裝置結構以進一步包含豎直地延伸穿過該堆疊結構且延伸至該摻雜半導體材料中之導電接觸結構。
  3. 如請求項1之方法,其中形成一微電子裝置結構包含: 在該摻雜半導體材料上方形成一初步堆疊結構,該初步堆疊結構包含第一絕緣結構及第二絕緣結構之一豎直交替序列; 形成開口,該等開口豎直地延伸穿過該初步堆疊結構及該摻雜半導體材料且延伸至該底座結構中; 在該等開口內形成該等單元柱結構; 形成延伸穿過該初步堆疊結構之槽; 使用該等槽來用該等導電結構至少部分地替換該等第二絕緣結構以形成該堆疊結構,該堆疊結構之該等絕緣結構包含該等第一絕緣結構之剩餘部分;以及 形成在該等單元柱結構上方且與其電連通之該等數位線結構。
  4. 如請求項1至3中任一項之方法,其中形成一微電子裝置結構包含形成該微電子裝置結構以進一步包含: 該等數位線結構上之絕緣線結構; 數位線接觸結構,其延伸穿過該等絕緣線結構之部分且接觸該等數位線結構;以及 該等數位線接觸結構上之導電襯墊結構。
  5. 如請求項4之方法,其中形成一額外微電子裝置結構包含:形成該微電子裝置結構以進一步包含在該等控制邏輯裝置上方之額外導電襯墊結構。
  6. 如請求項5之方法,其中將該微電子裝置結構附接至該額外微電子裝置結構包含: 將該微電子裝置結構及該額外微電子裝置結構中之一者豎直反轉;以及 將該微電子裝置結構之該等導電襯墊結構接合至該額外微電子裝置結構之該等額外導電襯墊結構。
  7. 如請求項1至3中任一項之方法,其中移除該底座結構及豎直地延伸至該底座結構中之該等單元柱結構之部分以曝露該摻雜半導體材料包含:形成該等單元柱結構之剩餘部分的上邊界以與該摻雜半導體材料之一上邊界大體上共面。
  8. 如請求項1至3中任一項之方法,其進一步包含在對該摻雜半導體材料進行圖案化之前在該摻雜半導體材料上方形成至少一種金屬跨接材料。
  9. 如請求項1至3中任一項之方法,其進一步包含: 形成在該至少一個源極結構上方且與其電連通之導電佈線結構;以及 形成在該等導電佈線結構上方且與其電連通之導電襯墊結構。
  10. 如請求項9之方法,其進一步包含在該至少一個源極結構豎直上方且在該等導電佈線結構豎直下方形成至少一個金屬-絕緣體-金屬(MIM)電容器。
  11. 如請求項9之方法,其進一步包含在該等導電佈線結構豎直下方且至少部分地在該至少一個源極結構豎直上方形成至少一個金屬-絕緣體-半導體(MIS)電容器。
  12. 一種微電子裝置,其包含: 一記憶體陣列區,其包含: 一堆疊結構,其包含導電結構及絕緣結構之一豎直交替序列; 一源極結構,其豎直地上覆於該堆疊結構且包含一摻雜半導體材料; 單元柱結構,其豎直地完全延伸穿過該堆疊結構且至少部分地穿過該源極結構;以及 數位線結構,其豎直地下伏於該堆疊結構且與該等單元柱結構電連通; 一控制邏輯區,其豎直地下伏於該記憶體陣列區且包含控制邏輯裝置; 一第一互連區,其豎直地插入於該記憶體陣列區與該控制邏輯區之間,且包含將該記憶體陣列區之該等數位線結構耦接至該控制邏輯區之該等控制邏輯裝置的額外導電結構;以及 一第二互連區,其豎直地上覆於該記憶體陣列區且包含與該源極結構電連通之其他導電結構。
  13. 如請求項12之微電子裝置,其進一步包含: 一接觸襯墊,其與該源極結構水平相鄰且大體上豎直對準,該接觸襯墊包含該摻雜半導體材料;以及 一導電接觸結構,其耦接至該接觸襯墊且豎直地完全延伸穿過該堆疊結構。
  14. 如請求項12之微電子裝置,其進一步包含一金屬跨接結構,該金屬跨接結構豎直地插入於該源極結構與該等其他導電結構之間且與該源極結構及該等其他導電結構電連通。
  15. 如請求項12至14中任一項之微電子裝置,其中該等單元柱結構之上邊界與該源極結構之一上邊界大體上共面。
  16. 如請求項12至14中任一項之微電子裝置,其中該等單元柱結構之上邊界在該源極結構之一上邊界豎直下方。
  17. 如請求項12至14中任一項之微電子裝置,其中該等其他導電結構包含: 該源極結構上方之導電佈線結構; 導電接點,其在該等導電佈線結構與該源極結構之間延伸且耦接該等導電佈線結構與該源極結構; 該等導電佈線結構上方之導電襯墊結構;以及 額外導電接點,其在該等導電佈線結構與該等導電襯墊結構之間延伸且耦接該等導電佈線結構與該等導電襯墊結構。
  18. 如請求項12至14中任一項之微電子裝置,其進一步包含至少部分地豎直定位於該源極結構與該等其他導電結構之間的一金屬-絕緣體-金屬(MIM)電容器。
  19. 如請求項12至14中任一項之微電子裝置,其進一步包含至少部分地豎直定位於該源極結構與該等其他導電結構之間的一金屬-絕緣體-半導體(MIS)電容器。
  20. 一種電子系統,其包含: 一輸入裝置; 一輸出裝置; 一處理器裝置,其可操作地耦接至該輸入裝置及該輸出裝置;以及 一記憶體裝置,其可操作地耦接至該處理器裝置且包含: 一堆疊結構,其包含各自包含一導電結構及與該導電結構豎直相鄰之一絕緣結構的層級; 一源極結構,其上覆於該堆疊結構; 數位線結構,其下伏於該堆疊結構;單元柱結構,其耦接至該等數位線結構且豎直地完全延伸穿過該堆疊結構且延伸至該源極結構中; 導電佈線結構,其豎直地下伏於該等數位線結構且耦接至該等數位線結構; 控制邏輯裝置,其耦接至該等導電佈線結構且至少部分豎直地下伏於該等導電佈線結構;以及 額外導電佈線結構,其耦接至該源極結構且豎直地上覆於該源極結構。
TW110119650A 2020-06-18 2021-05-31 形成微電子裝置之方法及相關之微電子裝置及電子系統 TWI789773B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/905,698 US11699652B2 (en) 2020-06-18 2020-06-18 Microelectronic devices and electronic systems
US16/905,698 2020-06-18

Publications (2)

Publication Number Publication Date
TW202220140A true TW202220140A (zh) 2022-05-16
TWI789773B TWI789773B (zh) 2023-01-11

Family

ID=79021995

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110119650A TWI789773B (zh) 2020-06-18 2021-05-31 形成微電子裝置之方法及相關之微電子裝置及電子系統

Country Status (4)

Country Link
US (3) US11699652B2 (zh)
CN (1) CN115917740A (zh)
TW (1) TWI789773B (zh)
WO (1) WO2021257238A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11404390B2 (en) * 2020-06-30 2022-08-02 Micron Technology, Inc. Semiconductor device assembly with sacrificial pillars and methods of manufacturing sacrificial pillars
US11587919B2 (en) 2020-07-17 2023-02-21 Micron Technology, Inc. Microelectronic devices, related electronic systems, and methods of forming microelectronic devices
US11545456B2 (en) 2020-08-13 2023-01-03 Micron Technology, Inc. Microelectronic devices, electronic systems having a memory array region and a control logic region, and methods of forming microelectronic devices
US11417676B2 (en) 2020-08-24 2022-08-16 Micron Technology, Inc. Methods of forming microelectronic devices and memory devices, and related microelectronic devices, memory devices, and electronic systems
US11825658B2 (en) 2020-08-24 2023-11-21 Micron Technology, Inc. Methods of forming microelectronic devices and memory devices
US11844224B2 (en) * 2021-01-13 2023-12-12 Taiwan Semiconductor Manufacturing Company, Ltd. Memory structure and method of forming the same
US11751408B2 (en) 2021-02-02 2023-09-05 Micron Technology, Inc. Methods of forming microelectronic devices, and related microelectronic devices, memory devices, and electronic systems

Family Cites Families (98)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4925809A (en) 1987-05-23 1990-05-15 Osaka Titanium Co., Ltd. Semiconductor wafer and epitaxial growth on the semiconductor wafer with autodoping control and manufacturing method therefor
EP1007308B1 (en) 1997-02-24 2003-11-12 Superior Micropowders LLC Aerosol method and apparatus, particulate products, and electronic devices made therefrom
JP2002103299A (ja) 2000-09-22 2002-04-09 Aisin Seiki Co Ltd マイクロマシンの製造方法
US20030113669A1 (en) 2001-12-19 2003-06-19 Jao-Chin Cheng Method of fabricating passive device on printed circuit board
JP4012411B2 (ja) * 2002-02-14 2007-11-21 株式会社ルネサステクノロジ 半導体装置およびその製造方法
US7148538B2 (en) 2003-12-17 2006-12-12 Micron Technology, Inc. Vertical NAND flash memory array
US7372091B2 (en) 2004-01-27 2008-05-13 Micron Technology, Inc. Selective epitaxy vertical integrated circuit components
US8324725B2 (en) 2004-09-27 2012-12-04 Formfactor, Inc. Stacked die module
US9153645B2 (en) 2005-05-17 2015-10-06 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US7586784B2 (en) 2006-06-09 2009-09-08 Micron Technology, Inc. Apparatus and methods for programming multilevel-cell NAND memory devices
US8384155B2 (en) 2006-07-18 2013-02-26 Ememory Technology Inc. Semiconductor capacitor
DK3364298T3 (da) 2006-07-31 2020-03-02 Google Llc System og fremgangsmåde til hukommelseskredsløb
US8042082B2 (en) 2007-09-12 2011-10-18 Neal Solomon Three dimensional memory in a system on a chip
KR101448150B1 (ko) 2007-10-04 2014-10-08 삼성전자주식회사 메모리 칩이 적층된 멀티 칩 패키지 메모리, 메모리 칩의적층 방법 및 멀티 칩 패키지 메모리의 동작 제어 방법
KR20090072399A (ko) 2007-12-28 2009-07-02 삼성전자주식회사 3차원 메모리 장치
US7622365B2 (en) 2008-02-04 2009-11-24 Micron Technology, Inc. Wafer processing including dicing
US7906818B2 (en) 2008-03-13 2011-03-15 Micron Technology, Inc. Memory array with a pair of memory-cell strings to a single conductive pillar
US8546876B2 (en) 2008-03-20 2013-10-01 Micron Technology, Inc. Systems and devices including multi-transistor cells and methods of using, making, and operating the same
US9390974B2 (en) 2012-12-21 2016-07-12 Qualcomm Incorporated Back-to-back stacked integrated circuit assembly and method of making
US8765581B2 (en) 2009-11-30 2014-07-01 Micron Technology, Inc. Self-aligned cross-point phase change memory-switch array
KR101662821B1 (ko) 2010-06-16 2016-10-05 삼성전자주식회사 멀티-페이지 프로그램 방법, 그것을 이용한 불 휘발성 메모리 장치, 그리고 그것을 포함한 데이터 저장 시스템
JP5491982B2 (ja) 2010-06-21 2014-05-14 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US20130126622A1 (en) 2011-08-08 2013-05-23 David Finn Offsetting shielding and enhancing coupling in metallized smart cards
KR101807539B1 (ko) 2010-08-20 2017-12-12 삼성전자주식회사 3차원 비휘발성 메모리 장치의 메모리 셀 어레이의 어드레스 스케쥴링 방법
US8824183B2 (en) 2010-12-14 2014-09-02 Sandisk 3D Llc Non-volatile memory having 3D array of read/write elements with vertical bit lines and select devices and methods thereof
CN102544049B (zh) 2010-12-22 2014-04-16 中国科学院微电子研究所 三维半导体存储器件及其制备方法
JP2012146861A (ja) 2011-01-13 2012-08-02 Toshiba Corp 半導体記憶装置
KR101751950B1 (ko) 2011-03-03 2017-06-30 삼성전자주식회사 비휘발성 메모리 장치 및 그것의 읽기 방법
US9196753B2 (en) 2011-04-19 2015-11-24 Micron Technology, Inc. Select devices including a semiconductive stack having a semiconductive material
US9489613B2 (en) 2011-08-08 2016-11-08 Féinics Amatech Teoranta RFID transponder chip modules with a band of the antenna extending inward
US8951859B2 (en) 2011-11-21 2015-02-10 Sandisk Technologies Inc. Method for fabricating passive devices for 3D non-volatile memory
US20140001583A1 (en) 2012-06-30 2014-01-02 Intel Corporation Method to inhibit metal-to-metal stiction issues in mems fabrication
KR101988434B1 (ko) 2012-08-31 2019-06-12 삼성전자주식회사 불휘발성 메모리 장치 및 그것의 서브-블록 관리 방법
KR20140028969A (ko) 2012-08-31 2014-03-10 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR101994449B1 (ko) 2012-11-08 2019-06-28 삼성전자주식회사 상변화 메모리 소자 및 그 제조방법
US9230987B2 (en) 2014-02-20 2016-01-05 Sandisk Technologies Inc. Multilevel memory stack structure and methods of manufacturing the same
KR101995910B1 (ko) 2013-03-26 2019-07-03 매크로닉스 인터내셔널 컴퍼니 리미티드 3차원 플래시 메모리
WO2014188773A1 (ja) 2013-05-21 2014-11-27 信越化学工業株式会社 太陽電池の製造方法及び太陽電池
US9159714B2 (en) 2013-09-28 2015-10-13 Intel Corporation Package on wide I/O silicon
KR20150085155A (ko) 2014-01-13 2015-07-23 에스케이하이닉스 주식회사 상변화 구조물을 갖는 반도체 집적 회로 장치 및 그 제조방법
US9806129B2 (en) 2014-02-25 2017-10-31 Micron Technology, Inc. Cross-point memory and methods for fabrication of same
US9324423B2 (en) 2014-05-07 2016-04-26 Micron Technology, Inc. Apparatuses and methods for bi-directional access of cross-point arrays
US9620217B2 (en) 2014-08-12 2017-04-11 Macronix International Co., Ltd. Sub-block erase
US9768378B2 (en) 2014-08-25 2017-09-19 Micron Technology, Inc. Cross-point memory and methods for fabrication of same
JP6203152B2 (ja) 2014-09-12 2017-09-27 東芝メモリ株式会社 半導体記憶装置の製造方法
KR102249172B1 (ko) 2014-09-19 2021-05-11 삼성전자주식회사 불 휘발성 메모리 장치
JP6430302B2 (ja) 2015-03-13 2018-11-28 東芝メモリ株式会社 不揮発性半導体記憶装置
US10074661B2 (en) 2015-05-08 2018-09-11 Sandisk Technologies Llc Three-dimensional junction memory device and method reading thereof using hole current detection
US9397145B1 (en) 2015-05-14 2016-07-19 Micron Technology, Inc. Memory structures and related cross-point memory arrays, electronic systems, and methods of forming memory structures
KR102358302B1 (ko) * 2015-05-21 2022-02-04 삼성전자주식회사 수직형 낸드 플래시 메모리 소자 및 그 제조 방법
US9653617B2 (en) 2015-05-27 2017-05-16 Sandisk Technologies Llc Multiple junction thin film transistor
US9741732B2 (en) 2015-08-19 2017-08-22 Micron Technology, Inc. Integrated structures
JP2017069420A (ja) 2015-09-30 2017-04-06 ルネサスエレクトロニクス株式会社 半導体装置および半導体装置の製造方法
US9553263B1 (en) 2015-11-06 2017-01-24 Micron Technology, Inc. Resistive memory elements including buffer materials, and related memory cells, memory devices, electronic systems
US9853037B2 (en) 2015-11-23 2017-12-26 Micron Technology, Inc. Integrated assemblies
US9530790B1 (en) 2015-12-24 2016-12-27 Sandisk Technologies Llc Three-dimensional memory device containing CMOS devices over memory stack structures
US9922716B2 (en) 2016-04-23 2018-03-20 Sandisk Technologies Llc Architecture for CMOS under array
KR102634947B1 (ko) 2016-08-18 2024-02-07 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
GB201620680D0 (en) 2016-12-05 2017-01-18 Spts Technologies Ltd Method of smoothing a surface
NL2018042B1 (en) 2016-12-22 2018-06-29 Stichting Energieonderzoek Centrum Nederland Method for manufacturing photovoltaic cells with a rear side polysiliconpassivating contact
KR20180076298A (ko) 2016-12-27 2018-07-05 아이엠이씨 브이제트더블유 대체 게이트를 갖는 수직 채널형 3차원 비휘발성 반도체 메모리 디바이스의 제조방법
US10141330B1 (en) 2017-05-26 2018-11-27 Micron Technology, Inc. Methods of forming semiconductor device structures, and related semiconductor device structures, semiconductor devices, and electronic systems
CN107658317B (zh) 2017-09-15 2019-01-01 长江存储科技有限责任公司 一种半导体装置及其制备方法
JP2019054150A (ja) 2017-09-15 2019-04-04 東芝メモリ株式会社 半導体装置の製造方法および半導体ウェハ
CN107887395B (zh) 2017-11-30 2018-12-14 长江存储科技有限责任公司 Nand存储器及其制备方法
US10446566B2 (en) 2017-12-15 2019-10-15 Micron Technology, Inc. Integrated assemblies having anchoring structures proximate stacked memory cells
CN116798983A (zh) 2017-12-29 2023-09-22 英特尔公司 具有通信网络的微电子组件
EP4181196A3 (en) 2017-12-29 2023-09-13 INTEL Corporation Microelectronic assemblies with communication networks
US10366983B2 (en) 2017-12-29 2019-07-30 Micron Technology, Inc. Semiconductor devices including control logic structures, electronic systems, and related methods
US10510738B2 (en) 2018-01-17 2019-12-17 Sandisk Technologies Llc Three-dimensional memory device having support-die-assisted source power distribution and method of making thereof
US10475771B2 (en) 2018-01-24 2019-11-12 Micron Technology, Inc. Semiconductor device with an electrically-coupled protection mechanism and associated systems, devices, and methods
JP2019165135A (ja) 2018-03-20 2019-09-26 東芝メモリ株式会社 半導体記憶装置
WO2019182657A1 (en) 2018-03-22 2019-09-26 Sandisk Technologies Llc Three-dimensional memory device containing bonded chip assembly with through-substrate via structures and method of making the same
CN108447865B (zh) 2018-04-19 2019-09-03 长江存储科技有限责任公司 三维存储器及其制造方法
US10586795B1 (en) 2018-04-30 2020-03-10 Micron Technology, Inc. Semiconductor devices, and related memory devices and electronic systems
US10381362B1 (en) 2018-05-15 2019-08-13 Sandisk Technologies Llc Three-dimensional memory device including inverted memory stack structures and methods of making the same
JP7105612B2 (ja) 2018-05-21 2022-07-25 シャープ株式会社 画像表示素子およびその形成方法
US10651153B2 (en) 2018-06-18 2020-05-12 Intel Corporation Three-dimensional (3D) memory with shared control circuitry using wafer-to-wafer bonding
US10446577B1 (en) 2018-07-06 2019-10-15 Micron Technology, Inc. Integrated assemblies having thicker semiconductor material along one region of a conductive structure than along another region
JP7046228B2 (ja) 2018-07-20 2022-04-01 長江存儲科技有限責任公司 三次元メモリ素子
US10707228B2 (en) 2018-08-21 2020-07-07 Sandisk Technologies Llc Three-dimensional memory device having bonding structures connected to bit lines and methods of making the same
US10553474B1 (en) 2018-08-29 2020-02-04 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming a semiconductor-on-insulator (SOI) substrate
US10923493B2 (en) 2018-09-06 2021-02-16 Micron Technology, Inc. Microelectronic devices, electronic systems, and related methods
JP2020047814A (ja) 2018-09-20 2020-03-26 キオクシア株式会社 半導体記憶装置
CN114068533A (zh) 2018-10-26 2022-02-18 中国科学院微电子研究所 半导体器件及其制造方法及包括该器件的电子设备
CN109643700B (zh) 2018-11-21 2019-09-10 长江存储科技有限责任公司 用于接合界面处的接合对准标记的方法、器件和结构
US11527548B2 (en) 2018-12-11 2022-12-13 Micron Technology, Inc. Semiconductor devices and electronic systems including an etch stop material, and related methods
US10665580B1 (en) 2019-01-08 2020-05-26 Sandisk Technologies Llc Bonded structure including a performance-optimized support chip and a stress-optimized three-dimensional memory chip and method for making the same
US10957680B2 (en) * 2019-01-16 2021-03-23 Sandisk Technologies Llc Semiconductor die stacking using vertical interconnection by through-dielectric via structures and methods for making the same
US10629616B1 (en) 2019-02-13 2020-04-21 Sandisk Technologies Llc Bonded three-dimensional memory devices and methods of making the same by replacing carrier substrate with source layer
US11201107B2 (en) 2019-02-13 2021-12-14 Sandisk Technologies Llc Bonded three-dimensional memory devices and methods of making the same by replacing carrier substrate with source layer
JP2021044397A (ja) 2019-09-11 2021-03-18 キオクシア株式会社 半導体記憶装置
JP2021044446A (ja) 2019-09-12 2021-03-18 キオクシア株式会社 半導体記憶装置及びその製造方法
CN111033739B (zh) 2019-11-05 2022-06-28 长江存储科技有限责任公司 键合的三维存储器件及其形成方法
US11282815B2 (en) 2020-01-14 2022-03-22 Micron Technology, Inc. Methods of forming microelectronic devices, and related microelectronic devices and electronic systems
US11393807B2 (en) 2020-03-11 2022-07-19 Peter C. Salmon Densely packed electronic systems
US11705367B2 (en) 2020-06-18 2023-07-18 Micron Technology, Inc. Methods of forming microelectronic devices, and related microelectronic devices, memory devices, electronic systems, and additional methods
US11239207B1 (en) 2020-07-24 2022-02-01 Micron Technology, Inc. Semiconductor die stacks and associated systems and methods

Also Published As

Publication number Publication date
TWI789773B (zh) 2023-01-11
US20230207454A1 (en) 2023-06-29
US20210398897A1 (en) 2021-12-23
US11699652B2 (en) 2023-07-11
US20240213150A1 (en) 2024-06-27
WO2021257238A1 (en) 2021-12-23
US11929323B2 (en) 2024-03-12
CN115917740A (zh) 2023-04-04

Similar Documents

Publication Publication Date Title
TWI789775B (zh) 形成微電子裝置的方法、及相關的微電子裝置、記憶體裝置、電子系統、及其他方法
US12046582B2 (en) Methods of forming microelectronic devices including source structures overlying stack structures
TWI789773B (zh) 形成微電子裝置之方法及相關之微電子裝置及電子系統
TWI789774B (zh) 微電子裝置、及相關的方法、記憶體裝置、及電子系統
CN113823631B (zh) 形成微电子装置的方法及相关的微电子装置和电子系统
WO2022261596A1 (en) Microelectronic devices, related electronic systems, and methods of forming microelectronic devices
US11825658B2 (en) Methods of forming microelectronic devices and memory devices
CN114093878B (zh) 微电子装置及相关存储器装置、电子系统及方法
TW202315060A (zh) 微電子裝置、相關記憶體裝置及電子系統及形成微電子裝置的方法
US20230207505A1 (en) Microelectronic devices, related electronic systems, and methods of forming microelectronic devices
TW202308121A (zh) 形成微電子裝置之方法及相關之微電子裝置及電子系統
TW202308112A (zh) 用於形成微電子裝置之方法,以及相關之微電子裝置及電子系統
TWI857356B (zh) 形成微電子裝置之方法、及相關微電子裝置、記憶體裝置及電子系統
TWI850748B (zh) 包含電容器結構之微電子裝置及相關電子系統及方法
TW202329336A (zh) 形成微電子裝置之方法、及相關微電子裝置、記憶體裝置及電子系統
JP2024538777A (ja) マイクロ電子デバイスを形成する方法、並びに関連するマイクロ電子デバイス、メモリデバイス、及び電子システム
TW202329409A (zh) 包含電容器結構之微電子裝置及相關電子系統及方法