TW202139437A - 具有背面源極接觸的立體記憶體元件 - Google Patents

具有背面源極接觸的立體記憶體元件 Download PDF

Info

Publication number
TW202139437A
TW202139437A TW109119641A TW109119641A TW202139437A TW 202139437 A TW202139437 A TW 202139437A TW 109119641 A TW109119641 A TW 109119641A TW 109119641 A TW109119641 A TW 109119641A TW 202139437 A TW202139437 A TW 202139437A
Authority
TW
Taiwan
Prior art keywords
layer
semiconductor layer
contact
dimensional
memory device
Prior art date
Application number
TW109119641A
Other languages
English (en)
Other versions
TWI738381B (zh
Inventor
張坤
吳林春
文犀 周
夏志良
霍宗亮
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Application granted granted Critical
Publication of TWI738381B publication Critical patent/TWI738381B/zh
Publication of TW202139437A publication Critical patent/TW202139437A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/50Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/0805Shape
    • H01L2224/08057Shape in side view
    • H01L2224/08058Shape in side view being non uniform along the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • H01L2224/80357Bonding interfaces of the bonding area being flush with the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06524Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/145Read-only memory [ROM]
    • H01L2924/1451EPROM
    • H01L2924/14511EEPROM

Abstract

公開了立體(3D)記憶體元件及其形成方法的實施例。在一個示例中,立體(3D)記憶體元件包括:基底;基底上的週邊電路;週邊電路上方的包括交錯的導電層和介電層的記憶體堆疊層;記憶體堆疊層上方的第一半導體層;在第一半導體層上方並與第一半導體層接觸的第二半導體層;多個通道結構,各個通道結構垂直延伸穿過記憶體堆疊層和第一半導體層;以及在記憶體堆疊層上方並與第二半導體層接觸的源極接觸。

Description

具有背面源極接觸的立體記憶體元件
本發明的實施例涉及立體(3D)記憶體元件及其製造方法。
透過改進製程技術、電路設計、程式設計演算法和製造製程,將平面儲存單元縮放至較小尺寸。然而,隨著儲存單元的特徵尺寸接近下限,平面製程和製造技術變得具有挑戰性且成本高昂。結果,用於平面儲存單元的儲存密度接近上限。
立體(3D)儲存架構可以解決平面儲存單元中的密度限制。立體(3D)儲存架構包括儲存陣列和用於控制存入或讀取儲存陣列的信號的週邊元件。
本文公開了立體(3D)記憶體元件及其形成方法的實施例。
在一個示例中,立體(3D)記憶體元件包括:基底;基底上的週邊電路;週邊電路上方的包括交錯的導電層和介電層的記憶體堆疊層;記憶體堆疊層上方的第一半導體層;在第一半導體層上方並與第一半導體層接觸的第二半導體層;多個通道結構,各個通道結構垂直延伸穿過記憶體堆疊層和第一半導體層;以及在記憶體堆疊層上方並與第二半導體層接觸的源極接觸。
在另一個示例中,立體(3D)記憶體元件包括:基底;基底上方的包括交錯的導電層和介電層的記憶體堆疊層;記憶體堆疊層上方的N型摻雜的半導體層;多個通道結構,各個通道結構穿過記憶體堆疊層垂直延伸到N型摻雜的半導體層中;以及在記憶體堆疊層上方並與N型摻雜的半導體層接觸的源極接觸。
在又一個示例中,立體(3D)記憶體元件包括第一半導體結構、第二半導體結構以及第一半導體結構和第二半導體結構之間的鍵合介面。第一半導體結構包括週邊電路。第二半導體結構包括:記憶體堆疊層,其包括交錯的導電層和介電層;N型摻雜的半導體層;多個通道結構,各個通道結構穿過記憶體堆疊層垂直延伸到N型摻雜的半導體層中並且電性連接到週邊電路;以及絕緣結構,該絕緣結構垂直延伸穿過記憶體堆疊層並橫向延伸以將多個通道結構分離成多個塊。
綜合本發明所述的各實施例,在本發明的一個實施例中,提供一種立體(3D)記憶體元件,包括:一基底,所述基底上的一週邊電路,所述週邊電路上方的一記憶體堆疊層,所述記憶體堆疊層包括多個交錯的導電層和多個介電層,所述記憶體堆疊層上方的一第一半導體層,在所述第一半導體層上方並與所述第一半導體層接觸的一第二半導體層,多個通道結構,各個通道結構垂直延伸穿過所述記憶體堆疊層和所述第一半導體層,以及在所述記憶體堆疊層上方並與所述第二半導體層接觸的一源極接觸。
在本發明的其中一些實施例中,其中,所述第一半導體層和所述第二半導體層中的各個包括N型阱。
在本發明的其中一些實施例中,其中,所述第二半導體層包括單晶矽。
在本發明的其中一些實施例中,其中,所述第一半導體層包括多晶矽。
在本發明的其中一些實施例中,還包括在所述源極接觸上方,並電性連接到所述源極接觸的一互連層。
在本發明的其中一些實施例中,還包括穿過所述第二半導體層的一第一接觸,其中,所述第一半導體層至少透過所述第二半導體層、所述源極接觸、所述互連層和所述第一接觸,來電性連接到所述週邊電路。
在本發明的其中一些實施例中,還包括一絕緣結構,所述絕緣結構垂直延伸穿過所述記憶體堆疊層,並且橫向延伸以將所述多個通道結構分離成多個塊。
在本發明的其中一些實施例中,其中,所述絕緣結構填充有一種或多種介電材料。
在本發明的其中一些實施例中,其中,所述絕緣結構的一頂表面與所述第一半導體層的一底表面齊平。
在本發明的其中一些實施例中,其中,所述源極接觸與所述絕緣結構對準。
在本發明的其中一些實施例中,其中,各個所述通道結構垂直延伸到所述第二半導體層中。
在本發明的其中一些實施例中,其中,所述第二半導體層的一橫向尺寸大於所述第一半導體層的一橫向尺寸。
在本發明的其中一些實施例中,還包括在所述週邊電路和所述記憶體堆疊層之間的一鍵合介面。
在本發明的其中一些實施例中,還包括穿過所述第二半導體層的一第二接觸,其中,所述互連層包括電性連接至所述第二接觸的一接觸襯墊。
在本發明的一個實施例中,提供一種立體(3D)記憶體元件,包括:一基底,所述基底上方的一記憶體堆疊層,所述記憶體堆疊層包括交錯的多個導電層和多個介電層,所述記憶體堆疊層上方的一N型摻雜的半導體層,多個通道結構,各個通道結構穿過所述記憶體堆疊層,並垂直延伸到所述N型摻雜的半導體層中,以及在所述記憶體堆疊層上方並與所述N型摻雜的半導體層接觸的一源極接觸。
在本發明的其中一些實施例中,還包括一絕緣結構,所述絕緣結構垂直延伸穿過所述記憶體堆疊層,並且橫向延伸以將所述多個通道結構分離成多個塊。
在本發明的其中一些實施例中,其中,所述N型摻雜的半導體層包括:包括多晶矽的一第一N型摻雜的半導體層,以及包括單晶矽的一第二N型摻雜的半導體層。
在本發明的一個實施例中,提供一種立體(3D)記憶體元件,包括:一第一半導體結構,其包括一週邊電路,一第二半導體結構,包括:一記憶體堆疊層,其包括交錯的多個導電層和多個介電層,一N型摻雜的半導體層,多個通道結構,其中各個通道結構穿過所述記憶體堆疊層,並垂直延伸到所述N型摻雜的半導體層中,並且電性連接到所述週邊電路,以及一絕緣結構,其垂直延伸穿過所述記憶體堆疊層,並橫向延伸以將所述多個通道結構分離成多個塊,以及位於所述第一半導體結構和所述第二半導體結構之間的一鍵合介面。
在本發明的其中一些實施例中,其中,所述第二半導體結構還包括與所述N型摻雜的半導體層接觸,並與所述絕緣結構對準的一源極接觸。
在本發明的其中一些實施例中,其中,所述N型摻雜的半導體層包括:包括多晶矽的一第一N型摻雜的半導體層,以及包括單晶矽的一第二N型摻雜的半導體層。
儘管對具體配置和佈置進行了討論,但應當理解,這只是出於例示性目的而進行的。相關領域中的技術人員將認識到,可以使用其它配置和佈置而不脫離本發明的精神和範圍。對相關領域的技術人員顯而易見的是,本發明還可以用於多種其它應用中。
要指出的是,在說明書中提到“一個實施例”、“實施例”、“示例性實施例”、“一些實施例”等指示所述的實施例可以包括特定特徵、結構或特性,但未必各個實施例都包括該特定特徵、結構或特性。此外,這種短語未必是指同一個實施例。另外,在結合實施例描述特定特徵、結構或特性時,結合其它實施例(無論是否明確描述)實現這種特徵、結構或特性應在相關領域技術人員的知識範圍內。
通常,可以至少部分從上下文中的使用來理解術語。例如,至少部分取決於上下文,本文中使用的術語“一個或多個”可以用於描述單數意義的任何特徵、結構或特性,或者可以用於描述複數意義的特徵、結構或特性的組合。類似地,至少部分取決於上下文,例如“一”或“所述”的術語同樣可以被理解為傳達單數使用或傳達複數使用。另外,術語“基於”可以被理解為不一定旨在傳達一組排他的因素,並且同樣至少部分地取決於上下文,術語“基於”反而可以允許存在不一定必須明確描述的附加因素。
應當容易理解,本發明中的“在…上”、“在…上方”和“在…之上”的含義應當以最寬方式被解讀,以使得“在…上”不僅表示“直接在”某物“上”而且還包括在某物“上”且其間有居間特徵或層的含義,並且“在…上方”或“在…之上”不僅表示“在”某物“上方”或“之上”,而且還可以包括其“在”某物“上方”或“之上”且其間沒有居間特徵或層(即,直接在某物上)的含義。
此外,例如“在…下”、“在…下方”、“下部”、“在…上方”、“上部”等空間相對術語在本文中為了描述方便可以用於描述一個元件或特徵與另一個或多個元件或特徵的如圖中所示的關係。空間相對術語旨在涵蓋除了在附圖中所描繪的取向之外的在設備使用或操作步驟中的不同取向。設備可以以另外的方式被定向(旋轉90度或在其它取向),並且本文中使用的空間相對描述詞可以類似地被相應解釋。
如本文中使用的,術語“基底”是指向其上增加後續材料層的材料。基底自身可以被圖案化。增加在基底頂部的材料可以被圖案化或者可以保持不被圖案化。此外,基底可以包括寬範圍的半導體材料,例如矽、鍺、砷化鎵、磷化銦等。替代地,基底可以由例如玻璃、塑膠或藍寶石晶圓的非導電材料製成。
如本文中使用的,術語“層”是指包括具有厚度的區域的材料部分。層可以在下方或上方結構的整體之上延伸,或者可以具有小於下方或上方結構範圍的範圍。此外,層可以是厚度小於連續結構的厚度的均質或非均質連續結構的區域。例如,層可以位於在連續結構的頂表面和底表面之間或在頂表面和底表面處的任何水平面對之間。層可以水平、垂直和/或沿傾斜表面延伸。基底可以是層,在其中可以包括一個或多個層,和/或可以在其上、其上方和/或其下方具有一個或多個層。層可以包括多個層。例如,互連層可以包括一個或多個導體和接觸層(其中形成互連線和/或垂直互連訪問(過孔)接觸)和一個或多個介電層。
如本文使用的,術語“標稱/標稱地”是指在產品或製程的設計階段期間設置的用於部件或製程操作步驟的特性或參數的期望或目標值,以及高於和/或低於期望值的值的範圍。值的範圍可能是由於製造製程或容限中的輕微變化導致的。如本文使用的,術語“大約”指示可以基於與主題半導體元件相關聯的特定技術節點而變化的給定量的值。基於特定技術節點,術語“大約”可以指示給定量的值,其例如在值的10%-30%(例如,值的±10%、±20%或±30%)內變化。
如本文使用的,術語“立體(3D)記憶體元件”是指一種半導體元件,其在橫向取向的基底上具有垂直取向的儲存單元電晶體串(在本文中被稱為“記憶體串”,例如NAND記憶體串),以使得所述記憶體串相對於基底在垂直方向上延伸。如本文使用的,術語“垂直/垂直地”表示標稱地垂直於基底的橫向表面。
在例如立體(3D) NAND記憶體元件的某些立體(3D)記憶體元件中,縫隙結構(例如,閘極線縫隙(GLS))用於提供從元件的正面到儲存陣列的源極(例如陣列公共源(ACS))的電性連接。然而,在字元線和源極接觸之間也將會產生漏電流和寄生電容,即使在其間存在間隔體,正面源極接觸也可能影響立體(3D)記憶體元件的電性能。間隔體的形成也使製造製程複雜化。除了影響電性能外,縫隙結構通常還包括壁形的多晶矽和/或金屬填充物,它們可能會引入局部應力以引起晶圓彎曲或翹曲,進而降低了產量。
此外,一些立體(3D) NAND記憶體元件,包括選擇性地生長在通道結構底部的半導體插塞。然而,隨著立體(3D) NAND記憶體元件的層級數量增加,尤其是在多堆疊架構的情況下,底部半導體插塞的製造涉及各種問題,例如重疊控制、磊晶層形成、以及通道孔底部處的記憶體膜和半導體通道的蝕刻(也稱為“SONO打孔”),這進一步使製造製程複雜化並且可能降低成品率。
根據本發明的各種實施例,提供了具有背面源極接觸的立體(3D)記憶體元件。透過將源極接觸從正面移動到背面,可以減少各個儲存單元的成本,因為可以增加有效儲存單元陣列的面積,並且可以跳過間隔體形成製程。例如,透過避免字元線和源極接觸之間的洩漏電流和寄生電容,並且透過減小由正面縫隙結構(作為源極接觸)引起的局部應力,還可以改善元件性能。在本發明的其中一些實施例中,立體(3D)記憶體元件不包括選擇性地生長在通道結構的底部的半導體插塞,其被包圍通道結構的側壁的半導體層(例如,N型阱)代替,這可以使閘極引起的汲極洩漏(GIDL)輔助的主體偏壓用於擦除操作步驟。結果,可以避免與底部半導體插塞相關聯的各種問題,例如重疊控制、磊晶層形成和SONO打孔,進而提高了產量。
圖1示出了根據本發明的一些實施例的具有背面源極接觸的示例性立體(3D)記憶體元件100的橫截面的側視圖。在本發明的其中一些實施例中,立體(3D)記憶體元件100是包括第一半導體結構102和堆疊在第一半導體結構102之上的第二半導體結構104的鍵合晶片。根據一些實施例,第一半導體結構102和第二半導體結構104在它們之間的鍵合介面106處接合。如圖1所示,第一半導體結構102可以包括基底101,該基底101可以包括矽(例如,單晶矽,c-Si)、矽鍺(SiGe)、砷化鎵(GaAs)、鍺(Ge)、絕緣體上矽(SOI)、或其他任何合適的材料。
立體(3D)記憶體元件100的第一半導體結構102可以在基底101上包括週邊電路108。要注意的是,圖3中包括x、y和z軸以說明立體(3D)記憶體元件100中的部件的空間關係。基底101包括在xy平面中橫向延伸的兩個橫向表面:晶圓正面上的正表面和晶圓的與正面相對的背面上的背表面。x方向和y方向是晶圓平面中的兩個正交方向:x方向是字元線方向,而y方向是位元線方向。z軸垂直於x和y軸。如本文所使用的,當基底(例如,基底101)在z方向(垂直於xy平面的垂直方向)上位於半導體元件(例如立體(3D)記憶體元件100)的最低平面中時,在z方向上半導體元件的一個部件(例如,層或元件)是在另一部件(例如,層或元件)“上”、“上方”還是“下方”是相對於半導體元件的基底確定的。在整個本發明中,應用了用於描述空間關係的相同概念。
在本發明的其中一些實施例中,週邊電路108被配置為控制和感測立體(3D)記憶體元件100。週邊電路108可以是用於促進立體(3D)記憶體元件100的操作步驟的任何合適的數位、類比和/或混合信號控制和感測電路,包括但不限於頁面緩衝器、解碼器(例如,行解碼器和列解碼器)、感測放大器、驅動器(例如,字元線驅動器)、電荷泵、電流或電壓基準、或電路的任何主動或被動部件(例如,電晶體、二極體、電阻器或電容器)。週邊電路108可以包括在基底101“上”形成的電晶體,其中,電晶體的全部或部分形成在基底101中(例如,在基底101的頂面下方)和/或直接在基底101上。也可以在基底101中形成隔離區(例如,淺溝槽隔離(淺溝槽隔離(STI)))和摻雜區(例如,電晶體的源極區和汲極區)。根據一些實施例,電晶體是具有先進邏輯製程(例如90 奈米、65 奈米、45 奈米、32 奈米、28 奈米、20 奈米、16 奈米、14 奈米、10 奈米、7 奈米、5 奈米、3奈米等的技術節點)的高速電晶體。應當理解,在本發明的其中一些實施例中,週邊電路108還可以包括與先進邏輯製程相容的任何其他電路,包括例如處理器和可程式設計邏輯元件(PLD)的邏輯電路、或者例如靜態隨機存取記憶體(SRAM)的儲存電路。
在本發明的其中一些實施例中,立體(3D)記憶體元件100的第一半導體結構102還包括在週邊電路108上方的互連層(未示出),以向和從週邊電路108傳輸電信號。互連層可以包括多個互連(在本文中也稱為“接觸”),包括橫向互連線和垂直互連(VIA)接觸。如本文中所使用的,術語“互連”可以廣泛地包括任何合適類型的互連,例如中端製程(中段(MEOL)互連)互連和後端製程(後段(BEOL)互連)互連。互連層還可以包括可以在其中形成互連線和VIA接觸的一個或多個層間介電(ILD)層(也稱為“金屬間介電(IMD)層”)。即,互連層可以在多個ILD層中包括互連線和VIA接觸。互連層中的互連線和VIA接觸可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、矽化物或它們的任何組合。互連層中的ILD層可以包括介電材料,該介電材料包括但不限於氧化矽、氮化矽、氮氧化矽、低介電常數(low-k)介電或其任何組合。
如圖1所示,立體(3D)記憶體元件100的第一半導體結構102還可以包括在鍵合介面106處並且在互連層和週邊電路108上方的鍵合層110。鍵合層110可以包括多個鍵合接觸111和電性隔離鍵合接觸111的介電層。鍵合接觸111可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、矽化物或其任何組合。鍵合層110的剩餘區域可以由介電形成,所述介電包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電或其任何組合。鍵合層111中的鍵合接觸111和周圍的介電可以用於混合鍵合。
類似地,如圖1所示,立體(3D)記憶體元件100的第二半導體結構104還可以包括在鍵合介面106處並且在第一半導體結構102的鍵合層110上方的鍵合層112。鍵合層112可以包括多個鍵合接觸113和電性隔離鍵合接觸113的介電層。鍵合接觸113可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、矽化物或其任何組合。鍵合層112的剩餘區域可以由包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電或其任何組合的介電形成。鍵合層112中的鍵合接觸113和周圍的介電可以用於混合鍵合。根據一些實施例,鍵合接觸113在鍵合介面106處與鍵合接觸111接觸。
如以下詳細描述的,第二半導體結構104可以在鍵合介面106處,以面對面的方式鍵合在第一半導體結構102的頂部上。在本發明的其中一些實施例中,作為混合鍵合(也稱為“金屬/介電混合鍵合”)的結構,鍵合介面106設置在鍵合層110與鍵合層112之間,混合鍵合是一種直接鍵合技術(例如,不使用中間層(例如焊料或黏合劑)在表面之間形成鍵合)並可以同時獲得金屬-金屬鍵合和介電-介電鍵合。在本發明的其中一些實施例中,鍵合介面106是鍵合層112和鍵合層110相遇並鍵合的地方。實際上,鍵合介面106可以是具有一定厚度的層,其包括第一半導體結構102的鍵合層110的頂表面和第二半導體結構104的鍵合層112的底表面。
在本發明的其中一些實施例中,立體(3D)記憶體元件100的第二半導體結構104還包括在鍵合層112上方的互連層(未示出)以傳輸電信號。互連層可以包括多個互連,例如中段(MEOL)互連和後段(BEOL)互連。互連層還可以包括一個或多個ILD層,其中可以形成互連線和VIA接觸。互連層中的互連線和VIA接觸可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、矽化物或其任何組合。互連層中的ILD層可以包括介電材料,該介電材料包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電或其任何組合。
在本發明的其中一些實施例中,立體(3D)記憶體元件100是NAND快閃記憶體記憶體元件,其中以NAND記憶體串的陣列的形式提供儲存單元。如圖1所示,立體(3D)記憶體元件100的第二半導體結構104可以包括用作NAND記憶體串的陣列的通道結構124的陣列。如圖1所示,各個通道結構124可以垂直延伸穿過多對,每對包括導電層116和介電層118。交錯的導電層116和介電層118是記憶體堆疊層114的部分。記憶體堆疊層114中的導電層116和介電層118對的數量(例如32、64、96、128、160、192、224、256或更多)決定了立體(3D)記憶體設備100中的儲存單元的數量。應理解,在本發明的其中一些實施例中,記憶體堆疊層114可以具有多堆疊架構(未示出),其包括彼此堆疊的多個記憶體堆疊。各個記憶體堆疊中的導電層116和介電層118對的數量可以相同或不同。
記憶體堆疊層114可以包括多個交錯的導電層116和介電層118。記憶體堆疊層114中的導電層116和介電層118可以在垂直方向上交替。換句話說,除了在記憶體堆疊層114的頂部或底部的那些層之外,各個導電層116可以在兩側上與兩個介電層118鄰接,並且各個介電層118可以在兩側上與兩個導電層116鄰接。導電層116可以包括導電材料,該導電材料包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、多晶矽、摻雜矽、矽化物或其任何組合。各個導電層116可以包括由黏合層和閘極介電層包圍的閘電極(閘極線)。導電層116的閘電極可以作為字元線橫向延伸,終止於記憶體堆疊層114的一個或多個階梯結構。介電層118可以包括介電材料,包括但不限於氧化矽、氮化矽、氮氧化矽、或其任何組合。
如圖1所示,立體(3D)記憶體元件100的第二半導體結構104還可以包括在記憶體堆疊層114上方的第一半導體層120和在第一半導體層120上方並與第一半導體層120接觸的第二半導體層122。在本發明的其中一些實施例中,第一半導體層120和第二半導體層122中的各個是N型摻雜的半導體層,例如,摻雜有例如磷(P)或砷(As)的N型摻雜劑的矽層。在那些情況下,第一半導體層120和第二半導體層122可以共同視為記憶體堆疊層114上方的N型摻雜的半導體層120/122。在本發明的其中一些實施例中,第一半導體層120和第二半導體層122中的各個包括N型阱。即,第一半導體層120和第二半導體層122中的各個可以是在P型基底中摻雜有例如P或As的N型摻雜劑的區域。可以理解,第一半導體層120和第二半導體層122中的摻雜濃度可以相同或不同。根據一些實施例,第一半導體層120包括多晶矽,例如,N型摻雜的多晶矽。如以下詳細描述的,可以透過薄膜沉積和/或磊晶生長在P型矽基底上方形成第一半導體層120。相反地,根據一些實施例,第二半導體層122包括單晶矽,例如,N型摻雜的單晶矽。如以下詳細描述的,第二半導體層122可以透過將N型摻雜劑注入具有單晶矽的P型矽基底中來形成。在本發明的其中一些實施例中,第二半導體層122在x方向(例如,字元線方向)上的橫向尺寸大於第一半導體層120在x方向上的橫向尺寸。
在本發明的其中一些實施例中,各個通道結構124包括填充有半導體層(例如,作為半導體通道128)和複合介電層(例如,作為記憶體膜126)的通道孔。在本發明的其中一些實施例中,半導體通道128包括矽,例如非晶矽、多晶矽或單晶矽。在本發明的其中一些實施例中,記憶體膜126是包括穿隧層、儲存層(也稱為“電荷捕捉層”)和阻擋層的複合層。通道結構124的剩餘空間可以部分地或全部地被覆蓋層填充,該覆蓋層包括例如氧化矽的介電材料和/或氣隙。通道結構124可以具有圓柱形狀(例如,柱形狀)。根據一些實施例,記憶體膜126的覆蓋層、半導體通道128、穿隧層、儲存層和阻擋層從柱的中心朝著柱的外表面按此順序徑向地佈置。穿隧層可以包括氧化矽、氮氧化矽或其任何組合。儲存層可以包括氮化矽、氮氧化矽、矽或其任何組合。阻擋層可以包括氧化矽、氮氧化矽、高k介電或其任何組合。在一個示例中,記憶體膜126可以包括氧化矽/氮氧化矽/氧化矽(ONO)的複合層。
在本發明的其中一些實施例中,通道結構124還包括在通道結構124的底部部分(例如,在下端)中的通道插塞129。如本文所用,當基底101位於立體(3D)記憶體元件100的最低平面中時,部件(例如,通道結構124)的“上端”是在z方向上更遠離基底101的一端,而部件(例如,通道結構124)的“下端”是在z方向上更靠近基底101的一端。通道插塞129可以包括半導體材料(例如多晶矽)。在本發明的其中一些實施例中,通道插塞129用作NAND記憶體串的汲極。
如圖1所示,各個通道結構124可以垂直延伸穿過記憶體堆疊層114的交錯的導電層116和介電層118以及第一半導體層120,例如,N型摻雜的多晶矽層。在本發明的其中一些實施例中,第一半導體層120包圍通道結構124的部分,並與包括多晶矽的半導體通道128接觸。即,根據一些實施例,記憶體膜126在通道結構124的鄰接第一半導體層120的部分處斷開,進而曝露半導體通道128以使其與周圍的第一半導體層120接觸。因此,包圍半導體通道128並與半導體通道128接觸的第一半導體層120可以用作通道結構124的“側壁半導體插塞”,以代替如上所述的“底部半導體插塞”,這可以減少例如重疊控制、磊晶層形成、以及SONO打孔的問題。
在本發明的其中一些實施例中,各個通道結構124可以進一步垂直延伸到第二半導體層122中,例如,延伸到N型摻雜的單晶矽層中。即,根據一些實施例,各個通道結構124穿過記憶體堆疊層114垂直延伸到N型摻雜的半導體層(包括第一半導體層120和第二半導體層122)中。如圖1所示,根據一些實施例,通道結構124的頂部部分(例如,上端)在第二半導體層122中。在本發明的其中一些實施例中,第一半導體層120和第二半導體層122中的各個是N型摻雜的半導體層,例如,N型阱,以使閘極引起的汲極洩漏(GIDL)輔助的主體偏壓能夠用於擦除操作步驟,這與P阱體擦除操作步驟相反。NAND記憶體串的源極選擇閘極周圍的閘極引起的汲極洩漏(GIDL)可以生成進入NAND記憶體串的空穴電流,以提高用於擦除操作步驟的主體電位。
如圖1所示,立體(3D)記憶體元件100的第二半導體結構104還可以包括絕緣結構130,各個絕緣結構130垂直延伸穿過記憶體堆疊層114的交錯的導電層116和介電層118。根據一些實施例,與進一步延伸穿過第一半導體層120的通道結構124不同,絕緣結構130在第一半導體層120處停止,即,不垂直延伸到N型摻雜的半導體層中。即,絕緣結構130的頂表面可以與第一半導體層120的底表面齊平。各個絕緣結構130也可以橫向延伸以將通道結構124分離成多個塊。即,可以透過絕緣結構130將記憶體堆疊層114劃分為多個記憶體塊,進而可以將通道結構124的陣列分離成各個記憶體塊。與上述現有立體(3D) NAND記憶體元件中包括正面ACS接觸的縫隙結構不同,根據一些實施例,絕緣結構130在其中不包括任何接觸(即,不用作源極接觸),因此不會與導電層116(包括字元線)引入寄生電容和洩漏電流。在本發明的其中一些實施例中,各個絕緣結構130包括填充有一種或多種介電材料的開口(例如,縫隙),所述介電材料包括但不限於氧化矽、氮化矽、氮氧化矽或其任何組合。在一個示例中,各個絕緣結構130可以填充有氧化矽。
代替正面源極接觸,立體(3D)記憶體元件100可以包括背面源極接觸132,其在記憶體堆疊層114上方並且與例如N型摻雜的半導體層的第二半導體層122接觸,如圖1所示。源極接觸132和記憶體堆疊層114(以及穿過其的絕緣結構130)可以設置在半導體層122(減薄的基底)的相對側,因此被視為“背面”源極接觸。在本發明的其中一些實施例中,源極接觸132進一步延伸到第二半導體層122中,並且透過第二半導體層122電性連接到第一半導體層120和通道結構124的半導體通道128。應理解,源極接觸132延伸到第二半導體層122中的深度可以在不同示例中變化。在第二半導體層122包括N型阱的一些實施例中,源極接觸132在本文中也被稱為“N型阱拾取(pick-up)”。在本發明的其中一些實施例中,源極接觸132與絕緣結構130對準。源極接觸132可以與絕緣結構130橫向對準,即,在至少一個橫向方向上對準。在一個示例中,源極接觸132和絕緣結構130可以在y方向(例如,位元線方向)上對準。在另一個示例中,源極接觸132和絕緣結構130可以在x方向(例如,字元線方向)上對準。源極接觸132可以包括任何合適類型的接觸。在本發明的其中一些實施例中,源極接觸132包括VIA接觸。在本發明的其中一些實施例中,源極接觸132包括橫向延伸的壁形接觸。源極接觸132可以包括一個或多個導電層,例如金屬層(例如,W、Co、Cu或Al)或被黏合層(例如,氮化鈦(TiN))包圍的矽化物層。
如圖1所示,立體(3D)記憶體元件100還可以包括後段(BEOL)互連層133,該後段(BEOL)互連層133在源極接觸132上方並且與源極接觸132接觸,以用於襯墊引出,例如在立體(3D)記憶體元件100與外部電路之間傳輸電信號。在本發明的其中一些實施例中,互連層133包括在第二半導體層122上的一個或多個ILD層134和在ILD層134上的重新分佈層136。根據一些實施例,源極接觸132的上端與ILD層134的頂表面和重新分佈層136的底表面齊平,並且源極接觸132穿過ILD層134垂直延伸到第二半導體層122中。互連層133中的ILD層134可以包括介電材料,該介電材料包括但不限於氧化矽、氮化矽、氮氧化矽、低k介電或其任何組合。互連層133中的重新分佈層136可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、矽化物或其任何組合。在一個示例中,重新分佈層136包括鋁。在本發明的其中一些實施例中,互連層133還包括鈍化層138,作為用於立體(3D)記憶體元件100的鈍化和保護的最外層。重新分佈層136的部分可以作為接觸襯墊140從鈍化層138曝露。即,立體(3D)記憶體元件100的互連層133還可以包括用於線鍵合和/或與插入件鍵合的接觸襯墊140。
在本發明的其中一些實施例中,立體(3D)記憶體元件100的第二半導體結構104還包括穿過第二半導體層122的接觸142和接觸144。根據一些實施例,由於第二半導體層122可以是減薄的基底,例如,P型矽基底的N型阱,接觸142和接觸144是穿矽接觸(TSC)。在本發明的其中一些實施例中,接觸142延伸穿過第二半導體層122和ILD層134以與重新分佈層136接觸,使得第一半導體層120透過第二半導體層122、源極接觸132和互連層133的重新分佈層136電性連接到接觸142。在本發明的其中一些實施例中,接觸144延伸穿過第二半導體層122和ILD層134,以與接觸襯墊140接觸。接觸142和144均可以包括一個或多個導電層,例如金屬層(例如W、Co、Cu或Al)或被黏合層(例如TiN)包圍的矽化物層。在本發明的其中一些實施例中,至少接觸144還包括間隔體(例如,介電層),以將接觸144與第二半導體層122電絕緣。
在本發明的其中一些實施例中,立體(3D)記憶體元件100還包括週邊接觸146和週邊接觸148,各個週邊接觸垂直延伸到記憶體堆疊層114外部的第二半導體層122(例如,P型矽基底的N型阱)。各個週邊接觸146或週邊接觸148的深度可以大於記憶體堆疊層114的深度,以在記憶體堆疊層114外部的週邊區中從鍵合層112垂直延伸到第二半導體層122。在本發明的其中一些實施例中,週邊接觸146在接觸142下方並與接觸142接觸,使得第一半導體層120至少透過第二半導體層122、源極接觸132、互連層133、接觸142和週邊接觸146電性連接到第一半導體結構102中的週邊電路108。在本發明的其中一些實施例中,週邊接觸148在接觸144下方並與接觸144接觸,使得第一半導體結構102中的週邊電路108至少透過接觸144和週邊接觸148電性連接到接觸襯墊140以用於襯墊引出。週邊接觸146和週邊接觸148均可以包括一個或多個導電層,例如金屬層(例如W、Co、Cu或Al)或者被黏合層(例如,TiN)包圍的矽化物層。
如圖1所示,立體(3D)記憶體元件100還包括作為互連結構的部分的各種局部接觸(也稱為“C1”),其與記憶體堆疊層114中的結構直接接觸。在本發明的其中一些實施例中,局部接觸包括均位於相應的通道結構124的下端下方並與之接觸的通道局部接觸150。各個通道局部接觸150可以電性連接到用於位元線扇出(fan-out)的位元線接觸(未示出)。在本發明的其中一些實施例中,局部接觸還包括字元線局部接觸152,其分別在記憶體堆疊層114的階梯結構處的相應的導電層116(包括字元線)下方並與其接觸以用於字元線扇出。例如通道局部接觸150和字元線局部接觸152的局部接觸可以至少透過鍵合層112和鍵合層110電性連接到第一半導體結構102的週邊電路108。例如通道局部接觸150和字元線局部接觸152的局部接觸均可以包括一個或多個導電層,例如金屬層(例如,W、Co、Cu或Al)或被黏合層(例如,TiN)包圍的矽化物層。
圖2A示出了根據本發明的一些實施例的具有背面源極接觸的示例性立體(3D)記憶體元件200的橫截面的平面圖。根據一些實施例,立體(3D)記憶體元件200可以是圖1中的立體(3D)記憶體元件100的一個示例,並且圖2A可以示出圖1A中的立體(3D)記憶體元件100的AA平面中的橫截面的平面圖。即,圖2A示出了立體(3D)記憶體元件100的第二半導體結構104的正面的平面圖的一個示例。
如圖2A所示,立體(3D)記憶體元件200包括中央階梯區204,該中央階梯區204在x方向(例如,字元線方向)上橫向地將記憶體堆疊層分成兩個部分:第一核心陣列區206A和第二核心陣列區206B,根據一些實施例,其中的各個包括通道結構210(對應於圖1中的通道結構124)的陣列。應當理解,階梯區和核心陣列區的佈局不限於圖2A的示例,並且可以包括任何其他合適的佈局,例如在記憶體堆疊層的邊緣處具有側面階梯區。立體(3D)記憶體元件200還包括在y方向(例如,位元線方向)上的平行絕緣結構208(對應於圖1中的絕緣結構130),根據一些實施例,各個絕緣結構208在x方向上橫向延伸以將核心陣列區206A和核心陣列區206以及其中的通道結構210的陣列分離成塊202。立體(3D)記憶體元件200在塊202中還可以包括在y方向上的平行汲極選擇閘極切口212,以將塊202進一步分離成指狀物。在現有的立體(3D)記憶體元件中,正面源極接觸設置在絕緣結構208的對應部分(例如,正面ACS接觸)處,這會中斷某些通道結構210(例如,在區域214中)的正面位元線扇出,而與現有的立體(3D)記憶體元件不同,在沒有正面源極接觸的立體(3D)記憶體元件200中,包括區域214中的通道結構在內的通道結構210全都可以具有從正面的相應位元線扇出。結果,可以透過將源極接觸移動到立體(3D)記憶體元件200的背面來增加核心陣列區206A和核心陣列區206B的有效面積。
圖2B示出了根據本發明的一些實施例的具有背面源極接觸的示例性立體(3D)記憶體元件的橫截面的另一平面圖。根據一些實施例,立體(3D)記憶體元件200可以是圖1中的立體(3D)記憶體元件100的一個示例,並且圖2B示出了圖1A的立體(3D)記憶體元件100的BB平面中的橫截面的平面圖。即,圖2B示出了在立體(3D)記憶體元件100的第二半導體結構104的背面的平面圖的一個示例。
如圖2B所示,立體(3D)記憶體元件200包括中央階梯區204,該中央階梯區204在x方向(例如,字元線方向)上橫向地將記憶體堆疊層分成兩個部分:第一核心陣列區206A和第二核心陣列區206B。應當理解,階梯區和核心陣列區的佈局不限於圖2B的示例,並且可以包括任何其他合適的佈局,例如在記憶體堆疊層的邊緣處具有側面階梯區。在本發明的其中一些實施例中,立體(3D)記憶體元件200在核心陣列區206A和核心陣列區206B中包括背面源極接觸215(例如,以VIA接觸的形式,對應於圖1中的源極接觸132)。例如,源極接觸215可以均勻地分佈在核心陣列區206A或核心陣列區206B中。立體(3D)記憶體元件200可以包括電性連接多個源極接觸215的背面源極線209(例如,以源極線網格的形式,對應於圖1中的重新分佈層136)。應理解,在一些示例中,多個源極VIA接觸可以被一個或多個源極壁形接觸(即互連線)代替。在本發明的其中一些實施例中,立體(3D)記憶體元件200還包括在階梯區204中的襯墊引出接觸213(例如,對應於圖1中的接觸襯墊140、接觸144和週邊接觸148)以用於襯墊引出,並且包括階梯區204和核心陣列區206A和核心陣列區206B中的N型阱拾取接觸211(例如,對應於圖1中的接觸142和週邊接觸146)。還應當理解的是,襯墊引出接觸213和N型阱拾取接觸211的佈局不限於圖2B中的示例,並且可以包括任何合適的佈局,這取決於立體(3D)記憶體元件的設計,例如電性能的規範(例如,電壓和電阻)。在一個示例中,可以在記憶體堆疊層的外部添加附加的襯墊引出接觸213。
圖3A-3M示出了根據本發明的一些實施例的用於形成具有背面源極接觸的示例性立體(3D)記憶體元件的製造製程。圖4A和圖4B示出了根據本發明的一些實施例的用於形成具有背面源極接觸的示例性立體(3D)記憶體元件的方法400的流程圖。圖3A-3M、圖4A和圖4B中描繪的立體(3D)記憶體元件的示例包括圖1中描繪的立體(3D)記憶體元件100。將一起描述圖3A-3M、圖4A和圖4B。應當理解,方法400中示出的操作步驟不具有排他性,並且也可以在任何所示操作步驟之前、之後或之間執行其他操作步驟。此外,一些操作步驟可以同時執行,或者以與圖4A和圖4B所示的順序不同的循序執行。
參考圖4A,方法400在操作步驟402處開始,其中在第一基底上形成週邊電路。第一基底可以是矽基底。如圖3I所示,使用包括但不限於微影、蝕刻、薄膜沉積、熱生長、注入、化學機械拋光(CMP)和任何其他合適的製程的多種製程在矽基底350上形成多個電晶體。在本發明的其中一些實施例中,透過離子注入和/或熱擴散在矽基底350中形成摻雜區(未示出),其例如用作電晶體的源極區和/或汲極區。在本發明的其中一些實施例中,隔離區(例如,淺溝槽隔離(STI))也透過濕式蝕刻和/或乾式蝕刻和薄膜沉積形成在矽基底350中。電晶體可以在矽基底350上形成週邊電路352。
如圖3I所示,在週邊電路352上方形成鍵合層348。鍵合層348包括電性連接至週邊電路352的鍵合接觸。為了形成鍵合層348,使用例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或它們的任何組合的一種或多種薄膜沉積製程來沉積ILD層,並使用濕式蝕刻和/或乾式蝕刻(例如RIE)、然後透過例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合的一種或多種薄膜沉積製程透過ILD層來形成鍵合接觸。
如圖4A所示,方法400進行到操作步驟404,其中利用N型摻雜劑對第二基底的一部分進行摻雜以形成第二半導體層。第二基底可以是P型矽基底。在本發明的其中一些實施例中,對第二基底的第一側(例如,形成半導體元件的正面)進行摻雜以形成N型阱。如圖3A所示,N型摻雜的半導體層304形成在矽基底302上。N型摻雜的半導體層304可以在P型矽基底302中包括N型阱並且包括單晶矽。可以透過使用離子注入和/或熱擴散將例如P或As的N型摻雜劑摻雜到P型矽基底302中來形成N型摻雜的半導體層304。
如圖4A所示,方法400進行到操作步驟406,其中依次形成第二半導體層上方的犧牲層、和犧牲層上的介電堆疊層。介電堆疊層可以包括交錯的堆疊犧牲層和堆疊介電層。在本發明的其中一些實施例中,為了依次形成犧牲層和介電堆疊層,在第二半導體層上沉積多晶矽以形成犧牲層,並且在犧牲層上交替沉積堆疊介電層和堆疊犧牲層以形成介電堆疊層。
如圖3A所示,在N型摻雜的半導體層304上形成犧牲層306。可以透過沉積多晶矽或任何其他合適的犧牲材料(例如碳)來形成犧牲層306,隨後可以使用包括但不限於化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合的一種或多種薄膜沉積來選擇性地去除該犧牲材料。在本發明的其中一些實施例中,在形成N型摻雜的半導體層304之前,透過在矽基底302上沉積例如氧化矽的介電材料或透過進行熱氧化,在犧牲層306和N型摻雜的半導體層304之間形成襯墊氧化物層305。
如圖3A所示,包括多對第一介電層(在本文中稱為“堆疊犧牲層”312)和第二介電層(在本文中稱為“堆疊介電層”310,在本文中一起稱為“介電層對”)的介電堆疊層308形成在犧牲層306上。根據一些實施例,介電堆疊層308包括交錯的堆疊犧牲層312和堆疊介電層310。堆疊介電層310和堆疊犧牲層312可以交替地沉積在矽基底302上方的犧牲層306上,以形成介電堆疊層308。在本發明的其中一些實施例中,各個堆疊介電層310包括氧化矽層,並且各個堆疊犧牲層312包括氮化矽層。介電堆疊層308可以透過包括但不限於化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合的一種或多種薄膜沉積製程形成。如圖3A所示,可以在介電堆疊層308的邊緣上形成階梯結構。可以透過對介電堆疊層308的介電層對朝向矽基底302執行多個所謂的“修整蝕刻”迴圈來形成階梯結構。由於施加到介電堆疊層308的介電層對的重複的修整蝕刻迴圈,介電堆疊層308可以具有一個或多個傾斜的邊緣,並且頂部介電層對短於底部介電層對,如圖3A所示。
如圖4A所示,方法400進行到操作步驟408,其中形成穿過介電堆疊層和犧牲層垂直延伸到第二半導體層中的通道結構。在本發明的其中一些實施例中,為了形成通道結構,形成穿過介電堆疊層和犧牲層垂直延伸到第二半導體層中的通道孔,隨後在通道孔的側壁之上形成記憶體膜和半導體通道,並且在半導體通道上方形成與半導體通道接觸的通道插塞。
如圖3A所示,通道孔是穿過介電堆疊層308和犧牲層306垂直延伸到N型摻雜的半導體層304中的開口。在本發明的其中一些實施例中,形成多個開口,使得各個開口成為用於在隨後的製程中生長單個通道結構314的位置。在本發明的其中一些實施例中,用於形成通道結構314的通道孔的製造製程包括濕式蝕刻和/或乾式蝕刻,例如深離子反應蝕刻(DRIE)。在本發明的其中一些實施例中,通道結構314的通道孔進一步延伸穿過N型摻雜的半導體層304的頂部。透過介電堆疊層308和犧牲層306的蝕刻製程可以繼續蝕刻N型摻雜的半導體層304的部分。在本發明的其中一些實施例中,在透過介電堆疊層308和犧牲層306進行蝕刻之後,使用單獨的蝕刻製程來蝕刻N型摻雜的半導體層304的部分。
如圖3A所示,隨後沿著通道孔的側壁和底表面依次形成記憶體膜316(包括阻擋層、儲存層和穿隧層)和半導體通道318。在本發明的其中一些實施例中,首先沿著通道孔的側壁和底表面沉積記憶體膜316,然後在記憶體膜316之上沉積半導體通道318。隨後可以使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)以此順序沉積阻擋層、儲存層和穿隧層,以形成記憶體膜316。然後可以透過使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)在記憶體膜316的穿隧層之上沉積半導體材料(例如多晶矽)來形成半導體通道318。在本發明的其中一些實施例中,依次沉積第一氧化矽層、氮化矽層、第二氧化矽層和多晶矽層(“SONO”結構)以形成記憶體膜316和半導體通道318。
如圖3A所示,如圖所示,在通道孔中和半導體通道318之上形成覆蓋層,以完全或部分地填充通道孔(例如,沒有或具有氣隙)。可以透過使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)沉積例如氧化矽的介電材料來形成覆蓋層。然後可以在通道孔的頂部部分中形成通道插塞。在本發明的其中一些實施例中,透過化學機械拋光(CMP)、濕式蝕刻和/或乾式蝕刻去除在介電堆疊層308的頂表面上的記憶體膜316、半導體通道318和覆蓋層的部分並使其平坦化。然後可以透過濕式蝕刻和/或乾式蝕刻半導體通道318和覆蓋層處於通道孔的頂部部分中的部分而在通道孔的頂部部分中形成凹陷。然後可以透過經由一種或多種薄膜沉積製程(例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合)將例如多晶矽的半導體材料沉積到凹陷中來形成通道插塞。由此穿過介電堆疊層308和犧牲層306將通道結構314形成到N型摻雜的半導體層304中。
如圖4A所示,方法400進行到操作步驟410,其中用N型摻雜的半導體層代替犧牲層以形成第一半導體層。在本發明的其中一些實施例中,為了用第一半導體層代替犧牲層,形成垂直延伸穿過介電堆疊層的開口以曝露犧牲層的部分,透過該開口蝕刻犧牲層以形成空腔,並且透過開口將N型摻雜的多晶矽沉積到空腔中以形成第一半導體層。
如圖3A所示,縫隙320是垂直延伸穿過介電堆疊層308並曝露犧牲層306的部分的開口。在本發明的其中一些實施例中,用於形成縫隙320的製造製程包括濕式蝕刻和/或乾式蝕刻,例如DRIE。在本發明的其中一些實施例中,縫隙320進一步延伸到犧牲層306的頂部部分中。穿過介電堆疊層308的蝕刻製程可以不停止在犧牲層306的頂表面處,並且可以繼續蝕刻犧牲層306的部分。
如圖3B所示,透過濕式蝕刻和/或乾式蝕刻去除犧牲層306(圖3A所示)以形成空腔322。在本發明的其中一些實施例中,犧牲層306包括多晶矽,其可以透過施加氫氧化四甲基銨(TMAH)蝕刻劑透過縫320來蝕刻,該蝕刻可以被犧牲層306和N型摻雜的半導體層304之間的襯墊氧化物層305停止。也就是說,根據一些實施例,犧牲層306的去除不影響N型摻雜的半導體層304。在本發明的其中一些實施例中,在去除犧牲層306之前,沿著縫隙320的側壁形成間隔體324。可以透過使用一種或多種薄膜沉積製程(例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合)將例如氮化矽、氧化矽和氮化矽的介電材料沉積到縫隙320中來形成間隔體324。
如圖3C所示,去除在空腔322中曝露的通道結構314的記憶體膜316的部分,以曝露鄰接空腔322的通道結構314的半導體通道318的部分。在本發明的其中一些實施例中,阻擋層(例如,包括氧化矽)、儲存層(例如,包括氮化矽)和穿隧層(例如,包括氧化矽)的部分,透過穿過縫隙320和空腔322施加蝕刻劑來蝕刻,所述蝕刻劑例如是用於蝕刻氮化矽的磷酸和用於蝕刻氧化矽的氫氟酸。可以透過通道結構314的半導體通道318來停止蝕刻。包括介電材料(在圖3B中示出)的間隔體324還可以保護介電堆疊層308免受記憶體膜316的蝕刻,並且可以在與去除記憶體膜316的部分相同的步驟中被蝕刻劑去除。類似地,也可以透過與去除記憶體膜316的部分相同的步驟來去除N型摻雜的半導體層304上的襯墊氧化物層305(圖3B所示)。
如圖立體(3D)所示,在N型摻雜的半導體層304上方形成與N型摻雜的半導體層304接觸的N型摻雜的半導體層326。在本發明的其中一些實施例中,透過使用一種或多種薄膜沉積製程(例如,化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合)透過縫隙320將多晶矽沉積到空腔322(如圖3C所示)中來形成N型摻雜的半導體層326。在本發明的其中一些實施例中,透過用從半導體通道318的曝露部分(包括多晶矽)磊晶生長的多晶矽選擇性地填充空腔322來形成N型摻雜的半導體層326。用於磊晶生長N型摻雜的半導體層326的製造製程可以包括預清潔空腔322,然後進行例如氣相磊晶(VPE)、液相磊晶(LPE)、分子束磊晶(MPE)、或其任何組合。在本發明的其中一些實施例中,當沉積或磊晶生長多晶矽以形成N型摻雜的多晶矽層作為N型摻雜的半導體層326時,執行例如P或As的N型摻雜劑的原位摻雜。半導體層326可以填充空腔322以與通道結構314的半導體通道318的曝露部分接觸。
如圖4A所示,方法400進行到操作步驟412,其中例如使用所謂的“閘極替換”製程將介電堆疊層替換為記憶體堆疊層,使得通道結構穿過記憶體堆疊層和第一半導體層垂直延伸到第二半導體層中。在本發明的其中一些實施例中,為了用記憶體堆疊層代替介電堆疊層,透過開口用堆疊導電層替換堆疊犧牲層。在本發明的其中一些實施例中,記憶體堆疊層包括交錯的堆疊導電層和堆疊介電層。
如圖3E所示,將堆疊犧牲層312(圖3A所示)替換為堆疊導電層328,由此形成包括交錯的堆疊導電層328和堆疊介電層310的記憶體堆疊層330,進而替換介電堆疊層308(圖3A所示)。在本發明的其中一些實施例中,首先透過穿過縫隙320去除堆疊犧牲層312來形成橫向凹陷(圖未示出)。在本發明的其中一些實施例中,透過穿過縫隙320施加蝕刻劑來去除堆疊犧牲層312,進而產生在堆疊介電層310之間交錯的橫向凹陷。蝕刻劑可以包括相對於堆疊介電層310有選擇性地蝕刻堆疊犧牲層312的任何合適的蝕刻劑。如圖3E所示,堆疊導電層328(包括閘電極和黏合層)穿過縫隙320沉積到橫向凹陷中。在本發明的其中一些實施例中,閘極介電層332在堆疊導電層328之前被沉積到橫向凹陷中,使得堆疊導電層328沉積在閘極介電層上。可以使用例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合的一種或多種薄膜沉積製程來沉積例如金屬層的堆疊導電層328。在本發明的其中一些實施例中,例如高k介電層的閘極介電層332也沿著縫隙320的側壁和底部形成。
如圖4B所示,方法400進行到操作步驟414,其中形成垂直延伸穿過記憶體堆疊層的絕緣結構。在本發明的其中一些實施例中,為了形成絕緣結構,在形成記憶體堆疊層之後,將一種或多種介電材料沉積到開口中以填充開口。如圖3F所示,形成垂直延伸穿過記憶體堆疊層330的絕緣結構336,該絕緣結構停止在N型摻雜的半導體層326的頂表面上。可以透過使用例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合的一種或多種薄膜沉積製程將一種或多種介電材料(例如氧化矽)沉積到縫隙320中以完全或部分地填充縫隙320(有或沒有氣隙)來形成絕緣結構336。在本發明的其中一些實施例中,絕緣結構336包括閘極介電層332(例如,包括高k介電)和介電覆蓋層334(例如,包括氧化矽)。
如圖3G中所示,在形成絕緣結構336之後,形成包括通道局部接觸344和字元線局部接觸342的局部接觸以及週邊接觸338和週邊接觸340。可以透過使用例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合的一種或多種薄膜沉積製程在記憶體堆疊層330的頂部上沉積例如氧化矽或氮化矽的介電材料來在記憶體堆疊層330上形成局部介電層。透過使用濕式蝕刻和/或乾式蝕刻(例如RIE)穿過局部介電層(和任何其他ILD層)蝕刻接觸開口,然後透過使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或它們的任何組合)用導電材料填充接觸開口,可以形成通道局部接觸344、字元線局部接觸342以及週邊接觸338和週邊接觸340。
如圖3H所示,在通道局部接觸344、字元線局部接觸342和週邊接觸338和週邊接觸340上方形成鍵合層346。鍵合層346包括電性連接到通道局部接觸344、字元線局部接觸342和週邊接觸338和週邊接觸340的鍵合接觸。為形成鍵合層346,使用一種或多種薄膜沉積製程(例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合)沉積ILD層,並使用濕式蝕刻和/或乾式蝕刻(例如RIE)、然後透過一種或多種薄膜沉積製程(例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、任何其他合適的製程或其任何組合)穿過ILD層形成鍵合接觸。
如圖4B所示,方法400進行到操作步驟416,其中第一基底和第二基底以面對面的方式鍵合,使得記憶體堆疊層在週邊電路上方。鍵合可以是混合鍵合。如圖3I所示,將矽基底302和其上形成的部件(例如,透過其形成的記憶體堆疊層330和通道結構314)上下顛倒。根據一些實施例,面朝下的鍵合層346與面朝上的鍵合層348鍵合,即以面對面的方式鍵合,進而在矽基底302和350之間形成鍵合介面354。在本發明的其中一些實施例中,在鍵合之前,對鍵合表面施加例如電漿處理、濕式處理和/或熱處理的處理製程。在鍵合之後,鍵合層346中的鍵合接觸和鍵合層348中的鍵合接觸對準並且彼此接觸,使得可以將透過其形成的記憶體堆疊層330和通道結構314電性連接至週邊電路352,並且在週邊電路352上方。
如圖4B所示,方法400進行到操作步驟418,其中減薄第二基底以曝露第二半導體層。從與第二基底的第一側相對的第二側(例如,背面)執行減薄。如圖3J所示,從背面減薄矽基底302(圖3I所示)以曝露N型摻雜的半導體層304。可以使用化學機械拋光(CMP)、研磨、乾式蝕刻和/或濕式蝕刻來減薄矽基底302。在本發明的其中一些實施例中,執行化學機械拋光(CMP)製程以減薄矽基底302直到到達N型摻雜的半導體層304的頂表面。
如圖4B所示,方法400進行到操作步驟420,其中在記憶體堆疊層上方形成與第二半導體層接觸的源極接觸。在本發明的其中一些實施例中,源極接觸形成在與第二基底的第一側(例如,減薄後的第二半導體層)相對的第二側(例如,背面)。在本發明的其中一些實施例中,源極接觸與絕緣結構對準。
如圖3K所示,在N型摻雜的半導體層304上形成一個或多個ILD層356。可以透過使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)在N型摻雜的半導體層304的頂表面上沉積介電材料來形成ILD層356。如圖3K所示,穿過ILD層356將源極接觸開口358形成到N型摻雜的半導體層304中。在本發明的其中一些實施例中,使用濕式蝕刻和/或乾式蝕刻(例如RIE)來形成源極接觸開口358。在本發明的其中一些實施例中,源極接觸開口358進一步延伸到N型摻雜的半導體層304的頂部部分中。穿過ILD層356的蝕刻製程可以繼續蝕刻N型摻雜的半導體層304的部分。在本發明的其中一些實施例中,單獨的蝕刻製程用於在蝕刻穿過ILD層356之後,蝕刻N型摻雜的半導體層304的部分。在本發明的其中一些實施例中,使用微影對源極接觸開口358進行圖案化,以使其與N型摻雜的半導體層304的相對側的絕緣結構336對準。
如圖3L所示,在N型摻雜的半導體層304的背面的源極接觸開口358(圖3K中所示)中形成源極接觸364。根據一些實施例,源極接觸364在記憶體堆疊層330上方並且與N型摻雜的半導體層304接觸。在本發明的其中一些實施例中,使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)將一種或多種導電材料沉積到源極接觸開口358中,以用黏合層(例如,TiN)和導體層(例如,W)填充源極接觸開口358。然後可以執行例如化學機械拋光(CMP)的平坦化製程以去除多餘的導電材料,使得源極接觸364的頂表面與ILD層356的頂表面齊平。在本發明的其中一些實施例中,當源極接觸開口358與絕緣結構336對準時,背面源極接觸364也與絕緣結構336對準。
如圖4B所示,方法400進行到操作步驟422,其中在源極接觸上方形成與源極接觸接觸的互連層。如圖3M所示,在源極接觸364上方形成與源極接觸364接觸的重新分佈層370。在本發明的其中一些實施例中,透過使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)在N型摻雜的半導體層304和源極接觸364的頂表面上沉積例如Al的導電材料來形成重新分佈層370。如圖3M所示,鈍化層372形成在重新分佈層370上。在本發明的其中一些實施例中,透過使用一種或多種薄膜沉積製程(例如原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)沉積例如氮化矽的介電材料來形成鈍化層372。根據一些實施例,由此形成包括ILD層356、重新分佈層370和鈍化層372的互連層376。
如圖4B所示,方法400進行到操作步驟424,其中透過第二半導體層形成與互連層接觸的接觸,使得第一半導體層透過第二半導體層、源極接觸和互連層電性連接到所述接觸。如圖3K所示,形成接觸開口360和接觸開口361,其均延伸穿過ILD層356和N型摻雜的半導體層304。可以使用相同的蝕刻製程形成接觸開口360和接觸開口361以及源極接觸開口358,以減少蝕刻製程的數量。在本發明的其中一些實施例中,透過ILD層356和N型摻雜的半導體層304使用濕式蝕刻和/或乾式蝕刻(例如RIE)來形成接觸開口360和接觸開口361。在本發明的其中一些實施例中,使用微影來圖案化接觸開口360和接觸開口361,以分別與週邊接觸338和週邊接觸340對準。接觸開口360和接觸開口361的蝕刻可以在週邊接觸338和週邊接觸340的上端處停止,以曝露週邊接觸338和週邊接觸340。如圖3K所示,使用一種或多種薄膜沉積製程(例如,原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)沿著接觸開口360和接觸開口361的側壁形成間隔體362,以電性隔離N型摻雜的半導體層304。
如圖3L所示,分別在N型摻雜的半導體層304的背面的接觸開口360和接觸開口361(如圖3K所示)中形成接觸366和接觸368。根據一些實施例,接觸366和接觸368垂直延伸穿過ILD層356和N型摻雜的半導體層304。可以使用相同的沉積製程來形成接觸366和接觸368以及源極接觸364,以減少沉積製程的數量。在本發明的其中一些實施例中,使用一種或多種薄膜沉積製程(例如,原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、任何其他合適的製程或其任何組合)將一種或多種導電材料沉積到接觸開口360和接觸開口361中以利用黏合層(例如,TiN)和導體層(例如,W)填充接觸開口360和接觸開口361。然後可以執行平坦化製程,例如化學機械拋光(CMP),以去除多餘的導電材料,使得接觸366和接觸368的頂表面與ILD層356的頂表面齊平。在本發明的其中一些實施例中,由於接觸開口360和接觸開口361分別與週邊接觸338和週邊接觸340對準,接觸366和接觸368也在週邊接觸338和週邊接觸340上方並且分別與週邊接觸338和週邊接觸340接觸。
如圖3M所示,重新分佈層370也形成在接觸366上方,並與接觸366接觸。結果,N型摻雜的半導體層326可以透過N型摻雜的半導體層304、源極接觸364、互連層376的重新分佈層370和接觸366電性連接到週邊接觸338。在本發明的其中一些實施例中,N型摻雜的半導體層326和N型摻雜的半導體層304透過源極接觸364、互連層376、接觸366、週邊接觸338以及鍵合層346和鍵合層348電性連接到週邊電路352。
如圖3M中所示,在接觸368上方形成與接觸368接觸的接觸襯墊374。在本發明的其中一些實施例中,透過濕式蝕刻和乾式蝕刻去除覆蓋接觸368的鈍化層372的部分,以曝露下方的重新分佈層370的部分以形成接觸襯墊374。結果,可以透過接觸368、週邊接觸340以及鍵合層346和鍵合層348將用於襯墊引出的接觸襯墊374電性連接到週邊電路352。
根據本發明的一個方面,一種立體(3D)記憶體元件包括:基底;基底上的週邊電路;週邊電路上方的包括交錯的導電層和介電層的記憶體堆疊層;記憶體堆疊層上方的第一半導體層;在第一半導體層上方並且與第一半導體層接觸的第二半導體層;多個通道結構,各個通道結構垂直延伸穿過記憶體堆疊層和第一半導體層;以及在記憶體堆疊層上方並且與第二半導體層接觸的源極接觸。
在本發明的其中一些實施例中,第一半導體層和第二半導體層中的各個包括N型阱。
在本發明的其中一些實施例中,第二半導體層包括單晶矽。在本發明的其中一些實施例中,第一半導體層包括多晶矽。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括在源極接觸上方並電性連接到源極接觸的互連層。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括穿過第二半導體層的第一接觸。根據一些實施例,第一半導體層至少透過第二半導體層、源極接觸、互連層和第一接觸電性連接到週邊電路。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括絕緣結構,該絕緣結構垂直延伸穿過記憶體堆疊層並且橫向延伸以將多個通道結構分離成多個塊。
在本發明的其中一些實施例中,絕緣結構填充有一種或多種介電材料。
在本發明的其中一些實施例中,絕緣結構的頂表面與第一半導體層的底表面齊平。
在本發明的其中一些實施例中,源極接觸與絕緣結構對準。
在本發明的其中一些實施例中,各個通道結構垂直延伸到第二半導體層中。
在本發明的其中一些實施例中,第二半導體層的橫向尺寸大於第一半導體層的橫向尺寸。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括在週邊電路和記憶體堆疊層之間的鍵合介面。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括穿過第二半導體層的第二接觸。根據一些實施例,互連層包括電性連接到第二接觸的接觸襯墊。
根據本發明的另一個方面,一種立體(3D)記憶體元件包括:基底;基底上方的包括交錯的導電層和介電層的記憶體堆疊層;記憶體堆疊層上方的N型摻雜的半導體層;多個通道結構,各個通道結構穿過記憶體堆疊層垂直延伸到N型摻雜的半導體層中;以及在記憶體堆疊層上方並與N型摻雜的半導體層接觸的源極接觸。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括絕緣結構,該絕緣結構垂直延伸穿過記憶體堆疊層並且橫向延伸以將多個通道結構分離成多個塊。
在本發明的其中一些實施例中,絕緣結構填充有一種或多種介電材料。
在本發明的其中一些實施例中,絕緣結構的頂表面與N型摻雜的半導體層的底表面齊平。
在本發明的其中一些實施例中,源極接觸與絕緣結構對準。
在本發明的其中一些實施例中,N型摻雜的半導體層包括:第一N型摻雜的半導體層,其包括多晶矽;以及第二N型摻雜的半導體層,其包括單晶矽。
在本發明的其中一些實施例中,各個通道結構垂直延伸穿過第一N型摻雜的半導體層。
在本發明的其中一些實施例中,源極接觸在第一N型摻雜的半導體層上方並且與第二N型摻雜的半導體層接觸。
在本發明的其中一些實施例中,第二N型摻雜的半導體層的橫向尺寸大於第一N型摻雜的半導體層的橫向尺寸。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括在基底上的週邊電路以及在週邊電路和記憶體堆疊層之間的鍵合介面。
在本發明的其中一些實施例中,立體(3D)記憶體元件還包括在源極接觸上方並電性連接至源極接觸的互連層。
在本發明的其中一些實施例中,N型摻雜的半導體層至少透過源極接觸和互連層電性連接到週邊電路。
根據本發明的另一方面,一種立體(3D)記憶體元件包括第一半導體結構、第二半導體結構以及第一半導體結構和第二半導體結構之間的鍵合介面。第一半導體結構包括週邊電路。第二半導體結構包括:記憶體堆疊層,其包括交錯的導電層和介電層;N型摻雜的半導體層;多個通道結構,各個通道結構穿過記憶體堆疊層垂直延伸到N型摻雜的半導體層中並且電性連接到週邊電路;以及絕緣結構,該絕緣結構垂直延伸穿過記憶體堆疊層並橫向延伸以將多個通道結構分離成多個塊。
在本發明的其中一些實施例中,第二半導體結構還包括與N型摻雜的半導體層接觸並與絕緣結構對準的源極接觸。
在本發明的其中一些實施例中,第二半導體結構還包括互連層,並且N型摻雜的半導體層至少透過源極接觸和互連層電性連接到週邊電路。
在本發明的其中一些實施例中,絕緣結構填充有一種或多種介電材料。
在本發明的其中一些實施例中,絕緣結構不垂直延伸到N型摻雜的半導體層中。
在本發明的其中一些實施例中,N型摻雜的半導體層包括包含多晶矽的第一N型摻雜的半導體層和包含單晶矽的第二N型的摻雜半導體層。
在本發明的其中一些實施例中,各個通道結構垂直延伸穿過第一N型摻雜的半導體層。
在本發明的其中一些實施例中,源極接觸與第二N型摻雜的半導體層接觸。
在本發明的其中一些實施例中,第二N型摻雜的半導體層的橫向尺寸大於第一N型摻雜的半導體層的橫向尺寸。
綜合本發明所述的各實施例,在本發明的一個實施例中,提供一種立體(3D)記憶體元件,包括:一基底,所述基底上的一週邊電路,所述週邊電路上方的一記憶體堆疊層,所述記憶體堆疊層包括多個交錯的導電層和多個介電層,所述記憶體堆疊層上方的一第一半導體層,在所述第一半導體層上方並與所述第一半導體層接觸的一第二半導體層,多個通道結構,各個通道結構垂直延伸穿過所述記憶體堆疊層和所述第一半導體層,以及在所述記憶體堆疊層上方並與所述第二半導體層接觸的一源極接觸。
在本發明的其中一些實施例中,其中,所述第一半導體層和所述第二半導體層中的各個包括N型阱。
在本發明的其中一些實施例中,其中,所述第二半導體層包括單晶矽。
在本發明的其中一些實施例中,其中,所述第一半導體層包括多晶矽。
在本發明的其中一些實施例中,還包括在所述源極接觸上方,並電性連接到所述源極接觸的一互連層。
在本發明的其中一些實施例中,還包括穿過所述第二半導體層的一第一接觸,其中,所述第一半導體層至少透過所述第二半導體層、所述源極接觸、所述互連層和所述第一接觸,來電性連接到所述週邊電路。
在本發明的其中一些實施例中,還包括一絕緣結構,所述絕緣結構垂直延伸穿過所述記憶體堆疊層,並且橫向延伸以將所述多個通道結構分離成多個塊。
在本發明的其中一些實施例中,其中,所述絕緣結構填充有一種或多種介電材料。
在本發明的其中一些實施例中,其中,所述絕緣結構的一頂表面與所述第一半導體層的一底表面齊平。
在本發明的其中一些實施例中,其中,所述源極接觸與所述絕緣結構對準。
在本發明的其中一些實施例中,其中,各個所述通道結構垂直延伸到所述第二半導體層中。
在本發明的其中一些實施例中,其中,所述第二半導體層的一橫向尺寸大於所述第一半導體層的一橫向尺寸。
在本發明的其中一些實施例中,還包括在所述週邊電路和所述記憶體堆疊層之間的一鍵合介面。
在本發明的其中一些實施例中,還包括穿過所述第二半導體層的一第二接觸,其中,所述互連層包括電性連接至所述第二接觸的一接觸襯墊。
在本發明的一個實施例中,提供一種立體(3D)記憶體元件,包括:一基底,所述基底上方的一記憶體堆疊層,所述記憶體堆疊層包括交錯的多個導電層和多個介電層,所述記憶體堆疊層上方的一N型摻雜的半導體層,多個通道結構,各個通道結構穿過所述記憶體堆疊層,並垂直延伸到所述N型摻雜的半導體層中,以及在所述記憶體堆疊層上方並與所述N型摻雜的半導體層接觸的一源極接觸。
在本發明的其中一些實施例中,還包括一絕緣結構,所述絕緣結構垂直延伸穿過所述記憶體堆疊層,並且橫向延伸以將所述多個通道結構分離成多個塊。
在本發明的其中一些實施例中,其中,所述N型摻雜的半導體層包括:包括多晶矽的一第一N型摻雜的半導體層,以及包括單晶矽的一第二N型摻雜的半導體層。
在本發明的一個實施例中,提供一種立體(3D)記憶體元件,包括:一第一半導體結構,其包括一週邊電路,一第二半導體結構,包括:一記憶體堆疊層,其包括交錯的多個導電層和多個介電層,一N型摻雜的半導體層,多個通道結構,其中各個通道結構穿過所述記憶體堆疊層,並垂直延伸到所述N型摻雜的半導體層中,並且電性連接到所述週邊電路,以及一絕緣結構,其垂直延伸穿過所述記憶體堆疊層,並橫向延伸以將所述多個通道結構分離成多個塊,以及位於所述第一半導體結構和所述第二半導體結構之間的一鍵合介面。
在本發明的其中一些實施例中,其中,所述第二半導體結構還包括與所述N型摻雜的半導體層接觸,並與所述絕緣結構對準的一源極接觸。
在本發明的其中一些實施例中,其中,所述N型摻雜的半導體層包括:包括多晶矽的一第一N型摻雜的半導體層,以及包括單晶矽的一第二N型摻雜的半導體層。
對特定實施例的上述說明因此將完全揭示本發明的一般性質,使得他人能夠透過運用本領域技術範圍內的知識容易地對這種特定實施例進行修改和/或調整以用於各種應用,而不需要過度實驗,並且不脫離本發明的一般概念。因此,基於本文呈現的教導和指導,這種調整和修改旨在處於所公開的實施例的等同物的含義和範圍內。應當理解,本文中的措辭或術語是用於說明的目的,而不是為了進行限制,進而本說明書的術語或措辭將由技術人員按照所述教導和指導進行解釋。
上文已經借助於功能構建塊描述了本發明的實施例,功能構建塊例示了指定功能及其關係的實施方式。在本文中出於方便描述的目的任意地限定了這些功能構建塊的邊界。可以限定替代的邊界,只要適當執行指定的功能及其關係即可。
發明內容和摘要部分可以闡述發明人所設想的本發明的一個或多個示例性實施例,但未必是所有示例性實施例,並且因此,並非旨在透過任何方式限制本發明和所附申請專利範圍。
本發明的廣度和範圍不應受任何上述示例性實施例的限制,並且應當僅根據以下申請專利範圍書及其等同物來進行限定。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:立體(3D)記憶體元件 101:基底 102:第一半導體結構 104:第二半導體結構 106:鍵合介面 108:週邊電路 110:鍵合層 111:鍵合接觸 112:鍵合層 113:鍵合接觸 114:記憶體堆疊層 116:導電層 118:介電層 120:第一半導體層 122:第二半導體層 124:通道結構 126:記憶體膜 128:半導體通道 129:通道插塞 130:絕緣結構 132:源極接觸 133:互連層 134:ILD層 136:重新分佈層 138:鈍化層 140:接觸襯墊 142:接觸 144:接觸 146:週邊接觸 148:週邊接觸 150:通道局部接觸 152:字元線局部接觸 200:立體(3D)記憶體元件 202:塊 204:中央階梯區 206A:第一核心陣列區 206B:第二核心陣列區 208:絕緣結構 209:源極線 210:通道結構 211:N型阱拾取接觸 212:汲極選擇閘極切口 213:襯墊引出接觸 214:區域 215:源極接觸 302:矽基底 304:半導體層 305:襯墊氧化物層 306:犧牲層 308:介電堆疊層 310:堆疊介電層(第二介電層) 312:堆疊犧牲層(第一介電層) 314:通道結構 316:記憶體膜 318:半導體通道 320:縫隙 322:空腔 324:間隔體 326:半導體層 328:堆疊導電層 330:記憶體堆疊層 332:閘極介電層 334:介電覆蓋層 336:絕緣結構 338:週邊接觸 340:週邊接觸 342:字元線局部接觸 344:通道局部接觸 346:鍵合層 348:鍵合層 350:矽基底 352:週邊電路 354:鍵合介面 356:ILD層 358:源極接觸開口 360:接觸開口 361:接觸開口 362:間隔體 364:源極接觸 366:接觸 368:接觸 370:重新分佈層 372:鈍化層 374:接觸襯墊 376:互連層 400:方法 402:操作步驟 404:操作步驟 406:操作步驟 408:操作步驟 410:操作步驟 412:操作步驟 414:操作步驟 416:操作步驟 418:操作步驟 420:操作步驟 422:操作步驟 424:操作步驟
併入本文中並構成說明書的一部分的附圖示出了本發明的實施例,並且與說明書一起進一步用於解釋本發明的原理並使所屬領域的技術人員能夠製造並使用本發明。 圖1示出了根據本發明的一些實施例的具有背面源極接觸的示例性立體(3D)記憶體元件的橫截面的側視圖。 圖2A示出了根據本發明的一些實施例的具有背面源極接觸的示例性立體(3D)記憶體元件的橫截面的平面圖。 圖2B示出了根據本發明的一些實施例的具有背面源極接觸的示例性立體(3D)記憶體元件的橫截面的另一平面圖。 圖3A-3M示出了根據本發明的一些實施例的用於形成具有背面源極接觸的示例性立體(3D)記憶體元件的製造製程。 圖4A和圖4B示出了根據本發明的一些實施例的用於形成具有背面源極接觸的示例性立體(3D)記憶體元件的方法的流程圖。 將參考附圖描述本發明的實施例。
100:立體(3D)記憶體元件
101:基底
102:第一半導體結構
104:第二半導體結構
106:鍵合介面
108:週邊電路
110:鍵合層
111:鍵合接觸
112:鍵合層
113:鍵合接觸
114:記憶體堆疊層
116:導電層
118:介電層
120:第一半導體層
122:第二半導體層
124:通道結構
126:記憶體膜
128:半導體通道
129:通道插塞
130:絕緣結構
132:源極接觸
133:互連層
134:ILD層
136:重新分佈層
138:鈍化層
140:接觸襯墊
142:接觸
144:接觸
146:週邊接觸
148:週邊接觸
150:通道局部接觸
152:字元線局部接觸

Claims (20)

  1. 一種立體(3D)記憶體元件,包括: 一基底; 所述基底上的一週邊電路; 所述週邊電路上方的一記憶體堆疊層,所述記憶體堆疊層包括多個交錯的導電層和多個介電層; 所述記憶體堆疊層上方的一第一半導體層; 在所述第一半導體層上方並與所述第一半導體層接觸的一第二半導體層; 多個通道結構,各個通道結構垂直延伸穿過所述記憶體堆疊層和所述第一半導體層;以及 在所述記憶體堆疊層上方並與所述第二半導體層接觸的一源極接觸。
  2. 根據請求項1所述的立體(3D)記憶體元件,其中,所述第一半導體層和所述第二半導體層中的各個包括N型阱。
  3. 根據請求項1所述的立體(3D)記憶體元件,其中,所述第二半導體層包括單晶矽。
  4. 根據請求項1所述的立體(3D)記憶體元件,其中,所述第一半導體層包括多晶矽。
  5. 根據請求項1所述的立體(3D)記憶體元件,還包括在所述源極接觸上方,並電性連接到所述源極接觸的一互連層。
  6. 根據請求項5所述的立體(3D)記憶體元件,還包括穿過所述第二半導體層的一第一接觸,其中,所述第一半導體層至少透過所述第二半導體層、所述源極接觸、所述互連層和所述第一接觸,來電性連接到所述週邊電路。
  7. 根據請求項1所述的立體(3D)記憶體元件,還包括一絕緣結構,所述絕緣結構垂直延伸穿過所述記憶體堆疊層,並且橫向延伸以將所述多個通道結構分離成多個塊。
  8. 根據請求項7所述的立體(3D)記憶體元件,其中,所述絕緣結構填充有一種或多種介電材料。
  9. 根據請求項7所述的立體(3D)記憶體元件,其中,所述絕緣結構的一頂表面與所述第一半導體層的一底表面齊平。
  10. 根據請求項7所述的立體(3D)記憶體元件,其中,所述源極接觸與所述絕緣結構對準。
  11. 根據請求項1所述的立體(3D)記憶體元件,其中,各個所述通道結構垂直延伸到所述第二半導體層中。
  12. 根據請求項1所述的立體(3D)記憶體元件,其中,所述第二半導體層的一橫向尺寸大於所述第一半導體層的一橫向尺寸。
  13. 根據請求項1所述的立體(3D)記憶體元件,還包括在所述週邊電路和所述記憶體堆疊層之間的一鍵合介面。
  14. 根據請求項1所述的立體(3D)記憶體元件,還包括穿過所述第二半導體層的一第二接觸,其中,所述互連層包括電性連接至所述第二接觸的一接觸襯墊。
  15. 一種立體(3D)記憶體元件,包括: 一基底; 所述基底上方的一記憶體堆疊層,所述記憶體堆疊層包括交錯的多個導電層和多個介電層; 所述記憶體堆疊層上方的一N型摻雜的半導體層; 多個通道結構,各個通道結構穿過所述記憶體堆疊層,並垂直延伸到所述N型摻雜的半導體層中;以及 在所述記憶體堆疊層上方並與所述N型摻雜的半導體層接觸的一源極接觸。
  16. 根據請求項15所述的立體(3D)記憶體元件,還包括一絕緣結構,所述絕緣結構垂直延伸穿過所述記憶體堆疊層,並且橫向延伸以將所述多個通道結構分離成多個塊。
  17. 根據請求項15所述的立體(3D)記憶體元件,其中,所述N型摻雜的半導體層包括:包括多晶矽的一第一N型摻雜的半導體層,以及包括單晶矽的一第二N型摻雜的半導體層。
  18. 一種立體(3D)記憶體元件,包括: 一第一半導體結構,其包括一週邊電路; 一第二半導體結構,包括: 一記憶體堆疊層,其包括交錯的多個導電層和多個介電層; 一N型摻雜的半導體層; 多個通道結構,其中各個通道結構穿過所述記憶體堆疊層,並垂直延伸到所述N型摻雜的半導體層中,並且電性連接到所述週邊電路;以及 一絕緣結構,其垂直延伸穿過所述記憶體堆疊層,並橫向延伸以將所述多個通道結構分離成多個塊;以及 位於所述第一半導體結構和所述第二半導體結構之間的一鍵合介面。
  19. 根據請求項18所述的立體(3D)記憶體元件,其中,所述第二半導體結構還包括與所述N型摻雜的半導體層接觸,並與所述絕緣結構對準的一源極接觸。
  20. 根據請求項18所述的立體(3D)記憶體元件,其中,所述N型摻雜的半導體層包括:包括多晶矽的一第一N型摻雜的半導體層,以及包括單晶矽的一第二N型摻雜的半導體層。
TW109119641A 2020-04-14 2020-06-11 具有背面源極接觸的立體記憶體元件 TWI738381B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/CN2020/084600 2020-04-14
PCT/CN2020/084600 WO2021207910A1 (en) 2020-04-14 2020-04-14 Three-dimensional memory device with backside source contact

Publications (2)

Publication Number Publication Date
TWI738381B TWI738381B (zh) 2021-09-01
TW202139437A true TW202139437A (zh) 2021-10-16

Family

ID=72075490

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109119641A TWI738381B (zh) 2020-04-14 2020-06-11 具有背面源極接觸的立體記憶體元件

Country Status (7)

Country Link
US (2) US11456290B2 (zh)
EP (1) EP3921869A4 (zh)
JP (1) JP7328349B2 (zh)
KR (1) KR20210137123A (zh)
CN (1) CN111566815B (zh)
TW (1) TWI738381B (zh)
WO (1) WO2021207910A1 (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11823888B2 (en) * 2017-12-20 2023-11-21 Samsung Electronics Co., Ltd. Memory stack with pads connecting peripheral and memory circuits
KR20210137123A (ko) * 2020-04-14 2021-11-17 양쯔 메모리 테크놀로지스 씨오., 엘티디. 후면 소스 콘택트를 가지는 3차원 메모리 디바이스
US20210375915A1 (en) * 2020-05-27 2021-12-02 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices
EP3942612B1 (en) 2020-05-27 2024-01-03 Yangtze Memory Technologies Co., Ltd. Methods for forming three-dimensional memory devices
CN111801799B (zh) 2020-05-27 2021-03-23 长江存储科技有限责任公司 用于形成三维存储器件的方法
KR20240042165A (ko) * 2020-05-27 2024-04-01 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 메모리 소자
CN111801800B (zh) 2020-05-27 2022-06-07 长江存储科技有限责任公司 三维存储器件
CN111769116B (zh) * 2020-06-02 2021-08-13 长江存储科技有限责任公司 半导体结构及其制备方法
JP2023526476A (ja) * 2020-07-31 2023-06-21 長江存儲科技有限責任公司 コンタクト構造体を形成するための方法およびその半導体デバイス
WO2022021429A1 (en) * 2020-07-31 2022-02-03 Yangtze Memory Technologies Co., Ltd. Methods for forming three-dimensional memory devices with supporting structure for staircase region
KR20230011430A (ko) 2020-08-28 2023-01-20 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 nand 메모리 디바이스 및 이를 형성하는 방법
EP4139958A4 (en) 2020-09-02 2023-10-18 Yangtze Memory Technologies Co., Ltd. CONNECTION SURFACE STRUCTURES FOR SEMICONDUCTOR COMPONENTS
KR20230012623A (ko) * 2020-09-02 2023-01-26 양쯔 메모리 테크놀로지스 씨오., 엘티디. 반도체 디바이스에서 온칩 커패시터 구조를 형성하기 위한 방법
CN112236858B (zh) * 2020-09-02 2024-04-05 长江存储科技有限责任公司 用于Xtacking架构的焊盘引出结构
KR20230012639A (ko) * 2020-09-02 2023-01-26 양쯔 메모리 테크놀로지스 씨오., 엘티디. 반도체 디바이스의 온칩 커패시터 구조
CN113039643A (zh) * 2020-09-02 2021-06-25 长江存储科技有限责任公司 半导体器件中的片上电容器及其形成方法
WO2022048017A1 (en) * 2020-09-02 2022-03-10 Yangtze Memory Technologies Co., Ltd. On-chip capacitors in semiconductor devices and methods for forming thereof
CN112349726B (zh) * 2020-10-15 2022-01-25 长江存储科技有限责任公司 一种半导体结构及其制作方法
US11424215B2 (en) * 2020-11-10 2022-08-23 Sandisk Technologies Llc Bonded assembly formed by hybrid wafer bonding using selectively deposited metal liners
KR20220067884A (ko) * 2020-11-18 2022-05-25 삼성전자주식회사 비휘발성 메모리 칩 및 비휘발성 메모리 칩을 포함하는 반도체 패키지
CN112490247B (zh) * 2020-12-01 2022-10-04 长江存储科技有限责任公司 一种三维存储器及其制备方法
CN112768411B (zh) * 2021-02-02 2023-04-18 长江存储科技有限责任公司 一种存储器及其制造方法
CN112951841B (zh) * 2021-03-23 2022-02-11 长江存储科技有限责任公司 三维存储器及其制备方法
CN114649345A (zh) * 2021-03-26 2022-06-21 长江存储科技有限责任公司 一种半导体器件
WO2022256949A1 (en) * 2021-06-07 2022-12-15 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
CN113437075B (zh) * 2021-06-21 2022-07-29 长江存储科技有限责任公司 一种三维存储器及其制造方法
KR20230142796A (ko) * 2021-08-31 2023-10-11 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 메모리 디바이스 및 그 형성 방법

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8829646B2 (en) 2009-04-27 2014-09-09 Macronix International Co., Ltd. Integrated circuit 3D memory array and manufacturing method
US8173987B2 (en) 2009-04-27 2012-05-08 Macronix International Co., Ltd. Integrated circuit 3D phase change memory array and manufacturing method
JP5481564B2 (ja) * 2010-11-22 2014-04-23 株式会社日立製作所 不揮発性記憶装置およびその製造方法
JP2014187321A (ja) * 2013-03-25 2014-10-02 Toshiba Corp 不揮発性半導体記憶装置およびその製造方法
KR102061694B1 (ko) 2013-10-14 2020-01-02 삼성전자주식회사 3차원 크로스 포인트 어레이를 갖는 반도체 메모리 소자
US9553146B2 (en) 2014-06-05 2017-01-24 Sandisk Technologies Llc Three dimensional NAND device having a wavy charge storage layer
JP6203152B2 (ja) * 2014-09-12 2017-09-27 東芝メモリ株式会社 半導体記憶装置の製造方法
US9530781B2 (en) 2014-12-22 2016-12-27 Sandisk Technologies Llc Three dimensional NAND memory having improved connection between source line and in-hole channel material as well as reduced damage to in-hole layers
US9917100B2 (en) * 2015-11-20 2018-03-13 Sandisk Technologies Llc Three-dimensional NAND device containing support pedestal structures for a buried source line and method of making the same
US9853047B2 (en) * 2016-01-26 2017-12-26 SK Hynix Inc. Semiconductor device and method of manufacturing the same
KR102607833B1 (ko) 2016-05-23 2023-11-30 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US10103161B2 (en) 2016-06-28 2018-10-16 Sandisk Technologies Llc Offset backside contact via structures for a three-dimensional memory device
US9917093B2 (en) * 2016-06-28 2018-03-13 Sandisk Technologies Llc Inter-plane offset in backside contact via structures for a three-dimensional memory device
US9824966B1 (en) * 2016-08-12 2017-11-21 Sandisk Technologies Llc Three-dimensional memory device containing a lateral source contact and method of making the same
US10008570B2 (en) * 2016-11-03 2018-06-26 Sandisk Technologies Llc Bulb-shaped memory stack structures for direct source contact in three-dimensional memory device
CN106920796B (zh) * 2017-03-08 2019-02-15 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN106910746B (zh) * 2017-03-08 2018-06-19 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法、封装方法
US10256245B2 (en) * 2017-03-10 2019-04-09 Sandisk Technologies Llc Three-dimensional memory device with short-free source select gate contact via structure and method of making the same
KR20180137272A (ko) 2017-06-16 2018-12-27 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US10224340B2 (en) * 2017-06-19 2019-03-05 Sandisk Technologies Llc Three-dimensional memory device having discrete direct source strap contacts and method of making thereof
JP7304335B2 (ja) * 2017-08-21 2023-07-06 長江存儲科技有限責任公司 Nandメモリデバイスおよびnandメモリデバイスを形成するための方法
CN107564915B (zh) * 2017-08-31 2018-11-16 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
US10283452B2 (en) * 2017-09-15 2019-05-07 Yangtze Memory Technology Co., Ltd. Three-dimensional memory devices having a plurality of NAND strings
KR102442214B1 (ko) * 2017-10-12 2022-09-13 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US10461163B2 (en) * 2017-11-15 2019-10-29 Sandisk Technologies Llc Three-dimensional memory device with thickened word lines in terrace region and method of making thereof
KR102549967B1 (ko) * 2017-11-21 2023-06-30 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
KR102573272B1 (ko) * 2018-06-22 2023-09-01 삼성전자주식회사 3차원 반도체 메모리 소자
CN109417073B (zh) 2018-09-10 2019-12-06 长江存储科技有限责任公司 使用梳状路由结构以减少金属线装载的存储器件
CN109273453B (zh) * 2018-09-21 2021-05-11 长江存储科技有限责任公司 3d存储器件的制造方法及3d存储器件
US10553599B1 (en) * 2018-09-26 2020-02-04 Sandisk Technologies Llc Three-dimensional memory device containing drain select isolation structures and on-pitch channels and methods of making the same without an etch stop layer
KR102541001B1 (ko) * 2018-09-28 2023-06-07 삼성전자주식회사 수직형 메모리 장치
CN109686739A (zh) * 2018-12-27 2019-04-26 长江存储科技有限责任公司 3d存储器件及其制造方法
CN109742081B (zh) * 2019-01-02 2021-09-21 长江存储科技有限责任公司 存储器及其形成方法
CN109786387B (zh) 2019-01-09 2023-10-17 长江存储科技有限责任公司 存储器及其形成方法、存储器的存储单元的选择方法
US11355486B2 (en) 2019-02-13 2022-06-07 Sandisk Technologies Llc Bonded three-dimensional memory devices and methods of making the same by replacing carrier substrate with source layer
CN109860197B (zh) * 2019-02-27 2020-04-21 长江存储科技有限责任公司 三维存储器及形成三维存储器的方法
CN110121778B (zh) * 2019-03-04 2020-08-25 长江存储科技有限责任公司 三维存储器件
CN110246846A (zh) 2019-06-18 2019-09-17 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN111384062B (zh) 2020-03-23 2022-12-02 长江存储科技有限责任公司 三维存储器及三维存储器制造方法
KR20210137123A (ko) * 2020-04-14 2021-11-17 양쯔 메모리 테크놀로지스 씨오., 엘티디. 후면 소스 콘택트를 가지는 3차원 메모리 디바이스
CN113707655A (zh) 2021-08-25 2021-11-26 长鑫存储技术有限公司 支撑叠层、电容、及电容的制备方法

Also Published As

Publication number Publication date
US11456290B2 (en) 2022-09-27
TWI738381B (zh) 2021-09-01
CN111566815A (zh) 2020-08-21
JP2022533896A (ja) 2022-07-27
KR20210137123A (ko) 2021-11-17
US20220336436A1 (en) 2022-10-20
US20210320094A1 (en) 2021-10-14
EP3921869A4 (en) 2022-09-07
JP7328349B2 (ja) 2023-08-16
CN111566815B (zh) 2021-09-14
EP3921869A1 (en) 2021-12-15
WO2021207910A1 (en) 2021-10-21

Similar Documents

Publication Publication Date Title
TWI738381B (zh) 具有背面源極接觸的立體記憶體元件
TWI805929B (zh) 用於形成具有背面源極觸點的三維記憶體元件的方法
JP7297923B2 (ja) 3次元メモリデバイス及び方法
TWI741831B (zh) 用於形成具有用於階梯區域的支撐結構的三維記憶體元件的方法
TWI756737B (zh) 用於形成立體記憶體元件的方法
CN111758164B (zh) 三维存储器件和用于形成其的方法
TWI740571B (zh) 立體記憶體元件
TW202318639A (zh) 三維記憶體裝置
TWI753602B (zh) 具有用於階梯區域的支撐結構的三維記憶體元件
TWI742886B (zh) 在儲存塊之間具有穩定結構的立體記憶體元件以及用於形成其的方法
TW202207430A (zh) 半導體裝置及用於形成半導體裝置的方法
TWI756781B (zh) 用於形成立體記憶元件的方法
TW202141758A (zh) 三維記憶體裝置及用於形成其的方法
TWI779318B (zh) 三維記憶體元件及其製作方法
TWI779331B (zh) 立體記憶體元件
TWI773086B (zh) 用於形成立體(3d)記憶體元件的方法
TWI793434B (zh) 用於形成三維記憶體元件的方法
TW202203380A (zh) 立體記憶體元件
TW202211447A (zh) 三維記憶體元件和用於形成三維記憶體元件的方法