TW202038238A - 具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法 - Google Patents

具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法 Download PDF

Info

Publication number
TW202038238A
TW202038238A TW108141748A TW108141748A TW202038238A TW 202038238 A TW202038238 A TW 202038238A TW 108141748 A TW108141748 A TW 108141748A TW 108141748 A TW108141748 A TW 108141748A TW 202038238 A TW202038238 A TW 202038238A
Authority
TW
Taiwan
Prior art keywords
gate
region
substrate
channel region
insulated
Prior art date
Application number
TW108141748A
Other languages
English (en)
Other versions
TWI724634B (zh
Inventor
凱瑟琳 迪柯柏
曉萬 陳
恩漢 杜
Original Assignee
美商超捷公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商超捷公司 filed Critical 美商超捷公司
Publication of TW202038238A publication Critical patent/TW202038238A/zh
Application granted granted Critical
Publication of TWI724634B publication Critical patent/TWI724634B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/49Simultaneous manufacture of periphery and memory cells comprising different types of peripheral transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種記憶體裝置,其包括形成在一半導體基板中之源極及汲極區域,並且該基板的一第一通道區域在其間延伸。一浮動閘設置在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該浮動閘來控制。一控制閘設置在該浮動閘上方且與該浮動閘絕緣。一抹除閘設置在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣。邏輯裝置形成在相同的基板上。每個邏輯裝置具有源極及汲極區域,並且一通道區域在其間延伸;以及一邏輯閘,其設置在該邏輯裝置的通道區域上方且控制該邏輯裝置的通道區域。

Description

具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法
[優先權請求] 本申請案主張2018年12月3日所提出之發明名稱為「具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法」(Memory cell with floating gate, coupling gate and erase gate, and method of making same)的美國專利申請案第16/208,297號之優先權。
本發明係有關於非揮發性快閃記憶體裝置,並且更具體地,係有關於與核心及高電壓邏輯裝置嵌入同一個晶片中之快閃記憶體陣列。
分離式閘極非揮發性記憶體裝置在該項技藝中係眾所周知的。例如,美國專利第7,927,994號揭露一種分離式閘極非揮發性記憶體單元,其中通道區域的兩個不同部分由兩個不同的閘極(浮動閘及選擇閘)來控制。記憶體單元額外地包括在浮動閘上方的控制閘及在源極區域上方的抹除閘。分離式閘極記憶體單元係有利的,因為操作電壓相對較低,這表示機上電源(on board power supplies)可以更小且更有效率。分離式閘極記憶體單元係不利的,因為記憶體單元的尺寸被擴大,以容納兩個分開閘極,所述兩個分開閘極橫向移位,以控制通道區域的兩個分開部分。
堆疊式閘極非揮發性記憶體裝置在該項技藝中係眾所周知的,其中僅有單個閘極(浮動閘)控制通道區域。控制閘形成在浮動閘上方。堆疊式閘極記憶體單元係有利的,因為有鑑於僅使用單個閘極來控制通道區域,記憶體單元可以相應縮小至較小的尺寸。堆疊式閘極記憶體單元係不利的,因為操作電壓相對較高。
需要一種記憶體單元設計,其可以相應縮小至較小的尺寸,但是使用相對較低的電壓來進行操作。還需要一種在與其它邏輯裝置,例如,低電壓邏輯裝置(核心裝置)及高電壓邏輯裝置(HV裝置),相同的晶片上製造這樣的記憶體單元之方法。
藉由一種記憶體裝置來解決上述問題及需求,該記憶體裝置包括一半導體基板;一第一源極區域及一第一汲極區域,其形成在該基板中,並且該基板的一第一通道區域在其間延伸;一浮動閘,其設置在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該浮動閘來控制;一控制閘,其設置在該浮動閘上方且與該浮動閘絕緣;以及一抹除閘,其設置在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣。
一種記憶體裝置包括一半導體基板;一第一源極區域,其形成在該基板中;第一及第二汲極區域,其形成在該基板中,其中該基板的一第一通道區域在該第一汲極區域與該第一源極區域之間延伸,並且其中該基板的一第二通道區域在該第二汲極區域與該第一源極區域之間延伸;一第一浮動閘,其設置在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該第一浮動閘來控制;一第二浮動閘,其設置在該第二通道區域上方且與該第二通道區域絕緣,其中該第二通道區域的導電性僅由該第二浮動閘來控制;一第一控制閘,其設置在該第一浮動閘上方且與該第一浮動閘絕緣;一第二控制閘,其設置在該第二浮動閘上方且與該第二浮動閘絕緣;以及一抹除閘,其設置在該第一源極區域上方且與該第一源極區域絕緣,其中該抹除閘包括一第一凹口及一第二凹口,該第一凹口面向該第一浮動閘的一邊緣且與該第一浮動閘的該邊緣絕緣,而該第二凹口面向該第二浮動閘的一邊緣且與該第二浮動閘的該邊緣絕緣。
一種形成記憶體之方法包括形成一第一源極區域及一第一汲極區域在一半導體基板中,並且該基板的一第一通道區域在其間延伸;形成一浮動閘在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該浮動閘來控制;形成一控制閘在該浮動閘上方且與該浮動閘絕緣;以及形成一抹除閘在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣。
一種形成記憶體裝置之方法包括形成一第一源極區域在一半導體基板中;形成第一及第二汲極區域在該基板中,其中該基板的一第一通道區域在該第一汲極區域與該第一源極區域之間延伸,並且其中該基板的一第二通道區域在該第二汲極區域與該第一源極區域之間延伸;形成一第一浮動閘在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該第一浮動閘來控制;形成一第二浮動閘在該第二通道區域上方且與該第二通道區域絕緣,其中該第二通道區域的導電性僅由該第二浮動閘來控制;形成一第一控制閘在該第一浮動閘上方且與該第一浮動閘絕緣;形成一第二控制閘在該第二浮動閘上方且與該第二浮動閘絕緣;以及形成一抹除閘在該第一源極區域上方且與該第一源極區域絕緣,其中該抹除閘包括一第一凹口及一第二凹口,該第一凹口面向該第一浮動閘的一邊緣且與該第一浮動閘的該邊緣絕緣,而該第二凹口面向該第二浮動閘的一邊緣且與該第二浮動閘的該邊緣絕緣。
一種操作記憶體單元之方法,該記憶體單元包括一半導體基板;一源極區域及一汲極區域,其形成在該基板中,並且該基板的一通道區域在其間延伸;一浮動閘,其設置在該通道區域上方且與該通道區域絕緣,其中該通道區域的導電性僅由該浮動閘來控制;一控制閘,其設置在該浮動閘上方且與該浮動閘絕緣;以及一抹除閘,其設置在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣。該方法包括藉由施加一正電壓至該抹除閘來從該浮動閘移除電子。
本發明的其它目的及特徵藉由閱讀說明書、申請專利範圍及附圖將變得顯而易見。
本實施例係一種改進的記憶體單元及一種用於在同一個晶片上同時形成具有改進的記憶體單元之記憶體陣列裝置、低電壓邏輯裝置(核心裝置)及較高電壓邏輯裝置(HV裝置)的方法。具體地,如圖1所示,半導體基板10(例如,p型基板)包括三個區:記憶體陣列區(記憶體區)14,在其中將形成記憶體單元;核心裝置區(核心區)16,在其中將形成核心邏輯裝置;以及HV裝置區18(HV區),在其中將形成HV邏輯裝置。基板10包括分別對應於三個區14、16及18的三個區域10a、10b、10c。
形成記憶體單元的方法顯示在圖2A至圖13A(其包括沿著字元線(WL)方向之基板區域10a的記憶體區14部分之剖面圖)及圖2B至圖13B(其包括沿著與WL方向正交之位元線(BL)方向的基板區域10a之記憶體區14部分的剖面圖)中。形成核心裝置的方法顯示在圖2C至圖13C(其包括基板區域10b的核心裝置區16部分之剖面圖)中。形成HV裝置的方法顯示在圖2D至圖13D(其包括基板區域10c的HV裝置區18部分之剖面圖)中。
方法開始於在基板表面上形成二氧化矽(氧化)層20。在氧化層20上形成氮化矽(氮化)層22。在氮化層22上形成諸如氧化層24的硬罩絕緣體。如圖2A至圖2D所示,這三層形成在所有三個基板區域10a、10b及10c中。執行微影遮蔽(photolithography masking)步驟(遮蔽步驟),以在基板10上方,特別是在氧化層24上方,形成光阻,選擇性地進行光阻曝光,並且選擇性地移除光阻的一部分,從而暴露底層材料(在此情況中為氧化層24)的選定部分。在由光阻所暴露之區域中執行非等向性氧化物、氮化物及矽蝕刻,以形成溝槽26,所述溝槽26延伸穿過氧化層24、氮化層22及氧化層20,並且延伸至矽基板10中。這些溝槽26形成在所有三個基板區域10a至10c中。所獲得的結構顯示在圖3A至圖3D中(在光阻移除之後)。
沿著溝槽26的矽壁形成氧化物的襯墊層28。在結構上方形成氧化物,然後進行氧化物化學機械研磨(CMP),其結合用STI(淺溝槽隔離)氧化物絕緣體30來填充溝槽26與移除氮化層22上的氧化層24。使用氮化物蝕刻來移除氮化層22。針對基板的不同區域執行一連串佈植(例如,用光阻覆蓋目標區域以外的所有區域,執行佈植,然後針對其它區域進行重複步驟),以在HV區18中形成HNWL井(HV NMOS裝置井)及HPWL井(HV PMOS裝置井)。然後,使用氧化物蝕刻來移除氧化層20。在STI氧化物堆30之間的暴露矽表面上形成氧化層32(FG氧化物)。在結構上方沉積多晶矽層34(FG多晶矽,亦即,將形成浮動閘的多晶矽),然後進行多晶矽佈植或多晶矽原位摻雜,進行佈植退火,以及進行多晶矽CMP(使用STI氧化物30作為研磨終止層)。所獲得的結構顯示在圖4A至圖4D中。此時可以執行在記憶體區14中之多晶矽層34的進一步佈植(同時用光阻保護核心及HV裝置區16/18)。應當注意,STI氧化物30及FG多晶矽34亦可以使用自對準STI製程來形成,其中FG多晶矽34包括在STI蝕刻期間所界定之第一多晶矽層及由傳統微影製程所界定之第二多晶矽層。
藉由氧化物蝕刻使STI氧化物區塊30凹陷成低於多晶矽層34的上表面。然後,在結構上方形成閘極絕緣體36。較佳地,閘極絕緣體36係具有氧化物、氮化物、氧化物子層(ONO)的複合絕緣體。在結構上方沉積多晶矽層(CG多晶矽,亦即,將形成控制閘極的多晶矽)38。較佳地對其進行佈植及退火,或者可以使用原位摻雜的多晶矽。在CG多晶矽層38上方形成諸如氧化物、氮化物或兩者的複合物之硬罩絕緣體(HM)40。可以任選地添加緩衝氧化物。在完成此步驟之後,就已經在所有三個基板區域10a至10c上形成氧化層32、多晶矽層34、ONO 36、多晶矽層38及HM絕緣體40。然後,進行遮蔽步驟,以用光阻選擇性地覆蓋記憶體區14的一部分(使所有的核心及HV裝置區16/18暴露)。接著,進行一連串的氧化物、氮化物及多晶矽蝕刻,以移除在記憶體區14中之緩衝氧化物(如果使用的話)、HM絕緣體40、多晶矽38、ONO 36及多晶矽34的頂部之暴露部分,從而形成延伸穿過這些層的溝槽42。從核心及HV裝置區16/18移除緩衝氧化物(如果使用的話)、HM絕緣體40、多晶矽38、ONO 36及多晶矽34的頂部。所獲得的結構顯示於圖5A至圖5D(在光阻移除之後)。
藉由氮化物沉積及氮化物蝕刻,沿著記憶體區14中之溝槽42的側壁形成氮化物間隔物44。藉由氧化物沉積及氧化物蝕刻,沿著記憶體區14中之溝槽42內的氮化物間隔物44形成氧化物間隔物46。然後,進行多晶矽蝕刻,以移除多晶矽層34在溝槽42的底部(在氧化物間隔物46之間)及在核心/HV區16/18中暴露的部分。藉由高溫氧化物沉積(HTO)、退火及氧化物蝕刻,在多晶矽層34的暴露側上形成氧化物間隔物48。所獲得的結構顯示在圖6A至圖6D中。
針對不同區域執行一連串的佈植(例如,用光阻覆蓋目標區域以外的所有區域,然後執行佈植,對其它區域進行重複步驟),以在核心區16中形成PWEL及NWEL井。進行遮蔽步驟,以用光阻覆蓋記憶體區14及核心區16,從而使HV區18暴露。藉由氧化物蝕刻,移除HV區18中之剩餘氧化物32。在移除光阻之後,在基板上方形成氧化層50(例如,藉由RTO / HTO沉積)。在光阻移除之後,除記憶體區14中之溝槽42之外,進行遮蔽步驟,以用光阻52覆蓋記憶體區14、核心區16及HV區18。然後,如圖7A至圖7D所示,進行佈植,以在記憶體區14中之溝槽42下方的基板中形成源極區域54。
接著,執行氧化物蝕刻(較佳地是濕蝕刻),以移除記憶體區14中之溝槽42內的氧化物間隔物46及48以及氧化物層32,從而暴露出多晶矽層34的側壁及基板10a的表面。然後,移除光阻52,之後,藉由氧化物沉積及蝕刻,沿著溝槽42的側壁形成作為間隔物的氧化物56,並且沿著記憶體區14中之基板10a表面形成氧化物56。執行遮蔽步驟及氧化物蝕刻/形成步驟,以在核心區16中之基板上形成第一閘極氧化物58,並且在HV區18中形成第二閘極氧化物60。第二閘極氧化物60(其為氧化層50及氧化層56與氧化層58的組合)比第一閘極氧化物58還厚。源極區域54上方的氧化物係氧化層56與氧化層58的組合。接著,在結構上方形成多晶矽層62。在多晶矽層62上方形成氧化層64。進行遮蔽及蝕刻步驟,以從記憶體區14移除氧化層64。然後,執行多晶矽沉積,以加厚記憶體區14中之多晶矽層62,並且在核心區及HV區16/18中形成虛設多晶矽層66。所獲得的結構顯示在圖8A至圖8D中。
執行多晶矽CMP,以移除核心區及HV區16/18中之虛設多晶矽層66,以及移除溝槽42中(源極區域54上方)之多晶矽層62區塊以外的記憶體區中之多晶矽層62。使用氧化物蝕刻,以移除核心及HV區16/18中之氧化層64。使用遮蔽步驟,以在記憶體區14的帶狀區域70以外的結構上方形成光阻68。使用多晶矽蝕刻,以移除帶狀區域70中之多晶矽區塊62。所獲得的結構顯示在圖9A至圖9D中。
在移除光阻68之後,執行遮蔽步驟,以用光阻覆蓋記憶體區14在多晶矽區塊62之間的部分以外之結構。執行一連串的蝕刻,以移除HM絕緣體40、多晶矽層38、ONO 36及多晶矽層34的暴露部分,從而在記憶體區14中留下這些層之成對的記憶體堆疊結構S1及S2(在多晶矽區塊62的每側上一個堆疊),其最終將形成成對的記憶體單元;以及在帶狀區域70中留下附加結構72,其可用於控制閘與源極線跨接(strapping)。所獲得的結構顯示在圖10A至圖10D中。
使用遮蔽步驟,以在核心及HV區16/18上方形成光阻,從而使記憶體區14暴露。然後,在記憶體區14中執行佈植,以在相鄰的成對堆疊S1 / S2之間的基板中形成汲極區域74。在光阻移除之後,如圖11A至圖11D所示,沿著堆疊S1 / S2的側面形成氧化物間隔物76(例如,藉由HTO間隔物沉積、退火及蝕刻)。接下來,進行遮蔽步驟,以用光阻78覆蓋所有區域,並且從核心及HV區16/18的部分移除光阻78,從而使那些區域暴露。然後,如圖12A至圖12D所示,藉由多晶矽蝕刻,移除多晶矽層62的暴露部分,從而在核心及HV區16/18中留下多晶矽層62的區塊。
在移除光阻78之後,執行一連串的遮蔽步驟及佈植,以在基板的核心區域10b中與多晶矽區塊62相鄰的基板中形成源極區域80及汲極區域82,並且在基板的HV區域10c中與多晶矽區塊62相鄰的基板中形成源極區域84及汲極區域86。HV區18中之源極及汲極區域84、86比核心區16中之源極及汲極區域80、82的形成更深入基板,以便進行較高的電壓操作。藉由氧化物沉積及蝕刻,沿著多晶矽區塊62的側壁形成氧化物間隔物88及90。如圖13A至圖13D所示,在結構上方形成厚的絕緣材料層(例如,ILD氧化物)92。然後,執行後端處理,其包括形成穿過絕緣體92的孔或溝槽,以暴露記憶體單元的汲極區域以及邏輯裝置的源極、汲極及閘極,並且用導電材料(亦即,任何合適的金屬)填充孔或溝槽,以形成垂直延伸的接觸層,這在該項技藝中係眾所周知的。
圖14顯示在記憶體區14中之記憶體單元的最終結構。成對的記憶體單元首尾相連地形成,每個記憶體單元包括源極區域54及汲極區域74,並且基板的通道區域94在其間延伸。浮動閘34設置在通道區域94上方且與通道區域94絕緣。浮動閘34僅控制通道區域94的導電性(亦即,與分離式閘極組態相比,它是唯一直接位於通道區域上方且與通道區域絕緣的閘極,在分離式閘極組態中浮動閘設置在通道區域的第一部分上方且控制通道區域的第一部分之導電性,而另一個閘極設置在通道區域的第二部分上方且控制通道區域的第二部分之導電性)。控制閘38設置在浮動閘34上方且與浮動閘34絕緣。抹除閘62a設置在源極區域54上方且與源極區域54絕緣,以及與浮動閘34相鄰且與浮動閘34絕緣。抹除閘62a包括面向浮動閘34的邊緣34a之凹口63。每對記憶體單元共用一個源極區域54及一個抹除閘62a。相鄰的記憶體單元對共用一個汲極區域74。較佳地,同時形成記憶體單元陣列,並且記憶體單元以列與行來配置。圖14所示之成對的記憶體單元在行方向上延伸。每行的記憶體單元包括電連接至所述行的記憶體單元中之所有汲極區域74的一條位元線(BL)。每列的記憶體單元包括電連接至所述列的記憶體單元中之所有抹除閘62a的一條抹除閘極線(EGL)。每列的記憶體單元包括電連接至所述列的記憶體單元中之所有控制閘38的一條控制閘極線(CGL)。每列的記憶體單元包括電連接至所述列的記憶體單元中之所有源極區域54的一條源極線(SL)。
圖15顯示核心區16中之邏輯裝置的最終結構。每個邏輯裝置包括源極區域80及汲極區域82,並且基板的通道區域96在其間延伸。邏輯閘62b設置在通道區域96上方且與通道區域96絕緣(用於控制通道區域96的導電性)。
圖16顯示HV區18中之邏輯裝置的最終結構。每個邏輯裝置包括源極區域84及汲極區域86,並且基板的通道區域98在其間延伸。邏輯閘62c設置在通道區域98上方且與通道區域98絕緣(用於控制通道區域98的導電性)。HV區18中之邏輯裝置可以在較高的電壓下操行,因為與在核心區16中之邏輯閘62b下方的較薄氧化層58相比,在閘極62c下面的氧化層60較厚,以及與在核心區16中之源極/汲極80/82接面相比,HV區18中之源極/汲極接面84/86較深。
圖17說明記憶體區14中之記憶體單元在抹除、程式化及讀取操作下被選(sel)線及未被選(uns)線的第一組非限制示例性操作電壓(其中被選表示目標單元連接至指示線路)。抹除操作涉及從浮動閘34移除電子。對於抹除操作,它包括一個預程式化(pre-program)步驟(針對已經抹除的所有單元,以避免洩漏單元)、一個抹除步驟(其中,在抹除閘62a上的高正電壓會導致浮動閘34上的電子隧穿中間絕緣體至抹除閘62a)以及一個軟程式化(soft program)步驟(針對所有過度抹除的單元)。抹除步驟較佳地藉由以分離脈衝施加抹除電壓來實施。較佳地同時抹除整個頁面(列)、區塊、區段或晶片。在抹除脈衝之間,可以在每條位元線BL上執行讀取操作,以讀取來自這一行的記憶體單元之電流,並且將其與來自一個抹除參考單元的參考電流進行比較。抹除脈衝一直持續到讀取電流超過來自抹除參考單元的參考電流為止。軟程式化步驟亦可以脈衝形式來實施,脈衝藉由讀取操作來分隔。軟程式化脈衝一直持續到記憶體單元的讀取電流低於軟程式化參考單元的參考電流為止。
程式化操作涉及將電子注入至浮動極34上。對於程式化操作,將零電壓施加至汲極區域74,將正電壓施加至源極區域54及抹除閘62a,並且將較大的正電壓施加至控制閘38。沿著通道區域94行進的電子被加熱並藉由眾所周知的熱電子注入技術被注入至浮動閘34上。讀取操作涉及在汲極區域74、控制閘38及抹除閘62a上施加正電壓,並且感測沿著通道區域94的任何電流之位準。如果浮動閘34上的電子被抹除,則電流將沿著通道區域94流動,藉以感測到已抹除的程式化狀態。如果用電子對浮動閘34進行程式化,則很少或沒有電流將沿著通道區域94流動,藉以感測到已程式化的狀態。
圖18說明記憶體區中之記憶體單元在抹除、程式化及讀取操作下的第二組非限制示例性操作電壓。相較於圖17的那些電壓,圖18的電壓之一個顯著差異是,在抹除步驟期間將負電壓施加至控制閘38線,這允許在那個步驟期間抹除閘62a上的正電壓較低。
本實施例提供許多的優點。記憶體單元僅具有三個閘極,亦即,在整個通道區域上方的浮動閘、在浮動閘上方的控制閘及在源極區域上方的抹除閘,並且在兩個記憶體單元之間共用單一抹除閘62a及單一源極區域54。相較於分離式閘極記憶體單元組態,這種組態允許有效地相應縮小記憶體單元的尺寸。相較於缺少專用抹除閘的傳統堆疊式閘極記憶體單元組態,包括單獨的抹除閘62a降低抹除記憶體單元所需的電壓,從而允許較小且較低的操作電壓電源。藉由在抹除期間在控制閘38上使用負電壓,可以進一步使較低的抹除電壓成為可能。面向浮動極34的邊緣34a之抹除閘62a的凹口63提高其間的隧穿效率。由於較低的抹除電壓,使用比習知技藝還淺的基板井區係可實行的。單一多晶矽層62用於形成記憶體區14中之抹除閘62a、核心區16中之邏輯閘62b及HV區18中之邏輯閘62c,從而降低製造記憶體裝置的成本及複雜性。
應當理解,本發明不限於上面所描述及本文所說明的實施例。例如,本文中對本發明或實施例的引用沒有意欲限制任何請求或請求項的範圍,而是僅引用可能由一個或多個最終請求項所可能涵蓋的一個或多個特徵。上述材料、製程及數值實例僅是示例性的,並且不應該被認為是對請求項的限制。再者,不是所有的方法步驟都需要以所描述或要求的確切順序來執行,而是以允許適當地形成本文所述之記憶體單元及邏輯裝置的任何順序來執行。最後,單層材料可以形成為多層這種的或相似的材料,反之亦然。
應當注意,如本文所使用,術語「在…上方」及「在…上」均包含性地包括「直接在…上」(沒有中間材料、元件或空間設置在其間)及「間接在…上」(中間材料、元件或空間設置在其間)。同樣地,術語「相鄰」包括「直接相鄰」(沒有中間材料、元件或空間設置在其間)及「間接相鄰」(中間材料、元件或空間設置在其間),「安裝至」包括「直接安裝至」(沒有中間材料、元件或空間設置在其間)及「間接安裝至」(中間材料、元件或空間設置在其間),以及「電耦接至」包括「直接電耦接至」(沒有中間材料或元件在其間將元件電連接在一起)及「間接電耦接至」(中間材料或元件在其間將元件電連接在一起)。例如,在「在基板上方」形成元件可以包括在基板上直接形成元件而其間沒有中間材料/元件,以及在基板上間接形成元件而在其間具有一個或多個中間材料/元件。
10:半導體基板 10a:區域 10b:區域 10c:區域 14:記憶體陣列區 16:核心裝置區 18:HV裝置區 20:二氧化矽(氧化)層 22:氮化矽(氮化)層 24:氧化層 26:溝槽 28:襯墊層 30:STI(淺溝槽隔離)氧化物絕緣體 32:氧化層 34:多晶矽層(浮動閘) 34a:邊緣 36:閘極絕緣體 38:多晶矽層(控制閘) 40:硬罩絕緣體(HM) 42:溝槽 44:氮化物間隔物 46:氧化物間隔物 48:氧化物間隔物 50:氧化層 52:光阻 54:源極區域 56:氧化物 58:第一閘極氧化物 60:第二閘極氧化物 62:多晶矽層 62a:抹除閘 62b:邏輯閘 62c:邏輯閘 63:凹口 64:氧化層 66:虛設多晶矽層 68:光阻 70:帶狀區域 72:附加結構 74:汲極區域 76:氧化物間隔物 78:光阻 80:源極區域 82:汲極區域 84:源極區域 86:汲極區域 88:氧化物間隔物 90:氧化物間隔物 92:絕緣材料層 94:通道區域 96:通道區域 98:通道區域 S1:記憶體堆疊結構 S2:記憶體堆疊結構
圖1係基板的記憶體陣列、核心裝置及HV裝置區之側視剖面圖。
圖2A至圖13A係基板的記憶體陣列區部分(沿著字元線(word line, WL)方向)之側視剖面圖,其說明形成記憶體單元的步驟。
圖2B至圖13B係基板的記憶體陣列區部分(沿著位元線(bit line, BL)方向)之側視剖面圖,其說明形成記憶體單元的步驟。
圖2C至圖13C係基板的核心裝置區部分之剖面圖,其說明形成核心裝置的步驟。
圖2D至圖13D係基板的HV裝置區部分之剖面圖,其說明形成HV裝置的步驟。
圖14係在基板的記憶體陣列區中所形成之記憶體單元的側視剖面圖。
圖15係在基板的核心裝置區中所形成之邏輯裝置的側視剖面圖。
圖16係在基板的HV裝置區中所形成之邏輯裝置的側視剖面圖。
圖17及圖18係在基板的記憶體陣列區中所形成之記憶體單元的示例性操作電壓表。
10a:區域
34:多晶矽層(浮動閘)
34a:邊緣
38:多晶矽層(控制閘)
54:源極區域
62a:抹除閘
63:凹口
74:汲極區域
94:通道區域

Claims (19)

  1. 一種記憶體裝置,包括: 一半導體基板; 一第一源極區域及一第一汲極區域,其形成在該基板中,並且該基板的一第一通道區域在其間延伸; 一浮動閘,其設置在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該浮動閘來控制; 一控制閘,其設置在該浮動閘上方且與該浮動閘絕緣;以及 一抹除閘,其設置在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣。
  2. 如請求項1之記憶體裝置,進一步包括: 一第二源極區域及一第二汲極區域,其形成在該基板中,並且該基板的一第二通道區域在其間延伸; 一第一邏輯閘,其設置在該第二通道區域上方且與該第二通道區域絕緣,其中該第一邏輯閘控制該第二通道區域的導電性。
  3. 如請求項2之記憶體裝置,進一步包括: 一第三源極區域及一第三汲極區域,其形成在該基板中,並且該基板的一第三通道區域在其間延伸; 一第二邏輯閘,其設置在該第三通道區域上方且與該第三通道區域絕緣,其中該第二邏輯閘控制該第三通道區域的導電性; 其中: 該第一邏輯閘藉由具有一第一厚度的一第一絕緣體與該第二通道區域絕緣, 該第二邏輯閘藉由具有大於該第一厚度之一第二厚度的一第二絕緣體與該第三通道區域絕緣, 相對於該基板的表面,該第三源極區域比該第二源極區域的延伸更深入該基板,以及 相對於該基板的表面,該第三汲極區域比該第二汲極區域的延伸更深入該基板。
  4. 一種記憶體裝置,包括: 一半導體基板; 一第一源極區域,其形成在該基板中; 第一及第二汲極區域,其形成在該基板中,其中該基板的一第一通道區域在該第一汲極區域與該第一源極區域之間延伸,並且其中該基板的一第二通道區域在該第二汲極區域與該第一源極區域之間延伸; 一第一浮動閘,其設置在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該第一浮動閘來控制; 一第二浮動閘,其設置在該第二通道區域上方且與該第二通道區域絕緣,其中該第二通道區域的導電性僅由該第二浮動閘來控制; 一第一控制閘,其設置在該第一浮動閘上方且與該第一浮動閘絕緣; 一第二控制閘,其設置在該第二浮動閘上方且與該第二浮動閘絕緣;以及 一抹除閘,其設置在該第一源極區域上方且與該第一源極區域絕緣,其中該抹除閘包括一第一凹口及一第二凹口,該第一凹口面向該第一浮動閘的一邊緣且與該第一浮動閘的該邊緣絕緣,而該第二凹口面向該第二浮動閘的一邊緣且與該第二浮動閘的該邊緣絕緣。
  5. 如請求項4之記憶體裝置,進一步包括: 一第二源極區域及一第三汲極區域,其形成在該基板中,並且該基板的一第三通道區域在其間延伸; 一第一邏輯閘,其設置在該第三通道區域上方且與該第三通道區域絕緣,其中該第一邏輯閘控制該第三通道區域的導電性。
  6. 如請求項5之記憶體裝置,進一步包括: 一第三源極區域及一第四汲極區域,其形成在該基板中,並且該基板的一第四通道區域在其間延伸; 一第二邏輯閘,其設置在該第四通道區域上方且與該第四通道區域絕緣,其中該第二邏輯閘控制該第四通道區域的導電性; 其中: 該第一邏輯閘藉由具有一第一厚度的一第一絕緣體與該第三通道區域絕緣, 該第二邏輯閘藉由具有大於該第一厚度之一第二厚度的一第二絕緣體與該第四通道區域絕緣, 相對於該基板的表面,該第三源極區域比該第二源極區域的延伸更深入該基板,以及 相對於該基板的表面,該第四汲極區域比該第三汲極區域的延伸更深入該基板。
  7. 一種形成記憶體裝置之方法,包括: 形成一第一源極區域及一第一汲極區域在一半導體基板中,並且該基板的一第一通道區域在其間延伸; 形成一浮動閘在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該浮動閘來控制; 形成一控制閘在該浮動閘上方且與該浮動閘絕緣;以及 形成一抹除閘在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣。
  8. 如請求項7之方法,進一步包括: 形成一第二源極區域及一第二汲極區域在該基板中,並且該基板的一第二通道區域在其間延伸; 形成一第一邏輯閘在該第二通道區域上方且與該第二通道區域絕緣,其中該第一邏輯閘控制該第二通道區域的導電性。
  9. 如請求項8之方法,進一步包括: 形成一第三源極區域及一第三汲極區域在該基板中,並且該基板的一第三通道區域在其間延伸; 形成一第二邏輯閘在該第三通道區域上方且與該第三通道區域絕緣,其中該第二邏輯閘控制該第三通道區域的導電性; 其中: 該第一邏輯閘藉由具有一第一厚度的一第一絕緣體與該第二通道區域絕緣, 該第二邏輯閘藉由具有大於該第一厚度之一第二厚度的一第二絕緣體與該第三通道區域絕緣, 相對於該基板的表面,該第三源極區域比該第二源極區域的延伸更深入該基板,以及 相對於該基板的表面,該第三汲極區域比該第二汲極區域的延伸更深入該基板。
  10. 如請求項9之方法,其中,該抹除閘、該第一邏輯閘及該第二邏輯閘的形成包括: 形成一多晶矽層在該基板上方; 蝕刻該多晶矽層,以形成該多晶矽層之分開的第一、第二及第三區塊,其中該第一區塊係該抹除閘,該第二區塊係該第一邏輯閘,該第三區塊係該第二邏輯閘。
  11. 一種形成記憶體裝置之方法,包括: 形成一第一源極區域在一半導體基板中; 形成第一及第二汲極區域在該基板中,其中該基板的一第一通道區域在該第一汲極區域與該第一源極區域之間延伸,並且其中該基板的一第二通道區域在該第二汲極區域與該第一源極區域之間延伸; 形成一第一浮動閘在該第一通道區域上方且與該第一通道區域絕緣,其中該第一通道區域的導電性僅由該第一浮動閘來控制; 形成一第二浮動閘在該第二通道區域上方且與該第二通道區域絕緣,其中該第二通道區域的導電性僅由該第二浮動閘來控制; 形成一第一控制閘在該第一浮動閘上方且與該第一浮動閘絕緣; 形成一第二控制閘在該第二浮動閘上方且與該第二浮動閘絕緣;以及 形成一抹除閘在該第一源極區域上方且與該第一源極區域絕緣,其中該抹除閘包括一第一凹口及一第二凹口,該第一凹口面向該第一浮動閘的一邊緣且與該第一浮動閘的該邊緣絕緣,而該第二凹口面向該第二浮動閘的一邊緣且與該第二浮動閘的該邊緣絕緣。
  12. 如請求項11之方法,進一步包括: 形成一第二源極區域及一第三汲極區域在該基板中,並且該基板的一第三通道區域在其間延伸; 形成一第一邏輯閘在該第三通道區域上方且與該第三通道區域絕緣,其中該第一邏輯閘控制該第三通道區域的導電性。
  13. 如請求項12之方法,進一步包括: 形成一第三源極區域及一第四汲極區域在該基板中,並且該基板的一第四通道區域在其間延伸; 形成一第二邏輯閘在該第四通道區域上方且與該第四通道區域絕緣,其中該第二邏輯閘控制該第四通道區域的導電性; 其中: 該第一邏輯閘藉由具有一第一厚度的一第一絕緣體與該第三通道區域絕緣, 該第二邏輯閘藉由具有大於該第一厚度之一第二厚度的一第二絕緣體與該第四通道區域絕緣, 相對於該基板的表面,該第三源極區域比該第二源極區域的延伸更深入該基板,以及 相對於該基板的表面,該第四汲極區域比該第三汲極區域的延伸更深入該基板。
  14. 如請求項13之方法,其中,該抹除閘、該第一邏輯閘及該第二邏輯閘的形成包括: 形成一多晶矽層在該基板上方; 蝕刻該多晶矽層,以形成該多晶矽層之分開的第一、第二及第三區塊,其中該第一區塊係該抹除閘,該第二區塊係該第一邏輯閘,該第三區塊係該第二邏輯閘。
  15. 一種操作記憶體單元之方法,該記憶體單元包括: 一半導體基板; 一源極區域及一汲極區域,其形成在該基板中,並且該基板的一通道區域在其間延伸; 一浮動閘,其設置在該通道區域上方且與該通道區域絕緣,其中該通道區域的導電性僅由該浮動閘來控制; 一控制閘,其設置在該浮動閘上方且與該浮動閘絕緣;以及 一抹除閘,其設置在該源極區域上方且與該源極區域絕緣,其中該抹除閘包括一凹口,該凹口面向該浮動閘的一邊緣且與該浮動閘的該邊緣絕緣, 該方法包括: 藉由施加一正電壓至該抹除閘來從該浮動閘移除電子。
  16. 如請求項15之方法,其中,從該浮動閘移除電子進一步包括施加一負電壓至該控制閘。
  17. 如請求項15之方法,進一步包括: 藉由施加正電壓至該控制閘及該源極區域,將電子添加至該浮動閘。
  18. 如請求項17之方法,其中,將電子添加至該浮動閘進一步包括施加一正電壓至該抹除閘。
  19. 如請求項15之方法,進一步包括: 藉由施加正電壓至該汲極區域、該控制閘及該抹除閘,讀取該浮動閘的程式化狀態。
TW108141748A 2018-12-03 2019-11-18 具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法 TWI724634B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US16/208,297 US10998325B2 (en) 2018-12-03 2018-12-03 Memory cell with floating gate, coupling gate and erase gate, and method of making same
US16/208,297 2018-12-03
PCT/US2019/046312 WO2020117331A1 (en) 2018-12-03 2019-08-13 Memory cell with floating gate, coupling gate and erase gate, and method of making same
USPCT/US2019/046312 2019-08-13

Publications (2)

Publication Number Publication Date
TW202038238A true TW202038238A (zh) 2020-10-16
TWI724634B TWI724634B (zh) 2021-04-11

Family

ID=67770590

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108141748A TWI724634B (zh) 2018-12-03 2019-11-18 具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法

Country Status (7)

Country Link
US (1) US10998325B2 (zh)
EP (1) EP3891803B1 (zh)
JP (1) JP7376595B2 (zh)
KR (1) KR102457393B1 (zh)
CN (1) CN113169173A (zh)
TW (1) TWI724634B (zh)
WO (1) WO2020117331A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11417734B2 (en) * 2019-10-31 2022-08-16 United Microelectronics Corp. Method for fabricating flash memory
US11424254B2 (en) * 2019-12-13 2022-08-23 Winbond Electronics Corp. Semiconductor device and manufacturing method of the same
CN114335185A (zh) * 2020-09-30 2022-04-12 硅存储技术股份有限公司 具有设置在字线栅上方的擦除栅的分裂栅双位非易失性存储器单元及其制备方法
TW202308125A (zh) * 2021-08-02 2023-02-16 聯華電子股份有限公司 半導體記憶元件及其製作方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5029130A (en) 1990-01-22 1991-07-02 Silicon Storage Technology, Inc. Single transistor non-valatile electrically alterable semiconductor memory device
JPH0883855A (ja) * 1994-09-13 1996-03-26 Mitsubishi Electric Corp 不揮発性半導体記憶装置およびその製造方法
KR100261996B1 (ko) * 1997-11-13 2000-07-15 김영환 플래쉬 메모리 셀 및 그의 제조방법
JPH11354759A (ja) * 1998-06-10 1999-12-24 Matsushita Electron Corp 半導体記憶装置およびその製造方法
JP2000164736A (ja) * 1998-11-30 2000-06-16 Toshiba Corp 不揮発性半導体メモリ及びその製造方法
US6901006B1 (en) * 1999-07-14 2005-05-31 Hitachi, Ltd. Semiconductor integrated circuit device including first, second and third gates
JP4012341B2 (ja) * 1999-07-14 2007-11-21 株式会社ルネサステクノロジ 半導体集積回路装置
US6727545B2 (en) 2000-09-20 2004-04-27 Silicon Storage Technology, Inc. Semiconductor memory array of floating gate memory cells with low resistance source regions and high source coupling
US7315056B2 (en) 2004-06-07 2008-01-01 Silicon Storage Technology, Inc. Semiconductor memory array of floating gate memory cells with program/erase and select gates
US20090039410A1 (en) 2007-08-06 2009-02-12 Xian Liu Split Gate Non-Volatile Flash Memory Cell Having A Floating Gate, Control Gate, Select Gate And An Erase Gate With An Overhang Over The Floating Gate, Array And Method Of Manufacturing
CN102637455A (zh) 2011-02-10 2012-08-15 上海宏力半导体制造有限公司 存储器阵列
US9356158B2 (en) * 2012-07-20 2016-05-31 Semiconductor Components Industries, Llc Electronic device including a tunnel structure
US9177644B2 (en) 2012-08-15 2015-11-03 Aplus Flash Technology, Inc. Low-voltage fast-write PMOS NVSRAM cell
US9123822B2 (en) 2013-08-02 2015-09-01 Silicon Storage Technology, Inc. Split gate non-volatile flash memory cell having a silicon-metal floating gate and method of making same
KR101996745B1 (ko) * 2015-01-22 2019-07-04 실리콘 스토리지 테크놀로지 인크 고밀도 분리형 게이트 메모리 셀
CN107251199B (zh) 2015-01-22 2020-10-30 硅存储技术公司 形成分裂栅存储器单元阵列及低和高电压逻辑器件的方法
JP6343721B2 (ja) 2015-01-23 2018-06-13 シリコン ストーリッジ テクノロージー インコーポレイテッドSilicon Storage Technology, Inc. 金属ゲートを備えた自己整合型分割ゲートメモリセルアレイ及び論理デバイスの形成方法
JP2017045755A (ja) 2015-08-24 2017-03-02 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9673208B2 (en) 2015-10-12 2017-06-06 Silicon Storage Technology, Inc. Method of forming memory array and logic devices
US9972630B2 (en) 2015-11-03 2018-05-15 Silicon Storage Technology, Inc. Split gate non-volatile flash memory cell having metal gates and method of making same
WO2017200709A1 (en) 2016-05-18 2017-11-23 Silicon Storage Technology, Inc. Method of making split gate non-volatile flash memory cell
US10600484B2 (en) * 2017-12-20 2020-03-24 Silicon Storage Technology, Inc. System and method for minimizing floating gate to floating gate coupling effects during programming in flash memory

Also Published As

Publication number Publication date
JP2022511013A (ja) 2022-01-28
KR20210061434A (ko) 2021-05-27
US20200176460A1 (en) 2020-06-04
TWI724634B (zh) 2021-04-11
KR102457393B1 (ko) 2022-10-20
US10998325B2 (en) 2021-05-04
WO2020117331A1 (en) 2020-06-11
CN113169173A (zh) 2021-07-23
JP7376595B2 (ja) 2023-11-08
EP3891803B1 (en) 2023-11-15
EP3891803A1 (en) 2021-10-13

Similar Documents

Publication Publication Date Title
TWI724634B (zh) 具有浮動閘、耦合閘與抹除閘之記憶體單元及其製作之方法
US6906379B2 (en) Semiconductor memory array of floating gate memory cells with buried floating gate
TWI606583B (zh) Non-volatile memory device method
US8148768B2 (en) Non-volatile memory cell with self aligned floating and erase gates, and method of making same
US8138524B2 (en) Self-aligned method of forming a semiconductor memory array of floating memory cells with source side erase, and a memory array made thereby
US20040105319A1 (en) Method of manufacturing a scalable flash eeprom memory cell with floating gate spacer wrapped by control gate
TWI590387B (zh) 具有自我對準浮動與抹除閘的非揮發性記憶體單元及其製造方法
TWI600144B (zh) 使用增強橫向控制閘至浮閘耦合之改良尺度之分離閘快閃記憶體單元
US6649472B1 (en) Method of manufacturing a flash memory cell with high programming efficiency by coupling from floating gate to sidewall
US6373095B1 (en) NVRAM cell having increased coupling ratio between a control gate and floating gate without an increase in cell area
TWI419307B (zh) 具有埋置選擇閘極之非依電性記憶體晶胞及其製造方法
TW200409350A (en) Self-aligned split-gate NAND flash memory and fabrication process
JP2009044164A (ja) 浮遊ゲート、制御ゲート、選択ゲート、及び浮遊ゲートの上にオーバーハングをもつ消去ゲートを有する、改善されたスプリット・ゲート型不揮発性フラッシュメモリ・セル、アレイ、及び製造方法
EP2987183A1 (en) Non-volatile memory cell with self aligned floating and erase gates, and method of making same
US20040183118A1 (en) Semiconductor memory array of floating gate memory cells with burried floating gate and pointed channel region
KR20180074738A (ko) 별개의 워드 라인 및 소거 게이트들을 갖는 플래시 메모리를 형성하는 방법
CN106952925B (zh) 一种低电场源极抹除非挥发性内存单元的制造方法
JPH0864697A (ja) 不揮発性半導体記憶装置の製造方法
TW201929197A (zh) 製造具有抹除閘的分離閘快閃記憶體單元之方法
JP4093965B2 (ja) メモリセルを製作する方法
EP3994731B1 (en) Method of forming split-gate flash memory cell with spacer defined floating gate and discretely formed polysilicon gates
TWI778814B (zh) 具有設置在字線閘上方之抹除閘的分離閘非揮發性記憶體單元及其製造方法
TWI784724B (zh) 具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法
US7358559B2 (en) Bi-directional read/program non-volatile floating gate memory array, and method of formation
CN104969358B (zh) 在沟槽中具有俘获电荷层的非易失性存储器单元和阵列以及其制造方法