TWI784724B - 具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法 - Google Patents

具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法 Download PDF

Info

Publication number
TWI784724B
TWI784724B TW110135463A TW110135463A TWI784724B TW I784724 B TWI784724 B TW I784724B TW 110135463 A TW110135463 A TW 110135463A TW 110135463 A TW110135463 A TW 110135463A TW I784724 B TWI784724 B TW I784724B
Authority
TW
Taiwan
Prior art keywords
gate
floating gate
insulated
conductive layer
forming
Prior art date
Application number
TW110135463A
Other languages
English (en)
Other versions
TW202215440A (zh
Inventor
王春明
祥 劉
宋國祥
邢精成
恩漢 杜
Original Assignee
美商超捷公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商超捷公司 filed Critical 美商超捷公司
Publication of TW202215440A publication Critical patent/TW202215440A/zh
Application granted granted Critical
Publication of TWI784724B publication Critical patent/TWI784724B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0441Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing multiple floating gate devices, e.g. separate read-and-write FAMOS transistors with connected floating gates
    • G11C16/0458Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing multiple floating gate devices, e.g. separate read-and-write FAMOS transistors with connected floating gates comprising two or more independent floating gates which store independent data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0425Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a merged floating gate and select transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/561Multilevel memory cell aspects
    • G11C2211/5612Multilevel memory cell with more than one floating gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2216/00Indexing scheme relating to G11C16/00 and subgroups, for features not directly covered by these groups
    • G11C2216/02Structural aspects of erasable programmable read-only memories
    • G11C2216/04Nonvolatile memory cell provided with a separate control gate for erasing the cells, i.e. erase gate, independent of the normal read control gate

Abstract

一種記憶體裝置,包括半導體基板;該基板中的具有與該基板不同導電類型的第一區和第二區,該基板中的通道區在該第一區和該第二區之間延伸。該通道區在該第一區和該第二區之間是連續的。第一浮動閘設置在該通道區的第一部分上方並與其絕緣。第二浮動閘設置在該通道區的第二部分上方並與其絕緣。第一耦合閘設置在該第一浮動閘上方並與其絕緣。第二耦合閘設置在該第二浮動閘上方並與其絕緣。字線閘設置在該通道區的介於該第一通道區部分和該第二通道區部分之間的第三部分上方並與其絕緣。抹除閘設置在該字線閘上方並與其絕緣。

Description

具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法
本申請案主張2020年9月30日申請、標題為「具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法」之中國專利申請案第202011056431.1號及2021年1月19日申請、標題為「Split-Gate, 2-Bit Non-volatile Memory Cell With Erase Gate Disposed Over Word Line Gate, And Method Of Making Same」之美國專利申請案第17/152,696號的優先權。
本發明涉及非揮發性記憶體陣列,並且更具體地涉及具有多個浮動閘和耦合閘、字線閘及抹除閘的分離閘2位元記憶體單元。
分離閘非揮發性快閃記憶體單元是熟知的。例如,美國專利6,747,310公開了此類記憶體單元,該記憶體單元具有在其間限定出通道區的源極區和汲極區、在通道區的一部分上方的選擇閘、在通道區的另一部分上方的浮動閘以及在源極區上方的抹除閘。記憶體單元成對形成,其共享共同源極區和共同抹除閘,其中每個記憶體單元在基板中具有其自身的在源極區和汲極區之間延伸的通道區(即,對於每對記憶體單元存在兩個單獨的通道區)。以給定行連接記憶體單元的全部控制閘的線係垂直走向。連接抹除閘和選擇閘的線,以及源極線,同樣如此。連接每列記憶體單元的汲極區的位元線係水平走向。
每個記憶體單元儲存單個位元的資訊(基於浮動閘的程式化狀態)。鑒於每個單元的電極(源極、汲極、選擇閘、控制閘和抹除閘)數目,以及每對記憶體單元的兩個單獨通道區,配置並形成所有各種線均連接到這些電極的架構和陣列佈局可能過於複雜且難以實作,特別是隨著臨界尺寸不斷縮小。
一種解決方案是消除源極區,並且使兩個記憶體單元共享單個連續通道區和共同字線閘,該解決方案係在美國專利8,780,625中公開。然而,除了其他原因以外,由於該配置缺乏抹除閘,因此該配置存在性能限制。美國專利10,658,027公開了單個連續通道區和共用抹除閘,但缺乏被定位成控制通道區的部分的導電性的任何字線閘。美國專利9,972,632公開了具有共用字線閘和抹除閘的單個連續通道區。然而,該配置並不理想,因為抹除效率會因與汲極區的高耦合比率以及增強抹除遂穿效率的幾何形狀的缺乏而受到影響。
上述問題和需要由一種記憶體裝置解決,該記憶體裝置包括第一導電類型的半導體材料基板;在基板中間隔開且具有與第一導電類型不同的第二導電類型的第一區和第二區,基板中的通道區在第一區和第二區之間延伸,其中通道區在第一區和第二區之間是連續的;設置在通道區的與第一區相鄰的第一部分上方並與其絕緣的第一浮動閘;設置在通道區的與第二區相鄰的第二部分上方並與其絕緣的第二浮動閘;設置在第一浮動閘上方並與其絕緣的第一耦合閘;設置在第二浮動閘上方並與其絕緣的第二耦合閘;設置在通道區的介於第一通道區部分和第二通道區部分之間的第三部分上方並與其絕緣的字線閘;以及設置在字線閘上方並與其絕緣的抹除閘。
一種形成記憶體單元的方法包括在具有第一導電類型的半導體基板上形成第一絕緣層;在第一絕緣層上形成第一導電層;在第一導電層上形成第二絕緣層;在第二絕緣層上形成第二導電層;在第二導電層上形成第三絕緣層;形成延伸穿過第三絕緣層、第二導電層和第二絕緣層的溝槽;沿著溝槽的側壁形成絕緣間隔物;使溝槽延伸穿過絕緣間隔物之間的第一導電層;在溝槽中形成字線閘,其中字線閘係豎直地設置在基板上方並與其絕緣;在溝槽中形成抹除閘,其中抹除閘係豎直地設置在字線閘上方並與其絕緣;移除第二導電層的部分,同時保留第二導電層的第一部分和第二部分作為個別的第一耦合閘和第二耦合閘,以及移除第一導電層的部分,同時保留第一導電層的第一部分和第二部分作為個別的第一浮動閘和第二浮動閘;以及在基板中形成具有與第一導電類型不同的第二導電類型的第一區和第二區,其中第一區與第一浮動閘相鄰而第二區與第二浮動閘相鄰,以及其中基板中的連續通道區在第一區和第二區之間延伸。第一浮動閘係設置在基板上方並與其絕緣以及設置成與字線閘橫向地相鄰並與其絕緣。第二浮動閘係設置在基板上方並與其絕緣以及設置成與字線閘橫向地相鄰並與其絕緣。第一耦合閘係設置在第一浮動閘上方並與其絕緣。第二耦合閘係設置在第二浮動閘上方並與其絕緣。
一種形成記憶體單元的方法包括在具有第一導電類型的半導體基板上形成第一絕緣層;在第一絕緣層上形成第一導電層;在第一導電層上形成第二絕緣層;在第二絕緣層上形成第二導電層;在第二導電層上形成第三絕緣層;移除第二導電層的部分,同時保留第二導電層的第一部分和第二部分作為個別的第一耦合閘和第二耦合閘,以及移除第一導電層的部分,同時保留第一導電層的第一部分和第二部分作為個別的第一浮動閘和第二浮動閘;形成字線閘,該字線閘豎直地設置在基板上方並與其絕緣以及橫向地設置在第一浮動閘和第二浮動閘之間;形成抹除閘,該抹除閘豎直地設置在字線閘上方並與其絕緣以及橫向地設置在第一耦合閘和第二耦合閘之間;以及在基板中形成具有與第一導電類型不同的第二導電類型的第一區和第二區,其中第一區與第一浮動閘相鄰而第二區與第二浮動閘相鄰,以及其中基板中的連續通道區在第一區和第二區之間延伸。第一浮動閘係設置在基板上方並與其絕緣。第二浮動閘係設置在基板上方並與其絕緣。第一耦合閘係設置在第一浮動閘上方並與其絕緣。第二耦合閘係設置在第二浮動閘上方並與其絕緣。
經由查看說明書、申請專利範圍和圖式,本發明的其他目的和特徵將變得顯而易見。
本發明為記憶體單元設計、架構以及製造分離閘2位元記憶體單元的方法。參考圖1A至圖1F,示出了製造2位元記憶體單元之製程中的步驟的剖視圖。雖然附圖中僅示出了單個2位元記憶體單元的形成,但應當理解,在形成包含此類2位元記憶體單元的陣列的記憶體裝置時會同時形成此類2位元記憶體單元的陣列。該製程首先在半導體材料(例如,單晶矽)的基板10的頂表面10a上形成第一絕緣層12(例如,二氧化矽層,在本文中也稱為氧化物層12)。此後,在氧化物層12上形成第一導電層14(例如,多晶矽(在本文中也稱為「poly」)或非晶矽)。然後在導電層14上形成第二絕緣層16。較佳地,第二絕緣層16是ONO層,意味著其具有氧化物-氮化物-氧化物子層。在第二絕緣層16上形成第二導電層18(例如,多晶矽或非晶矽)。在第二導電層18上形成第三絕緣層20(例如,氮化矽–在本文中稱為「氮化物」)。在該結構上塗覆光阻材料(未示出),並且執行光刻掩模步驟,使光阻材料的所選部分暴露。光阻被顯影,使得光阻的部分被移除。使用剩餘的光阻作為掩模,蝕刻該結構。具體地講,對第三絕緣層20、第二導電層18和第二絕緣層16進行各向異性蝕刻(使用導電層14作為蝕刻終止層),從而留下延伸穿過第三絕緣層20、第二導電層18和第二絕緣層16的溝槽22。所得結構示於圖1A中(在光阻移除之後)。
沿著溝槽22的側壁形成絕緣間隔物24/26(例如,ON–氧化物和氮化物)。間隔物的形成是本領域眾所周知的,並且涉及材料在結構的輪廓上方的沉積,之後進行各向異性蝕刻製程,由此將該材料從該結構的水平表面移除,同時該材料在該結構的豎直取向表面上在很大程度上保持完整(具有圓化的上表面,未示出)。通過氧化物沉積、氮化物沉積以及隨後的氮化物各向異性蝕刻和氧化物各向異性蝕刻來形成絕緣(ON)間隔物24/26。然後通過氧化物沉積和隨後的氧化物各向異性蝕刻來在溝槽22中形成氧化物間隔物28。之後執行各向異性蝕刻以移除位於氧化物間隔物28之間的區域下方的導電層14的暴露部分(如圖1B所示),從而使溝槽22變深。可在此時執行注入(穿過溝槽22的底部處的氧化物層12並進入下面的基板10的部分(該部分最終將為通道區的字線部分,如下文進一步描述)。
接下來通過氧化物沉積和各向異性氧化物蝕刻來沿著溝槽22的側壁(包括沿著導電層14的暴露側壁)形成氧化物間隔物30。該間隔物形成,特別是移除溝槽22的底部處的氧化物層12的部分的各向異性氧化物蝕刻,使氧化物間隔物30之間的基板表面10a的部分暴露出來。較佳地通過熱氧化來在溝槽22的底部處的基板表面10a的該暴露部分上形成氧化物層32。同樣較佳地,氧化物層32的厚度小於氧化物層12的厚度。通過材料沉積、使用第三絕緣層20作為終止層的化學機械拋光(CMP)以及回蝕來在溝槽22內的氧化物層32上形成第一導電材料塊34。較佳地,第一導電材料塊34由多晶矽形成,並且第一導電材料塊34的頂表面低於導電層14的頂表面。第一導電材料塊34與導電層14橫向地相鄰並與其絕緣。如果多晶矽用於第一導電材料塊34,則可執行注入以摻雜第一導電材料塊34。所得結構示於圖1C中。
使用氧化物蝕刻(例如,濕法蝕刻)來移除氧化物間隔物30的上部(導電材料塊34上方)和所有氧化物間隔物28。然後通過氧化物沉積來在該結構上方形成氧化物層36。通過材料沉積以及使用第三絕緣層20作為終止層的化學機械拋光(CMP)來在溝槽22內的氧化物層36上形成第二導電材料塊38。較佳地,第二導電材料塊38由多晶矽形成。所得結構示於圖1D中。
在該結構上塗覆光阻材料40,並且執行光刻掩模步驟,使光阻材料的所選部分暴露出來。光阻材料40被顯影,使得光阻材料40的部分被移除(除了第二導電材料塊38上方以及與第二導電材料塊38相鄰的第三絕緣層20的部分上方的光阻材料40之外)。使用剩餘的光阻材料40作為掩模,蝕刻該結構以移除第三絕緣層20、第二導電層18、第二絕緣層16和導電層14的暴露部分,如圖1E所示。在移除光阻40之後,通過沉積和各向異性蝕刻來沿著結構的側面形成間隔物42(例如,氮化物)。然後執行注入以在基板10中形成汲極區44a和44b,這些汲極區與間隔物42橫向地相鄰,並且在個別的間隔物42下面以及部分地在個別的相鄰導電層14下方延伸。汲極區44a/44b是基板的第一區和第二區,它們的導電類型與下述通道區46附近的基板10的導電類型不同。例如,通道區46可為P型導電性,並且汲極區44a/44b可為N型導電性,反之亦然。最終結構示於圖1F中。
最終2位元記憶體單元50在圖2中最佳示出,其中通道區46(其是連續的)由間隔開的第一汲極(位元線)區44a和第二汲極(位元線)區44b限定於基板10中,並且在間隔開的第一汲極(位元線)區44a和第二汲極(位元線)區44b之間延伸。第一浮動閘14a(從導電層14剩餘的第一材料塊)設置在與第一汲極區44a相鄰的通道區46的第一部分上方並與其絕緣(以便控制其導電性),並且較佳地第一浮動閘14a部分地設置在第一汲極區44a上方並通過氧化物層12的個別剩餘部分來與該第一汲極區絕緣。第一耦合閘18a(從導電層18剩餘的第一材料塊)設置在第一浮動閘14a上方並通過第二絕緣層16的個別剩餘部分來與該第一浮動閘絕緣(以便電壓耦合到浮動閘14a)。第二浮動閘14b(從導電層14剩餘的第二材料塊)設置在與第二汲極區44b相鄰的通道區46的第三部分上方並與其絕緣(以便控制其導電性),並且較佳地第二浮動閘14b部分地設置在第二汲極區44b上方並通過氧化物層12的個別剩餘部分來與該第二汲極區絕緣。第二耦合閘18b(從導電層18剩餘的第二材料塊)設置在第二浮動閘14b上方並通過第二絕緣層16的個別剩餘部分來與該第二浮動閘絕緣(以便電壓耦合到浮動閘14b)。第一導電材料塊34是字線閘,該字線閘豎直地設置在通道區46的第二部分上方並與其絕緣(以便控制其導電性),並且與第一浮動閘14a和第二浮動閘14b橫向地相鄰。第二導電材料塊38是抹除閘,該抹除閘豎直地設置在字線閘34上方並與其絕緣,並且與第一耦合閘18a和第二耦合閘18b橫向地相鄰並與其絕緣,與字線閘34的絕緣由氧化物層36提供並且與第一耦合閘18a和第二耦合閘18b的絕緣由氧化物層36和間隔物24/26提供。抹除閘38包括凹口38a,每個凹口面向第一浮動閘14a和第二浮動閘14b中之一者的個別邊緣14c。絕緣塊20a和20b(從第三絕緣層20剩餘的材料塊)設置在第一耦合閘18a和第二耦合閘18b上方。
下面的表1示出用於2位元記憶體單元50的程式化、讀取和抹除操作的示例性操作電壓和電流。 [表1]
   EG 38 WLG 34 CG 18a CG 18b 汲極44a 汲極44b
程式化位元1 4.5V 1V 10.5V 4.5V 4.5V -1uA
程式化位元2 4.5V 1V 4.5V 10.5V -1uA 4.5V
讀取位元1 0 Vcc 0 4.5V 0 Vblr
讀取位元2 0 Vcc 4.5V 0 Vblr 0
抹除兩個位元 8.5V 0 -7V -7V 0 0
Vcc可為例如0.9V~3.3V。Vblr可為例如0.6V~1.1V。
用電子對第一浮動閘14a進行程式化儲存第一位元(即,位元1)資訊,並且用電子對第二浮動閘14b進行程式化儲存第二位元(即,位元2)資訊。為了對第一浮動閘14a進行程式化,向抹除閘38施加約4.5V的電壓並且向第一耦合閘18a施加約10.5V的電壓,所述抹除閘和第一耦合閘電容地耦合到第一浮動閘14a。向字線閘34施加約1V的電壓,從而接通通道區46在字線閘34下方的部分。向電容地耦合到第二浮動閘14b的第二耦合閘18b施加約4.5V的電壓,以接通通道區46在第二浮動閘14b下方的部分。向第一汲極區44a施加約4.5V的電壓,並且向第二汲極區44b施加約-1uA的電流。電子從第二汲極區44b朝向第一汲極區44a行進,並且將其自身注入到第一浮動閘14a上,這是由於抹除閘38和第一耦合閘18a將正電壓電容地耦合到第一浮動閘14a。類似地使用表1中的位元2的電壓的組合來對第二浮動閘14b進行程式化。
為了抹除第一浮動閘14a和第二浮動閘14b,向抹除閘38施加約8.5伏特的電壓,並且向第一耦合閘18a和第二耦合閘18b施加約-7V的負電壓,這引起電子從第一浮動閘14a和第二浮動閘14b穿過絕緣層36隧穿到抹除閘38。面向個別邊緣14c的凹口38a增強該遂穿的效率。
為了讀取第一浮動閘14a,向字線閘34施加Vcc,從而接通通道區46在字線閘34下方的部分。向第二汲極區44b施加Vblr的電壓,並且向第一汲極區44a施加零伏特。向電容地耦合到第二浮動閘14b的第二耦合閘18b施加約4.5V的電壓(從而接通通道區46在第二浮動閘14b下方的部分)。如果第一浮動閘14a被抹除,則電流將流過通道區46(即,在抹除狀態下,第一浮動閘14a上將具有正電壓,這是由於從字線閘34抹除和小電壓耦合之後第一浮動閘14a上具有正電荷,由此通道區46在第一浮動閘14a下方的部分被接通)。電流被感測為抹除狀態。如果對第一浮動閘14a進行程式化(即,用足以防止接通通道區在第一浮動閘14a下方的部分的電子對該第一浮動閘進行程式化),則電流會減小或不會流過通道區46。該低電流或無電流被感測為程式化狀態。類似地使用表1中的位元2的電壓的組合來讀取第二浮動閘14b。
2位元記憶體單元50具有許多優點。字線閘下方的絕緣層(即,氧化物層32)可比第一浮動閘14a和第二浮動閘14b下方的絕緣層(即,氧化物層12)薄得多,以便尤其針對高速應用實現更高的性能。第一浮動閘14a和第二浮動閘14b與抹除閘38之間的絕緣(即,氧化物層36)可薄於第一浮動閘14a和第二浮動閘14b與字線閘34之間的絕緣(即,氧化物間隔物30)。因抹除閘38與第一浮動閘14a和第二浮動閘14b之間的相對較低電壓耦合比率(僅因為抹除閘38的拐角區(具有凹口38a)緊密接近第一浮動閘14a和第二浮動閘14b的拐角區(具有邊緣14c))而增強了抹除性能。僅需要兩個光刻掩模步驟來限定出該結構,一個光刻掩模步驟用於形成溝槽22,並且另一個光刻掩模步驟用於蝕刻穿過導電層18和14以完成第一耦合閘18a和第二耦合閘18b及第一浮動閘14a和第二浮動閘14b的形成。字線閘34和抹除閘38均自對準到第一浮動閘14a和第二浮動閘14b。
圖3A至圖3F示出了用於形成2位元記憶體單元的替代實施方案,其從與圖1A所示的結構類似的結構開始,不同的是如圖3A所示,當形成溝槽22時,也形成附加溝槽52(溝槽22的每一側上有一個)(在光阻移除之後)。形成兩個溝槽52及其間的溝槽22會產生堆疊結構S1和S2,每個堆疊結構從上到下依次具有第三絕緣層20塊、第二導電層18塊、第二絕緣層16塊、導電層14。使用如上相對於圖1B所述的相同加工步驟,沿著堆疊結構S1和S2的側壁形成氧化物間隔物24、氮化物間隔物26和氧化物間隔物28,從而產生圖3B所示的結構。然後使用掩模步驟利用光阻覆蓋堆疊結構S1和S2,但不覆蓋面向堆疊結構S1和S2的側壁的外部上的氧化物間隔物28。然後使用蝕刻來移除面向堆疊結構S1和S2的側壁的外部上的氧化物間隔物28。在光阻移除之後,通過蝕刻來移除導電層14的暴露部分(即,不受堆疊結構S1和S2保護的那些部分),從而產生圖3C的結構。可在此時執行注入(穿過堆疊結構S1和S2之間的氧化物層12並進入下面的基板10的部分(該部分最終將為通道區的字線部分,如下文進一步描述)。
接下來通過氧化物沉積和各向異性氧化物蝕刻來沿著堆疊結構S1/S2的側壁(包括沿著導電層14的暴露側壁)形成氧化物間隔物30。該間隔物形成,特別是移除溝槽22的底部處的氧化物層12的部分的各向異性氧化物蝕刻,移除了氧化物層12的暴露部分。較佳地通過熱氧化來在溝槽22的底部處的基板表面10a的暴露部分上形成氧化物層32。同樣較佳地,氧化物層32的厚度小於氧化物層12的厚度。在該結構上形成導電層54(例如,多晶矽或非晶矽)。對導電層執行CMP(使用第三絕緣層20作為終止層)。然後使用蝕刻來降低導電層54的頂表面,較佳地低於導電層14的頂表面。如果多晶矽用於導電層54,則可執行注入以摻雜導電層54。所得結構示於圖3D中。
使用氧化物蝕刻(例如,濕式蝕刻)來移除氧化物間隔物30的上部(導電層54上方)和所有氧化物間隔物28。然後通過氧化物沉積來在該結構上方形成氧化物層56。在氧化物層56上形成導電層58。較佳地,導電層58由多晶矽形成。然後使用第三絕緣層20作為終止層來執行化學機械拋光(CMP)。所得結構示於圖3E中。
將光阻材料塗覆在該結構上,使之暴露並且選擇性地移除,從而使堆疊結構S1和S2上方和之間的區域被覆蓋,但堆疊結構S1和S2外部的區域被暴露出來(即,圖3E中的堆疊結構S2右側的區域和堆疊結構S1左側的區域)。然後執行蝕刻以移除堆疊結構S1/S2外部的導電層58、氧化物層56和導電層54的部分。在光阻移除之後,通過沉積和各向異性蝕刻來沿著結構的側面形成間隔物42(例如,氮化物)。然後執行注入以在基板10中形成第一汲極區44a和第二汲極區44b,這些汲極區與間隔物42橫向地相鄰,並且在個別的間隔物42下面以及部分地在個別的相鄰導電層14下方延伸。最終結構示於圖3F中。
替代實施方案的最終2位元記憶體單元62在圖4中最佳示出,其基本上具有與圖2所示的結構相同的結構,不同的是抹除閘58a是導電層58的剩餘部分(其中凹口58b面向第一浮動閘14a和第二浮動閘14b的個別邊緣14c),字線閘54a是導電層54的剩餘部分,並且將抹除閘58a與第一浮動閘14a和第二浮動閘14b隔開的隧道氧化物是氧化物層56。
替代實施方案的附加優點包括第一耦合閘18a和第二耦合閘18b的水平尺寸由一個光刻步驟限定,這可減少第一耦合閘18a和第二耦合閘18b的尺寸變化。
較佳地(但並非必須)形成在相同基板10上的控制電路96(如圖5所示)被配置為通過施加如上所述表1的電壓來程式化、讀取和抹除本文所述的2位元記憶體單元50或62的記憶體陣列98。
應當理解,本發明不限於上述的和在本文中示出的實施方案,而是涵蓋落在所附申請專利範圍的範圍內的任何和所有變型形式。舉例來說,本文中對本發明的提及並不意在限制任何請求項或請求項術語的範圍,而是僅參考可由這些請求項中的一項或多項涵蓋的一個或多個特徵。上文所述的材料、製程和數值的示例僅為示例性的,而不應視為限制申請專利範圍。另外,根據申請專利範圍和說明書顯而易見的是,並非所有方法步驟都需要以所示出或所聲稱的精確順序執行,而是需要以允許本發明的記憶體單元陣列的適當形成的任意順序來執行。最後,單個材料層可被形成為多個此類或類似材料層,反之亦然。
應當指出的是,如本文所用,術語「在…上方」和「在…上」均包括性地包括「直接在…上」(之間沒有設置中間材料、元件或空間)和「間接在…上」(之間設置有中間材料、元件或空間)。類似地,術語「相鄰」包括「直接相鄰」(之間沒有設置中間材料、元件或空間)和「間接相鄰」(之間設置有中間材料、元件或空間),「被安裝到」包括「被直接安裝到」(之間沒有設置中間材料、元件或空間)和「被間接安裝到」(之間設置有中間材料、元件或空間),並且「被電連接到」包括「被直接電連接到」(之間沒有將元件電連接在一起的中間材料或元件)和「被間接電連接到」(之間有將元件電連接在一起的中間材料或元件)。例如,「在基板上方」形成元件可包括在兩者間無中間材料/元件的情況下直接在基板上形成該元件,以及在兩者間有一種或多種中間材料/元件的情況下間接在基板上形成該元件。
10:基板 10a:頂表面 12:第一絕緣層、氧化物層 14:第一導電層 14a:第一浮動閘 14b:第二浮動閘 14c:邊緣 16:第二絕緣層 18:第二導電層 18a:第一耦合閘 18b:第二耦合閘 20:第三絕緣層 20a:絕緣塊 20b:絕緣塊 22:溝槽 24:絕緣間隔物 26:絕緣間隔物 28:氧化物間隔物 30:氧化物間隔物 32:氧化物層 34:第一導電材料塊、字線閘 36:氧化物層 38:第二導電材料塊、抹除閘 38a:凹口 40:光阻材料 42:間隔物 44a:第一汲極區 44b:第二汲極區 46:通道區 50:2位元記憶體單元 52:溝槽 54:導電層 54a:字線閘 56:氧化物層 58:導電層 58a:抹除閘 58b:凹口 62:2位元記憶體單元 96:控制電路 98:記憶體陣列 S1:結構 S2:結構
圖1A至圖1F為示出形成本發明之2位元記憶體單元的步驟的側剖視圖。
圖2為示出本發明之最終2位元記憶體單元結構的側剖視圖。
圖3A至圖3F為示出形成本發明之2位元記憶體單元的替代實施方案的步驟的側剖視圖。
圖4為示出本發明之最終替代實施方案2位元記憶體單元結構的側剖視圖。
圖5為示出用於操作本發明之2位元記憶體單元的陣列的控制電路的平面圖。
10:基板
12:第一絕緣層、氧化物層
14a:第一浮動閘
14b:第二浮動閘
14c:邊緣
16:第二絕緣層
18a:第一耦合閘
18b:第二耦合閘
20a:絕緣塊
20b:絕緣塊
24:絕緣間隔物
26:絕緣間隔物
32:氧化物層
34:第一導電材料塊、字線閘
36:氧化物層
38:第二導電材料塊、抹除閘
38a:凹口
42:間隔物
44a:第一汲極區
44b:第二汲極區
46:通道區
50:2位元記憶體單元

Claims (13)

  1. 一種形成記憶體單元的方法,包括:在具有第一導電類型的一半導體基板上形成一第一絕緣層;在所述第一絕緣層上形成一第一導電層;在所述第一導電層上形成一第二絕緣層;在所述第二絕緣層上形成一第二導電層;在所述第二導電層上形成一第三絕緣層;形成延伸穿過所述第三絕緣層、所述第二導電層和所述第二絕緣層的一溝槽;沿著所述溝槽的側壁形成絕緣間隔物;使所述溝槽延伸穿過所述絕緣間隔物之間的所述第一導電層;在所述溝槽中形成一字線閘,其中所述字線閘係豎直地設置在所述基板上方並與其絕緣;在所述溝槽中形成一抹除閘,其中所述抹除閘係豎直地設置在所述字線閘上方並與其絕緣;移除所述第二導電層的部分,同時保留所述第二導電層的第一部分和第二部分作為個別的第一耦合閘和第二耦合閘,以及移除所述第一導電層的部分,同時保留所述第一導電層的第一部分和第二部分作為個別的第一浮動閘和第二浮動閘;以及在所述基板中形成具有與所述第一導電類型不同的第二導電類型的一第一區和一第二區,其中所述第一區與所述第一浮動閘相鄰而所述第二區與所述第二浮動閘相鄰,以及其中所述基板中的一連續通道區在所述 第一區和所述第二區之間延伸,其中:所述第一浮動閘係設置在所述基板上方並與其絕緣以及設置成與所述字線閘橫向地相鄰並與其絕緣,所述第二浮動閘係設置在所述基板上方並與其絕緣以及設置成與所述字線閘橫向地相鄰並與其絕緣,所述第一耦合閘係設置在所述第一浮動閘上方並與其絕緣,以及所述第二耦合閘係設置在所述第二浮動閘上方並與其絕緣。
  2. 如請求項1之方法,其中:所述字線閘係設置成與所述第一浮動閘和所述第二浮動閘橫向地相鄰並與其絕緣;以及所述抹除閘係設置成與所述第一耦合閘和所述第二耦合閘橫向地相鄰並與其絕緣。
  3. 如請求項1之方法,其中,在形成所述抹除閘之前,所述方法還包括:沿著所述溝槽的所述側壁移除所述絕緣間隔物中的一個絕緣間隔物。
  4. 如請求項3之方法,其中,所述抹除閘包括面向所述第一浮動閘之邊緣的一第一凹口以及面向所述第二浮動閘之邊緣的一第二凹口。
  5. 如請求項1之方法,其中,所述第一浮動閘係部分地設置在所述第一區上方並與其絕緣,以及所述第二浮動閘係部分地設置在所述第二區上方並與其絕緣。
  6. 如請求項1之方法,其中,所述字線閘與所述基板之間的絕緣薄於所述第一浮動閘和所述第二浮動閘與所述基板之間的絕緣。
  7. 如請求項1之方法,其中,所述抹除閘與所述第一浮動閘和所述第二浮動閘之間的絕緣薄於所述字線閘與所述第一浮動閘和所述第二浮動閘之間的絕緣。
  8. 一種形成記憶體單元的方法,包括:在具有第一導電類型的一半導體基板上形成一第一絕緣層;在所述第一絕緣層上形成一第一導電層;在所述第一導電層上形成一第二絕緣層;在所述第二絕緣層上形成一第二導電層;在所述第二導電層上形成一第三絕緣層;移除所述第二導電層的部分,同時保留所述第二導電層的第一部分和第二部分作為個別的第一耦合閘和第二耦合閘,以及移除所述第一導電層的部分,同時保留所述第一導電層的第一部分和第二部分作為個別的第一浮動閘和第二浮動閘;形成一字線閘,所述字線閘豎直地設置在所述基板上方並與其絕緣以及橫向地設置在所述第一浮動閘和所述第二浮動閘之間;形成一抹除閘,所述抹除閘豎直地設置在所述字線閘上方並與其絕緣以及橫向地設置在所述第一耦合閘和所述第二耦合閘之間;以及在所述基板中形成具有與所述第一導電類型不同的第二導電類型的一第一區和一第二區,其中所述第一區與所述第一浮動閘相鄰而所述第二區與所述第二浮動閘相鄰,以及其中所述基板中的一連續通道區在所述 第一區和所述第二區之間延伸;在移除所述第二導電層的部分之後以及在移除所述第一導電層的部分之前,沿著所述第一耦合閘和所述第二耦合閘的側壁形成絕緣間隔物;在形成所述抹除閘之前,沿著所述第一耦合閘和所述第二耦合閘的側壁移除所述絕緣間隔物中的一個絕緣間隔物;其中:所述第一浮動閘係設置在所述基板上方並與其絕緣,所述第二浮動閘係設置在所述基板上方並與其絕緣,所述第一耦合閘係設置在所述第一浮動閘上方並與其絕緣,以及所述第二耦合閘係設置在所述第二浮動閘上方並與其絕緣。
  9. 如請求項8之方法,其中,所述抹除閘包括面向所述第一浮動閘之邊緣的一第一凹口以及面向所述第二浮動閘之邊緣的一第二凹口。
  10. 如請求項8之方法,其中:所述字線閘係設置成與所述第一浮動閘和所述第二浮動閘橫向地相鄰並與其絕緣;以及所述抹除閘係設置成與所述第一耦合閘和所述第二耦合閘橫向地相鄰並與其絕緣。
  11. 如請求項8之方法,其中,所述第一浮動閘係部分地設置在所述第一區上方並與其絕緣,以及所述第二浮動閘係部分地設置在所述第二區上方並與其絕緣。
  12. 如請求項8之方法,其中,所述字線閘與所述基板之間 的絕緣薄於所述第一浮動閘和所述第二浮動閘與所述基板之間的絕緣。
  13. 如請求項8之方法,其中,所述抹除閘與所述第一浮動閘和所述第二浮動閘之間的絕緣薄於所述字線閘與所述第一浮動閘和所述第二浮動閘之間的絕緣。
TW110135463A 2020-09-30 2021-09-24 具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法 TWI784724B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
CN202011056431.1A CN114335185A (zh) 2020-09-30 2020-09-30 具有设置在字线栅上方的擦除栅的分裂栅双位非易失性存储器单元及其制备方法
CN202011056431.1 2020-09-30
US17/152,696 US11315635B2 (en) 2020-09-30 2021-01-19 Split-gate, 2-bit non-volatile memory cell with erase gate disposed over word line gate, and method of making same
US17/152,696 2021-01-19
WOPCT/US21/14246 2021-01-20
PCT/US2021/014246 WO2022071979A1 (en) 2020-09-30 2021-01-20 Split-gate, 2-bit non-volatile memory cell with erase gate disposed over word line gate, and method of making same

Publications (2)

Publication Number Publication Date
TW202215440A TW202215440A (zh) 2022-04-16
TWI784724B true TWI784724B (zh) 2022-11-21

Family

ID=80821795

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110135463A TWI784724B (zh) 2020-09-30 2021-09-24 具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法

Country Status (7)

Country Link
US (1) US11315635B2 (zh)
EP (1) EP4222743A1 (zh)
JP (1) JP2023544018A (zh)
KR (1) KR20230031334A (zh)
CN (1) CN114335185A (zh)
TW (1) TWI784724B (zh)
WO (1) WO2022071979A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114335186A (zh) * 2020-09-30 2022-04-12 硅存储技术股份有限公司 具有设置在字线栅上方的擦除栅的分裂栅非易失性存储器单元及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW508230B (en) * 2000-11-17 2002-11-01 Matsushita Electric Ind Co Ltd Ultrasonic probe and method of producing same
CN106206588A (zh) * 2015-04-30 2016-12-07 物联记忆体科技股份有限公司 非易失性存储器
US9972632B2 (en) * 2016-04-29 2018-05-15 Silicon Storage Technology, Inc. Split-gate, twin-bit non-volatile memory cell
US20200176460A1 (en) * 2018-12-03 2020-06-04 Silicon Storage Technology, Inc. Memory Cell With Floating Gate, Coupling Gate And Erase Gate, And Method Of Making Same

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2693308B1 (fr) 1992-07-03 1994-08-05 Commissariat Energie Atomique Memoire eeprom a triples grilles et son procede de fabrication.
JPH0883855A (ja) 1994-09-13 1996-03-26 Mitsubishi Electric Corp 不揮発性半導体記憶装置およびその製造方法
US6566682B2 (en) 2001-02-09 2003-05-20 Micron Technology, Inc. Programmable memory address and decode circuits with ultra thin vertical body transistors
US6894343B2 (en) 2001-05-18 2005-05-17 Sandisk Corporation Floating gate memory cells utilizing substrate trenches to scale down their size
US6605840B1 (en) 2002-02-07 2003-08-12 Ching-Yuan Wu Scalable multi-bit flash memory cell and its memory array
US6646914B1 (en) 2002-03-12 2003-11-11 Advanced Micro Devices, Inc. Flash memory array architecture having staggered metal lines
US6747310B2 (en) 2002-10-07 2004-06-08 Actrans System Inc. Flash memory cells with separated self-aligned select and erase gates, and process of fabrication
US20050012137A1 (en) 2003-07-18 2005-01-20 Amitay Levi Nonvolatile memory cell having floating gate, control gate and separate erase gate, an array of such memory cells, and method of manufacturing
US7101757B2 (en) 2003-07-30 2006-09-05 Promos Technologies, Inc. Nonvolatile memory cells with buried channel transistors
US7046552B2 (en) 2004-03-17 2006-05-16 Actrans System Incorporation, Usa Flash memory with enhanced program and erase coupling and process of fabricating the same
GB2431999B (en) 2005-11-04 2008-01-16 Siemens Magnet Technology Ltd Switching circuit for controlling multiple heating elements
TW200802816A (en) 2006-06-27 2008-01-01 Powerchip Semiconductor Corp Non-volatile memory and manufacturing method thereof
US7518912B2 (en) 2006-08-25 2009-04-14 Powerchip Semiconductor Corp. Multi-level non-volatile memory
US7495958B2 (en) 2006-11-06 2009-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. Program and erase methods and structures for byte-alterable flash memory
EP2064739A1 (en) 2006-12-28 2009-06-03 Sandisk Corporation Methods of fabricating shield plates for reduced field coupling in nonvolatile memory
US7800159B2 (en) 2007-10-24 2010-09-21 Silicon Storage Technology, Inc. Array of contactless non-volatile memory cells
US7701767B2 (en) 2008-07-09 2010-04-20 Taiwan Semiconductor Manufacturing Company, Ltd. Strap-contact scheme for compact array of memory cells
US8325521B2 (en) 2010-10-08 2012-12-04 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and inhibited operation of flash memory with split gate
CN102637455A (zh) 2011-02-10 2012-08-15 上海宏力半导体制造有限公司 存储器阵列
CN102969346B (zh) 2011-08-31 2016-08-10 硅存储技术公司 具有带改进耦合比的浮栅和耦合栅的非易失性存储器单元
US8647712B2 (en) 2012-04-17 2014-02-11 Xerox Corporation Method for manufacturing fuser members
US9018690B2 (en) 2012-09-28 2015-04-28 Silicon Storage Technology, Inc. Split-gate memory cell with substrate stressor region, and method of making same
US8669607B1 (en) 2012-11-01 2014-03-11 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for non-volatile memory cells with increased programming efficiency
JP6114534B2 (ja) 2012-11-07 2017-04-12 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
US10312248B2 (en) 2014-11-12 2019-06-04 Silicon Storage Technology, Inc. Virtual ground non-volatile memory array
JP6503077B2 (ja) 2015-01-22 2019-04-17 シリコン ストーリッジ テクノロージー インコーポレイテッドSilicon Storage Technology, Inc. 高密度スプリットゲート型メモリセル
US9793279B2 (en) 2015-07-10 2017-10-17 Silicon Storage Technology, Inc. Split gate non-volatile memory cell having a floating gate, word line, erase gate, and method of manufacturing

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW508230B (en) * 2000-11-17 2002-11-01 Matsushita Electric Ind Co Ltd Ultrasonic probe and method of producing same
CN106206588A (zh) * 2015-04-30 2016-12-07 物联记忆体科技股份有限公司 非易失性存储器
US9972632B2 (en) * 2016-04-29 2018-05-15 Silicon Storage Technology, Inc. Split-gate, twin-bit non-volatile memory cell
US20200176460A1 (en) * 2018-12-03 2020-06-04 Silicon Storage Technology, Inc. Memory Cell With Floating Gate, Coupling Gate And Erase Gate, And Method Of Making Same

Also Published As

Publication number Publication date
WO2022071979A1 (en) 2022-04-07
KR20230031334A (ko) 2023-03-07
EP4222743A1 (en) 2023-08-09
US11315635B2 (en) 2022-04-26
CN114335185A (zh) 2022-04-12
TW202215440A (zh) 2022-04-16
US20220101920A1 (en) 2022-03-31
JP2023544018A (ja) 2023-10-19

Similar Documents

Publication Publication Date Title
US7208376B2 (en) Self aligned method of forming a semiconductor memory array of floating gate memory cells with buried floating gate and pointed channel region
US7307308B2 (en) Buried bit line non-volatile floating gate memory cell with independent controllable control gate in a trench, and array thereof, and method of formation
JP5985293B2 (ja) 半導体装置および半導体装置の製造方法
US8148768B2 (en) Non-volatile memory cell with self aligned floating and erase gates, and method of making same
TWI527161B (zh) 具有自我對準浮動與抹除閘極之非依電性記憶體胞元及其製作方法
US7205198B2 (en) Method of making a bi-directional read/program non-volatile floating gate memory cell
US8138524B2 (en) Self-aligned method of forming a semiconductor memory array of floating memory cells with source side erase, and a memory array made thereby
US6903408B2 (en) Flash memory cell with high programming efficiency by coupling from floating gate to sidewall
EP3982394B1 (en) Split-gate, twin-bit non-volatile memory cell
US20060261399A1 (en) Split gate NAND flash memory structure and array, method of programming, erasing and reading thereof, and method of manufacturing
US20060124988A1 (en) Methods of fabricating flash memory devices having self-aligned floating gate electrodes and related devices
US20150179749A1 (en) Non-volatile Memory Cell With Self Aligned Floating And Erase Gates, And Method Of Making Same
JP2006502565A (ja) ビット線構造およびその製造方法
TWI784724B (zh) 具有設置在字線閘上方之抹除閘的分離閘2位元非揮發性記憶體單元及其製造方法
JP2005530336A (ja) フラッシュメモリセルおよびその製造方法
JP4117998B2 (ja) 不揮発性半導体記憶装置、その読み出し、書き込み方法及び消去方法、その製造方法
JP4461042B2 (ja) 不揮発性メモリの製造方法
KR20050030099A (ko) 불휘발성 반도체 기억 장치 및 그 제조 방법
TWI778814B (zh) 具有設置在字線閘上方之抹除閘的分離閘非揮發性記憶體單元及其製造方法
JP2002261174A (ja) 不揮発性半導体記憶装置の製造方法
US20010038549A1 (en) Cell array, operating method of the same and manufacturing method of the same
KR20060043534A (ko) 트렌치 내에 독립적인 제어 가능한 제어 게이트를 갖는 매립형 비트 라인 불휘발성 부동 게이트 메모리 셀, 및 그 어레이, 및 형성 방법