TW201939711A - 半導體複合裝置及用於其之封裝基板 - Google Patents
半導體複合裝置及用於其之封裝基板 Download PDFInfo
- Publication number
- TW201939711A TW201939711A TW107142068A TW107142068A TW201939711A TW 201939711 A TW201939711 A TW 201939711A TW 107142068 A TW107142068 A TW 107142068A TW 107142068 A TW107142068 A TW 107142068A TW 201939711 A TW201939711 A TW 201939711A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- composite device
- semiconductor composite
- hole
- package substrate
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 222
- 239000004065 semiconductor Substances 0.000 title claims abstract description 154
- 239000002131 composite material Substances 0.000 title claims abstract description 138
- 239000003990 capacitor Substances 0.000 claims abstract description 112
- 229910052751 metal Inorganic materials 0.000 claims description 94
- 239000002184 metal Substances 0.000 claims description 93
- 229920005989 resin Polymers 0.000 claims description 61
- 239000011347 resin Substances 0.000 claims description 61
- 239000010949 copper Substances 0.000 claims description 38
- 238000001465 metallisation Methods 0.000 claims description 27
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 23
- 229910052802 copper Inorganic materials 0.000 claims description 22
- 230000000149 penetrating effect Effects 0.000 claims description 17
- 239000011810 insulating material Substances 0.000 claims description 11
- 239000004744 fabric Substances 0.000 claims description 6
- 239000011521 glass Substances 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 549
- 239000011162 core material Substances 0.000 description 44
- 238000007747 plating Methods 0.000 description 32
- 238000010586 diagram Methods 0.000 description 30
- 238000000034 method Methods 0.000 description 30
- 238000004519 manufacturing process Methods 0.000 description 29
- 239000000463 material Substances 0.000 description 24
- 230000008569 process Effects 0.000 description 24
- 230000004048 modification Effects 0.000 description 22
- 238000012986 modification Methods 0.000 description 22
- 229910052782 aluminium Inorganic materials 0.000 description 15
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 13
- 239000003822 epoxy resin Substances 0.000 description 11
- 239000010931 gold Substances 0.000 description 11
- 229920000647 polyepoxide Polymers 0.000 description 11
- 229910000679 solder Inorganic materials 0.000 description 10
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 238000005530 etching Methods 0.000 description 8
- 239000010408 film Substances 0.000 description 8
- 238000011282 treatment Methods 0.000 description 8
- 238000009413 insulation Methods 0.000 description 7
- 238000005553 drilling Methods 0.000 description 6
- 229910052737 gold Inorganic materials 0.000 description 6
- 239000011256 inorganic filler Substances 0.000 description 6
- 229910003475 inorganic filler Inorganic materials 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N Phenol Chemical compound OC1=CC=CC=C1 ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 5
- 239000004642 Polyimide Substances 0.000 description 5
- 239000000945 filler Substances 0.000 description 5
- 238000009434 installation Methods 0.000 description 5
- 238000003475 lamination Methods 0.000 description 5
- 229920001721 polyimide Polymers 0.000 description 5
- 239000007784 solid electrolyte Substances 0.000 description 5
- 230000008646 thermal stress Effects 0.000 description 5
- 229910000976 Electrical steel Inorganic materials 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000005336 cracking Methods 0.000 description 4
- 230000017525 heat dissipation Effects 0.000 description 4
- 239000012762 magnetic filler Substances 0.000 description 4
- 239000000696 magnetic material Substances 0.000 description 4
- 239000002356 single layer Substances 0.000 description 4
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 230000004907 flux Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 238000005498 polishing Methods 0.000 description 3
- 239000000377 silicon dioxide Substances 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000010944 silver (metal) Substances 0.000 description 3
- 229920001609 Poly(3,4-ethylenedioxythiophene) Polymers 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229920001940 conductive polymer Polymers 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229920000172 poly(styrenesulfonic acid) Polymers 0.000 description 2
- 229940005642 polystyrene sulfonic acid Drugs 0.000 description 2
- 229920000123 polythiophene Polymers 0.000 description 2
- 238000003825 pressing Methods 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 238000004381 surface treatment Methods 0.000 description 2
- 229910000859 α-Fe Inorganic materials 0.000 description 2
- 229910017090 AlO 2 Inorganic materials 0.000 description 1
- 229920000049 Carbon (fiber) Polymers 0.000 description 1
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- JRPBQTZRNDNNOP-UHFFFAOYSA-N barium titanate Chemical compound [Ba+2].[Ba+2].[O-][Ti]([O-])([O-])[O-] JRPBQTZRNDNNOP-UHFFFAOYSA-N 0.000 description 1
- 229910002113 barium titanate Inorganic materials 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000004917 carbon fiber Substances 0.000 description 1
- 239000003985 ceramic capacitor Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000000805 composite resin Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000011231 conductive filler Substances 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005323 electroforming Methods 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 238000011900 installation process Methods 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000002905 metal composite material Substances 0.000 description 1
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- -1 or the like Substances 0.000 description 1
- 239000012766 organic filler Substances 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 229920000767 polyaniline Polymers 0.000 description 1
- 229920000128 polypyrrole Polymers 0.000 description 1
- 239000011148 porous material Substances 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000012779 reinforcing material Substances 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000005488 sandblasting Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 230000035882 stress Effects 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5383—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4857—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/10—Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/145—Organic substrates, e.g. plastic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5385—Assembly of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/642—Capacitive arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/003—Constructional details, e.g. physical layout, assembly, wiring or busbar connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0254—High voltage adaptations; Electrical insulation details; Overvoltage or electrostatic discharge protection ; Arrangements for regulating voltages or for using plural voltages
- H05K1/0262—Arrangements for regulating voltages or for using plural voltages
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/162—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/16—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
- H05K1/165—Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/06—Lamination
- H05K2203/061—Lamination of previously made multilayered subassemblies
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4623—Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Electromagnetism (AREA)
- Geometry (AREA)
- Dc-Dc Converters (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Coils Or Transformers For Communication (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
本發明之半導體複合裝置(10)具備電壓調節器(VR)(100)、封裝基板(200)、及負載(300),且將輸入直流電壓轉換為不同之直流電壓並供給至負載(300)。VR(100)包含半導體主動元件。封裝基板(200)包含形成有電容器(230)之C層(210)、及形成有電感器(252)之L層(250)。於封裝基板(200)形成有於與安裝面垂直之方向上貫通C層(210)及L層(250)之複數個通孔(260、262)。電容器(230)經由通孔(262)連接於負載(300)。電感器(252)經由通孔(262)連接於負載(300),並且經由通孔(260)連接於VR(100)。
Description
本發明係關於一種半導體複合裝置及用於其之封裝基板,更特定而言,係關於一種用於直流電壓轉換裝置之半導體複合裝置之構造。
美國專利申請公開第2011/0050334號說明書(專利文獻1)揭示一種半導體裝置,其具有嵌設有電感器或電容器之類之被動元件(passive element)之一部分或全部之封裝基板、及包含切換元件之類之主動元件(active element)之電壓控制裝置(以下,亦稱為「電壓調節器」)。於專利文獻1之半導體裝置中,將電壓調節器、及應供給電源電壓之負載安裝於封裝基板上。經電壓調整部調整之直流電壓係利用封裝基板內之被動元件平滑化後供給至負載。
專利文獻1:美國專利申請公開第2011/0050334號說明書
如上所述之具有電壓調節器之半導體裝置例如應用於行動電話或智慧型手機等電子機器。近年來,電子機器之小型化、薄型化不斷發展,伴
隨於此,期望半導體裝置本身之小型化。
於專利文獻1之半導體裝置中,電感器及電容器係於封裝基板之同一層內佈局並嵌設。一般認為於該情形時,若為了半導體裝置之小型化而縮小封裝基板之安裝面之面積,則無法充分確保形成於封裝基板內之電感器之電感及電容器之電容,而無法實現所期望之特性。
本發明係為了解決上述課題而完成者,其目的在於:於使用嵌設有電感器或電容器之封裝基板、及電壓調節器之半導體複合裝置中,抑制半導體複合裝置之特性降低並且實現小型化。
本發明之半導體複合裝置具有將輸入直流電壓轉換為不同之直流電壓之功能。半導體複合裝置具備:電壓調節器,其包含半導體主動元件;負載,其被供給轉換後之直流電壓;及封裝基板,其於安裝面安裝有負載。封裝基板包含:第1層,其形成有電容器;及第2層,其形成有電感器,且不同於第1層。於封裝基板形成有於與安裝面垂直之方向上貫通第1層及第2層之複數個通孔。電容器經由複數個通孔中之第1通孔電性連接於負載。電感器經由複數個通孔中之第2通孔電性連接於負載,並且經由複數個通孔中之第3通孔電性連接於電壓調節器。
較佳為,第1通孔與第2通孔共通。
較佳為,於自垂直於安裝面之方向俯視封裝基板之情形時,電感器與電容器係至少一部分重疊。
較佳為,第2層係包含形成線圈之金屬配線、及包圍金屬配線且包含樹脂及磁性體之複合材料而形成。
較佳為,電容器為電解電容器。
較佳為,由電壓調節器、及電感器與電容器形成斬波型降壓交換調節器。
較佳為,電感器及電容器作為使電壓調節器之輸出平滑化之LC濾波器而發揮功能。
較佳為,複數個通孔進一步包含與電感器及電容器均不連接之至少1個第4通孔。
較佳為,第4通孔連接於外部之接地線。
較佳為,第4通孔連接於外部之訊號線。
較佳為,第4通孔之內徑較上述第1~第3通孔之內徑小。
較佳為,第4通孔連接於外部之散熱器。
較佳為,第4通孔設置複數個。封裝基板進一步包含內部填充絕緣材料並且以貫通第1層及第2層之方式形成之穿孔。第4通孔形成於上述穿孔內。
較佳為,第4通孔於負載之正下方連接於負載。
較佳為,安裝面形成於第1層之第1面。第2層連接於第1層中之與第1面相反之第2面。
較佳為,封裝基板進一步包含形成有複數個配線圖案之電路層。電路層配置於第1層之第1面。第2層配置於第1層中之與第1面相反之第2面。安裝面形成於電路層中之與第1層側相反之面。
較佳為,電路層包含核心基材。
較佳為,電壓調節器形成於上述電路層內。
較佳為,於自垂直於安裝面之方向俯視封裝基板之情形時,負載與電路層內之電壓調節器重疊。
較佳為,封裝基板進一步包含形成有複數個配線圖案之端子層。端子層配置於第2層中之與第1層相反之面。
較佳為,電壓調節器安裝於上述安裝面。
本發明之另一態樣之半導體複合裝置將輸入直流電壓轉換為不同之直流電
壓並供給至負載。半導體複合裝置具備:電壓調節器,其包含半導體主動元件;及封裝基板,其構成為可於安裝面安裝負載。封裝基板包含:第1層,其形成有電容器;第2層,其形成有電感器,且不同於第1層;及連接端子,其配置於安裝面,且用於與負載之電性連接。
於封裝基板形成有於與安裝面垂直之方向上貫通第1層及第2層之第1及第2通孔。電容器經由第1通孔電性連接於負載。電感器經由第1通孔電性連接於負載,並且經由第2通孔電性連接於電壓調節器。
本發明之另一態樣之半導體複合裝置接收利用包含半導體主動元件之電壓調節器調整後之直流電壓。半導體複合裝置具備:負載,其使用上述直流電壓進行動作;及封裝基板,其於安裝面安裝有負載。封裝基板包含:第1層,其形成有電容器;第2層,其形成有電感器,且不同於第1層;及連接端子,其配置於安裝面,且用於與電壓調節器之電性連接。於封裝基板形成有於與安裝面垂直之方向上貫通第1層及第2層之第1及第2通孔。電容器經由第1通孔電性連接於負載。電感器經由第1通孔電性連接於負載,並且經由第2通孔電性連接於電壓調節器。
本發明之又一態樣之封裝基板用於將利用包含半導體主動元件之電壓調節器調整後之直流電壓供給至負載的半導體複合裝置。封裝基板具備:第1層,其形成有電容器;第2層,其形成有電感器,且不同於第1層;及連接端子,其配置於封裝基板之安裝面,且用於與電壓調節器及負載之電性連接。於封裝基板形成有於與安裝面垂直之方向上貫通第1層及第2層之第1及第2通孔。電容器經由第1通孔電性連接於負載。電感器經由第1通孔電性連接於負載,並且經由第2通孔電性連接於電壓調節器。
於本發明之半導體複合裝置中,於封裝基板內,將形成有電容
器之第1層及形成有電感器之第2層作為不同之層而積層,且將電容器及/或電感器與電壓調節器或負載經由通孔而電性連接。藉此,於使半導體複合裝置小型化之情形時,與將電容器及電感器佈局於同一層內之情形相比較,易於確保電容及電感。因此,能夠抑制半導體複合裝置之特性降低並且實現小型化。
10、10A~10H、10J~10N、10CA‧‧‧半導體複合裝置
100‧‧‧電壓調節器
105‧‧‧主動元件
120、380‧‧‧焊料凸塊
200、200A~200H、200J~200N、200CA‧‧‧封裝基板
205、205A~205E‧‧‧電路層
210、210A~210F‧‧‧C層
250‧‧‧L層
212‧‧‧導電層
220、240‧‧‧導電部
222、223、242‧‧‧穿孔
225、249、254‧‧‧絕緣部
226~229、229A、229B、291~294‧‧‧樹脂層
230‧‧‧電容器部
232‧‧‧陽極電極
234‧‧‧多孔質層
235‧‧‧缺口部
236‧‧‧陰極電極
245、245A、245B、280‧‧‧核心基材
246、247、269、269A~269C‧‧‧金屬層
252‧‧‧線圈部
252#‧‧‧Cu箔
260、262、264、266、267、267A、268‧‧‧通孔
265、296‧‧‧樹脂
270、270A‧‧‧端子層
290‧‧‧金屬化層
295‧‧‧金屬配線層
297‧‧‧抗蝕劑遮罩
300‧‧‧負載
350‧‧‧電子機器
400‧‧‧母基板
410‧‧‧端子
450‧‧‧散熱器
CP1‧‧‧電容器
GND‧‧‧接地端子
IN‧‧‧輸入端子
L1‧‧‧電感器
OUT‧‧‧輸出端子
圖1係實施形態1之半導體複合裝置之方塊圖。
圖2係實施形態1之半導體複合裝置之俯視圖。
圖3係圖2之半導體複合裝置之自III-III線箭頭方向觀察所得之剖面圖。
圖4係圖2之半導體複合裝置之自IV-IV線箭頭方向觀察所得之剖面圖。
圖5係圖2之C層之部分之俯視圖。
圖6係圖2之L層之部分之俯視圖。
圖7係表示半導體複合裝置之製造製程之流程圖。
圖8係用以說明C層之形成製程(S100)之圖。
圖9係用以說明L層之形成製程(S110)之圖。
圖10係用以說明C層與L層之接合製程(S120)之圖。
圖11係用以說明通孔之形成製程(S130)之圖。
圖12係用以說明電極圖案之形成製程(S140)及機器安裝製程(S150)之圖。
圖13係實施形態2之半導體複合裝置之剖面圖。
圖14係實施形態3之半導體複合裝置之剖面圖。
圖15係實施形態4之半導體複合裝置之剖面圖。
圖16係實施形態5之半導體複合裝置之第1例之剖面圖。
圖17係實施形態5之半導體複合裝置之第2例之剖面圖。
圖18係實施形態6之半導體複合裝置之剖面圖。
圖19係實施形態7之半導體複合裝置之C層之俯視圖。
圖20係圖19之半導體複合裝置之自XIX-XIX線箭頭方向觀察所得之剖面圖。
圖21係實施形態8之半導體複合裝置之剖面圖。
圖22係表示圖21之半導體複合裝置之製造製程之流程圖。
圖23係用以說明圖21之半導體複合裝置之製造製程之細節之第1圖。
圖24係用以說明圖21之半導體複合裝置之製造製程之細節之第2圖。
圖25係用以說明圖21之半導體複合裝置之製造製程之細節之第3圖。
圖26係用以說明圖21之半導體複合裝置之製造製程之細節之第4圖。
圖27係用以說明圖21之半導體複合裝置之製造製程之細節之第5圖。
圖28係實施形態8之變形例1之半導體複合裝置之剖面圖。
圖29係表示圖28之半導體複合裝置之製造製程之流程圖。
圖30係實施形態8之變形例2之半導體複合裝置之剖面圖。
圖31係實施形態9之半導體複合裝置之剖面圖。
圖32係表示圖31之半導體複合裝置之製造製程之流程圖。
圖33係用以說明圖31之半導體複合裝置之製造製程之細節之第1圖。
圖34係用以說明圖31之半導體複合裝置之製造製程之細節之第2圖。
圖35係用以說明圖31之半導體複合裝置之製造製程之細節之第3圖。
圖36係用以說明實施形態10之半導體複合裝置中之通孔之鍍覆步驟之第1例的圖。
圖37係用以說明實施形態10之半導體複合裝置中之通孔之鍍覆步驟之第2例的圖。
圖38係用以說明實施形態10之半導體複合裝置中之通孔之部分之變形例的圖。
圖39係實施形態11之半導體複合裝置中之C層之俯視圖。
圖40係圖39之C層之剖面圖。
圖41係表示圖39中之核心基材之變形例1之圖。
圖42係表示圖39中之核心基材之變形例2之圖。
圖43係表示圖39中之核心基材之變形例3之圖。
圖44係實施形態12之半導體複合裝置中之C層之剖面圖。
圖45係實施形態13之半導體複合裝置之剖面圖。
圖46係實施形態14之半導體複合裝置之剖面圖之第1例。
圖47係實施形態14之半導體複合裝置之剖面圖之第2例。
以下,一面參照圖式,一面對本發明之實施形態進行詳細說明。另外,對圖中相同或相當部分標註相同符號,且不重複其說明。
[實施形態1]
(裝置之構成)
圖1係本實施形態1之半導體複合裝置10之方塊圖。參照圖1,半導體複合裝置10具備電壓控制裝置(電壓調節器(Voltage Regulator:VR))100、封裝基板200、及負載300。此處,負載300例如為邏輯運算電路或記憶電路等半導體積體電路(Integrated Circuit:IC)。
電壓調節器100包含半導體切換元件之類之主動元件(未圖示),藉由對該主動元件之工作進行控制,將自外部供給之直流電壓調整至適於負載300之電壓位準。
封裝基板200於其表面安裝電壓調節器100及負載300,作為1個封裝零件而構成半導體複合裝置10。於封裝基板200之內部,如利用圖2及其後的圖詳細敍述般形成電感器L1及電容器CP1。
電感器L1連接於封裝基板200之輸入端子IN與輸出端子OUT之間。電感器L1於輸入端子IN連接於電壓調節器100,於輸出端子OUT連接於負載300。電容器CP1連接於輸出端子OUT與接地端子GND之間。由電壓調節器100及封裝基板200內之電感器L1與電容器CP1形成斬波型降壓交換調節器。電感器L1及電容器CP1作為降壓交換調節器之漣波濾波器而發揮功能。利用該交換調節器,例如將自外部輸入之5V之直流電壓降壓至1V,並供給至負載300。
另外,於封裝基板200,除了安裝電壓調節器100及負載300以外,亦可安裝用於雜訊對策之去耦用電容器、扼流電感器、突波保護用之二極體元件、及分壓用之電阻元件等電子機器。
接著,利用圖2~圖6,對半導體複合裝置10之詳細構成進行說明。圖2係自封裝基板200之安裝面觀察半導體複合裝置10所得之俯視圖。又,圖3係自圖2中之III-III線箭頭方向觀察所得之剖面圖,圖4係自圖2中之IV-IV線箭頭方向觀察所得之剖面圖。圖5係構成電容器CP1之C層210之部分之俯視圖,圖6係形成電感器L1之L層250之部分之俯視圖。
參照圖2,於封裝基板200之安裝面之3個角落形成與輸入端子IN對應之通孔260、與輸出端子OUT對應之通孔262、及與接地端子GND對應之通孔264。
通孔260、262、264自封裝基板200之厚度方向之表面貫通至底面,該貫通孔之內表面係利用銅(Cu)、金(Au)或銀(Ag)等低電阻之金屬進行金屬化。就加工之容易性而言,例如可藉由無電解鍍銅、電解鍍銅進行金屬化。另外,關於通孔之金屬化,並不限於僅使貫通孔之內表面金屬化之情
形,亦可填充金屬或金屬與樹脂之複合材料等。
電壓調節器100配置於與通孔260重疊之位置,負載300配置於與通孔262重疊之位置。即,通孔260、262分別形成於成為電壓調節器100及負載300之下方最近處之位置。又,如上所述,於封裝基板200之安裝面安裝電壓調節器100及負載300以外之其他電子機器350。
參照圖3~圖6,封裝基板200係包含構成電容器CP1之C層210、形成電感器L1之L層250、及樹脂層226、227、228而構成。
樹脂層226、227、228係用作用以將各層相互接合之接合材料,並且用作用以使C層210及L層250之露出面絕緣之絕緣層。C層210與L層250係藉由樹脂層227接合。於C層210之表面形成有樹脂層226,於L層250之底面形成有樹脂層228。樹脂層226、227、228例如係由環氧樹脂、或環氧樹脂與氧化矽等無機填料之複合材料之類之絕緣材料形成。為了確保與通孔之金屬化層之密接性,較佳為使用以環氧樹脂為主體之材料作為樹脂層。或者,亦可使用含有玻璃布或碳纖維之類之纖維狀補強材料之預浸體作為樹脂層226、227、228。尤其是,藉由使用玻璃布之類之線膨脹係數較小之預浸體而抑制C層210及L層250之翹曲,藉此,可抑制封裝基板200整體之翹曲。
於樹脂層226之表面形成有包含用以安裝電壓調節器100等機器之焊墊及用以將該等連接之配線的電路層205。安裝於封裝基板200之機器係經由焊料凸塊120而與電路層205之焊墊或端子電性連接。
電路層205係由Cu、Au或Ag等低電阻之金屬材料形成。另外,電路層205並不限於僅形成於樹脂層226之表面之情形,例如為如下述般跨及複數層而形成於樹脂層226之內部者亦可。另外,形成於電路層205之安裝面之焊墊或端子之表面為了容易安裝機器,而實施鍍鎳/金(Ni/Au)、鍍鎳/鉛/金(Ni/Pb/Au)、或預助焊劑處理(Pre-flux Processing)等表面處理。又,亦可於電
路層205之最表層部分形成阻焊劑層,以防止機器之表面安裝時之焊料流動。
C層210包含形成電容器CP1之電容器部230、電性連接於輸出端子OUT之通孔262之導電部220、電性連接於接地端子GND之通孔264之導電部240、及設置於該等之周圍之絕緣部225。電容器部230包含由閥作用金屬基體之芯材所構成之陽極電極232、配置於上述芯材之至少一主面且於表面具有介電層與固體電解質層之多孔質層234、及設置於上述固體電解質層上之陰極電極236,從而形成電解電容器。介電層形成於閥作用金屬基體之多孔質層之表面。形成於多孔質層之表面之介電層反映多孔質層之表面狀態而成為多孔質,具有微細之凹凸狀之表面形狀。介電層較佳為由上述閥作用金屬之氧化皮膜構成。於本發明之電解電容器中,作為構成固體電解質層之固體電解質材料,例如可列舉:聚吡咯類、聚噻吩類、聚苯胺類等導電性高分子等。該等之中,較佳為聚噻吩類,尤佳為被稱為PEDOT之聚(3,4-乙二氧基噻吩)。又,上述導電性高分子亦可包含聚苯乙烯磺酸(PSS)等摻雜劑。另外,固體電解質層較佳為包含填充介電層之細孔(凹部)之內層、及被覆介電層之外層。
導電部220、240例如係將Ag、Au或Cu之類之低電阻金屬作為主體而構成。為了提高層間之密接力,將上述導電性填料與樹脂混合而成之導電性密接材設置成導體部亦可。多孔質層234例如係由氧化鋁(AlO2)或氧化鉭(Ta2O5)等所構成。多孔質層234係藉由利用氧化覆膜覆蓋成為陽極電極232之多孔狀之基材之金屬(例如Al、Ta)的表面而形成。陰極電極236例如係由Ag、Au或Cu之類之低電阻金屬形成。
絕緣部225係由環氧樹脂、酚、聚醯亞胺等樹脂、或該等樹脂與氧化矽或氧化鋁等無機填料所構成。
陽極電極232具有平板形狀,且配置於平板狀之2個多孔質層234之間。於各多孔質層234之與陽極電極232相反之面形成陰極電極236。
如圖2及圖5所示,機器之安裝面側之多孔質層234成為使一部分形成缺口而陽極電極232露出之狀態,於該缺口部235中,陽極電極232經由穿孔222電性連接於導電部220。又,陰極電極236經由穿孔242電性連接於導電部240。
另外,作為電容器部230,亦可利用使用鈦酸鋇之陶瓷電容器、或使用氮化矽(SiN)、二氧化矽(SiO2)、氟化氫(HF)等之薄膜電容器。然而,就可形成更薄型且面積相對較大之電容器部、及封裝基板之鋼性及柔軟性之類之機械特性之觀點而言,較佳為設為將鋁等金屬作為基材之電解電容器。
於電容器部230中,於形成通孔260、262、264之部分形成有貫通孔,於該貫通孔與通孔之間填充有絕緣部225之絕緣材料。
於本實施形態1中,將陽極電極232及多孔質層234之厚度分別設為約50μm,將導電部220、240之厚度設為約15μm,作為電容器部230之上下之絕緣部225之厚度,將C層210整體之厚度設為約200μm。
如圖6所示,L層250包含形成電感器L1之線圈部252、及利用樹脂將該線圈部252之周圍鑄造而成之絕緣部254。
線圈部252係藉由如下方式形成之金屬配線,即,對藉由電鑄法或壓延法形成為100μm左右之Cu之核心材(Cu箔)於利用光阻劑等圖案化成線圈狀之後進行蝕刻。線圈部252之一端電性連接於通孔260,另一端電性連接於通孔262。
另外,作為線圈部252之核心材,亦可使用鋁(Al)。尤其是,於電容器部230由將鋁作為基材之電解電容器形成之情形時,若由銅形成線圈部252之核心材,則存在因鋁與銅之線膨脹係數之差而導致於封裝基板200整體產生翹曲之情形。因此,於此種情形時,可藉由使用鋁作為線圈部252之核心
材減少線膨脹係數差,而抑制基板整體之翹曲。
絕緣部254例如係由環氧樹脂、酚、聚醯亞胺等樹脂、或該等樹脂與鐵氧體或矽鋼等無機磁性體填料之混合材料形成。如本實施形態1般,在用以向負載300供給直流功率之電路之情形時,較佳為使用直流重疊特性優異之矽鋼等金屬系磁性材料之填料。
無機磁性體填料亦可使具有不同之平均粒徑之填料分散配置以提高磁性特性,或者以使分散濃度具有梯度之方式配置來防止磁性飽和。又,亦可使用扁平狀或鱗片狀之填料以使磁性特性具有方向性。於使用矽鋼等金屬系材料作為無機磁性填料之情形時,亦可於填料之周圍利用無機系絕緣覆膜、有機系絕緣覆膜等施加表面絕緣膜以提高絕緣性。
另外,為了減少與線圈部252之線膨脹係數差,提高散熱性、絕緣性等,亦可混入有磁性材料以外之無機填料、有機填料。
可藉由調整絕緣部254之厚度來調整電感。於本實施形態1之例中,將100μm之線圈部252之上下之絕緣部254分別設為100μm,將L層250整體之厚度設為約300μm。
於設置在L層250之底面之樹脂層228之表面,形成用以將該半導體複合裝置10安裝於母基板(未圖示)的端子層270。端子層270包含上述輸入端子IN、輸出端子OUT、及接地端子GND。又,端子層270可與形成於C層210之電路層205同樣地,除端子以外還包含構成電路之配線,進一步由複數個層構成亦可。
封裝基板200就系統之薄層化、及負載300之散熱性等觀點而言,一般要求2mm以下之厚度。於本實施形態1之例中,將包含樹脂層226及電路層205之上部電路層設為50μm,將C層210設為200μm,將樹脂層227設為20μm,將L層設為300μm,將包含樹脂層228及端子層270之底部端子層設為50
μm,將半導體複合裝置10整體之厚度設為0.6mm左右。
於具有如上所述之構成之半導體複合裝置10中,由於構成漣波濾波器之電感器L1及電容器CP1由封裝基板200之不同之層形成,故而與電感器與電容器形成於同一層內之習知之構成相比,能夠使可用於形成電感器及電容器之面積變大。藉此,於進行裝置之小型化之情形時,易於確保電感及電容。又,如圖5及圖6所示,於自垂直於封裝基板200之安裝面之面俯視封裝基板200之情形時,C層210中之電容器部230與L層250中之線圈部252係以於不同之層中至少一部分重疊之方式配置。因此,可進一步使裝置小型化。
於本實施形態1之構成中,對於電壓調節器100及負載300與封裝基板200內之電感器L1及電容器CP1之連接、以及電感器L1與電容器CP1之間之連接,不使用基板上之平面配線而使用貫通封裝基板200之通孔260、262、264進行連接。藉此,能夠使連接距離變短而減少配線之阻抗,從而減少功率損耗,並且能夠使基板上之電路面之佈局最小化。因此,能夠進一步減少對裝置之小型化之制約。
進一步地,於形成電感器L1之L層250中,利用包含磁性材料之絕緣部254對線圈部252進行鑄造,藉此能夠提高產生之磁通密度,從而提高電感器L1之Q值。因此,能夠減少因電感器L1所產生之損耗。又,由於利用磁性材料可減少電感器L1與電容器CP1之間、及電感器L1與電壓調節器100之主動元件之間之磁性耦合,故而能夠抑制伴隨磁性耦合產生之雜訊傳播。因此,能夠進一步提高裝置特性。
另外,於上述說明中,係於封裝基板中於L層之上部配置C層之構成,但只要維持電性連接,則顛倒L層與C層之順序亦可。
又,於上述中,對應用於斬波型降壓交換調節器之例進行了說明,但對於使包含其他升降壓電路之功率輸電線系統化之半導體複合裝置,亦
可應用本實施形態1之特徵。
(裝置之製造製程)
接著,利用圖7~圖12,對本實施形態1之半導體複合裝置10之製造製程進行說明。圖7係用以說明該製造製程之概要之流程圖,圖8~圖12係用以說明圖7之流程圖之各步驟之細節之圖。
參照圖7,於步驟S100及步驟S110中,分別個別地形成C層210及L層250。其後,於步驟S120中,使用樹脂層226、227、228將所形成之C層210與L層250接合而一體化。接著,於步驟S130中,於一體化之C層210與L層250形成通孔。其後,於安裝面形成電極及配線之圖案(步驟S140),並將電壓調節器100等機器安裝於完成之封裝基板200(步驟S150)。
圖8係用以說明步驟S100中之C層210之形成製程之圖。參照圖8(a),首先,將成為陽極電極232之鋁之兩面加工成多孔狀,並對其表面施加氧化覆膜,藉此形成多孔質層234。其後,藉由在多孔質層234之表面形成Cu膏之類之導電膏之硬化膜而形成陰極電極236。
此時,如圖3中之C層210般,藉由例如切割製程等對多孔質層234之一部分進行切削直至陽極電極232之鋁露出為止,並將Cu膏燙印於露出之鋁。藉此形成電容器部230。
其後,藉由鑽孔加工或雷射加工等於形成通孔之部分形成貫通孔。
接著,如圖8(b)所示,將環氧樹脂、聚醯亞胺、或酚等樹脂、或該樹脂與無機填料之混合材料層壓加工至電容器部230,進一步使其熱硬化,藉此將電容器部230密封,形成絕緣部225。密封處理後,藉由鍍覆配線加工等於絕緣部225之表面形成導電層212,其將形成用以使通孔與電容器部230之各電極連接之導電部220、240。
其後,藉由蝕刻等對導電層212進行加工而形成導電部220、240。然後,藉由雷射加工等於該導電部220、240開口加工出到達至陽極電極232及陰極電極236之孔,並於此處填充Cu等導電體,藉此,將導電部220與陽極電極232電性連接,並且將導電部240與陰極電極236電性連接(圖8(c))。藉此,形成C層210。
圖9係用以說明步驟S110中之L層250之形成製程之圖。參照圖9(a),首先,利用光阻劑等對成為核心之Cu箔252#之兩面實施圖案化,並且對光阻劑開口部進行蝕刻,藉此形成線圈部252(圖9(b))。
其後,使用真空貼合機等將分散有鐵氧體或矽鋼等金屬磁性體填料之環氧樹脂複合片材層壓加工至線圈部252之表面,並利用熱壓機進行平坦化及環氧樹脂層之熱硬化處理,藉此形成絕緣部254(圖9(c))。
然後,藉由鑽孔加工或雷射加工等於形成通孔之部分形成貫通孔,並對該貫通孔填充絕緣性之樹脂265(圖9(d))。藉此形成L層250。
圖10係用以說明步驟S120中之C層210與L層250之接合製程之圖。
參照圖10(a),將使環氧樹脂、聚醯亞胺或酚等樹脂、或由該樹脂與無機填料所構成之混合材料成為膜狀而成之樹脂層226、227、228配置於步驟S100及步驟S110中所形成之C層210及L層250的上下表面及中間面。其後,藉由利用真空加壓等使經過積層後之該等層接合及硬化而使其等一體化,從而形成封裝基板200(圖10(b))。
圖11係用以說明步驟S130中之通孔之形成製程之圖。
參照圖11(a),於使各層一體化而形成封裝基板200之後,藉由鑽孔加工或雷射加工於形成通孔之部分形成貫通孔。然後,藉由無電解鍍銅等使貫通孔之內部及樹脂層226、228之表面金屬化(圖11(b))。
另外,此時,亦可進一步實施電解鍍銅處理,使樹脂層表面之金屬層269之厚度變厚,或利用Cu填充通孔內。
圖12係用以說明與步驟S140及步驟S150對應之製程之圖。參照圖12(a),於步驟S140中,使用光阻劑對樹脂層表面之金屬層269進行圖案化,並且實施蝕刻而去除多餘之Cu,藉此,將形成電路層205及端子層270之配線、焊墊及端子形成於樹脂層表面。此時,為了容易安裝機器,對焊墊及端子等之金屬表面實施鍍Ni/Au、鍍Ni/Pb/Au、或預助焊劑處理等表面處理。又,亦可於最表層部分形成阻焊劑層,以防止機器之表面安裝時之焊料流動。
於如此形成之封裝基板200中,於C層210表面之電路層205安裝電壓調節器100、負載300及其他電子機器350,藉此形成本實施形態1之半導體複合裝置10(圖12(b))。
另外,於本實施形態中,「C層210」及「L層250」係本發明中之「第1層」及「第2層」之一例。
[實施形態2]
於實施形態2中,除了實施形態1中示出之封裝基板200之構成以外,還對藉由通孔形成安裝於安裝面之機器之導通訊號用之接地線的構成進行說明。
圖13係實施形態2之半導體複合裝置10A之剖面圖。圖13係與實施形態1之圖4對應之圖,表示於母基板400上安裝有半導體複合裝置10A之狀態。
參照圖13,於半導體複合裝置10A中所包含之封裝基板200A設置通孔266,該通孔266於將負載300安裝於基板上之情形時,連接於負載300之導通訊號用之接地線之端子。該通孔266係於不與C層210及L層250中所包含之電容器部230及線圈部252電性連接之狀態下貫通至底面之端子層270。並且,經由焊料凸塊380而與連接於母基板400之接地線之端子410電性連接。
如此,將安裝後之機器之接地線經由通孔266以最短距離連接於母基板400之接地線,藉此可強化接地,從而能夠提高對雜訊之耐受性。又,由於使用通孔,故而能夠使基板上之佈局最小化,能夠減少對小型化之影響。
另外,於圖13中,對負載300之接地線之通孔進行了說明,但對其他安裝機器之接地線亦設為相同之構成亦可。
[實施形態3]
於實施形態2中,對經由通孔所安裝之機器之導通訊號用之接地線連接於母基板400之接地線的構成進行了說明,但於需要機器與母基板400之間之訊號線之情形時,亦可對該訊號線亦使用通孔連接。
圖14係實施形態4之半導體複合裝置10E之剖面圖。參照圖14,於半導體複合裝置10E中所包含之封裝基板200E設置連接於配置於安裝面之負載300或電壓調節器100之訊號線之端子的通孔267。該通孔267與實施形態2中之導通訊號用之接地線用之通孔266同樣地,於不與C層210及L層250中所包含之電容器部230及線圈部252電性連接之狀態下,貫通至底面之端子層270。而且,通孔267經由焊料凸塊380及端子410電性連接於,用以與形成於母基板400之安裝面之機器(未圖示)之I/O端子連接之訊號線。
另外,流經通孔267之電流小於流經與電容器部230及線圈部252連接之導通功率用之通孔260、262、264的電流,因此,通孔267之內徑可較通孔260、262、264小。
如此,於需要用以在安裝後之機器與母基板400之間交換訊號之訊號線的情形時,可藉由經由通孔267將該等連接而以最短距離連接於母基板400。又,藉由使導通訊號用之通孔小於導通功率用之通孔,能夠使基板上之佈局最小化,從而能夠減少對小型化之影響。
另外,於圖14中,除了記載訊號線用之通孔267以外,亦記載有
實施形態2中所說明之接地線用之通孔266,但為無該通孔266而僅設置訊號線用之通孔267之構成亦可。
[實施形態4]
於實施形態4中,除了實施形態1中示出之封裝基板200之構成以外,還對具有連接於外部之散熱器之通孔以提高安裝於安裝面之各機器之散熱性的構成進行說明。
圖15係實施形態4之半導體複合裝置10B之剖面圖。圖15係與實施形態1之圖4對應之圖,表示於母基板400上安裝有半導體複合裝置10B之狀態。
參照圖15,封裝基板200B包含至少1個通孔268,該通孔268連接於負載300之端子,且不與C層210及L層250中所包含之電容器部230及線圈部252電性連接。通孔268係於負載300之正下方連接於負載300之端子。又,通孔268係於封裝基板200B之底面經由焊料凸塊380連接於設置在母基板400之散熱器450。
散熱器450例如係由Al或Cu之類之熱傳導率較高之金屬形成。如此,藉由經由通孔268將負載300等安裝機器與散熱器450連接,能夠將負載300中產生之熱有效率地向外部排出。又,藉由通孔268,對於封裝基板200B內之電感器等中產生之熱亦能夠進行散熱。
另外,亦可針對負載300以外之安裝機器亦設置用以連接於散熱器450之通孔268。又,通孔268之數量並不限定於圖15中所記載之數量,根據連接之安裝機器所需之散熱能力而決定數量亦可。
[實施形態5]
於實施形態1~4之例中,對在封裝基板內C層及L層分別包含1層之構成進行了說明。
然而,可能存在因半導體複合裝置之尺寸之制約等而導致安裝面之面積受到限制的情形。於此種情形時,可能成為無法充分確保尤其C層中之電極之面積而無法獲得所期望之電容的狀態。
因此,於實施形態5中,對藉由在封裝基板內配備複數個C層而確保所期望之電容之構成進行說明。
圖16係實施形態5之半導體複合裝置10C之剖面圖。圖16係與實施形態1之圖4對應之圖。於圖16之封裝基板200C中,作為構成電容器CP1之層,設置有C1層210A及C2層210B之兩個層。關於C1層210A及C2層210B之構成,由於基本上與實施形態1之C層210相同,故而不重複其詳細內容,但C1層210A及C2層210B共有相同之通孔,且電性地並聯連接於輸出端子OUT與接地端子GND之間。藉此,雖於半導體複合裝置10C之高度方向上稍微變高,但可不變更封裝基板之安裝面積而使電容器CP1之電容增加。
另外,於圖16中,成為將C1層210A及C2層210B配置於L層250之上部之構成,但只要電性連接關係相同,則關於各層之順序並無特別限制,例如,亦可為如圖17之封裝基板200CA所示般將L層250配置於C1層210A與C2層210B之間之構成。或者,將C1層210A及C2層210B配置於L層250之下部之構成亦可。於如圖17般將L層250配置於C1層210A與C2層210B之間之構成中,由於成為在積層方向上下對稱之構造,故而可抑制封裝基板整體之翹曲。
又,於圖16之例中,為設置多層C層以使電容增加之構成,但於需要增加電感之情形時,設為設置多層L層之構成亦可。
[實施形態6]
於實施形態5中,對使C層或L層多層化以使電容及/或電感增加之構成進行了說明。
另一方面,於如半導體複合裝置之高度方向之尺寸受到限制之
情形時,亦可能產生如實施形態4般無法進行多層化之情形。
於實施形態6中,對如下構成進行說明,即,於在一方面高度方向之尺寸之限制較為嚴格,另一方面對平面方向之尺寸之限制稍微寬鬆之狀態下,需要增加電容及/或電感之情形時,藉由使複數個C層及L層平面地結合而確保所期望之電容及電感。
圖18係實施形態6之半導體複合裝置之封裝基板200D之剖面圖。於圖18之封裝基板200D中成為如下構成,即,與實施形態1中示出之封裝基板200對應之2個封裝基板200D-1、200D-2共有與接地端子GND連接之通孔,且於平面方向上結合。
藉由設為此種構成,雖然封裝基板之安裝面積變大,但能夠一面維持高度方向之尺寸,一面使電容及電感增加。此種構成可有效地用於對薄型化之要求特別嚴格之情形。
[實施形態7]
關於圖13~圖15所示之通孔266~268,存在針對安裝於封裝基板之每個機器設置之情形。於形成通孔之情形時,為了使通孔與如形成於封裝基板內之線圈、電容器及配線圖案之導電體絕緣,必須利用絕緣材料包圍通孔之周圍。因此,若將通孔266~268個別地形成於封裝基板之各處,則於其周圍絕緣材料所占之部分變多。因此,可能減少封裝基板之安裝面之面積受到限制而阻礙小型化,或者無法實現所期望之電容、電感。
於實施形態7中,對如下構成進行說明,即,將封裝基板之主要之供電流流動之通孔260、262、264以外的如圖13~圖15中所說明之通孔266~268接近配置,並利用共通之絕緣材料包圍之構成。
圖19係實施形態7之半導體複合裝置10F之C層210之俯視圖,圖20係自圖19中之XIX-XIX線箭頭方向觀察所得之剖面圖。
參照圖19及圖20,於不與C層210之電容器之各電極及L層250之線圈部252重疊之部分形成有內部由絕緣材料填充的穿孔223。並且,於該穿孔223內形成有導通訊號用之通孔266、267。另外,於圖19中,示出於穿孔223內亦設置通孔266、267以外之通孔之例。
如此,藉由將與安裝機器相關之導通訊號用之通孔形成於填充有絕緣材料之共通的穿孔內,能夠於安裝面減少用於形成通孔266~268所需之絕緣材料之比率,因此,能夠使阻礙小型化之因素變少。又,由於只要對共通之穿孔內進行絕緣加工即可,故而與對各個通孔進行絕緣加工之情形相比,能夠削減步驟。
[實施形態8]
於上述實施形態1~7中,對將用以安裝電壓調節器100及負載300之電路層205、及用以將該半導體複合裝置10安裝於母基板之端子層270作為1個層而形成於封裝基板200之正面及背面的構成進行了說明。
於實施形態8中,對該電路層及/或端子層為多層構成之情形之例進行說明。
圖21係實施形態8之半導體複合裝置10G之剖面圖。於半導體複合裝置10G之封裝基板200G中,於C層210中不面向L層250之側之面配置有包含複數個配線圖案之多層構造的電路層205A,於電路層205A之表面安裝有負載300及其他電子機器350。
又,於L層250中不面向C層210之側之面配置包含複數個配線圖案之多層構造的端子層270A。
於圖21之封裝基板200G中,通孔262、264、266、267貫通C層210及L層250,但未貫通電路層205A及端子層270A。即,於將C層210與L層250接合後,形成通孔262、264、266、267,其後,於C層210之上表面形成電路層
205A,並且於L層之下表面形成端子層270A。
如此,藉由將電路層205A及端子層270A形成為多層構造,能夠將用以與安裝於安裝面(電路層205A之表面)之機器連接之配線圖案形成於電路層205A之內部的層,從而削減形成於安裝面之配線圖案。因此,能夠於不阻礙C層210之電容器部230之電容及L層250之線圈部252之電感的範圍內削減安裝面之表面積,因此,與以單層形成電路層及端子層之情形相比,能夠使半導體複合裝置小型化。
利用圖22~圖27,對本實施形態8之半導體複合裝置10G之製造製程進行說明。圖22係用以說明該製造製程之概要之流程圖,圖23~圖27係用以說明圖22之流程圖之步驟之細節之圖。
另外,於圖22之流程圖中,步驟S200~S230、S240、S250分別與圖7所示之流程圖中之步驟S100~S130、S140、S150對應,實質上係對實施形態1中所說明之圖7之流程圖追加步驟S235。
參照圖22,於步驟S200及步驟S210中,分別個別地形成C層210及L層250(圖23(a))。其後,於步驟S220中,所形成之C層210及L層250係使用樹脂層226、227、228接合而一體化(圖23(b))。
接著,於步驟S230中,於一體化之C層210與L層250形成通孔。更詳細而言,首先,如圖24(a)所示,藉由鑽孔加工或雷射加工等,於接合後之C層210與L層250中形成通孔之位置形成貫通孔。然後,藉由利用無電解鍍銅等使貫通孔之內部金屬化而形成通孔(圖24(b))。
其後,於步驟S235中,於樹脂層226上形成電路層205A,並且於樹脂層228上形成端子層270A。具體而言,首先,使用光阻劑將樹脂層226、228表面之金屬層269圖案化,並實施蝕刻將多餘之Cu去除,藉此形成配線圖案(圖25(a))。然後,於其上配置樹脂層229A及金屬層269A(圖25(b))。
進一步地,藉由將金屬層269A圖案化而形成配線圖案(圖26(a)),於經圖案化之金屬層269A之上進一步配置樹脂層229B及金屬層269B(圖26(b))。
重複如圖25及圖26之步驟,當形成所期望之數量之配線層時,於步驟S240中,對最表面之金屬層269B進行圖案化及蝕刻,從而形成用於機器之安裝及與安裝基板之焊料凸塊之連接的電極圖案、以及將該等電極圖案間連接之配線圖案。藉此,形成電路層205A及端子層270A,從而封裝基板200G完成(圖27(a))。
其後,於步驟S250中,將電壓調節器100等機器安裝於完成之封裝基板200G(圖27(b))。
另外,於上述說明中,對將電路層205A及端子層270A之兩者設為多層構造之例進行了說明,但僅將電路層205A及端子層270A之任意一者設為多層構造亦可。又,將電路層205A與端子層270A設為不同之層數亦可。
如此,藉由在封裝基板之正面及背面使用多層構造之電路層及/或端子層,能夠確保安裝之機器間之配線相關之配線寬度及配線間間距,因此,能夠減少安裝面之表面積,可應對進一步之小型化之需求。
(變形例1)
圖28係實施形態8中示出之具有多層構造之電路層之半導體複合裝置之第1變形例(變形例1)的剖面圖。
參照圖28,於變形例1之半導體複合裝置10H中,於封裝基板200H之多層構造之電路層205B內配置含有玻璃布之核心基材280。
於封裝基板之製造製程中,由於將各層接合時施加壓縮力,故而可能因該壓縮力之影響而產生應變,從而產生破裂等。尤其是,於電路層中,由於不包含如C層210之電極232、236或L層250之線圈部252之具有剛性之
金屬構件,故而容易產生因外力導致之應變。因此,藉由將此種核心基材280配置於電路層內,能夠確保電路層之強度。
另外,核心基材280之材料只要為具有絕緣性及剛性之材料,則並不限定於玻璃布。作為核心基材280之材料,例如可使用包含對表面實施絕緣處理之金屬構件(例如Cu)之金屬核心等。
圖29係表示圖28之半導體複合裝置10H之製造製程之流程圖。參照圖29,於步驟S300及步驟S310中,分別個別地形成C層210及L層250。進一步地,於實施形態8中,於步驟S315中,形成電路層205B之包含核心基材280之部分。此處,於步驟S315中,僅形成電路層205B中之與C層210及L層250一同形成通孔之部分。
其後,於步驟S320中,使用樹脂層將於步驟S300、步驟S310、步驟S315中個別地形成之C層210、L層250及電路層205B之一部分接合。然後,於步驟S330中,於一體化之C層210、L層250及電路層形成通孔。
於形成通孔後,於步驟S335中,視需要於接合後之電路層上進一步配置樹脂層及金屬層而形成追加之配線層。另外,於圖28之封裝基板200H中,示出端子層為單層之例,但如實施形態8之圖21般,對端子層亦設為多層構造亦可。於該情形時,在步驟S335中,於端子層亦形成追加之配線層。
其後,於步驟S340中,將電路層205B及端子層270之表面之金屬層圖案化,形成電極圖案及配線圖案。藉此,封裝基板200H完成。然後,於步驟S350中,將電壓調節器100、負載300等機器安裝於完成之封裝基板200H之安裝面,藉此,半導體複合裝置10H完成。
(變形例2)
圖30係實施形態8中示出之具有多層構造之電路層之半導體複合裝置之第2變形例(變形例2)的剖面圖。
參照圖30,於變形例2之半導體複合裝置10J中,具有於多層構造之電路層205C內嵌設有電壓調節器100之半導體主動元件105之構成。主動元件105較佳為配置於形成變形例1中示出之核心基材280之層,以減少因外力等所產生之應變之影響(翹曲、破裂)。
於製造製程中,於變形例1中所說明之圖29之步驟S315中形成包含核心基材280之電路層時,將核心基材280之一部分去除,並將主動元件105配置於去除後之部分。另外,主動元件105就小型化之觀點而言,較佳為以於自安裝面之法線方向俯視封裝基板200J之情形時與負載300重疊之方式配置。
如此,藉由將電壓調節器100之主動元件105嵌設於電路層205C內,能夠縮短自電壓調節器100通過L層250及C層210到達至負載300之電路徑之距離,因此,能夠減少於該電路徑中產生之損耗。
另外,亦可於電路層205C內,不僅嵌設主動元件105,還嵌設整個電壓調節器100。
[實施形態9]
於實施形態1~8中,均對通孔貫通C層210及L層250之兩者之構成進行了說明。
於實施形態9中,對如下構成之例進行說明,即,於封裝基板中除了包含貫通C層210及L層250之兩者之通孔以外,還包含僅貫通C層210或L層250之一者之通孔。
圖31係實施形態9之半導體複合裝置10K之剖面圖。於半導體複合裝置10K之封裝基板200K形成有貫通C層210與電路層205D之一部分但不貫通L層250之通孔267A。此種通孔例如係於在安裝於電路層之電壓調節器100之電路內或輸入部需要電容器之情形時,為了不影響L層地進行對C層之連接而形成。
接著,利用圖32~圖35,對本實施形態9之半導體複合裝置10K之製造製程進行說明。圖32係用以說明該製造製程之概要之流程圖,圖33~圖35係用以說明圖32之流程圖之步驟之細節之圖。
參照圖32,於步驟S400中,形成C層210,於步驟S410中,形成電路層205D之中之一部分之電路層205E。然後,於步驟S420中,使用樹脂層292將步驟S400及步驟S410中分別形成之C層210與電路層205E接合。又,於C層210之與和電路層205E對向之面相反之面經由樹脂層291形成金屬層269C,於電路層205E之與和C層210對向之面相反之面經由樹脂層293形成金屬層269C(圖33(a))。
其後,於步驟S430中,於一體化之C層210與電路層205E形成通孔267A。具體而言,藉由鑽孔加工或雷射加工等,於供形成通孔267A之位置形成貫通孔(圖33(b))。然後,藉由利用無電解鍍銅等使貫通孔之內部金屬化而形成通孔267A(圖33(c))。另外,於圖33(c)中,對樹脂層291、293之表面之金屬層269C進行蝕刻而形成配線圖案。
當形成貫通C層210及電路層205E之通孔267A時,接著,於步驟S440中,個別地形成L層250(圖34(a)),於步驟S450中,使用樹脂層227將該L層250接合於C層210(圖34(b))。又,於L層250之與和C層210對向之面相反之面經由樹脂層228配置金屬層269。於電路層205E之表面經由樹脂層294配置金屬層269。
其後,於步驟S460中,形成貫通一體化之電路層205E、C層210及L層250之通孔,並且於步驟S470中,對表面之金屬層269進行蝕刻而形成電極圖案或配線圖案(圖35(a)、(b))。藉此,封裝基板200K完成。另外,雖於圖35中未示出,但關於電路層,形成更多之配線層亦可。又,對端子層270亦設為多層構造亦可。
然後,於步驟S480中,將負載300等機器安裝於電路層205D之安裝面,形成半導體複合裝置10K。
另外,於上述例示中,對形成貫通C層210但不貫通L層250之通孔267A之構成進行了說明,但根據電路構成,形成相反地不貫通C層210但貫通L層250之通孔亦可。於該情形時,成為如下製程:於形成L層250之後形成通孔,其後,與C層210接合,進一步形成通孔。
[實施形態10]
(實施例1)
於上述半導體複合裝置中,將來自電壓調節器之功率經由封裝基板之通孔而供給至負載。為了進一步提高半導體複合裝置之效率,需要使電壓調節器至負載之等效串聯電阻(Equivalent Series Resistance:ESR)降低。作為使ESR降低之1種方法,考慮降低通孔中之電阻值。
形成於封裝基板之通孔係藉由金屬等導電材料使其內表面金屬化。可藉由使通孔中之金屬化層之厚度變厚,而降低通孔之電阻值。
為了降低通孔之電阻值,理想而言,希望利用Cu等金屬將通孔之內孔填充,但一般而言,已知藉由鍍覆處理對無底之貫通孔填充金屬技術上較為困難,進一步地,進行鍍覆處理直至填充金屬為止需要較長之處理時間。
通孔之金屬化係如上述般藉由利用Cu等之鍍覆處理而進行,但如圖11等所說明般,使通孔金屬化時,亦同時形成用來形成封裝基板之表面之配線之金屬層(金屬配線層)。因此,若使通孔之金屬化層之厚度變厚,則形成於封裝基板表面之金屬配線層之厚度亦變厚。
另一方面,為了於金屬配線層中形成微細之配線,較佳為使金屬配線層之厚度變薄,且擔心因金屬配線層之厚度變厚而導致配線與配線彼此之間隔之比率即L/S(Line and Space,線與間隙)變差。
因此,於本實施形態10中,採用一方面使通孔之金屬化層之厚度變厚,一方面使形成於封裝基板表面之金屬配線層之厚度變薄之構成。藉此,降低通孔之電阻值,並且可實現形成於封裝基板表面之金屬配線之微細化。
但是,於該情形時,通孔內表面之金屬化層與封裝基板表面之金屬配線層成為於通孔之端部(連接部分)連接的狀態。若於此種連接部分中導電構件之厚度不同,則可能因於該連接部分中電流密度集中或者由與介電基板之線膨脹率之差異所導致之熱應力集中而產生斷線等不良情況。
因此,於實施形態10中,進一步使連接金屬化層與金屬配線層之連接部分之厚度較金屬配線層之厚度厚。藉此,能夠抑制連接部分中之品質不良之產生。
利用圖36,對實施形態10之實施例1之半導體複合裝置中之通孔的鍍覆步驟進行說明。另外,於圖36及下述圖37、圖38中,僅著眼於通孔之部分進行說明,因此,有時對通孔以外之構成省略記載。
參照圖36,當如利用圖11(a)及圖24(a)所說明般,藉由鑽孔加工等於封裝基板200形成貫通孔時(圖36(a)),接著,藉由無電解鍍銅等使貫通孔之內部及封裝基板200之表面金屬化,而形成金屬化層290及金屬配線層295(圖36(b))。此時,Cu之鍍覆層之厚度設為適於應在通孔260之內表面之形成金屬化層290之厚度的厚度。因此,於該階段中,作為形成於封裝基板200之表面之金屬配線層295,形成為較所期望之厚度來的厚。
於進行鍍銅處理之後,藉由印刷法等於通孔260之內部之空間填充樹脂296(圖36(c))。此時,通孔260之附近之金屬配線層295之一部分亦由樹脂296覆蓋。
其後,對金屬配線層295實施濕式蝕刻,使金屬配線層295變薄
至所期望之厚度(圖36(d))。此時,對由樹脂296覆蓋之部分,不進行蝕刻而維持鍍覆層之厚度。因此,相較於金屬配線層295之厚度,金屬化層290之厚度更厚。
蝕刻處理後,藉由拋光輥研磨等處理將樹脂296之多餘之部分去除(圖36(e))。
如此,藉由使金屬化層290之厚度較金屬配線層295之厚度厚,能夠降低通孔260之導通電阻,並且使金屬配線層295之加工性變佳。
另外,於金屬配線層295中,對於通孔260之附近之部分,因樹脂296而不進行蝕刻故而維持鍍覆層之厚度。藉此,能夠使金屬化層290與金屬配線層295之交界部分(連接部分)之鍍覆層之厚度變厚,因此,能夠抑制由熱應力等所引起之不良情況。
(實施例2)
於實施例1中,對如下例進行了說明,即,於最初之鍍覆處理中,將鍍覆層形成為適於金屬化層之厚度,其後,藉由蝕刻處理減少金屬配線層之厚度。
於實施例2中,對如下例進行說明,即,相反地,於最初之鍍覆處理中,將鍍覆層形成為適於金屬配線層之厚度,其後,使通孔之金屬化層之厚度增加。
圖37係用以說明實施形態10之實施例2之半導體複合裝置中之通孔的鍍覆步驟之圖。參照圖37,當於封裝基板200形成貫通孔時(圖37(a)),接著,藉由無電解鍍銅等使貫通孔之內部及封裝基板200之表面金屬化,而形成金屬化層290及金屬配線層295(圖37(b))。Cu之鍍覆層之厚度設為適於金屬配線層295之厚度。
於鍍覆處理後,藉由光蝕刻法於金屬配線層295之表面形成抗蝕劑遮罩297(圖37(c))。另外,此時,對金屬配線層295中之通孔260之附近
部分,不形成抗蝕劑遮罩297。
其後,藉由電解鍍銅處理於通孔260之內表面、及金屬配線層295中未形成抗蝕劑遮罩297之部分追加進行鍍覆處理(圖37(d))。藉此,關於未形成抗蝕劑遮罩297之部分,鍍銅層之厚度較形成有抗蝕劑遮罩297之部分厚。另外,只要通孔260內之金屬化層290較金屬配線層295之厚度厚,則為不均勻之厚度亦可,例如亦可如圖37(d)般通孔260之貫通方向之中央部之厚度與端部相比較厚。
當追加之鍍覆處理結束時,藉由有機剝離等方法將抗蝕劑遮罩297去除。其後,與實施例1同樣地,將樹脂296填充於通孔260之內部(圖37(e)),並且,藉由拋光輥研磨等處理將樹脂296之多餘之部分去除(圖37(f))。
於此種製程中,亦能夠使金屬化層290之厚度較金屬配線層295之厚度厚,進一步亦能夠使連接部分之鍍覆層之厚度變厚。
(實施例3)
於實施例1及實施例2中,通孔260之端部與封裝基板200之表面係呈大致直角之形狀,但此種形狀有電流密度或熱應力容易集中之傾向。
因此,於實施例3中,設為藉由對通孔260之端部實施導角而使角度變得平緩,從而使電流密度或熱應力之集中緩和之構成。
圖38係用以說明實施形態10之實施例3之通孔之部分的圖。參照圖38,於實施例3中,當於封裝基板200形成貫通孔時,藉由噴砂或鉸孔加工對貫通孔之端部之部分實施導角。
其後,藉由與實施例1或實施例2相同之製程形成通孔之金屬化層290及金屬配線層295。於圖38中,與圖36之實施例1同樣地,示出藉由蝕刻使金屬配線層295變薄之情形之例。
藉此,能夠降低通孔之電阻值,並且使通孔與金屬配線層之交界部分之電流密度或熱應力之集中緩和。
另外,於實施形態10之實施例1~實施例3中,可應用於形成於封裝基板之所有通孔,應用於一部分(至少1個)之通孔亦可。
本實施形態中之半導體複合裝置之封裝基板如上述般,成為積層有形成電容器之C層與形成電感器之L層之構成。於此種積層構造中,若作為C層整體之線膨脹係數與作為L層整體之線膨脹係數不同,則可能因製造製程時等之溫度變化而導致於封裝基板產生翹曲。又,於C層及L層之各層中,亦存在根據各層之構造即便為單層亦產生翹曲之情形。
於以下之實施形態11~14中,對用以抑制封裝基板之翹曲之構成進行說明。
[實施形態11]
如實施形態1中所說明般,C層210中之形成電容器部230之陽極電極232及多孔質層234例如係將鋁(Al)作為主成分而形成。另一方面,於L層250中形成電感器L1之線圈部252例如係將銅(Cu)作為主成分而形成。
於封裝基板之製造製程中,存在藉由加熱加壓將C層210與L層250接合之情形。一般而言,鋁之線膨脹係數較銅之線膨脹係數大,因此,將鋁作為主成分之C層210相較於將銅作為主成分之L層250,冷卻過程中之收縮量更大。有因此種收縮量之不同而產生封裝基板之翹曲、或加壓步驟中之破裂等之虞。
因此,於實施形態11中,藉由將線膨脹係數較鋁小之核心基材配置於C層之內部,而減少C層之收縮,從而抑制基板之翹曲及破裂等。
圖39及圖40分別為實施形態11之半導體基板中之C層210C之俯視圖及剖面圖。參照圖39及圖40,於C層210C中,成為以包圍圖5所示之C層
210之電容器部230之周圍之方式配置核心基材245的構成。
核心基材245例如係由使環氧樹脂等樹脂含有玻璃布而成之材料形成,其線膨脹係數較鋁小。核心基材245之線膨脹係數較佳為接近作為L層250之主成分之銅之線膨脹係數。藉由將此種核心基材245配置於C層210C內部,能夠提高C層210C本身之強度,並且藉由與L層250之線膨脹係數差變小,能夠抑制製造製程中之封裝基板之翹曲或破裂等。
另外,關於C層210C,概略性地藉由如下所述之製程形成。首先,將具有大致矩形形狀之平板狀之核心基材245之內側去除而成為框形狀,於該框內配置實施形態1之圖8(a)所示之電容器部230。然後,藉由環氧樹脂等樹脂(絕緣部225)對核心基材245及電容器部230一併地進行密封處理。其後,按照實施形態1之圖8(b)、(c)所示之製程形成導電部220、240,藉此形成C層210C。
(核心基材之變形例)
於圖39及圖40中,對核心基材具有其正面及背面均大致平坦之形狀之情形之例進行了說明。於以下之實施形態12、13中,亦如下述般,於C層之構造上,存在於C層之正面側與背面側線膨脹係數亦不同之情形。若如此,則於製造製程中,存在即便為C層單層亦產生翹曲之情形。
於以下之變形例中,對藉由使核心基材之正面與背面之構造不同而調整C層之正面側及背面側之線膨脹係數的構成進行說明。
(變形例1)
圖41係表示圖39之核心基材254之第1變形例(變形例1)之圖。於變形例1中,於核心基材245之正面及/或背面形成有包含銅之金屬層,藉此調整C層之正面側及背面側之線膨脹係數。於圖41之例中,於核心基材245之一面(正面)形成有具有網格形狀之圖案之金屬層247,於另一面(背面)整體形成有
金屬層246。如此,可藉由調整核心基材245之正面及背面中之金屬層之量,而調整C層之正面側及背面側之線膨脹係數。
另外,於圖41中,對在核心基材245之正面及背面之兩者設置金屬層之例進行了說明,但為僅於正面及背面之任意一面設置金屬層之情形亦可。即,只要於核心基材245之正面及背面之至少一者設置金屬層即可。又,關於金屬層之態樣,使用任意之形狀亦可,例如將兩個面之金屬層設為網格形狀亦可。
(變形例2)
圖42係表示圖39之核心基材之第2變形例(變形例2)之圖。於變形例2之核心基材245A中,藉由在核心基材245A之一面形成凹部248而對C層之正面側及背面側之線膨脹係數進行調整。另外,於圖42中,僅於核心基材245A之一面形成有凹部248,但於正面側及背面側之兩個面形成凹部248亦可。於該情形時,藉由在正面側與背面側變更凹部248之形狀或個數而對正面側及背面側之線膨脹係數進行調整。
(變形例3)
圖43係表示圖39之核心基材之第3變形例(變形例3)之圖。變形例3之核心基材245B係將變形例1之金屬層與變形例2之凹部組合而成的構成。即,於核心基材245B中,成為於一面設置有金屬層247且於另一面形成有凹部248之構成。
[實施形態12]
圖44係實施形態12之半導體複合裝置中之C層210D之剖面圖。於C層210D中,電容器部230具有由2種不同之絕緣材料覆蓋之構成。
參照圖44,關於與電容器部230接觸之部分,配置有絕緣部249(第1絕緣構件),且以包圍絕緣部249之方式配置有絕緣部225(第2絕緣構
件)。絕緣部249與絕緣部225同樣地由環氧樹脂、酚、聚醯亞胺等樹脂、或該等樹脂與氧化矽或氧化鋁等無機填料所構成,但具有與絕緣部225不同之線膨脹係數。
詳細而言,係以電容器部230之線膨脹係數與絕緣部249之線膨脹係數之間的差,較電容器部230之線膨脹係數與絕緣部225之線膨脹係數之間的差小的方式選擇絕緣部249之材料。較佳為,絕緣部249之線膨脹係數成為電容器部230之線膨脹係數與絕緣部225之線膨脹係數之間的值。
如此,藉由將與電容器部230之線膨脹係數差更小之絕緣部249配置於電容器部230之周圍,而緩和製造製程中之加熱處理時對電容器部230施加之應力,從而抑制C層210D之翹曲。藉此,能夠抑制封裝基板整體之變形及破裂。
[實施形態13]
圖45係實施形態13之半導體複合裝置10L之封裝基板200L之剖面圖。封裝基板200L具有與實施形態6中所說明之封裝基板200D類似之構成,成為2個封裝基板200L-1、200L-2共有與輸出端子OUT連接之通孔且於平面方向上結合的構成。
於圖45之剖面圖中,關於封裝基板200L-1、200L-2之C層,示出連接於陽極電極232之穿孔222及導電部220。於封裝基板200L-1之C層中,穿孔222及導電部220相對於電容器部230而配置於安裝面側(正面側)。另一方面,於封裝基板200L-2之C層中,穿孔222及導電部220相對於電容器部230而配置於與安裝面相反側(背面側)。換言之,封裝基板200L-1之C層與封裝基板200L-2之C層係以成為於積層方向上相互顛倒之構成的方式配置。
於封裝基板200L-1、200L-2之各C層中,由於使連接於陽極電極232之導電構件(導電部220、穿孔222)僅形成於C層之一面側,故而成為於積
層方向上不對稱之構成。因此,於C層之正面側與背面側線膨脹係數不同,可能因製造製程時之溫度變化而於基板產生翹曲。
於實施形態13中之封裝基板200L中,於相鄰之2個封裝基板200L-1、200L-2中,將C層配置成於積層方向上相互顛倒之構成。藉此,封裝基板200L-1之翹曲方向與封裝基板200L-2之翹曲方向彼此成為相反方向,因此,作為C層整體之變形得到抑制。因此,藉由設為如圖45所示之C層之構成,能夠抑制封裝基板200L之翹曲。
[實施形態14]
圖46係實施形態14之半導體複合裝置10M之封裝基板200M之剖面圖。於封裝基板200M中,與實施形態5中所說明之封裝基板100C同樣地,作為電容器CP1而設置有C1層210E及C2層210F。於封裝基板200M中,自安裝面側依C1層210E、C2層210F、L層250之順序進行積層。
於圖46之剖面圖中,示出與C1層210E及C2層210F之陽極電極232連接之穿孔222及導電部220。於C1層210E中,穿孔222及導電部220相對於電容器部230而配置於安裝面側。另一方面,於C2層210F中,穿孔222及導電部220相對於電容器部230而配置於與安裝面相反側。換言之,C1層210E與C2層210F係以成為於積層方向上相互顛倒之構成之方式配置。
亦如實施形態13中所敍述般,於C層中,於C層之正面側與背面側線膨脹係數不同,可能因製造製程時之溫度變化而於基板產生翹曲。
於實施形態14中之封裝基板200M中,由2個C層210E、210F形成電容器CP1,且將2個C層以成為於積層方向上相互顛倒之構成之方式配置。藉此,C層210E中之翹曲方向與C層210F中之翹曲方向彼此成為相反方向,因此,作為C層整體之變形得到抑制。因此,藉由設為如圖45所示之C層之構成,能夠抑制封裝基板200M之翹曲。
另外,亦可為如圖47般C1層210E與C2層210F之積層順序顛倒之構成。
於實施形態14中,C1層210E與本發明中之「第1層」對應,L層250與本發明中之「第2層」對應,C層210F與本發明中之「第3層」對應。
另外,於上述實施形態之說明中,對半導體複合裝置具有電壓調節器、封裝基板及負載之構成進行了說明,但只要包含本實施形態之封裝基板之構成,則亦可應用於僅包含電壓調節器與封裝基板之構成、及僅包含封裝基板與負載之構成之半導體複合裝置。
又,於上述說明中,關於C層210與L層250之配置,對將C層210配置於靠近安裝負載等之安裝面之側之構成進行了說明,但亦可將L層250配置於較C層210更靠近安裝面之側。
本實施形態中之「通孔266~268」之各者係本發明中之「第4通孔」之一例。
本次揭示之實施形態應被認為於所有方面均為例示而非限制性者。本發明之範圍係由申請專利範圍表示而並非由上述實施形態之說明表示,意圖包含與申請專利範圍均等之意義及範圍內之所有變更。
Claims (33)
- 一種半導體複合裝置,其係將輸入直流電壓轉換為不同之直流電壓者,且具備:電壓調節器,其包含半導體主動元件;負載,其被供給轉換後之直流電壓;及封裝基板,其於安裝面安裝有上述負載;上述封裝基板包含:第1層,其形成有電容器;及第2層,其形成有電感器,且不同於上述第1層;於上述封裝基板形成有於與上述安裝面垂直之方向上貫通上述第1層及上述第2層之複數個通孔,上述電容器經由上述複數個通孔中之第1通孔電性連接於上述負載,且上述電感器經由上述複數個通孔中之第2通孔電性連接於上述負載,並且經由上述複數個通孔中之第3通孔電性連接於上述電壓調節器。
- 如請求項1所述之半導體複合裝置,其中上述第1通孔與上述第2通孔共通。
- 如請求項1或2所述之半導體複合裝置,其中於自垂直於上述安裝面之方向俯視上述封裝基板之情形時,上述電感器與上述電容器係至少一部分重疊。
- 如請求項1或2所述之半導體複合裝置,其中上述第2層係包含以下部分而形成:金屬配線,其形成線圈;及複合材料,其包圍上述金屬配線且包含樹脂及磁性體。
- 如請求項1或2所述之半導體複合裝置,其中上述電容器為電解 電容器。
- 如請求項1或2所述之半導體複合裝置,其中上述第1層包含內部含有玻璃布之第1核心基材。
- 如請求項6所述之半導體複合裝置,其中於上述第1核心基材之至少一表面配置包含銅之金屬層。
- 如請求項6所述之半導體複合裝置,其中於上述第1核心基材之至少一表面形成有凹部。
- 如請求項1或2所述之半導體複合裝置,其中上述第1層包含:第1絕緣構件,其與上述電容器接觸,且配置於上述電容器之周圍;及第2絕緣構件,其係以包圍上述第1絕緣構件之方式配置;且上述電容器之線膨脹係數與上述第1絕緣構件之線膨脹係數之間的差較上述電容器之線膨脹係數與上述第2絕緣構件之線膨脹係數之間的差要小。
- 如請求項1或2所述之半導體複合裝置,其中由上述電壓調節器、及上述電感器與上述電容器形成斬波型降壓交換調節器。
- 如請求項10所述之半導體複合裝置,其中上述電感器及上述電容器係作為使上述電壓調節器之輸出平滑化之LC濾波器而發揮功能。
- 如請求項1或2所述之半導體複合裝置,其中上述複數個通孔進一步包含與上述電感器及上述電容器均不連接之至少1個第4通孔。
- 如請求項12所述之半導體複合裝置,其中上述第4通孔連接於外部之接地線。
- 如請求項12所述之半導體複合裝置,其中上述第4通孔連接於外部之訊號線。
- 如請求項14所述之半導體複合裝置,其中上述第4通孔之內徑 較上述第1~第3通孔之內徑小。
- 如請求項12所述之半導體複合裝置,其中上述第4通孔連接於外部之散熱器。
- 如請求項12所述之半導體複合裝置,其中上述第4通孔為複數個,上述封裝基板進一步包含內部填充絕緣材料並且以貫通上述第1層及上述第2層之方式形成之穿孔,且上述第4通孔形成於上述穿孔內。
- 如請求項12所述之半導體複合裝置,其中上述第4通孔於上述負載之下方最近處連接於上述負載。
- 如請求項1或2所述之半導體複合裝置,其中上述安裝面形成於上述第1層之第1面,且上述第2層連接於上述第1層中之與上述第1面相反之第2面。
- 如請求項1或2所述之半導體複合裝置,其中上述封裝基板進一步包含形成有複數個配線圖案之電路層,上述電路層配置於上述第1層之第1面,上述第2層配置於上述第1層中之與上述第1面相反之第2面,且上述安裝面形成於上述電路層中之與上述第1層側相反之面。
- 如請求項20所述之半導體複合裝置,其中上述電路層包含第2核心基材。
- 如請求項20所述之半導體複合裝置,其中上述電壓調節器形成於上述電路層內。
- 如請求項22所述之半導體複合裝置,其中於自垂直於上述安裝面之方向俯視上述封裝基板之情形時,上述負載與上述電壓調節器重疊。
- 如請求項19所述之半導體複合裝置,其中上述封裝基板進一步包含形成有複數個配線圖案之端子層,且上述端子層配置於上述第2層中之與上述第1層相反之面。
- 如請求項1或2所述之半導體複合裝置,其中上述電壓調節器安裝於上述安裝面。
- 如請求項1所述之半導體複合裝置,其中於上述複數個通孔之內表面形成有金屬化層,於上述封裝基板之表面形成有與上述金屬化層電性連接之金屬配線層,且於上述複數個通孔之至少1個中,上述金屬化層與上述金屬配線層之連接部分之厚度較上述金屬配線層之厚度厚。
- 如請求項1所述之半導體複合裝置,其中於上述複數個通孔之內表面形成有金屬化層,於上述封裝基板之表面形成有與上述金屬化層電性連接之金屬配線層,且於上述複數個通孔之至少1個中,上述金屬化層之厚度較上述金屬配線層之厚度厚。
- 如請求項26或27所述之半導體複合裝置,其中上述複數個通孔之至少1個中之端部被實施導角。
- 一種半導體複合裝置,其係將輸入直流電壓轉換為不同之直流電壓並供給至負載者,且具備:電壓調節器,其包含半導體主動元件;及封裝基板,其構成為可於安裝面安裝上述負載;上述封裝基板包含:第1層,其形成有電容器;第2層,其形成有電感器,且不同於上述第1層;及 連接端子,其配置於上述安裝面,且用於與上述負載之電性連接;於上述封裝基板形成有於與上述安裝面垂直之方向上貫通上述第1層及上述第2層之第1及第2通孔,上述電容器經由上述第1通孔電性連接於上述負載,且上述電感器經由上述第1通孔電性連接於上述負載,並且經由上述第2通孔電性連接於上述電壓調節器。
- 一種半導體複合裝置,其係接收利用包含半導體主動元件之電壓調節器調整後之直流電壓者,且具備:負載,其使用上述直流電壓進行動作;及封裝基板,其於安裝面安裝有上述負載;上述封裝基板包含:第1層,其形成有電容器;第2層,其形成有電感器,且不同於上述第1層;及連接端子,其配置於上述安裝面,且用於與上述電壓調節器之電性連接;於上述封裝基板形成有於與上述安裝面垂直之方向上貫通上述第1層及上述第2層之第1及第2通孔,上述電容器經由上述第1通孔電性連接於上述負載,且上述電感器經由上述第1通孔電性連接於上述負載,並且經由上述第2通孔電性連接於上述電壓調節器。
- 一種封裝基板,其係用於將利用包含半導體主動元件之電壓調節器調整後之直流電壓供給至負載之半導體複合裝置者,且具備:第1層,其形成有電容器;第2層,其形成有電感器,且不同於上述第1層;及連接端子,其配置於上述封裝基板之安裝面,且用於與上述電壓調節器及 上述負載之電性連接;於上述封裝基板形成有於與上述安裝面垂直之方向上貫通上述第1層及上述第2層之第1及第2通孔,上述電容器經由上述第1通孔電性連接於上述負載,且上述電感器經由上述第1通孔電性連接於上述負載,並且經由上述第2通孔電性連接於上述電壓調節器。
- 如請求項1、29或30所述之半導體複合裝置,其中上述封裝基板進一步包含形成有不同於上述電容器之其他電容器之第3層,與上述電容器之陽極電極連接之導電構件於上述第1層中相對於上述電容器配置於上述安裝面側,且與上述其他電容器之陽極電極連接之導電構件於上述第2層中相對於上述其他電容器配置於與上述安裝面相反側。
- 如請求項1、29或30所述之半導體複合裝置,其中上述封裝基板進一步包含形成有不同於上述電容器之其他電容器之第3層,且上述第2層配置於上述第1層與上述第3層之間。
Applications Claiming Priority (9)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP2017-251203 | 2017-12-27 | ||
JP2017251203 | 2017-12-27 | ||
JP2018029690 | 2018-02-22 | ||
JPJP2018-029690 | 2018-02-22 | ||
JP2018108409 | 2018-06-06 | ||
JPJP2018-108409 | 2018-06-06 | ||
??PCT/JP2018/038813 | 2018-10-18 | ||
PCT/JP2018/038813 WO2019130746A1 (ja) | 2017-12-27 | 2018-10-18 | 半導体複合装置およびそれに用いられるパッケージ基板 |
WOPCT/JP2018/038813 | 2018-10-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201939711A true TW201939711A (zh) | 2019-10-01 |
TWI694584B TWI694584B (zh) | 2020-05-21 |
Family
ID=67063396
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107142068A TWI694584B (zh) | 2017-12-27 | 2018-11-26 | 半導體複合裝置及用於其之封裝基板 |
Country Status (6)
Country | Link |
---|---|
US (2) | US11121123B2 (zh) |
JP (3) | JP6988919B2 (zh) |
CN (3) | CN117577590A (zh) |
DE (1) | DE112018006091T5 (zh) |
TW (1) | TWI694584B (zh) |
WO (1) | WO2019130746A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI780668B (zh) * | 2020-05-28 | 2022-10-11 | 日商村田製作所股份有限公司 | 用於半導體複合裝置之模組 |
TWI811697B (zh) * | 2020-09-01 | 2023-08-11 | 日商村田製作所股份有限公司 | 半導體複合裝置及半導體複合裝置之製造方法 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7347021B2 (ja) * | 2019-08-30 | 2023-09-20 | Tdk株式会社 | 薄膜lcフィルタ及びその製造方法 |
FR3103631B1 (fr) * | 2019-11-25 | 2022-09-09 | Commissariat Energie Atomique | Dispositif électronique integré comprenant une bobine et procédé de fabrication d’un tel dispositif |
WO2021108965A1 (zh) * | 2019-12-02 | 2021-06-10 | 华为技术有限公司 | 一种集成有电感的封装基板及电子设备 |
WO2021176758A1 (ja) * | 2020-03-06 | 2021-09-10 | 株式会社村田製作所 | 電子デバイス及びその製造方法 |
WO2021186782A1 (ja) * | 2020-03-18 | 2021-09-23 | 株式会社村田製作所 | 回路基板モジュール |
CN111834341B (zh) * | 2020-06-17 | 2021-09-21 | 珠海越亚半导体股份有限公司 | 电容电感嵌埋结构及其制作方法和基板 |
US20220093537A1 (en) * | 2020-09-24 | 2022-03-24 | Intel Corporation | Planar magnetic radial inductors to enable vr disaggregation |
JP7396324B2 (ja) * | 2021-04-20 | 2023-12-12 | 株式会社村田製作所 | パッケージ基板 |
WO2023032774A1 (ja) * | 2021-08-31 | 2023-03-09 | 株式会社村田製作所 | 複合電子部品 |
WO2023095654A1 (ja) * | 2021-11-25 | 2023-06-01 | 株式会社村田製作所 | モジュール及び半導体複合装置 |
Family Cites Families (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0888473A (ja) * | 1994-09-16 | 1996-04-02 | Taiyo Yuden Co Ltd | 積層複合部品 |
JP3603354B2 (ja) * | 1994-11-21 | 2004-12-22 | 株式会社デンソー | 混成集積回路装置 |
US6005197A (en) | 1997-08-25 | 1999-12-21 | Lucent Technologies Inc. | Embedded thin film passive components |
JP3942000B2 (ja) * | 1999-06-01 | 2007-07-11 | ローム株式会社 | パッケージ型固体電解コンデンサの構造及びその製造方法 |
JP2001007518A (ja) * | 1999-06-24 | 2001-01-12 | Kyocera Corp | 多層配線基板 |
JP3365622B2 (ja) | 1999-12-17 | 2003-01-14 | 松下電器産業株式会社 | Lc複合部品および電源素子 |
JP3510227B2 (ja) * | 2000-10-12 | 2004-03-22 | 松下電器産業株式会社 | 電解コンデンサおよび電解コンデンサ内蔵回路基板、並びにそれらの製造方法 |
JP4635331B2 (ja) | 2000-12-08 | 2011-02-23 | イビデン株式会社 | プリント配線板 |
JP2003031945A (ja) * | 2001-07-19 | 2003-01-31 | Hitachi Ltd | 配線基板、配線基板の製造方法、および、電気回路装置 |
JP4795575B2 (ja) | 2001-07-26 | 2011-10-19 | イビデン株式会社 | 積層配線板およびその製造方法 |
JP3910387B2 (ja) * | 2001-08-24 | 2007-04-25 | 新光電気工業株式会社 | 半導体パッケージ及びその製造方法並びに半導体装置 |
JP4214763B2 (ja) * | 2002-11-11 | 2009-01-28 | パナソニック株式会社 | 固体電解コンデンサ |
JP2004194377A (ja) | 2002-12-09 | 2004-07-08 | Nec Tokin Corp | 直流電源装置およびその製造方法 |
JP4149891B2 (ja) | 2002-12-27 | 2008-09-17 | 松下電器産業株式会社 | コンデンサとコンデンサ内蔵回路基板、ならびにそれらの製造方法 |
JP2004303956A (ja) | 2003-03-31 | 2004-10-28 | Sekisui Chem Co Ltd | プリント基板の製造方法 |
JP4202902B2 (ja) * | 2003-12-24 | 2008-12-24 | 太陽誘電株式会社 | 積層基板、複数種類の積層基板の設計方法、及び同時焼結積層基板 |
US7613007B2 (en) * | 2004-12-21 | 2009-11-03 | E. I. Du Pont De Nemours And Company | Power core devices |
US8101868B2 (en) * | 2005-10-14 | 2012-01-24 | Ibiden Co., Ltd. | Multilayered printed circuit board and method for manufacturing the same |
JP4839824B2 (ja) | 2005-12-21 | 2011-12-21 | パナソニック株式会社 | コンデンサ内蔵基板およびその製造方法 |
JP4944483B2 (ja) * | 2006-04-20 | 2012-05-30 | パナソニック株式会社 | プリント配線板の製造方法 |
US7843302B2 (en) * | 2006-05-08 | 2010-11-30 | Ibiden Co., Ltd. | Inductor and electric power supply using it |
JP4842167B2 (ja) | 2007-02-07 | 2011-12-21 | 新光電気工業株式会社 | 多層配線基板の製造方法 |
JP4999083B2 (ja) * | 2007-06-05 | 2012-08-15 | Necトーキン株式会社 | 固体電解コンデンサ |
JP2010251716A (ja) * | 2009-03-25 | 2010-11-04 | Rohm Co Ltd | 固体電解コンデンサおよびその製造方法 |
JP5011338B2 (ja) * | 2009-03-30 | 2012-08-29 | 日本特殊陶業株式会社 | キャパシタ内蔵配線基板 |
US8344512B2 (en) * | 2009-08-20 | 2013-01-01 | International Business Machines Corporation | Three-dimensional silicon interposer for low voltage low power systems |
US20110050334A1 (en) * | 2009-09-02 | 2011-03-03 | Qualcomm Incorporated | Integrated Voltage Regulator with Embedded Passive Device(s) |
CN103098359B (zh) | 2011-01-25 | 2015-04-29 | 株式会社村田制作所 | Dc-dc 变换器模块以及多层基板 |
WO2012121373A1 (ja) * | 2011-03-09 | 2012-09-13 | 日立化成工業株式会社 | 半導体素子搭載用パッケージ基板の製造方法、半導体素子搭載用パッケージ基板及び半導体パッケージ |
US20130257525A1 (en) * | 2012-03-30 | 2013-10-03 | Stephen V. Kosonocky | Circuit board with integrated voltage regulator |
US9101068B2 (en) * | 2013-03-14 | 2015-08-04 | Qualcomm Incorporated | Two-stage power delivery architecture |
EP2916192A1 (en) * | 2014-03-05 | 2015-09-09 | Dialog Semiconductor GmbH | Apparatus, system and method for voltage regulator with an improved voltage regulation using a remote feedback loop and filter |
US9576900B2 (en) * | 2015-02-11 | 2017-02-21 | Endura Technologies LLC | Switched power stage with integrated passive components |
CN208173340U (zh) | 2015-10-30 | 2018-11-30 | 株式会社村田制作所 | Lc复合器件以及处理器 |
US11335620B2 (en) * | 2018-07-13 | 2022-05-17 | Intel Corporation | Package inductor having thermal solution structures |
-
2018
- 2018-10-18 DE DE112018006091.8T patent/DE112018006091T5/de active Pending
- 2018-10-18 CN CN202311468762.XA patent/CN117577590A/zh active Pending
- 2018-10-18 WO PCT/JP2018/038813 patent/WO2019130746A1/ja active Application Filing
- 2018-10-18 CN CN201880083793.4A patent/CN111566811B/zh active Active
- 2018-10-18 JP JP2019562780A patent/JP6988919B2/ja active Active
- 2018-10-18 CN CN202311468540.8A patent/CN117577589A/zh active Pending
- 2018-11-26 TW TW107142068A patent/TWI694584B/zh active
-
2020
- 2020-06-22 US US16/907,557 patent/US11121123B2/en active Active
-
2021
- 2021-08-10 US US17/398,574 patent/US11552020B2/en active Active
- 2021-11-16 JP JP2021186370A patent/JP2022028804A/ja active Pending
-
2023
- 2023-11-27 JP JP2023199933A patent/JP2024019217A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI780668B (zh) * | 2020-05-28 | 2022-10-11 | 日商村田製作所股份有限公司 | 用於半導體複合裝置之模組 |
TWI811697B (zh) * | 2020-09-01 | 2023-08-11 | 日商村田製作所股份有限公司 | 半導體複合裝置及半導體複合裝置之製造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN117577589A (zh) | 2024-02-20 |
CN111566811B (zh) | 2023-11-24 |
US11121123B2 (en) | 2021-09-14 |
JP2024019217A (ja) | 2024-02-08 |
CN117577590A (zh) | 2024-02-20 |
JPWO2019130746A1 (ja) | 2020-09-17 |
CN111566811A (zh) | 2020-08-21 |
WO2019130746A1 (ja) | 2019-07-04 |
TWI694584B (zh) | 2020-05-21 |
DE112018006091T5 (de) | 2020-08-20 |
US20210375841A1 (en) | 2021-12-02 |
US11552020B2 (en) | 2023-01-10 |
JP2022028804A (ja) | 2022-02-16 |
US20200321323A1 (en) | 2020-10-08 |
JP6988919B2 (ja) | 2022-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI694584B (zh) | 半導體複合裝置及用於其之封裝基板 | |
JP5070270B2 (ja) | 電子素子を内蔵した印刷回路基板及びその製造方法 | |
US7821795B2 (en) | Multilayer wiring board | |
US10096562B2 (en) | Power module package | |
WO2003103355A1 (ja) | 複合多層基板およびそれを用いたモジュール | |
JP2008270532A (ja) | インダクタ内蔵基板及びその製造方法 | |
EP1229772A1 (en) | Circuit board and method for manufacturing the same, and electronic apparatus comprising it | |
JP7384251B2 (ja) | モジュール | |
CN110268520B (zh) | 用于集成功率芯片以及形成散热器的汇流条的方法 | |
JP4065125B2 (ja) | 部品内蔵モジュール並びにその製造方法 | |
KR101942732B1 (ko) | 인덕터 및 그 제조방법 | |
US20220336381A1 (en) | Package board | |
WO2023157796A1 (ja) | パッケージ基板及びインダクタ部品 | |
US20240014142A1 (en) | Component Carrier With Electronic Components and Thermally Conductive Blocks on Both Sides | |
WO2023242035A1 (en) | Package and its manufacturing method | |
WO2024115017A1 (en) | Package with component carrier and electronic component connected with direct physical contact at stress release layer |