TW201926872A - 四相電荷泵電路 - Google Patents

四相電荷泵電路 Download PDF

Info

Publication number
TW201926872A
TW201926872A TW107125016A TW107125016A TW201926872A TW 201926872 A TW201926872 A TW 201926872A TW 107125016 A TW107125016 A TW 107125016A TW 107125016 A TW107125016 A TW 107125016A TW 201926872 A TW201926872 A TW 201926872A
Authority
TW
Taiwan
Prior art keywords
transistor
charge pump
node
main transmission
control terminal
Prior art date
Application number
TW107125016A
Other languages
English (en)
Other versions
TWI683515B (zh
Inventor
張武昌
Original Assignee
力旺電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力旺電子股份有限公司 filed Critical 力旺電子股份有限公司
Priority to CN201811028682.1A priority Critical patent/CN109842294B/zh
Priority to US16/149,069 priority patent/US10333396B2/en
Publication of TW201926872A publication Critical patent/TW201926872A/zh
Application granted granted Critical
Publication of TWI683515B publication Critical patent/TWI683515B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • H02H9/046Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L63/00Network architectures or network communication protocols for network security
    • H04L63/06Network architectures or network communication protocols for network security for supporting key management in a packet data network
    • H04L63/062Network architectures or network communication protocols for network security for supporting key management in a packet data network for key distribution, e.g. centrally by trusted party
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/08Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
    • H04L9/0861Generation of secret information including derivation or calculation of cryptographic keys or passwords
    • H04L9/0866Generation of secret information including derivation or calculation of cryptographic keys or passwords involving user or device identifiers, e.g. serial number, physical or biometrical information, DNA, hand-signature or measurable physical characteristics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/08Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
    • H04L9/0861Generation of secret information including derivation or calculation of cryptographic keys or passwords
    • H04L9/0877Generation of secret information including derivation or calculation of cryptographic keys or passwords using additional device, e.g. trusted platform module [TPM], smartcard, USB or hardware security module [HSM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/30Public key, i.e. encryption algorithm being computationally infeasible to invert or user's encryption keys not requiring secrecy
    • H04L9/3066Public key, i.e. encryption algorithm being computationally infeasible to invert or user's encryption keys not requiring secrecy involving algebraic varieties, e.g. elliptic or hyper-elliptic curves
    • H04L9/3073Public key, i.e. encryption algorithm being computationally infeasible to invert or user's encryption keys not requiring secrecy involving algebraic varieties, e.g. elliptic or hyper-elliptic curves involving pairings, e.g. identity based encryption [IBE], bilinear mappings or bilinear pairings, e.g. Weil or Tate pairing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/32Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials
    • H04L9/3271Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response
    • H04L9/3278Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response using physically unclonable functions [PUF]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Algebra (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Mathematical Physics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Storage Device Security (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Dc-Dc Converters (AREA)

Abstract

具有多個升壓級的四相電荷泵電路。各升壓級包括兩個分支電荷泵。各分支電荷泵包括主傳輸電晶體及預充電電晶體。主傳輸電晶體的兩端分別作為分支電荷泵的第一節點及第二節點。預充電電晶體的第一端、第二端和控制端分別耦接主傳輸電晶體的控制端、分支電荷泵的第二節點及第一節點。至少一升壓級更包括兩個輔助啟動電晶體。各輔助啟動電晶體的兩端分別耦接一主傳輸電晶體的控制端及分支電荷泵的第二節點。各輔助啟動電晶體的控制端耦接一主傳輸電晶體的控制端。

Description

四相電荷泵電路
本發明是有關於一種電荷泵電路,且特別是有關於一種四相電荷泵電路。
電荷泵(charge pump)電路可基於參考電壓來提供更高電壓準位的泵電壓。泵電壓的電壓準位可以是參考電壓的電壓準位的好幾倍。電荷泵電路可以應用在多種電子裝置中,例如非揮發性記憶體、顯示驅動器等等。
在習知的領域中,常會有電荷泵電路無法正常啟動的情況發生,使得電荷泵電路無法提供正常電壓準位的泵電壓。如此一來,將導致採用此電荷泵電路的電子裝置無法正常運作。
有鑑於此,本發明提供一種四相電荷泵電路,其可避免啟動失敗的情況發生。
本發明的四相電荷泵電路包括多個升壓級。此些升壓級由四相時脈信號驅動。此些升壓級中的每一個升壓級包括兩個分支電荷泵。每一個分支電荷泵包括主傳輸電晶體、預充電電晶體以及兩個電容器。主傳輸電晶體的第一端作為此分支電荷泵的第一節點。主傳輸電晶體的第二端作為此分支電荷泵的第二節點。此分支電荷泵的第一節點和第二節點分別連接到此升壓級的前一升壓級和後一升壓級。預充電電晶體的第一端和第二端分別耦接到主傳輸電晶體的控制端和此分支電荷泵的第二節點。預充電電晶體的控制端耦接到此分支電荷泵的第一節點。兩個電容器分別耦接到主傳輸電晶體的控制端和此分支電荷泵的第一節點。至少一個升壓級更包括兩個輔助啟動電晶體。每一個輔助啟動電晶體的第一端和第二端分別耦接到其中一個分支電荷泵的主傳輸電晶體的控制端及第二節點。每一個輔助啟動電晶體的控制端耦接到其中一個分支電荷泵的主傳輸電晶體的控制端。
本發明的四相電荷泵電路包括多個升壓級。此些升壓級由四相時脈信號驅動。此些升壓級中的每一個升壓級包括兩個分支電荷泵。每一個分支電荷泵包括主傳輸電晶體、預充電電晶體以及兩個電容器。主傳輸電晶體的第一端作為此分支電荷泵的第一節點。主傳輸電晶體的第二端作為此分支電荷泵的第二節點。此分支電荷泵的第一節點和第二節點分別連接到此升壓級的前一升壓級和後一升壓級。預充電電晶體的第一端和第二端分別耦接到主傳輸電晶體的控制端和此分支電荷泵的第一節點。預充電電晶體的控制端耦接到此分支電荷泵的第二節點。兩個電容器分別耦接到主傳輸電晶體的控制端和此分支電荷泵的第一節點。每一個輔助啟動電晶體的第一端和第二端分別耦接到其中一個分支電荷泵的主傳輸電晶體的控制端及第一節點。每一個輔助啟動電晶體的控制端耦接到其中一個分支電荷泵的主傳輸電晶體的控制端。
基於上述,本發明的四相電荷泵電路具有輔助啟動電晶體,輔助啟動電晶體可確保四相電荷泵電路的主傳輸電晶體正常地被啟閉,以讓四相電荷泵電路可正常地啟動並提供正常電壓準位的泵電壓。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
為了使本發明的內容可以被更容易明瞭,以下特舉實施例做為本發明確實能夠據以實施的範例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件,是代表相同或類似部件。
圖1A是依照本發明一實施例所繪示的四相電荷泵電路的方塊示意圖。圖1B是依照本發明另一實施例所繪示的四相電荷泵電路的方塊示意圖。圖2是依照本發明一實施例所繪示的應用於圖1A及圖1B的四相電荷泵電路的四相時脈信號的波形圖。請先參看圖1A和圖2,四相電荷泵電路100可包括輸入級110、多個升壓級120_1~120_N和輸出級130,其中N是大於1的正整數。輸入級110、升壓級120_1~120_N以及輸出級130依序串接,其中升壓級120_1~120_N中的每一個升壓級由如圖2所示的四相時脈信號中的四個時脈信號P1、P2、P3和P4驅動。特別是,時脈信號P1、P2、P3和P4的相位是不同的,且時脈信號P1、P2、P3和P4的轉態時間點也是不同的。更進一步來說,時脈信號P1為邏輯低位準的時間區間與時脈信號P2為邏輯低位準的時間區間並不重疊,時脈信號P3為邏輯低位準的時間區間與時脈信號P4為邏輯低位準的時間區間並不重疊,時脈信號P2為邏輯低位準的時間區間與時脈信號P4為邏輯低位準的時間區間並不重疊,且時脈信號P1為邏輯高位準的時間區間與時脈信號P3為邏輯高位準的時間區間並不重疊。
輸入級110包括輸入電晶體MI1和MI2。輸入電晶體MI1的第一端接收輸入電壓VDD。輸入電晶體MI1的第二端與控制端相耦接,並耦接到升壓級120_1的輸入焊墊(pad)IN1。輸入電晶體MI2的第一端接收輸入電壓VDD。輸入電晶體MI2的第二端與控制端相耦接,並耦接到升壓級120_1的輸入焊墊IN2。另外,輸出級130由時脈信號P3和P1驅動,並且輸出正升壓電壓VPP,因此四相電荷泵電路100實質上為正電荷泵電路。
在如圖1A所示的實施例中,四相電荷泵電路100可包括偶數個升壓級120_1到120_N,即,N是大於1的偶數。升壓級120_1自輸入級110接收輸入電壓VDD-VTP ,其中VTP 為輸入電晶體MI1和MI2的臨界電壓。升壓級120_1的輸入電壓VDD-VTP 可由升壓級120_1~120_N逐級依序升壓,且升壓級120_N可將中間升壓電壓(圖1A中未繪示)經由輸出級130的輸入焊墊IN1和IN2提供給輸出級130。輸出級130內部的上分支輸出電路可由時脈信號P3驅動,並且輸出級130內部的下分支輸出電路可由時脈信號P1驅動。輸出級130可增強中間升壓電壓的驅動能力以進而產生正升壓電壓VPP,其中正升壓電壓VPP可為VDD×(N+2)-VTP
附帶一提的是,本發明可根據不同實際電路設計來調整本實施例中的四相電荷泵電路100中所包括的多個升壓級120_1到120_N的數量,所述實際電路設計不受本發明的限制。在本發明其它實施例中,四相電荷泵電路100可包括奇數個升壓級120_1到120_N,即,N是大於1的奇數。於此情況下,輸出級130內部的上分支輸出電路可由時脈信號P1驅動,並且輸出級130內部的下分支輸出電路可由時脈信號P3驅動。
以下請參照圖1B,圖1B的四相電荷泵電路100B同樣可包括輸入級110B、多個升壓級120_1~120_N和輸出級130B,其中N是大於1的正整數。圖1B的四相電荷泵電路100B的升壓級120_1~120_N類似於圖1A的四相電荷泵電路100的升壓級120_1~120_N,故可參酌上述的相關說明,在此不再贅述。
圖1B的四相電荷泵電路100B與圖1A的四相電荷泵電路100的不同之處在於:輸入級110B由如圖2所示的時脈信號P2和P4驅動,且輸入級110B的內部電路架構類似於第偶數個升壓級(稍後會再詳細說明),致使圖1B的正升壓電壓VPP為VDD×(N+2),以避免圖1A的輸入電晶體MI1和MI2的臨界電壓VTP 對其正升壓電壓VPP的影響。除此之外,圖1B的四相電荷泵電路100B與圖1A的四相電荷泵電路100的另一不同之處在於:輸出級130B是由如圖2所示的四相時脈信號P1、P2、P3和P4驅動,且輸出級130B的內部電路架構類似於第奇數個升壓級或第偶數個升壓級(稍後會再詳細說明),可降低因切換期間電荷回流所造成的效能損耗。關於輸出級130B的內部電路架構可參考以圖3A及圖3B的說明,而關於輸入級110B的內部電路架構則可參考以圖3D的說明。
圖3A是依照本發明一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖。請參看圖3A,圖3A中說明升壓級120_1、120_3、……的內部電路架構。以下以升壓級120_1為範例進行說明,而其它升壓級120_3、……則可依此類推。
如圖3A所示,升壓級120_1包括上分支電荷泵121和下分支電荷泵123。上分支電荷泵121包括主傳輸電晶體M0、預充電電晶體M3、兩個電容器C1和C2、兩個基底電晶體M1和M2以及初始電晶體M6。主傳輸電晶體M0的第一端作為上分支電荷泵121的第一節點U0,而主傳輸電晶體M0的第二端作為上分支電荷泵121的第二節點U1。在本實施例中,升壓級120_1是升壓級120_1~120_N中的第一升壓級,其可經由輸入焊墊IN1和IN2接收輸入電壓VDD。上分支電荷泵121的第一節點U0經由輸入焊墊IN1接收輸入電壓VDD。上分支電荷泵121的第二節點U1經由輸出焊墊OUT1連接到下一升壓級120_2。
預充電電晶體M3的第一端和第二端分別耦接到主傳輸電晶體M0的控制端GU0和上分支電荷泵121的第二節點U1,且預充電電晶體M3的控制端耦接到上分支電荷泵121的第一節點U0。電容器C2的一端耦接到主傳輸電晶體M0的控制端GU0,且電容器C2的另一端接收時脈信號P4。電容器C1的一端耦接到上分支電荷泵121的第一節點U0,且電容器C1的另一端接收時脈信號P3。
兩個基底電晶體M1和M2的第一端和本體一起耦接到主傳輸電晶體M0的本體BU,且兩個基底電晶體M1和M2的第二端分別耦接到上分支電荷泵121的第一節點U0和第二節點U1。基底電晶體M1的控制端耦接到上分支電荷泵121的第二節點U1,且基底電晶體M2的控制端耦接到下分支電荷泵123的第二節點D1。基底電晶體M1和M2被切換以將主傳輸電晶體M0的本體BU處的電位能保持處於高基底電位以減輕本體效應(body effect)。初始電晶體M6的第一端和第二端分別耦接到上分支電荷泵121的第一節點U0和第二節點U1,即,輸入焊墊IN1和輸出焊墊OUT1。初始電晶體M6的控制端耦接到其自身的第二端,且初始電晶體M6的本體連接到主傳輸電晶體M0的本體BU。初始電晶體M6作為啟動器,並且在第二節點U1處提供初始電位能以啟動經由輸出焊墊OUT1輸出的升壓電壓的波形。在本發明中,初始電晶體M6可在其它示範性實施例中省略。
類似地,下分支電荷泵123包括主傳輸電晶體M7、預充電電晶體M10、兩個電容器C3和C4、兩個基底電晶體M8和M9以及初始電晶體M13。主傳輸電晶體M7的第一端作為下分支電荷泵123的第一節點D0,而主傳輸電晶體M7的第二端作為下分支電荷泵123的第二節點D1。在本實施例中,下分支電荷泵123的第一節點D0經由輸入焊墊IN2接收輸入電壓VDD。下分支電荷泵123的第二節點D1經由輸出焊墊OUT2連接到下一升壓級120_2。
預充電電晶體M10的第一端和第二端分別耦接到主傳輸電晶體M7的控制端GD0和下分支電荷泵123的第二節點D1,且預充電電晶體M10的控制端耦接到下分支電荷泵123的第一節點D0。電容器C4的一端耦接到主傳輸電晶體M7的控制端GD0,且電容器C4的另一端接收時脈信號P2。電容器C3的一端耦接到下分支電荷泵123的第一節點D0,且電容器C3的另一端接收時脈信號P1。
兩個基底電晶體M8和M9的第一端和本體一起耦接到主傳輸電晶體M7的本體BD,且兩個基底電晶體M8和M9的第二端分別耦接到下分支電荷泵123的第一節點D0和第二節點D1。基底電晶體M8的控制端耦接到下分支電荷泵123的第二節點D1,且基底電晶體M9的控制端耦接到上分支電荷泵121的第二節點U1。基底電晶體M8和M9被切換以將主傳輸電晶體M7的本體BD處的電位能保持處於高基底電位以減輕本體效應(body effect)。初始電晶體M13的第一端和第二端分別耦接到下分支電荷泵123的第一節點D0和第二節點D1,即,輸入焊墊IN2和輸出焊墊OUT2。初始電晶體M13的控制端耦接到其自身的第二端,且初始電晶體M13的本體連接到主傳輸電晶體M7的本體BD。初始電晶體M13作為啟動器,並且在第二節點D1處提供初始電位能以啟動經由輸出焊墊OUT2輸出的升壓電壓的波形。在本發明中,初始電晶體M13可在其它示範性實施例中省略。
圖3B是依照本發明一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。請參照圖3B,圖3B中說明升壓級120_2、……或120_N的內部電路架構。以下以升壓級120_2為範例進行說明,而其它升壓級120_N則可依此類推。
如圖3B所示,升壓級120_2包括上分支電荷泵122和下分支電荷泵124。上分支電荷泵122包括主傳輸電晶體M0、預充電電晶體M3、兩個電容器C1和C2、兩個基底電晶體M1和M2以及初始電晶體M6。主傳輸電晶體M0的第一端作為上分支電荷泵122的第一節點U1,而主傳輸電晶體M0的第二端作為上分支電荷泵122的第二節點U2。在本實施例中,上分支電荷泵122的第一節點U1經由輸入焊墊IN1連接到前升壓級120_1。上分支電荷泵122的第二節點U2經由輸出焊墊OUT1連接到下一升壓級120_3。
預充電電晶體M3的第一端和第二端分別耦接到主傳輸電晶體M0的控制端GU0和上分支電荷泵122的第二節點U2,且預充電電晶體M3的控制端耦接到上分支電荷泵122的第一節點U1。電容器C2的一端耦接到主傳輸電晶體M0的控制端GU0,且電容器C2的另一端接收時脈信號P2。電容器C1的一端耦接到上分支電荷泵122的第一節點U1,且電容器C1的另一端接收時脈信號P1。
兩個基底電晶體M1和M2的第一端和本體一起耦接到主傳輸電晶體M0的本體BU,且兩個基底電晶體M1和M2的第二端分別耦接到上分支電荷泵122的第一節點U1和第二節點U2。基底電晶體M1的控制端耦接到上分支電荷泵122的第二節點U2,且基底電晶體M2的控制端耦接到下分支電荷泵124的第二節點D2。基底電晶體M1和M2被切換以將主傳輸電晶體M0的本體BU處的電位能保持處於高基底電位以減輕本體效應(body effect)。初始電晶體M6的第一端和第二端分別耦接到上分支電荷泵122的第一節點U1和第二節點U2,即,輸入焊墊IN1和輸出焊墊OUT1。初始電晶體M6的控制端耦接到其自身的第二端,且初始電晶體M6的本體連接到主傳輸電晶體M0的本體BU。初始電晶體M6作為啟動器,並且在第二節點U2處提供初始電位能以啟動經由輸出焊墊OUT1輸出的升壓電壓的波形。在本發明中,初始電晶體M6可在其它示範性實施例中省略。
類似地,下分支電荷泵124包括主傳輸電晶體M7、預充電電晶體M10、兩個電容器C3和C4、兩個基底電晶體M8和M9以及初始電晶體M13。主傳輸電晶體M7的第一端作為下分支電荷泵124的第一節點D1,而主傳輸電晶體M7的第二端作為下分支電荷泵124的第二節點D2。在本實施例中,下分支電荷泵124的第一節點D1經由輸入焊墊IN2連接到前升壓級120_1。下分支電荷泵124的第二節點D2經由輸出焊墊OUT2連接到下一升壓級120_3。
預充電電晶體M10的第一端和第二端分別耦接到主傳輸電晶體M7的控制端GD0和下分支電荷泵124的第二節點D2,且預充電電晶體M10的控制端耦接到下分支電荷泵124的第一節點D1。電容器C4的一端耦接到主傳輸電晶體M7的控制端GD0,且電容器C4的另一端接收時脈信號P4。電容器C3的一端耦接到下分支電荷泵124的第一節點D1,且電容器C3的另一端接收時脈信號P3。
兩個基底電晶體M8和M9的第一端和本體一起耦接到主傳輸電晶體M7的本體BD,且兩個基底電晶體M8和M9的第二端分別耦接到下分支電荷泵124的第一節點D1和第二節點D2。基底電晶體M8的控制端耦接到下分支電荷泵124的第二節點D2,且基底電晶體M9的控制端耦接到上分支電荷泵122的第二節點U2。基底電晶體M8和M9被切換以將主傳輸電晶體M7的本體BD處的電位能保持處於高基底電位以減輕本體效應(body effect)。初始電晶體M13的第一端和第二端分別耦接到下分支電荷泵124的第一節點D1和第二節點D2,即,輸入焊墊IN2和輸出焊墊OUT2。初始電晶體M13的控制端耦接到其自身的第二端,且初始電晶體M13的本體連接到主傳輸電晶體M7的本體BD。初始電晶體M13作為啟動器,並且在第二節點D2處提供初始電位能以啟動經由輸出焊墊OUT2輸出的升壓電壓的波形。在本發明中,初始電晶體M13可在其它示範性實施例中省略。
特別的是,圖1A及圖1B所示的升壓級120_1~120_N中的至少一個升壓級更可包括兩個輔助啟動電晶體,其可用以避免四相電荷泵電路100、100B無法正常啟動的情況發生。在本發明的一實施例中,可在升壓級120_1~120_N中的最後數個升壓級中分別設置兩個輔助啟動電晶體,以避免此最後數個升壓級因啟動失敗而導致四相電荷泵電路100、100B無法正常啟動的情況發生,但本發明並不以此為限。然而,為了方便說明,以下以升壓級120_1~120_N中的每一個升壓級皆設置兩個輔助啟動電晶體為範例來進行說明。
基此,如圖3A所示,升壓級120_1更包括兩個輔助啟動電晶體MA1和MA2。輔助啟動電晶體MA1的第一端和第二端分別耦接到上分支電荷泵121的主傳輸電晶體M0的控制端GU0及第二節點U1,輔助啟動電晶體MA1的控制端耦接到下分支電荷泵123的主傳輸電晶體M7的控制端GD0,且輔助啟動電晶體MA1的本體耦接到上分支電荷泵121的主傳輸電晶體M0的本體BU。另外,輔助啟動電晶體MA2的第一端和第二端分別耦接到下分支電荷泵123的主傳輸電晶體M7的控制端GD0及第二節點D1,輔助啟動電晶體MA2的控制端耦接到上分支電荷泵121的主傳輸電晶體M0的控制端GU0,且輔助啟動電晶體MA2的本體耦接到下分支電荷泵123的主傳輸電晶體M7的本體BD。
類似地,如圖3B所示,升壓級120_2更包括兩個輔助啟動電晶體MA1和MA2。輔助啟動電晶體MA1的第一端和第二端分別耦接到上分支電荷泵122的主傳輸電晶體M0的控制端GU0及第二節點U2,輔助啟動電晶體MA1的控制端耦接到下分支電荷泵124的主傳輸電晶體M7的控制端GD0,且輔助啟動電晶體MA1的本體耦接到上分支電荷泵122的主傳輸電晶體M0的本體BU。輔助啟動電晶體MA2的第一端和第二端分別耦接到下分支電荷泵124的主傳輸電晶體M7的控制端GD0及第二節點D2,輔助啟動電晶體MA2的控制端耦接到上分支電荷泵122的主傳輸電晶體M0的控制端GU0,且輔助啟動電晶體MA2的本體耦接到下分支電荷泵124的主傳輸電晶體M7的本體BD。
在如圖1A、圖1B、圖3A和圖3B的實施例中,升壓級120_1到120_N的主傳輸電晶體M0和M7、預充電電晶體M3和M10、基底電晶體M1、M2、M8和M9、初始電晶體M6和M13以及輔助啟動電晶體MA1和MA2是P通道金屬氧化物半導體場效應電晶體(MOSFET)。
圖3C是依照本發明一實施例所繪示的圖1A實施例的輸出級的內部電路架構示意圖。如圖3C所示,輸出級130包括上分支輸出電路131和下分支輸出電路133。上分支輸出電路131包括主傳輸電晶體MX0及電容器C1。主傳輸電晶體MX0的第一端作為上分支輸出電路131的第一節點UN,主傳輸電晶體MX0第二極端作為上分支輸出電路131的第二節點U(N+1),且主傳輸電晶體MX0的控制端耦接到下分支輸出電路133的第一節點DN。在本實施例中,上分支輸出電路131的第一節點UN經由輸入焊墊IN1耦接到前升壓級120_N。上分支輸出電路131的第二節點U(N+1)經由輸出焊墊OUT輸出升壓電壓VPP。電容器C1的一端耦接到第一節點UN,且電容器C1的另一端接收時脈信號P3。
類似地,下分支輸出電路133包括主傳輸電晶體MX7及電容器C3。主傳輸電晶體MX7的第一端作為下分支輸出電路133的第一節點DN,主傳輸電晶體MX7的第二端作為下分支輸出電路133的第二節點D(N+1),且主傳輸電晶體MX7的控制端耦接到上分支輸出電路131的第一節點UN。在本實施例中,下分支輸出電路133的第一節點DN經由輸入焊墊IN2耦接到前升壓級120_N。下分支輸出電路133的第二節點D(N+1)經由輸出焊墊OUT輸出升壓電壓VPP。電容器C3的一端耦接到第一節點DN,且電容器C3的另一端接收時脈信號P1。
在如圖3C的實施例中,輸出級130的主傳輸電晶體MX0和MX7為P通道MOSFET。升壓電壓VPP是正電壓,故而四相電荷泵電路100為正電荷泵電路。
圖3D是依照本發明一實施例所繪示的圖1B實施例的輸入級的內部電路架構示意圖。如圖3D所示,輸入級110B包括上分支輸入電路112B和下分支輸入電路114B。上分支輸入電路112B的電路架構類似於圖3B的上分支電荷泵122,兩者的差異僅在於:上分支電荷泵122的第一節點U1處配置了電容器C1,但上分支輸入電路112B的第一節點U1處並未配置電容器。同樣地,下分支輸入電路114B的電路架構類似於圖3B的下分支電荷泵124,兩者的差異僅在於:下分支電荷泵124的第一節點D1處配置了電容器C3,但下分支輸入電路114B的第一節點D1處並未配置電容器。
除此之外,輸入級110B也更包括兩個輔助啟動電晶體MA1和MA2。輔助啟動電晶體MA1的第一端和第二端分別耦接到上分支輸入電路112B的主傳輸電晶體M0的控制端GU0及第二節點U2,輔助啟動電晶體MA1的控制端耦接到下分支輸入電路114B的主傳輸電晶體M7的控制端GD0,且輔助啟動電晶體MA1的本體耦接到上分支輸入電路112B的主傳輸電晶體M0的本體BU。另外,輔助啟動電晶體MA2的第一端和第二端分別耦接到下分支輸入電路114B的主傳輸電晶體M7的控制端GD0及第二節點D2,輔助啟動電晶體MA2的控制端耦接到上分支輸入電路112B的主傳輸電晶體M0的控制端GU0,且輔助啟動電晶體MA2的本體耦接到下分支輸入電路114B的主傳輸電晶體M7的本體BD。
在如圖3D的實施例中,主傳輸電晶體M0和M7、預充電電晶體M3和M10、基底電晶體M1、M2、M8和M9、初始電晶體M6和M13以及輔助啟動電晶體MA1和MA2是P通道金屬氧化物半導體場效應電晶體(MOSFET)。
以下說明圖3D的輸入級110B的運作。為了便於說明,以下以輸入電壓VDD的電位為高電位,而接地電壓為低電位為範例來進行說明,且在圖3D的輸出焊墊OUT1和OUT2處分別繪示了升壓級120_1的電容器C1和C3。請合併參照圖2及圖3D。首先,於時間區間T0,時脈信號P1和P4為低電位,且時脈信號P2和P3為高電位。在下分支輸入電路114B中,主傳輸電晶體M7為導通狀態,而預充電電晶體M10為截止狀態,故第一節點D1處的輸入電壓VDD傳輸到第二節點D2。在上分支輸入電路112B中,預充電電晶體M3為導通狀態且主傳輸電晶體M0為截止狀態,以防止上分支輸入電路112B的第二節點U2的電荷回充至第一節點U1。此時第二節點U2處的電壓為中間升壓電壓2VDD。
於時間區間T1,時脈信號P4由低電位切換至高電位,時脈信號P1保持在低電位,且時脈信號P2和P3保持在高電位。在下分支輸入電路114B中,主傳輸電晶體M7的控制端GD0的電壓由中間升壓電壓VDD切換至中間升壓電壓2VDD,致使主傳輸電晶體M7被截止。
於時間區間T2,時脈信號P3由高電位切換至低電位,時脈信號P1保持在低電位,且時脈信號P2和P4保持在高電位。在上分支輸入電路112B中,第二節點U2處的電壓可由於時脈信號P3而自中間升壓電壓2VDD變化到中間升壓電壓VDD。另外,基於預充電電晶體M3為導通狀態,因此主傳輸電晶體M0的控制端GU0的電壓可追隨第二節點U2處的電壓而變化到中間升壓電壓VDD,並最終關斷預充電電晶體M3。
於時間區間T3,時脈信號P1由低電位切換至高電位,時脈信號P3保持在低電位,且時脈信號P2和P4保持在高電位。在下分支輸入電路114B中,第二節點D2處的電壓可由於時脈信號P1而變化到中間升壓電壓2VDD,且預充電電晶體M10被導通。此外,主傳輸電晶體M7的控制端GD0的電壓可透過預充電電晶體M10而追隨第二節點D2處的電壓,以避免主傳輸電晶體M7被導通而導致下分支輸入電路114B的第二節點D2的電荷回充至第一節點D1。
接著,於時間區間T4,時脈信號P2由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在上分支輸入電路112B中,主傳輸電晶體M0的控制端GU0由中間升壓電壓VDD變化到低電位,致使主傳輸電晶體M0被導通,故第一節點U1處的輸入電壓VDD傳輸到第二節點U2。
於時間區間T5,時脈信號P2由低電位切換至高電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在上分支輸入電路112B中,主傳輸電晶體M0的控制端GU0的電壓由低電位切換至中間升壓電壓VDD,致使主傳輸電晶體M0被截止。
於時間區間T6,時脈信號P1由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P2和P4保持在高電位。而在下分支輸入電路112B中,第二節點D2處的電壓可由於時脈信號P1而自中間升壓電壓2VDD變化到中間升壓電壓VDD。另外,基於預充電電晶體M10為導通狀態,因此主傳輸電晶體M7的控制端GD0的電壓可追隨第二節點D2處的電壓而變化到中間升壓電壓VDD,並最終關斷預充電電晶體M10。
於時間區間T7,時脈信號P3由低電位切換至高電位,時脈信號P1保持在低電位,且時脈信號P2和P4保持在高電位。在上分支輸入電路112B中,第二節點U2處的電壓可由於時脈信號P3而變化到中間升壓電壓2VDD,且預充電電晶體M3被導通。此外,主傳輸電晶體M0的控制端GU0的電壓可透過預充電電晶體M3而追隨第二節點U2處的電壓,以避免主傳輸電晶體M0被導通而導致上分支輸入電路112B的第二節點U2的電荷回充至第一節點U1。
接著,於時間區間T8,時脈信號P4由高電位切換至低電位,時脈信號P1保持在低電位,且時脈信號P2和P3保持在高電位。在下分支輸入電路114B中,主傳輸電晶體M7的控制端GD0由中間升壓電壓VDD切換至低電位,致使主傳輸電晶體M7被導通,故第一節點D1處的輸入電壓VDD傳輸到第二節點D2。
以下是搭配圖1B的四相電荷泵電路100B的輸入級110B來說明圖3A的升壓級120_1的運作。為了便於說明,以下以輸入電壓VDD的電位為高電位,而接地電壓為低電位為範例來進行說明,且在圖3A的輸出焊墊OUT1和OUT2處分別繪示了下一升壓級120_2的電容器C1和C3。請合併參照圖1B、圖2、圖3A。首先,於時間區間T0,時脈信號P1和P4為低電位,且時脈信號P2和P3為高電位。在上分支電荷泵121中,主傳輸電晶體M0為導通狀態,而預充電電晶體M3為截止狀態,故第一節點U0處的中間升壓電壓2VDD傳輸到第二節點U1。在下分支電荷泵123中,預充電電晶體M10為導通狀態且主傳輸電晶體M7為截止狀態,以防止下分支電荷泵123的第二節點D1的電荷回充至第一節點D0。此時第一節點D0處的電壓將透過輸入級110B充電至中間升壓電壓VDD。
於時間區間T1,時脈信號P4由低電位切換至高電位,時脈信號P1保持在低電位,且時脈信號P2和P3保持在高電位。在上分支電荷泵121中,主傳輸電晶體M0的控制端GU0由VDD切換至2VDD,致使主傳輸電晶體M0被截止。
於時間區間T2,時脈信號P3由高電位切換至低電位,時脈信號P1保持在低電位,且時脈信號P2和P4保持在高電位。在上分支電荷泵121中,預充電電晶體M3被導通。而在下分支電荷泵123中,第二節點D1處的電壓可由於時脈信號P3而自中間升壓電壓3VDD變化到中間升壓電壓2VDD,並透過輸出焊墊OUT2傳送到下一升壓級120_2。另外,基於預充電電晶體M10為導通狀態,因此主傳輸電晶體M7的控制端GD0的電壓可追隨第二節點D1處的電壓而變化到中間升壓電壓2VDD。
於時間區間T3,時脈信號P1由低電位切換至高電位,時脈信號P3保持在低電位,且時脈信號P2和P4保持在高電位。在上分支電荷泵121中,第二節點U1處的電壓可由於時脈信號P1而自中間升壓電壓2VDD變化到中間升壓電壓3VDD,並透過輸出焊墊OUT1傳送到下一升壓級120_2。此外,主傳輸電晶體M0的控制端GU0的電壓可透過預充電電晶體M3而追隨第二節點U1處的電壓,以避免主傳輸電晶體M0被導通而導致上分支電荷泵121的第二節點U1的電荷回充至第一節點U0。另一方面,在下分支電荷泵123中,預充電電晶體M10被關斷,且主傳輸電晶體M7的控制端GD0的電壓維持在中間升壓電壓2VDD。
值得一提的是,於時間區間T3,雖然主傳輸電晶體M0的控制端GU0的電壓可透過預充電電晶體M3而追隨第二節點U1處的電壓,然而實際上,主傳輸電晶體M0的控制端GU0的電壓可能無法即時追隨第二節點U1處的電壓而導致主傳輸電晶體M0無法被維持在截止狀態(基於預充電電晶體M3的導通速度過慢)。如此一來,上分支電荷泵121的第二節點U1的電荷將回充至第一節點U0,致使預充電電晶體M3的控制端的電壓上升而將預充電電晶體M3關斷,並最終導致主傳輸電晶體M0無法被關斷。於此情況下,上分支電荷泵121將無法正常運作,致使電荷泵電路100B無法提供正常電壓準位的泵電壓。為了避免上述情況發生,可透過輔助啟動電晶體MA1來確保主傳輸電晶體M0被維持在截止狀態。
詳細來說,於時間區間T3,主傳輸電晶體M7的控制端GD0的電壓被維持在中間升壓電壓2VDD,且第二節點U1處的電壓由中間升壓電壓2VDD變化到中間升壓電壓3VDD,因此輔助啟動電晶體MA1可被導通而將第二節點U1處的電壓傳輸至主傳輸電晶體M0的控制端GU0,以確保主傳輸電晶體M0被維持在截止狀態。
接著,於時間區間T4,時脈信號P2由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在下分支電荷泵123中,主傳輸電晶體M7的控制端GD0由中間升壓電壓2VDD切換至中間升壓電壓VDD,致使主傳輸電晶體M7被導通,故第一節點D0處的中間升壓電壓2VDD傳輸到第二節點D1。另外,由於輔助啟動電晶體MA1的控制端耦接到主傳輸電晶體M7的控制端GD0而為低電位,因此輔助啟動電晶體MA1仍維持在導通狀態而讓主傳輸電晶體M0的控制端GU0的電壓追隨第二節點U1處的電壓,以確保主傳輸電晶體M0被維持在截止狀態。
於時間區間T5,時脈信號P2由低電位切換至高電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在下分支電荷泵123中,主傳輸電晶體M7的控制端GD0的電壓由中間升壓電壓VDD切換至中間升壓電壓2VDD,致使主傳輸電晶體M7被截止。
於時間區間T6,時脈信號P1由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P2和P4保持在高電位。在下分支電荷泵123中,預充電電晶體M10被導通。而在上分支電荷泵121中,第二節點U1處的電壓可由於時脈信號P1而自中間升壓電壓3VDD變化到中間升壓電壓2VDD,從而關斷輔助啟動電晶體MA1。另外,基於預充電電晶體M3為導通狀態,因此主傳輸電晶體M0的控制端GU0的電壓可追隨第二節點U1處的電壓而變化到中間升壓電壓2VDD。
於時間區間T7,時脈信號P3由低電位切換至高電位,時脈信號P1保持在低電位,且時脈信號P2和P4保持在高電位。在下分支電荷泵123中,第二節點D1處的電壓可由於時脈信號P3而變化到中間升壓電壓3VDD。此外,主傳輸電晶體M7的控制端GD0的電壓可透過預充電電晶體M10而追隨第二節點D1處的電壓,以避免主傳輸電晶體M7被導通而導致下分支電荷泵123的第二節點D1的電荷回充至第一節點D0。另一方面,在上分支電荷泵121中,預充電電晶體M3被關斷,且主傳輸電晶體M0的控制端GU0的電壓維持在中間升壓電壓2VDD。
類似地,於時間區間T7,雖然主傳輸電晶體M7的控制端GD0的電壓可透過預充電電晶體M10而追隨第二節點D1處的電壓,然而實際上,主傳輸電晶體M7的控制端GD0的電壓可能無法即時追隨第二節點D1處的電壓而導致主傳輸電晶體M7無法被維持在截止狀態(基於預充電電晶體M10的導通速度過慢)。如此一來,下分支電荷泵123的第二節點D1的電荷將回充至第一節點D0,致使預充電電晶體M10的控制端的電壓上升而將預充電電晶體M10關斷,並最終導致主傳輸電晶體M7無法被關斷。於此情況下,下分支電荷泵123將無法正常運作,致使電荷泵電路100B無法提供正常電壓準位的泵電壓。為了避免上述情況發生,可透過輔助啟動電晶體MA2來確保主傳輸電晶體M7被維持在截止狀態。
詳細來說,於時間區間T7,主傳輸電晶體M0的控制端GU0的電壓被維持在中間升壓電壓2VDD,且第二節點D1處的電壓由中間升壓電壓2VDD變化到中間升壓電壓3VDD,因此輔助啟動電晶體MA2可被導通而將第二節點D1處的電壓傳輸至主傳輸電晶體M7的控制端GD0,以確保主傳輸電晶體M7被維持在截止狀態。
接著,於時間區間T8,時脈信號P4由高電位切換至低電位,時脈信號P1保持在低電位,且時脈信號P2和P3保持在高電位。在上分支電荷泵121中,主傳輸電晶體M0的控制端GU0由中間升壓電壓2VDD切換至中間升壓電壓VDD,致使主傳輸電晶體M0被導通,故第一節點U0處的輸入電壓2VDD傳輸到第二節點U1。由於輔助啟動電晶體MA2的控制端耦接到主傳輸電晶體M0的控制端GU0而為VDD,因此輔助啟動電晶體MA2仍維持在導通狀態而讓主傳輸電晶體M7的控制端GD0的電壓追隨第二節點D1處的電壓,以確保主傳輸電晶體M7被維持在截止狀態。
以下自時間區間T4開始說明升壓級120_2的運作。為了便於說明,在圖3B的輸出焊墊OUT1和OUT2處分別繪示了下一升壓級120_3的電容器C1和C3。請合併參照圖2及圖3B。於時間區間T4,上分支電荷泵122的第一節點U1處的電壓為中間升壓電壓3VDD,下分支電荷泵124的第一節點D1處的電壓為中間升壓電壓2VDD,時脈信號P2由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在上分支電荷泵122中,主傳輸電晶體M0被導通,而預充電電晶體M3為截止狀態,故第一節點U1處的輸入電壓3VDD傳輸到第二節點U2。在下分支電荷泵124中,主傳輸電晶體M7為截止狀態,而預充電電晶體M10則被導通,以防止下分支電荷泵124的第二節點D2的電荷回充至第一節點D1。
於時間區間T5,時脈信號P2由低電位切換至高電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在上分支電荷泵122中,主傳輸電晶體M0被截止。
於時間區間T6,時脈信號P1由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P2和P4保持在高電位。在上分支電荷泵122中,預充電電晶體M3被導通。而在下分支電荷泵124中,第二節點D2處的電壓可由於時脈信號P1而自中間升壓電壓4VDD變化到中間升壓電壓3VDD,並透過輸出焊墊OUT2傳送到下一升壓級120_3。另外,基於預充電電晶體M10為導通狀態,因此主傳輸電晶體M7的控制端GD0的電壓可追隨第二節點D2處的電壓而變化到中間升壓電壓3VDD。
於時間區間T7,時脈信號P3由低電位切換至高電位,時脈信號P1保持在低電位,且時脈信號P2和P4保持在高電位。在上分支電荷泵122中,第二節點U2處的電壓可由於時脈信號P3而自中間升壓電壓3VDD變化到中間升壓電壓4VDD,並透過輸出焊墊OUT1傳送到下一升壓級120_3。此外,主傳輸電晶體M0的控制端GU0的電壓可透過預充電電晶體M3而追隨第二節點U2處的電壓,以避免主傳輸電晶體M0被導通而導致上分支電荷泵122的第二節點U2的電荷回充至第一節點U1。另一方面,在下分支電荷泵124中,第一節點D1處的電壓可由於時脈信號P3而自中間升壓電壓2VDD變化到中間升壓電壓3VDD,故預充電電晶體M10被關斷,且主傳輸電晶體M7的控制端GD0的電壓維持在中間升壓電壓3VDD。
值得一提的是,於時間區間T7,雖然主傳輸電晶體M0的控制端GU0的電壓可透過預充電電晶體M3而追隨第二節點U2處的電壓,然而實際上,主傳輸電晶體M0的控制端GU0的電壓可能無法即時追隨第二節點U2處的電壓而導致主傳輸電晶體M0無法被維持在截止狀態(基於預充電電晶體M3的導通速度過慢)。如此一來,上分支電荷泵122的第二節點U2的電荷將回充至第一節點U1,致使預充電電晶體M3的控制端的電壓上升而將預充電電晶體M3關斷,並最終導致主傳輸電晶體M0無法被關斷。於此情況下,上分支電荷泵122將無法正常運作,致使電荷泵電路100B無法提供正常電壓準位的泵電壓。為了避免上述情況發生,可透過輔助啟動電晶體MA1來確保主傳輸電晶體M0被維持在截止狀態。
詳細來說,於時間區間T7,主傳輸電晶體M7的控制端GD0的電壓被維持在中間升壓電壓3VDD,且第二節點U2處的電壓由中間升壓電壓3VDD變化到中間升壓電壓4VDD,因此輔助啟動電晶體MA1可被導通而將第二節點U2處的電壓傳輸至主傳輸電晶體M0的控制端GU0,以確保主傳輸電晶體M0被維持在截止狀態。
接著,於時間區間T8,時脈信號P4由高電位切換至低電位,時脈信號P1保持在低電位,且時脈信號P2和P3保持在高電位。在下分支電荷泵124中,主傳輸電晶體M7的控制端GD0由3VDD切換至2VDD,致使主傳輸電晶體M7被導通,故第一節點D1處的電壓3VDD傳輸到第二節點D2。另外,由於輔助啟動電晶體MA1的控制端耦接到主傳輸電晶體M7的控制端GD0而為2VDD電位,因此輔助啟動電晶體MA1仍維持在導通狀態而讓主傳輸電晶體M0的控制端GU0的電壓追隨第二節點U2處的電壓,以確保主傳輸電晶體M0被維持在截止狀態。
於時間區間T9,時脈信號P4由低電位切換至高電位,時脈信號P1保持在低電位,且時脈信號P2和P3保持在高電位。在下分支電荷泵124中,主傳輸電晶體M7的控制端GD0的電壓由中間升壓電壓2VDD切換至中間升壓電壓3VDD,致使主傳輸電晶體M7被截止。
於時間區間T10,時脈信號P3由高電位切換至低電位,時脈信號P1保持在低電位,且時脈信號P2和P4保持在高電位。在下分支電荷泵124中,預充電電晶體M10被導通。而在上分支電荷泵122中,第二節點U2處的電壓可由於時脈信號P3而自中間升壓電壓4VDD變化到中間升壓電壓3VDD,從而關斷輔助啟動電晶體MA1。另外,基於預充電電晶體M3為導通狀態,因此主傳輸電晶體M0的控制端GU0的電壓可追隨第二節點U2處的電壓而變化到中間升壓電壓3VDD。
於時間區間T11,時脈信號P1由低電位切換至高電位,時脈信號P3保持在低電位,且時脈信號P2和P4保持在高電位。在下分支電荷泵124中,第二節點D2處的電壓可由於時脈信號P1而變化到中間升壓電壓4VDD。此外,主傳輸電晶體M7的控制端GD0的電壓可透過預充電電晶體M10而追隨第二節點D2處的電壓,以避免主傳輸電晶體M7被導通而導致下分支電荷泵124的第二節點D2的電荷回充至第一節點D1。另一方面,在上分支電荷泵122中,第一節點U1處的電壓可由於時脈信號P1而變化到中間升壓電壓3VDD,故預充電電晶體M3被關斷,且主傳輸電晶體M0的控制端GU0的電壓維持在中間升壓電壓3VDD。
類似地,於時間區間T11,雖然主傳輸電晶體M7的控制端GD0的電壓可透過預充電電晶體M10而追隨第二節點D2處的電壓,然而實際上,主傳輸電晶體M7的控制端GD0的電壓可能無法即時追隨第二節點D2處的電壓而導致主傳輸電晶體M7無法被維持在截止狀態(基於預充電電晶體M10的導通速度過慢)。如此一來,下分支電荷泵124的第二節點D2的電荷將回充至第一節點D1,致使預充電電晶體M10的控制端的電壓上升而將預充電電晶體M10關斷,並最終導致主傳輸電晶體M7無法被關斷。於此情況下,下分支電荷泵124將無法正常運作,致使電荷泵電路100B無法提供正常電壓準位的泵電壓。為了避免上述情況發生,可透過輔助啟動電晶體MA2來確保主傳輸電晶體M7被維持在截止狀態。
詳細來說,於時間區間T11,主傳輸電晶體M0的控制端GU0的電壓被維持在中間升壓電壓3VDD,且第二節點D2處的電壓由中間升壓電壓3VDD變化到中間升壓電壓4VDD,因此輔助啟動電晶體MA2可被導通而將第二節點D2處的電壓傳輸至主傳輸電晶體M7的控制端GD0,以確保主傳輸電晶體M7被維持在截止狀態。
接著,於時間區間T12,時脈信號P2由高電位切換至低電位,時脈信號P3保持在低電位,且時脈信號P1和P4保持在高電位。在上分支電荷泵122中,主傳輸電晶體M0的控制端GU0由中間升壓電壓3VDD變化到中間升壓電壓2VDD,致使主傳輸電晶體M0被導通,故第一節點U1處的中間升壓電壓3VDD傳輸到第二節點U2。由於輔助啟動電晶體MA2的控制端耦接到主傳輸電晶體M0的控制端GU0而為中間升壓電壓2VDD,因此輔助啟動電晶體MA2仍維持在導通狀態而讓主傳輸電晶體M7的控制端GD0的電壓追隨第二節點D2處的電壓,以確保主傳輸電晶體M7被維持在截止狀態。
以下說明圖3C的輸出級130的上分支輸出電路131和下分支輸出電路133的運作。上分支輸出電路131的主傳輸電晶體MX0可在時脈信號P1為低電位時被導通,並將升壓級120_N的上分支電荷泵122的中間升壓電壓(N+2)VDD從第一節點UN傳輸到第二節點U(N+1),以作為升壓電壓VPP,其中所述中間升壓電壓(N+2)VDD是輸入電壓VDD的(N+2)倍大。此外,下分支輸出電路133的主傳輸電晶體MX7可在時脈信號P3為低電位時被導通,並將升壓級120_N的下分支電荷泵124的中間升壓電壓(N+2)VDD從第一節點DN傳輸到第二節點D(N+1),以作為升壓電壓VPP。
以下請參照圖4A及圖4B。圖4A是依照本發明另一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖,圖4B是依照本發明另一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。以下以升壓級420_1和420_2分別為第奇數個升壓級以及第偶數個升壓級的示範性實施例來進行說明。
如圖4A所示,升壓級420_1可包括上分支電荷泵121、下分支電荷泵123及兩個輔助啟動電晶體MA11和MA12。圖4A的上分支電荷泵121、下分支電荷泵123以及輔助啟動電晶體MA11和MA12的架構分別類似於圖3A的上分支電荷泵121、下分支電荷泵123以及輔助啟動電晶體MA1和MA2。其差異僅在於:圖4A的輔助啟動電晶體MA11的控制端是耦接到上分支電荷泵121的主傳輸電晶體M0的控制端GU0,而圖3A的輔助啟動電晶體MA1的控制端則是耦接到下分支電荷泵123的主傳輸電晶體M7的控制端GD0;以及圖4A的輔助啟動電晶體MA12的控制端是耦接到下分支電荷泵123的主傳輸電晶體M7的控制端GD0,而圖3A的輔助啟動電晶體MA2的控制端則是耦接到上分支電荷泵121的主傳輸電晶體M0的控制端GU0。類似於圖3A的輔助啟動電晶體MA1和MA2的運作,圖4A的輔助啟動電晶體MA11和MA12可分別確保主傳輸電晶體M0和M7被正常地啟閉。圖4A的升壓級420_1的運作在圖1A到圖3A的說明中已提供充分的教示、建議和實施說明,因此不再贅述。
類似地,圖4B所示的升壓級420_2可包括上分支電荷泵122、下分支電荷泵124及兩個輔助啟動電晶體MA11和MA12。圖4B的上分支電荷泵122、下分支電荷泵124以及輔助啟動電晶體MA11和MA12的架構分別類似於圖3B的上分支電荷泵122、下分支電荷泵124以及輔助啟動電晶體MA1和MA2。其差異僅在於:圖4B的輔助啟動電晶體MA11的控制端是耦接到上分支電荷泵122的主傳輸電晶體M0的控制端GU0,而圖3B的輔助啟動電晶體MA1的控制端則是耦接到下分支電荷泵124的主傳輸電晶體M7的控制端GD0;以及圖4B的輔助啟動電晶體MA12的控制端是耦接到下分支電荷泵124的主傳輸電晶體M7的控制端GD0,而圖3B的輔助啟動電晶體MA2的控制端則是耦接到上分支電荷泵122的主傳輸電晶體M0的控制端GU0。類似於圖3B的輔助啟動電晶體MA1和MA2的運作,圖4B的輔助啟動電晶體MA11和MA12可分別確保傳輸電晶體M0和M7被正常地啟閉。圖4B的升壓級420_2的運作在圖1A到圖3B的說明中已提供充分的教示、建議和實施說明,因此不再贅述。
本發明上述各實施例的升壓級是採用P通道金屬氧化物半導體場效應電晶體來實現,但本發明不限於此。以下將說明採用N通道金屬氧化物半導體場效應電晶體來實現圖1A及圖1B的升壓級120_1~120_N的具體實施方式。請參照圖5A及圖5B。圖5A是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖,圖5B是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。以下以升壓級520_1和520_2分別為第奇數個升壓級以及第偶數個升壓級的示範性實施例來進行說明。
如圖5A所示,升壓級520_1包括上分支電荷泵521、下分支電荷泵523及兩個輔助啟動電晶體MB1和MB2。上分支電荷泵521包括主傳輸電晶體N0、預充電電晶體N3、兩個電容器C1和C2、兩個基底電晶體N1和N2以及初始電晶體N6。主傳輸電晶體N0的第一端作為上分支電荷泵521的第一節點U0,而主傳輸電晶體N0的第二端作為上分支電荷泵521的第二節點U1。在本實施例中,升壓級520_1為第一升壓級,其可經由輸入焊墊IN1和IN2接收輸入電壓VDD。因此,上分支電荷泵521的第一節點U0經由輸入焊墊IN1接收輸入電壓VDD,並且上分支電荷泵521的第二節點U1經由輸出焊墊OUT1連接到下一升壓級520_2。
預充電電晶體N3的第一端和第二端分別耦接到主傳輸電晶體N0的控制端GU0和上分支電荷泵521的第一節點U0,且預充電電晶體N3的控制端耦接到上分支電荷泵521的第二節點U1。電容器C2的一端耦接到主傳輸電晶體N0的控制端GU0,且電容器C2的另一端接收時脈信號P4。電容器C1的一端耦接到上分支電荷泵521的第一節點U0,且電容器C1的另一端接收時脈信號P3。
兩個基底電晶體N1和N2的第一端和本體一起耦接到主傳輸電晶體N0的本體BU,且兩個基底電晶體N1和N2的第二端分別耦接到上分支電荷泵521的第一節點U0和第二節點U1。基底電晶體N2的控制端耦接到上分支電荷泵521的第一節點U0,且基底電晶體N1的控制端耦接到下分支電荷泵523的第一節點D0。基底電晶體N1和N2被切換以將主傳輸電晶體N0的本體BU處的電位能保持處於低基底電位以減輕本體效應(body effect)。初始電晶體N6的第一端和第二端分別耦接到上分支電荷泵521的第一節點U0和第二節點U1,即,輸入焊墊IN1和輸出焊墊OUT1。初始電晶體N6的控制端耦接到其自身的第一端,且初始電晶體N6的本體連接到主傳輸電晶體N0的本體BU。初始電晶體N6作為啟動器,並且在第二節點U1處提供初始電位能以啟動經由輸出焊墊OUT1輸出的升壓電壓的波形。在本發明中,初始電晶體N6可在其它示範性實施例中省略。
類似地,下分支電荷泵523包括主傳輸電晶體N7、預充電電晶體N10、兩個電容器C3和C4、兩個基底電晶體N8和N9以及初始電晶體N13。主傳輸電晶體N7的第一端作為下分支電荷泵523的第一節點D0,而主傳輸電晶體N7的第二端作為下分支電荷泵523的第二節點D1。在本實施例中,下分支電荷泵523的第一節點D0經由輸入焊墊IN2接收輸入電壓VDD。下分支電荷泵523的第二節點D1經由輸出焊墊OUT2連接到下一升壓級520_2。
預充電電晶體N10的第一端和第二端分別耦接到主傳輸電晶體N7的控制端GD0和下分支電荷泵523的第一節點D0,且預充電電晶體N10的控制端耦接到下分支電荷泵523的第二節點D1。電容器C4的一端耦接到主傳輸電晶體N7的控制端GD0,且電容器C4的另一端接收時脈信號P2。電容器C3的一端耦接到下分支電荷泵523的第一節點D0,且電容器C3的另一端接收時脈信號P1。
兩個基底電晶體N8和N9的第一端和本體一起耦接到主傳輸電晶體N7的本體BD,且兩個基底電晶體N8和N9的第二端分別耦接到下分支電荷泵523的第一節點D0和第二節點D1。基底電晶體N9的控制端耦接到下分支電荷泵523的第一節點D0,且基底電晶體N8的控制端耦接到上分支電荷泵521的第一節點U0。基底電晶體N8和N9被切換以將主傳輸電晶體N7的本體BD處的電位能保持處於低基底電位以減輕本體效應(body effect)。初始電晶體N13的第一端和第二端分別耦接到下分支電荷泵523的第一節點D0和第二節點D1,即,輸入焊墊IN2和輸出焊墊OUT2。初始電晶體N13的控制端耦接到其自身的第一端,且初始電晶體N13的本體連接到主傳輸電晶體N7的本體BD。初始電晶體N13作為啟動器,並且在第二節點D1處提供初始電位能以啟動經由輸出焊墊OUT2輸出的升壓電壓的波形。在本發明中,初始電晶體N13可在其它示範性實施例中省略。
輔助啟動電晶體MB1的第一端和第二端分別耦接到上分支電荷泵521的主傳輸電晶體N0的控制端GU0及第一節點U0(即輸入焊墊IN1),輔助啟動電晶體MB1的控制端耦接到下分支電荷泵523的主傳輸電晶體N7的控制端GD0,且輔助啟動電晶體MB1的本體耦接到上分支電荷泵521的主傳輸電晶體N0的本體BU。輔助啟動電晶體MB2的第一端和第二端分別耦接到下分支電荷泵523的主傳輸電晶體N7的控制端GD0及第一節點D0(即輸入焊墊IN2),輔助啟動電晶體MB2的控制端耦接到上分支電荷泵521的主傳輸電晶體N0的控制端GU0,且輔助啟動電晶體MB2的本體耦接到下分支電荷泵523的主傳輸電晶體N7的本體BD。輔助啟動電晶體MB1和MB2可分別確保傳輸電晶體N0和N7被正常地啟閉。
另外,如圖5B所示,升壓級520_2包括上分支電荷泵522、下分支電荷泵524及兩個輔助啟動電晶體MB1和MB2。上分支電荷泵522包括主傳輸電晶體N0、預充電電晶體N3、兩個電容器C1和C2、兩個基底電晶體N1和N2以及初始電晶體N6。主傳輸電晶體N0的第一端作為上分支電荷泵522的第一節點U1,而主傳輸電晶體N0的第二端作為上分支電荷泵522的第二節點U2。在本實施例中,上分支電荷泵522的第一節點U1經由輸入焊墊IN1連接到前升壓級520_1。上分支電荷泵522的第二節點U2經由輸出焊墊OUT1連接到下一升壓級。
預充電電晶體N3的第一端和第二端分別耦接到主傳輸電晶體N0的控制端GU0和上分支電荷泵522的第一節點U1,且預充電電晶體N3的控制端耦接到上分支電荷泵522的第二節點U2。電容器C2的一端耦接到主傳輸電晶體N0的控制端GU0,且電容器C2的另一端接收時脈信號P2。電容器C1的一端耦接到上分支電荷泵522的第一節點U1,且電容器C1的另一端接收時脈信號P1。
兩個基底電晶體N1和N2的第一端和本體一起耦接到主傳輸電晶體N0的本體BU,且兩個基底電晶體N1和N2的第二端分別耦接到上分支電荷泵522的第一節點U1和第二節點U2。基底電晶體N2的控制端耦接到上分支電荷泵522的第一節點U1,且基底電晶體N1的控制端耦接到下分支電荷泵524的第一節點D1。基底電晶體N1和N2被切換以將主傳輸電晶體N0的本體BU處的電位能保持處於低基底電位以減輕本體效應(body effect)。初始電晶體N6的第一端和第二端分別耦接到上分支電荷泵522的第一節點U1和第二節點U2,即,輸入焊墊IN1和輸出焊墊OUT1。初始電晶體N6的控制端耦接到其自身的第一端,且初始電晶體N6的本體連接到主傳輸電晶體N0的本體BU。初始電晶體N6作為啟動器,並且在第二節點U2處提供初始電位能以啟動經由輸出焊墊OUT1輸出的升壓電壓的波形。在本發明中,初始電晶體N6可在其它示範性實施例中省略。
類似地,下分支電荷泵524包括主傳輸電晶體N7、預充電電晶體N10、兩個電容器C3和C4、兩個基底電晶體N8和N9以及初始電晶體N13。主傳輸電晶體N7的第一端作為下分支電荷泵524的第一節點D1,而主傳輸電晶體N7的第二端作為下分支電荷泵524的第二節點D2。在本實施例中,下分支電荷泵524的第一節點D1經由輸入焊墊IN2連接到前升壓級520_1。下分支電荷泵524的第二節點D2經由輸出焊墊OUT2連接到下一升壓級。
預充電電晶體N10的第一端和第二端分別耦接到主傳輸電晶體N7的控制端GD0和下分支電荷泵524的第一節點D1,且預充電電晶體N10的控制端耦接到下分支電荷泵524的第二節點D2。電容器C4的一端耦接到主傳輸電晶體N7的控制端GD0,且電容器C4的另一端接收時脈信號P4。電容器C3的一端耦接到下分支電荷泵524的第一節點D1,且電容器C3的另一端接收時脈信號P3。
兩個基底電晶體N8和N9的第一端和本體一起耦接到主傳輸電晶體N7的本體BD,且兩個基底電晶體N8和N9的第二端分別耦接到下分支電荷泵524的第一節點D1和第二節點D2。基底電晶體N9的控制端耦接到下分支電荷泵524的第一節點D1,且基底電晶體N8的控制端耦接到上分支電荷泵522的第一節點U1。基底電晶體N8和N9被切換以將主傳輸電晶體N7的本體BD處的電位能保持處於低基底電位以減輕本體效應(body effect)。初始電晶體N13的第一端和第二端分別耦接到下分支電荷泵524的第一節點D1和第二節點D2,即,輸入焊墊IN2和輸出焊墊OUT2。初始電晶體N13的控制端耦接到其自身的第一端,且初始電晶體N13的本體連接到主傳輸電晶體N7的本體BD。初始電晶體N13作為啟動器,並且在第二節點D2處提供初始電位能以啟動經由輸出焊墊OUT2輸出的升壓電壓的波形。在本發明中,初始電晶體N13可在其它示範性實施例中省略。
輔助啟動電晶體MB1的第一端和第二端分別耦接到上分支電荷泵522的主傳輸電晶體N0的控制端GU0及第一節點U1(即輸入焊墊IN1),輔助啟動電晶體MB1的控制端耦接到下分支電荷泵524的主傳輸電晶體N7的控制端GD0,且輔助啟動電晶體MB1的本體耦接到上分支電荷泵522的主傳輸電晶體N0的本體BU。輔助啟動電晶體MB2的第一端和第二端分別耦接到下分支電荷泵524的主傳輸電晶體N7的控制端GD0及第一節點D1(即輸入焊墊IN2),輔助啟動電晶體MB2的控制端耦接到上分支電荷泵522的主傳輸電晶體N0的控制端GU0,且輔助啟動電晶體MB2的本體耦接到下分支電荷泵524的主傳輸電晶體N7的本體BD。輔助啟動電晶體MB1和MB2可分別確保傳輸電晶體N0和N7被正常地啟閉。
在如圖1A、圖1B、圖5A和圖5B的實施例中,所有升壓級的主傳輸電晶體N0和N7、預充電電晶體N3和N10、基底電晶體N1、N2、N8和N9、初始電晶體N6和N13以及輔助啟動電晶體MB1和MB2是N通道金屬氧化物半導體場效應電晶體(MOSFET)。另如圖6所示的四相時脈信號的波形圖,其可應用於圖1A和圖1B的四相電荷泵電路及圖5A和圖5B所示的升壓級520_1和520_2,其中圖6所示的時脈信號P1、P2、P3和P4的相位是不同的,且時脈信號P1、P2、P3和P4的轉態時間點也是不同的。更進一步來說,時脈信號P1為邏輯低位準的時間區間與時脈信號P2為邏輯高位準的時間區間並不重疊,時脈信號P3為邏輯低位準的時間區間與時脈信號P4為邏輯高位準的時間區間並不重疊,時脈信號P2為邏輯高位準的時間區間與時脈信號P4為邏輯高位準的時間區間並不重疊,且時脈信號P1為邏輯高位準的時間區間與時脈信號P3為邏輯高位準的時間區間並不重疊。升壓級520_1和520_2的運作在圖1A到圖3B的說明中已提供充分的教示、建議和實施說明而可類推得知,因此不再贅述。
圖7A是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖,圖7B是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。以下以升壓級720_1和720_2分別為第奇數個升壓級以及第偶數個升壓級的示範性實施例來進行說明。
如圖7A所示,升壓級720_1可包括上分支電荷泵721、下分支電荷泵723及兩個輔助啟動電晶體MB11和MB12。圖7A的上分支電荷泵721、下分支電荷泵723以及輔助啟動電晶體MB11和MB12的架構分別類似於圖5A的上分支電荷泵521、下分支電荷泵523以及輔助啟動電晶體MB1和MB2。其差異僅在於:圖7A的輔助啟動電晶體MB11的控制端是耦接到上分支電荷泵721的主傳輸電晶體N0的控制端GU0,而圖5A的輔助啟動電晶體MB1的控制端則是耦接到下分支電荷泵523的主傳輸電晶體N7的控制端GD0;以及圖7A的輔助啟動電晶體MB12的控制端是耦接到下分支電荷泵723的主傳輸電晶體N7的控制端GD0,而圖5A的輔助啟動電晶體MB2的控制端則是耦接到上分支電荷泵521的主傳輸電晶體N0的控制端GU0。類似於圖5A的輔助啟動電晶體MB1和MB2的運作,圖7A的輔助啟動電晶體MB11和MB12可分別確保主傳輸電晶體N0和N7被正常地啟閉。圖7A的升壓級720_1的運作在圖1A到圖3A及圖5A的說明中已提供充分的教示、建議和實施說明,因此不再贅述。
類似地,圖7B所示的升壓級720_2可包括上分支電荷泵722、下分支電荷泵724及兩個輔助啟動電晶體MB11和MB12。圖7B的上分支電荷泵722、下分支電荷泵724以及輔助啟動電晶體MB11和MB12的架構分別類似於圖5B的上分支電荷泵522、下分支電荷泵524以及輔助啟動電晶體MB1和MB2。其差異僅在於:圖7B的輔助啟動電晶體MB11的控制端是耦接到上分支電荷泵722的主傳輸電晶體N0的控制端GU0,而圖5B的輔助啟動電晶體MB1的控制端則是耦接到下分支電荷泵524的主傳輸電晶體N7的控制端GD0;以及圖7B的輔助啟動電晶體MB12的控制端是耦接到下分支電荷泵724的主傳輸電晶體N7的控制端GD0,而圖5B的輔助啟動電晶體MB2的控制端則是耦接到上分支電荷泵522的主傳輸電晶體N0的控制端GU0。類似於圖5B的輔助啟動電晶體MB1和MB2的運作,圖7B的輔助啟動電晶體MB11和MB12可分別確保傳輸電晶體N0和N7被正常地啟閉。圖7B的升壓級720_2的運作在圖1A到圖3B及圖5B的說明中已提供充分的教示、建議和實施說明,因此不再贅述。
綜上所述,本發明實施例的四相電荷泵電路具有輔助啟動電晶體,輔助啟動電晶體可確保四相電荷泵電路的主傳輸電晶體正常地被啟閉,以讓四相電荷泵電路可正常地啟動並提供正常電壓準位的泵電壓。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、100B‧‧‧四相電荷泵電路
110、110B‧‧‧輸入級
112B‧‧‧上分支輸入電路
114B‧‧‧下分支輸入電路
120_1~120_N、420_1、420_2、520_1、520_2、720_1、720_2‧‧‧升壓級
121、122、521、522、721、722‧‧‧上分支電荷泵
123、124、523、524、723、724‧‧‧下分支電荷泵
130、130B‧‧‧輸出級
131‧‧‧上分支輸出電路
133‧‧‧下分支輸出電路
BU、BD‧‧‧本體
C1~C4‧‧‧電容器
D0、D1、D2、DN、D(N+1)、U0、U1、U2、UN、U(N+1)‧‧‧節點
GU0、GD0‧‧‧控制端
IN1、IN2‧‧‧輸入焊墊
MI1、MI2‧‧‧輸入電晶體
M0、M7、N0、N7、MX0、MX7‧‧‧主傳輸電晶體
M1、M2、M8、M9、N1、N2、N8、N9‧‧‧基底電晶體
M3、M10、N3、N10‧‧‧預充電電晶體
M6、M13、N6、N13‧‧‧初始電晶體
MA1、MA2、MA11、MA12、MB1、MB2、MB11、MB12‧‧‧輔助啟動電晶體
OUT1、OUT2、OUT‧‧‧輸出焊墊
P1、P2、P3、P4‧‧‧時脈信號
T0~T12‧‧‧時間區間
VDD‧‧‧輸入電壓
VPP‧‧‧升壓電壓
下面的所附圖式是本發明的說明書的一部分,繪示了本發明的示例實施例,所附圖式與說明書的描述一起說明本發明的原理。 圖1A是依照本發明一實施例所繪示的四相電荷泵電路的方塊示意圖。 圖1B是依照本發明另一實施例所繪示的四相電荷泵電路的方塊示意圖。 圖2是依照本發明一實施例所繪示的應用於圖1A及圖1B的四相電荷泵電路的四相時脈信號的波形圖。 圖3A是依照本發明一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖。 圖3B是依照本發明一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。 圖3C是依照本發明一實施例所繪示的圖1A實施例的輸出級的內部電路架構示意圖。 圖3D是依照本發明一實施例所繪示的圖1B實施例的輸入級的內部電路架構示意圖。 圖4A是依照本發明另一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖。 圖4B是依照本發明另一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。 圖5A是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖。 圖5B是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。 圖6是依照本發明另一實施例所繪示的應用於圖1A及圖1B的四相電荷泵電路的四相時脈信號的波形圖。 圖7A是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第奇數個升壓級的內部電路架構示意圖。 圖7B是依照本發明又一實施例所繪示的圖1A及圖1B實施例的第偶數個升壓級的內部電路架構示意圖。

Claims (16)

  1. 一種四相電荷泵電路,包括: 多個升壓級,其由四相時脈信號驅動,其中所述多個升壓級中的每一個升壓級包括兩個分支電荷泵,且所述兩個分支電荷泵中的每一個分支電荷泵包括: 主傳輸電晶體,所述主傳輸電晶體的第一端作為所述分支電荷泵的第一節點,且所述主傳輸電晶體的第二端作為所述分支電荷泵的第二節點,其中所述分支電荷泵的所述第一節點和所述第二節點分別連接到所述升壓級的前一升壓級和後一升壓級; 預充電電晶體,所述預充電電晶體的第一端和第二端分別耦接到所述主傳輸電晶體的控制端和所述分支電荷泵的所述第二節點,且所述預充電電晶體的控制端耦接到所述分支電荷泵的所述第一節點;以及 兩個電容器,分別耦接到所述主傳輸電晶體的所述控制端和所述分支電荷泵的所述第一節點, 其中所述多個升壓級中的至少一個升壓級更包括: 兩個輔助啟動電晶體,所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的第一端和第二端分別耦接到所述兩個分支電荷泵中的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端及所述第二節點,且所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的控制端耦接到所述兩個分支電荷泵的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端。
  2. 如申請專利範圍第1項所述的四相電荷泵電路,其中所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的所述第一端耦接到所述兩個分支電荷泵的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端,且所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的所述控制端耦接到所述兩個分支電荷泵的其中另一個分支電荷泵的所述主傳輸電晶體的所述控制端。
  3. 如申請專利範圍第1項所述的四相電荷泵電路,其中: 所述兩個輔助啟動電晶體的其中一個輔助啟動電晶體的所述第一端與所述控制端相耦接,並耦接到所述兩個分支電荷泵的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端;以及 所述兩個輔助啟動電晶體的其中另一個輔助啟動電晶體的所述第一端與所述控制端相耦接,並耦接到所述兩個分支電荷泵的其中另一個分支電荷泵的所述主傳輸電晶體的所述控制端。
  4. 如申請專利範圍第1項所述的四相電荷泵電路,其中所述兩個分支電荷泵中的每一個分支電荷泵更包括: 兩個基底電晶體,所述兩個基底電晶體中的每一個基底電晶體具有本體、控制端、第一端和第二端,其中所述兩個基底電晶體的所述第一端和所述本體一起耦接到所述主傳輸電晶體的本體,且所述兩個基底電晶體的所述第二端分別耦接到所述分支電荷泵的所述第一節點和所述第二節點, 其中第二端連接到所述第一節點的一個基底電晶體的所述控制端連接到所述一個基底電晶體所處的一個分支電荷泵的所述第二節點,且另一基底電晶體的所述控制端連接到另一分支電荷泵的所述第二節點。
  5. 如申請專利範圍第4項所述的四相電荷泵電路,其中所述兩個分支電荷泵中的每一個分支電荷泵更包括: 初始電晶體,所述初始電晶體的第一端和第二端分別耦接到所述分支電荷泵的所述第一節點和所述第二節點,所述初始電晶體的控制端耦接到所述初始電晶體的所述第二端,且所述初始電晶體的本體耦接到所述主傳輸電晶體的所述本體。
  6. 如申請專利範圍第5項所述的四相電荷泵電路,其中所述升壓級的所述主傳輸電晶體、所述預充電電晶體、所述輔助啟動電晶體、所述基底電晶體和所述初始電晶體為P通道金屬氧化物半導體場效應電晶體。
  7. 如申請專利範圍第1項所述的四相電荷泵電路,其中對於所述多個升壓級中的每一個升壓級,一個分支電荷泵的所述兩個電容器接收所述四相時脈信號中的兩個時脈信號,且另一分支電荷泵的所述兩個電容器接收所述四相時脈信號中的另外兩個時脈信號。
  8. 如申請專利範圍第1項所述的四相電荷泵電路,其中所述四相時脈信號包括四個時脈信號,所述四個時脈信號的轉態時間點是不同的。
  9. 一種四相電荷泵電路,包括: 多個升壓級,其由四相時脈信號驅動,其中所述多個升壓級中的每一個升壓級包括兩個分支電荷泵,且所述兩個分支電荷泵中的每一個分支電荷泵包括: 主傳輸電晶體,所述主傳輸電晶體的第一端作為所述分支電荷泵的第一節點,且所述主傳輸電晶體的第二端作為所述分支電荷泵的第二節點,其中所述分支電荷泵的所述第一節點和所述第二節點分別連接到所述升壓級的前一升壓級和後一升壓級; 預充電電晶體,所述預充電電晶體的第一端和第二端分別耦接到所述主傳輸電晶體的控制端和所述分支電荷泵的所述第一節點,且所述預充電電晶體的控制端耦接到所述分支電荷泵的所述第二節點;以及 兩個電容器,分別耦接到所述主傳輸電晶體的所述控制端和所述分支電荷泵的所述第一節點, 其中所述多個升壓級中的至少一個升壓級更包括: 兩個輔助啟動電晶體,所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的第一端和第二端分別耦接到所述兩個分支電荷泵中的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端及所述第一節點,且所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的控制端耦接到所述兩個分支電荷泵的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端。
  10. 如申請專利範圍第9項所述的四相電荷泵電路,其中所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的所述第一端耦接到所述兩個分支電荷泵的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端,且所述兩個輔助啟動電晶體中的每一個輔助啟動電晶體的所述控制端耦接到所述兩個分支電荷泵的其中另一個分支電荷泵的所述主傳輸電晶體的所述控制端。
  11. 如申請專利範圍第9項所述的四相電荷泵電路,其中: 所述兩個輔助啟動電晶體的其中一個輔助啟動電晶體的所述第一端與所述控制端相耦接,並耦接到所述兩個分支電荷泵的其中一個分支電荷泵的所述主傳輸電晶體的所述控制端;以及 所述兩個輔助啟動電晶體的其中另一個輔助啟動電晶體的所述第一端與所述控制端相耦接,並耦接到所述兩個分支電荷泵的其中另一個分支電荷泵的所述主傳輸電晶體的所述控制端。
  12. 如申請專利範圍第9項所述的四相電荷泵電路,其中所述兩個分支電荷泵中的每一個分支電荷泵更包括: 兩個基底電晶體,所述兩個基底電晶體中的每一個基底電晶體具有本體、控制端、第一端和第二端,其中所述兩個基底電晶體的所述第一端和所述本體一起耦接到所述主傳輸電晶體的本體,且所述兩個基底電晶體的所述第二端分別耦接到所述分支電荷泵的所述第一節點和所述第二節點, 其中第二端連接到所述第二節點的一個基底電晶體的所述控制端連接到所述一個基底電晶體所處的一個分支電荷泵的所述第一節點,且另一基底電晶體的所述控制端連接到另一分支電荷泵的所述第一節點。
  13. 如申請專利範圍第12項所述的四相電荷泵電路,其中所述兩個分支電荷泵中的每一個分支電荷泵更包括: 初始電晶體,所述初始電晶體的第一端和第二端分別耦接到所述分支電荷泵的所述第一節點和所述第二節點,所述初始電晶體的控制端耦接到所述初始電晶體的所述第一端,且所述初始電晶體的本體耦接到所述主傳輸電晶體的所述本體。
  14. 如申請專利範圍第13項所述的四相電荷泵電路,其中所述升壓級的所述主傳輸電晶體、所述預充電電晶體、所述輔助啟動電晶體、所述基底電晶體和所述初始電晶體為N通道金屬氧化物半導體場效應電晶體。
  15. 如申請專利範圍第9項所述的四相電荷泵電路,其中對於所述多個升壓級中的每一個升壓級,一個分支電荷泵的所述兩個電容器接收所述四相時脈信號中的兩個時脈信號,且另一分支電荷泵的所述兩個電容器接收所述四相時脈信號中的另外兩個時脈信號。
  16. 如申請專利範圍第9項所述的四相電荷泵電路,其中所述四相時脈信號包括四個時脈信號,所述四個時脈信號的轉態時間點是不同的。
TW107125016A 2017-11-24 2018-07-19 四相電荷泵電路 TWI683515B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811028682.1A CN109842294B (zh) 2017-11-24 2018-08-29 四相电荷泵电路
US16/149,069 US10333396B2 (en) 2017-11-24 2018-10-01 Four-phase charge pump circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762590402P 2017-11-24 2017-11-24
US62/590,402 2017-11-24

Publications (2)

Publication Number Publication Date
TW201926872A true TW201926872A (zh) 2019-07-01
TWI683515B TWI683515B (zh) 2020-01-21

Family

ID=63857699

Family Applications (4)

Application Number Title Priority Date Filing Date
TW107125016A TWI683515B (zh) 2017-11-24 2018-07-19 四相電荷泵電路
TW107127206A TWI681510B (zh) 2017-11-24 2018-08-06 單位元多記憶胞之非揮發性記憶體單元
TW107136373A TWI668834B (zh) 2017-11-24 2018-10-16 靜電放電保護電路
TW107141028A TWI660285B (zh) 2017-11-24 2018-11-19 通訊系統及通訊系統的操作方法

Family Applications After (3)

Application Number Title Priority Date Filing Date
TW107127206A TWI681510B (zh) 2017-11-24 2018-08-06 單位元多記憶胞之非揮發性記憶體單元
TW107136373A TWI668834B (zh) 2017-11-24 2018-10-16 靜電放電保護電路
TW107141028A TWI660285B (zh) 2017-11-24 2018-11-19 通訊系統及通訊系統的操作方法

Country Status (5)

Country Link
US (3) US11063772B2 (zh)
EP (1) EP3490190B1 (zh)
JP (1) JP6621894B2 (zh)
CN (3) CN109841629B (zh)
TW (4) TWI683515B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10964708B2 (en) * 2018-06-26 2021-03-30 Micron Technology, Inc. Fuse-array element
US11164881B2 (en) * 2018-09-11 2021-11-02 Globalfoundries Singapore Pte. Ltd. Transistor device, memory arrays, and methods of forming the same
US11245680B2 (en) * 2019-03-01 2022-02-08 Analog Devices, Inc. Garbled circuit for device authentication
US11031779B2 (en) * 2019-06-14 2021-06-08 Ememory Technology Inc. Memory system with a random bit block
KR102364652B1 (ko) * 2019-08-01 2022-02-21 한국전자통신연구원 화이트박스 암호화를 이용한 puf 기반 사물인터넷 디바이스 인증 장치 및 방법
KR102607847B1 (ko) * 2019-08-06 2023-11-30 에스케이하이닉스 주식회사 반도체 메모리 장치
US11387242B2 (en) 2020-03-03 2022-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Non-volatile memory (NVM) cell structure to increase reliability
US11139006B1 (en) * 2020-03-12 2021-10-05 Ememory Technology Inc. Self-biased sense amplification circuit
US11527551B2 (en) * 2020-10-30 2022-12-13 Ferroelectric Memory Gmbh Memory cell arrangements and methods thereof
TWI785736B (zh) * 2020-11-16 2022-12-01 力旺電子股份有限公司 非揮發性記憶體之記憶胞
KR102593608B1 (ko) * 2022-09-15 2023-10-23 전남대학교산학협력단 집속 이온빔 공격 검출 방법 및 이를 위한 보안 회로

Family Cites Families (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100232235B1 (ko) 1996-11-15 1999-12-01 김영환 비휘발성 메모리 장치
CA2243173A1 (en) * 1997-07-17 1999-01-17 Pitney Bowes Inc. System and method for secure data transmission
US6249410B1 (en) * 1999-08-23 2001-06-19 Taiwan Semiconductor Manufacturing Company ESD protection circuit without overstress gate-driven effect
US6556398B1 (en) * 1999-10-05 2003-04-29 Winbond Electronics Corporation Voltage tolerance ESD protection circuit
US6577481B2 (en) * 2000-11-07 2003-06-10 Texas Instruments Incorporated Cascoded NPN electrostatic discharge protection circuit
CN1153291C (zh) * 2001-03-28 2004-06-09 华邦电子股份有限公司 集成电路的静电保护电路
JP2002313949A (ja) * 2001-04-13 2002-10-25 Fuji Electric Co Ltd 過電圧保護回路
US7291887B2 (en) * 2002-06-19 2007-11-06 Windbond Electronics Corp. Protection circuit for electrostatic discharge
US7064978B2 (en) 2002-07-05 2006-06-20 Aplus Flash Technology, Inc. Monolithic, combo nonvolatile memory allowing byte, page and block write with no disturb and divided-well in the cell array using a unified cell structure and technology with a new scheme of decoder and layout
CN100440775C (zh) * 2002-10-31 2008-12-03 华为技术有限公司 一种加密通讯方法和装置
US7027276B2 (en) * 2004-04-21 2006-04-11 Taiwan Semiconductor Manufacturing Co., Ltd. High voltage ESD protection circuit with low voltage transistors
TWI261407B (en) * 2004-08-03 2006-09-01 Ememory Technology Inc Charge pump circuit
US7203045B2 (en) * 2004-10-01 2007-04-10 International Business Machines Corporation High voltage ESD power clamp
JP4800109B2 (ja) * 2005-09-13 2011-10-26 ルネサスエレクトロニクス株式会社 半導体装置
US8290150B2 (en) * 2007-05-11 2012-10-16 Validity Sensors, Inc. Method and system for electronically securing an electronic device using physically unclonable functions
WO2009005089A1 (ja) 2007-07-03 2009-01-08 Nec Corporation データ暗号化/復号化処理方法およびデータ処理装置
US20090136038A1 (en) 2007-11-27 2009-05-28 Ememory Technology Inc. Apparatus for receiving encrypted digital data and cryptographic key storage unit thereof
TW200929781A (en) * 2007-12-24 2009-07-01 Princeton Technology Corp ESD protecting circuit
CN101599487B (zh) * 2008-06-05 2011-04-13 智原科技股份有限公司 静电放电检测电路与其相关方法
KR20100079960A (ko) 2008-12-31 2010-07-08 삼성전자주식회사 플래시 메모리 소자의 제조방법
CN102083019A (zh) * 2009-11-30 2011-06-01 徐克林 一种手机短信加密方法
US20130051552A1 (en) 2010-01-20 2013-02-28 Héléna Handschuh Device and method for obtaining a cryptographic key
US8958245B2 (en) * 2010-06-17 2015-02-17 Ememory Technology Inc. Logic-based multiple time programming memory cell compatible with generic CMOS processes
CN102315633B (zh) * 2010-07-06 2014-04-23 瑞昱半导体股份有限公司 静电防护电路
DE102011081421A1 (de) 2011-08-23 2013-02-28 Siemens Ag System zur sicheren Übertragung von Daten und Verfahren
KR102026757B1 (ko) * 2011-12-06 2019-09-30 인트린직 아이디 비브이 단일 등록을 이용한 메모리 기반 puf에 대한 소프트 결정 에러 정정
US9001479B2 (en) * 2012-02-07 2015-04-07 Mediatek Inc. ESD protection circuit
CN102611093A (zh) * 2012-03-20 2012-07-25 上海艾为电子技术有限公司 静电放电电路
US8750502B2 (en) * 2012-03-22 2014-06-10 Purdue Research Foundation System on chip and method for cryptography using a physically unclonable function
US8908341B2 (en) * 2012-04-04 2014-12-09 Globalfoundries Singapore Pte. Ltd. Power clamp for high voltage integrated circuits
CN103856321A (zh) * 2012-12-07 2014-06-11 观致汽车有限公司 一种数据加密解密方法及其系统
KR101978450B1 (ko) 2012-12-21 2019-05-14 에스케이하이닉스 주식회사 비휘발성 메모리 장치 및 그 제조방법
US9018691B2 (en) 2012-12-27 2015-04-28 Ememory Technology Inc. Nonvolatile memory structure and fabrication method thereof
US8885819B2 (en) * 2012-12-27 2014-11-11 Intel Corporation Fuse attestation to secure the provisioning of secret keys during integrated circuit manufacturing
US9048834B2 (en) * 2013-01-16 2015-06-02 Intel Corporation Grouping of physically unclonable functions
DE102013203415B4 (de) 2013-02-28 2016-02-11 Siemens Aktiengesellschaft Erstellen eines abgeleiteten Schlüssels aus einem kryptographischen Schlüssel mittels einer physikalisch nicht klonbaren Funktion
US20140270177A1 (en) * 2013-03-15 2014-09-18 Ernie Brickell Hardening inter-device secure communication using physically unclonable functions
KR101488433B1 (ko) 2013-09-25 2015-02-03 숭실대학교산학협력단 Puf를 이용한 저장장치 및 저장장치의 인증 및 암호화 방법
US9236453B2 (en) 2013-09-27 2016-01-12 Ememory Technology Inc. Nonvolatile memory structure and fabrication method thereof
KR102132845B1 (ko) 2014-02-11 2020-07-13 에스케이하이닉스 주식회사 비휘발성 메모리 장치
US9508396B2 (en) 2014-04-02 2016-11-29 Ememory Technology Inc. Array structure of single-ploy nonvolatile memory
US10958451B2 (en) 2014-04-09 2021-03-23 Ictk Holdings Co., Ltd. Authentication apparatus and method
TWI569377B (zh) 2014-05-22 2017-02-01 力旺電子股份有限公司 非揮發性記憶體單元
CN105261618B (zh) 2014-05-30 2018-07-27 力旺电子股份有限公司 非挥发性存储器单元
US20160006348A1 (en) * 2014-07-07 2016-01-07 Ememory Technology Inc. Charge pump apparatus
JP6333702B2 (ja) 2014-10-28 2018-05-30 国立研究開発法人産業技術総合研究所 暗号鍵共有システムと暗号鍵共有方法
US9870939B2 (en) * 2014-11-30 2018-01-16 Globalfoundries Singapore Pte. Ltd. RC-stacked MOSFET circuit for high voltage (HV) electrostatic discharge (ESD) protection
CN104767383B (zh) * 2015-04-21 2017-07-14 苏州芯宽电子科技有限公司 一种低压四相位电荷泵升压电路
US9875378B2 (en) 2015-06-12 2018-01-23 QUALCOMOM Incorporated Physically unclonable function assisted memory encryption device techniques
FR3038416B1 (fr) 2015-06-30 2017-07-21 Maxim Integrated Products Dispositifs et procedes d'authentification bases sur des fonctions physiquement non clonables
WO2017021254A1 (en) 2015-08-06 2017-02-09 Intrinsic Id B.V Cryptographic device having physical unclonable function
US20170126414A1 (en) 2015-10-28 2017-05-04 Texas Instruments Incorporated Database-less authentication with physically unclonable functions
DE112016006170B4 (de) 2016-01-08 2021-07-29 Synopsys, Inc. Puf-werterzeugung unter verwendung einer anti-schmelzsicherungs-speicheranordnung
US9613714B1 (en) 2016-01-19 2017-04-04 Ememory Technology Inc. One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method
CN106972926B (zh) * 2017-03-29 2019-12-10 北京经纬恒润科技有限公司 一种无线汽车钥匙的加密解密方法、装置及系统
CN107169377B (zh) 2017-04-29 2020-05-22 苏州芯动科技有限公司 一种基于puf的数据存储系统

Also Published As

Publication number Publication date
TWI681510B (zh) 2020-01-01
TWI668834B (zh) 2019-08-11
US20190164981A1 (en) 2019-05-30
CN110034932B (zh) 2022-07-22
US11063772B2 (en) 2021-07-13
CN110034932A (zh) 2019-07-19
TW201926629A (zh) 2019-07-01
EP3490190A1 (en) 2019-05-29
TW201926580A (zh) 2019-07-01
US20190165955A1 (en) 2019-05-30
JP2019097158A (ja) 2019-06-20
US11057223B2 (en) 2021-07-06
JP6621894B2 (ja) 2019-12-18
CN109841629B (zh) 2020-11-27
TWI660285B (zh) 2019-05-21
EP3490190B1 (en) 2021-01-13
TW201926112A (zh) 2019-07-01
CN109842103A (zh) 2019-06-04
US20190165572A1 (en) 2019-05-30
TWI683515B (zh) 2020-01-21
CN109841629A (zh) 2019-06-04

Similar Documents

Publication Publication Date Title
TWI683515B (zh) 四相電荷泵電路
TWI517541B (zh) 四相電荷泵電路
KR100900965B1 (ko) 고전압용 씨모스 전하 펌프
US6967523B2 (en) Cascaded charge pump power supply with different gate oxide thickness transistors
JP6389294B2 (ja) チャージポンプ装置
WO2015109769A1 (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
KR20100138146A (ko) 고효율의 차지 펌프
JP2010119226A (ja) チャージポンプ回路
KR20160117707A (ko) 쉬프트 레지스터 및 이를 구비한 표시장치
TWI520490B (zh) 高電壓產生器及產生高電壓之方法
US7864553B2 (en) Power supply circuit and portable device
TWI580163B (zh) 電荷泵電路
US6700436B2 (en) Method and circuit for generating a high voltage
CN109842294B (zh) 四相电荷泵电路
KR100573780B1 (ko) 전하펌프
US7102423B2 (en) Voltage boosting circuit and method of generating boosting voltage, capable of alleviating effects of high voltage stress
KR20180057510A (ko) 승압 회로 및 그것을 구비한 불휘발성 메모리
KR20060135366A (ko) 고전압 발생회로 및 이를 구비한 반도체 메모리 장치
KR102040601B1 (ko) 게이트 구동 회로 및 이를 포함하는 디스플레이 장치
JPH01134796A (ja) 不揮発性半導体記憶装置
TWI762401B (zh) 升壓時脈產生器
US10972005B2 (en) Charge pump circuit, semiconductor device, and semiconductor memory device
US10290329B2 (en) Charge pump apparatus
JP6637695B2 (ja) チャージポンプ回路
US6064594A (en) Voltage boosting circuit for generating boosted voltage phases