CN110034932A - 通讯系统及通讯系统的操作方法 - Google Patents

通讯系统及通讯系统的操作方法 Download PDF

Info

Publication number
CN110034932A
CN110034932A CN201811352768.XA CN201811352768A CN110034932A CN 110034932 A CN110034932 A CN 110034932A CN 201811352768 A CN201811352768 A CN 201811352768A CN 110034932 A CN110034932 A CN 110034932A
Authority
CN
China
Prior art keywords
buffer circuit
security key
communicating terminal
communication buffer
transmission data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811352768.XA
Other languages
English (en)
Other versions
CN110034932B (zh
Inventor
吴孟益
陈信铭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
eMemory Technology Inc
Original Assignee
eMemory Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by eMemory Technology Inc filed Critical eMemory Technology Inc
Publication of CN110034932A publication Critical patent/CN110034932A/zh
Application granted granted Critical
Publication of CN110034932B publication Critical patent/CN110034932B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • H02H9/046Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L63/00Network architectures or network communication protocols for network security
    • H04L63/06Network architectures or network communication protocols for network security for supporting key management in a packet data network
    • H04L63/062Network architectures or network communication protocols for network security for supporting key management in a packet data network for key distribution, e.g. centrally by trusted party
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/08Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
    • H04L9/0861Generation of secret information including derivation or calculation of cryptographic keys or passwords
    • H04L9/0866Generation of secret information including derivation or calculation of cryptographic keys or passwords involving user or device identifiers, e.g. serial number, physical or biometrical information, DNA, hand-signature or measurable physical characteristics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/08Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
    • H04L9/0861Generation of secret information including derivation or calculation of cryptographic keys or passwords
    • H04L9/0877Generation of secret information including derivation or calculation of cryptographic keys or passwords using additional device, e.g. trusted platform module [TPM], smartcard, USB or hardware security module [HSM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/30Public key, i.e. encryption algorithm being computationally infeasible to invert or user's encryption keys not requiring secrecy
    • H04L9/3066Public key, i.e. encryption algorithm being computationally infeasible to invert or user's encryption keys not requiring secrecy involving algebraic varieties, e.g. elliptic or hyper-elliptic curves
    • H04L9/3073Public key, i.e. encryption algorithm being computationally infeasible to invert or user's encryption keys not requiring secrecy involving algebraic varieties, e.g. elliptic or hyper-elliptic curves involving pairings, e.g. identity based encryption [IBE], bilinear mappings or bilinear pairings, e.g. Weil or Tate pairing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/32Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials
    • H04L9/3271Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response
    • H04L9/3278Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response using physically unclonable functions [PUF]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Algebra (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Mathematical Physics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Storage Device Security (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本发明公开了一种通讯系统,通讯系统包括通讯缓冲电路及通讯终端。通讯缓冲电路包括物理不可克隆函数装置,且通讯缓冲电路提供物理不可克隆函数装置所产生的安全密钥。通讯终端耦接于通讯缓冲电路,并传送匹配请求至通讯缓冲电路以取得安全密钥。通讯终端利用安全密钥操纵传输数据以产生加密数据,并传送加密数据至通讯缓冲电路。通讯缓冲电路根据安全密钥将加密数据还原成传输数据。

Description

通讯系统及通讯系统的操作方法
技术领域
本发明是有关于一种通讯系统,特别是指一种能够防伪的通讯系统。
背景技术
由于电子装置的功能越来越复杂,电子装置常包括了不同功能的电路区块和芯片。然而,若竞争者将电子装置中芯片之间的通讯行为加以侧录并分析,竞争者便可利用自己生产的芯片来仿真电子装置内部芯片的行为,进而取代电子装置中的芯片。在物联网(Internet of Things,IoT)的应用中,由于不同厂商所设计的芯片或功能电路之间常常必须彼此进行通讯,因此对于敏感信息曝光的问题也更加重视。此外,如果在物联网系统中主控端的芯片被一伪造的芯片取代了,那么伪造的芯片便可取得所有从属装置的控制权,进而造成物联网系统的混乱。
为了避免此一问题,不同芯片或功能电路之间的通讯常需要有认证的程序。然而,在现有技术中,由于认证程序的步骤较为单纯,而且只会在通讯过程的初期进行,导致认证程序本身也很容易被竞争者预测甚至仿真出来,导致信息安全仍然受到威胁。
发明内容
本发明的一实施例提供一种通讯系统,通讯系统包括通讯缓冲电路及通讯终端。
通讯缓冲电路包括物理不可克隆函数(physical unclonable function,PUF)装置,且通讯缓冲电路提供物理不可克隆函数装置所产生的安全密钥。
通讯终端耦接于通讯缓冲电路,并传送匹配请求至通讯缓冲电路以取得安全密钥。通讯终端利用安全密钥操纵传输数据以产生加密数据,并传送加密数据至通讯缓冲电路。通讯缓冲电路根据安全密钥将加密数据还原成传输数据。
本发明的另一实施例提供一种通讯系统,通讯系统包括通讯缓冲电路及通讯终端。
通讯缓冲电路包括物理不可克隆函数(physical unclonable function,PUF)装置,通讯缓冲电路提供物理不可克隆函数装置所产生的安全密钥,并利用安全密钥操纵传输数据以产生加密数据。
通讯终端耦接于通讯缓冲电路,并传送匹配请求至通讯缓冲电路以取得安全密钥。通讯终端根据安全密钥将加密数据还原成传输数据,并根据传输数据执行对应功能。
本发明的另一实施例提供一种通讯系统的操作方法,通讯系统包括通讯缓冲电路及通讯终端。
通讯系统的操作方法包括通讯终端传送匹配请求至通讯缓冲电路,通讯缓冲电路提供由物理不可克隆函数装置所产生的安全密钥至通讯终端,通讯终端利用安全密钥操纵传输数据以产生加密数据,通讯终端传送加密数据至通讯缓冲电路,及通讯缓冲电路根据安全密钥将加密数据还原成传输数据。
附图说明
图1是本发明一实施例的通讯系统的示意图。
图2是图1的物理不可复制装置中物理不可复制单元的示意图。
图3是本发明另一实施例的通讯系统的示意图。
图4是本发明另一实施例的通讯系统的示意图。
图5是本发明一实施例的操作图4的通讯系统的方法流程图。
其中,附图标记说明如下:
100、200、300 通讯系统
110、210、310 第一通讯终端
112、312、332 非挥发性存储器
114、224、314、326 加密逻辑电路
120、220、320 通讯缓冲电路
122、222、322 物理不可克隆函数装置
122A 物理不可克隆函数单元
124、214、324、334 解密逻辑电路
130、230、330 第二通讯终端
R1、R2 匹配请求
D 传输数据
E1、E2 加密数据
SK1、SK2 安全密钥
BL1、BL2 位线
WL 字符线
T1、T2 选择晶体管
AT1、AT2 反熔丝晶体管
IT 隔绝晶体管
AF 反熔丝控制线
IL 隔绝控制线
400 方法
S410至S480 步骤
具体实施方式
图1是本发明一实施例的通讯系统100的示意图。通讯系统100包括第一通讯终端110及通讯缓冲电路120。
通讯缓冲电路120包括物理不可克隆函数(physical unclonable function,PUF)装置122,并且可以提供物理不可克隆函数装置122所产生的第一安全密钥SK1。物理不可克隆函数装置122可包括多个物理不可克隆函数单元,且每一物理不可克隆函数单元会因为在制作过程中所产生无法控制的物理特性而产生对应的一位随机数据。制程的变异可能来自于过程控制上的微小差异、材料内容及/或环境参数的偏移。这些无法避免且无法预测的变异会被物理不可克隆函数单元放大,而物理不可克隆函数装置122便可利用物理不可克隆函数单元所产生的位数据来形成第一安全密钥SK1以保护通讯系统100的通讯安全。
第一通讯终端110耦接于通讯缓冲电路120,并且可以传送第一匹配请求R1至通讯缓冲电路120以获取第一安全密钥SK1。接着,第一通讯终端110便可利用第一安全密钥SK1操纵传输数据D以产生第一加密数据E1,并将第一加密数据E1传送至通讯缓冲电路120。通讯缓冲电路120可根据第一安全密钥SK1将第一加密数据R1还原成传输数据D。也就是说,在没有通讯缓冲电路120提供第一安全密钥SK1的情况下,就无法取得潜藏在加密数据E1中的传输数据D,因此传输数据D就能够在通讯过程中受到保护。
在有些实施例中,传输数据D可以是其他通讯终端所需的信息或者是用来控制其他通讯终端的指令。也就是说,传输数据D可以透过第一通讯终端110的输入输出总线来传输。举例来说,在图1中,通讯系统100还可包括第二通讯终端130,且第二通讯终端130可耦接于通讯缓冲电路120。第二通讯终端130可自通讯缓冲电路120接收传输数据D,并且可以根据传输数据D来执行对应功能。此外,在图1中,通讯缓冲电路120可以嵌入在第二通讯终端130中,使得传输数据D可以在通讯缓冲电路120及第二通讯终端130之间透过内部通讯来传输,避免传输数据D在通讯过程中曝光。如此一来,就能够对输入输出总线上的通讯进行加密,并且保护通讯内容。
图2为本发明一实施例的物理不可复制装置122中物理不可复制单元122A的示意图。物理不可复制单元122A包括第一选择晶体管T1、第二选择晶体管T2、隔绝晶体管IT、第一反熔丝晶体管AT1及第二反熔丝晶体管AT2。第一选择晶体管T1具有第一端、第二端及控制端,第一选择晶体管T1的第一端耦接于第一位线BL1,而第一选择晶体管T1的控制端耦接于字符线WL。第一反熔丝晶体管AT1具有第一端、第二端及控制端,第一反熔丝晶体管AT1的第一端耦接于第一选择晶体管T1的第二端,而第一反熔丝晶体管AT1的控制端耦接于反熔丝控制线AF。第二反熔丝晶体管AT2具有第一端、第二端及控制端,第二反熔丝晶体管AT2的控制端耦接于反熔丝控制线AF。第二选择晶体管T2具有第一端、第二端及控制端,第二选择晶体管T2的第一端耦接于第二位线BL2,第二选择晶体管T2的第二端耦接于第二反熔丝晶体管AT2的第一端,而第二选择晶体管T2的控制端耦接于字符线WL。隔绝晶体管IT具有第一端、第二端及控制端,隔绝晶体管IT的第一端耦接于第一反熔丝晶体管AT1的第二端,隔绝晶体管IT的第二端耦接于第二反熔丝晶体管AT2的第二端,隔绝晶体管IT的控制端耦接于隔绝控制线IL。
在物理不可复制单元122A的注册(register)操作中,位线BL1及BL2可以处在低电压,字符线WL及隔绝控制线IL可为高电压,而反熔丝控制线AF则在比高电压还要更高的写入电压。在此情况下,隔绝晶体管IT及选择晶体管T1及T2都会被导通,使得反熔丝晶体管AT1及AT2会同时接收到低电压及写入电压。此时反熔丝晶体管AT1及AT2所接收到的巨大电压差将足以将反熔丝晶体管AT1及AT2给击穿。然而,反熔丝晶体管AT1及AT2在制程中所导致的物理特性变异将使得反熔丝晶体管AT1及AT2中的其中一个反熔丝晶体管先被击穿,而率先被击穿的反熔丝晶体管将会使得另一个反熔丝晶体管所承受的电压差减小,使得另一个反熔丝晶体管不会被击穿。也就是说,在注册操作执行完毕后,反熔丝晶体管AT1及AT2将会处于相异的状态,一者被击穿而另一者则未被击穿。
一旦物理不可复制单元122A完成注册,就可以在读取操作中透过位线BL1及BL2来读出其中的位数据。在读取操作中,字符线WL会在高电压,隔绝控制线IL会在低电压,而反熔丝控制线AF则可在读取电压,其中读取电压实质上可与字符线WL上的高电压相等。在此情况下,隔绝晶体管IT会被截止,选择晶体管T1及T2则会被导通,而反熔丝晶体管AT1及AT2则会根据其各自的状态产生不同大小的电流。也就是说,反熔丝晶体管AT1及AT2所产生的电流强度会与其是否已被击穿有关。因此,透过感测放大器来感测位线BL1及BL2上的电流差异,便可据以读出物理不可复制单元122A中所注册的位数据。
在图2中,隔绝晶体管IT可以在读取操作中被截止以避免反熔丝晶体管AT1及AT2所产生的电流互相干扰而影响了读取结果的准确性。然而,在有些实施例中,如果电流大小的差异够大,则也可将隔绝晶体管IT省略,此时反熔丝晶体管AT1及AT2的第二端便可互相耦接。
在此情况下,如果在注册操作前先执行了读取操作,则感测放大器所产生的读取结果将会是随机的,且每次的结果都可能不同。倘若通讯缓冲电路120使用的是还没有注册过的随机密钥,就无法确保每次都能顺利将传输数据D还原。如此一来,即便竞争者复制了第二通讯终端130的电路布局,然而只要注册操作未被正确执行,通讯系统100仍将无法正常运作,因此可以达到芯片内部的防伪机制。
此外,为了避免冗余重复的匹配请求,第一通讯终端110可包括非挥发性存储器112,并可将第一安全密钥SK1储存在非挥发性存储器112中,如此一来,也可以减少第一安全密钥SK1的传输次数,减少第一安全密钥SK1被未授权者窃取的机会。
在有些实施例中,第一通讯终端110可包括一加密逻辑电路114以利用第一安全密钥SK1操纵传输数据D来产生第一加密数据E1。举例来说,加密逻辑电路114可以对传输数据D的每一位及第一安全密钥SK1的每一位执行互斥或(exclusive OR,XOR)运算以产生第一加密数据E1。也就是说,第一通讯终端110可以利用互斥或运算来操纵传输数据D。在此情况下,通讯缓冲电路120也可包括解密逻辑电路124,并对第一加密数据E1的每一位及第一安全密钥SK1的每一位执行互斥或运算以还原出传输数据D。
然而,在本发明的有些实施例中,第一通讯终端110可使用其他可逆的算法及第一安全密钥SK1来操纵传输数据D,而通讯缓冲电路120则可根据对应的算法来还原取得传输数据D。例如在有些实施例中,加密逻辑电路114可根据其他的加密逻辑,包括高级加密标准(Advanced Encryption Standard,AES)及顺序逻辑(sequential logic),来产生加密数据。举例来说,顺序逻辑可以包括顺序对调操作或顺序变换操作。当加密逻辑电路114对传输数据D执行顺序逻辑操作(例如对调或变换位顺序)时,加密逻辑电路114可根据第一安全密钥SK1来对调或变换传输数据D的多个数据位的次序以产生第一加密数据E1。在此情况下,通讯缓冲电路120将可根据第一安全密钥SK1来对第一加密数据E1逆向地执行顺序逻辑操作以还原出传输数据D。
在图1中,第一通讯终端110可以是主控端,而第二通讯终端130则可以是从属端(客户端)。在此情况下,嵌入在第二通讯终端130中的通讯缓冲电路120可以自第一加密数据E1中还原出传输数据D以供第二通讯终端130所需。然而,在有些实施例中,通讯缓冲电路120也可以根据系统需求而嵌入在主控端中。
图3是本发明另一实施例的通讯系统200的示意图。通讯系统20包括第一通讯终端210、通讯缓冲电路220及第二通讯终端230。在图3中,第一通讯终端210可以是从属端(客户端),第二通讯终端230可以是主控端,而通讯缓冲电路220可以嵌入在第二通讯终端230中。
举例来说,第二通讯终端230可以耦接至通讯缓冲电路220,并且可以产生传输数据D。通讯缓冲电路220可以提供由物理不可复制装置222所产生的安全密钥SK1,并且可包括加密逻辑电路224以利用安全密钥SK1来操纵传输数据D而产生加密数据E1。举例来说,加密逻辑电路224可以对传输数据D的每一位及安全密钥SK1的每一位执行互斥或运算以产生加密数据E1,或者加密逻辑电路224可根据安全密钥SK1对传输数据D执行顺序逻辑操作以对调或变换传输数据D的多个数据位的次序以产生加密数据E1。
第一通讯终端210可耦接至通讯缓冲电路220,并可传送匹配请求R1至通讯缓冲电路220以向通讯缓冲电路220请求安全密钥SK1。因此,当第一通讯终端210接收到加密数据E1时,第一通讯终端210就可以根据安全密钥SK1自加密数据E1中还原出传输数据D,并且根据传输数据D执行对应功能的操作。也就是说,通讯缓冲电路可以根据系统的需求而嵌入在主控端或从属端。
此外,在有些其他实施例中,通讯缓冲电路也可不嵌入在任何的通讯终端中,而可与各个通讯终端各自设置在相异的芯片中。在此情况下,不同的通讯终端就可以使用不同的安全密钥。此外,通讯缓冲电路及通讯终端也可能设置在相同芯片的相异电路区块中,如此一来,就能够实作出芯片内部的防伪机制。也就是说,即使竞争者透过逆向工程而复制出了伪造的芯片,伪造的芯片也无法在没有正确安全密钥的情况下正常运作。
图4为本发明另一实施例的通讯系统300的示意图。通讯系统300包括第一通讯终端310、通讯缓冲电路320及第二通讯终端330。
第一通讯终端310可以利用加密逻辑电路314及通讯缓冲电路320所提供的安全密钥SK1来对传输数据D进行加密以产生第一加密数据E1,而通讯缓冲电路320可以利用解密逻辑电路324以根据安全密钥SK1将第一加密数据E1还原成传输数据D。
除此之外,通讯缓冲电路320可提供物理不可克隆函数装置322所产生的第二安全密钥SK2,并且可以利用另一个加密逻辑电路326以利用第二安全密钥SK2来操纵传输数据D以产生第二加密数据E2。接着,通讯缓冲电路320可以将第二加密数据E2传送至第二通讯终端330。第二通讯终端330可以传送第二匹配请求R2至通讯缓冲电路320以向通讯缓冲电路320请求第二安全密钥SK2,并且可以利用解密逻辑电路334及根据第二安全密钥SK2将第二加密数据E2还原成传输数据D。也就是说,在没有取得安全密钥SK1及SK2的情况下,就无法从加密数据E1及E2中还原出传输数据D,因此第一通讯终端310及第二通讯终端330之间的通讯就可以获得保护。
在图4中,第一通讯终端310可包括非挥发性存储器312以储存第一安全密钥SK1,而第二通讯终端330也可包括非挥发性存储器332以储存第二安全密钥SK2。此外,在图4的实施例中,第一通讯终端310、通讯缓冲电路320及第二通讯终端330可以设置在相异的芯片中或者设置在同一芯片中的相异电路区块中,而透过安全密钥SK1及SK2,就能够保护相异芯片或者同一芯片中的相异电路区块之间的通讯。
透过通讯系统100至300,在同一芯片中的不同电路区块或不同芯片之间的通讯就能够利用物理不可克隆函数单元所产生的安全密钥来进行加密以达到保护的效果,如此一来,无须复杂的设计也能够有效提升通讯安全。
图5为本发明一实施例的操作通讯系统300的方法400流程图。方法400包括步骤S410至S480,但不限于图5所示的顺序。
S410:第一通讯终端310传送第一匹配请求R1至通讯缓冲电路320;
S412:通讯缓冲电路320提供由物理不可克隆函数装置322所产生的第一安全密钥SK1至第一通讯终端310;
S414:第一通讯终端310将第一安全密钥SK1储存至非挥发性存储器312;
S420:第一通讯终端310利用第一安全密钥SK1操纵传输数据D以产生第一加密数据E1;
S430:第一通讯终端310传送第一加密数据E1至通讯缓冲电路320;
S440:通讯缓冲电路320根据第一安全密钥SK1将第一加密数据E1还原成传输数据D;
S450:第二通讯终端330传送第二匹配请求R2至通讯缓冲电路320;
S452:通讯缓冲电路320提供物理不可克隆函数装置332所产生的第二安全密钥SK2至第二通讯终端330;
S460:通讯缓冲电路320利用第二安全密钥SK2操纵传输数据D以产生第二加密数据E2;
S470:第二通讯终端330根据第二安全密钥SK2将第二加密数据E2还原成传输数据D;及
S480:第二通讯终端330根据传输数据D执行对应的功能操作。
在有些实施例中,步骤S420及S460可利用互斥或运算来执行。由于互斥或运算具有可逆性,因此通讯缓冲电路320和第二通讯终端330可以在步骤S440及S470中利用安全密钥SK1及SK2还原取得传输数据D。然而,在本发明的其他实施例中,步骤S420及S460也可以根据需求以其他预定的规则或利用其他可逆的布尔运算来执行。
举例来说,第一通讯终端310也可以在步骤S420中根据安全密钥SK1来对传输数据D执行顺序逻辑操作以对调或变换传输数据D的多个数据位的次序。在此情况下,通讯缓冲电路320可以在步骤S440中,根据安全密钥SK1以逆向的顺序逻辑操作来将加密数据E1还原成传输数据D。
此外,在有些实施例中,通讯缓冲电路320可以嵌入在第一通讯终端310中。在此情况下,由于通讯缓冲电路320及第一通讯终端310的通讯将属于较安全的内部通讯,因此可将步骤S410至S440省略。再者,在有些实施例中,通讯缓冲电路320可以嵌入在第二通讯终端330中。在此情况下,可将步骤S450至S470省略,而第二通讯终端330可经由芯片内部或电路区块内部的通讯取得通讯缓冲电路320所传来的传输数据。
综上所述,本发明的实施例所提供的通讯系统及通讯系统的操作方法可以利用通讯缓冲电路及物理不可克隆函数装置所产生的安全密钥来对传输数据进行加密。由于传输数据必须透过安全密钥才能解析取得,因此在通讯过程中,能够有效地保护输入输出总线上的传输数据,并避免未授权者在通讯过程中存取到关键的敏感信息。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (23)

1.一种通讯系统,其特征在于,包括:
通讯缓冲电路,包括物理不可克隆函数装置,且所述通讯缓冲电路用以提供所述物理不可克隆函数装置所产生的第一安全密钥;及
第一通讯终端,耦接于所述通讯缓冲电路,用以传送第一匹配请求至所述通讯缓冲电路以取得所述第一安全密钥,利用所述第一安全密钥操纵传输数据以产生第一加密数据,及传送所述第一加密数据至所述通讯缓冲电路;
其中所述通讯缓冲电路还用以根据所述第一安全密钥将所述第一加密数据还原成所述传输数据。
2.如权利要求1所述的通讯系统,其特征在于:
所述第一安全密钥是在所述通讯缓冲电路接收到所述第一匹配请求时,
由所述物理不可克隆函数装置产生。
3.如权利要求1所述的通讯系统,其特征在于:
所述第一通讯终端对所述传输数据的每一位及所述第一安全密钥的每一位执行互斥或运算以产生所述第一加密数据;及
所述通讯缓冲电路对所述第一加密数据的每一位及所述第一安全密钥的每一位执行互斥或运算以还原出所述传输数据。
4.如权利要求1所述的通讯系统,其特征在于:
所述第一通讯终端根据所述第一安全密钥对所述传输数据执行顺序逻辑操作以对调或变换所述传输数据的多个数据位的次序以产生所述第一加密数据。
5.如权利要求1所述的通讯系统,其特征在于,还包括:
第二通讯终端,耦接于所述通讯缓冲电路,用以自所述通讯缓冲电路接收所述传输数据,并根据所述传输数据执行对应功能。
6.如权利要求5所述的通讯系统,其特征在于所述通讯缓冲电路是嵌入在所述第二通讯终端中。
7.如权利要求1所述的通讯系统,其特征在于,还包括:
第二通讯终端,耦接于所述通讯缓冲电路;
其中:
所述通讯缓冲电路还用以提供由所述物理不可克隆函数装置所产生的第二安全密钥,利用所述第二安全密钥操纵所述传输数据以产生第二加密数据,及传送所述第二加密数据至所述第二通讯终端;及
所述第二通讯终端用以发送第二匹配请求至所述通讯缓冲电路以取得所述第二安全密钥,并根据所述第二安全密钥将所述第二加密数据还原成所述传输数据。
8.如权利要求7所述的通讯系统,其特征在于,其中所述第一通讯终端、所述通讯缓冲电路及所述第二通讯终端是设置在相异的多个芯片中,或设置在同一芯片的相异的多个电路区块中。
9.如权利要求1所述的通讯系统,其特征在于所述第一通讯终端包括非挥发性存储器,用以储存所述第一安全密钥。
10.如权利要求1所述的通讯系统,其特征在于所述物理不可克隆函数装置包括多个物理不可克隆函数单元,每一物理不可克隆函数单元包括:
第一选择晶体管,具有第一端耦接于第一位线,第二端,及控制端耦接于字符线;
第一反熔丝晶体管,具有第一端耦接于所述第一选择晶体管的所述第二端,第二端,及控制端耦接于反熔丝控制线;
第二反熔丝晶体管,具有第一端,第二端,及控制端耦接于所述反熔丝控制线;及
第二选择晶体管,具有第一端耦接于第二位线,第二端耦接于所述第二反熔丝晶体管的所述第一端,及控制端耦接于所述字符线。
11.如权利要求10所述的通讯系统,其特征在于每一物理不可克隆函数单元还包括隔绝晶体管,具有第一端耦接于所述第一反熔丝晶体管的所述第二端,第二端耦接于所述第二反熔丝晶体管的所述第二端,及控制端耦接于隔绝控制线;
其中在注册操作中所述隔绝晶体管被导通,且在读取操作中所述隔绝晶体管被截止。
12.一种通讯系统,其特征在于,包括:
通讯缓冲电路,包括物理不可克隆函数装置,所述通讯缓冲电路用以提供所述物理不可克隆函数装置所产生的安全密钥,及利用所述安全密钥操纵传输数据以产生加密数据;及
第一通讯终端,耦接于所述通讯缓冲电路,并用以传送匹配请求至所述通讯缓冲电路以取得所述安全密钥,根据所述安全密钥将所述加密数据还原成所述传输数据,并根据所述传输数据执行对应功能。
13.如权利要求12所述的通讯系统,其特征在于:
所述安全密钥是在所述通讯缓冲电路接收到所述匹配请求时,由所述物理不可克隆函数装置产生。
14.如权利要求12所述的通讯系统,其特征在于:
所述通讯缓冲电路对所述传输数据的每一位及所述安全密钥的每一位执行互斥或运算以产生所述加密数据;及
所述第一通讯终端对所述加密数据的每一位及所述安全密钥的每一位执行互斥或运算以还原出所述传输数据。
15.如权利要求12所述的通讯系统,其特征在于:
所述通讯缓冲电路根据所述安全密钥对所述传输数据执行顺序逻辑操作以对调或变换所述传输数据的多个数据位的次序以产生所述加密数据。
16.如权利要求12所述的通讯系统,其特征在于所述第一通讯终端包括非挥发性存储器,用以储存所述安全密钥。
17.如权利要求12所述的通讯系统,其特征在于,还包括:
第二通讯终端,耦接于所述通讯缓冲电路,用以产生所述传输数据;
其中所述通讯缓冲电路是嵌入在所述第二通讯终端中。
18.一种通讯系统的操作方法,其特征在于,所述通讯系统包括通讯缓冲电路及第一通讯终端,所述方法包括:
所述第一通讯终端传送第一匹配请求至所述通讯缓冲电路;
所述通讯缓冲电路提供由物理不可克隆函数装置所产生的第一安全密钥至所述第一通讯终端;
所述第一通讯终端利用所述第一安全密钥操纵传输数据以产生第一加密数据;
所述第一通讯终端传送所述第一加密数据至所述通讯缓冲电路;及
所述通讯缓冲电路根据所述第一安全密钥将所述第一加密数据还原成所述传输数据。
19.如权利要求18所述的方法,其特征在于:
所述第一通讯终端利用所述第一安全密钥操纵所述传输数据以产生所述第一加密数据包括所述第一通讯终端对所述传输数据的每一位及所述第一安全密钥的每一位执行互斥或运算以产生所述第一加密数据;及
所述通讯缓冲电路根据所述第一安全密钥将所述第一加密数据还原成所述传输数据包括所述通讯缓冲电路对所述第一加密数据的每一位及所述第一安全密钥的每一位执行互斥或运算以还原出所述传输数据。
20.如权利要求18所述的方法,其特征在于所述通讯系统还包括第二通讯终端,且所述方法还包括:
所述第二通讯终端自所述通讯缓冲电路接收所述传输数据;及
所述第二通讯终端根据所述传输数据执行对应功能。
21.如权利要求18所述的方法,其特征在于所述通讯系统还包括第二通讯终端,且所述方法还包括:
所述第二通讯终端传送第二匹配请求至所述通讯缓冲电路;
所述通讯缓冲电路提供所述物理不可克隆函数装置所产生的第二安全密钥至所述第二通讯终端;
所述通讯缓冲电路利用所述第二安全密钥操纵所述传输数据以产生第二加密数据;及
所述第二通讯终端根据所述第二安全密钥将所述第二加密数据还原成所述传输数据。
22.如权利要求18所述的方法,其特征在于所述第一通讯终端还包括非挥发性存储器,及所述方法还包括所述第一通讯终端将所述第一安全密钥储存至所述非挥发性存储器。
23.如权利要求18所述的方法,其特征在于:
所述第一通讯终端利用所述第一安全密钥操纵所述传输数据以产生所述第一加密数据包括所述第一通讯终端根据所述第一安全密钥对所述传输数据执行顺序逻辑操作以对调或变换所述传输数据的多个数据位的次序以产生所述第一加密数据。
CN201811352768.XA 2017-11-24 2018-11-14 通讯系统及通讯系统的操作方法 Active CN110034932B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762590402P 2017-11-24 2017-11-24
US62/590,402 2017-11-24
US16/157,098 US11057223B2 (en) 2017-11-24 2018-10-11 Anti-counterfeit communication system
US16/157,098 2018-10-11

Publications (2)

Publication Number Publication Date
CN110034932A true CN110034932A (zh) 2019-07-19
CN110034932B CN110034932B (zh) 2022-07-22

Family

ID=63857699

Family Applications (3)

Application Number Title Priority Date Filing Date
CN201810875371.2A Active CN109841629B (zh) 2017-11-24 2018-08-03 每位多单元的非易失性存储器单元
CN201811264503.4A Pending CN109842103A (zh) 2017-11-24 2018-10-29 静电放电保护电路
CN201811352768.XA Active CN110034932B (zh) 2017-11-24 2018-11-14 通讯系统及通讯系统的操作方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN201810875371.2A Active CN109841629B (zh) 2017-11-24 2018-08-03 每位多单元的非易失性存储器单元
CN201811264503.4A Pending CN109842103A (zh) 2017-11-24 2018-10-29 静电放电保护电路

Country Status (5)

Country Link
US (3) US11063772B2 (zh)
EP (1) EP3490190B1 (zh)
JP (1) JP6621894B2 (zh)
CN (3) CN109841629B (zh)
TW (4) TWI683515B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10964708B2 (en) * 2018-06-26 2021-03-30 Micron Technology, Inc. Fuse-array element
US11164881B2 (en) * 2018-09-11 2021-11-02 Globalfoundries Singapore Pte. Ltd. Transistor device, memory arrays, and methods of forming the same
US11245680B2 (en) * 2019-03-01 2022-02-08 Analog Devices, Inc. Garbled circuit for device authentication
US11031779B2 (en) * 2019-06-14 2021-06-08 Ememory Technology Inc. Memory system with a random bit block
KR102364652B1 (ko) * 2019-08-01 2022-02-21 한국전자통신연구원 화이트박스 암호화를 이용한 puf 기반 사물인터넷 디바이스 인증 장치 및 방법
KR102607847B1 (ko) * 2019-08-06 2023-11-30 에스케이하이닉스 주식회사 반도체 메모리 장치
US11387242B2 (en) 2020-03-03 2022-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Non-volatile memory (NVM) cell structure to increase reliability
US11139006B1 (en) * 2020-03-12 2021-10-05 Ememory Technology Inc. Self-biased sense amplification circuit
US11527551B2 (en) * 2020-10-30 2022-12-13 Ferroelectric Memory Gmbh Memory cell arrangements and methods thereof
TWI785736B (zh) * 2020-11-16 2022-12-01 力旺電子股份有限公司 非揮發性記憶體之記憶胞
KR20230001802A (ko) 2021-06-29 2023-01-05 삼성전자주식회사 집적회로 소자
TWI844261B (zh) * 2022-02-11 2024-06-01 力旺電子股份有限公司 電阻式記憶胞及其相關的陣列結構
TWI842519B (zh) * 2022-07-12 2024-05-11 力旺電子股份有限公司 靜電放電電路
KR102593608B1 (ko) * 2022-09-15 2023-10-23 전남대학교산학협력단 집속 이온빔 공격 검출 방법 및 이를 위한 보안 회로

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0892519A2 (en) * 1997-07-17 1999-01-20 Pitney Bowes Inc. System and method for secure data transmission
CN1494252A (zh) * 2002-10-31 2004-05-05 华为技术有限公司 一种加密通讯方法和装置
CN102083019A (zh) * 2009-11-30 2011-06-01 徐克林 一种手机短信加密方法
CN103748828A (zh) * 2011-08-23 2014-04-23 西门子公司 用于安全传输数据的系统与方法
CN103856321A (zh) * 2012-12-07 2014-06-11 观致汽车有限公司 一种数据加密解密方法及其系统
US20140270177A1 (en) * 2013-03-15 2014-09-18 Ernie Brickell Hardening inter-device secure communication using physically unclonable functions
CN104521177A (zh) * 2011-12-06 2015-04-15 本质Id有限责任公司 使用单次注册用于基于存储器的puf的软判决误差校正
CN104798338A (zh) * 2012-12-27 2015-07-22 英特尔公司 用于在集成电路制造期间保护密钥制备的熔丝认证
US20170134176A1 (en) * 2014-04-09 2017-05-11 Ictk Co., Ltd. Authentication apparatus and method
US20170200508A1 (en) * 2016-01-08 2017-07-13 Sidense Corp. Puf value generation using an anti-fuse memory array
CN106972926A (zh) * 2017-03-29 2017-07-21 北京经纬恒润科技有限公司 一种无线汽车钥匙的加密解密方法、装置及系统
CN107169377A (zh) * 2017-04-29 2017-09-15 苏州芯动科技有限公司 一种基于puf的数据存储系统

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100232235B1 (ko) 1996-11-15 1999-12-01 김영환 비휘발성 메모리 장치
US6249410B1 (en) * 1999-08-23 2001-06-19 Taiwan Semiconductor Manufacturing Company ESD protection circuit without overstress gate-driven effect
US6556398B1 (en) * 1999-10-05 2003-04-29 Winbond Electronics Corporation Voltage tolerance ESD protection circuit
US6577481B2 (en) * 2000-11-07 2003-06-10 Texas Instruments Incorporated Cascoded NPN electrostatic discharge protection circuit
CN1153291C (zh) * 2001-03-28 2004-06-09 华邦电子股份有限公司 集成电路的静电保护电路
JP2002313949A (ja) * 2001-04-13 2002-10-25 Fuji Electric Co Ltd 過電圧保護回路
US7291887B2 (en) * 2002-06-19 2007-11-06 Windbond Electronics Corp. Protection circuit for electrostatic discharge
US7064978B2 (en) 2002-07-05 2006-06-20 Aplus Flash Technology, Inc. Monolithic, combo nonvolatile memory allowing byte, page and block write with no disturb and divided-well in the cell array using a unified cell structure and technology with a new scheme of decoder and layout
US7027276B2 (en) * 2004-04-21 2006-04-11 Taiwan Semiconductor Manufacturing Co., Ltd. High voltage ESD protection circuit with low voltage transistors
TWI261407B (en) * 2004-08-03 2006-09-01 Ememory Technology Inc Charge pump circuit
US7203045B2 (en) * 2004-10-01 2007-04-10 International Business Machines Corporation High voltage ESD power clamp
JP4800109B2 (ja) * 2005-09-13 2011-10-26 ルネサスエレクトロニクス株式会社 半導体装置
US8290150B2 (en) * 2007-05-11 2012-10-16 Validity Sensors, Inc. Method and system for electronically securing an electronic device using physically unclonable functions
JP5487966B2 (ja) 2007-07-03 2014-05-14 日本電気株式会社 データ暗号化/復号化処理方法およびデータ処理装置
US20090136038A1 (en) 2007-11-27 2009-05-28 Ememory Technology Inc. Apparatus for receiving encrypted digital data and cryptographic key storage unit thereof
TW200929781A (en) * 2007-12-24 2009-07-01 Princeton Technology Corp ESD protecting circuit
CN101599487B (zh) * 2008-06-05 2011-04-13 智原科技股份有限公司 静电放电检测电路与其相关方法
KR20100079960A (ko) 2008-12-31 2010-07-08 삼성전자주식회사 플래시 메모리 소자의 제조방법
US20130051552A1 (en) * 2010-01-20 2013-02-28 Héléna Handschuh Device and method for obtaining a cryptographic key
US8958245B2 (en) * 2010-06-17 2015-02-17 Ememory Technology Inc. Logic-based multiple time programming memory cell compatible with generic CMOS processes
CN102315633B (zh) * 2010-07-06 2014-04-23 瑞昱半导体股份有限公司 静电防护电路
US9001479B2 (en) * 2012-02-07 2015-04-07 Mediatek Inc. ESD protection circuit
CN102611093A (zh) * 2012-03-20 2012-07-25 上海艾为电子技术有限公司 静电放电电路
US8750502B2 (en) * 2012-03-22 2014-06-10 Purdue Research Foundation System on chip and method for cryptography using a physically unclonable function
US8908341B2 (en) * 2012-04-04 2014-12-09 Globalfoundries Singapore Pte. Ltd. Power clamp for high voltage integrated circuits
KR101978450B1 (ko) 2012-12-21 2019-05-14 에스케이하이닉스 주식회사 비휘발성 메모리 장치 및 그 제조방법
US9018691B2 (en) 2012-12-27 2015-04-28 Ememory Technology Inc. Nonvolatile memory structure and fabrication method thereof
WO2014112999A1 (en) * 2013-01-16 2014-07-24 Intel Corporation Grouping of physically unclonable functions
DE102013203415B4 (de) 2013-02-28 2016-02-11 Siemens Aktiengesellschaft Erstellen eines abgeleiteten Schlüssels aus einem kryptographischen Schlüssel mittels einer physikalisch nicht klonbaren Funktion
KR101488433B1 (ko) 2013-09-25 2015-02-03 숭실대학교산학협력단 Puf를 이용한 저장장치 및 저장장치의 인증 및 암호화 방법
US9236453B2 (en) 2013-09-27 2016-01-12 Ememory Technology Inc. Nonvolatile memory structure and fabrication method thereof
KR102132845B1 (ko) 2014-02-11 2020-07-13 에스케이하이닉스 주식회사 비휘발성 메모리 장치
US9508396B2 (en) 2014-04-02 2016-11-29 Ememory Technology Inc. Array structure of single-ploy nonvolatile memory
TWI569377B (zh) 2014-05-22 2017-02-01 力旺電子股份有限公司 非揮發性記憶體單元
CN105261618B (zh) 2014-05-30 2018-07-27 力旺电子股份有限公司 非挥发性存储器单元
US20160006348A1 (en) * 2014-07-07 2016-01-07 Ememory Technology Inc. Charge pump apparatus
JP6333702B2 (ja) 2014-10-28 2018-05-30 国立研究開発法人産業技術総合研究所 暗号鍵共有システムと暗号鍵共有方法
US9870939B2 (en) * 2014-11-30 2018-01-16 Globalfoundries Singapore Pte. Ltd. RC-stacked MOSFET circuit for high voltage (HV) electrostatic discharge (ESD) protection
CN104767383B (zh) * 2015-04-21 2017-07-14 苏州芯宽电子科技有限公司 一种低压四相位电荷泵升压电路
US9875378B2 (en) 2015-06-12 2018-01-23 QUALCOMOM Incorporated Physically unclonable function assisted memory encryption device techniques
FR3038416B1 (fr) 2015-06-30 2017-07-21 Maxim Integrated Products Dispositifs et procedes d'authentification bases sur des fonctions physiquement non clonables
EP3332402B1 (en) * 2015-08-06 2020-10-07 Intrinsic ID B.V. Cryptographic device having physical unclonable function
US20170126414A1 (en) * 2015-10-28 2017-05-04 Texas Instruments Incorporated Database-less authentication with physically unclonable functions
US9613714B1 (en) 2016-01-19 2017-04-04 Ememory Technology Inc. One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0892519A2 (en) * 1997-07-17 1999-01-20 Pitney Bowes Inc. System and method for secure data transmission
CN1494252A (zh) * 2002-10-31 2004-05-05 华为技术有限公司 一种加密通讯方法和装置
CN102083019A (zh) * 2009-11-30 2011-06-01 徐克林 一种手机短信加密方法
CN103748828A (zh) * 2011-08-23 2014-04-23 西门子公司 用于安全传输数据的系统与方法
CN104521177A (zh) * 2011-12-06 2015-04-15 本质Id有限责任公司 使用单次注册用于基于存储器的puf的软判决误差校正
CN103856321A (zh) * 2012-12-07 2014-06-11 观致汽车有限公司 一种数据加密解密方法及其系统
CN104798338A (zh) * 2012-12-27 2015-07-22 英特尔公司 用于在集成电路制造期间保护密钥制备的熔丝认证
US20140270177A1 (en) * 2013-03-15 2014-09-18 Ernie Brickell Hardening inter-device secure communication using physically unclonable functions
US20170134176A1 (en) * 2014-04-09 2017-05-11 Ictk Co., Ltd. Authentication apparatus and method
US20170200508A1 (en) * 2016-01-08 2017-07-13 Sidense Corp. Puf value generation using an anti-fuse memory array
CN106972926A (zh) * 2017-03-29 2017-07-21 北京经纬恒润科技有限公司 一种无线汽车钥匙的加密解密方法、装置及系统
CN107169377A (zh) * 2017-04-29 2017-09-15 苏州芯动科技有限公司 一种基于puf的数据存储系统

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
BASEL HALAK: "《Overview of PUF-based hardware security solutions for the internet of things》", 《IEEE》 *
YUE ZHENG: "《A New Event-driven Dynamic Vision Sensor based》", 《IEEE》 *
庞子涵: "《FPGA 物理不可克隆函数及其实现技术》", 《计算机辅助设计与图形学学报》 *

Also Published As

Publication number Publication date
TW201926872A (zh) 2019-07-01
TWI668834B (zh) 2019-08-11
US20190164981A1 (en) 2019-05-30
TW201926629A (zh) 2019-07-01
TWI683515B (zh) 2020-01-21
TWI660285B (zh) 2019-05-21
CN109841629B (zh) 2020-11-27
US11057223B2 (en) 2021-07-06
JP6621894B2 (ja) 2019-12-18
US20190165955A1 (en) 2019-05-30
US11063772B2 (en) 2021-07-13
TW201926580A (zh) 2019-07-01
EP3490190A1 (en) 2019-05-29
EP3490190B1 (en) 2021-01-13
CN110034932B (zh) 2022-07-22
US20190165572A1 (en) 2019-05-30
CN109842103A (zh) 2019-06-04
TWI681510B (zh) 2020-01-01
CN109841629A (zh) 2019-06-04
TW201926112A (zh) 2019-07-01
JP2019097158A (ja) 2019-06-20

Similar Documents

Publication Publication Date Title
CN110034932A (zh) 通讯系统及通讯系统的操作方法
US10284368B2 (en) Secure key storage
CN103383668B (zh) 片上系统、操作片上系统的方法和包括片上系统的设备
CN102138300B (zh) 消息认证码预计算在安全存储器中的应用
CN104798338B (zh) 用于在集成电路制造期间保护密钥制备的熔丝认证
US20180234413A1 (en) Authenticated Network
EP2506488B1 (en) Secure dynamic on-chip key programming
CN104252881A (zh) 半导体集成电路及系统
CN102339498B (zh) 具有个人认证密钥内部生成的如集成电路类型的电子装置的管理方法
CN109977702B (zh) 一种基于ds2432芯片的fpga设备加密认证系统
US11582033B2 (en) Cryptographic management of lifecycle states
CN102411694A (zh) 加密装置及存储器系统
CN106022169A (zh) 一种基于zynq小型密码机的加密保护方法及实现该方法的装置
CN105406957A (zh) 保护密码设备对抗实现攻击
US20160092703A1 (en) Mesh grid protection system
EP3203477B1 (en) Semiconductor apparatus and identification method of a semiconductor chip
US8645712B1 (en) Electronic circuit design copy protection
CN103378966A (zh) 安全动态片上密钥编程
CN113158203B (zh) 一种soc芯片、电路和soc芯片的外部数据读写方法
KR20190058302A (ko) 반도체 장치, 인증 시스템 및 인증 방법
CN103336919A (zh) 实现仪表加密验证控制功能的系统和方法
CN102110038B (zh) 一种安全类芯片的测试电路
CN205563549U (zh) 电路和安全系统
JP2013101442A (ja) マイクロコンピュータおよびデータ処理装置
CN101872297B (zh) 微处理器及限制存取的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant