TW201810377A - 化合物半導體裝置的製造方法 - Google Patents

化合物半導體裝置的製造方法 Download PDF

Info

Publication number
TW201810377A
TW201810377A TW106115072A TW106115072A TW201810377A TW 201810377 A TW201810377 A TW 201810377A TW 106115072 A TW106115072 A TW 106115072A TW 106115072 A TW106115072 A TW 106115072A TW 201810377 A TW201810377 A TW 201810377A
Authority
TW
Taiwan
Prior art keywords
substrate
layer
gan
semiconductor device
manufacturing
Prior art date
Application number
TW106115072A
Other languages
English (en)
Other versions
TWI770023B (zh
Inventor
佐藤拓
Original Assignee
愛德萬測試股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 愛德萬測試股份有限公司 filed Critical 愛德萬測試股份有限公司
Publication of TW201810377A publication Critical patent/TW201810377A/zh
Application granted granted Critical
Publication of TWI770023B publication Critical patent/TWI770023B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • H01L21/187Joining of semiconductor bodies for junction formation by direct bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7781Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with inverted single heterostructure, i.e. with active layer formed on top of wide bandgap layer, e.g. IHEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Plasma & Fusion (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Bipolar Transistors (AREA)

Abstract

本發明提供一種於N面形成電晶體元件的N面GaN系半導體裝置。支撐基板300與在成長用基板202上沿Ga極性方向至少積層電子渡越層、電子供給層而成的GaN磊晶基板200的Ga面214相向接合。將GaN磊晶基板200的至少成長用基板202去除,使GaN磊晶基板200的N面216露出。而且於N面216側形成半導體元件306。

Description

化合物半導體裝置的製造方法
本發明是有關於一種化合物半導體裝置的製造方法。
作為先前的矽系半導體器件的代替,正在進行可更高速動作的氮化物系化合物半導體裝置的開發。化合物半導體裝置中,尤其盛行適於GaN系半導體裝置的實用化的研究開發。
GaN系半導體選用六方晶作為晶體結構。通常,包含六方晶系半導體的半導體裝置中使用c面,GaN系半導體的c面存在Ga面(Ga極性、Ga-極性(Ga-polar))與N面(N極性、N-極性(N-polar))此兩個極性面。一般朝N極性方向的晶體成長困難,因此使用沿Ga極性方向成長的磊晶基板(晶圓)。圖1(a)為GaN系半導體裝置的剖面圖。
GaN系半導體裝置2r具備磊晶基板10。磊晶基板10具備成長用基板12、GaN層14、AlGaN層16。GaN層14為緩衝層及電子渡越層,於SiC等成長用基板12上沿Ga極性方向晶體成長,進而於其上藉由磊晶成長而形成有作為電子供給層的AlGaN層16。該GaN系半導體裝置中,Ga面出現於器件的表面,高電子移動性電晶體(High Electron Mobility Transistor,HEMT)等半導體元件形成於Ga面側。所述GaN系半導體裝置2r於無線通信的基地台等用途中正在實用化。本說明書中,將形成於圖1(a)的GaN系半導體裝置2r的電晶體(HEMT)稱為Ga面HEMT。
為了對HEMT進行高速化,存取電阻(access resistance)的減少成為重要的課題。存取電阻可理解為接觸電阻成分Rc與半導體電阻成分的串聯連接。此處,Ga面HEMT中,於GaN層14形成有通道18,結果作為電子供給層的AlGaN層16相對於汲極電極及源極電極的通道18而成為接觸阻礙,接觸電阻Rc變大。
另一方面,亦提出了於N面側形成半導體元件的GaN系半導體裝置2(非專利文獻1)。圖1(b)為GaN系化合物半導體裝置的剖面圖。本說明書中,將形成於圖1(b)的GaN系半導體裝置的電晶體稱為N面HEMT,與圖1(a)的Ga面HEMT區別。GaN系半導體裝置2s具備磊晶基板20。磊晶基板20具備成長用基板22、GaN層24、AlGaN層26及GaN層28。GaN層24為緩衝層,於SiC等成長用基板22上沿N極性方向晶體成長,進而於其上作為電子供給層的AlGaN層26磊晶成長。進而於AlGaN層26上藉由磊晶成長而形成有作為電子渡越層的GaN層28。
該GaN系半導體裝置2s中,HEMT的通道30形成於GaN層28。因此,成為能量障壁的AlGaN層26不會介於形成於表層側的汲極電極及源極電極與通道30之間,因此容易獲取歐姆接觸,可使接觸電阻Rc減小。進而,AlGaN層26相較於通道30而言配置於成長用基板22側,因此必然形成有背阻擋結構,短通道效應得到抑制。根據該些理由,理論上而言N面HEMT相較於Ga面HEMT而言高頻特性優異。 [現有技術文獻] [非專利文獻]
[非專利文獻1]森格泰屋塔姆、王文凱和優曼許K米什拉(Singisetti, Uttam, Man Hoi Wong, and Umesh K. Mishra)、「高性能N極性GaN增強型器件科學(High-performance N-polar GaN enhancement-mode device technology)」、半導體科學與技術(Semiconductor Science and Technology)28.7(2013):074006 [非專利文獻2]鐘燦濤和張國義(Zhong, Can-Tao, and Guo-Yi Zhang)、「通過金屬有機化學氣相沈積在鄰晶面藍寶石基板上的N極性GaN的成長(Growth of N-polar GaN on vicinal sapphire substrate by metal organic chemical vapor deposition)」
[發明所欲解決之課題] 然而,如非專利文獻2報告般,朝N極方向的晶體成長與朝Ga極方向的晶體成長相比格外困難,無法達到量產而停滯於基礎研究階段。另外所製作的晶體的品質存在問題,因此使用其製造的N面HEMT的特性亦遠不及理論上的期待值。
本發明是於所述狀況中而成者,作為其某形態的例示性目的之一,在於提供一種於N面形成有電晶體元件的GaN系半導體裝置。 [解決課題之手段]
本發明的某形態是有關於一種化合物半導體裝置的製造方法。該製造方法中,於積層於Ga極性方向的GaN磊晶基板的N面側形成有半導體元件。
根據該形態,不需要朝與Ga極性方向相比困難的N極性方向的晶體成長,因此可簡單或者廉價地製造N面GaN系半導體裝置。
支撐基板與GaN磊晶基板的Ga面相向接合。藉此,可不考慮GaN磊晶基板的晶體成長而選擇支撐基板的材料,因此材料選擇的自由度提高。接合包含熱壓接、擴散接合、超音波接合、表面活化接合法及利用接著劑的接著等。
GaN磊晶基板的N面亦可藉由於GaN磊晶基板的晶體成長時將成為基體的成長用基板及形成於成長用基板上的緩衝層去除而露出。藉此,可獲得晶體性良好的N面。
GaN磊晶基板亦可包含n型導電層、成為電子渡越層的第一GaN層、電子供給層及第二GaN層。GaN磊晶基板沿Ga極性方向依序積層有成為接觸層的n型導電層、電子渡越層及電子供給層。 藉由於n型導電層的N面使汲極電極及源極電極接觸,可使接觸電阻成分、進而存取電阻非常小,可形成高速的電晶體。另外,藉由預先於GaN磊晶基板形成n型導電層,而不需要n型導電層的再成長製程,因此可進一步降低化合物半導體裝置的製造成本。
本發明的另一形態為化合物半導體裝置的製造方法。該製造方法包括:將支撐基板與在成長用基板上沿Ga極性方向至少積層電子渡越層及電子供給層而成的GaN磊晶基板的Ga面相向接合的步驟;將GaN磊晶基板的至少成長用基板去除,使GaN磊晶基板的N面露出的步驟;以及於N面側形成半導體元件的步驟。
GaN磊晶基板亦可包含成長用基板、緩衝層、n型導電層、成為電子渡越層的第一GaN層、電子供給層、第二GaN層。n型導電層亦可包含n型Inx Aly Gaz N層(1≧x,y,z≧0、x+y+z=1)。 藉由於n型導電層的N面使汲極電極及源極電極接觸,可使接觸電阻成分、進而存取電阻非常小,可形成高速的電晶體。另外,藉由預先於GaN磊晶基板形成n型導電層,而不需要n型導電層的再成長製程,因此可進一步降低化合物半導體裝置的製造成本。
使N面露出的步驟亦可將成長用基板及緩衝層去除。
成長用基板亦可為Si基板。
成長用基板亦可藉由研磨及濕式蝕刻中的至少一者而被去除。
緩衝層亦可藉由乾式蝕刻而被去除。
支撐基板亦可為撓性基板或AlN基板、SiC基板、石墨基板、Cu基板、Si基板。就散熱性的觀點而言,有利的是AlN基板、SiC基板、石墨基板、Cu基板。於將Si基板設為支撐基板的情況下,亦可於Si基板上形成Si互補金屬氧化物半導體(complementary metal oxide semiconductor,CMOS)電路。該情況下,可廉價地實現CMOS與GaN系HEMT的混載器件。
再者,將以上構成要素的任意組合或本發明的構成要素或表現,在方法、裝置等之間相互置換,並且其作為本發明的形態亦有效。 [發明的效果]
根據本發明的某一形態,可提供一種N面GaN系半導體裝置。
以下,基於較佳的實施形態,一面參照圖式一面對本發明進行說明。對各圖式所示的同一或同等的構成要素、構件、處理標註同一符號,並適宜省略重複的說明。另外,實施形態並不限定發明而為例示,實施形態中記述的所有的特徵或其組合未必為發明的本質。
為了容易理解,有時適宜將圖式中記載的各構件的尺寸(厚度、長度、寬度等)擴大縮小。進而多個構件的尺寸未必表示該些的大小關係,圖式中即便某構件A描繪地比另一構件B厚,構件A亦可能比構件B薄。
圖2為實施形態中的GaN系半導體裝置100的剖面圖。GaN系半導體裝置100具備支撐基板110及GaN磊晶積層結構130。GaN磊晶積層結構130至少包含電子渡越層132與電子供給層134。GaN磊晶積層結構130亦可進而包含GaN層142。作為一例,電子渡越層132為GaN層,電子供給層134為AlGaN層,但並不作限定。
支撐基板110與GaN磊晶積層結構130、和GaN磊晶積層結構130的Ga面136相向接合。圖2中,GaN磊晶積層結構130的Ga面136與支撐基板110直接進行接合,但並不作限定,亦可於在該些間插入其它層的形態下間接地進行接合。接合可利用熱壓接、擴散接合、超音波接合、藉由真空中電漿照射使基板表面的懸空鍵(dangling bond)露出並進行接合的表面活化接合法、或者利用接著劑的接著等。此處的接合是指將原本不同的2個構件貼合,不包含晶體成長中的異型接合等。
於GaN磊晶積層結構130的N面138側形成有HEMT等電晶體、或電阻器、二極體等電路元件。通道140形成於電子渡越層132。關於電路元件的結構,只要使用公知技術即可,因此省略說明。
圖2的GaN系半導體裝置100與圖1(b)的GaN系半導體裝置2s於結構及製造方法中存在以下的不同點。
第1個不同點為如下方面:圖1(b)中磊晶基板20是沿N極性方向晶體成長而製造者,相對於此,圖2中GaN磊晶積層結構130是沿Ga極性方向晶體成長。即,GaN系半導體裝置100的特徵在於:於沿Ga極性方向積層的GaN磊晶基板的N面側形成有半導體元件。圖1(b)中晶體成長困難且必需朝N極性方向的基板成長,相對於此,圖2中利用朝Ga極性方向的晶體成長,因此可簡單或者廉價地製造N面GaN系半導體裝置。另外,朝Ga極性方向的晶體成長中,可獲得良好的晶體結構,因此相較於圖1(b)而言可實現良好的電晶體特性。
若對更細微的結構上的不同點進行說明,則圖1(b)中於GaN層24的與成長用基板22的界面並未出現在晶體成長的最表面所出現的原子層台階結構,相對於此,圖2中於GaN磊晶積層結構130的Ga面136側出現原子層台階結構。另外,圖2中具有越靠近N面138,貫穿位錯密度越高的結構,相對於此,圖1(b)中相反。
第2個不同點為圖2的支撐基板110與GaN的晶體成長時的成長用基板並無關係。即,圖1(b)中於成長用基板22上使GaN系半導體化合物晶體成長,因此作為成長用基板22,必須選擇對於GaN晶體而言晶格不匹配小的材料。相對於此,圖2的支撐基板110的材料可不考慮晶格而進行選擇。因此,支撐基板110可使用散熱性優異的AlN基板、SiC基板、Cu基板、鑽石基板等,或者可使用提供安裝方面的柔軟性的撓性基板。除此以外,亦可使用Si基板作為支撐基板110。於將Si設為支撐基板110的情況下,亦可於Si的支撐基板110形成SiCMOS電路,藉此可廉價地實現SiCMOS與GaN系HEMT的混載器件。
本發明以圖2的剖面圖的方式得以理解,或者涉及根據所述說明而引導出的各種裝置、器件、製造方法,但並不限定於特定的構成。以下,並非為了縮小本發明的範圍,而是為了有助於理解發明的本質或電路運作且將該些加以明確化,而對更具體的結構例及製造方法進行說明。
圖3(a)~(d)為表示N面GaN系半導體裝置的製造方法的圖。首先,如圖3(a)所示般,藉由沿晶體成長容易的Ga極性方向進行晶體成長(磊晶成長)而製造GaN磊晶基板(晶圓)200。GaN磊晶基板200包含成長用基板202、緩衝層204、n型導電層206、第一GaN層208、AlGaN層210、第二GaN層212。於緩衝層204、n型導電層206、第一GaN層208、AlGaN層210、第二GaN層212是藉由磊晶成長而於成長用基板202上沿Ga極性方向形成。於第二GaN層212的表層出現Ga面214。
第一GaN層208為圖2的電子渡越層132,AlGaN層210為圖2的電子供給層134。成長用基板202可使用與Ga面GaN系半導體裝置的磊晶基板中使用的材料相同的材料,例如Si、SiC、藍寶石等,但並不作限定。如後所述,成長用基板202於之後的步驟中被去除,因此較佳為選擇廉價及/或容易去除的材料,就該觀點而言可使用Si。緩衝層204例如為GaN。n型導電層206是用以使最終所形成的電晶體的汲極及源極接觸而插入的接觸層。
繼而,如圖3(b)所示般,以支撐基板300與GaN磊晶基板200的Ga面214相向的方式進行基板接合。該支撐基板300對應於圖2的支撐基板110。基板接合的方法並無特別限定。
繼而,如圖3(c)所示般,將GaN磊晶基板200的成長用基板202及緩衝層204去除,n型導電層206的N面216露出。包含剩餘的n型導電層206、第一GaN層208、AlGaN層210、第二GaN層212的積層結構302對應於圖2的GaN磊晶積層結構130。
例如,成長用基板202是藉由研磨及濕式蝕刻中的至少一者而被去除。於成長用基板202為Si的情況下,亦可藉由研磨將厚度減少後,藉由濕式蝕刻將剩餘的部分去除。繼而,利用結束點,藉由乾式蝕刻將緩衝層204去除。
繼而,如圖3(d)所示般,於積層結構302的N面216側形成有HEMT等電路元件。圖3(d)中,示出有HEMT。具體而言,於閘極區域中n型導電層206被蝕刻,而形成有閘極電極(G)。另外,於汲極區域、源極區域中,於n型導電層206上形成有汲極電極(D)、源極電極(S)。n型導電層206亦可為n型GaN層。
如圖3(d)所示般,藉由於n型導電層206的N面216使汲極電極(D)及源極電極(S)接觸,可使接觸電阻成分、進而存取電阻非常小,藉此可使HEMT高速化。即,可獲得作為接觸層的n型導電層206直接堆積於第一GaN層208上而成的結構,因此可實現0.1 Ωmm以下的低接觸電阻。
先前的半導體裝置的製造中,對於歐姆電極的形成,必需500℃~900℃的熱處理(歐姆合金)。相對於此,本實施形態中,作為退化半導體(degenerate semiconductor)的n型導電層206以接觸層的形式存在,因此形成於電極金屬與n型導電體之間的位能障壁的成長方向厚度極其薄,因此即便無高溫的合金歐姆,電子亦容易地通過通道,可實現低接觸電阻。即,可省略歐姆合金的處理。
另外,於不存在n型導電層206的情況下,歐姆電極的材料限定於Al系,相對於此,藉由設置n型導電層206,歐姆電極的材料的制約得以緩和。
進而,如圖3(a)所示般,藉由預先於GaN磊晶基板200形成n型導電層206,而不需要接觸層(n型導電層206)的再成長製程,因此可進一步降低化合物半導體裝置的製造成本。
另外,於GaN磊晶基板200的製造步驟中,於電子供給層134的晶體成長後製造電子渡越層132,因此可獲得良好的晶體。即,於使用圖1(b)的磊晶基板20的情況下,於使電子供給層晶體成長後,使作為電子渡越層的GaN層晶體成長,電子渡越層的晶體成長的溫度受到制約。作為一例,於採用InAlN(最佳成長溫度為700℃)作為電子供給層的情況下,之後的晶體成長必須於700℃左右下進行,作為電子渡越層的GaN層的晶體性(最佳成長溫度為1000℃)變差。相對於此,本實施形態中,於使作為電子渡越層的第一GaN層208晶體成長後,使電子供給層(InAlN)晶體成長,因此可於對於GaN層最佳的溫度條件下對第一GaN層208進行晶體成長,故而可獲得良好的晶體結構。
以上,基於實施形態對本發明進行了說明。該實施形態為例示,對於該些的各構成要素或各處理製程的組合存在各種變形例,而且此種變形例亦包含在本發明的範圍中對於本領域技術人員而言可理解。以下,對此種變形例進行說明。
圖3(a)~圖3(d)的製造方法中,於將GaN磊晶基板200與支撐基板300接合後,將成長用基板202及緩衝層204去除,但並不作限定。即,亦可於先將成長用基板202及緩衝層204去除而將N面216露出後,與支撐基板300接合。
圖3(a)的GaN磊晶基板200的製造步驟中,亦可於緩衝層204與n型導電層206之間插入具有多個原子層的厚度的金屬層(或者絕緣層或半導體層)等中間層,利用該中間層容易使緩衝層204與n型導電層206劈開,藉由劈開使N面216露出。
如圖3(d)所示般,較第二GaN層212靠下的層與HEMT結構並無直接關係,因此亦可於第二GaN層212與支撐基板300之間進而插入其他層。換言之,圖3(a)的GaN磊晶基板200亦可於第二GaN層212之上包含其他層,該情況下,第二GaN層212的Ga面214與支撐基板300亦可處於間接性的接合狀態。例如,圖3(a)中,於第二GaN層212之上,可於與支撐基板300接合時形成成為接著劑的層,亦可形成用以提高接合強度的層。或者亦可插入氮化硼(Boron Nitride,BN)等犧牲層等。
實施形態中,例示了AlGaN層作為電子供給層134,但並不作限定,例如亦可使用InAlN層或AlN層。
另外,圖3中用作接觸層的n型導電層206通常可包含n型Inx Aly Gaz N層(1≧x,y,z≧0、x+y+z=1)。進而,亦可將n型導電層206設為所謂的三層帽結構,例如亦可為n型GaN層、i型AlN層、n型GaN層的積層結構。
圖3(d)中,示出了D型(耗盡型、正常導通型)HEMT,但亦可使用公知的、或者將來可利用的技術而進行E型化。另外,亦可與閘極電極相關,形成金屬絕緣半導體(Metal-Insulator-Semiconductor,MIS)結構的器件。
圖3(a)~圖3(d)中,對不需要再成長的製造方法進行了說明,但並不作限定。例如,亦可製造省略了n型導電層206的GaN磊晶基板,將成長用基板202、緩衝層204去除而使第一GaN層208的N面露出後,藉由再成長形成n型導電層206,於其上形成汲極電極(D)、源極電極(S)。或者,亦可不形成n型導電層206而形成歐姆電極。
基於實施形態對本發明進行了說明,但實施形態並不限於表示本發明的原理、應用,對於實施形態而言,於不脫離申請專利範圍所規定的本發明的思想的範圍內准許大量的變形例或配置的變更。
10、20‧‧‧磊晶基板
12、22、202‧‧‧成長用基板
14、24、28、142‧‧‧GaN層
16、26、210‧‧‧AlGaN層
18、30、140‧‧‧通道
100、2r、2s‧‧‧GaN系半導體裝置
110、300‧‧‧支撐基板
130‧‧‧GaN磊晶積層結構
132‧‧‧電子渡越層
134‧‧‧電子供給層
136、214‧‧‧Ga面
138、216‧‧‧N面
200‧‧‧GaN磊晶基板
204‧‧‧緩衝層
206‧‧‧n型導電層
208‧‧‧第一GaN層
212‧‧‧第二GaN層
302‧‧‧積層結構
306‧‧‧半導體元件
D‧‧‧汲極電極
G‧‧‧閘極電極
Rc‧‧‧接觸電阻
S‧‧‧源極電極
圖1(a)、圖1(b)為GaN系半導體裝置的剖面圖。 圖2為實施形態中的GaN系化合物半導體裝置的剖面圖。 圖3(a)~圖3(d)為表示實施形態中的GaN系半導體裝置的製造方法的圖。
200‧‧‧GaN磊晶基板
202‧‧‧成長用基板
204‧‧‧緩衝層
206‧‧‧n型導電層
208‧‧‧第一GaN層
210‧‧‧AlGaN層
212‧‧‧第二GaN層
214‧‧‧Ga面
216‧‧‧N面
300‧‧‧支撐基板
302‧‧‧積層結構
306‧‧‧半導體元件
D‧‧‧汲極電極
G‧‧‧閘極電極
S‧‧‧源極電極

Claims (12)

  1. 一種化合物半導體裝置的製造方法,其特徵在於:於沿Ga極性方向積層而成的GaN磊晶基板的N面側形成半導體元件。
  2. 如申請專利範圍第1項所述的化合物半導體裝置的製造方法,其中支撐基板與所述GaN磊晶基板的Ga面相向接合。
  3. 如申請專利範圍第1項或第2項所述的化合物半導體裝置的製造方法,其中所述GaN磊晶基板的所述N面是藉由於所述GaN磊晶基板的晶體成長時將成為基體的成長用基板及形成於所述成長用基板上的緩衝層去除而露出。
  4. 如申請專利範圍第1項或第2項所述的化合物半導體裝置的製造方法,其中所述GaN磊晶基板包含n型導電層、成為電子渡越層的第一GaN層、電子供給層及第二GaN層。
  5. 如申請專利範圍第1項或第2項所述的化合物半導體裝置的製造方法,其中所述GaN磊晶基板沿Ga極性方向依序積層有成為接觸層的n型導電層、成為電子渡越層的GaN層及電子供給層。
  6. 一種化合物半導體裝置的製造方法,其特徵在於包括: 將支撐基板與在成長用基板上沿Ga極性方向至少積層電子渡越層及電子供給層而成的GaN磊晶基板的Ga面相向接合的步驟; 將所述GaN磊晶基板的至少所述成長用基板去除,使所述GaN磊晶基板的N面露出的步驟;以及 於所述N面側形成半導體元件的步驟。
  7. 如申請專利範圍第6項所述的化合物半導體裝置的製造方法,其中所述GaN磊晶基板包含所述成長用基板、緩衝層、n型導電層、成為所述電子渡越層的第一GaN層、所述電子供給層及第二GaN層。
  8. 如申請專利範圍第7項所述的化合物半導體裝置的製造方法,其中使所述N面露出的步驟將所述成長用基板及所述緩衝層去除。
  9. 如申請專利範圍第6項至第8項中任一項所述的化合物半導體裝置的製造方法,其中所述成長用基板為Si基板。
  10. 如申請專利範圍第6項至第8項中任一項所述的化合物半導體裝置的製造方法,其中所述成長用基板是藉由研磨及濕式蝕刻中的至少一者而被去除。
  11. 如申請專利範圍第7項或第8項所述的化合物半導體裝置的製造方法,其中所述緩衝層是藉由乾式蝕刻而被去除。
  12. 如申請專利範圍第6項至第8項中任一項所述的化合物半導體裝置的製造方法,其中所述支撐基板包含撓性基板、AlN基板、SiC基板、石墨基板、Cu基板及Si基板中的任一者。
TW106115072A 2016-06-20 2017-05-08 化合物半導體裝置及其製造方法 TWI770023B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016121845A JP7028547B2 (ja) 2016-06-20 2016-06-20 化合物半導体装置の製造方法
JP2016-121845 2016-06-20

Publications (2)

Publication Number Publication Date
TW201810377A true TW201810377A (zh) 2018-03-16
TWI770023B TWI770023B (zh) 2022-07-11

Family

ID=60660377

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106115072A TWI770023B (zh) 2016-06-20 2017-05-08 化合物半導體裝置及其製造方法

Country Status (3)

Country Link
US (1) US10115802B2 (zh)
JP (1) JP7028547B2 (zh)
TW (1) TWI770023B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7052503B2 (ja) * 2018-04-05 2022-04-12 日本電信電話株式会社 トランジスタの製造方法
US10636875B1 (en) * 2019-01-21 2020-04-28 Northrop Grumman Systems Corporation Localized tunneling enhancement for semiconductor devices
CN110310981B (zh) * 2019-07-08 2021-04-02 电子科技大学 氮面增强型复合势垒层氮化镓基异质结场效应管
JP7382804B2 (ja) * 2019-11-22 2023-11-17 三菱電機株式会社 半導体装置、半導体装置の製造方法、及び、電界効果型トランジスタ
WO2021120143A1 (zh) * 2019-12-20 2021-06-24 电子科技大学 一种柔性微波功率晶体管及其制备方法
CN113437145A (zh) * 2021-06-08 2021-09-24 苏州奥谱毫通电子科技有限公司 一种iii族氮化物晶体管的制备方法及晶体管
CN113471284A (zh) * 2021-07-01 2021-10-01 广东省科学院半导体研究所 N极性GaN晶体管结构的制备方法和半导体结构
CN114121657B (zh) * 2021-11-25 2023-10-31 深圳大学 一种氮化镓垂直结型场效应管的制备方法
CN114023646B (zh) * 2022-01-05 2022-04-22 季华实验室 一种高阻值GaN基HEMT器件及其制备方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000277724A (ja) 1999-03-26 2000-10-06 Nagoya Kogyo Univ 電界効果トランジスタとそれを備えた半導体装置及びその製造方法
JP4771510B2 (ja) * 2004-06-23 2011-09-14 キヤノン株式会社 半導体層の製造方法及び基板の製造方法
EP1932181A4 (en) * 2005-09-16 2009-06-17 Univ California ENRICHMENT FIELD EFFECT TRANSISTOR, GALLIUM NITRIDE / ALUMINUM NITRIDE AND N-POLARITY GALLIUM
US20090085065A1 (en) 2007-03-29 2009-04-02 The Regents Of The University Of California Method to fabricate iii-n semiconductor devices on the n-face of layers which are grown in the iii-face direction using wafer bonding and substrate removal
US7915643B2 (en) 2007-09-17 2011-03-29 Transphorm Inc. Enhancement mode gallium nitride power devices
JP2012513113A (ja) 2008-12-19 2012-06-07 ソイテック 歪み処理複合半導体基板及びそれを形成する方法
JP5587564B2 (ja) * 2009-06-19 2014-09-10 ルネサスエレクトロニクス株式会社 電界効果トランジスタおよび電界効果トランジスタの製造方法
KR101671793B1 (ko) * 2010-07-01 2016-11-04 삼성전자주식회사 반도체 발광소자 및 그 제조방법
JP5413338B2 (ja) 2010-09-14 2014-02-12 日立金属株式会社 トランジスタ用エピタキシャルウェハ
KR20120032258A (ko) * 2010-09-28 2012-04-05 삼성엘이디 주식회사 질화갈륨계 반도체소자 및 그 제조방법
JP2012156332A (ja) 2011-01-26 2012-08-16 Toshiba Corp 半導体素子
JP5866769B2 (ja) 2011-02-16 2016-02-17 富士通株式会社 半導体装置、電源装置及び増幅器
JP5762049B2 (ja) * 2011-02-28 2015-08-12 ルネサスエレクトロニクス株式会社 半導体装置
JP6322890B2 (ja) * 2013-02-18 2018-05-16 住友電気工業株式会社 Iii族窒化物複合基板およびその製造方法、ならびにiii族窒化物半導体デバイスの製造方法
JP6064628B2 (ja) * 2013-01-29 2017-01-25 富士通株式会社 半導体装置
JP5928366B2 (ja) 2013-02-13 2016-06-01 豊田合成株式会社 Iii族窒化物半導体の製造方法
US9006791B2 (en) 2013-03-15 2015-04-14 The Government Of The United States Of America, As Represented By The Secretary Of The Navy III-nitride P-channel field effect transistor with hole carriers in the channel
JP2015065241A (ja) * 2013-09-24 2015-04-09 ルネサスエレクトロニクス株式会社 半導体装置の製造方法および半導体装置
KR20170015285A (ko) * 2014-06-13 2017-02-08 인텔 코포레이션 층 이송에 의해 극성이 반전된 기판 상의 고 전자 이동도 트랜지스터 제조 프로세스
JP2016058512A (ja) 2014-09-09 2016-04-21 住友電気工業株式会社 エピ層付GaN膜複合基板およびその製造方法

Also Published As

Publication number Publication date
TWI770023B (zh) 2022-07-11
US10115802B2 (en) 2018-10-30
JP2017228577A (ja) 2017-12-28
US20170365689A1 (en) 2017-12-21
JP7028547B2 (ja) 2022-03-02

Similar Documents

Publication Publication Date Title
TWI770023B (zh) 化合物半導體裝置及其製造方法
TWI731077B (zh) 磊晶基板
TWI647846B (zh) 半導體裝置之製造方法及半導體裝置
JP4744109B2 (ja) 半導体装置とその製造方法
JP5696083B2 (ja) 窒化物半導体素子及びその製造方法
JP2009182107A (ja) 半導体装置
WO2012026396A1 (ja) 半導体素子用エピタキシャル基板、半導体素子、半導体素子用エピタキシャル基板の作製方法、および半導体素子の作製方法
JP2008166469A (ja) 窒化物半導体装置とその製造方法
JP5367429B2 (ja) GaN系電界効果トランジスタ
CN103828030A (zh) 半导体元件、hemt元件、以及半导体元件的制造方法
JP2020115525A (ja) 電界効果トランジスタの作製方法
JP5608969B2 (ja) 化合物半導体装置及びその製造方法
WO2019194042A1 (ja) トランジスタの製造方法
JP5415668B2 (ja) 半導体素子
JP2011171639A (ja) 半導体装置、半導体ウェハ、半導体装置の製造方法及び半導体ウェハの製造方法
JP2006286698A (ja) 電子デバイス及び電力変換装置
CN109285777A (zh) 具有n-极性氮化镓的外延衬底的形成方法
US11127743B2 (en) Transistor, semiconductor device, electronic apparatus, and method for producing transistor
JP2011210785A (ja) 電界効果トランジスタ、およびその製造方法
JP6166508B2 (ja) 半導体装置及び半導体装置の製造方法
JP6360239B2 (ja) 半導体装置の製造方法および半導体装置
JP2010010412A (ja) 半導体素子及びその製造方法
JP5857409B2 (ja) 化合物半導体装置及びその製造方法
JP6096523B2 (ja) 半導体装置とその製造方法
TW201937730A (zh) 半導體裝置