TW201251023A - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TW201251023A
TW201251023A TW101110439A TW101110439A TW201251023A TW 201251023 A TW201251023 A TW 201251023A TW 101110439 A TW101110439 A TW 101110439A TW 101110439 A TW101110439 A TW 101110439A TW 201251023 A TW201251023 A TW 201251023A
Authority
TW
Taiwan
Prior art keywords
type
region
semiconductor device
body region
mosfet
Prior art date
Application number
TW101110439A
Other languages
English (en)
Inventor
Keiji Wada
Takeyoshi Masuda
Misako Honaga
Toru Hiyoshi
Original Assignee
Sumitomo Electric Industries
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries filed Critical Sumitomo Electric Industries
Publication of TW201251023A publication Critical patent/TW201251023A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41741Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes

Description

201251023 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體裝置,更特定而言,本發明係 關於一種可一面抑制通道移動率之降低一面提高臨限電壓 . 之設定之自由度之半導體裝置。 【先前技術】 .近年來,為使半導體裝置之高耐壓化、低損耗化、及於 高溫環境下之使用等成為可能,正不斷推進作為構成半導 體裝置之材料之碳化矽之採用。碳化矽與先前以來廣泛用 作構成半導體裝置之材料之矽相比為帶隙較大之寬能帶隙 半導體。因此,藉由採用碳化矽作為構成半導體裝置之材 料,可達成半導體裝置之高耐壓化、及導通電阻之降低 等。又,採用碳化矽作為材料之半導體裝置與採用矽作為 材料之半導體裝置相比,亦具有於高溫環境下使用之情形 時之特性之降低較小之優勢。 使用此種碳化矽作為材料之半導體裝置中,例如於 MOSFET(Metal Oxide Semiconductor Field Effect Transistor s 金屬氧化物半導體場效應電晶體)或IGBT(Insulated Gate ^ Bipolar Transistor,絕緣閘雙極性電晶體)等以特定之臨限 電壓為界限控制於通道層中之反轉層之形成之有無,從而 導通及阻斷電流之半導體裝置中,關於臨限電壓之調整或 通道移動率之提高進行有各種各樣之研究(例如參照36卜 Hyung Ryu et al., "Critical Issues for MOS BasedPower Devices in 4H-SiC",Materials Science Forum, 2009 年, 162555.doc 201251023
Vols. 615-617, p 743-748(非專利文獻 1))。 先前技術文獻 非專利文獻 非專利文獻 1 : Sei-Hyung Ryu et al·,"Critical lssues for MOS BasedPower Devices in 4H-SiC", Materials Science Forum, 2009年,Vols. 615-617, p 743-748 【發明内容】 發明所欲解決之問題 此處’例如於N通道之MOSFET或IGBT等半導體裝置 中,形成有導電型為p型之p型主體區域,於該p型主體區 域内形成有通道層。而且,藉由提高p型主體區域中之p型 雜質(例如B(硼)、A1(鋁)等)之密度(摻雜密度),可使臨限 電壓偏移至正側,並可接近常斷開型,或者可設為常斷開 型。另一方面,於P通道之半導體裝置中,與上述1^通道之 情形相反地藉由提高n型主體區域中之η型雜質之密度,可 使臨限電壓偏移至負側,並可接近常斷開型,或者可設為 常斷開型。 ^ 但是,若利用此種方法調整臨限電壓,則有通道移動率 大幅下降之問題。其原因在於:藉由提高摻雜密度,由摻 雜劑所致之電子之散射變得顯著。因此’例如?型主體區 域之摻雜密度係設為例如lxl〇i6 cm.3〜4xl〇!6 cm_3左右。 其結果,於先前之半導體裝置中,有難以—面確保充分之 通道移動率一面自由設定臨限電壓’特別是難以接近常斷 開型’或者難以設為常斷開型之問題。 162555.doc -4- 201251023 本發明係為應對此種問題而製成者,其目的在於提供一 種可一面抑制通道移動率之下降一面提高臨限電壓之設定 之自由度之半導體裝置。 解決問題之技術手段 根據本發明而成之半導體裝置包含:包含碳化矽之基 板;形成於基板上,且具有相對於{0001}面之偏離角為 5〇。以上且65。以下之表面,且導電型為第1導電型之包含 碳化矽之半導體層;以及接觸於半導體層之上述表面而形 成之絕緣膜。半導體層係以包含與絕緣膜接觸之區域之方 式而形成,且包括導電型為不同於第1導電型之第2導電型 之主體區域。主體區域中之雜質密度為5xl016 cm·3以上。 而且’於夾持於主體區域與基板間之半導體層之區域中, 在垂直於半導體層之厚度方向之方向上相互分離配置之導 電型為第2導電型之區域以排列複數個之方式形成。 本發明者對一面抑制通道移動率之下降一面提高臨限電 壓之設定之自由度之方法進行了詳細之研究,結果獲得如 下之見解而想出本發明。 於先前之採用碳化矽作為材料之半導體裝置中,將於包 含碳化矽之半導體層上所形成之相對於{0001}面之偏離角 為8。以下左右之表面附近作為通道層利用。於此種半導體 裝置中’難以如上述般一面確保充分之通道移動率一面自 由設定臨限電壓。 但是’根據本發明者之研究,於採用相對於{0001}面之 偏離角成為特定之範圍之表面之附近形成有通道層之結構 162555.doc 201251023 之情形時,顯然主體區域之摻雜密度上升與通道移動率之 提高之相反關係大幅緩和。更具體而言,於採用以包括包 含碳化矽之半導體層之相對於{0001}面之偏離角為5〇〇以 上且65。以下之表面之方式形成主體區域,且在包含該表 面之區域中形成有通道層之結構之情形時,即便使主體區 域之掺雜密度上升亦可大幅抑制通道移動率之下降。 於本發明之半導體裝置中,以接觸於具有相對於{〇〇〇1} 面之偏離角為50。以上且65。以下之表面且包含碳化矽之半 導體層之該表面上之方式形成絕緣膜,並且以包含與該絕 緣膜接觸之區域之方式形成主體區域。即,於本發明之半 導體裝置中,以包含相對於{〇〇〇1}面之偏離角為5〇〇以上 且65。以下之表面之方式形成主體區域,藉此於包含該表 面之|域形成通道層。因此’即便於形成雜質密度為 5X10 Cm以上之較高摻雜密度之主體區域,使臨限電壓 偏移至正側之情形時,通道移動率之下降亦得到抑制。其 結果,根據本發明之半導體裝置,可提供—種可—面抑制 通道移動率之下降—面提高臨限電壓之設定之自 導體裝置。 再者,上述之「雜質」意指藉由導人至碳切中 多數載子之雜質。 進而,於本發明之半導體裝置中’於夾持於主體區域與 基板間之半導體層之區域中’在垂直於半導體層之厚度方 向之方向上相互分離配置之導電型為第2導電型之區域以 排列複數個之方式形成。即,於本發明之半導體裝置之半 162555.doc 201251023 導體層上’形成有超級接合(Super Junction)結構。其結 果’本發明之半導體裝置成為可一面維持所需之财塵一面 降低導通電阻之半導體裝置。 於上述半導體裝置中,上述半導體層之表面之偏離方位 與<01-10>方向所成之角度亦可成為5〇以下。 <01-10>方向係碳化矽基板上之代表性的偏離方位。例 如於製造平面型之MOSFETi情形時,於具有偏離方位接 近<01-10〉方向之主面之碳化矽基板上,藉由磊晶成長形 成半導體層,藉此上述半導體層之表面之偏離方位成為接 近<〇1-10>方向者。 於上述半導體裝置中,上述半導體層之表面之在<01_ 10>方向上相對於{03-38}面之偏離角亦可為_3。以上且5〇以 下。 藉此,可進一步提高通道移動率。此處,將相對於面方 位{03-38}之偏離角設為_3。以上且+5。以下,係基於調查通 道移動率與上述偏離角之關係而得之結果,即於該範圍内 可獲得特別高之通道移動率。 又’所胡「於<〇1_1〇>方向上相對於(〇3 38}面之偏離 角二,係投向包括<〇“〇>方向及<〇〇〇1>方向之平面上之上 述半導體層之表面之法線的正投影、與{Q3_38}面之法線所 f之角度’其4號於上述正投影相對於<〇M〇>方向接近平 行之If形時為正’於上述正投影相對於〈麵卜方向接近平 行之情形時為負。 再者,上述半導體層之表面之面方位’實質上更佳為 162555.doc 201251023 {03-38} ’上述半導體層之表面之面方位進而較佳為{〇3_ 3 8}。此處’所謂表面之面方位實質上為{〇3_38},意指考 慮到加工精度等實質上於將面方位視為{03-38}之偏離角 之範圍内包含表面之面方位,此情形之偏離角之範圍係例 如偏離角相對於{03-38}為±2。之範圍。藉此,可更加提高 上述通道移動率。 於上述半導體裝置中,上述半導體層之表面之偏離方位 與<-2110>方向所成之角度亦可成為5〇以下。 <-2110>方向與上述<01_10>方向同樣地,係碳化矽基板 上之代表性的偏離方位β而且,例如於製造平面型之 MOSFET之情形時,於具有偏離方位接近<_211〇>方向之主 面之碳化矽基板上’藉由磊晶成長形成半導體層,藉此上 述半導體層之表面之偏離方位成為接近<_2110>方向者。 於上述半導體裝置中,上述半導體層之表面亦可為碳化 矽之碳面側之面。 如此一來’可進而提高通道移動率。此處,六方晶體之 單晶碳化矽之(0001)面係定義為矽面,(000-1)面係定義為 碳面。即,於採用上述半導體層之表面之偏離方位與<01_ 10>方向之角度為5。以下之構成之情形時,藉由將上述半 導體層之表面設為接近(0-33-8)面者,可進而提高通道移 動率。 於上述半導體裝置中,上述主體區域中之雜質密度亦可 為 1 xio2。cm·3以下。 即便將主體區域中之雜質密度設為lxl02G cm·3以下,亦 162555.doc 201251023 可1充分之自由度設定臨限電壓。又,若㈣超過ΐχΐ〇20 cm·3之摻雜密度’則有產生晶質之惡化等問題之可能性。 上述半導體裝置亦可成為常斷開型。即便於如此將主體 區域之摻雜密度提高至成為常斷開型之程度之情形時,根 據本發明之半導體裝置可充分抑制通道移動率之下降。 於上述半導體裝置中,進而包含接觸於上述絕緣膜而配 置之閘極電極,該閘極電極亦可包含第2導電型之多晶 矽。即,於第2導電型為p型之情形時,閘極電極可製成2 含p型多晶妙者’於第2導電型為η型之情形時,閘極電極 可製成包含η型多晶矽者。所謂ρ型多晶矽,係指多數載子 為電洞之多晶矽,所謂η型多晶石夕,係指多數載子為電子 之多晶矽。如此一來,利用閘極電極之功函數控制半導體 裝置之臨限電壓,容易將半導體裝置設為常斷開型。 於上述半導體裝置中,進而包含接觸於絕緣膜上而配置 之閘極電極,該閘極電極亦可包含η型多晶矽。如此一 來’可提高半導體裝置之開關速度。 於上述半導體裝置中,上述絕緣膜之厚度亦可為25 nm 以上且70 nm以下。若上述絕緣膜之厚度未達25 nm,則於 動作中有產生絕緣擊穿之虞。另一方面,於上述絕緣膜之 厚度超過70 nm之情形時,需要將於使用該絕緣膜作為閘 極絕緣膜之情形時之閘極電壓之絕對值增大。因此,藉由 將上述絕緣膜之厚度設為25 nm以上且70 nm以下,可容易 地解決上述問題點。 於上述半導體裝置中’上述第1導電型為η型,第2導電 162555.doc 201251023 型為P型亦可《即,上述半導體裝置亦可為N通道型。如此 來,可提供一種將容易確保較高之移動率之電子作為多 數載子之半導體裝置。 於上述半導體裝置中,主體區域中之雜質密度亦可為 8x10“ cm·3以上且3xl〇丨8 cm-3以下。如此一來可於通常 之動作溫度下獲得〇〜5 V左右之臨限電壓。其結果,容易 將本案之半導體裝置與採用矽作為材料之半導體裝置進行 調換使用,並且可將半導體裝置穩定設為常斷開型。又, 藉由提高雜質密度可避免大幅之通道移動率之下降。 於上述半導體裝置中,於主體區域中接觸於絕緣膜之區 域中形成弱反轉層之臨限電壓,於室溫以上&1〇(rc以下 之溫度範圍内亦可為2 v以上。藉此,於通常之動作溫度 可更確實地維持吊斷開之狀態。此處,所謂室溫具體而 言為27°C » 於上述半導體裝置中,上述臨限電壓於1〇〇1下亦可為3 上藉此,即便於動作溫度為高溫之情形時,亦可更 確實地維持常斷開之狀態。 於上述半導體裝£中,上述臨限電塵於20〇t下亦可為! 、 藉此即便於動作溫度為更高溫之情形時,亦可 更確實地維持常斷開之狀態。 上述半。導體裝置中,上述臨限電塵之溫度相關性亦可 10 mV/ c以上。如此一來’可穩定維持常斷開之 於上述半導體裝置中 ’於室溫下之電子之通道移動率亦 162555.doc 201251023 可為30 cm /Vs以上。如此一來,容易充分抑制半導體裝置 之導通電阻。 於上述半導體裝置中’於HKTC下電子之通道移動率亦 可為50 cm2/Vs以上。藉此,即便於動作溫度為高溫之情形 時’亦可充分抑制半導體裝置之導通電阻。 於上述半導體裝置中,於15(TC下電子之通道移動率亦 可為40 cm2/Vs以上。藉此,即便於動作溫度為更高溫之情 形時’亦可充分抑制半導體裝置之導通電阻。 於上述半導體裝置中,電子之通道移動率之溫度相關性 亦可為-0.3 emWc以上。藉此,可穩定抑制半導體裝置 之導通電阻。 =上述半導體裝置中,半導體層與絕緣膜之界面上之障 壁两度亦可為2.2 eV以上且2.6 eV以下。 藉由增加障壁高度’可抑制流通於作為間極絕緣膜而發 揮作用之上述絕緣膜中之漏電流(穿隨電流)。但是,於上 述蟲晶成長層包含碳切之情形時1只將與絕緣膜之間 之障壁高度較大之結晶面採用為與絕緣膜接觸之面,則產 生通道移動率下降之問題。 對此,藉由採用障壁高度成為 而e 2上且2.6eV以下之結晶面作為與絕緣膜接觸之 壁::::制漏電流—面確保較高之通道移動[此種 =问度藉由採用包括相對於{_1}面之偏離角為5〇。以 5以下之表面之半導體層,可容易地達成。再者, 所謂障壁高度,係指半導體 之間之帶隙的大小。層之傳導帶與絕緣膜之傳導帶 162555.doc -11· 201251023 於上述半導體裝置中,於導通狀態下,作為形成於主體 區域中之通道層中之電阻值之通道電阻,亦可小於作為通 道層以外之半導體層中之電阻值之漂移電阻。藉此,可降 低半導體裝置之導通電阻。此種通道電阻與漂移電阻之關 係’藉由採用具有相對於{0001}面之偏離角為5〇。以上且 65°以下之表面之半導體層,可容易地達成。 上述半導體裝置可為DiMOSFET(Double Implanted mosfet,雙植入式金屬氧化物半導體場效應電晶體),亦 可為溝槽式MOSFET。本發明之半導體裝置可應用於包括 各種結構之半導體裝置。 發明之效果 自以上之說明明白’根據本發明之半導體裝置,可提供 一種可一面抑制通道移動率之下降一面提高臨限電壓之設 定之自由度之半導體裝置。 【實施方式】 以下’基於圖式說明本發明之實施形態。再者,對於在 以下之圖式中相同或者相當之部分附有相同之參照編號, 不重複其說明。又’於本說明書中’分別以□表示個別方 位、以 <> 表示集合方位、以()表示個別面、以丨丨表示集合 面。又,關於負指數,雖然結晶學上係將“_,,(橫杠)附於數 字之上,但於本說明書中,將負號附於數字之前。 (實施形態1) 首先,對作為本發明之一實施形態之實施形態1進行說 明。參照圖1,於本實施形態中作為半導體裝置(DiM〇SFET) 162555.doc 12 201251023 之MOSFET1包含··導電型為η型(第i導電型)之碳化矽基板 Π、作為包含碳化矽之導電型為η型之半導體層之漂移層 12、導電型為ρ型(第2導電型)之ρ型區域13、導電型為ρ型 之一對Ρ型主體區域14、導電型為η型之η+區域15、以及導 電型為ρ型之ρ+區域16。 漂移層12係形成於碳化矽基板η之一方之主面11Α上, 藉由包含η型雜質而導電型成為η型。包含於漂移層12之11 型雜質,例如為Ν(氮),係以低於包含於碳化矽基板η之η 型雜質之濃度(密度)而被包含。漂移層12係形成於碳化矽 基板11之一方之主面11Α上之磊晶成長層。 一對Ρ型主體區域14係於漂移層12中,以包含與碳化石夕 基板11側之主面相反側之主面12Α之方式相互分離而形 成,藉由包含Ρ型雜質(導電型為ρ型之雜質),而導電型成 為Ρ型。包含於ρ型主體區域14之ρ型雜質,例如為鋁(Α1)、 硼(Β)等。相對於主面12Α之{0〇〇1}面之偏離角成為5〇。以 上且65。以下。ρ型主體區域14中之雜質密度成為5χ1〇16 cnT3以上。 η+區域15係以包括上述主面12A,且由ρ型主體區域14包 圍之方式,形成於一對ρ型主體區域丨4之各自之内部。η+ 區域15係以高於包含於漂移層12之η型雜質濃度(密度)包含 η型雜質,例如Ρ等。Ρ+區域16係以包含上述主面12Α,且 由Ρ型主體區域14包圍’並鄰接於η+區域15之方式形成於 一對ρ型主體區域14之各自之内部β Ρ+區域16係以高於包 含於ρ型主體區域14中之ρ型雜質之濃度(密度)包含ρ型雜 162555.doc -13· 201251023 質’例如A1等。 Ρ型區域13係於夾持於ρ型主體區域14與碳化矽基板^間 之漂移層12之區域中,在垂直於漂移層丨2之厚度方向之方 向(沿碳化石夕基板11之主面11A之方向)上以相互分離之方 式排列配置有複數個。 更具體而s ’本實施形態中之MOSFET1之ρ型區域13具 有如下之特徵。再者,本發明之半導體裝置之構造並不限 疋於以下之態樣。p型區域13係以1個p型主體區域14對應1 個P型區域13之方式形成。又,鄰接之p型主體區域14彼此 之距離小於對應於各個p型主體區域14而配置之p型區域13 彼此之距離》進而,P型區域π係以接觸於p型主體區域14 之方式而形成》另一方面,p型區域13與碳化矽基板丨丨之 間形成有間隔。又,P型區域13具有棱柱體之形狀,更具 體而§具有長方體狀之形狀。 進而’參照圖1,MOSFET1包含作為閘極絕緣膜之閘極 氧化膜21、閘極電極23、一對源極接觸電極22、層間絕緣 膜24、源極配線25、汲極電極26、以及鈍化保護膜27。 閘極氧化膜21係以接觸於主面12A,並自一方之n+區域 15之上部表面延伸至另一方之n+區域15之上部表面之方式 形成於作為半導體層之漂移層12之主面12A上,且包含例 如二氧化矽(Si〇2)、Al2〇3等介電質。 閘極電極23係以自—方之n+區域15上延伸至另一方之口+ 區域15上之方式’接觸於閘極氧化膜21而配置。又,閘極 電極23包含添加有雜質之多晶矽、A卜W、Mo等導電體。 162555.doc 201251023 源極接觸電極22係自一對n+區域15之各自上向離開閘極 氧化膜21之方向延伸至p+區域16上,並且接觸於主面12八 而配置。又,源極接觸電極22係包含例如NixSiy(石夕化 鎳)、TixSiy(矽化鈦)、AlxSiy(矽化鋁)、或TixAlySiz(鋁鈦矽 化物)等可與n+區域15及p+區域16歐姆接觸之材料。 層間絕緣膜24係以於漂移層12之主面12A上包圍閘極電 極23,且自一方之p型主體區域14上延伸至另一方之p型主 體區域14上之方式形成,例如包含作為絕緣體之二氧化矽 (Si〇2)、氮化矽(SiN)等。 源極配線25係於漂移層12之主面12A上,包圍層間絕緣 膜24 ’且延伸至源極接觸電極22之上部表面上。又,源極 配線25包含A1等導電體,隔著源極接觸電極22與n+區域15 電性連接。 汲極電極26係接觸於與碳化矽基板丨丨上形成有漂移層i 2 之側相反側之主面11B而形成。該汲極電極26例如包含 NixSiy等可與碳化矽基板11歐姆接觸之材料,且與碳化石夕 基板11電性連接》 鈍化保護膜27係以於源極配線25上覆蓋源極配線25之方 式而形成。該鈍化保護膜2 7例如包含二氧化石夕、氣化石夕 (SiN)等絕緣體。 即’本實施形態中之DiMOSFET即MOSFET1包含:碳化 石夕基板11,形成於碳化石夕基板11上且具有相對於{〇〇〇])面 之偏離角為50。以上且65。以下之表面(主面12A),且導電 型為第1導電型(η型)之包含碳化矽之作為半導體層之漂移 162555.doc 15 201251023 層12;以及接觸於漂移層12之主面12A上而形成之作為絕 緣膜之閘極氧化膜21。漂移層12包括以包含與閘極氧化膜 21接觸之區域14A之方式而形成之導電型為第2導電型(p 型)之p型主體區域14。p型主體區域14中之雜質密度成為 5xl016 cm·3以上。而且,於夾持於p型主體區域14與碳化 矽基板11間之漂移層12之區域中,在垂直於漂移層12之厚 度方向之方向上相互分離配置之導電型為第2導電型(p型) 之p型區域13以排列複數個之方式形成。 其次’對MOSFET1之動作進行說明。參照圖i,若閘極 電極23之電壓為未達臨限電壓之狀態,即斷開狀態,則即 便對汲極電極26施加電壓,位於閘極氧化膜21之正下方之 p型主體區域14與漂移層12之間之pn接面亦成為逆向偏 壓,成為非導通狀態。另一方面,若對閘極電極23施加臨 限電壓以上之電壓,則於p型主體區域14之與閘極氧化膜 21接觸之附近即通道層上,形成反轉層。其結果,n+區域 15與漂移層12電性連接,於源極配線25與汲極電極26之間 流通電流。 此處,於MOSFET1中’於漂移層12上與碳化矽基板^ 相反側之主面12A之相對於{0001}面之偏離角成為5〇。以上 且65。以下。因此,於p型主體區域14中與閘極氧化膜21接 觸之區域14A之相對於{0001}面之偏離角成為5〇。以上且 65°以下,於該區域14A之附近形成有通道層。因此,即便 於形成p型雜質密度為5><10丨6 cm·3以上之較高摻雜密度之? 型主體區域14,使臨限電壓偏移至正側之情形時,亦可抑 162555.doc -16- 201251023 制上述通道層中之載子(電子)之移動率(通道移動率)之下 降、.·。果MOSFET1成為可一面抑制通道移動率之下降 一面使臨限電壓偏移至正侧,並可接近常斷開型,或者可 設為常斷開型之MOSFET。再者,就進而使臨限電壓偏移 至正側之觀點而言,於p型主體區域14中之p型雜質密度亦 可為lxio17 cm·3以上,進而亦可設為5><1〇17 cm·3以上。 進而,於M〇SFET1中,P型區域13係於夾持於p型主體 區域14與碳化矽基板11間之漂移層12之區域中,在垂直於 漂移層12之厚度方向之方向上以相互分離之方式排列配 置》即,於MOSFET1之漂移層12上,沿碳化矽基板丨丨之 主面11A之方向上形成有反覆配置有pn接面之超級接合構 造。根據藉由該pn接面所形成之空乏層之作用, MOSFET1具有較高耐壓。另一方面,因於漂移層12上未 形成P型區域13之區域成為電流之流路,故導通電阻降 低。其結果,MOSFET1成為可一面確保較高耐壓一面謀 求低損耗化之半導體裝置。 又’較佳為漂移層12之主面12A之偏離方位與<〇ι_ι 〇>方 向所成之角度成為5。以下。藉此,使用具有作為代表性的 偏離方位之<01-1 〇>方勺之偏離方位之碳化矽基板丨丨可容 易地製造MOSFET1。 進而,主面12A之<01-1〇>方向上相對於{03·38}面之偏 離角較佳為-3。以上且5。以下,主面12Α實質上更佳為{〇3_ 3 8}面。藉此,可進一步提高通道移動率。 另一方面’於上述MOSFET1中,主面12Α之偏離方位與 162555.doc 201251023 <-2110>方向所成之角度亦可成為5。以下。藉此,使用具 有作為代表性的偏離方位之<_211〇>方向之偏離方位之碳 化矽基板11可容易地製造MOSFET1。 進而’主面12A較佳為碳化矽之碳面側之面。藉此,可 進而提高通道移動率。 又’ P型主體區域14中之p型雜質密度較佳為lxl〇2〇 cm·3 以下。藉此,可抑制晶質之惡化等。 進而,MOSFET1亦可成為常斷開型。即便於如此將卩型 主體區域14之摻雜密度提高至成為常斷開型之程度之情形 時,根據上述MOSFET1,亦可充分抑制通道移動率之下 降。 又,於MOSFET1中,閘極電極23亦可包含p型多晶矽。 藉此’谷易將臨限電壓偏移至正侧,亦容易將 設為常斷開型。 進而,於MOSFET1中,閘極電極23亦可包含n型多晶 矽。如此一來,可提高MOSFET1之開關速度。 又,於MOSFET1中,於ρ型主體區域14*ρ型雜質密度 亦可為8xl016 cm·3以上且3x1〇u cm-3以下。如此一來於 通常之動作溫度下可獲得〇〜5 V左右之臨限電壓。其結 果,谷易將MOSFET1與採用石夕作為材料之m〇sfET進行調 換使用,並且可使MOSFET1穩定設為常斷開型。又,藉 由提高雜質密度可避免大幅之通道移動率之下降。 進而,於MOSFET1中,閘極氧化膜21之厚度亦可為25 nm以上且70 nm以下。若閘極氧化膜21之厚度未達25 162555.doc •18- 201251023 nm,則於動作中有產生絕緣擊穿之虞,另一方面若超過70 nm則需要增大閘極電壓。因此,較佳為將閘極氧化膜2 1之 厚度設為25 nm以上且70 nm以下。 又,於MOSFET1中,臨限電壓於室溫以上且100°C以下 之溫度範圍内亦可為2 V以上。藉此,於通常之動作溫度 下可更確實地維持常斷開之狀態。 進而,於MOSFET1中,臨限電壓於100°C下亦可為3 V 以上。藉此,即便於動作溫度為高溫之情形時,亦可更確 實地維持常斷開之狀態。 又,於MOSFET1中,臨限電壓於200°C下亦可為1 V以 上。藉此,即便於動作溫度為更高溫之情形時,亦可更確 實地維持常斷開之狀態。 進而,於MOSFET1中,臨限電壓之溫度相關性亦可為-1 0 mV/°C以上。如此一來,可穩定維持常斷開之狀態。 進而,於MOSFET1中,於室溫下之電子之通道移動率 較佳為30 cm2/Vs以上。藉此,容易充分抑制MOSFET1之 導通電阻。 又,於MOSFET1中,於100°C下之電子之通道移動率亦 可為50 cm2/Vs以上。藉此,即便於動作溫度為高溫之情形 時,亦可充分抑制MOSFET1之導通電阻。 進而,於MOSFET1中,於150°C下之電子之通道移動率 亦可為40 cm2/Vs以上。藉此,即便於動作溫度為更高溫之 情形時,亦可充分抑制MOSFET1之導通電阻。 又,於MOSFET1中,電子之通道移動率之溫度相關性 162555.doc -19- 201251023 亦可為·〇.3 cm2/Vs°C以上。藉此,可穩定抑制MOSFET1之 導通電阻》 進而,於MOSFET1中,於漂移層12與閘極氧化膜21之 界面上之障壁高度亦可為2_2 eV以上且2.6 eV以下。藉 此’可一面抑制漏電流,一面確保較高之通道移動率。 又,於MOSFET1中,於導通狀態下,作為形成於p型主 體區域14中之通道層中之電阻值之通道電阻,亦可小於作 為P型主體區域14以外之漂移層12中之電阻值之漂移電 阻。藉此,可降低MOSFET1之導通電阻。 其次,對實施形態1中之MOSFET1之製造方法之一例, 參照圖2〜圖11進行說明。參照圖2,於本實施形態中之 MOSFET1之製造方法中,首先作為步驟(si〇)實施基板準 備步驟。於該步驟(S10)中,參照圖3,準備具有相對於 {0001}面之偏離角為50。以上且65。以下之主面11A之碳化 矽基板11。 其次’作為步驟(S20)實施磊晶成長步驟。於該步驟 (S20)中,參照圖3,藉由磊晶成長而於碳化矽基板〗〗之一 方之主面11A上形成包含碳化矽之漂移層12。 其次,作為步驟(S30)實施p型區域形成步驟。於該步驟 (S30)中,參照圖3及圖4,實施用以形成p型區域13之離子 植入。具體而言,例如藉由將A1(鋁)離子植入至漂移層 12,而形成?型區域U。A1離子係例如以成為ΐχΐ〇ι6 Cf3 左右之濃度(密度)植入。 此處,漂移層12之厚度需根據必需之耐壓而決定。因 162555.doc •20* 201251023 此,以增加漂移層12之厚度之目的,亦可反覆實施上述步 驟(S20)及(S30)。即,參照圖5及圖6,於形成有p型區域13 之漂移層12上,進而藉由磊晶成長而形成漂移層12後,藉 由離子植入而形成p型區域丨3,藉此可增加漂移層^及卩型 區域13之厚度》 其次,作為步驟(S40)實施p型主體區域形成步驟。於該 步驟(S40)中,參照圖7,例如藉由將八丨離子植入至漂移層 12中,而形成p型主體區域14。其次,作為步驟(s5〇)實施 η區域形成步驟。於s亥步驟(S5〇)中參照圖7,例如藉由 將p(磷)離子植入至p型主體區域14中,而於P型主體區域 14内形成n+區域15。進而,作為步驟(S6〇)實施p+區域形成 步驟。於該步驟(S60)中,參照圖7,例如藉由將八丨離子植 入至P型主體區域14中,而於p型主體區域14内形成〆區域 16。用以形成上述p型區域13、p型主體區域μ、〆區域b 及P+區域16之離子植入,係例如可於漂移層12之主面上形 成掩模層而實施,該掩模層包含二氧化矽(Si〇2),且於應 實施離子植入之所需之區域上具有開口。 其次,作為步驟(S70)實施活化退火步驟。於該步驟 (S70)中,例如於氬氣等惰性氣體,境中實施加熱至 1700〜18〇〇°C左右並保持5〜30分鐘之熱處理。藉此,於上 述步驟(S30)〜(S60)中植入之雜質(離子)活化。 、 其次,作為步驟(S80)實施閘極氧化膜形成步驟。於該 步驟⑽0)中’參照圖7及圖8,例如藉由於氧氣環境中實< 施加熱至i10(TC〜130(rc並保持60分鐘左右之熱處理而 162555.doc 21 · 201251023 形成氧化膜(閘極氧化膜)21。 於該步驟(S80)之後’亦可實施Ν〇退火步驟。於該步驟 中,作為環境氣體採用-氧化氮(Ν〇)氣體,於該環境氣體 中實施加熱之熱處理。作為該熱處理之條件,例如可採用 於1 loot以上幻3GGt:以下之溫度中保持6G分鐘左右之條 件。藉由此種熱處理,於氧化膜21與漂移層12之界面區域 中導入氮原子。藉此,可抑制於氧化膜21與漂移層12之界 面區域中之界面態位之形成,從而提高最終所得之 MOSFET1之通道移動率。再者,雖然此處對採用使用Μ。 氣體作為環境氣體之製程之情形進行了說明,但是亦可採 用使用可於氧化膜21與漂移層12之界面區域中導入氮原子 之其他氣體之製程。 其次,亦可實施Ar退火步驟。於該步驟中,採用氬(Ar) 氣作為環境氣體,於該環境氣體中實施加熱之熱處理。作 為该熱處理之條件,例如可採用以下條件:於上述退 火步驟中之加熱溫度以上,且未達氧化膜21之熔點之溫度 (具體而&為1100°c 〜130(rc左右之溫度)下保持6〇分鐘。 藉由此種熱處理,可進而抑制於氧化膜21與漂移層12之界 面區域中之界面態位之形成,從而提高最終所得之 MOSFET1之通道移動率。再者,雖然此處對採用使用 氣作為環境氣體之製程之情形進行了說明,但是亦可採用 使用氮氣等其他惰性氣體代替^氣體之製程。 其次,作為步驟(S90)實施閘極電極形成步驟。參照圖8 及圖9 ’於該步驟(S9〇)中’例如藉由Lpcvj^Low pressure 162555.doc -22- 201251023
Chemical Vapor Deposition,低壓化學蒸氣沈積)法形成多 晶矽膜(導電體膜)後,藉由光微影法形成掩模,進而藉由 RIE(Reactive Ion Etching ’反應式離子蝕刻)等蝕刻對該多 晶矽膜進行加工,藉此形成閘極電極23,該閘極電極23包 含添加有高濃度雜質之導電體之多晶矽。 其次,作為步驟(S 100)實施層間絕緣膜形成步驟。於該 步驟(S100)中,參照圖9,例如藉由p(piasina)-CVD法,以 於主面12A上包圍閘極電極23之方式形成作為絕緣體之包 含Si〇2之層間絕緣膜24。層間絕緣膜24之厚度例如可設為 1 μιη左右。其次,參照圖10 ’藉由光微影法及蝕刻,於下 述之步驟(S 110)中去除應形成有源極接觸電極22之區域之 層間絕緣膜24與氧化膜21。藉此,層間絕緣膜24成形為所 需之形狀。 其次’作為步驟(S110)實施歐姆接觸電極形成步驟。於 該步驟(S 110)中,參照圖10 ’例如將藉由蒸鍵法所形成之 鎳(Ni)膜加熱並矽化物化,藉此形成源極接觸電極22及汲 極電極26 ^ 其次,作為步驟(S 12 0)實施源極配線形成步驟。於該步 驟(S120)中’參照圖10及圖11,例如藉由蒸锻法,以於主 面12 A上包圍層間絕緣膜24 ’並且延伸至n+區域1 $及源極 接觸電極22之上部表面上之方式形成作為導電體之源極配 線25。該源極配線25例如可藉由依序蒸鍍厚度為5〇〜2〇〇 nm之Ti(鈦)、厚度為2〜8 μιη之A1或AlSi而形成。 其次,作為步驟(S130)實施鈍化保護膜形成步驟。於該 162555.doc -23- 201251023 步驟(S130)中,參照圖n及圖丨,以覆蓋源極配線25之方 式形成鈍化保護膜27❶鈍化保護膜27之形成,例如可藉由 形成厚度為0.5〜3 μπι左右之包含Si〇2、siN、聚醯亞胺等 絕緣體之膜而實施。根據以上之順序,完成本實施形態中 之 MOSFET1 〇 (實施形態2) 其-人’對作為本發明之其他實施形態之實施形態2進行 說明。作為實施形態2中之半導體裝置之MOSFET3,係包 含與和絕緣膜(閘極氧化膜)接觸之半導體層之表面之面方 位、p型主體區域之p型雜質密度及形成於漂移層之超級接 合構造相關之方面’基本而言藉由具有與上述實施形態1 中之MOSFET1同樣之構造’而同樣地動作、發揮同樣之 效果。 即’參照圖12,實施形態2中之MOSFET3係沿形成於半 導體層上之溝槽形成有通道層之溝槽MOSFET,其包含: 導電型為η型之碳化矽基板31、包含碳化石夕且導電型為n型 之半導體層即漂移層32、導電型為ρ型之ρ型區域33、導電 型為Ρ型之ρ型主體區域34、導電型為η型之η+區域35、以 及導電型為ρ型之ρ+區域36。 漂移層32係形成於碳化矽基板31之一方之主面31Α上, 藉由包含η型雜質而導電型成為η型。包含於漂移層32中之 η型雜質’例如為氮’係以低於包含於碳化矽基板3〗中之η 型雜質之濃度(密度)而被包含。漂移層32係形成於碳化矽 基板31之一方之主面31Α上之磊晶成長層。 162555.doc 24· 201251023 於該漂移層32上形成有溝槽39,其具有自與碳化石夕基板 3 1相反側之面朝向碳化矽基板3 1側寬度逐漸變窄之錐形形 狀。 p型主體區域34係以包含於漂移層32上與碳化石夕基板3ι 側之主面相反侧之主面3 2 A,並且包含於溝槽3 9之表面上 露出之表面34A之方式形成,藉由包含p型雜質,而導電型 成為p型。包含於P型主體區域34之p型雜質係例如鋁、侧 等。相對於表面34A之{0001}面之偏離角成為5〇。以上且 65。以下。p型主體區域34中之雜質密度成為5χ1〇丨6 cm_3以 上。 n+區域35以包含上述主面32A之方式形成於p型主體區域 34之内部。n+區域35係以高於包含於漂移層32中之n型雜 質之濃度(密度)而含有η型雜質,例如p等β p+區域刊係包 含上述主面32A,且以鄰接於n+區域35之方式形成於p型主 體區域34之内部。〆區域36係以高於包含於?型主體區域 34中之p型雜質之濃度(密度)而含有p型雜質,例如a丨等。 上述溝槽39係以貫通n+區域35及p型主體區域“直至漂移 層32之方式而形成。 P型區域33係於夾持在p型主體區域34與碳化矽基板31間 之漂移層32之區域中,以在與漂移層32之厚度方向垂直之 方向(沿碳化矽基板31之主面31A之方向)上相互分離之方 式而排列配置。 更具體而言,本實施形態中之M〇SFET3之p型區域33具 有如下之特徵◊再者’本發明之半導體裝置之結構並不限 162555.doc •25- 201251023 定於以下之態樣。p型區域3 3係沿溝槽3 9延伸之方向以相 互分離之方式排列配置有複數個。又,p型區域33以接觸p 型主體區域34之方式而形成。另一方面,於p型區域33與 碳化矽基板3 1之間形成有間隔。 進而’參照圖12 ’ MOSFET3包含:作為閘極絕緣膜之 閘極氧化膜4 1、閘極電極43、源極接觸電極42、層間絕緣 膜44、源極配線45、汲極電極46、及鈍化保護膜(未圖 示)。 閘極氧化膜41係以覆蓋溝槽39之表面,並且延伸至主面 32 A上之方式而形成,例如包含二氧化石夕(si〇2)。 閘極電極43係以填充溝槽39並且延伸至主面32A上之方 式,接觸於閘極氧化膜41而配置。閘極電極43包含添加有 雜質之多晶矽、或者A1等導電體。 源極接觸電極42係藉由自n+區域35上延伸至p+區域36上 而接觸並配置於n+區域35及p+區域36上。又,源極接觸電 極42包含例如NixSiy(矽化鎳)、TixSiy(矽化鈦)、AUSiy(矽 化銘)、或TixAlySiz(鋁鈦矽化物)等可與n+區域35及p+區域 36歐姆接觸之材料。 層間絕緣膜44係以於漂移層32之主面32 A上包圍閘極電 極43 ’並將閘極電極43與源極接觸電極42分離之方式形 成’例如含有作為絕緣體之二氧化矽(Si02)。 源極配•線45係於漂移層32之主面32A上包圍層間絕緣膜 44’且延伸至源極接觸電極42之上部表面上。又,源極配 線45包含A1等導電體,隔著源極接觸電極42與n+區域35電 162555.doc •26· 201251023 性連接。 汲極電極46係接觸於碳化石夕基板3 1上與漂移層32形成側 相反側之主面3 1B而形成。該沒極電極46包含例如Nix S iy等 可與碳化>6夕基板3 1歐姆接觸之材料,與碳化石夕基板31電性 連接。 鈍化保護膜(未圖示)係以於源極配線45上覆蓋源極配線 4 5之方式而形成。純化保護膜包含例如二氧化石夕等絕緣 體。 即’作為本貫施形態中之溝槽]V10SFET之MOSFET3包 含:碳化矽基板3 1 ;形成於碳化矽基板3丨上、且具有相對 於{0001}面之偏離角為50。以上且65。以下之表面(表面 34A) ’作為導電型為第!導電型(11型)之包含碳化矽之半導 體層之漂移層32;以及作為接觸並形成於漂移層32之表面 34A上之絕緣膜之閘極氧化膜41。漂移層32係以包含與閘 極氧化膜41接觸之表面34A之方式形成,且包含導電型為 第2導電型(p型)之p型主體區域34型主體區域34中之雜 質捃度成為5xl016 cm 3以上。而且,於夾持於p型主體區 域34與碳化矽基板31間之漂移層32之區域中,在垂直於漂 移層32之厚度方向之方向上相互分離配置之導電型為第2 導電型(P型)之p型區域33以排列複數個之方式形成。 此處,於MOSFET3中,相對於p型主體區域34中與閘極 氧化膜41接觸之表面34A之{0001}面之偏離角成為5〇。以上 且65。以下,於該表面34A之附近形成有通道層。因此,即 便於形成p型雜質密度為5xl〇丨6 cm-3以上之較高摻雜密度 162555.doc 27- 201251023 之P型主體區域34,使臨限電壓偏移至正側之情形時亦 可抑制上述通道層中之載子(電子)之移動率(通道移動旬 之下降。其結果,M0SFET3成為可一面抑制通道移動率 之下降-面使臨限電Μ偏移至正側,並可接近常斷開型, 或者設為常斷開型之MOSFET。 進而,於MOSFET3中,ρ型區域33係於夾持於ρ型主體 區域34與碳化矽基板31間之漂移層32之區域中,在垂直於 漂移層32之厚度方向之方向上以相互分離之方式排列配 置。即,於MOSFET3之漂移層32上,形成有沿溝槽39延 伸之方向上重複配置有ρη接面之超級接合構造。根據藉由 該ρη接面所形成之空乏層之作用,MOSFET3具有較高对 壓。另一方面,由於漂移層32上未形成ρ型區域33之區域 成為電流之流路,故導通電阻降低。其結果,m〇SFET3 成為可一面確保較高耐壓一面謀求低損耗化之半導體裝 置。 其次,對實施形態2中之MOSFET3之製造方法之一例, 參照圖13〜圖22進行說明。參照圖13,於本實施形態中之 MOSFET3之製造方法中,首先,作為步驟(S210)實施基板 準備步驟。於該步驟(S210)中,參照圖14,準備具有相對 於{0001}面之偏離角為2。以上10。以下之主面31A之碳化石夕 基板3 1。 其次,作為步驟(S220)實施磊晶成長步驟。於該步驟 (S220)中,參照圖14,藉由磊晶成長而於碳化矽基板31之 一方之主面31A上形成包含碳化矽之漂移層32。 162555.doc • 28- 201251023 其次,作為步驟(S230)實施p型區域形成步驟。於該步 驟(S230)中,參照圖14及圖15,實施用以形成p型區域 之離子植入。具體而§,例如藉由將A1(鋁)離子植入至漂 移層32,而形成p型區域33。A1離子係例如以成為lxl〇!6 cm·3左右之濃度(密度)之方式植入。 此處,以增加漂移層32之厚度之目的,亦可反覆實施上 述步驟(S220)及(S230)。即,參照圖16及圖17,於形成有p 型區域33之漂移層32上,進而藉由磊晶成長而形成漂移層 32後,藉由離子植入而形成p型區域33,藉此可增加漂移 層32及p型區域33之厚度。 其次,作為步驟(S240)實施p型主體區域形成步驟。對 以下之步驟,基於表示相對於上述圖14〜圖17於垂直於碳 化矽基板31之主面31A之軸周圍旋轉9〇。之狀態之剖面之圖 18〜圖22進行說明。於步驟(824〇)中,參照圖以,例如藉 由將A1離子植入至漂移層32中,而形成p型主體區域 其次,作為步驟(S250)實施n+區域形成步驟。於該步驟 (S250)中,參照圖18,例如藉由將p(磷)離子植入至p型主 體區域34中,而於P型主體區域34内形成n+區域35。進 而,作為步驟(S260)實施〆區域形成步驟。於該步驟 (S260)中,參照圖丨8,例如藉由將A〗離子植入至p型主體 區域34中,而於p型主體區域34内形成p+區域%。用以形 成上述P型區域33、P型主體區域34、n+區域35及p+區域36 之離子植入,係例如於漂移層32之主面上形成掩模層而實 施肩掩模層包含二氧化矽(Si〇2),且於應實施離子植入 162555.doc •29- 201251023 之所需之區域上具有開口。 其次’作為步驟(S270)實施活化退火步驟。於該步驟 (S270)中’例如於氬氣等惰性氣體環境中實施加熱至 1700〜1800 C左右並保持5〜30分鐘之熱處理。藉此,於上 述步驟(S230)〜(S260)中所植入之雜質(離子)活化。 其次’作為步驟(S275)實施溝槽形成步驟。於該步驟 (S275)中,例如使用於所需之區域中具有開口之包含二氧 化矽之掩模,藉由RIE等乾式蝕刻、或者使用鋁或溴等鹵 素系氣體之熱触刻、或者該等之組合等方法形成溝槽39。 具體而言,參照圖18及圖19,於n+區域35上中形成具有開 口之掩模後,形成貫通n+區域35及p型主體區域34、並且 沿碳化矽基板31之主面31A之方向(於圖19中紙面深度方 向)延伸之溝槽39。此時,以自溝槽之表面(斜面)露出之p 型主體區域34之表面34A之相對於{0001 }面之偏離角成為 5〇°以上且65。以下之方式,形成溝槽39。 其次’作為步驟(S280)實施閘極氧化膜形成步驟。於該 步驟(S280)中’參照圖19及圖20,例如藉由於氧氣環境中 實施加熱至ii〇〇t:〜130(rc並保持6〇分鐘左右之熱處理, 而形成氧化膜(閘極氧化膜)41。該氧化膜41係以覆蓋漂移 層32之主面32A ’並且亦覆蓋溝槽39之表面之方式形成。 於該步驟(S280)之後,亦可與實施形態1之情形同樣地實 施NO退火步驟及Ar退火步驟。 其次’作為步驟(S290)實施閘極電極形成步驟。參照圖 20,於該步驟(S290)中,首先,例如藉由LPCVD法以填充 162555.doc 30· 201251023 溝槽39之方式形成多晶矽膜(導電體膜)。其後,藉由光微 影法形成掩模,藉由RIE等蝕刻對該多晶矽膜進行加工, 形成閘極電極43,該閘極電極43包含作為添加有高濃度雜 質之導電體之多晶矽。 其次,作為步驟(S300)實施層間絕緣膜形成步驟。於該 步驟(S300)中,參照圖20,例如藉*p_CVD法,以於主面 32A上包圍閘極電極43之方式形成作為絕緣體之包含3丨〇2 之層間絕緣膜44。層間絕緣膜24之厚度例如可設為】μηι左 右。其次,參照圖21,藉由光微影法及蝕刻使層間絕緣膜 24成形為所需之形狀。 其次,作為步驟(S3 10)實施歐姆接觸電極形成步驟。於 該步驟(S3 10)中,參照圖21,例如對藉由蒸鍍法所形成之 錄(Ni)膜進行加熱並矽化物化’藉此形成源極接觸電極22 及汲極電極26。 其次’作為步驟(S320)實施源極配線形成步驟。於該步 驟(S320)中,參照圖21及圖22,例如藉由蒸鍍法,以於主 面32A上包圍層間絕緣膜44,並且延伸至源極接觸電極42 之上部表面上之方式形成作為導電體之源極配線45。該源 極配線45例如可藉由依序蒸鍍厚度為5〇〜2〇〇 nm之Ti(鈦)、 厚度為2~8 μιη之Al、AlSi而形成。 其次,作為步驟(S330)實施鈍化保護膜形成步驟。於該 步驟(S330)中,以覆蓋源極配線45之方式形成鈍化保護 膜。鈍化保護膜之形成,例如可藉由形成厚度〇. 5〜3 ^爪左 右之包含Si〇2、SiN、聚醯亞胺等絕緣體之膜而實施。根 162555.doc -31- 201251023 據以上之順序,完成於圖12中所示之本實施形態中之 MOSFET3。 應考慮此次所揭示之實施形態於全部方面均為例示,而 並非限制者。本發明之範圍並非由上述說明而是由申請專 利範圍所表示,且意圖包含與申請專利範圍均等之意思及 範圍内之所有變更。 產業上之可利用性 本發明之半導體裝置尤其可有效應用於要求提高臨限電 壓之設定之自由度之半導體裝置。 【圖式簡單說明】 圖1係表示實施形態1中之MOSFET之構造之概略剖面 圖。 圖2係表示實施形態1中之MOSFET之製造方法之概略之 流程圖。 圖3係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 圖4係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 圖5係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 圖6係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 圖7係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 162555.doc -32- 201251023 圖8係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 圖9係用於說明實施形態1中之MOSFET之製造方法之概 略剖面圖。 圖10係用於說明實施形態1中之MOSFET之製造方法之 概略剖面圖。 圖11係用於說明實施形態1中之MOSFET之製造方法之 概略剖面圖。 圖12係表示實施形態2中之MOSFET之構造之概略立體 圖。 圖13係表示實施形態2中之MOSFET之製造方法之概略 之流程圖。 圖14係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖15係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖16係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖17係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖18係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖19係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 162555.doc -33- 201251023 圖20係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖21係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 圖22係用於說明實施形態2中之MOSFET之製造方法之 概略剖面圖。 【主要元件符號說明】 1 MOSFET 3 MOSFET 11 碳化矽基板 11A 主面 11B 主面 12 漂移層 12A 主面 13 p型區域 14 p型主體區域 14A 區域 15 n+區域 16 p+區域 21 閘極氧化膜(氧化膜) 22 源極接觸電極 23 閘極電極 24 層間絕緣膜 25 源極配線 162555.doc • 34· 201251023 26 汲極電極 27 鈍化保護膜 31 碳化矽基板 31A 主面 31B 主面 32 漂移層 32A 主面 33 P型區域 34 P型主體區域 34A 表面 35 n+區域 36 p+區域 39 溝槽 41 閘極氧化膜(氧化膜) 42 源極接觸電極 43 閘極電極 44 層間絕緣膜 45 源極配線 46 沒極電極 162555.doc -35-

Claims (1)

  1. 201251023 七、申請專利範圍: 1. 一種半導體裝置(1,3),其包括: 包含碳化矽之基板(11,31); 形成於上述基板(11 ’ 31)上,具有相對於{〇〇〇1}面之 • 偏離角為5〇。以上且65。以下之表面(14Α,34Α),且導電 . ^為第1導電型之包含碳化石夕之半導體層(12, 32);以及 接觸於上述半導體層(12, 32)之上述表面(ΐ4Α,34α)而 形成之絕緣膜(21,41); 上述半導體層(12, 32)係以包括與上述絕緣膜(21, 41)接觸之區域之方式而形成,且其包括導電型為不同於 上述第1導電型之第2導電型之主體區域(14,34), 上述主體區域(14,34)中之雜質密度為5><1〇16 cm·3以 上, 於夾持於上述主體區域(14,34)與上述基板(π,31) 間之上述半導體層(12,32)之區域中,在垂直於上述半 導體層(12,32)之厚度方向之方向上相互分離配置之導 電型為上述第2導電型之區域(13,33)以排列複數個之方 式形成。 • 2.如請求項1之半導體裝置(1,3) ’其中上述表面(14A, 34A)之偏離方位與<〇1-1 〇>方向所成之角度成為5。以下。 3.如請求項2之半導體裝置(1,3),其中上述表面(14A, 34A)之在<01-10>方向上相對於{03-38}面之偏離角為_3〇 以上且5°以下。 4_如請求項1之半導體裝置(1,3),其中上述表面(14A, 162555.doc 201251023 34A)之偏離方位與<·2ΐΐ〇>方向所成之角度成為5。以下。 5. 如請求項1之半導體裝置(1,3),其中上述表面(14Α, 3 4 Α)係碳化石夕之碳面側之面。 6. 如請求項1之半導體裝置(1,3),其中上述主體區域 (14 ’ 34)中之雜質密度為lxl〇2〇 cin·3以下。 7. 如請求項1之半導體裝置(1,3),其係成為常斷開型。 8. 如凊求項1之半導體裝置(1,3),其中上述絕緣膜, 41)之厚度為25 nm以上且70 nm以下》 9. 如請求们之半導體裝置(1,3),其中上述第1電型為n 型’上述第2導電型為ρ型。 10. 如請求項9之半導體裝置(1,3),其中上述主體區域 (34)中之雜質密度為8x10丨6 cm.3以上且3X cm-3 以下。 162555.doc
TW101110439A 2011-06-07 2012-03-26 Semiconductor device TW201251023A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011126917A JP2012253293A (ja) 2011-06-07 2011-06-07 半導体装置

Publications (1)

Publication Number Publication Date
TW201251023A true TW201251023A (en) 2012-12-16

Family

ID=47292396

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101110439A TW201251023A (en) 2011-06-07 2012-03-26 Semiconductor device

Country Status (7)

Country Link
US (1) US20120313112A1 (zh)
EP (1) EP2720269A1 (zh)
JP (1) JP2012253293A (zh)
KR (1) KR20140012139A (zh)
CN (1) CN103503146A (zh)
TW (1) TW201251023A (zh)
WO (1) WO2012169224A1 (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5751146B2 (ja) * 2011-11-24 2015-07-22 住友電気工業株式会社 半導体装置およびその製造方法
JP5818099B2 (ja) * 2012-04-27 2015-11-18 国立研究開発法人産業技術総合研究所 半導体装置
JP2014003253A (ja) * 2012-06-21 2014-01-09 Sumitomo Electric Ind Ltd 炭化珪素半導体装置
JP5772842B2 (ja) 2013-01-31 2015-09-02 株式会社デンソー 炭化珪素半導体装置
WO2014132582A1 (ja) * 2013-02-28 2014-09-04 三菱電機株式会社 半導体装置
US9142668B2 (en) 2013-03-13 2015-09-22 Cree, Inc. Field effect transistor devices with buried well protection regions
US9240476B2 (en) 2013-03-13 2016-01-19 Cree, Inc. Field effect transistor devices with buried well regions and epitaxial layers
US9306061B2 (en) 2013-03-13 2016-04-05 Cree, Inc. Field effect transistor devices with protective regions
US9012984B2 (en) 2013-03-13 2015-04-21 Cree, Inc. Field effect transistor devices with regrown p-layers
US11721547B2 (en) * 2013-03-14 2023-08-08 Infineon Technologies Ag Method for manufacturing a silicon carbide substrate for an electrical silicon carbide device, a silicon carbide substrate and an electrical silicon carbide device
JP6284140B2 (ja) * 2013-06-17 2018-02-28 株式会社タムラ製作所 Ga2O3系半導体素子
US9024328B2 (en) 2013-07-02 2015-05-05 General Electric Company Metal-oxide-semiconductor (MOS) devices with increased channel periphery and methods of manufacture
US9748341B2 (en) * 2013-07-02 2017-08-29 General Electric Company Metal-oxide-semiconductor (MOS) devices with increased channel periphery
JP2015070192A (ja) * 2013-09-30 2015-04-13 サンケン電気株式会社 半導体装置の製造方法、半導体装置
JP5928429B2 (ja) 2013-09-30 2016-06-01 サンケン電気株式会社 半導体装置及びその製造方法
JP6098474B2 (ja) * 2013-10-24 2017-03-22 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6256148B2 (ja) * 2014-03-27 2018-01-10 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
CN106298926A (zh) * 2015-06-05 2017-01-04 北大方正集团有限公司 一种垂直双扩散金属氧化物半导体晶体管及其制作方法
JP2017059600A (ja) * 2015-09-14 2017-03-23 株式会社東芝 半導体装置及びその製造方法
CN107994074B (zh) * 2016-10-26 2021-06-08 深圳尚阳通科技有限公司 沟槽栅超结器件及其制造方法
CN113097305B (zh) * 2021-03-26 2022-11-08 深圳市金誉半导体股份有限公司 一种场效应管及其制备方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4843854B2 (ja) * 2001-03-05 2011-12-21 住友電気工業株式会社 Mosデバイス
TWI278090B (en) * 2004-10-21 2007-04-01 Int Rectifier Corp Solderable top metal for SiC device
JP4604241B2 (ja) * 2004-11-18 2011-01-05 独立行政法人産業技術総合研究所 炭化ケイ素mos電界効果トランジスタおよびその製造方法
JP2006351744A (ja) * 2005-06-15 2006-12-28 Fuji Electric Holdings Co Ltd 炭化珪素半導体装置の製造方法
JP4564509B2 (ja) * 2007-04-05 2010-10-20 株式会社東芝 電力用半導体素子
JP2009033036A (ja) * 2007-07-30 2009-02-12 Hitachi Ltd 半導体装置及びこれを用いた電気回路装置
US7989882B2 (en) * 2007-12-07 2011-08-02 Cree, Inc. Transistor with A-face conductive channel and trench protecting well region
JP5564781B2 (ja) * 2008-07-07 2014-08-06 住友電気工業株式会社 炭化ケイ素半導体装置およびその製造方法
JP5298691B2 (ja) * 2008-07-31 2013-09-25 住友電気工業株式会社 炭化ケイ素半導体装置およびその製造方法
EP2413364A4 (en) * 2009-03-27 2013-05-08 Sumitomo Electric Industries MOS TRANSISTOR AND METHOD FOR MANUFACTURING THE SAME
TW201108388A (en) * 2009-04-10 2011-03-01 Sumitomo Electric Industries Insulated gate field effect transistor
JP5531787B2 (ja) * 2010-05-31 2014-06-25 株式会社デンソー 炭化珪素半導体装置およびその製造方法

Also Published As

Publication number Publication date
EP2720269A1 (en) 2014-04-16
KR20140012139A (ko) 2014-01-29
WO2012169224A1 (ja) 2012-12-13
US20120313112A1 (en) 2012-12-13
JP2012253293A (ja) 2012-12-20
CN103503146A (zh) 2014-01-08

Similar Documents

Publication Publication Date Title
TW201251023A (en) Semiconductor device
JP5668576B2 (ja) 炭化珪素半導体装置
US9608074B2 (en) Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device
JP5994604B2 (ja) 炭化珪素半導体装置およびその製造方法
US9362121B2 (en) Method of manufacturing a silicon carbide semiconductor device
JP2012209422A (ja) Igbt
TW201210025A (en) Semiconductor device
US9786741B2 (en) Silicon carbide semiconductor device and method for manufacturing the same
US20130119407A1 (en) Method for manufacturing semiconductor device, and semiconductor device
WO2015019731A1 (ja) 炭化珪素半導体装置
JP5870672B2 (ja) 半導体装置
US9806167B2 (en) Method for manufacturing silicon carbide semiconductor device
JP2015056644A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
EP2947694B1 (en) Silicon carbide semiconductor device
JP2015153854A (ja) 炭化珪素半導体装置
JP2017011034A (ja) 炭化珪素半導体装置
JP2021077787A (ja) 炭化珪素半導体装置
US20120175638A1 (en) Semiconductor device
JP2014060272A (ja) 炭化珪素半導体装置およびその製造方法