TW200924028A - Method of manufacturing display device - Google Patents

Method of manufacturing display device Download PDF

Info

Publication number
TW200924028A
TW200924028A TW097130667A TW97130667A TW200924028A TW 200924028 A TW200924028 A TW 200924028A TW 097130667 A TW097130667 A TW 097130667A TW 97130667 A TW97130667 A TW 97130667A TW 200924028 A TW200924028 A TW 200924028A
Authority
TW
Taiwan
Prior art keywords
semiconductor film
microcrystalline semiconductor
film
forming
display device
Prior art date
Application number
TW097130667A
Other languages
English (en)
Other versions
TWI506677B (zh
Inventor
Shunpei Yamazaki
Sachiaki Teduka
Makoto Furuno
Satoshi Toriumi
Yasuhiro Jinbo
Koji Dairiki
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW200924028A publication Critical patent/TW200924028A/zh
Application granted granted Critical
Publication of TWI506677B publication Critical patent/TWI506677B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Chemical Vapour Deposition (AREA)
  • Liquid Crystal (AREA)

Description

200924028 九、發明說明 【發明所屬之技術領域】 本發明係關於一種顯示裝置的製造方法,特別關於將 薄膜電晶體使用於像素部的顯示裝置及其製造方法。 【先前技術】 近年來’藉由採用形成在具有絕緣表面的基板上的半 導體薄膜(其厚度大約爲幾nm及幾百nm)來構成薄膜電 晶體(T F T )的技術正受到關注。薄膜電晶體在如I c和電 光學裝置的電子裝置中獲得了廣泛應用,特別地,正在加 快開發作爲圖像顯示裝置的開關元件的薄膜電晶體。有的 薄膜電晶體利用非晶矽形成通道區域的半導體,有的薄膜 電晶體利用多晶砂。 另外’除了上述的兩種半導體之外,已知的還有由微 晶矽半導體形成通道區域的T F T (參照專利檔1及專利檔 2 )。與非晶矽相同,微晶矽利用電漿CVD法製造。例如 ’作爲利用電漿CVD法的微晶矽膜的製造方法,公開了 利用 30MHz 以上的 VHF ( Very High Frequency ;甚高頻 )帶的高頻的發明(參照專利檔3 )。 一般而言’在形成以微晶半導體膜爲通道形成區域的 底間型的薄膜電晶體的情況下,在閘絕緣膜介面上,具有 非晶結構的半導體膜被形成得薄,而會影響到薄膜電晶體 的電特性。爲了解決該問題,例如在專利文件4中,提供 了如下方法:使半導體膜的成膜速度不同,即在成膜初期 -5- 200924028 中使成膜速度減慢,然後提高成膜速度。 液晶面板藉由在被稱爲母玻璃的大面積基板上加工多 個面板之後,最終分斷爲適合於電視裝置或個人電腦的螢 幕的尺寸來製造。藉由從一個母玻璃提出多個面板,而降 低每一個面板的成本。在液晶電視機的市場上急劇地進行 螢幕尺寸(面板尺寸)的大型化和銷售價格下降。爲了提 高生產率以應對螢幕的大型化和價格的下降,近幾年來, 母玻璃的大面積化也被推動。 被稱爲第一代的1991年前後的典型的玻璃基板的尺 寸爲 300mmx400mm。之後,母玻璃的尺寸一直在擴大, 即第二代( 400mmx500mm)、第三代( 550mmx650mm) 、第四代(73 0mmx920mm)、第五代(1 OOOmmx 1 200mm )、第六代(2450mmx 1 8 50mm )、第七代(1 870mmx 2200mm )、第八代(2 0 0 0 m m χ 2 4 0 0 m m )、第九代( 2450mmx3050mm )、第十代( 2850mmx3050mm)陸續出 現。 專利檔1日本專利申請公開 Η 4-242724號公報 專利檔2美國專利第5 , 5 9 1 , 9 8 7號 專利檔3日本專利第3 20 1 4 92號公報 專利檔4日本專利申請公開 Η 7-94749號公報 然而,在減慢成膜速度並形成微晶半導體膜的情況下 ,導致如下問題:由於成膜速度減慢,在反應室中存在的 氧(〇)等的雜質元素等容易進入成膜的膜中,而由於氧 等的進入妨礙了晶化,由這種微晶半導體膜形成的薄膜電 -6- 200924028 晶體的電特性降低。 若母玻璃,即玻璃基板大面積化,則在該玻璃基 形成微晶矽膜,電漿CVD裝置的電極面積也大型化 此情況下,因爲反應室的內壁的面積也增大,所以在 矽膜的成膜時,雜質元素容易進入膜中。 另外,在玻璃基板的尺寸超過第六代之後,電漿 裝置的電極的尺寸接近於高頻電源的頻率的波長。例 當採用 27MHz的電源頻率時波長爲 1 1 00mm,當 60MHz的電源頻率時波長爲500mm,當採用120MHz 源頻率時波長爲25 0mm。在此情況下,明顯地呈現表 波的影響,因此在電漿CVD裝置的反應室內的電漿 分佈不均勻,而導致形成在玻璃基板上的薄膜的膜質 度的面內均勻性降低的問題。 【發明內容】 鑒於上述問題,本發明的目的在於提供即使使用 積的基板,電特性也高並可靠性優越的薄膜電晶體及 該薄膜電晶體的顯示裝置。 本發明的顯示裝置的製造方法之一,包括如下步 在基板上形成閘電極的步驟;在閘電極上形成閘絕緣 步驟:在閘絕緣膜上利用電漿CVD法形成微晶半導 的步驟;以及在微晶半導體膜上形成非晶半導體膜的 ’其中形成微晶半導體膜的步驟藉由在反應室內生成 並在形成在基板上的閘絕緣膜上澱積反應生成物來形 板上 。在 微晶 CVD 如, 採用 的電 面駐 密度 或厚 大面 具有 驟: 膜的 體膜 步驟 電槳 成微 200924028 晶半導體膜,並且在反應室的壓力爲l〇_5Pa或以下之後, 將基板的溫度設定爲l〇〇°c以上且20(TC以下並導入氫及 矽氣體,使氫電漿作用到形成在閘絕緣膜表面的反應生成 物,一邊進行蝕刻(去除)進行成膜,來形成微晶半導體 膜。 另外,本發明的顯示裝置的製造方法之一,包括如下 步驟:在基板上形成閘電極的步驟;在閘電極上形成閘絕 緣膜的步驟:在閘絕緣膜上利用電漿CVD法形成微晶半 導體膜的步驟;以及在微晶半導體膜上形成非晶半導體膜 的步驟,其中形成微晶半導體膜的步驟藉由在反應室內生 成電漿並在形成在基板上的閘絕緣膜上澱積反應生成物來 形成微晶半導體膜’並且在反應室的壓力爲l〇_5Pa或以下 之後,將基板的溫度設定爲100°C以上且200°C以下並導 入氫及稀有氣體,在使氫電漿及稀有氣體電漿作用到閘絕 緣膜表面之後導入矽氣體,使氫電漿作用到形成在閘絕緣 膜表面的反應生成物,一邊進行蝕刻(去除)一邊進行成 膜,來形成微晶半導體膜。 另外,本發明的顯示裝置的製造方法之一,包括如下 步驟:在基板上形成閘電極的步驟;在閘電極上形成閘絕 緣膜的步驟:在閘絕緣膜上利用電漿CVD法形成微晶半 導體膜的步驟;以及在微晶半導體膜上形成非晶半導體膜 的步驟,其中形成微晶半導體膜的步驟藉由在反應室內生 成電漿並在形成在基板上的閘絕緣膜上澱積反應生成物來 形成微晶半導體膜,並且在反應室的壓力爲1〇_5 Pa或以下 -8- 200924028 之後’將基板的溫度設定爲100°C以上且200t 入氫及矽氣體,並且藉由將HF頻帶(3MHz至 典型爲13.56MHz)的第一高頻電力和VHF頻帶 至3 00 MHz左右)的第二高頻電力疊加並施加來 ’使氫電漿作用到形成在閘絕緣膜表面的反應生 邊去除’ 一邊進行成膜,來形成微晶半導體膜。 另外,本發明的顯示裝置的製造方法之一, 步驟:在基板上形成閘電極的步驟;在聞電極上 緣膜的步驟:在閘絕緣膜上利用電漿CVD法形 導體膜的步驟;以及在微晶半導體膜上形成非晶 的步驟,其中形成微晶半導體膜的步驟藉由在反 成電漿並在形成在基板上的閘絕緣膜上澱積反應 形成微晶半導體膜,並且在反應室的壓力爲10·5Ι 之後,將基板的溫度設定爲loot以上且200°C 入氫及稀有氣體,並且藉由將HF頻帶的第一高 VHF頻帶的第二高頻電力疊加並施加來生成電漿 使氫電漿及稀有氣體電漿作用到閘絕緣膜表面之 氣體,使氫電漿作用到形成在閘極絕緣表面的反 ’一邊去除一邊進行成膜,來形成微晶半導體膜 另外,本發明的顯示裝置的製造方法之一, 於在導入矽氣體之前停止導入稀有氣體或減少稀 流量比。 另外,本發明的顯示裝置的製造方法之一, 於在導入矽氣體之後,在經過預定的期間之後停 以下並導 30MHz, (30MHz 生成電漿 成物,一 包括如下 形成鬧絕 成微晶半 半導體膜 應室內生 生成物來 或以下 以下並導 頻電力和 ,並且在 後導入矽 應生成物 〇 其特徵在 有氣體的 其特徵在 止導入稀 -9- 200924028 有氣體或減少稀有氣體的流量比。 另外,本發明的顯示裝置的製造方法之一,其特徵在 於將微晶半導體膜的膜中的氧濃度設定爲 lx 1017at〇ms/cm3 或以下。 另外,作爲顯示裝置,其範疇中包括發光裝置或液晶 顯不裝置。發光裝置包括發光元件,液晶顯示裝置包括液 晶元件。發光元件在其範疇中包括由電流或電壓控制亮度 的兀件’具體而言,包括無機EL ( Electro Luminescence; 電致發光)、有機EL等。 另外,顯示裝置包括作爲密封有顯示元件的狀態的面 板、作爲在該面板上安裝有包括控制器的1C等的狀態的 模組。 根據本發明,可以製造電特性及可靠性高的薄膜電晶 體及具有該薄膜電晶體的顯示裝置。 【實施方式】 下面,基於附圖說明本發明的實施方式。但是,本發 明可以藉由多種不同的方式來實施,所屬技術領域的普通 技術人員可以很容易地理解一個事實就是其方式和詳細內 容在不脫離本發明的宗旨及其範圍下可以被變換爲各種各 樣的形式。因此,本發明不應該被解釋爲僅限定在本實施 方式所記載的內容中。在說明實施方式的所有的附圖中, 共同使用相同的附圖標記來表示相同部分或具有相同功能 的部分,並且省略其重複說明。 -10- 200924028 實施方式1 在本實施方式中,參照附圖對具有底閘型的薄膜電晶 體(TFT)的顯不裝置的製造方法進行說明。在以下說明 中’對η通道型的薄膜電晶體進行說明。 首先’在基板100上形成閘電極101,在該閘電極 1 0 1上形成閘絕緣膜(參照圖1 A、圖5 A )。 基板1 〇〇可以使用藉由熔融法或浮法(float method)製 造的無鹼玻璃基板’例如鋇硼矽酸鹽玻璃、鋁硼砂酸鹽玻 璃、銘砂酸鹽玻璃寺,或陶瓷基板,還可以使用亘有可承 受本製造步驟處理溫度的耐熱性的塑膠基板等。此外,還 可以使用在不绣鋼合金等金屬基板表面上設置有絕緣膜的 基板。 使用欽、錯、銘、钽、鎢、銘等金屬材料或它們的合 金材料來形成閘電極1 〇 1。可以藉由濺射法或真空蒸鍍法 在基板100上形成導電膜,藉由光刻技術或噴墨法在該導 電膜上形成抗蝕劑掩模,使用該掩模蝕刻導電膜來形成閘 電極1 0 1。注意,作爲提高閘電極1 0 1的緊貼性並且防止 雜質元素擴散到基底的阻擋金屬,可以在基板1 00和_電 極1 〇 1之間設置上述金屬材料的氮化物膜。 閘絕緣膜1 〇 2可以藉由c V D法或濺射法等並使用氧 化砂膜、氮化砂膜、氧氮化砂膜、或氮氧化砂膜形成。另 外,閘絕緣膜1 〇 2可以藉由按順序層疊氧化矽膜或氧氮化 砍膜和氮化砂膜或氮氧化矽膜來形成。另外,也可以從基 -11 - 200924028 板一側按順序層疊氮化矽膜或氮氧化矽膜、氧化矽膜或氧 氮化砂膜、以及氮化砂膜或氮氧化砂膜的三層來形成閘絕 緣膜,而不是層疊兩層。另外,閘絕緣膜也可以由氧化矽 膜、氮化矽膜、氧氮化矽膜、或氮氧化矽膜的單層來形成 〇 注意,氧氮化矽膜在其組成中氧的含量比氮的含量多 ,並且作爲濃度範圍,包含5 5原子%至6 5原子%的氧、1 原子%至20原子%的氮、25原子%至35原子%的Si、0.1 原子%至1 〇原子%的氫。另外,氮氧化矽膜在其組成中氮 的含量比氧的含量多,作爲濃度範圍,其包含1 5原子%至 30原子%的氧' 20原子%至35原子%的氮' 25原子%至 35原子%的Si、15原子%至25原子%的氫。 其次,在閘絕緣膜1 02上形成具有微晶結構的微晶半 導體膜103 (例如,微晶矽膜)(參照圖1B )。 微晶半導體膜103藉由利用電漿CVD法澱積反應生 成物而形成。下面,將參照圖4對形成微晶矽膜的步驟的 實例進行說明。注意,圖4的說明表示從對大氣壓下的反 應室進行真空排氣的階段200開始,按時間系列示出之後 進行的預塗敷201、基板搬入202、基底預處理203、成膜 處理204、基板搬出205、清洗206的每個處理。 首先,將反應室內真空排氣到預定的真空度。在本實 施方式中,設爲超高真空(l(T5Pa或以下),來盡可能地 減少反應室內的氧(〇)等的雜質元素。在作爲真空度排 氣到低於1 (T5Pa的壓力進行超高真空排氣的情況下,進行 -12- 200924028 使用渦輪分子泵的排氣’進而利用低溫泵進行真空排氣。 另外,最好對反應室進行加熱處理以對內壁進行脫氣處理 。另外,藉由使加熱基板的加熱器也工作,使溫度穩定化 。基板的加熱溫度爲l〇〇°C以上且300°c以下,最好爲100 °C以上且2 0 0 °C以下。 在預塗敷201中,最好導入氬等稀有氣體並進行電漿 處理,以便去除吸附到反應室的內壁的氣體(氧及氮等大 氣成分,或在清洗反應室時使用的蝕刻氣體)。藉由該處 理可以提高最終真空度。包括使用與應該在基板上澱積的 膜同種的膜覆蓋反應室的內壁的處理。因爲本實施方式表 示形成微晶矽膜的步驟,進行形成矽膜作爲內壁覆蓋膜的 處理。在預塗敷201中,在導入矽烷氣體之後,施加高頻 電力來生成電漿。矽烷氣體和氧、水分等起反應,因此藉 由導入矽烷氣體進而生成矽烷電漿,可以去除反應室內的 氧、水分。 在預塗敷20 1之後,進行基板搬入202。由於應該澱 積微晶矽膜的基板被保存在真空排氣了的裝載室中,即使 搬入基板,真空度也不會明顯地惡化。 在形成微晶矽膜的情況下,基底預處理203是特別有 效的處理並最好進行該處理。即,在藉由利用電漿CVD 法在設置在玻璃基板上的閘絕緣膜的表面上形成微晶矽膜 的情況下,由於雜質元素或晶格不匹配等,會在澱積初期 階段中在澱積的反應生成物(半導體膜)中形成非晶層。 最好進行基底預處理203,以便盡可能地減薄該非晶層的 -13- 200924028 厚度,有可能的話不形成該非晶層。 作爲基底預處理2 03最好進行稀有氣體電漿處理、氫 電漿處理或並用該兩種處理。作爲稀有氣體電漿處理最好 使用氬、氪、氙等質量數大的稀有氣體元素。這是爲了以 濺射法的效應去除附著於表面的氧、水分、有機物、金屬 元素等的緣故。氫電漿處理對於由氫自由基去除吸附於表 面的上述雜質、和利用對絕緣膜或非晶矽膜的蝕刻作用形 成清潔表面是有效的。另外,藉由並用稀有氣體電槳處理 和氫電漿處理,有促進微晶核生成的作用。 形成微晶矽膜的成膜處理204是接著基底預處理203 進行的處理。微晶矽膜藉由混合氫及矽氣體(氫化矽氣體 或鹵化矽氣體)並利用電漿而形成。矽氣體以氫稀釋到1 〇 倍至2 0 0 0倍。 在此,藉由使氫電漿作用到對在成膜的初期階段中形 成在閘絕緣膜102表面的半導體膜,一邊去除(蝕刻)一 邊進行成膜,來形成微晶半導體膜。即,將由於SiH3自 由基的澱積的膜成長反應和由於氫自由基的蝕刻反應競爭 地起反應,而形成包含微晶結構的半導體膜。 另外,爲了提高微晶半導體膜的結晶性,最好以使微 晶半導體膜的膜中的氧濃度爲lxl017atoms/cm3或以下的 方式形成。可以利用二次離子質譜法(SIMS : Secondary Ion Mass Spectrometry)測定膜中的氧濃度。 在本實施方式中,藉由一邊利用氫電漿處理去除(蝕 刻)在成膜的初期階段中澱積在閘絕緣膜1 02上的半導體 -14- 200924028 膜一邊進行成膜’促進形成在閘絕緣膜1 02上的晶核生成 ,並且利用該晶核形成微晶半導體膜。由此,即使由於雜 質元素或晶格不匹配等的原因,在澱積初期階段中澱積的 半導體膜包括非晶層的情況下,也盡可能地減薄該非晶層 的厚度’並且更近於閘絕緣膜1 〇2地形成微晶半導體膜。 另外’在本實施方式中,一邊去除形成在閘絕緣膜 1〇2表面的半導體膜一邊進行成膜,因此成膜速度減慢。 然而,藉由在成膜之前將反應室的壓力設爲超高真空( 10_5Pa或以下),而在減少了反應室內的水分或氧(〇) 等的附著雜質的雜質元素之後進行成膜,從而即使在成膜 速度減慢的情況下,也減少氧(Ο )等的雜質元素進入到 膜中(半導體膜的氧化等),而可以抑制對晶化的障礙。 其結果,可以更近於閘絕緣膜1 02地形成結晶性高的半導 體膜。 注意,氫電漿處理藉由調節對於矽氣體流量的氫流量 比而進行。例如,隨著成膜的進行,以使對於矽氣體流量 的氫流量比變小的方式使矽氣體的流量增加。開始成膜時 氫的流量:矽氣體的流量設定爲2000:1左右,以在結束成 膜時變爲50:1左右的方式,逐漸地使矽氣體的流量增加 (減少氫的流量),來可以形成微晶半導體膜。 另外,也可以藉由反復增減對於矽氣體流量的氫流量 比,反復進行氫電漿處理。在此情況下,藉由反復進行半 導體膜的澱積和半導體膜的去除(蝕刻),可以促進形成 在閘絕緣膜1 02上的晶核生成。 -15- 200924028 另外’如圖4中的虛線207所示那樣,可以設置在微 晶砂膜的成膜初期階段中繼續供給氬等的稀有氣體的期間 。藉由使氬電漿作用到在成膜的初期階段中在閘絕緣膜 102表面澱積的半導體膜來改質其表面,去除吸著於表面 的水分或雜質,從而可以促進微晶核的生成。 另外’基板的加熱溫度爲1 0 0 °C以上且3 0 0 °c以下, 最好爲100 °C以上且200 °C以下。最好以lOOt以上且200 °C以下的加熱溫度進行成膜,以便使用氫使微晶矽膜的成 長表面惰性化,並促進微晶矽的生長。 微晶半導體膜103可以藉由利用幾十MHz至幾百 MHz的頻率的高頻電漿CVD裝置或1 GHz以上的頻率的 微波電漿CVD裝置而形成。 另外,也可以藉由將HF頻帶(3MHz至30MHz,典 型爲 13.56MHz)和 VHF 頻帶(30MHz 至 300MHz 左右) 的高頻電力疊加並施加來生成電漿,並利用該電漿進行成 膜或電漿處理。藉由供給不引起表面駐波的第一高頻電力 來生成電漿,與此同時供給屬於VHF頻帶的第二高頻電 力來實現電漿的高密度化,因此可以在長邊超過200〇mm 的大面積基板上形成均勻且膜質優良的薄膜。 當進行電漿處理時,預先進行預塗敷201的處理,可 以防止以構成反應室的金屬作爲雜質元素進入到微晶矽膜 中。即,藉由以矽覆蓋反應室內,可以防止由電漿蝕刻反 應室內,並且降低包含在微晶矽膜中的雜質濃度。 在成膜處理204中可以添加氦用作反應氣體。氦具有 -16- 200924028 在所有的氣體中最高的離子化能量即24.5eV,並且在稍微 低於該離子化能量的大約爲20eV的能級中具有亞穩狀態 。因此在維持放電時,離子化的能量只需要其差即大約爲 4eV。因此,關於放電開始電壓,氦也示出在所有的氣體 中最低的値。根據如上所述的特性,氦可以穩定地維持電 漿。另外,因爲可以形成均勻的電漿,即使澱積微晶矽膜 的基板的面積變大,也可以實現電漿密度的均勻化。 在完了微晶矽的成膜之後,停止矽烷、氫等的反應氣 體及高頻電力的供給,而進行基板搬出205。在繼續對其 他基板進行成膜處理的情況下,回到基板搬入202的階段 而進行相同的處理。爲了去除附著於反應室內的被膜或粉 末,進行清洗206。 在清洗206中導入以NF3、SF6爲代表的蝕刻氣體進 行電漿蝕刻。另外,導入即使不利用電漿也可以蝕刻的氣 體如C1F3來進行蝕刻。在清洗206中,最好關斷用來加 熱基板的加熱器並降低溫度來進行。這是爲了抑制由於蝕 刻的反應副生成物的生成的緣故。完了清洗2 0 6之後回到 預塗敷201,之後進行相同的處理即可。 另外’在本實施方式中成膜的微晶半導體膜1 0 3是包 含非晶與結晶結構(包括單晶、多晶)之間的中間結構的 半導體的膜。該半導體是具有在自由能方面上很穩定的第 三狀態的半導體’是具有短程有序的晶格畸變的晶質半導 體’並且可以以粒徑爲0.5 nm至2 0nm分散存在於非單晶 半導體中。在作爲微晶半導體的典型例子的微晶矽中,其 -17- 200924028 拉曼光譜轉移到比表示單晶矽的520.601^1低的波數一側 。換Θ之’微晶砂的拉曼光譜的峰値位於481CHT1以上且 520.6^1^1以下的範圍內。 另外,藉由在與成膜同時或成膜之後將賦予p型的雜 質元素添加到用作薄膜電晶體的通道形成區的微晶半導體 膜’可以控制閥値電壓。作爲賦予p型的雜質元素,典型 有硼’並且藉由以lppm至l〇00ppm、最好爲lppm至 lOOppm的比例將三甲基硼(ch3) 3B、B2H6、BF3等雜質 氣體混入氫化矽來形成即可。將硼的濃度設定爲例如】X 1014atoms/cm3至ixi〇i6at〇ms/cm3即可。三甲基硼即使附 者於反應室的內壁等’也可以藉由清洗而容易地去除,因 此最好使用三甲基硼。藉由控制硼的濃度,可以形成i型 或P型的微晶半導體膜。 另外,以厚度爲厚於0nm且5 0nm以下,最好爲厚於 〇nm且2 0nm以下地形成微晶半導體膜1〇3。微晶半導體 膜1 03用作之後形成的薄膜電晶體的通道形成區域。藉由 將微晶半導體膜的厚度設定爲上述的範圍內,可以使之後 形成的薄膜電晶體爲完全耗盡型。 另外’微晶半導體膜1 03的成膜速度慢,即爲非晶半 導體的成膜速度的1/10至1/100,因此可以藉由使該膜厚 減薄提高生產率。 其次’在微晶半導體膜1 03上按順序層疊用作緩衝層 的非晶半導體膜1 04 (例如,非晶矽膜)、添加有賦予一 種導電類型的雜質元素的半導體膜105(參照圖1C)。 -18- 200924028 注意,連續地形成閘絕緣膜1 02、微晶半導體膜1 03 以及非晶半導體膜1 04是最好的。另外,連續地形成閘絕 緣膜102、微晶半導體膜103、非晶半導體膜104、以及添 加有賦予—種導電類型的雜質元素的半導體膜105是最好 的。藉由在不接觸大氣的狀態下連續地形成閘絕緣膜1 02 、微晶半導體膜1 03、以及非晶半導體膜1 04,可以形成 各個疊層介面而不被大氣成分及懸浮在大氣中的污染雜質 元素污染,因此可以減少薄膜電晶體特性的不均勻。 另外,在形成微晶半導體膜1 03之後,可以藉由進一 步控制氫及矽氣體的流量,減少氫並增加矽氣體,而減少 對於矽氣體流量的氫流量比,來在微晶半導體膜上連續地 形成非晶半導體膜1 04。可以藉由進一步減少氫的流量而 僅使用矽氣體(氫化矽氣體、或鹵化矽氣體)進行形成非 晶半導體膜1 04的步驟。在此情況下,可以在不使微晶半 導體膜1 0 3的成長表面接觸大氣的情況下,在微晶半導體 膜103上形成非晶半導體膜104。 另外,可以使用如SiH4或Si2H6等氫化矽藉由電漿 CVD法形成用作緩衝層的非晶半導體膜丨〇4。另外,可以 使用選自氦、氬、氪及氖中的一種或多種稀有氣體元素稀 釋上述氫化矽來形成非晶半導體膜。藉由使用氫,可以形 成包含氫的非晶半導體膜,該氫的流量爲氫化矽的流量的 1倍以上20倍以下,最好爲1倍以上1 〇倍以下,更最好 爲1倍以上5倍以下。另外,藉由使用上述氫化矽以及氮 或氨’可以形成包含氮的非晶半導體膜。藉由使用上述氫 -19- 200924028 化矽以及包含氟、氯、溴、或碘的氣體(f2、 I2、HF、HC1、HBr·、HI等),可以形成包含 、或碘的非晶半導體膜。另外,可以使用 SiHCl3、SiCl4、SiF4等代替氫化矽。 作爲非晶半導體膜1 04,也可以藉由將非 作靶並使用氫或稀有氣體進行濺射來形成非晶 此時’藉由將氨、氮、或N20包含在氣氛中, 含氮的非晶半導體膜。另外,藉由將包含氟、 碘的氣體(F2、ci2、Br2、I2、HF、HC1、HBr 含在氣氛中,可以形成包含氟、氯、溴、或碘 體膜。 非晶半導體膜1 04最好由不包含晶粒的非 成。因此,在藉由使用頻率爲幾十MHz至幾】 頻電漿CVD法或微波電漿CVD法形成非晶年 的情況下’最好調節成膜條件,以形成不包含 半導體。另外,非晶半導體膜丨〇4也可以使用 電性的非晶半導體(例如非晶矽膜)而形成。 在之後的形成源區域及汲區域的步驟中, 導體膜1 04的一部分被蝕刻,因此非晶半導體 度最好形成爲在上述情況下其一部分也殘留的 地說’非晶半導體膜丨〇 4最好形成爲具有 5 00nm以下’最好爲200nm以上300nm以下 對薄膜電晶體施加高電壓(例如大約爲1 5 V ) ’典型爲液晶顯示裝置中,藉由將用作緩衝層 CI2、Br2、 氟、氯、溴 SiH2Cl2、 晶半導體用 半導體膜。 可以形成包 氯、溴、或 、HI等)包 的非晶半導 晶半導體構 Ϊ MHz的高 :導體膜104 晶粒的非晶 呈現η型導 有時非晶半 膜104的厚 厚度。典型 1 0 0 n m 以上 的厚度。在 的顯示裝置 的非晶半導 -20- 200924028 體膜104的厚度設定爲上述範圍內,可以提高耐壓 即使高電壓施加到薄膜電晶體也可以避免薄膜電晶 化。藉由將非晶半導體膜1 04設定爲上述厚度的範 可以將非晶半導體膜1 04形成爲厚於微晶半導體膜 藉由在微晶半導體膜1 03表面上形成非晶半導 進而形成包含氫、氮、或鹵素的非晶半導體膜,可 包含在微晶半導體膜1 03中的晶粒表面的自然氧化 是在非晶半導體和微晶粒接觸的區域中,容易因晶 變而產生龜裂。當該龜裂與氧接觸時晶粒被氧化, 氧化矽。但是,藉由將用作緩衝層的非晶半導體膜 成在微晶半導體膜103表面上,可以防止包含在微 體膜1 〇 3中的微晶粒的氧化。另外,藉由形成緩衝 以防止在之後形成源區域及汲區域時產生的蝕刻殘 微晶半導體。 另外,由於非晶半導體膜1 04是使用非晶半導 用包括氫、氮、或鹵素的非晶半導體形成的,因此 導體的能隙比微晶半導體大(非晶半導體的能隙爲 1.8eV,而微晶半導體的能隙爲1.1至i.5eV ),其 而遷移率低。因此,在之後形成的薄膜電晶體中, 源區域及汲區域和微晶半導體膜1 0 3之間的非晶半 1 04用作高電阻區域’而構成微晶半導體膜1 〇 3的 導體用作通道形成區域。 在形成η通道型的薄膜電晶體的情況下,添力口 一種導電類型的雜質元素的半導體膜丨〇5可以添加 ,從而 體的劣 圍內, 103 ° 體膜、 以防止 。尤其 格的畸 而形成 104形 晶半導 層,可 渣混入 體或使 非晶半 1_6至 電阻高 形成在 導體膜 微晶半 有賦予 作爲典 -21 - 200924028 型雜質元素的磷’可以對氫化矽添加PH3等的雜質氣體。 另外’在形成P通道型薄膜電晶體的情況下,添加硼作爲 典型的雜質元素’可以將三甲基硼(CH3)3B、B2H6等的雜 質氣體添加到氫化矽中。添加有賦予一種導電類型的雜質 元素的半導體膜105可以由微晶半導體或非晶半導體構成 。添加有賦予一種導電類型的雜質元素的半導體膜1〇5的 厚度爲2 nm以上50nm以下。藉由減薄添加有賦予—種導 電類型的雜質元素的半導體膜的厚度,可以提高生產率。 其次’在添加有賦予一種導電類型的雜質元素的半導 體膜105上形成掩模121,藉由使用該掩模121對微晶半 導體膜1 〇 3、非晶半導體膜1 〇 4、以及添加有賦予一種導 電類型的雜質元素的半導體膜1 0 5進行蝕刻(參照圖1 D 、圖5B)。然後去除掩模121。 利用光刻技術或噴墨法形成掩模1 2 1。 接下來,在藉由蝕刻而殘留的半導體膜1 〇 5及閘絕緣 膜102上形成導電膜106,在該導電膜1〇6上形成掩模 122 (參照圖2A)。 導電膜106最好由鋁、銅、或添加有矽、鈦、钕、钪 、鉬等用於提高耐熱性的元素或防止小丘的元素的鋁合金 的單層或疊層構成。還可以採用如下疊層結構··藉由使用 鈦、钽、鉬、鎢或這些元素的氮化物形成與半導體膜1 〇 5 接觸一側的膜,並在其上形成鋁或鋁合金。再者,可以採 用如下疊層結構:鋁或鋁合金的上表面及下表面由鈦、钽 、鋁、鎢或這些元素的氮化物夾住。例如,作爲導電膜 -22- 200924028 1〇6’可以採用按順序層疊鉬膜、鋁膜、鉬膜的三層 構。另外,作爲導電膜106,還可以採用按順序層疊 、銘膜、欽膜的三層的結構。 導電膜106藉由濺射法或真空蒸鍍法而形成。另 導電膜106可以藉由使用銀、金、銅等導電奈米膏並 用絲網印刷法、噴墨法等噴射並焙燒而形成。 掩模1 22可以與掩模1 2 1同樣地形成。 注意,在本實施方式中,在圖1C中示出在對微 導體膜103、非晶半導體膜104'以及半導體膜105 構圖之後形成導電膜1 06的情況,也可以採用省略圈 的步驟,在按順序連續地層疊微晶半導體膜1 03、非 導體膜104、半導體膜105、以及導電膜106之後形 模1 22。在此情況下,因爲無須形成掩模1 2 1,可以 步驟。 接下來,藉由使用掩模122蝕刻導電膜106並分 形成源電極106a及汲電極106b (參照圖2B、圖5C ) 接下來,藉由使用掩模1 22蝕刻添加有賦予一種 類型的雜質元素的半導體膜1 0 5及用作緩衝層的非晶 體膜104,形成源區域l〇5a及汲區域105b、源電極 及汲電極l〇6b(參照圖2C、圖6A)。注意,用作緩 的非晶半導體膜1 〇4僅其一部分被蝕刻,它覆蓋著微 導體膜103的表面。在此,在位於源區域l〇5a和汲 1 〇 5 b之間的非晶半導體膜1 0 4的表面形成有凹部。此 源區域〗05a及汲區域l〇5b的端部和源電極106a及 的結 鈦膜 外, 且利 晶半 進行 I 1C 晶半 成掩 簡化 離, 〇 導電 半導 106a 衝層 晶半 區域 時, 汲電 -23- 200924028 極106B的端部大略一致。 接下來,蝕刻源電極l〇6a及汲電極106b的一部分( 參照圖3A、圖6B)。 在此,當使用掩模1 22進行濕法蝕刻時,選擇性地蝕 刻源電極1 〇 6 a及汲電極1 0 6 b的端部。結果,源電極1 0 6 a 及汲電極l〇6b的端部和源區域105a及汲區域105b的端 部分別不一致而錯開,在源電極l〇6a及汲電極106b的端 部的外側形成源區域1 〇 5 a及汲區域1 0 5 b的端部。 然後,去除掩模122。另外,源電極106a或汲電極 1 0 6 b —邊分別用作源佈線或汲佈線。 藉由使源區域1 〇5a和源電極1 06a的端部、以及汲區 域1 0 5 b和汲電極1 0 6 b的端部分別不一致而成爲錯開的形 狀,源電極l〇6a和汲電極106b的端部的距離遠離’因此 可以防止源電極1 〇 6 a和汲電極1 0 6 b之間的洩漏電流或短 路。另外,藉由使源區域1 〇 5 a和源電極1 〇 6 a的端部、以 及汲區域l〇5b和汲電極106b的端部分別不一致而成爲錯 開的形狀,電場不會集中到源電極106a及汲電極106b、 以及源區域1 〇 5 a及汲區域1 0 5 b的端部’因此可以防止在 閘電極101、源電極106a及汲電極106b之間的洩漏電流 。由此,可以製造可靠性高且耐壓性高的薄膜電晶體。 藉由上述步驟,可以形成通道蝕刻型的薄膜電晶體 110。 在本實施方式所示的薄膜電晶體中,非晶半導體膜 1 0 4的一部分形成有凹部(溝槽),由源區域1 0 5 a及汲區 -24- 200924028 域1 〇5b覆蓋上述凹部以外的區域。即,由於形成 半導體膜104中的凹部123,源區域l〇5a及汲區 的距離遠離,因此可以減少源區域1 0 5 a及汲區域 間的洩漏電流。另外,藉由蝕刻非晶半導體膜1 04 分形成凹部1 2 3,可以去除在形成源區域1 0 5 a及 10 5b的步驟中產生的蝕刻殘渣,因此,可以避免3 在源區域l〇5a及汲區域105b中產生洩漏電流(聋 另外,在用作通道形成區域的微晶半導體與 1 0 5 a及汲區域1 0 5 b之間形成有緩衝層。另外,以 覆蓋微晶半導體的表面。因爲與微晶半導體相比高 緩衝層延伸在微晶半導體和源區域1 05a及汲區域 間,所以可以減少在薄膜電晶體中產生洩漏電流並 因施加高電壓導致的劣化。另外’因爲在微晶半導 上形成有以氫終端了表面的非晶半導體作爲緩衝層 防止微晶半導體的氧化’並且可以防止在形成源區 及汲區域1 〇 5 b的步驟中產生的蝕刻殘渣混入微晶 另外,藉由源電極及汲電極的端部和源區域2 的端部不一致而成爲錯開的形狀’源電極及汲電本 的距離遠離,因此可以防止源電極及汲電極之間白 流或短路。 接著,在源電極1063及汲電極106b'源區域 汲區域105b、非晶半導體膜104及閘絕緣膜102 一 :在非晶 域 1 0 5 b 10 5b 之 的一部 .汲區域 i過殘渣 :生通道 源區域 、緩衝層 ;電阻的 105b 之 :且減少 :體表面 …可以 :域 1〇5 t半導體 .汲區域 丨的端部 丨拽漏電 1 〇5a 及 :形成絕 -25- 200924028 緣膜107 (參照圖3B )。絕緣膜107可以與閘絕緣膜102 同樣地形成。另外’絕緣膜1 07是爲了防止懸浮在大氣中 的有機物、金屬物、或水蒸氣等的污染雜質的侵入而提供 的,因此最好爲緻密的膜。 接著,在絕緣膜1 07中形成接觸孔,形成由該接觸孔 與汲電極1 〇 6 b相接觸的像素電極1 〇 8 (參照圖3 C、圖7 )° 作爲像素電極1 〇 8,可以使用具有透光性的導電材料 ,如包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、 包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦錫 氧化物(下麵稱爲I τ 0 )、銦鋅氧化物、添加有氧化矽的 銦錫氧化物等。 此外,也可以使用包含導電高分子(也稱爲導電聚合 物)的導電組成物形成像素電極1 08。使用導電組成物形 成的像素電極最好具有如下條件:薄層電阻爲1 0000 Ω /□ 或以下,在波長爲5 5 0nm的透光率爲7〇%以上。另外,包 含在導電組成物中的導電高分子的電阻率最好爲0.1Ω· cm 或以下。 作爲導電高分子,可以使用所謂的7Γ電子共軛類導電 高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯或其 衍生物、聚噻吩或其衍生物、或者由上述物質中的兩種以 上而構成的共聚體等。 藉由上述步驟,可以形成在像素部中具有薄膜電晶體 110的顯示裝置。注意,雖然在本實施方式中示出形成η -26- 200924028 通道型薄膜電晶體的情況’但不偶限於此,藉由使添加有 賦予一種導電類型雜質元素的半導體膜105成爲p型,可 以同樣地形成P通道型的薄膜電晶體。 本實施方式所示的薄膜電晶體11 〇的製造步驟少,而 可以降低成本。另外’藉由由微晶半導體構成用作通道形 成區域的微晶半導體膜103,可以獲得lcm2/v_sec至 20cm2/V.sec的電場效應遷移率。因此,雖然在本實施方 式中示出使用薄膜電晶體110作爲像素部的像素的開關元 件的實例,但是不侷限於此,可以用作形成掃描線(閘極 線)一側的驅動電路等的元件。 本實施方式可以與在其他實施方式所記載的結構或製 造方法組合而實施。 實施方式2 在本實施方式中,將參照圖11對在上述實施方式1 中使用於微晶半導體膜的成膜的電漿CVD裝置的一個構 成例進行說明。具體而言,在本實施方式中,對被施加了 多個高頻電力的電漿CVD裝置的一個構成例進行說明。 反應室3 0 0由鋁或不銹鋼等具有剛性的材料形成,並 其內部構成爲可以真空排氣。反應室300具備有第一電極 301和第二電極302。 第一電極3 0 1聯結有高頻電力供給裝置3 0 3,並且第 一電極302被施加接地電位,且可以裝載基板。第一電極 301由絕緣材料316與反應室300的內壁絕緣分離,並構 -27- 200924028 成爲不漏失高頻電力。注意,在圖11中表示採用 合型(平行平板型)結構的第一電極3 0 1和第二電 ,但是只要是藉由施加兩種以上的不同高頻電力可 應室3 00內部生成電漿的結構,就可以採用感應耦 其他結構。 高頻電力供給裝置303包括第一高頻電源304 高頻電源3 0 5、以及分別對應於它們的第一匹配器 第二匹配器307。從第一高頻電源304和第二高 3 05輸出的高頻電力一起供給給第一電極301。也 第一匹配器306或第二匹配器307的輸出一側設置 波器,以便防止導入一方的高頻電力。 第一高頻電源304所供給的高頻電力適用波長 以上的高頻,適用 HF頻帶的3MHz至 30MHz, 13_56MHz的頻率。第二高頻電源3 0 5所供給的高 適用 VHF頻帶的 30MHz至 300MHz,即其波長 10m (不包括10m)的高頻。 即,第一高頻電源3 04所供給的高頻電力的波 第一電極301的一邊的長度3倍以上的長度,第二 源3 05所供給的高頻電力的波長短於第一高頻電源 供給的高頻電力的波長。藉由將不引起表面駐波的 力供給到第一電極3 0 1而生成電漿,同時供給屬;! 頻帶的高頻電力,來實現電漿的高密度化。其結果 在長邊超過2000mm的大面積基板上形成具有均勻 質優越的薄膜。 電容稱 極 302 以在反 合型等 和第二 3 06和 頻電源 可以在 帶通濾 約 10m 典型爲 頻電力 小於約 長具有 高頻電 3 04所 筒頻電 冷 VHF ,可以 性並膜 -28- 200924028 第一電極3 0 1也聯結到氣體供給單元3 0 8。氣體供給 單元3 08由塡充反應氣體的圓柱型容器310、壓力調節閥 311、停止閥312、質量流量控制器313等構成。在反應室 3 00內第一電極301的相對於基板的面被加工爲簇射板狀 ,設有多個孔。反應氣體從第一電極3 0 1的內部的空心結 構經過該孔而供給到反應室3 00內。 圖12表示第一電極301的其他結構。第一·電極301 分成爲由第一高頻電源304供給高頻電力的第一電極301a 和由第二高頻電源305供給高頻電力的第一電極301b。第 一電極3 0 1 a和第一電極3 01 b在與基板相對的面上設有細 孔並形成爲彼此咬合的梳齒狀,並且爲了防止彼此接觸, 鄰接的部件由絕緣材料3 1 6彼此分離。圖1 2所示的結構 可以代替圖1 1所示的第一電極3 0 1,並可以獲得相同的效 果。 連接到反應室300的排氣單元309具備進行真空排氣 和在導入反應氣體的情況下進行控制以使反應室3 00內保 持預定的壓力的功能。作爲排氣單元3 09的結構包括蝶閥 317、導氣閥(conductance valve) 318、渦輪分子栗 319 、乾燥泵3 20等。在配置蝶閥317和導氣閥318並聯的情 況下,通過關閉蝶閥317而使導氣閥318工作,可以控制 反應氣體的排氣速度而將反應室300的壓力保持爲預定的 範圍。另外,藉由使導通性高的蝶閥3 1 7開啓,可以進行 高真空排氣。 在進行作爲真空度低於l(T5pa的壓力的超高真空排氣 -29- 200924028 的情況下,最好並用低溫栗3 21。另外’在作爲最終真空 度進行排氣到超高真空的程度的情況下’可以對反應室 3 0 0的內壁進行鏡面加工’並設置用於烘烤的加熱器以減 少來源於內壁的氣體釋放。 由加熱控制器3 1 5控制溫度的基板加熱器3 1 4設置於 第二電極302。在基板加熱器314設置在第二電極302中 的情況下,採用熱傳導加熱方式,由護鞘加熱器等構成。 具有可動式結構,以可以適當地改變第一電極301和第二 電極302的間隔並可以調節第二電極302的高度。 藉由利用根據本實施方式的電漿CVD裝置的反應室 ,可以形成以氧化矽膜和氮化矽膜爲代表的絕緣膜、以微 晶矽膜和非晶矽膜爲代表的半導體膜、其他適用於TFT及 光電轉換裝置等的各種薄膜。尤其是在長邊超過2000mm 的大面積基板上形成上述薄膜的情況下有效。 注意,雖然在上述實施方式1中,說明了將本實施方 式所示的電漿CVD裝置使用於微晶半導體膜103的形成 的情況,但是不侷限於此,若更換反應氣體,則可以形成 各種薄膜。本實施方式所示的電漿裝置可以適用於形成非 晶矽膜、非晶矽鍺膜、非晶碳化矽膜、微晶矽鍺膜、微晶 碳化矽膜等的膜作爲半導體膜。作爲絕緣膜,本實施方式 所示的電漿裝置可以適用於形成氧化砂、氮化砂、氧氮化 矽、氮氧化矽等的膜。 本實施方式可以與在其他實施方式所記載的結構和製 造方法組合而實施。 -30- 200924028 實施方式3 在本實施方式中’作爲應用上述實施方式2所示的反 應室的電漿CVD裝置的實例,對適合於多個膜(在此, 構成TFT的閘絕緣膜及半導體膜)的成膜的構成的實例, 將參照圖1 8進行說明。 圖18表示具備多個反應室的多室電漿CVD裝置的實 例。該裝置具備公共室323、裝載/卸載室322、第〜反應 室300a、第二反應室300b、第三反應室300c。裝塡於裝 載/卸載室322的盒子(cassette) 3 24中的基板具有利用 公共腔3 2 3的搬送機構3 26搬入/搬出到各反應室的板料 送進方式的結構。公共腔3 23和各室之間設置有閘門閥 325,以便各反應室內進行的處理互不干涉。 各反應室根據所形成的薄膜的種類區分。例如,第一 反應室3 00a是用作形成閘絕緣膜等絕緣膜的反應室,第 二反應室300b是用作形成構成通道的微晶半導體層的反 應室,第三反應室300c是用作形成構成源極及汲極的包 括賦予一種導電類型的雜質元素的半導體膜的反應室而分 別利用。當然’反應室的個數不侷限於此,根據需要可以 任意增減。另外’既可以在一個反應室內形成一種膜,又 可以採用在一個反應室內形成多種膜的結構。 各反應室連接有渦輪分子泵319和乾燥泵320作爲排 氣單元。排氣單元不侷限於這些真空泵的組合,只要是能 夠排氣到大約爲l〇_1Pa至l(T5Pa的真空度,就可以應用 -31 - 200924028 其他真空泵。另外,形成微晶半導體膜的第二反應室3 00b 聯結有低溫栗3 2 1以真空排氣到超高真空的程度。另外, 若在排氣單元和各反應室之間設置有蝶閥317,則由此可 以遮斷真空排氣,並且藉由使用導氣閥3 1 8控制排氣速度 而可以調節各反應室的壓力。 氣體供給單元3 08由塡充半導體材料氣體或稀有氣體 等的使用於步驟的氣體的圓柱型容器3 1 0、停止閥3 1 2、 質量流量控制器313等構成。氣體供給單元308g連接到 第一反應室3 00a並供給用來形成閘絕緣膜的氣體。氣體 供給單元3 08i連接到第二反應室3 00b並供給用來形成微 晶半導體膜的氣體。氣體供給單元3 0 8 η連接到第三反應 室3 0 0c並供給例如用來形成η型半導體膜的氣體。氣體 供給單元3 08a供給氬,並且氣體供給單元3 0 8f供給用於 反應室內的清洗的蝕刻氣體,這些單元作爲各反應室公共 管線而構成。 各反應室聯結著用來生成電槳的高頻電力供給單元。 高頻電力供給單元3 0 3包括高頻電源和匹配器。在此情況 下,與實施方式2相同,藉由由第一高頻電源304和第二 高頻電源305、第一匹配器306和第二匹配器307構成’ 可以形成均勻性優良的薄膜。電漿CVD裝置的結構只要 與各種玻璃基板的尺寸(稱爲第一代的300mmx400mm, 第三代的5 50mmx65 0mm、第四代的73 0mmx920mm、第五 代的 1000mmxl200mm、第六代的 2450mmxl850mm、第七 代的 1870mmx2200mm、第八代的 20〇〇mmx2400mm、第九 -32- 200924028 代的 2450mmx3050mm、第十代的 2850mmx3050mm 等) 相適合即可,就可以在各種尺寸的基板上形成均句性優良 的薄膜。 如本實施方式所示那樣,藉由利用圖1 8所示的多個 反應室並且在公共腔中彼此聯結,來可以在不接觸於大氣 的狀態下連續地層疊多個不同的層。 本實施方式可以與在其他實施方式所記載的結構和製 造方法組合而實施。 實施方式4 在本實施方式中,將參照附圖對與上述實施方式不同 的具有薄膜電晶體的顯示裝置的製造方法進行說明。具體 而言,對使用多灰度掩模的製造方法進行說明。 首先,在基板1 〇〇上按順序層疊閘電極1 0 1、閘絕緣 膜1 02、具有微晶結構的微晶半導體膜1 03、用作緩衝層 ί 的非晶半導體膜104、添加有賦予一種導電類型的雜質元 素的第三半導體膜105、以及導電膜106,然後在導電膜 106上形成抗蝕劑131。接著,使用多灰度掩模132對抗 蝕劑1 3 1照射光,以對該抗蝕劑1 3 1進行曝光(參照圖 8 A )。 抗鈾劑1 3 1可以使用正型抗蝕劑或負型抗蝕劑。這裏 ,使用正型抗蝕劑。 在此,對使用多灰度掩模1 3 2的曝光,將參照圖1 5 A 至15D進行說明。 -33- 200924028 多灰度掩模是指能夠設定三個曝光水準的掩模,該三 個曝光水準分別爲曝光部分、中間曝光部分、以及未曝光 部分。藉由進行一次的曝光及顯影步驟,可以形成具有多 個(典型爲兩種)厚度區域的抗蝕劑掩模。因此,藉由使 用多灰度掩模,可以減少光掩模個數。 作爲多灰度掩模的典型例子,可以舉出圖1 5 A所示的 灰度掩模132a、以及圖15C所示的半色調掩模132b。 如圖15A所示,灰度掩模132a由具有透光性的基板 1 3 3、形成在其上的遮光部1 3 4、以及衍射光柵1 3 5構成。 在遮光部1 3 4中,光的透過量爲0 %。另一方面,衍射光 柵1 3 5可以藉由將狹縫、點、網眼等的光透過部的間隔設 定爲用於曝光的光的解析度限度以下的間隔來控制光的透 過量。週期性狹縫、點、網眼、以及非週期性狹縫、點、 網眼都可以用於衍射光柵1 3 5。 作爲具有透光性的基板1 3 3,可以使用石英等的具有 透光性的基板。遮光部134及衍射光柵135可以由鉻或氧 化鉻等的吸收光的遮光材料構成。 將光照射到灰度掩模1 32a的情況下,如圖1 5B所示 ’在遮光部134中,光透過量136爲0%,而在不設置有 遮光部1 3 4及衍射光柵1 3 5的區域中,光透過量1 3 6爲 1 G0%。另外,在衍射光柵1 3 5中,可以將光透過量調整爲 10%至70%的範圍內。衍射光柵135中的光透過量可以藉 由調整衍射光柵的狹縫、點、或網眼的間隔及節距而控制 -34- 200924028 如圖15C所示,半色調掩模i32b由具有透光性的基 板133、形成在其上的半透過部137、以及遮光部138構 成。半透過部 137可以使用 MoSiN、MoSi、MoSiO、 MoSiON、CrSi等。遮光部138可以由鉻或氧化鉻等的吸 收光的遮光材料構成。 將光照射到半色調掩模1 3 2b的情況下,如圖1 5 D所 示,在遮光部138中,光透過量139爲0%,而在不設置 有遮光部138及半透過部137的區域中,光透過量139爲 1 0 0 %。另外,在半透過部丨3 7中,可以將光透過量調整爲 10%至70%的範圍內。半透過部137中的光透過量可以根 據半透過部1 3 7的材料而調整。 藉由在使用多灰度掩模進行曝光之後進行顯影,可以 如圖8 B所示那樣形成具有不相同的厚度區域的抗蝕劑掩 模 141。 接著,藉由使用抗蝕劑掩模141將微晶半導體膜1〇3 、用作緩衝層的非晶半導體膜1 04、添加有賦予一種導電 類型的雜質元素的第三半導體膜105、以及導電膜1〇6蝕 刻並分離(參照圖9A )。 然後,對抗蝕劑掩模1 4 1進行灰化處理。其結果是’ 抗蝕劑的面積縮小,其厚度變薄。此時,厚度薄的區域的 抗蝕劑(與閘電極101的一部分重疊的區域)被去除’由 此如圖9B所示,可以形成被分離的抗蝕劑掩模1 42 ° 接著,藉由使用抗蝕劑掩模1 42並蝕刻添加有賦予一 種導電類型的雜質元素的半導體膜1 05及用作緩衝層的非 -35- 200924028 晶半導體膜104,形成源區域l〇5a及汲區域l〇5b、源電 極1 06a及汲電極1 〇6b (參照圖9C )。注意,用作緩衝層 的非晶半導體膜104是只一部分被蝕刻,它覆蓋微晶半導 體膜1 〇 3的表面。在此,在位於源區域1 0 5 a和汲區域 1 0 5b之間的非晶半導體膜1 〇4的表面上形成凹部。 接著,在源電極106a及汲電極l〇6b'源區域l〇5a及 汲區域105b、非晶半導體膜1〇4、以及閘絕緣膜1〇2上形 成絕緣膜1 〇 7。接下來,在絕緣膜1 〇 7中形成接觸孔,形 成在該接觸孔中與汲電極106b接觸的像素電極108 (參照 圖 1 0 )。 藉由上述步驟,可以形成在像素部中具有薄膜電晶體 1 1 0的顯示裝置。 本實施方式可以與在其他實施方式所記載的構成和製 造方法組合而實施。 實施方式5 在本實施方式中,作爲上述實施方式所示出的顯示裝 置的一個方式,對液晶顯示面板參照圖1 6 A和1 6 B進行說 明。圖16A是形成在第一基板40 01上的薄膜電晶體4010 及液晶元件40 13在與第二基板4006之間由密封劑4〇〇5 密封的面板的俯視圖,圖1 6 B示出沿圖1 6 A的C - D的截 面。 在本實施方式所示的液晶顯示面板中,以圍繞設置在 第一基板400 1上的像素部4002和掃描線驅動電路4004 -36- 200924028 的方式設置有密封劑4 0 0 5。另外,在像素部4 0 0 2和掃描 線驅動電路40 04上設置有第二基板4006。因此,由第一 基板400 1、密封劑4005和第二基板4006將像素部4002 和掃描線驅動電路4 0 0 4與液晶4 0 0 8 —起密封起來。 另外,在與由第一基板4001上的密封劑4005圍繞的 區域不同的區域安裝有信號線驅動電路4003,該信號線驅 動電路4003具備有在另行預備的基板上由多晶半導體膜 形成的薄膜電晶體4009。在本實施方式中,關於將具有使 用多晶半導體膜的薄膜電晶體4009的信號線驅動電路 4〇〇3貼合在第一基板4001上的一個實例進行說明。但是 也可以由使用單晶半導體的電晶體形成信號線驅動電路 4003並貼合。 在第一基板400 1上設置的像素部4002和掃描線驅動 電路4004具有多個薄膜電晶體,圖10Β例示包含在像素 部4002中的薄膜電晶體4010。薄膜電晶體4010相當於上 述實施方式1和2所示的薄膜電晶體。另外,可以以與薄 膜電晶體4010相同的結構設置構成掃描線驅動電路4004 的電晶體。 另外,像素電極403 0與薄膜電晶體4010電連接。構 成液晶元件4013的對置電極4〇31形成在第二基板4006 上。像素電極4030、對置電極4031和液晶4008重疊的部 分相當於液晶元件4013。 注意,作爲第一基板40〇丨、第二基板4006,可以使 用玻璃、金屬(典型爲不銹鋼)、陶瓷、塑膠。作爲塑膠 -37- 200924028 ,可以使用 FRP(Fiberglass-Reinf〇rced Plastics’ 即玻璃 纖維增強塑膠)板、PVF (聚氟乙烯)膜、聚酯膜或丙烯 酸樹脂膜。另外,也可以採用具有由PVF膜或聚酯膜夾著 鋁箔的結構的薄板。 另外,球狀的隔離件4035用來控制像素電極4030和 對置電極403 1之間的距離(單元間隙)而設置。注意, 也可以使用藉由選擇性地蝕刻絕緣膜而獲得的隔離件而代 替球狀的隔離件403 5。 此外,供給給另行形成的信號線驅動電路4003和掃 描線驅動電路4004或像素部4002的各種信號及電位,通 過導入佈線4 0 1 4及導入佈線4 0 1 5從F P C 4 0 1 8提供。 在本實施方式中,連接端子4016由與像素電極403 0 相同的導電膜形成。另外,導入佈線 4014、導入佈線 4015由與薄膜電晶體4010的源電極及汲電極相同的導電 膜形成。 連接端子4016通過各向異性導電膜4019與FPC 4018 所具有的端子電連接。 注意,雖然未圖示,本實施方式所示的液晶顯示裝置 具有定向膜、偏振片,進而也可以具有顏色濾光片、遮罩 膜。 注意,圖1 6 A和1 6 B示出另行形成信號線驅動電路 400 3並安裝到第一基板400 1上的實例’但是本實施方式 不偏限於該結構。既可以另行形成掃描線驅動電路並安裝 ’ X可以另行僅形成信號線驅動電路的一部分或掃描線驅 -38- 200924028 動電路的一部分並安裝。 作爲本實施方式所說明的液晶顯示裝置可以採用 TN(Twisted Nematic ,扭曲向列)型、VA(Vertical
Alignment,垂直取向)型或橫向電場方式的液晶顯不裝置 〇 VA型液晶顯示裝置是控制液晶面板的液晶分子的排 列的方式中的一種。VA型液晶顯示裝置是當沒有施加電 壓時液晶分子取向垂直於面板表面的方向的方式。在本實 施方式中,特別地,將像素(pixel)分成幾個區域(子像素 ),並將分子分別向不同的方向傾斜。這稱爲多疇(multi domain)化或多疇設計。 橫向電場方式是指藉由對單元內的液晶分子向水準方 向施加電場來驅動液晶且顯示灰度的方式。藉由該方式, 視角可以擴大到約1 8 0度。 本實施方式可以藉由與其他實施方式所記載的構成組 合來實施。 實施方式6 在本實施方式中,參照圖17A和17B對作爲上述實施 方式所示出的顯示裝置的一個方式對發光顯示面板進行說 明。圖17A是形成在第一基板40〇1上的薄膜電晶體4010 及發光元件4011在與第二基板4006之間由密封劑4005 密封的面板的俯視圖,圖1 7 B示出沿圖1 7 A的E - F的截面 -39- 200924028 在本實施方式中’使用利用電致發光的發光元件。利 用電致發光的發光元件按其發光材料是有機化合物還是無 機化合物而區別,一般而言,前者稱爲有機EL元件,後 者稱爲無機EL元件。 在本實施方式所示的發光顯示面板中,以圍繞設置在 第一基板400 1上的像素部4002和掃描線驅動電路4004 的方式設置有密封劑4005。另外,在像素部4002和掃描 線驅動電路4004上設置有第二基板4006。因此,由第一 基板4001、密封劑4005和第二基板4006將像素部4002 和掃描線驅動電路4 0 0 4與塡充劑4 0 0 7 —起密封起來。 另外,在與由第一基板400 1上的密封劑400 5圍繞的 區域不同的區域安裝有信號線驅動電路4003,該信號線驅 動電路400 3具備有在另行預備的基板上由多晶半導體膜 形成的薄膜電晶體4009。在本實施方式中,關於將具有使 用多晶半導體膜的薄膜電晶體4009的信號線驅動電路 4003貼合在第一基板400 1上的一個實例進行說明。但是 也可以由使用單晶半導體的電晶體形成信號線驅動電路並 貼合。 在第一基板400 1上設置的像素部4002和掃描線驅動 電路4004具有多個薄膜電晶體,圖UB例示包含在像素 部4002中的薄膜電晶體4010。薄膜電晶體4010相當於上 述實施方式1和2所示的薄膜電晶體。另外,可以以與薄 膜電晶體1 0相同的結構設置構成掃描線驅動電路4004 的電晶體。 -40- 200924028 構成發光元件4011的像素電極4017與薄膜電晶體 4010的源電極或汲電極電連接。發光元件4〇11的構成可 以根據從發光元件4011取出的光的方向和薄膜電晶體 4010的極性等適當地改變。 另外,雖然在圖17B所示的截面圖中未圖示供給給另 行形成的信號線驅動電路4003和掃描線驅動電路4004或 像素部4 0 0 2的各種信號及電位,但是通過導入佈線4 0 1 4 、導入佈線40 1 5,從FPC 40 1 8供給。 在本實施方式中,連接端子4016由與構成發光元件 401 1的像素電極4017相同的導電膜形成。另外,導入佈 線40 1 4、導入佈線40 1 5由與薄膜電晶體40 1 0的源電極及 汲電極相同的導電膜形成。 連接端子4016與FPC 4018所具有的端子通過各向異 性導電膜4 0 1 9電連接。 位於從發光元件4011取出光的方向的基板由具有透 光性的材料而設置。在本實施方式中,爲了從第二基板 4〇〇6 —側取出光,藉由使用如玻璃板、塑膠板、聚酯膜或 丙烯酸膜等具有透光性的材料來形成第二基板4006。 另外’作爲塡料4〇〇7除了氮或氬等惰性氣體之外, 還可以使用紫外線固化樹脂或熱固化樹脂,可以使用PV C (聚氯乙烯)、丙烯酸、聚醯亞胺、環氧樹脂、矽酮樹脂 、PVB (聚乙烯醇縮 丁醛)、或 EVA ( ethylene vinyl acetate,即乙烯—乙酸乙烯酯)。 另外’若有需要,也可以在發光元件的出射表面上適 -41 - 200924028 當地提供諸如偏振片、圓偏振片(包括橢圓偏 位差板(λ/4片、λ/2片)、或顏色濾光片等的 外’也可以在偏振片或圓偏振片上提供抗反射 可以執行抗眩光處理,該處理是利用表面的凹 射光並降低眩光的。 注意,圖17Α和17Β示出另行形成信號 4003並安裝到第一基板400 1上的實例,但是 不侷限於該結構。既可以另行形成掃描線驅動 ’又可以另行僅形成信號線驅動電路的一部分 動電路的一部分並安裝。 本實施方式可以與其他實施方式所記載的 實施。 實施方式7 根據本發明而獲得的顯示裝置等可以用於 顯示裝置模組。換句話說’在顯示部分安裝有 所有電子產品均可以實施本發明。
作爲這種電子產品’可以舉出攝像機、數 頭戴式顯示器(護目鏡型顯示器)、汽車導航 機、汽車音響、個人電腦、可攜式資訊終端( 行動電話或電子書籍等)等。圖13Α至13D 例。 圖13Α表不電視裝置。如圖13Α所示, 模組組裝在框體中來兀成電視裝置。將安裝了 振片)、相 光學膜。另 膜。例如, 凸來擴散反 線驅動電路 本實施方式 電路並安裝 或掃描線驅 結構組合而 主動矩陣型 上述模組的 位照相機、 系統、投影 行動電腦、 示出了其一 可以將顯示 FPC爲止的 -42- 200924028 顯示面板還稱爲顯示模組。由顯示模組形成主畫面2 0 0 3, 作爲其他附屬裝置還具有揚聲器部分2009、操作開關等。 如上所述,可以完成電視裝置。 如圖1 3 Α所示,在框體2 0 0 1中組裝利用顯示元件的 顯示用面板2002,並且可以由接收機2005接收普通的電 視廣播,而且藉由數據機2 0 04連接到有線或無線方式的 通訊網絡,從而還可以進行單向(從發送者到接收者)或 雙向(在發送者和接收者之間,或者在接收者之間)的資 訊通訊。電視裝置的操作可以由組裝在框體中的開關或另 外的遙控裝置2006進行,並且該遙控裝置2006也可以設 置有顯示輸出資訊的顯示部分2007。 另外,電視裝置還可以附加有如下結構:除了主畫面 2 003以外,使用第二顯示用面板形成輔助畫面2008,並 顯示頻道或音量等。在這種結構中,也可以採用視角優良 的液晶顯示面板形成主畫面2003,並且採用能夠以低耗電 量進行顯示的發光顯示面板形成輔助畫面2008。另外,爲 了優先地減小耗電量,也可以採用如下結構:使用發光顯 示面板形成主畫面2003,使用發光顯示面板形成輔助畫面 2008,並且輔助畫面20〇8能夠點亮和熄滅。 圖1 4是電視裝置的主要結構的框圖。像素部92 1形 成在顯示面板900上。也可以採用COG方法將信號線驅 動電路922和掃描線驅動電路923安裝在顯示面板900上 〇 作爲其他外部電路的結構,在視頻信號的輸入一側具 -43- 200924028 有視頻信號放大電路92 5、視頻信號處理電路926、控制 電路92 7等。其中,視頻信號放大電路925放大而調諧器 924所接收的信號中的視頻信號,視頻信號處理電路926 將從視頻信號放大電路925輸出的信號轉換成對應於紅、 綠和藍各種顏色的色信號,控制電路927將該視頻信號轉 換成驅動器1C輸入規格。控制電路927將信號輸出到掃 描線一側和信號線一側。在進行數位驅動的情況下,可以 採用如下結構:在信號線一側設置信號分割電路928,並 將輸入數位信號劃分成m個而供給。 由調諧器924接收的信號中的音頻信號發送到音頻信 號放大電路929,並經音頻信號處理電路93 0供給到揚聲 器9 3 3。控制電路931從輸入部93 2接收接收站(接收頻 率)或音量的控制資訊,並將信號傳送到調諧器924和音 頻信號處理電路9 3 0。 當然,本發明不侷限於電視裝置,還可以應用於各種 用途如個人電腦的監視器、鐵路的車站或飛機場等中的資 訊顯示幕、街頭上的廣告顯示幕等大面積顯示媒體。 圖13B表示可攜式電話機23 0 1的實例。該可攜式電 話機2301包括顯示部2302、操作部2303等而構成。在顯 示部23 02中,應用上述實施方式所說明的顯示裝置,從 而可以提高批量生產性。 另外,圖1 3 C所示的便攜型電腦包括主體2 4 0 1、顯 示部2402等。藉由對顯示部2402應用上述實施方式所示 的顯示裝置,可以提高批量生產性。 -44- 200924028 圖13D是臺燈,其包括照明部分25(n、燈罩2502、 可變臂25 03、支柱25 04、基座25 0 5和電源2506。藉由將 本發明的發光裝置使用於照明部分2501來製造臺燈。注 思’照明燈包括固定到天花板上的照明燈和壁掛照明燈等 。藉由應用上述實施方式所示的顯示裝置,可以提高批量 生產性’並可以提供廉價的臺燈。 本申請基於2007年8月17日在日本專利局提交的曰 本專利申請序列號2007-212904及2007-212903,在此引 用其全部內容作爲參考。 【圖式簡單說明】 圖1A至1D是表示本發明的顯示裝置的製造方法的 實例的圖; 圖2A至2C是表示本發明的顯示裝置的製造方法的實 例的圖; 圖3A至3C是表示本發明的顯示裝置的製造方法的實 例的圖; 圖4是表示本發明的顯示裝置的製造方法的實例的圖 圖5A至5C是表示本發明的顯示裝置的製造方法的實 例的圖; 圖6A和6B是表示本發明的顯示裝置的製造方法的實 例的圖; 圖7是表示本發明的顯示裝置的製造方法的實例的圖 -45- 200924028 圖8A和8B是表示本發明的顯示裝置的製造方法的實 例的圖; 圖9A至9C是表示本發明的顯示裝置的製造方法的實 例的圖; 圖1 〇是表示本發明的顯示裝置的製造方法的實例的 圖, 圖1 1是表示使用於本發明的顯示裝置的製造的電漿 CVD裝置的實例的圖; 圖1 2是表示使用於本發明的顯示裝置的製造的電漿 CVD裝置的實例的圖; 圖13A至1 3D是表示本發明的顯示裝置的使用方式 的實例的圖; 圖1 4是表示本發明的顯示裝置的使用方式的實例的 圖; 圖15A至15D是表示本發明的顯示裝置的製造方法 的實例的圖; 圖1 6 A和1 6B是表示本發明的顯示裝置的使用方式的 實例的圖; 圖17A和17B是表示本發明的顯示裝置的使用方式的 實例的圖; 圖18是表示使用於本發明的顯示裝置的製造的電漿 CVD裝置的實例的圖。 -46 - 200924028 【主要元件符號說明】 1 0 0 :基板 1 0 1 :閘電極 102 :閘絕緣膜 103 :微晶半導體膜 104 :非晶半導體膜 105 :半導體膜 106 :導電膜 1 〇 7 :絕緣膜 1 〇 8 :像素電極 1 1 〇 :薄膜電晶體 1 2 1 :掩模 1 2 2 :掩模 1 2 3 :凹部 1 3 1 :抗蝕劑 1 3 2 :多灰度掩模 1 3 3 :基板 1 3 4 :遮光部 1 3 5 :衍射光柵 13 6:光透過量 1 3 7 :半透過部 1 3 8 :遮光部 139 :光透過量 1 4 1 :抗鈾劑掩模 -47 200924028 142 :抗蝕劑掩模 2 0 0 :真空排氣 2 0 1 :預塗敷 2 02 :基板搬入 2 0 3 :基底預處理 204 :成膜處理 2 0 5 :基板搬出 206 :清洗 2 0 7 :虛線 3 00 :反應室 3 0 1 :電極 3 02 :電極 3 0 3 :高頻電力供給裝置 3 0 4 :局頻電源 3 0 5 :局頻電源 3 0 6 :匹配器 3 0 7 :匹配器 3 〇 8 :氣體供給單元 3 0 9 :排氣單元 3 1 0 :圓柱型容器 3 1 1 :壓力調節閥 3 1 2 :停止閥 3 1 3 :質量流量控制器 3 1 4 :基板加熱器 -48 200924028 3 1 5 :加熱控制器 3 1 6 :絕緣材料 3 1 7 :蝶閥 3 1 8 :導氣閥 3 1 9 :渦輪分子栗 3 2 0 :乾燥泵 3 2 1 :低溫栗 3 22 :裝載/卸載室 3 23 :公共腔 3 24 :盒子 325 :閘門閥 3 2 6 :搬送機構 900 :顯示面板 9 2 1 :像素部 9 2 2 :信號線驅動電路 9 2 3 :掃描線驅動電路 9 2 4 :調諧器 92 5 :視頻信號放大電路 926 :視頻信號處理電路 9 2 7 :控制電路 9 2 8 :信號分割電路 929 :音頻信號放大電路 93 0 :音頻信號處理電路 9 3 1 :控制電路 -49 200924028 9 3 2 :輸入部 93 3 :揚聲器 1 0 5 a :源區域 105b :汲區域 1 0 6 a :源電極 1 0 6 b :汲電極 132a :灰度掩模 1 3 2 b :半色調掩模 2 0 0 1 :框體 2002 :顯示用面板 2003 :主畫面 2004 :數據機 2 0 0 5 :接收機 2006:遙控裝置 2007:顯示部分 2008:輔助畫面 2009 :揚聲器部分 23 0 1 :可攜式電話機 2 3 0 2 :顯示部 23 03 :操作部 2 4 0 1 :主體 2402 :顯示部 25 0 1 :照明部分 2 5 0 2 :燈罩 -50 200924028 25 03 :可變臂 2504 :支柱 25 05 :基座 2 5 0 6 :電源 3 00a :反應室 3 00b :反應室 3 0 0 c :反應室 301a:電極 301b:電極 3 0 2 :電極 3 0 8 a :氣體供給單元 3 08 f :氣體供給單元 3 08 g :氣體供給單元 3 0 8 i :氣體供給單元 3 0 8 η :氣體供給單元 4 0 0 1 :基板 4002 :像素部 4003 :信號線驅動電路 4 0 0 4 :掃描線驅動電路 400 5 :密封劑 4 0 0 6 :基板 4 0 0 7 :塡充劑 400 8 :液晶 ' 4009 :薄膜電晶體 -51 200924028
40 10 :薄膜電晶體 401 1 :發光組件 4 0 1 3 :液晶組件 4014 :佈線 4 0 1 6 :連接端子 4 0 1 7 :像素電極 4018: FPC 4019 :各向異性導電膜 4030:像素電極 403 1 :對置電極 4 0 3 5 :隔離物 -52

Claims (1)

  1. 200924028 十、申請專利範圍 1 . 一種顯示裝置的製造方法,包括如下步驟: 在基板上形成閘電極; 在所述閘電極上形成閘絕緣膜; 在所述閘絕緣膜上利用電漿C V D法形成微晶半導體 膜;以及 在所述微晶半導體膜上形成非晶半導體膜, 其中所述形成微晶半導體膜的步驟包括: 將反應室的壓力設定爲l(T5Pa或以下; 將所述基板的溫度設定爲1 0 0 °C至2 0 0 T:的範圍內; 導入氫及稀有氣體來生成電漿;以及 在形成所述微晶半導體膜時,使氫電漿作用到形成在 所述閘絕緣膜表面的反應生成物來蝕刻該反應生成物。 2 ·如申請專利範圍第1項之顯示裝置的製造方法, 其中所述微晶半導體膜具有lxl017at〇ms/cm3或以下的氧 濃度。 3 _如申請專利範圍第1項之顯示裝置的製造方法, 其中藉由將三甲基硼導入所述微晶半導體膜中,來形成i 型或P型的微晶半導體膜。 4 ·如申請專利範圍第1項之顯示裝置的製造方法, 其中在使所述微晶半導體膜的表面不接觸於大氣的情況下 ’在所述微晶半導體膜上形成所述非晶半導體膜。 5 · —種顯示裝置的製造方法,包括如下步驟: 在基板上形成閘電極; -53- 200924028 在所述閘電極上形成閘絕緣膜; 在所述閘絕緣膜上利用電漿CVD法形成微晶半導體 膜;以及 在所述微晶半導體膜上形成非晶半導體膜, 其中,所述形成微晶半導體膜的步驟包括: 將反應室的壓力設定爲W5Pa或以下; 將所述基板的溫度設定爲1〇〇 °C至2〇〇 °C的範圍內; 導入氫及稀有氣體來生成電漿;以及 在導入矽氣體來形成所述微晶半導體膜時,使氫電漿 及稀有氣體電槳作用到形成在所述閘絕緣膜表面的反應生 成物來鈾刻該反應生成物。 6 ·如申請專利範圍第5項之顯示裝置的製造方法, 其中所述微晶半導體膜具有1 x 1 〇 17at〇ms/cm3或以下的氧 濃度。 7.如申請專利範圍第5項之顯示裝置的製造方法, 其中藉由將三甲基硼導入所述微晶半導體膜中,來形成i 型或p型的微晶半導體膜。 8 _如申請專利範圍第5項之顯示裝置的製造方法, 其中在使所述微晶半導體膜的表面不接觸於大氣的情況下 ,在所述微晶半導體膜上形成所述非晶半導體膜。 9 ·如申請專利範圍第5項之顯示裝置的製造方丨去, 其中在導入所述矽氣體之前停止導入所述稀有氣體。 1 0.如申請專利範圍第5項之顯示裝置的製造方彳去, 其中在導入所述矽氣體之後停止導入所述稀有氣體, -54- 200924028 在所述矽氣體的導入和所述稀有氣體的停止之間插入預定 的期間。 1 1 ·如申請專利範圍第5項之顯示裝置的製造方法, 其中使用μ作爲所述稀有氣體。 12. —種顯示裝置的製造方法,包括如下步驟: 在基板上形成閘電極; 在所述閘電極上形成閘絕緣膜; 在所述閘絕緣膜上利用電漿CVD法形成微晶半導體 膜;以及 在所述微晶半導體膜上形成非晶半導體膜, 其中,所述形成微晶半導體膜的步驟包括: 將反應室的壓力設定爲lCT5Pa或以下; 將所述基板的溫度設定爲1 0 0 °C至2 0 0 °c的範圍內; 藉由導入氫及矽氣體並且將HF頻帶的第一高頻電力 和VHF頻帶的第二高頻電力彼此疊加並施加來生成電漿 :以及 在形成所述微晶半導體膜時,使氫電漿作用到形成在 所述閘絕緣膜表面的反應生成物來蝕刻該反應生成物。 i 3 .如申請專利範圍第1 2項之顯示裝置的製造方法 ,其中所述微晶半導體膜具有lxl〇17at〇mS/Cm3或以下的 氧濃度。 14_如申請專利範圍第〗2項之顯示裝置的製造方法 ,其中藉由將三甲基硼導入所述微晶半導體膜中,來形成 i型或p型的微晶半導體膜。 -55- 200924028 1 5 .如申請專利範圍第1 2項之顯示裝置的製造方法 ,其中在使所述微晶半導體膜的表面不接觸於大氣的情況 下,在所述微晶半導體膜上形成所述非晶半導體膜。 16. —種顯示裝置的製造方法,包括如下步驟: 在基板上形成閘電極; 在所述閘電極上形成閘絕緣膜; 在所述閘絕緣膜上利用電漿CVD法形成微晶半導體 膜;以及 在所述微晶半導體膜上形成非晶半導體膜, 其中所述形成微晶半導體膜的步驟,包括: 將反應室的壓力設定爲10_5Pa或以下; 將所述基板的溫度設定爲1 0 0 °C至2 0 0 °C的範圍內; 藉由導入氫及稀有氣體並且將HF頻帶的第一高頻電 力和VHF頻帶的第二高頻電力彼此疊加並施加來生成電 槳;以及 在導入矽氣體來形成所述微晶半導體膜時,使氫電漿 及稀有氣體電漿作用到形成在所述閘絕緣膜表面的反應生 成物來蝕刻該反應生成物。 17. 如申請專利範圍第項之顯示裝置的製造方法 ,其中所述微晶半導體膜具有lxl017atoms/cm3或以下的 氧濃度。 1 8 .如申請專利範圍第1 6項之顯示裝置的製造方法 ’其中藉由將三甲基硼導入所述微晶半導體膜中,來形成 i型或P型的微晶半導體膜。 -56 - 200924028 1 9 .如申請專利範圍第1 6項之顯示裝置的製造方法 ,其中在使所述微晶半導體膜的表面不接觸於大氣的情況 下,在所述微晶半導體膜上形成所述非晶半導體膜。 2 0 .如申請專利範圍第1 6項之顯示裝置的製造方法 ,其中在導入所述矽氣體之前停止導入所述稀有氣體。 2 1 .如申請專利範圍第1 6項之顯示裝置的製造方法 ,其中在導入所述矽氣體之後停止導入所述稀有氣體,並 且在所述矽氣體的導入和所述稀有氣體的停止之間插入預 定的期間。 2 2.如申請專利範圍第1 6項之顯示裝置的製造方法, 其中使用氬作爲所述稀有氣體。 -57-
TW097130667A 2007-08-17 2008-08-12 顯示裝置的製造方法 TWI506677B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007212903 2007-08-17
JP2007212904 2007-08-17

Publications (2)

Publication Number Publication Date
TW200924028A true TW200924028A (en) 2009-06-01
TWI506677B TWI506677B (zh) 2015-11-01

Family

ID=40363287

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097130667A TWI506677B (zh) 2007-08-17 2008-08-12 顯示裝置的製造方法

Country Status (4)

Country Link
US (1) US7611930B2 (zh)
JP (3) JP5478037B2 (zh)
CN (1) CN101369539B (zh)
TW (1) TWI506677B (zh)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI464510B (zh) * 2007-07-20 2014-12-11 Semiconductor Energy Lab 液晶顯示裝置
JP2009071289A (ja) 2007-08-17 2009-04-02 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US8101444B2 (en) 2007-08-17 2012-01-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US20090090915A1 (en) 2007-10-05 2009-04-09 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, display device having thin film transistor, and method for manufacturing the same
KR101999970B1 (ko) 2008-09-19 2019-07-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5361651B2 (ja) 2008-10-22 2013-12-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN102246310B (zh) * 2008-12-11 2013-11-06 株式会社半导体能源研究所 薄膜晶体管及显示装置
KR20100067612A (ko) * 2008-12-11 2010-06-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박막 트랜지스터 및 표시 장치
US8114720B2 (en) 2008-12-25 2012-02-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7989325B2 (en) * 2009-01-13 2011-08-02 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing crystalline semiconductor film and method for manufacturing thin film transistor
US9312156B2 (en) * 2009-03-27 2016-04-12 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor
KR101812683B1 (ko) 2009-10-21 2017-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작방법
JP5698950B2 (ja) 2009-10-23 2015-04-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI535028B (zh) 2009-12-21 2016-05-21 半導體能源研究所股份有限公司 薄膜電晶體
US8431496B2 (en) * 2010-03-05 2013-04-30 Semiconductor Energy Labortory Co., Ltd. Semiconductor device and manufacturing method thereof
US8487306B2 (en) * 2010-06-18 2013-07-16 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion element, display device, electronic device, and method for manufacturing photoelectric conversion element
US8778745B2 (en) * 2010-06-29 2014-07-15 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8440548B2 (en) 2010-08-06 2013-05-14 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of microcrystalline silicon film and manufacturing method of thin film transistor
US8704230B2 (en) 2010-08-26 2014-04-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8647919B2 (en) 2010-09-13 2014-02-11 Semiconductor Energy Laboratory Co., Ltd. Light-emitting display device and method for manufacturing the same
US8338240B2 (en) * 2010-10-01 2012-12-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing transistor
US8895116B2 (en) 2010-11-04 2014-11-25 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of crystalline semiconductor film and manufacturing method of semiconductor device
US8450158B2 (en) * 2010-11-04 2013-05-28 Semiconductor Energy Laboratory Co., Ltd. Method for forming microcrystalline semiconductor film and method for manufacturing semiconductor device
US9048327B2 (en) * 2011-01-25 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Microcrystalline semiconductor film, method for manufacturing the same, and method for manufacturing semiconductor device
US9111775B2 (en) 2011-01-28 2015-08-18 Semiconductor Energy Laboratory Co., Ltd. Silicon structure and manufacturing methods thereof and of capacitor including silicon structure
US8828859B2 (en) * 2011-02-11 2014-09-09 Semiconductor Energy Laboratory Co., Ltd. Method for forming semiconductor film and method for manufacturing semiconductor device
CN102646634B (zh) * 2011-04-29 2013-06-12 京东方科技集团股份有限公司 Tft-lcd阵列基板制造方法
US9660092B2 (en) 2011-08-31 2017-05-23 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor thin film transistor including oxygen release layer
KR20170003674A (ko) * 2014-05-27 2017-01-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
CN104532192B (zh) * 2014-12-19 2018-01-30 深圳市华星光电技术有限公司 蒸镀装置
JP6861479B2 (ja) * 2016-06-24 2021-04-21 東京エレクトロン株式会社 プラズマ成膜方法およびプラズマ成膜装置
CN107658267B (zh) * 2017-09-15 2020-11-06 惠科股份有限公司 阵列基板的制造方法
CN108417583B (zh) * 2018-03-09 2021-10-29 惠科股份有限公司 一种阵列基板的制造方法和阵列基板
KR20200083813A (ko) * 2018-12-28 2020-07-09 삼성디스플레이 주식회사 표시 장치
CN110634390A (zh) * 2019-09-20 2019-12-31 武汉天马微电子有限公司 一种显示面板及显示装置
US11674222B2 (en) * 2020-09-29 2023-06-13 Applied Materials, Inc. Method of in situ ceramic coating deposition

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5091334A (en) 1980-03-03 1992-02-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JPS6092475A (ja) * 1983-10-25 1985-05-24 Anelva Corp 光化学的薄膜製造方法および装置
US4727044A (en) * 1984-05-18 1988-02-23 Semiconductor Energy Laboratory Co., Ltd. Method of making a thin film transistor with laser recrystallized source and drain
JP2726414B2 (ja) * 1987-03-04 1998-03-11 株式会社東芝 ケイ素系薄膜の製造方法
JPH01321625A (ja) * 1988-06-23 1989-12-27 Hitachi Ltd 薄膜形成方法及び薄膜形成装置
JP2708569B2 (ja) * 1989-09-20 1998-02-04 株式会社日立製作所 真空装置の脱ガス方法及び脱ガス装置
JPH03278466A (ja) * 1990-03-27 1991-12-10 Toshiba Corp 薄膜トランジスタおよびその製造方法
US7115902B1 (en) 1990-11-20 2006-10-03 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and method for manufacturing the same
JP2791422B2 (ja) 1990-12-25 1998-08-27 株式会社 半導体エネルギー研究所 電気光学装置およびその作製方法
JP2561572B2 (ja) * 1991-05-11 1996-12-11 株式会社半導体エネルギー研究所 絶縁ゲイト型電界効果トランジスタの作製方法
JP3255942B2 (ja) * 1991-06-19 2002-02-12 株式会社半導体エネルギー研究所 逆スタガ薄膜トランジスタの作製方法
JP3025789B2 (ja) * 1991-06-28 2000-03-27 東京エレクトロン株式会社 排気方法
JP3201492B2 (ja) 1992-03-27 2001-08-20 キヤノン株式会社 非晶質シリコン膜の製造方法、非晶質窒化シリコン膜の製造方法、微結晶シリコン膜の製造方法、及び非単結晶半導体装置
US5582880A (en) 1992-03-27 1996-12-10 Canon Kabushiki Kaisha Method of manufacturing non-single crystal film and non-single crystal semiconductor device
JPH05335256A (ja) * 1992-06-03 1993-12-17 Fujitsu Ltd 半導体製造装置及びその清掃方法
DE69420474T2 (de) * 1993-06-30 2000-05-18 Applied Materials Inc Verfahren zum Spülen und Auspumpen einer Vakuumkammer bis Ultra-Hoch-Vakuum
JPH0794749A (ja) 1993-09-22 1995-04-07 Toshiba Corp 薄膜トランジスタの製造方法
JP3152829B2 (ja) 1994-01-18 2001-04-03 株式会社東芝 半導体装置の製造方法
JPH0897436A (ja) * 1994-07-27 1996-04-12 Sharp Corp 薄膜半導体素子とその製造方法
US6699530B2 (en) * 1995-07-06 2004-03-02 Applied Materials, Inc. Method for constructing a film on a semiconductor wafer
JPH08148690A (ja) * 1994-11-25 1996-06-07 Sharp Corp 薄膜トランジスタおよび半導体膜の製造方法
JPH09232235A (ja) * 1995-02-24 1997-09-05 Mitsui Toatsu Chem Inc 光電変換素子
JPH10229213A (ja) * 1996-12-12 1998-08-25 Canon Inc 半導体薄膜の形成方法
JP3581546B2 (ja) * 1997-11-27 2004-10-27 キヤノン株式会社 微結晶シリコン膜形成方法および光起電力素子の製造方法
JP2002083773A (ja) * 2000-09-06 2002-03-22 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2002329878A (ja) * 2001-04-27 2002-11-15 Sharp Corp 薄膜太陽電池および薄膜太陽電池の作製方法
WO2004087991A1 (ja) * 2003-03-31 2004-10-14 Konica Minolta Holdings, Inc. 薄膜形成装置及び薄膜形成方法
TWI399580B (zh) * 2003-07-14 2013-06-21 Semiconductor Energy Lab 半導體裝置及顯示裝置
CN101483180B (zh) * 2003-07-14 2011-11-16 株式会社半导体能源研究所 液晶显示器件
JP4748954B2 (ja) 2003-07-14 2011-08-17 株式会社半導体エネルギー研究所 液晶表示装置
JP4393812B2 (ja) * 2003-07-18 2010-01-06 株式会社半導体エネルギー研究所 表示装置及び電子機器
JP2005167051A (ja) * 2003-12-04 2005-06-23 Sony Corp 薄膜トランジスタおよび薄膜トランジスタの製造方法
JP2007049171A (ja) * 2006-08-30 2007-02-22 Chi Mei Electronics Corp 微結晶薄膜トランジスタを用いた画像表示装置

Also Published As

Publication number Publication date
US7611930B2 (en) 2009-11-03
US20090047758A1 (en) 2009-02-19
JP2016076715A (ja) 2016-05-12
CN101369539B (zh) 2012-10-31
JP2014131036A (ja) 2014-07-10
CN101369539A (zh) 2009-02-18
JP6154880B2 (ja) 2017-06-28
JP5478037B2 (ja) 2014-04-23
JP2009071286A (ja) 2009-04-02
TWI506677B (zh) 2015-11-01

Similar Documents

Publication Publication Date Title
TW200924028A (en) Method of manufacturing display device
JP7526854B2 (ja) 半導体装置
US8633485B2 (en) Display device and manufacturing method thereof
KR101518792B1 (ko) 반도체 장치의 제작 방법
TWI469222B (zh) 半導體裝置製造方法
US7910929B2 (en) Semiconductor device
JP5779309B2 (ja) 半導体装置の作製方法
US8253138B2 (en) Thin film transistor and display device having the thin film transistor
TWI521564B (zh) 半導體裝置的製造方法
TW200917492A (en) Display device
JP2009071285A (ja) 表示装置の作製方法
JP2009260297A (ja) プラズマ処理装置、および半導体装置の作製方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees