SU608157A1 - Устройство дл умножени - Google Patents

Устройство дл умножени

Info

Publication number
SU608157A1
SU608157A1 SU762380482A SU2380482A SU608157A1 SU 608157 A1 SU608157 A1 SU 608157A1 SU 762380482 A SU762380482 A SU 762380482A SU 2380482 A SU2380482 A SU 2380482A SU 608157 A1 SU608157 A1 SU 608157A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
output
multiplier
control unit
Prior art date
Application number
SU762380482A
Other languages
English (en)
Inventor
Анатолий Леонидович Рейхенберг
Раиса Яковлевна Шевченко
Original Assignee
Rejkhenberg Anatolij L
Shevchenko Raisa Ya
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rejkhenberg Anatolij L, Shevchenko Raisa Ya filed Critical Rejkhenberg Anatolij L
Priority to SU762380482A priority Critical patent/SU608157A1/ru
Application granted granted Critical
Publication of SU608157A1 publication Critical patent/SU608157A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ
I
Изобретение относитс  к цифровой вычислителькой технике и может найти применение дл  аппаратной реализации операции умножейн  в различных управл ющих и вычислительйых системах.
Известно устройство дл  умножени , содержащее регистр, логические элементы, схему делени  импульсов, вычитающий счетчик {1|. Недостатком известного устройства  вл етс  его сложность.
Наиболее близким по технической сущности к предлагаемому  вл етс  устройство, содержавдее регистр множимого, регистр множител , регистр произведени , элемент И, сумматор, группу элементов И, блок управлени , первый выход которого соединен с перовым входом регистра произведени , выход которого соединен с первым входом сумматора, выход которого соединен со вторым входом регистра произведени , второй выход блока управлени  соединен с входом регистра множител , выходы которого соединены с элементами И группы, выходы которых Соединены с входом блока управлени  2.
Недостатком известного устройства Явл етс  его сложность.
Дл  упрощени  устройства в него введен элемент ИЛИ, первый вход которого соединен
с первым выходом блока управлени , второй вход элемента ИЛИ соединен со вторым выходом блока управлени , выход элемента ИЛИ соединен с первым входом регистра множимого , выход которого соединен с первым входом 5 элемента И и вторым входом регистра множимого , .второй вход элемента И соединен с выходом младшего разр да регистра множител . Выход элемента И соединен со вторым входом сумматора.
.J На чертеже представлена структурна  схема устройства дл  умножени .
Устройство содержит регистры множимого 1, множител  2 и произведени  3, сумматор 4, блок 5 управлени , элемент И 6, элементы И 7 и элемент ИЛИ 8.
Устройство работает следующим образом.
Первоначалыю регистры 1, 2 и 3 устанавливаютс  в нулевое состо ние. Затем в регистры i и 2 ввод тс  коды множимого и множител , причем множимое подаетс  со структурным сдвигом на один разр д вправо от зап той. С первого выхода блока 5 управлени  подаетс  сери  импульсов, которые продвигают содержани  регистров 1 и 3 .на входы сумматора 4. Когда первый разр д регистра 2 значащий , элемент И 6 открыт, и содержание регистра поступает на второй вход сумматора 4
3
и одновременно записываетс  в освобождающиес  при сдвиге старшие разр ды этого регистра . Когда первый разр д регистра 2 незначащий , элемент И 6 закрыт, и производитс  только перезапись содержани  регистра 1. Результат операции суммировани  с выхода сумматора 4 младшими разр дами вперед записываетс  в освобождающиес  при сдвиге старшие разр ды и продвигаетс  к началу регистра 3.
После окончани  первой итерации в регистре 3 содержитс  частичное произведение, а в регистре 2 предыдущее значение. Со второго выхода блока 5 по вл етс  импульс, сдвигающий на один разр д в сторону младщих разр дов в регистре 1, и в сторону старщих разр дов в регистре 2. При этом в старщий разр д регистра 1 записываетс  нулЬ; Затем с первого выхода блока 5 снова выдаетс  сери  импульсов , которые продвигают содержани  регистров i и 3 на входы сумматора 4, причем содержание регистра 1 подаетс  на вход сумматора 4 только при значащем первом разр де регистра 2.
Процесс продолжаетс  до тех пор, пока содержимое регистра 2 не станет равным нулю. В этом случае с выхода групп элементов И 7 по вл етс  сигнал, останавливающий работу блока 5. При этом в регистре 3 содержитс  произведе1гие сомножителей. Максимальное число итераций раавно п. Кажда  итераци  выполн етс  за п -f m тактов. Однако благодар  асинхронному режиму работы дл  половиньг значений множител  число итераций меньще п.
Максимальное врем  умножени  в тактах равно Тл,„„ п{п + т).

Claims (2)

  1. Формула изобретени 
    Устройство дл  умножени , содержащее регистр множимого, регистр множител , регистр произведени , элемент И, сумматор, группу элементов И, блок управлени , первый выход которого соединен с первым входом регистра произведени , выход которого соединен с первым входом сумматора, выход которого соединен со вторым входом регистра произведени , второй выход блока управлени  соединен с входом регистра множител , выходы которого соединены с элементами И группы, выходы которых соединены с входом блока управлени , отличающеес  тем, что, с целью упрощени  устройства, в него введен элемент ИЛИ, первый вход которого соединен с первым выходом блока управлени , второй вход элемента
    0 ИЛИ соединен со вторым выходом блока управлени , выход элемента ИЛИ соединен с первым входом регистра множимого, выход которого соединен с первым входом элемента И и вторым входом регистра множимого, второй вход элемента И соединен с выходом младше5 го разр да регистра множител , выход элемента И соединен со вторым входом сумматора.
    Источники информации, прин тые во внимание при экспертизе:
    . Авторское свидетельство СССР Лв 339915,
    а КЛ.2 G 06 F 7/52, 1972.
  2. 2. Авторское свидетельство СССР № 357561, КЛ.2 G 06 F 7/39, 1970.
SU762380482A 1976-07-02 1976-07-02 Устройство дл умножени SU608157A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762380482A SU608157A1 (ru) 1976-07-02 1976-07-02 Устройство дл умножени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762380482A SU608157A1 (ru) 1976-07-02 1976-07-02 Устройство дл умножени

Publications (1)

Publication Number Publication Date
SU608157A1 true SU608157A1 (ru) 1978-05-25

Family

ID=20668535

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762380482A SU608157A1 (ru) 1976-07-02 1976-07-02 Устройство дл умножени

Country Status (1)

Country Link
SU (1) SU608157A1 (ru)

Similar Documents

Publication Publication Date Title
US4692888A (en) Method and apparatus for generating and summing the products of pairs of numbers
SU608157A1 (ru) Устройство дл умножени
US4570056A (en) Automatically adaptable radix conversion system for use with variable length input numbers
SU664171A1 (ru) Арифметическое устройство
SU596952A1 (ru) Устройство дл решени систем дифференциальных уравнений
SU991418A2 (ru) Устройство дл умножени двух N-разр дных чисел
SU1124322A1 (ru) Устройство дл решени линейных интегральных уравнений Вольтерры
SU1718215A1 (ru) Устройство дл выполнени векторно-скал рных операций над действительными числами
SU491946A1 (ru) Устройство дл извлечени корн -ой степени
SU691865A1 (ru) Устройство дл решени разностных краевых задач
SU600554A1 (ru) Матричное множительное устройство
SU682895A1 (ru) Устройство дл вычислени степенных функций
SU479111A1 (ru) Устройство дл одновременного выполнени арифметических операций над множеством чисел
SU1024914A1 (ru) Устройство дл вычислени элементарных функций
SU744590A1 (ru) Цифровой функциональный преобразователь
SU1206773A1 (ru) Устройство дл умножени
SU602943A1 (ru) Устройство дл делени
SU875378A1 (ru) Устройство дл вычислени значений полинома
SU575651A1 (ru) Устройство дл умножени п-разр дных двоичных чисел
SU1517026A1 (ru) Устройство дл делени
SU962942A1 (ru) Устройство дл умножени в системе остаточных классов
SU579615A1 (ru) Устройство дл умножени
SU631919A1 (ru) Устройство дл умножени п-разр дных чисел,представленных последовательным кодом
SU987620A1 (ru) Последовательное множительное устройство
SU1471201A1 (ru) Устройство дл умножени матриц